JP4239475B2 - Scanning line converter - Google Patents
Scanning line converter Download PDFInfo
- Publication number
- JP4239475B2 JP4239475B2 JP2002136655A JP2002136655A JP4239475B2 JP 4239475 B2 JP4239475 B2 JP 4239475B2 JP 2002136655 A JP2002136655 A JP 2002136655A JP 2002136655 A JP2002136655 A JP 2002136655A JP 4239475 B2 JP4239475 B2 JP 4239475B2
- Authority
- JP
- Japan
- Prior art keywords
- horizontal
- circuit
- interpolation
- clock
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、液晶ディスプレイを中心とする電子機器における走査線変換装置に関するものである。
【0002】
【従来の技術】
従来、走査線変換装置は特開平9−247574号公報に記載させたものが知られている。図4に従来の走査線変換装置の構造を示す。
【0003】
入力信号から水平同期信号および垂直同期信号を分離する同期分離回路と、前記同期分離回路の出力である水平同期信号と同期して第一のクロックを発生させる第一のPLL回路と、前記水平同期信号と同期して第二のクロックを発生させる第二のPLL回路と、入力信号の走査線を変換するための走査線変換回路と、前記走査線変換回路での水平および垂直での補間を行うための補間タイミングや補間係数を発生させるとともに、走査線変換後の複数の水平周波数を持つ水平同期信号を発生させるタイミング発生回路と、前記走査線変換回路の出力のフレーム周波数を変換するためのメモリを備え、変換前のフレームと変換後のフレームを整数比となるようにクロック、同期信号を選択する様に構成されている。
【0004】
【発明が解決しようとする課題】
このように、走査線変換を行う場合に、走査線変換後の複数の水平周波数を持つ水平同期信号を発生させていたため、その個数分だけカウンタが必要となり回路規模が大きくなるという問題点があった。
【0005】
また、走査線変換後の水平同期信号の周波数が複数ある場合に、液晶パネルによっては、複数個ある水平同期信号のうち一つでも、液晶パネルの水平同期信号のスペックより短くなると表示できなくなるという問題点があった。
【0006】
【課題を解決するための手段】
この課題を解決するために本発明は、入力信号をデジタル映像信号に変換するA/D変換器と、前記入力信号から水平同期信号および垂直同期信号を分離する同期分離回路と、前記同期分離回路からの出力である水平同期信号と同期して第一のクロックを発生させる第一のPLL回路と、前記第一のPLL回路の出力である第一のクロックの発振周波数を司る第一の分周カウンタと、前記水平同期信号と同期して第二のクロックを発生させる第二のPLL回路と、前記第二のPLL回路の出力である第二のクロックの発振周波数を司る第二の分周カウンタと、前記入力信号の水平方向のドット数変換を行う際の補間演算に用いる補間係数と補間タイミングを発生する水平処理タイミング発生回路と、前記水平処理タイミング発生回路からの出力である補間係数と補間タイミングから補間演算を行う水平処理回路と、前記水平処理回路の出力である補間演算後のデータを第一のクロックで書き込み、第二のクロックで読み出すメモリと、走査線変換後水平同期信号から垂直方向の補間演算に用いる補間係数と補間タイミングを発生する垂直処理タイミング発生回路と、前記垂直処理タイミング発生回路からの出力である補間係数と補間タイミングから垂直方向の補間演算を行う垂直処理とを備えた走査線変換装置であって、前記第二のPLL回路の出力である第二のクロックで動作し、前記同期分離回路の出力である垂直同期信号でリセットする分周カウンタにより、走査線変換後の水平同期信号を1フレーム中最後の1Hだけ短く発生させる水平カウンタ1を備えたことを特徴としたものである。
【0007】
本発明は前記課題に鑑み、入力信号の走査線数を表示デバイスに応じて変換する走査線変換装置において、走査線変換後の水平同期信号発生回路の水平カウンタが一つだけで走査線変換を可能になるように構成したものであり、小回路規模の走査線変換装置を提供するものである。
【0008】
また、走査線変換後の1フレーム中の全ての水平周期信号が必ず液晶パネルのスペック上の1H周期以上でなければならない液晶パネルにも問題無く表示可能な走査線変換装置を提供するものである。
【0009】
【発明の実施の形態】
本発明は、入力信号の走査線数を表示デバイスに応じて変換する走査線変換装置であって、走査線変換後の水平タイミング発生回路を垂直同期信号で強制リセットし、1フレームの最終の1ラインのドット数を他のラインより短くすることにより、前記走査線変換後の水平同期信号発生回路の水平カウンタが一つだけで走査線変換を可能としたことを特徴とする走査線変換装置としたものであり、少ない回路規模で走査線変換が可能という作用を有する。
【0010】
また本発明は、入力信号をデジタル映像信号に変換するA/D変換器と、前記入力信号から水平同期信号および垂直同期信号を分離する同期分離回路と、前記同期分離回路からの出力である水平同期信号と同期して第一のクロックを発生させる第一のPLL回路と、前記第一のPLL回路の出力である第一のクロックの発振周波数を司る第一の分周カウンタと、前記水平同期信号と同期して第二のクロックを発生させる第二のPLL回路と、前記第二のPLL回路の出力である第二のクロックの発振周波数を司る第二の分周カウンタと、前記入力信号の水平方向のドット数変換を行う際の補間演算に用いる補間係数と補間タイミングを発生する水平処理タイミング発生回路と、前記水平処理タイミング発生回路からの出力である補間係数と補間タイミングから補間演算を行う水平処理回路と、前記水平処理回路の出力である補間演算後のデータを第一のクロックで書き込み、第二のクロックで読み出すメモリと、走査線変換後水平同期信号から垂直方向の補間演算に用いる補間係数と補間タイミングを発生する垂直処理タイミング発生回路と、前記垂直処理タイミング発生回路からの出力である補間係数と補間タイミングから垂直方向の補間演算を行う垂直処理とを備えた走査線変換装置であって、前記第二のPLL回路の出力である第二のクロックで動作し、前記同期分離回路の出力である垂直同期信号でリセットする分周カウンタにより、走査線変換後の水平同期信号を1フレーム中最後の1Hだけ短く発生させる水平カウンタ1を備えたことを特徴とする走査線変換装置としたものであり、少ない回路規模で走査線変換が可能という作用を有する。
【0011】
また本発明は、入力信号の走査線数を表示デバイスに応じて変換する走査線変換装置であって、1フレームの最終の1ラインのドット数を他のラインより長くすることによって、1フレーム中の全ての水平周期が必ず液晶パネルのスペック上の1H周期以上でなければならない液晶パネルに対応することを特徴とする走査線変換装置としたものであり、1フレーム中の全ての水平周期信号が必ず液晶パネルのスペック上の1H周期以上でなければならない液晶パネルに問題なく表示することが可能という作用を有する。
【0012】
また本発明は、入力信号をデジタル映像信号に変換するA/D変換器と、前記入力信号から水平同期信号および垂直同期信号を分離する同期分離回路と、前記同期分離回路からの出力である水平同期信号と同期して第一のクロックを発生させる第一のPLL回路と、前記第一のPLL回路の出力である第一のクロックの発振周波数を司る第一の分周カウンタと、前記水平同期信号と同期して第二のクロックを発生させる第二のPLL回路と、前記第二のPLL回路の出力である第二のクロックの発振周波数を司る第二の分周カウンタと、前記入力信号の水平方向のドット数変換を行う際の補間演算に用いる補間係数と補間タイミングを発生する水平処理タイミング発生回路と、前記水平処理タイミング発生回路からの出力である補間係数と補間タイミングから補間演算を行う水平処理回路と、前記水平処理回路の出力である補間演算後のデータを第一のクロックで書き込み、第二のクロックで読み出すメモリと、走査線変換後水平同期信号から垂直方向の補間演算に用いる補間係数と補間タイミングを発生する垂直処理タイミング発生回路と、前記垂直処理タイミング発生回路からの出力である補間係数と補間タイミングから垂直方向の補間演算を行う垂直処理とを備えた走査線変換装置であって、前記第二のPLL回路の出力である第二のクロックで動作し、前記同期分離回路の出力である垂直同期信号で初期値のみセットし直す分周カウンタにより、走査線変換後の水平同期信号を1フレーム中最後の1Hだけ長く発生させる水平カウンタ2を備えたことを特徴とする走査線変換装置としたものであり、1フレーム中の全ての水平周期信号が必ず1H周期以上でなければならない液晶パネルに問題なく表示することが可能という作用を有する。
【0013】
以下、本発明の実施の形態について、図1から図3を用いて説明する。
【0014】
(実施の形態1)
図1は本発明の一実施の形態による走査線変換装置の一例を示し、図1において符号1はアナログ信号をデジタル信号に変換するA/D変換器、2は入力信号から水平同期信号と垂直同期信号を分離する同期分離回路、3は前記同期分離回路の出力である水平同期信号に同期して第一のクロックを発生させるPLL回路1、4は前記PLL回路1の発振周波数を制御する分周カウンタ1、5は水平ドット数変換時の補間処理を行う水平処理回路、6は前記水平補間処理に使用する補間係数と、補間タイミングを発生する水平処理タイミング発生回路である。
【0015】
7は第一のクロックで書き込み第二のクロックで読み出すことにより水平同期信号を変換するメモリ、8は前記同期分離回路の出力である水平同期信号に同期して第二のクロックを発生させるPLL回路2、9は前記PLL回路2の発振周波数を制御する分周カウンタ2、10は前記メモリからの出力である走査線変換後のデータに対し垂直方向に補間を行う垂直処理回路、11は前記垂直処理回路に使用する補間係数と補間タイミングを発生する垂直処理タイミング発生回路、12は第二のクロックで動作し、走査線変換後の水平同期信号を発生する水平カウンタ回路から構成されている。
【0016】
図2は水平カウンタ回路の内部の一例1を示した内部構成図である。図2において13は1づつインクリメントするアダー、14は2入力1出力のセレクター、15は第二のクロックで動作するD−FF、16は前記アダーのキャリーアウトを第二のクロックの1クロック幅にするワンショット回路、17は入力された信号を反転して出力するインバータ、18は2入力1出力のOR回路から構成されている。
【0017】
次に本発明の走査線変換装置の動作例を説明する。入力信号を同期分離回路2に入力し、水平同期信号(Hsync)および垂直同期信号(Vsync)を分離して出力する。PLL回路1ではHsyncを元に第一のクロックを再生する。PLL回路1において第一のクロックの周波数は分周カウンタ1で分周比を設定して決定される。例えばVGA規格の場合に分周比を800とすると、信号の送り側のドットクロックを再生することが出来る。また、PLL回路2は同様に分周カウンタ2で設定された第二のクロックが発生される。例えば出力する液晶パネルがXGA規格の場合は、分周カウンタ2の分周比をXGA規格と同じ1280に設定する。
【0018】
水平処理タイミング発生回路6、垂直処理タイミング発生回路10ではVGA規格からXGA規格へ変換するような補間係数とタイミングを発生し、それに伴って、水平処理回路5、メモリ7、垂直処理回路11で走査線数変換を行う。このとき、走査線変換後の水平同期信号の水平周波数を複数持つ場合には、水平周波数の個数分のカウンタを持たなければならなかった。そこで、走査線変換後の水平同期信号を発生する水平カウンタ12は、基本的にアダー、セレクタ、D−FFから構成される1つカウンタからなっている。
【0019】
このカウンタは初期値(分周比)からインクリメントを始め、オーバーフローしたら、また初期値からインクリメントを始めるという動作をする。このカウンタがオーバーフローするタイミングが走査線変換後の水平同期信号である。ここで、さらにこのカウンタの初期値のセットと走査線変換後の水平同期信号のタイミングを同期分離回路2の出力であるVsyncでも行うことにより、図5(a)の如く走査線数の変換が行われる。
【0020】
かかる構成によれば、走査線変換後の水平同期信号の発生を1つの水平カウンタで実現することが出来る。
【0021】
(実施の形態2)
次に、本発明の別の一実施の形態について、図3を用いて説明する。図3は水平カウンタ回路の内部の一例2を示した内部構成図である。なお、前述した実施の形態と同じ構成については、同じ符号を用い、説明を省略する。
【0022】
本発明の走査線変換装置の動作例を説明する。水平カウンタ1つで走査線変換後の水平同期信号に複数の水平周波数持たせる場合に、液晶パネルの水平同期信号のスペックより短い水平同期信号があると表示できない液晶パネルが存在する。そこで、走査線変換後の水平同期信号を発生する水平カウンタ12の初期値をセットするタイミングをオーバーフロー時と同期分離回路2の出力であるVsyncのタイミングで行い、出力する水平同期信号をオーバーフローのタイミングにすることにより、図5(b)の如く走査線数の変換が行われる。
【0023】
かかる構成によれば、走査線変換後の全ての水平同期信号が液晶パネルの水平同期信号のスペックより長くなければならない液晶パネルに表示することが出来る。
【0024】
【発明の効果】
以上のように、第1の発明での走査線変換装置によれば、走査線変換後の水平同期信号の発生を1つの水平カウンタで行うことが可能であり、小回路規模で走査線変換が可能である。
【0025】
また、第2の発明では、表示する液晶パネルに入力される全ての水平同期信号が、液晶パネルの水平同期信号のスペックより長くなければならない場合にも、問題なく表示可能である。
【図面の簡単な説明】
【図1】本発明の一実施の形態による走査線変換装置の構成を示すブロック図
【図2】同走査線変換装置の水平カウンタ回路の一構成例を示す図
【図3】同走査線変換装置の水平カウンタ回路の他の構成例を示す図
【図4】従来の走査線変換装置の構成を示す図
【図5】走査線変換の画面上の状態を模式的に示した図
【符号の説明】
1 A/D変換器
2 同期分離回路
3 PLL回路1
4 分周カウンタ回路1
5 水平処理回路
6 水平処理タイミング発生回路
7 メモリ
8 PLL回路2
9 分周カウンタ回路2
10 垂直処理タイミング発生回路
11 垂直処理回路
12 水平カウンタ回路
13 アダー
14 セレクター
15 D−FF
16 ワンショット回路
17 インバータ回路
18 OR回路
19 走査線変換回路
20 タイミング発生回路[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a scanning line conversion apparatus in an electronic apparatus centering on a liquid crystal display.
[0002]
[Prior art]
Conventionally, a scanning line conversion apparatus described in Japanese Patent Laid-Open No. 9-247574 has been known. FIG. 4 shows the structure of a conventional scanning line conversion apparatus.
[0003]
A synchronization separation circuit that separates a horizontal synchronization signal and a vertical synchronization signal from an input signal; a first PLL circuit that generates a first clock in synchronization with a horizontal synchronization signal that is an output of the synchronization separation circuit; and the horizontal synchronization A second PLL circuit that generates a second clock in synchronization with the signal, a scanning line conversion circuit for converting the scanning line of the input signal, and horizontal and vertical interpolation in the scanning line conversion circuit For generating interpolation timing and interpolation coefficients for generating a horizontal synchronizing signal having a plurality of horizontal frequencies after conversion of the scanning line, and a memory for converting the frame frequency of the output of the scanning line conversion circuit The clock and the synchronization signal are selected so that the frame before conversion and the frame after conversion have an integer ratio.
[0004]
[Problems to be solved by the invention]
As described above, when scanning line conversion is performed, horizontal synchronization signals having a plurality of horizontal frequencies after scanning line conversion are generated, so that the number of counters is required and the circuit scale becomes large. It was.
[0005]
Also, when there are a plurality of horizontal sync signal frequencies after scanning line conversion, depending on the liquid crystal panel, even if one of the multiple horizontal sync signals becomes shorter than the spec of the horizontal sync signal of the liquid crystal panel, it cannot be displayed. There was a problem.
[0006]
[Means for Solving the Problems]
In order to solve this problem, the present invention provides an A / D converter that converts an input signal into a digital video signal, a synchronization separation circuit that separates a horizontal synchronization signal and a vertical synchronization signal from the input signal, and the synchronization separation circuit. A first PLL circuit that generates a first clock in synchronization with a horizontal synchronizing signal that is output from the first, and a first frequency divider that controls the oscillation frequency of the first clock that is the output of the first PLL circuit A counter, a second PLL circuit that generates a second clock in synchronization with the horizontal synchronizing signal, and a second frequency dividing counter that controls the oscillation frequency of the second clock that is the output of the second PLL circuit A horizontal processing timing generation circuit for generating an interpolation coefficient and interpolation timing used for interpolation calculation when converting the number of dots in the horizontal direction of the input signal, and an output from the horizontal processing timing generation circuit. A horizontal processing circuit that performs an interpolation calculation based on the interpolation coefficient and the interpolation timing, a memory that writes the data after the interpolation calculation, which is an output of the horizontal processing circuit, with a first clock, and a scanning line conversion A vertical processing timing generation circuit for generating an interpolation coefficient and interpolation timing used for vertical interpolation calculation from the subsequent horizontal synchronization signal, and an interpolation calculation in the vertical direction from the interpolation coefficient and interpolation timing output from the vertical processing timing generation circuit. A frequency dividing counter that operates with a second clock that is an output of the second PLL circuit and resets with a vertical synchronization signal that is an output of the synchronization separation circuit. Thus, a
[0007]
In view of the above problems, the present invention provides a scanning line conversion device that converts the number of scanning lines of an input signal in accordance with a display device, and performs scanning line conversion with only one horizontal counter of a horizontal synchronizing signal generation circuit after scanning line conversion. A scanning line conversion device having a small circuit scale is provided so as to be possible.
[0008]
It is another object of the present invention to provide a scanning line conversion device capable of displaying without problems on a liquid crystal panel in which all horizontal period signals in one frame after the scanning line conversion must always be 1H period or more according to the specifications of the liquid crystal panel. .
[0009]
DETAILED DESCRIPTION OF THE INVENTION
The present invention is a scanning line conversion device that converts the number of scanning lines of an input signal according to a display device, and forcibly resets a horizontal timing generation circuit after the scanning line conversion by a vertical synchronization signal, so that the last 1 of one frame is converted. A scanning line conversion apparatus characterized in that the number of dots in a line is shorter than that of other lines, so that the scanning line conversion can be performed with only one horizontal counter of the horizontal synchronizing signal generation circuit after the scanning line conversion. Thus, the scanning line conversion is possible with a small circuit scale.
[0010]
The present invention also provides an A / D converter that converts an input signal into a digital video signal, a synchronization separation circuit that separates a horizontal synchronization signal and a vertical synchronization signal from the input signal, and a horizontal output that is an output from the synchronization separation circuit. A first PLL circuit that generates a first clock in synchronization with a synchronization signal; a first frequency division counter that controls an oscillation frequency of a first clock that is an output of the first PLL circuit; and the horizontal synchronization A second PLL circuit that generates a second clock in synchronization with the signal, a second frequency dividing counter that controls the oscillation frequency of the second clock that is an output of the second PLL circuit, and A horizontal processing timing generation circuit that generates an interpolation coefficient and interpolation timing used for interpolation when converting the number of dots in the horizontal direction, and an interpolation coefficient that is an output from the horizontal processing timing generation circuit is complemented. A horizontal processing circuit that performs interpolation calculation from timing, a memory that writes data after interpolation calculation, which is an output of the horizontal processing circuit, with a first clock, and that is read with a second clock, and a vertical synchronization signal after scanning line conversion. A vertical processing timing generation circuit for generating an interpolation coefficient and interpolation timing for use in a direction interpolation calculation, and a vertical processing for performing an interpolation calculation in the vertical direction from the interpolation coefficient and interpolation timing output from the vertical processing timing generation circuit. A scanning line conversion device that operates with a second clock that is an output of the second PLL circuit and resets with a vertical synchronization signal that is an output of the synchronization separation circuit; A scanning line converter characterized by comprising a
[0011]
The present invention is also a scanning line conversion device for converting the number of scanning lines of an input signal in accordance with a display device, and by making the number of dots of one final line of one frame longer than other lines, The scanning line conversion device is characterized in that it corresponds to a liquid crystal panel in which all the horizontal periods must always be 1H period or more according to the specifications of the liquid crystal panel, and all the horizontal period signals in one frame are It has the effect that it can be displayed without any problem on the liquid crystal panel which must always be 1H cycle or more on the specifications of the liquid crystal panel.
[0012]
The present invention also provides an A / D converter that converts an input signal into a digital video signal, a synchronization separation circuit that separates a horizontal synchronization signal and a vertical synchronization signal from the input signal, and a horizontal output that is an output from the synchronization separation circuit. A first PLL circuit that generates a first clock in synchronization with a synchronization signal; a first frequency division counter that controls an oscillation frequency of a first clock that is an output of the first PLL circuit; and the horizontal synchronization A second PLL circuit that generates a second clock in synchronization with the signal, a second frequency dividing counter that controls the oscillation frequency of the second clock that is an output of the second PLL circuit, and A horizontal processing timing generation circuit that generates an interpolation coefficient and interpolation timing used for interpolation when converting the number of dots in the horizontal direction, and an interpolation coefficient that is an output from the horizontal processing timing generation circuit is complemented. A horizontal processing circuit that performs interpolation calculation from timing, a memory that writes data after interpolation calculation, which is an output of the horizontal processing circuit, with a first clock, and that is read with a second clock, and a vertical synchronization signal after scanning line conversion. A vertical processing timing generation circuit for generating an interpolation coefficient and interpolation timing for use in a direction interpolation calculation, and a vertical processing for performing an interpolation calculation in the vertical direction from the interpolation coefficient and interpolation timing output from the vertical processing timing generation circuit. A scanning line converter, which operates with a second clock that is an output of the second PLL circuit, and a frequency dividing counter that resets only an initial value with a vertical synchronization signal that is an output of the synchronization separation circuit, A scanning line change characterized by comprising a
[0013]
Hereinafter, embodiments of the present invention will be described with reference to FIGS. 1 to 3.
[0014]
(Embodiment 1)
FIG. 1 shows an example of a scanning line conversion apparatus according to an embodiment of the present invention. In FIG. 1,
[0015]
Reference numeral 7 denotes a memory for writing with the first clock and conversion with respect to the horizontal synchronization signal by reading with the second clock.
[0016]
FIG. 2 is an internal configuration diagram showing an example 1 inside the horizontal counter circuit. In FIG. 2, 13 is an adder that increments by one, 14 is a selector with two inputs and one output, 15 is a D-FF that operates with a second clock, and 16 is the carry-out of the adder to one clock width of the second clock. The one-
[0017]
Next, an operation example of the scanning line conversion apparatus of the present invention will be described. The input signal is input to the
[0018]
The horizontal processing
[0019]
This counter starts incrementing from an initial value (frequency division ratio), and when it overflows, starts incrementing from the initial value again. The timing at which this counter overflows is the horizontal synchronization signal after scanning line conversion. Here, the setting of the initial value of the counter and the timing of the horizontal sync signal after the scan line conversion are also performed by Vsync which is the output of the
[0020]
According to such a configuration, generation of a horizontal synchronizing signal after scanning line conversion can be realized by one horizontal counter.
[0021]
(Embodiment 2)
Next, another embodiment of the present invention will be described with reference to FIG. FIG. 3 is an internal configuration diagram showing an example 2 inside the horizontal counter circuit. In addition, about the same structure as embodiment mentioned above, the same code | symbol is used and description is abbreviate | omitted.
[0022]
An operation example of the scanning line conversion apparatus of the present invention will be described. When the horizontal synchronization signal after scanning line conversion has a plurality of horizontal frequencies with one horizontal counter, there is a liquid crystal panel that cannot be displayed if there is a horizontal synchronization signal shorter than the specification of the horizontal synchronization signal of the liquid crystal panel. Therefore, the timing for setting the initial value of the
[0023]
According to this configuration, all the horizontal synchronization signals after the scanning line conversion can be displayed on the liquid crystal panel which must be longer than the specification of the horizontal synchronization signal of the liquid crystal panel.
[0024]
【The invention's effect】
As described above, according to the scanning line conversion apparatus of the first invention, it is possible to generate a horizontal synchronizing signal after the scanning line conversion by one horizontal counter, and the scanning line conversion can be performed on a small circuit scale. Is possible.
[0025]
Further, in the second invention, even when all the horizontal synchronization signals inputted to the liquid crystal panel to be displayed must be longer than the specification of the horizontal synchronization signal of the liquid crystal panel, the display can be performed without any problem.
[Brief description of the drawings]
FIG. 1 is a block diagram showing a configuration of a scanning line conversion device according to an embodiment of the present invention. FIG. 2 is a diagram showing a configuration example of a horizontal counter circuit of the scanning line conversion device. FIG. 4 is a diagram showing another configuration example of the horizontal counter circuit of the device. FIG. 4 is a diagram showing a configuration of a conventional scanning line conversion device. FIG. 5 is a diagram schematically showing a state on the screen of scanning line conversion. Explanation】
1 A /
4 Dividing
5
9 Dividing
DESCRIPTION OF
16 One-
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002136655A JP4239475B2 (en) | 2002-05-13 | 2002-05-13 | Scanning line converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002136655A JP4239475B2 (en) | 2002-05-13 | 2002-05-13 | Scanning line converter |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2003330427A JP2003330427A (en) | 2003-11-19 |
JP4239475B2 true JP4239475B2 (en) | 2009-03-18 |
Family
ID=29698619
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002136655A Expired - Fee Related JP4239475B2 (en) | 2002-05-13 | 2002-05-13 | Scanning line converter |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4239475B2 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102222457B (en) | 2011-05-19 | 2013-11-13 | 硅谷数模半导体(北京)有限公司 | Timing controller and liquid crystal display (LCD) with same |
-
2002
- 2002-05-13 JP JP2002136655A patent/JP4239475B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2003330427A (en) | 2003-11-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100246088B1 (en) | The conversion device of pixel number | |
JPS62102671A (en) | Two-screen television receiver | |
US20200111406A1 (en) | Display device | |
US6928118B1 (en) | Device and method for displaying video | |
JP4239475B2 (en) | Scanning line converter | |
JP3259627B2 (en) | Scanning line converter | |
KR100237422B1 (en) | Lcd monitor display device and its display method | |
KR100227425B1 (en) | Dual screen display with 1 pixel error | |
KR100251550B1 (en) | High resolution liquid crystal display driver | |
KR100266164B1 (en) | Method for emboding sync of divided picture and apparatus thereof | |
JP4825929B2 (en) | Video signal converter | |
JP2000338926A (en) | Image display device | |
JPS6343950B2 (en) | ||
JP3058103B2 (en) | Video mute signal generation circuit | |
JPS6153880A (en) | Display and control device of character picture | |
JP2000098962A (en) | Device and method for displaying fixed pixel | |
JPH1069253A (en) | Liquid crystal display device | |
JP3518215B2 (en) | Video display device | |
JP3397165B2 (en) | Image synthesis device | |
JPH07134575A (en) | Video signal conversion device | |
JPH08140019A (en) | Picture display device | |
JP2000341651A (en) | Format converting device | |
JP2000305506A (en) | Display device | |
JPWO2010113378A1 (en) | Horizontal synchronization generation circuit, video signal processing LSI, and video system | |
KR20030067363A (en) | Image Decoder of Image Processor System |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050513 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20050614 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080612 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080701 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080821 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20081202 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20081215 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120109 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120109 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130109 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140109 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |