JP3813555B2 - LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE - Google Patents
LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE Download PDFInfo
- Publication number
- JP3813555B2 JP3813555B2 JP2002238337A JP2002238337A JP3813555B2 JP 3813555 B2 JP3813555 B2 JP 3813555B2 JP 2002238337 A JP2002238337 A JP 2002238337A JP 2002238337 A JP2002238337 A JP 2002238337A JP 3813555 B2 JP3813555 B2 JP 3813555B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- drain
- light emitting
- current
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000010408 film Substances 0.000 description 139
- 239000010410 layer Substances 0.000 description 132
- 239000003990 capacitor Substances 0.000 description 82
- 238000003860 storage Methods 0.000 description 71
- 238000010586 diagram Methods 0.000 description 64
- 238000000034 method Methods 0.000 description 60
- 239000000463 material Substances 0.000 description 54
- 239000012535 impurity Substances 0.000 description 39
- 239000004065 semiconductor Substances 0.000 description 35
- 239000000758 substrate Substances 0.000 description 25
- 238000006243 chemical reaction Methods 0.000 description 23
- 238000005530 etching Methods 0.000 description 22
- 230000006866 deterioration Effects 0.000 description 17
- 238000004519 manufacturing process Methods 0.000 description 15
- 239000000126 substance Substances 0.000 description 15
- 239000011229 interlayer Substances 0.000 description 14
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 13
- 206010047571 Visual impairment Diseases 0.000 description 13
- 230000008569 process Effects 0.000 description 13
- 229910052710 silicon Inorganic materials 0.000 description 13
- 239000010703 silicon Substances 0.000 description 13
- 230000008859 change Effects 0.000 description 12
- 229910052760 oxygen Inorganic materials 0.000 description 12
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 11
- 238000002347 injection Methods 0.000 description 11
- 239000007924 injection Substances 0.000 description 11
- 239000001301 oxygen Substances 0.000 description 11
- 230000009467 reduction Effects 0.000 description 11
- 239000007789 gas Substances 0.000 description 10
- -1 polyparaphenylene vinylene Polymers 0.000 description 9
- 229910052715 tantalum Inorganic materials 0.000 description 9
- 230000015572 biosynthetic process Effects 0.000 description 8
- 230000006870 function Effects 0.000 description 8
- 238000002425 crystallisation Methods 0.000 description 7
- 238000005070 sampling Methods 0.000 description 7
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 6
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 6
- 239000000460 chlorine Substances 0.000 description 6
- 239000013078 crystal Substances 0.000 description 6
- 230000008025 crystallization Effects 0.000 description 6
- 239000011521 glass Substances 0.000 description 6
- 229920000642 polymer Polymers 0.000 description 6
- 239000003566 sealing material Substances 0.000 description 6
- 229920000265 Polyparaphenylene Polymers 0.000 description 5
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 5
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 5
- 229910052782 aluminium Inorganic materials 0.000 description 5
- 230000007423 decrease Effects 0.000 description 5
- 230000005525 hole transport Effects 0.000 description 5
- 230000003287 optical effect Effects 0.000 description 5
- 229910052698 phosphorus Inorganic materials 0.000 description 5
- 239000011574 phosphorus Substances 0.000 description 5
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 5
- 229920005591 polysilicon Polymers 0.000 description 5
- 229920005989 resin Polymers 0.000 description 5
- 239000011347 resin Substances 0.000 description 5
- 238000004544 sputter deposition Methods 0.000 description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 4
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 4
- 238000000137 annealing Methods 0.000 description 4
- 239000012298 atmosphere Substances 0.000 description 4
- QVQLCTNNEUAWMS-UHFFFAOYSA-N barium oxide Chemical compound [Ba]=O QVQLCTNNEUAWMS-UHFFFAOYSA-N 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 4
- 239000000945 filler Substances 0.000 description 4
- 229910003437 indium oxide Inorganic materials 0.000 description 4
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 4
- 150000002500 ions Chemical class 0.000 description 4
- 230000010355 oscillation Effects 0.000 description 4
- 229920000553 poly(phenylenevinylene) Polymers 0.000 description 4
- 229920002098 polyfluorene Polymers 0.000 description 4
- 229920000123 polythiophene Polymers 0.000 description 4
- 239000000565 sealant Substances 0.000 description 4
- 229910052814 silicon oxide Inorganic materials 0.000 description 4
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 4
- KRHYYFGTRYWZRS-UHFFFAOYSA-M Fluoride anion Chemical compound [F-] KRHYYFGTRYWZRS-UHFFFAOYSA-M 0.000 description 3
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 3
- 230000001133 acceleration Effects 0.000 description 3
- 150000001875 compounds Chemical class 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 239000001257 hydrogen Substances 0.000 description 3
- 229910052739 hydrogen Inorganic materials 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 3
- 229910052757 nitrogen Inorganic materials 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 229920003023 plastic Polymers 0.000 description 3
- 239000004033 plastic Substances 0.000 description 3
- 229920002620 polyvinyl fluoride Polymers 0.000 description 3
- 230000001681 protective effect Effects 0.000 description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 3
- 239000002356 single layer Substances 0.000 description 3
- 229910052721 tungsten Inorganic materials 0.000 description 3
- MIOPJNTWMNEORI-GMSGAONNSA-N (S)-camphorsulfonic acid Chemical compound C1C[C@@]2(CS(O)(=O)=O)C(=O)C[C@@H]1C2(C)C MIOPJNTWMNEORI-GMSGAONNSA-N 0.000 description 2
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 2
- 229920002799 BoPET Polymers 0.000 description 2
- 239000005041 Mylar™ Substances 0.000 description 2
- 229920000282 Poly(3-cyclohexylthiophene) Polymers 0.000 description 2
- 229920000291 Poly(9,9-dioctylfluorene) Polymers 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 2
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 2
- 230000004913 activation Effects 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 2
- DQXBYHZEEUGOBF-UHFFFAOYSA-N but-3-enoic acid;ethene Chemical compound C=C.OC(=O)CC=C DQXBYHZEEUGOBF-UHFFFAOYSA-N 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 239000011231 conductive filler Substances 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- ZYGHJZDHTFUPRJ-UHFFFAOYSA-N coumarin Chemical compound C1=CC=C2OC(=O)C=CC2=C1 ZYGHJZDHTFUPRJ-UHFFFAOYSA-N 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000005038 ethylene vinyl acetate Substances 0.000 description 2
- 230000005281 excited state Effects 0.000 description 2
- 239000011152 fibreglass Substances 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 238000007667 floating Methods 0.000 description 2
- 229910052731 fluorine Inorganic materials 0.000 description 2
- 230000005283 ground state Effects 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 238000005984 hydrogenation reaction Methods 0.000 description 2
- 238000009616 inductively coupled plasma Methods 0.000 description 2
- 238000005224 laser annealing Methods 0.000 description 2
- 238000005499 laser crystallization Methods 0.000 description 2
- 238000004020 luminiscence type Methods 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 150000002894 organic compounds Chemical class 0.000 description 2
- 238000002161 passivation Methods 0.000 description 2
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 229920000301 poly(3-hexylthiophene-2,5-diyl) polymer Polymers 0.000 description 2
- 229920001200 poly(ethylene-vinyl acetate) Polymers 0.000 description 2
- 229920000172 poly(styrenesulfonic acid) Polymers 0.000 description 2
- 229920002037 poly(vinyl butyral) polymer Polymers 0.000 description 2
- 229920000767 polyaniline Polymers 0.000 description 2
- 229920006267 polyester film Polymers 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 229940005642 polystyrene sulfonic acid Drugs 0.000 description 2
- 229920000915 polyvinyl chloride Polymers 0.000 description 2
- 239000004800 polyvinyl chloride Substances 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000009751 slip forming Methods 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 description 2
- 229910001887 tin oxide Inorganic materials 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 238000007740 vapor deposition Methods 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- 239000011787 zinc oxide Substances 0.000 description 2
- LNILPZLJSRHNPD-UHFFFAOYSA-N 3,4-dicyclohexylthiophene Chemical compound C1CCCCC1C1=CSC=C1C1CCCCC1 LNILPZLJSRHNPD-UHFFFAOYSA-N 0.000 description 1
- YEWTUGLUENRXFN-UHFFFAOYSA-N 3-(4-octylphenyl)-2-thiophen-2-ylthiophene Chemical compound C1=CC(CCCCCCCC)=CC=C1C1=C(C=2SC=CC=2)SC=C1 YEWTUGLUENRXFN-UHFFFAOYSA-N 0.000 description 1
- CHMILGIDWWDNMF-UHFFFAOYSA-N 3-(4-octylphenyl)thiophene Chemical compound C1=CC(CCCCCCCC)=CC=C1C1=CSC=C1 CHMILGIDWWDNMF-UHFFFAOYSA-N 0.000 description 1
- 239000004925 Acrylic resin Substances 0.000 description 1
- 229920000178 Acrylic resin Polymers 0.000 description 1
- 229910052684 Cerium Inorganic materials 0.000 description 1
- VEXZGXHMUGYJMC-UHFFFAOYSA-M Chloride anion Chemical compound [Cl-] VEXZGXHMUGYJMC-UHFFFAOYSA-M 0.000 description 1
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910052691 Erbium Inorganic materials 0.000 description 1
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 229910052689 Holmium Inorganic materials 0.000 description 1
- 229910052779 Neodymium Inorganic materials 0.000 description 1
- 229920001609 Poly(3,4-ethylenedioxythiophene) Polymers 0.000 description 1
- 239000004952 Polyamide Substances 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 229910052775 Thulium Inorganic materials 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 229920000109 alkoxy-substituted poly(p-phenylene vinylene) Polymers 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000005407 aluminoborosilicate glass Substances 0.000 description 1
- 229910052786 argon Inorganic materials 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 229910052788 barium Inorganic materials 0.000 description 1
- DSAJWYNOEDNPEQ-UHFFFAOYSA-N barium atom Chemical compound [Ba] DSAJWYNOEDNPEQ-UHFFFAOYSA-N 0.000 description 1
- 239000005388 borosilicate glass Substances 0.000 description 1
- 229910002091 carbon monoxide Inorganic materials 0.000 description 1
- 238000009125 cardiac resynchronization therapy Methods 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 239000003054 catalyst Substances 0.000 description 1
- 239000010406 cathode material Substances 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 229910010293 ceramic material Inorganic materials 0.000 description 1
- 239000007795 chemical reaction product Substances 0.000 description 1
- 229910052801 chlorine Inorganic materials 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 229960000956 coumarin Drugs 0.000 description 1
- 235000001671 coumarin Nutrition 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000007872 degassing Methods 0.000 description 1
- ZOCHARZZJNPSEU-UHFFFAOYSA-N diboron Chemical compound B#B ZOCHARZZJNPSEU-UHFFFAOYSA-N 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 239000011888 foil Substances 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 239000011261 inert gas Substances 0.000 description 1
- 150000002484 inorganic compounds Chemical class 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 239000005001 laminate film Substances 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 239000003446 ligand Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000000178 monomer Substances 0.000 description 1
- 239000012299 nitrogen atmosphere Substances 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 239000003960 organic solvent Substances 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 239000002985 plastic film Substances 0.000 description 1
- 229920006255 plastic film Polymers 0.000 description 1
- 229920002647 polyamide Polymers 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 239000000047 product Substances 0.000 description 1
- LISFMEBWQUVKPJ-UHFFFAOYSA-N quinolin-2-ol Chemical compound C1=CC=C2NC(=O)C=CC2=C1 LISFMEBWQUVKPJ-UHFFFAOYSA-N 0.000 description 1
- 238000004151 rapid thermal annealing Methods 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 239000010979 ruby Substances 0.000 description 1
- 229910001750 ruby Inorganic materials 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 229920002050 silicone resin Polymers 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 241000894007 species Species 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 239000010935 stainless steel Substances 0.000 description 1
- 229910001220 stainless steel Inorganic materials 0.000 description 1
- 238000002230 thermal chemical vapour deposition Methods 0.000 description 1
- 229920001187 thermosetting polymer Polymers 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 239000012780 transparent material Substances 0.000 description 1
- 125000006617 triphenylamine group Chemical group 0.000 description 1
- NXHILIPIEUBEPD-UHFFFAOYSA-H tungsten hexafluoride Chemical compound F[W](F)(F)(F)(F)F NXHILIPIEUBEPD-UHFFFAOYSA-H 0.000 description 1
- 238000001771 vacuum deposition Methods 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Images
Landscapes
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Thin Film Transistor (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、基板上に形成された発光素子を、該基板とカバー材の間に封入した発光パネルに関する。また、該発光パネルにコントローラを含むIC等を実装した、発光モジュールに関する。なお本明細書において、発光パネル及び発光モジュールを共に発光装置と総称する。また本発明は、該発光装置の駆動方法及び該発光装置を用いた電子機器に関する。さらに本発明は、該発光装置を作製する過程における、発光素子が完成する前の一形態に相当する素子基板に関し、該素子基板は、電流を発光素子に供給するための手段を複数の各画素に備える。
【0002】
【従来の技術】
発光素子は自ら発光するため視認性が高く、液晶表示装置(LCD)で必要なバックライトが要らず薄型化に最適であると共に、視野角にも制限が無い。そのため、近年発光素子を用いた発光装置は、CRTやLCDに代わる表示装置として注目されている。
【0003】
なお、本明細書において発光素子は、電流または電圧によって輝度が制御される素子を意味しており、OLED(Organic Light Emitting Diode)や、FED(Field Emission Display)に用いられているMIM型の電子源素子(電子放出素子)等を含んでいる。
【0004】
OLEDは、電場を加えることで発生するルミネッセンス(Electroluminescence)が得られる有機化合物(有機発光材料)を含む層(以下、有機発光層と記す)と、陽極層と、陰極層とを有している。有機化合物におけるルミネッセンスには、一重項励起状態から基底状態に戻る際の発光(蛍光)と三重項励起状態から基底状態に戻る際の発光(リン光)とがあるが、本発明の発光装置は、上述した発光のうちの、いずれか一方の発光を用いていても良いし、または両方の発光を用いていても良い。
【0005】
なお、本明細書では、OLEDの陽極と陰極の間に設けられた全ての層を有機発光層と定義する。有機発光層には具体的に、発光層、正孔注入層、電子注入層、正孔輸送層、電子輸送層等が含まれる。基本的にOLEDは、陽極/発光層/陰極が順に積層された構造を有しており、この構造に加えて、陽極/正孔注入層/発光層/陰極や、陽極/正孔注入層/発光層/電子輸送層/陰極等の順に積層した構造を有していることもある。これらの層の中に無機化合物を含んでいる場合もある。
【0006】
【発明が解決しようとする課題】
図25に、一般的な発光装置の画素の構成を示す。図25に示した画素は、TFT50、51と、保持容量52と、発光素子53とを有している。
【0007】
TFT50は、ゲートが走査線55に接続されており、ソースとドレインが一方は信号線54に、もう一方はTFT51のゲートに接続されている。TFT51は、ソースが電源56に接続されており、ドレインが発光素子53の陽極に接続されている。発光素子53の陰極は電源57に接続されている。保持容量52はTFT51のゲートとソース間の電圧を保持するように設けられている。
【0008】
走査線55の電圧によりTFT50がオンになると、信号線54に入力されたビデオ信号がTFT51のゲートに入力される。ビデオ信号が入力されると、入力されたビデオ信号の電圧に従って、TFT51のゲート電圧(ゲートとソース間の電圧差)が定まる。そして、該ゲート電圧によって流れるTFT51のドレイン電流は、発光素子53に供給され、発光素子53は供給された電流によって発光する。
【0009】
ところで、ポリシリコンで形成されたTFTは、アモルファスシリコンで形成されたTFTよりも電界効果移動度が高く、オン電流が大きいので、発光素子パネルのトランジスタとしてより適している。
【0010】
しかし、ポリシリコンを用いてTFTを形成しても、その電気的特性は所詮単結晶シリコン基板に形成されるMOSトランジスタの特性に匹敵するものではない。例えば、電界効果移動度は単結晶シリコンの1/10以下である。また、ポリシリコンを用いたTFTは、結晶粒界に形成される欠陥に起因して、その特性にばらつきが生じやすいといった問題点を有している。
【0011】
図25に示した画素において、TFT51の閾値やオン電流等の特性が画素毎にばらつくと、ビデオ信号の電圧が同じであってもTFT51のドレイン電流の大きさが画素間で異なり、発光素子53の輝度にばらつきが生じる。
【0012】
そこで、上述した問題を回避するために、TFTの特性に左右されずに発光素子に流れる電流の大きさを制御できる、様々な種類の電流入力型の画素の構成が考案されている。以下に、代表的な電流入力型の画素を2つ例示し、その構成について説明する。
【0013】
まず、特開2001−147659号に記載の電流入力型の画素の構成について、図26(A)を用いて説明する。
【0014】
図26(A)に記載の画素は、TFT11、12、13、14と、保持容量15と、発光素子16とを有している。
【0015】
TFT11は、ゲートが端子18に接続され、ソースとドレインが一方は電流源17に、他方はTFT13のドレインに接続されている。TFT12は、ゲートが端子19に、ソースとドレインが一方はTFT13のドレインに、他方はTFT13のゲートに接続されている。TFT13とTFT14は、ゲートが互いに接続されており、ソースが共に端子20に接続されている。TFT14のドレインは発光素子16の陽極に接続されており、発光素子16の陰極は端子21に接続されている。保持容量15はTFT13及び14のゲートとソース間の電圧を保持するように設けられている。端子20、21には、電源からそれぞれ所定の電圧が印加されており、互いに電圧差を有している。
【0016】
端子18、19に与えられる電圧によりTFT11、12がオンになった後、電流源17によってTFT13のドレイン電流が制御される。ここで、TFT13はゲートとドレインが接続されているため飽和領域で動作しており、そのドレイン電流は以下の式1で表される。なお、VGSはゲート電圧、μを移動度、C0を単位面積あたりのゲート容量、W/Lをチャネル形成領域のチャネル幅Wとチャネル長Lの比、VTHを閾値、ドレイン電流をIとする。
【0017】
【式1】
I=μC0W/L(VGS−VTH)2/2
【0018】
式1においてμ、C0、W/L、VTHは全て個々のトランジスタによって決まる固定の値である。式1から、TFT13のドレイン電流はゲート電圧VGSによって変化することがわかる。よって、式1に従うと、ドレイン電流に見合った値のゲート電圧VGSが、TFT13において発生する。
【0019】
このとき、TFT13とTFT14はそのゲートとソースが互いに接続されているため、TFT14のゲート電圧がTFT13のゲート電圧と同じ大きさに保たれる。
【0020】
よって、TFT13とTFT14はドレイン電流が比例関係にある。特に、μ、C0、W/L、VTHの値が同じであれば、TFT13とTFT14はドレイン電流が同じになる。TFT14に流れるドレイン電流は発光素子16に供給され、該ドレイン電流の大きさに見合った輝度で発光素子16は発光する。
【0021】
そして、端子18、19に与えられる電圧によりTFT11、12がオフになった後も、TFT14のゲート電圧が保持容量15によって保持されている限り、発光素子16は発光し続ける。
【0022】
このように、図26(A)に示した画素は、画素に供給された電流を電圧に変換して保持する手段と、該保持された電圧に応じた大きさの電流を発光素子に流す手段とを有している。図27(A)に、図26(A)に示した画素が有する手段と、その発光素子との関係をブロック図で示す。画素80は、画素に供給された電流を電圧に変換して保持する手段である変換部81と、該保持された電圧に応じた大きさの電流を発光素子に流す手段である駆動部82と、発光素子83とを有する。画素80に供給された電流は変換部81において電圧に変換され、該電圧は駆動部82に与えられる。駆動部82では与えられた電圧に見合った大きさの電流を発光素子83に供給する。
【0023】
具体的に図26(A)では、TFT12、TFT13及び保持容量15が、供給された電流を電圧に変換して保持する手段に相当する。また、TFT14が保持された電圧に応じた大きさの電流を発光素子に流す手段に相当する。
【0024】
次に、Tech. Digest IEDM 98, 875. R. M. A. Dawson etc.に記載の電流入力型の画素の構成について、図26(B)を用いて説明する。図26(B)に記載の画素は、TFT31、32、33、34と、保持容量35と、発光素子36とを有している。
【0025】
TFT31はゲートが端子38に接続され、ソースとドレインが一方は電流源37に、他方はTFT33のソースに接続されている。また、TFT34はゲートが端子38に接続され、ソースとドレインが一方はTFT33のゲートに、他方はTFT33のドレインに接続されている。TFT32は、ゲートが端子39に、ソースとドレインが、一方は端子40に、他方はTFT33のソースに接続されている。TFT34のドレインは発光素子36の陽極に接続されており、発光素子36の陰極は端子41に接続されている。保持容量35はTFT33のゲートとソース間の電圧を保持するように設けられている。端子40、41には、電源からそれぞれ所定の電圧が印加されており、互いに電圧差を有している。
【0026】
端子38に与えられる電圧によりTFT31及び34がオンになり、かつ端子39に与えられる電圧によりTFT32がオフなった後、電流源37によってTFT33のドレイン電流が制御される。ここで、TFT33はゲートとドレインが接続されているため飽和領域で動作しており、そのドレイン電流は上述の式1で表される。式1から、TFT33のドレイン電流はゲート電圧VGSによって変化することがわかる。よって、式1に従うと、ドレイン電流に見合った値のゲート電圧VGSが、TFT33において発生する。
【0027】
TFT33に流れるドレイン電流は発光素子36に供給され、該ドレイン電流の大きさに見合った輝度で発光素子36は発光する。
【0028】
そして、端子38に与えられる電圧によりTFT31、34がオフになった後、端子39に与えられる電圧によりTFT32がオンになる。このとき、TFT33のゲート電圧が保持容量35によって保持されている限り、TFT31、34がオンであったときと同じ輝度で発光素子36は発光し続ける。
【0029】
このように、図26(B)に示した画素は、画素に供給された電流を電圧に変換して保持し、該保持された電圧に応じた大きさの電流を発光素子に流す手段を有している。つまり、図26(B)に示した画素の場合は、図26(A)に備えられた2つの手段が有する機能を1つの手段で賄っていることになる。図27(B)に、図26(B)に示した画素が有する手段と、その発光素子との関係をブロック図で示す。図27(B)では、変換部の有する機能と、駆動部の有する機能とを1つの手段で賄っている。つまり、画素85に供給された電流は、変換部でありなおかつ駆動部である手段86によって電圧に変換された後、該電圧に見合った大きさの電流を発光素子87に供給している。
【0030】
具体的に図26(B)では、TFT33、TFT34及び保持容量35が、供給された電流を電圧に変換して保持し、該保持された電圧に応じた大きさの電流を発光素子に流す手段に相当する。
【0031】
上述した図26(A)、(B)に示す画素は、TFTの閾値やオン電流等の特性が画素毎にばらついていても、電流源により発光素子に流れる電流の大きさを制御するので、画素間で発光素子の輝度にばらつきが生じるのを防ぐことができる。
【0032】
また一般的に発光素子は、電極間の電圧を一定に保って発光させた場合と、電極間の電流を一定に保って発光させた場合とでは、後者の方が、有機発光材料の劣化による輝度の低下を抑えることができる。したがって、図26(A)、(B)に例示した電流入力型の2つの画素の場合、有機発光材料の劣化の影響を受けずに、発光素子に流れる電流を常に所望の値に保つことができるので、図25に示した電圧入力型の画素のTFT51を線形領域で動作させたときに比べて、発光素子の劣化による輝度の低下を抑えることができる。
【0033】
また、発光素子の輝度と、有機発光層に流れる電流の大きさは比例関係にある。有機発光層の温度が外気温や発光パネル自身が発する熱等に左右されても、電流入力型の発光装置では発光素子に流れる電流を一定に保つことができるので、発光素子の輝度が変化するのを抑えることができ、また温度の上昇に伴って消費電流が大きくなるのを防ぐことができる。
【0034】
しかし、上述した2つの画素もそれぞれ課題を有している。
【0035】
図26(A)に代表されるような、画素に供給された電流を電圧に変換して保持する手段と、該保持された電圧に応じた大きさの電流を発光素子に流す手段の2つの手段を有する画素の場合、いずれか一方の手段の特性がずれることにより、2つの手段における特性のバランスが崩れてしまうことがある。すると、駆動部から発光素子に供給される電流の大きさが所望の値に保たれなくなり、画素間で発光素子の輝度にばらつきが生じてしまう。
【0036】
具体的に図26(A)では、TFT13またはTFT14において、TFTに固有の特性であるμ、C0、VTHや、W/Lがずれてしまった場合、TFT13のドレイン電流に対するTFT14のドレイン電流の比が画素間で異なってしまい、画素間において発光素子の輝度のばらつきが生じてしまう。
【0037】
一方、図26(B)に代表されるような、画素に供給された電流を電圧に変換して保持し、かつ該保持された電圧に応じた大きさの電流を発光素子に流す手段を有する画素の場合、画素に供給された電流を電圧に変換する際に発光素子に電流が流れる。発光素子は比較的大きな容量を有している。そのため、例えば低い階調から高い階調へ表示が変化する場合、発光素子の有する容量に電荷がたまるまで、電流から変換される電圧の値が安定しない。よって、低い階調から高い階調へ表示が変化するのに時間がかかってしまう。また逆に、高い階調から低い階調へ表示が変化する場合、発光素子の有する容量が有する余分な電荷が放出されるまで、電流から変換される電圧の値が安定しない。よって、高い階調から低い階調へ表示が変化するのに時間がかかってしまう。
【0038】
具体的に図26(B)では、電流源37から供給される電流の値が変わったときに、TFT33のゲート電圧が安定するのに時間がかかり、電流を書き込む時間が長くなる。その結果、例えば、動画表示において残像が視認されてしまうことがある。よって、高速応答で動画表示に向いているという発光素子の特徴を生かしきれない。
【0039】
本発明は上述したことに鑑み、TFTの特性の違いに起因する、画素間における発光素子の輝度のばらつきをより抑えることができ、なおかつ残像が視認されにくい、電流駆動型の発光装置の提供を課題とする。
【0040】
【課題を解決するための手段】
本発明の第1の構成の発光装置は、画素に供給された電流を電圧に変換して保持し、なおかつ該保持された電圧に応じた大きさの電流を発光素子に流す第1の手段と、第1の手段において保持された電圧に応じた大きさの電流を発光素子に流す第2の手段とを、画素に備えている。
【0041】
図1に本発明の第1の構成の画素が有する手段と、その発光素子との関係をブロック図で示す。本発明の画素90は、画素90に供給された電流を電圧に変換して保持し、なおかつ該保持された電圧に応じた大きさの電流を、画素90が有する発光素子93に流す第1の手段91を有している。つまり第1の手段91は、変換部でありかつ駆動部でもある。なお以下、第1の手段91が有する駆動部を、駆動部Aと呼ぶ。また、画素90は、第1の手段において変換され保持されている電圧の大きさに応じて、電流を発光素子93に流す第2の手段を備えている。以下、第2の手段92である駆動部を駆動部Bと呼ぶ。
【0042】
つまり、本発明の第1の構成の画素では、変換部でもあり駆動部Aでもある第1の手段91からの電流I1と、駆動部Bである第2の手段92からの電流I2とが、共に発光素子93に供給される。発光素子93は、電流I1と電流I2を合わせた大きさの電流により、その輝度が定められる。
【0043】
本発明の第1の構成の画素においても、図27(A)に示した画素のように、第1の手段と第2の手段のいずれか一方の手段の特性がずれることにより、2つの手段における特性のバランスが崩れ、駆動部Bから発光素子に供給される電流I2の大きさが所望の値に保たれなくなることがある。しかし、変換部でも有り駆動部Aでもある第2の手段91から、発光素子93に供給される電流I1は、特性のずれに左右されずに所望の値に保たれる。そして、発光素子には電流I1と電流I2を合わせた大きさの電流が供給されるため、特性のずれに起因する発光素子に供給される電流量のばらつきを、図27(A)に示した画素に比べ約半分程度に抑えることができる。よって、画素間の輝度のばらつきを抑えることができる。
【0044】
本発明の第2の構成の発光装置は、画素に供給された電流を電圧に変換して保持する第1の手段と、前記画素に供給された電流を電圧に変換して保持し、なおかつ該保持された電圧に応じた大きさの電流を発光素子に流す第2の手段とを、画素に備えている。
【0045】
図36に本発明の第2の構成の画素が有する手段と、その発光素子との関係をブロック図で示す。本発明の画素60は、画素60に供給された電流を電圧に変換して保持する第1の手段61を有している。以下、第1の手段61である変換部を変換部Aと呼ぶ。また、画素60は、前記画素に供給された電流を電圧に変換して保持し、なおかつ該保持された電圧に応じた大きさの電流を発光素子63に流す第2の手段62を有している。つまり第2の手段62は、変換部でありかつ駆動部でもある。なお以下、第2の手段62が有する変換部を、変換部Bと呼ぶ。
【0046】
つまり、本発明の第2の構成の画素では、画素に供給された電流を第1の手段と第2の手段の両方において電圧に変換し、該電圧に応じた電流I2が、第2の手段の駆動部から発光素子63に供給される。発光素子63は、電流I2によりその輝度が定められる。
【0047】
本発明の第2の構成の画素では、図27(A)に示した画素のように、第1の手段と第2の手段のいずれか一方の手段の特性がずれることにより、2つの手段における特性のバランスが崩れ、駆動部から発光素子に供給される電流I2の大きさが所望の値に保たれなくなることがある。しかし、2つの変換部A、Bを共に用いることで変換された電圧を平均化することができ、そして駆動部から発光素子に供給される電流I2は該平均化された電圧に応じた大きさであるので、特性のずれに起因する発光素子に供給される電流量のばらつきを、図27(A)に示した画素に比べ約半分程度に抑えることができる。よって、画素間の輝度のばらつきを抑えることができる。また、画素に供給された電流は、電流I2よりも大きい。そのため、電流を書き込む時間を短くすることができる。
【0048】
なお、発光素子が完成する前の形態に相当する素子基板は、上述した第1の手段及び第2の手段を各画素に有していれば良く、発光素子を有していなくとも良い。具体的に素子基板は、発光素子の画素電極のみが形成された状態であっても良いし、画素電極となる導電膜を成膜した後であって、パターニングして画素電極を形成する前の状態であっても良いし、あらゆる形態があてはまる。
【0049】
また、上記第1及び第2の構成の本発明の画素では、第1の手段において画素に供給された電流を電圧に変換する際に、画素に供給された電流は発光素子に流れない。よって、供給された電流から変換された電圧が安定するまでの時間は、発光素子の容量に左右されない。したがって、図27(B)に示した画素と比べて、供給された電流から変換される電圧が早く安定するので、電流を書き込む時間を短くすることができ、動画表示において残像が視認されてしまうのを防ぐことができる。
【0050】
また、従来と同様に、電流入力型の発光装置の利点も兼ね備えている。すなわち、TFTの特性が画素毎にばらついていても、電圧入力型の発光装置に比べて画素間で発光素子の輝度にばらつきが生じるのを防ぐことができる。また、図25に示した電圧入力型の画素のTFT51を線形領域で動作させたときに比べて、発光素子の劣化による輝度の低下を抑えることができる。また、有機発光層の温度が外気温や発光パネル自身が発する熱等に左右されても、発光素子の輝度が変化するのを抑えることができ、また温度の上昇に伴って消費電流が大きくなるのを防ぐことができる。
【0051】
【発明の実施の形態】
(実施の形態1)
図2に本発明の発光パネルの構成を、ブロック図で示す。100は画素部であり、複数の画素101がマトリクス状に形成されている。また102は信号線駆動回路、103は走査線駆動回路である。
【0052】
なお図2では信号線駆動回路102と走査線駆動回路103が、画素部100と同じ基板上に形成されているが、本発明はこの構成に限定されない。信号線駆動回路102と走査線駆動回路103とが画素部100と異なる基板上に形成され、FPC等のコネクターを介して、画素部100と接続されていても良い。また、図2では信号線駆動回路102と走査線駆動回路103は1つづつ設けられているが、本発明はこの構成に限定されない。信号線駆動回路102と走査線駆動回路103の数は設計者が任意に設定することができる。
【0053】
なお本明細書において接続とは、特に記載のない限り電気的な接続を意味する。逆に、切り離すとは、接続していない状態を意味する。
【0054】
また図2では、画素部100には、図示していないが、信号線S1〜Sx、電源線V1〜Vx、第1走査線G1〜Gy、第2走査線P1〜Py、第3走査線R1〜Ryが設けられている。なお信号線と電源線の数は必ずしも同じであるとは限らない。また、第1走査線と、第2走査線と、第3走査線の数は必ずしも同じであるとは限らない。またこれらの配線を必ず全て有していなくとも良く、これらの配線の他に、別の異なる配線が設けられていても良い。
【0055】
電源線V1〜Vxは所定の電圧に保たれている。なお図2ではモノクロの画像を表示する発光装置の構成を示しているが、本発明はカラーの画像を表示する発光装置であっても良い。その場合、電源線V1〜Vxの電圧の高さを全て同じに保たなくても良く、対応する色毎に変えるようにしても良い。
【0056】
なお、本明細書において電圧とは、特に記載のない限りグラウンドとの電位差を意味する。
【0057】
図3に、図2で示した画素101の詳しい構成を示す。図3に示す画素101は、信号線Si(S1〜Sxのうちの1つ)、第1走査線Gj(G1〜Gyのうちの1つ)、第2走査線Pj(P1〜Pyのうちの1つ)、第3走査線Rj(R1〜Ryのうちの1つ)及び電源線Vi(V1〜Vxのうちの1つ)を有している。
【0058】
また画素101は、トランジスタTr1、トランジスタTr2、トランジスタTr3、トランジスタTr4、トランジスタTr5、発光素子104及び保持容量105を有している。保持容量105はトランジスタTr1及びTr2のゲートとソースの間の電圧(ゲート電圧)をより確実に保持するために設けられているが、必ずしも設ける必要はない。
【0059】
トランジスタTr3のゲートは第1走査線Gjに接続されている。そしてトランジスタTr3のソースとドレインは、一方は信号線Siに接続されており、もう一方はトランジスタTr1のドレインに接続されている。
【0060】
なお本明細書では、nチャネル型トランジスタのソースに与えられる電圧は、ドレインに与えられる電圧よりも低いものとする。また、pチャネル型トランジスタのソースに与えられる電圧は、ドレインに与えられる電圧よりも高いものとする。
【0061】
トランジスタTr4のゲートは、第2走査線Pjに接続されている。そしてトランジスタTr4のソースとドレインは、一方は信号線Siに、もう一方はトランジスタTr1のゲート及びトランジスタTr2のゲートに接続されている。
【0062】
トランジスタTr5のゲートは、第3走査線Rjに接続されている。そしてトランジスタTr5のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr2のドレインに接続されている。
【0063】
トランジスタTr1とトランジスタTr2のゲートは、互いに接続されている。トランジスタTr1とトランジスタTr2のソースは、共に電源線Viに接続されている。そして、トランジスタTr2のドレインは、発光素子104の画素電極に接続されている。
【0064】
保持容量105が有する2つの電極は、一方はトランジスタTr1とトランジスタTr2のゲートに、もう一方は電源線Viに接続されている。
【0065】
発光素子104は陽極と陰極を有しており、本明細書では、陽極を画素電極として用いる場合は陰極を対向電極と呼び、陰極を画素電極として用いる場合は陽極を対向電極と呼ぶ。
【0066】
電源線Viの電圧(電源電圧)は一定の高さに保たれている。また対向電極の電圧も、一定の高さに保たれている。
【0067】
なお、トランジスタTr1及びTr2はnチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。ただし、トランジスタTr1及びTr2の極性は同じである。なお、陽極を画素電極として用い、陰極を対向電極として用いる場合、トランジスタTr1及びTr2はpチャネル型トランジスタであるのが望ましい。逆に、陽極を対向電極として用い、陰極を画素電極として用いる場合、トランジスタTr1及びTr2はnチャネル型トランジスタであるのが望ましい。
【0068】
トランジスタTr3、Tr4、Tr5は、nチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。
【0069】
次に、本実施の形態の発光装置の動作について、図4、図5を用いて説明する。本発明の第1の構成の発光装置の動作は、各ラインの画素毎に書き込み期間Taと表示期間Tdとに分けて説明することができる。図4に、第1〜3走査線のタイミングチャートを示す。走査線が選択されている期間、言いかえると該走査線にゲートが接続されているトランジスタが全てオンの状態にある期間は、ONで示す。逆に、走査線が選択されていない期間、言いかえると該走査線にゲートが接続されているトランジスタが全てオフの状態にある期間は、OFFで示す。また図5は、書き込み期間Taと表示期間TdにおけるトランジスタTr1とトランジスタTr2の接続を、簡単に示した図である。
【0070】
まず、1ライン目の画素において書き込み期間Taが開始される。書き込み期間Taが開始されると、第1走査線G1、第2走査線P1が選択される。よって、トランジスタTr3とトランジスタTr4がオンになる。なお、第3走査線R1は選択されていないので、トランジスタTr5はオフになっている。
【0071】
そして、信号線駆動回路102に入力されるビデオ信号に基づき、信号線S1〜Sxと電源線V1〜Vxの間に、それぞれビデオ信号に応じた電流(以下、信号電流Ic)が流れる。なお本明細書において信号電流Icを信号電流と呼ぶ。
【0072】
図5(A)に、書き込み期間Taにおいて、信号線Siにビデオ信号に応じた信号電流Icが流れた場合の、画素101の概略図を示す。106は対向電極に電圧を与える電源との接続用の端子を意味している。また、107は信号線駆動回路102が有する定電流源を意味する。
【0073】
トランジスタTr3はオンの状態にあるので、信号線Siにビデオ信号に応じた信号電流Icが流れると、信号電流IcはトランジスタTr1のドレインとソースの間に流れる。このときトランジスタTr1は、ゲートとドレインが接続されているので飽和領域で動作しており、式1が成り立つ。よって、トランジスタTr1のゲート電圧VGSは電流値Icによって定まる。
【0074】
そしてトランジスタTr2のゲートは、トランジスタTr1のゲートに接続されている。また、トランジスタTr2のソースは、トランジスタTr1のソースに接続されている。したがって、トランジスタTr1のゲート電圧は、そのままトランジスタTr2のゲート電圧となる。よって、トランジスタTr2のドレイン電流は、トランジスタTr1のドレイン電流に比例する。特に、μC0W/L及びVTHが互いに等しいとき、トランジスタTr1とトランジスタTr2のドレイン電流は互いに等しくなり、I2=Icとなる。
【0075】
そして、トランジスタTr2のドレイン電流I2は発光素子104に流れる。発光素子に流れる電流は、定電流源107において定められた信号電流Icに応じた大きさであり、流れる電流の大きさに見合った輝度で発光素子104は発光する。発光素子に流れる電流が0に限りなく近かったり、発光素子に流れる電流が逆バイアスの方向に流れたりする場合は、発光素子104は発光しない。
【0076】
1ライン目の画素において書き込み期間Taが終了すると、第1走査線G1、第2走査線P1の選択が終了する。このとき、第2走査線P1の選択が、第1走査線G1よりも先に終了するのが望ましい。なぜならトランジスタTr3が先にオフになってしまうと、保持容量105の電荷がTr4を通って漏れてしまうからである。そして、2ライン目の画素において書き込み期間Taが開始され、第1走査線G2、第2走査線P2が選択される。よって、2ライン目の画素においてトランジスタTr3とトランジスタTr4がオンになる。そして、第3走査線R2は選択されていないので、トランジスタTr5はオフになる。
【0077】
そして、信号線駆動回路102に入力されるビデオ信号に基づき、信号線S1〜Sxと電源線V1〜Vxの間に信号電流Icが流れる。そして、信号電流Icに応じた大きさの電流が発光素子104に流れ、該電流の大きさに従って発光素子104が発光する。
【0078】
次に、2ライン目の画素において書き込み期間Taが終了し、その後、2ライン目からyライン目の画素まで順に書き込み期間Taが開始され、上述した動作が繰り返される。
【0079】
一方、1ライン目の画素において書き込み期間Taが終了すると、次に表示期間Tdが開始される。表示期間Tdが開始されると、第3走査線R1が選択され、1ライン目の画素においてトランジスタTr5がオンになる。なお、第1走査線G1及び第2走査線P1は選択されていないので、トランジスタTr3及びTr4はオフになっている。
【0080】
図5(B)に、表示期間Tdにおける画素の概略図を示す。トランジスタTr3及びトランジスタTr4はオフの状態にある。また、トランジスタTr1及びトランジスタTr2のソースは電源線Viに接続されており、一定の電圧(電源電圧)が与えられている。
【0081】
一方トランジスタTr1、Tr2においては、書き込み期間Taにおいて定められたVGSがそのまま保持されている。そのため、トランジスタTr1のドレイン電流I1と、トランジスタTr2のドレイン電流I2の値は、共に信号電流Icに応じた大きさに維持されたままである。また、トランジスタTr5がオンなので、トランジスタTr1のドレイン電流I1と、トランジスタTr2のドレイン電流I2は、共に発光素子104に流れる。よって、ドレイン電流I1と、ドレイン電流I2を合わせた電流の大きさに見合った輝度で、発光素子104は発光する。
【0082】
そして2ライン目の画素において書き込み期間Taが終了すると、次に2ライン目の画素において表示期間Tdが開始される。そして1ライン目の画素と同様に、第3走査線R2が選択され、トランジスタTr5がオンになる。なお、第1走査線G2及び第2走査線P2は選択されていないので、トランジスタTr3及びTr4はオフになっている。そして、ドレイン電流I1と、ドレイン電流I2を合わせた電流が発光素子104に流れ、該発光素子に流れる電流の大きさに見合った輝度で、発光素子104は発光する。
【0083】
そして、2ライン目の画素において表示期間Tdが開始されると、その後、3ライン目からyライン目の画素まで順に表示期間Tdが開始され、上述した動作が繰り返される。
【0084】
書き込み期間Taと、表示期間Tdが終了すると1フレーム期間が終了する。1つのフレーム期間において1つの画像が表示される。そして、次のフレーム期間が開始され、再び書き込み期間Taが開始されて、上述した動作が繰り返される。
【0085】
なお、発光素子に流れる電流の大きさに見合った輝度で発光素子104が発光するので、各画素の階調は、表示期間Tdにおける発光素子に流れる電流の大きさで決まる。なお、書き込み期間Taにおいても、ドレイン電流I1の大きさに見合った輝度で発光しているが、その階調に与える影響は、実際のパネルでは無視できる程度に小さいと考えられる。なぜなら、例えばVGAだと480ラインの画素が画素部に設けられており、1ラインの画素の書き込み期間Taは1フレーム期間の1/480程度と非常に小さいからである。もちろん、書き込み期間Taにおける発光素子に流れる電流の階調への影響を考慮に入れて、信号電流Icの大きさを補正するようにしても良い。
【0086】
本発明の第1の構成の画素では、表示期間において発光素子に流れる電流はドレイン電流I1と、ドレイン電流I2の和である。よって、発光素子に流れる電流がドレイン電流I2のみに依存していない。そのため、トランジスタTr1とトランジスタTr2の特性がずれて、トランジスタTr1のドレイン電流I1に対するトランジスタTr2のドレイン電流I2の比が画素間で異なっても、発光素子に流れる電流の値が画素間でずれるのを抑え、輝度のばらつきが視認されるのを防ぐことができる。
【0087】
また、本発明の画素では、書き込み期間TaにおいてトランジスタTr1のドレイン電流は発光素子に流れていない。よって信号線駆動回路によって画素に電流が供給され、トランジスタTr1のドレイン電流が流れることでゲート電圧が変化しはじめてから、その値が安定するまでの時間は、発光素子の容量に左右されない。したがって、従来の画素と比べて、供給された電流から変換される電圧が早く安定するので、電流を書き込む時間を短くすることができ、動画表示において残像が視認されてしまうのを防ぐことができる。
【0088】
また、従来と同様に、電流入力型の発光装置の利点も兼ね備えている。すなわち、TFTの特性が画素毎にばらついていても、電圧入力型の発光装置に比べて画素間で発光素子の輝度にばらつきが生じるのを防ぐことができる。また、図25に示した電圧入力型の画素のTFT51を線形領域で動作させたときに比べて、発光素子の劣化による輝度の低下を抑えることができる。また、有機発光層の温度が外気温や発光パネル自身が発する熱等に左右されても、発光素子の輝度が変化するのを抑えることができ、また温度の上昇に伴って消費電流が大きくなるのを防ぐことができる。
【0089】
なお、本実施の形態において、トランジスタTr4のソースとドレインは、一方は信号線Siに、もう一方はトランジスタTr1のゲート及びトランジスタTr2のゲートに接続されている。しかし本実施の形態はこの構成に限定されない。本発明の第1の構成の画素は、書き込み期間TaにおいてトランジスタTr1のゲートとドレインを接続し、表示期間においてトランジスタTr1のゲートとドレインを切り離すことができるように、トランジスタTr4が他の素子または配線と接続されていれば良い。
【0090】
つまり、Tr3、Tr4、Tr5は、Taでは図5(A)のように接続され、Tdでは図5(B)のように接続されていれば良い。また、Gj、Pj、Rjは3本が別の配線となっているが、まとめて1本や2本にしても良い。
【0091】
(実施の形態2)
本実施の形態では、図2に示した発光装置が有する画素101の、図3とは異なる構成について説明する。
【0092】
図6に、図2で示した画素101の詳しい構成を示す。図6に示す画素101は、信号線Si(S1〜Sxのうちの1つ)、第1走査線Gj(G1〜Gyのうちの1つ)、第2走査線Pj(P1〜Pyのうちの1つ)、第3走査線Rj(R1〜Ryのうちの1つ)及び電源線Vi(V1〜Vxのうちの1つ)を有している。
【0093】
また画素101は、トランジスタTr1、トランジスタTr2、トランジスタTr3、トランジスタTr4、トランジスタTr5、トランジスタTr6、発光素子214及び保持容量215を有している。保持容量215はトランジスタTr1及びTr2のゲート電圧をより確実に保持するために設けられているが、必ずしも設ける必要はない。
【0094】
トランジスタTr3のゲートは第1走査線Gjに接続されている。そしてトランジスタTr3のソースとドレインは、一方は信号線Siに接続されており、もう一方はトランジスタTr1及びTr2のソースに接続されている。
【0095】
トランジスタTr4のゲートは、第2走査線Pjに接続されている。そしてトランジスタTr4のソースとドレインは、一方は電源線Viに、もう一方はトランジスタTr1及びTr2のゲートに接続されている。
【0096】
トランジスタTr5のゲートは、第3走査線Rjに接続されている。そしてトランジスタTr5のソースとドレインは、一方はトランジスタTr1及びTr2のソースに、もう一方は発光素子214の画素電極に接続されている。
【0097】
トランジスタTr6のゲートは、第3走査線Rjに接続されている。そしてトランジスタTr6のソースとドレインは、一方は電源線に、もう一方はトランジスタTr2のドレインに接続されている。
【0098】
トランジスタTr1とトランジスタTr2のゲートは、互いに接続されている。そして、トランジスタTr1のドレインは、電源線Viに接続されている。
【0099】
保持容量215が有する2つの電極は、一方はトランジスタTr1及びTr2のゲートに、もう一方はトランジスタTr1及びTr2のソースに接続されている。
【0100】
電源線Viの電圧(電源電圧)は一定の高さに保たれている。また対向電極の電圧も、一定の高さに保たれている。
【0101】
なお、トランジスタTr1及びTr2はnチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。ただし、トランジスタTr1及びTr2の極性は同じである。なお、陽極を画素電極として用い、陰極を対向電極として用いる場合、トランジスタTr1及びTr2はnチャネル型トランジスタであるのが望ましい。逆に、陽極を対向電極として用い、陰極を画素電極として用いる場合、トランジスタTr1及びTr2はpチャネル型トランジスタであるのが望ましい。
【0102】
トランジスタTr3、Tr4、Tr5、Tr6は、nチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。ただし、トランジスタTr5とTr6は共にゲートが第3走査線Rjに接続されているため、その極性を同じにする。トランジスタTr5のゲートとTr6のゲートが同じ配線に接続されていない場合、その極性は同じでなくとも良い。
【0103】
次に、本実施の形態の発光装置の動作について説明する。図6に示した画素を有する発光装置の動作は、図3に示した画素の場合と同様に、書き込み期間Taと表示期間Tdとに分けて説明することが可能である。
【0104】
また、第1〜3走査線に印加される電圧については、図4に示したタイミングチャートを参照することができる。また図7は、図6に示した画素の、書き込み期間Taと表示期間TdにおけるトランジスタTr1とトランジスタTr2の接続を、簡単に示した図である。
【0105】
まず、1ライン目の画素において書き込み期間Taが開始される。書き込み期間Taが開始されると、第1走査線G1、第2走査線P1が選択される。よって、トランジスタTr3、Tr4がオンになる。なお、第3走査線R1は選択されていないので、トランジスタTr5、Tr6はオフになっている。
【0106】
そして、信号線駆動回路102に入力されるビデオ信号に基づき、信号線S1〜Sxと電源線V1〜Vxの間に、それぞれビデオ信号に応じた信号電流Icが流れる。
【0107】
図7(A)に、書き込み期間Taにおいて、信号線Siに信号電流Icが流れた場合の、画素101の概略図を示す。216は対向電極に電圧を与える電源との接続用の端子を意味している。また、217は信号線駆動回路102が有する定電流源を意味する。
【0108】
トランジスタTr3はオンの状態にあるので、信号線Siに信号電流Icが流れると、信号電流IcはトランジスタTr1のドレインとソースの間に流れる。このときトランジスタTr1は、ゲートとドレインが接続されているので飽和領域で動作しており、式1が成り立つ。よって、トランジスタTr1のゲート電圧VGSは電流値Icによって定まる。
【0109】
そして、トランジスタTr2のゲートは、トランジスタTr1のゲートに接続されている。また、トランジスタTr2のソースは、トランジスタTr1のソースに接続されている。したがって、トランジスタTr1のゲート電圧は、そのままトランジスタTr2のゲート電圧となる。
【0110】
なお、書き込みTaでは、トランジスタTr2のドレインは、他の配線及び電源等から電圧が与えられていない、所謂フローティングの状態にある。従って、トランジスタTr2にドレイン電流は流れない。
【0111】
1ライン目の画素において書き込み期間Taが終了すると、第1走査線G1、第2走査線P1の選択が終了する。このとき、第2走査線P1の選択が、第1走査線G1よりも先に終了するのが望ましい。なぜならトランジスタTr3が先にオフになってしまうと、保持容量215の電荷がTr4を通って漏れてしまうからである。そして、2ライン目の画素において書き込み期間Taが開始され、第1走査線G2、第2走査線P2が選択される。よって、2ライン目の画素においてトランジスタTr3とトランジスタTr4がオンになる。そして、第3走査線R2は選択されていないので、トランジスタTr5、Tr6はオフになる。
【0112】
そして、信号線駆動回路102に入力されるビデオ信号に基づき、信号線S1〜Sxと電源線V1〜Vxの間に信号電流Icが流れる。そして、信号電流IcによってトランジスタTr1のゲート電圧が定められる。
【0113】
そして、2ライン目の画素において書き込み期間Taが終了し、その後、3ライン目からyライン目の画素まで順に書き込み期間Taが開始され、上述した動作が繰り返される。
【0114】
一方、1ライン目の画素において書き込み期間Taが終了すると、次に表示期間Tdが開始される。表示期間Tdが開始されると、第3走査線R1が選択される。よって、1ライン目の画素においてトランジスタTr5、Tr6がオンになる。なお、第1走査線G1及び第2走査線P1は選択されていないので、トランジスタTr3及びTr4はオフになっている。
【0115】
図7(B)に、表示期間Tdにおける画素の概略図を示す。トランジスタTr3及びトランジスタTr4はオフの状態にある。また、トランジスタTr1及びトランジスタTr2のドレインは電源線Viに接続されており、一定の電圧(電源電圧)が与えられている。
【0116】
一方トランジスタTr1、Tr2においては、書き込み期間Taにおいて定められたVGSがそのまま保持されている。よって、トランジスタTr1と同じゲート電圧がトランジスタTr2に与えられる。さらに、トランジスタTr6がオンになり、トランジスタTr2のドレインは電源線Viに接続されるので、トランジスタTr2のドレイン電流は、トランジスタTr1のドレイン電流に比例する大きさになる。特に、μC0W/L及びVTHが互いに等しいとき、トランジスタTr1とトランジスタTr2のドレイン電流は互いに等しくなり、I2=I1=Icとなる。
【0117】
また、トランジスタTr5がオンなので、トランジスタTr1のドレイン電流I1と、トランジスタTr2のドレイン電流I2は、共に発光素子に流れる電流として発光素子214に流れる。よって、表示期間Tdでは、ドレイン電流I1と、ドレイン電流I2を合わせた大きさの電流が発光素子214に流れ、該発光素子に流れる電流の大きさに見合った輝度で、発光素子214が発光する。
【0118】
そして1ライン目の画素において表示期間Tdが開始されると、次に2ライン目の画素において表示期間Tdが開始される。そして1ライン目の画素と同様に、第3走査線R2が選択され、トランジスタTr5、Tr6がオンになる。なお、第1走査線G2及び第2走査線P2は選択されていないので、トランジスタTr3及びTr4はオフになっている。よって、ドレイン電流I1と、ドレイン電流I2を合わせた電流の大きさに見合った輝度で、発光素子214は発光する。
【0119】
そして、2ライン目の画素において表示期間Tdが開始された後、3ライン目からyライン目の画素まで順に表示期間Tdが開始され、上述した動作が繰り返される。
【0120】
書き込み期間Taと、表示期間Tdが終了すると1フレーム期間が終了する。1つのフレーム期間において1つの画像が表示される。そして、次のフレーム期間が開始され、再び書き込み期間Taが開始されて、上述した動作が繰り返される。
【0121】
なお、発光素子に流れる電流の大きさに見合った輝度で発光素子214が発光するので、各画素の階調は、表示期間Tdにおける発光素子に流れる電流の大きさで決まる。
【0122】
本発明の第1の構成の画素では、表示期間において発光素子に流れる電流はドレイン電流I1と、ドレイン電流I2の和である。よって、発光素子に流れる電流がドレイン電流I2のみに依存していない。そのため、トランジスタTr1とトランジスタTr2の特性がずれて、トランジスタTr1のドレイン電流I1に対するトランジスタTr2のドレイン電流I2の比が画素間で異なっても、発光素子に流れる電流の値が画素間でずれるのを抑え、輝度のばらつきが視認されるのを防ぐことができる。
【0123】
また、本発明の画素では、書き込み期間TaにおいてトランジスタTr1のドレイン電流は発光素子に流れていない。よって信号線駆動回路によって画素に電流が供給され、トランジスタTr1のドレイン電流が流れることでゲート電圧が変化しはじめてから、その値が安定するまでの時間は、発光素子の容量に左右されない。したがって、従来の画素と比べて、供給された電流から変換される電圧が早く安定するので、電流を書き込む時間を短くすることができ、動画表示において残像が視認されてしまうのを防ぐことができる。
【0124】
また、従来と同様に、電流入力型の発光装置の利点も兼ね備えている。すなわち、TFTの特性が画素毎にばらついていても、電圧入力型の発光装置に比べて画素間で発光素子の輝度にばらつきが生じるのを防ぐことができる。また、図25に示した電圧入力型の画素のTFT51を線形領域で動作させたときに比べて、発光素子の劣化による輝度の低下を抑えることができる。また、有機発光層の温度が外気温や発光パネル自身が発する熱等に左右されても、発光素子の輝度が変化するのを抑えることができ、また温度の上昇に伴って消費電流が大きくなるのを防ぐことができる。
【0125】
なお、本実施の形態において、トランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1のゲート及びトランジスタTr2のゲートに接続されている。しかし本実施の形態はこの構成に限定されない。本発明の第1の構成の画素は、書き込み期間TaにおいてトランジスタTr1のゲートとドレインを接続し、表示期間TdにおいてトランジスタTr1のゲートとドレインを切り離すことができるように、トランジスタTr4が他の素子または配線と接続されていれば良い。
【0126】
つまり、Tr3、Tr4、Tr5、Tr6は、Taでは図7(A)のように接続され、Tdでは図7(B)のように接続されていれば良い。また、Gj、Pj、Rjは3本が別の配線となっているが、まとめて1本や2本にしても良い。
【0127】
また、トランジスタTr5は、書き込み期間Taにおいて信号電流IcとトランジスタTr1のドレイン電流I1を等しい値に近づけるために設けられている。トランジスタTr5のソースとドレインは、一方はトランジスタTr1及びTr2のソースに、もう一方は発光素子214の画素電極に必ずしも接続している必要はない。トランジスタTr5は、書き込み期間Taにおいて、トランジスタTr2のソースが発光素子214の画素電極と信号線Siとのいずれか一方に接続されるように、他の配線または素子と接続していれば良い。
【0128】
つまり、TaにおいてTr1を流れる電流は全て電流源で制御されていれば良い。TdにおいてはTr1とTr2を流れる電流は発光素子に流れれば良い。
【0129】
(実施の形態3)
本実施の形態では、図2に示した発光装置が有する画素101の、図3、図6とは異なる構成について説明する。本実施の形態は図6におけるTr5とTr6の位置を変えたものである。どちらか一方だけ変えても良い。
【0130】
図8に、図2で示した画素101の詳しい構成を示す。図8に示す画素101は、信号線Si(S1〜Sxのうちの1つ)、第1走査線Gj(G1〜Gyのうちの1つ)、第2走査線Pj(P1〜Pyのうちの1つ)、第3走査線Rj(R1〜Ryのうちの1つ)及び電源線Vi(V1〜Vxのうちの1つ)を有している。
【0131】
また画素101は、トランジスタTr1、トランジスタTr2、トランジスタTr3、トランジスタTr4、トランジスタTr5、トランジスタTr6、発光素子224及び保持容量225を有している。保持容量225はトランジスタTr1及びTr2のゲート電圧をより確実に保持するために設けられているが、必ずしも設ける必要はない。
【0132】
トランジスタTr3のゲートは第1走査線Gjに接続されている。そしてトランジスタTr3のソースとドレインは、一方は信号線Siに接続されており、もう一方はトランジスタTr1のソースに接続されている。
【0133】
トランジスタTr4のゲートは、第2走査線Pjに接続されている。そしてトランジスタTr4のソースとドレインは、一方は電源線Viに、もう一方はトランジスタTr1及びTr2のゲートに接続されている。
【0134】
トランジスタTr6のゲートは、第3走査線Rjに接続されている。そしてトランジスタTr6のソースとドレインは、一方はトランジスタTr2のソースに、もう一方は発光素子224の画素電極に接続されている。
【0135】
トランジスタTr5のゲートは、第3走査線Rjに接続されている。そしてトランジスタTr5のソースとドレインは、一方はトランジスタTr1のソースに、もう一方は発光素子224の画素電極に接続されている。
【0136】
トランジスタTr1とトランジスタTr2のゲートは、互いに接続されている。トランジスタTr1及びTr2のドレインは、電源線Viに接続されている。
【0137】
保持容量225が有する2つの電極は、一方はトランジスタTr1及びTr2のゲートに、もう一方はトランジスタTr1のソースに接続されている。
【0138】
電源線Viの電圧(電源電圧)は一定の高さに保たれている。また対向電極の電圧も、一定の高さに保たれている。
【0139】
なお、トランジスタTr1及びTr2はnチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。ただし、トランジスタTr1及びTr2の極性は同じである。なお、陽極を画素電極として用い、陰極を対向電極として用いる場合、トランジスタTr1及びTr2はnチャネル型トランジスタであるのが望ましい。逆に、陽極を対向電極として用い、陰極を画素電極として用いる場合、トランジスタTr1及びTr2はpチャネル型トランジスタであるのが望ましい。
【0140】
トランジスタTr3、Tr4、Tr5、Tr6は、nチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。ただし、トランジスタTr5とTr6は共にゲートが第3走査線Rjに接続されているため、その極性を同じにする。トランジスタTr5のゲートとTr6のゲートが同じ配線に接続されていない場合、その極性は同じでなくとも良い。
【0141】
次に、本実施の形態の発光装置の動作について説明する。図8に示した画素を有する発光装置の動作は、図3、図6に示した画素の場合と同様に、書き込み期間Taと表示期間Tdとに分けて説明することが可能である。
【0142】
また、第1〜3走査線に印加される電圧については、図4に示したタイミングチャートを参照することができる。また図9は、図8に示した画素の、書き込み期間Taと表示期間TdにおけるトランジスタTr1とトランジスタTr2の接続を、簡単に示した図である。
【0143】
まず、1ライン目の画素において書き込み期間Taが開始される。書き込み期間Taが開始されると、第1走査線G1、第2走査線P1が選択される。よって、トランジスタTr3、Tr4がオンになる。なお、第3走査線R1は選択されていないので、トランジスタTr5、Tr6はオフになっている。
【0144】
そして、信号線駆動回路102に入力されるビデオ信号に基づき、信号線S1〜Sxと電源線V1〜Vxの間に、それぞれビデオ信号に応じた信号電流Icが流れる。
【0145】
図9(A)に、書き込み期間Taにおいて、信号線Siに信号電流Icが流れた場合の、画素101の概略図を示す。226は対向電極に電圧を与える電源との接続用の端子を意味している。また、227は信号線駆動回路102が有する定電流源を意味する。
【0146】
トランジスタTr3はオンの状態にあるので、信号線Siに信号電流Icが流れると、信号電流IcはトランジスタTr1のドレインとソースの間に流れる。このときトランジスタTr1は、ゲートとドレインが接続されているので飽和領域で動作しており、式1が成り立つ。よって、トランジスタTr1のゲート電圧VGSは電流値Icによって定まる。
【0147】
なお、書き込み期間Taでは、トランジスタTr6がオフであるので、トランジスタTr2のソースは、他の配線及び電源等から電圧が与えられていない、所謂フローティングの状態にある。従って、トランジスタTr2にドレイン電流は流れない。
【0148】
1ライン目の画素において書き込み期間Taが終了すると、第1走査線G1、第2走査線P1の選択が終了する。このとき、第2走査線P1の選択が、第1走査線G1よりも先に終了するのが望ましい。なぜならトランジスタTr3が先にオフになってしまうと、保持容量225の電荷がTr4を通って漏れてしまうからである。そして、2ライン目の画素において書き込み期間Taが開始され、第1走査線G2、第2走査線P2が選択される。よって、2ライン目の画素においてトランジスタTr3とトランジスタTr4がオンになる。そして、第3走査線R2は選択されていないので、トランジスタTr5、Tr6はオフになる。
【0149】
そして、信号線駆動回路102に入力されるビデオ信号に基づき、信号線S1〜Sxと電源線V1〜Vxの間に信号電流Icが流れる。そして、信号電流IcによってトランジスタTr1のゲート電圧が定められる。
【0150】
そして、2ライン目の画素において書き込み期間Taが終了し、その後、3ライン目からyライン目の画素まで順に書き込み期間Taが開始され、上述した動作が繰り返される。
【0151】
一方、1ライン目の画素において書き込み期間Taが終了すると、次に表示期間Tdが開始される。表示期間Tdが開始されると、第3走査線R1が選択される。よって、1ライン目の画素においてトランジスタTr5、Tr6がオンになる。なお、第1走査線G1及び第2走査線P1は選択されていないので、トランジスタTr3及びTr4はオフになっている。
【0152】
図9(B)に、表示期間Tdにおける画素の概略図を示す。トランジスタTr3及びトランジスタTr4はオフの状態にある。また、トランジスタTr1及びトランジスタTr2のドレインは電源線Viに接続されており、一定の電圧(電源電圧)が与えられている。
【0153】
一方トランジスタTr1においては、書き込み期間Taにおいて定められたVGSがそのまま保持されている。そして、トランジスタTr2のゲートは、トランジスタTr1のゲートに接続されている。また、トランジスタTr2のソースは、トランジスタTr1のソースに接続されている。よって、トランジスタTr1のゲート電圧は、そのままトランジスタTr2のゲート電圧となる。さらに、トランジスタTr2のドレインは電源線Viに接続されているので、トランジスタTr2のドレイン電流I2は、トランジスタTr1のドレイン電流に比例する大きさになる。特に、μC0W/L及びVTHが互いに等しいとき、トランジスタTr1とトランジスタTr2のドレイン電流は互いに等しくなり、I2=I1=Icとなる。
【0154】
また、トランジスタTr5がオンなので、トランジスタTr1のドレイン電流I1と、トランジスタTr2のドレイン電流I2は、共に発光素子に流れる電流として発光素子224に流れる。よって、表示期間Tdでは、ドレイン電流I1と、ドレイン電流I2を合わせた大きさの電流が発光素子224に流れ、該発光素子に流れる電流の大きさに見合った輝度で、発光素子224が発光する。
【0155】
そして1ライン目の画素において表示期間Tdが開始されると、次に2ライン目の画素において表示期間Tdが開始される。そして1ライン目の画素と同様に、第3走査線R2が選択され、トランジスタTr5、Tr6がオンになる。なお、第1走査線G2及び第2走査線P2は選択されていないので、トランジスタTr3及びTr4はオフになっている。よって、ドレイン電流I1と、ドレイン電流I2を合わせた電流の大きさに見合った輝度で、発光素子214は発光する。
【0156】
そして、2ライン目の画素において表示期間Tdが開始されると、3ライン目からyライン目の画素まで順に表示期間Tdが開始され、上述した動作が繰り返される。
【0157】
書き込み期間Taと、表示期間Tdが終了すると1フレーム期間が終了する。1つのフレーム期間において1つの画像が表示される。そして、次のフレーム期間が開始され、再び書き込み期間Taが開始されて、上述した動作が繰り返される。
【0158】
なお、発光素子に流れる電流の大きさに見合った輝度で発光素子224が発光するので、各画素の階調は、表示期間Tdにおける発光素子に流れる電流の大きさで決まる。
【0159】
本発明の第1の構成の画素では、表示期間において発光素子に流れる電流はドレイン電流I1と、ドレイン電流I2の和である。よって、発光素子に流れる電流がドレイン電流I2のみに依存していない。そのため、トランジスタTr1とトランジスタTr2の特性がずれて、トランジスタTr1のドレイン電流I1に対するトランジスタTr2のドレイン電流I2の比が画素間で異なっても、発光素子に流れる電流の値が画素間でずれるのを抑え、輝度のばらつきが視認されるのを防ぐことができる。
【0160】
また、本発明の画素では、書き込み期間TaにおいてトランジスタTr1のドレイン電流は発光素子に流れていない。よって信号線駆動回路によって画素に電流が供給され、トランジスタTr1のドレイン電流が流れることでゲート電圧が変化しはじめてから、その値が安定するまでの時間は、発光素子の容量に左右されない。したがって、従来の画素と比べて、供給された電流から変換される電圧が早く安定するので、電流を書き込む時間を短くすることができ、動画表示において残像が視認されてしまうのを防ぐことができる。
【0161】
また、従来と同様に、電流入力型の発光装置の利点も兼ね備えている。すなわち、TFTの特性が画素毎にばらついていても、電圧入力型の発光装置に比べて画素間で発光素子の輝度にばらつきが生じるのを防ぐことができる。また、図25に示した電圧入力型の画素のTFT51を線形領域で動作させたときに比べて、発光素子の劣化による輝度の低下を抑えることができる。また、有機発光層の温度が外気温や発光パネル自身が発する熱等に左右されても、発光素子の輝度が変化するのを抑えることができ、また温度の上昇に伴って消費電流が大きくなるのを防ぐことができる。
【0162】
なお、本実施の形態において、トランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1のゲート及びトランジスタTr2のゲートに接続されている。しかし本実施の形態はこの構成に限定されない。本発明の第1の構成の画素は、書き込み期間TaにおいてトランジスタTr1のゲートとドレインを接続し、表示期間においてトランジスタTr1のゲートとドレインを切り離すことができるように、トランジスタTr4が他の素子または配線と接続されていれば良い。
【0163】
つまり、Tr3、Tr4、Tr5、Tr6は、Taでは図9(A)のように接続され、Tdでは図9(B)のように接続されていれば良い。また、Gj、Pj、Rjは3本が別の配線となっているが、まとめて1本や2本にしても良い。
【0164】
TaにおいてTr1を流れる電流は全て電流源で制御されていれば良い。TdにおいてはTr1とTr2を流れる電流は発光素子に流れれば良い。
【0165】
(実施の形態4)
本実施の形態では、本発明の第2の構成の発光装置が有する画素の構成について説明する。
【0166】
図37(A)に、本実施の形態の画素の回路図を示す。図37に示す画素は、トランジスタTr1、Tr2、Tr3、Tr4、Tr5、Tr6、発光素子6008及び保持容量6000を有している。保持容量6000はトランジスタTr1及びTr2のゲート電圧をより確実に保持するために設けられているが、必ずしも設ける必要はない。
【0167】
トランジスタTr3のゲートは端子6002に接続されている。そしてトランジスタTr3のソースとドレインは、一方は端子6001に接続されており、もう一方はトランジスタTr1のドレインに接続されている。
【0168】
トランジスタTr4のゲートは、端子6003に接続されている。そしてトランジスタTr4のソースとドレインは、一方は端子6001に、もう一方はトランジスタTr1及びTr2のゲートに接続されている。
【0169】
トランジスタTr5のゲートは、端子6004に接続されている。そしてトランジスタTr5のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr2のドレインに接続されている。
【0170】
トランジスタTr6のゲートは、端子6007に接続されている。そしてトランジスタTr6のソースとドレインは、一方はトランジスタTr2のドレインに、もう一方は発光素子6008の画素電極に接続されている。
【0171】
トランジスタTr1とトランジスタTr2のゲートは、互いに接続されている。トランジスタTr1及びTr2のソースは、共に端子6005に接続されている。
【0172】
保持容量6000が有する2つの電極は、一方はトランジスタTr1及びTr2のゲートに、もう一方はトランジスタTr1及びTr2のソースに接続されている。
【0173】
発光素子6008の対向電極は端子6006に接続されている。端子6005と端子6006にはそれぞれ電源により電圧が与えられており、常に所定の電圧差が生じている。
【0174】
なお、図37(A)では、Tr1及びTr2が共にpチャネル型TFTである場合を示しており、トランジスタTr1とTr2の極性は必ず同じである。なお、陽極を画素電極として用い、陰極を対向電極として用いる場合、トランジスタTr1及びTr2はpチャネル型トランジスタであるのが望ましい。逆に、陽極を対向電極として用い、陰極を画素電極として用いる場合、トランジスタTr1及びTr2はnチャネル型トランジスタであるのが望ましい。
【0175】
トランジスタTr3〜Tr6は、nチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。各端子に与えられる電圧との兼ね合いで決めることができる。
【0176】
次に、本実施の形態の発光装置の動作について説明する。図37(A)に示した画素を有する発光装置の動作は、書き込み期間Taと表示期間Tdとに分けて説明することが可能である。
【0177】
図37(A)に示した画素の、書き込み期間Ta開始時におけるトランジスタTr1とTr2の接続を、図37(B)に簡単に示す。書き込み期間Ta開始時において、Tr3〜Tr5はオン、Tr6はオフになる。そして、端子6001に入力されるビデオ信号に基づき、端子6001と端子6005の間に、それぞれビデオ信号に応じた信号電流Icが流れる。
【0178】
信号電流Icにより、Tr1のソースとドレインの間にドレイン電流I1が、またTr2のソースとドレインの間にドレイン電流I2が流れる。つまり信号電流Icは、ドレイン電流I1とドレイン電流I2の和に相当する。このときトランジスタTr1は、ゲートとドレインが接続されているので飽和領域で動作しており、式1が成り立つ。よって、トランジスタTr1のゲート電圧VGSは電流I1によって定まる。
【0179】
そして、トランジスタTr2のゲートは、トランジスタTr1のゲートに接続されている。また、トランジスタTr2のソースは、トランジスタTr1のソースに接続されている。したがって、トランジスタTr1のゲート電圧は、そのままトランジスタTr2のゲート電圧となる。
【0180】
なお、Tr1とTr2のゲート電圧は同じになるが、μ、C0、W/Lの値がTr1とTr2で異なる場合、I1とI2は必ずしも等しくない。
【0181】
書き込み期間Taが終了する前に、Tr4をオフにするのが望ましい。Tr4をオフにしたときのトランジスタTr1とTr2の接続を、図37(C)に簡単に示す。なぜならトランジスタTr3が先にオフになってしまうと、保持容量6000の電荷がTr4を通って漏れてしまうからである。
【0182】
次に、書き込み期間Taが終了すると表示期間Tdが開始される。表示期間Tdが開始されると、Tr3〜Tr5がオフになり、Tr6がオンになる。
【0183】
図37(D)に、表示期間Tdにおける画素の概略図を示す。トランジスタTr2において、書き込み期間Taで定められたVGSがそのまま保持容量6000により保持されている。さらに、Tr6がオンになるので、Tr2のドレイン電流I2が発光素子6008に供給される。発光素子6008は、該発光素子に供給される電流I2の大きさに見合った輝度で発光する。つまり発光素子に流れる電流の大きさに見合った輝度で発光素子6008が発光するので、各画素の階調は、表示期間Tdにおいて発光素子に流れる電流の大きさで決まる。
【0184】
書き込み期間Taと、表示期間Tdが終了すると1フレーム期間が終了する。1つのフレーム期間において1つの画像が表示される。そして、次のフレーム期間が開始され、再び書き込み期間Taが開始されて、上述した動作が繰り返される。
【0185】
本発明の第2の構成の画素では、トランジスタTr1とTr2の特性がずれることにより、駆動部から発光素子に供給される電流I2の大きさが所望の値に保たれなくなることがある。しかし、2つのTr1とTr2を共に用いて電流を電圧に変換しているので、変換された電圧を平均化することができ、そして駆動部から発光素子に供給される電流I2は該平均化された電圧に応じた大きさであるので、特性のずれに起因する発光素子に供給される電流量のばらつきを、図27(A)に示した画素に比べ約半分程度に抑えることができる。よって、画素間の輝度のばらつきを抑えることができる。また、画素に供給された電流は、電流I2よりも大きい。そのため、電流を書き込む時間を短くすることができる。
【0186】
また、本発明の画素では、書き込み期間Taにおいて信号電流は発光素子に流れていない。よって信号線駆動回路によって画素に電流が供給され、トランジスタTr1のドレイン電流が流れることでゲート電圧が変化しはじめてから、その値が安定するまでの時間は、発光素子の容量に左右されない。したがって、従来の画素と比べて、供給された電流から変換される電圧が早く安定するので、電流を書き込む時間を短くすることができ、動画表示において残像が視認されてしまうのを防ぐことができる。
【0187】
また、従来と同様に、電流入力型の発光装置の利点も兼ね備えている。すなわち、TFTの特性が画素毎にばらついていても、電圧入力型の発光装置に比べて画素間で発光素子の輝度にばらつきが生じるのを防ぐことができる。また、図25に示した電圧入力型の画素のTFT51を線形領域で動作させたときに比べて、発光素子の劣化による輝度の低下を抑えることができる。また、有機発光層の温度が外気温や発光パネル自身が発する熱等に左右されても、発光素子の輝度が変化するのを抑えることができ、また温度の上昇に伴って消費電流が大きくなるのを防ぐことができる。
【0188】
なお、トランジスタTr3、Tr4、Tr5、Tr6の接続は図37(A)に示した構成に限定されない。各期間においてTr1とTr2が図37(B)〜(D)に示したような接続がなされるように、Tr3、Tr4、Tr5、Tr6の接続を決めれば良い。
【0189】
すなわち、書き込み期間の開始時において、図37(B)に示すようにTr1とTr2のソースを共に端子6005に接続し、Tr1とTr2のゲート及びドレインを、共に端子6001に接続する。また保持容量の2つの電極は、一方を端子6005に、もう一方をTr1とTr2のゲートに接続する。そして書き込み期間の終了前において、図37(C)に示すようにTr1とTr2のゲートを接続し、Tr1とTr2のソースを共に端子6005に接続し、Tr1とTr2のドレインを共に端子6001に接続する。また保持容量の2つの電極は、一方を端子6005に、もう一方をTr2のゲートに接続する。これにより、保持容量6000の電荷を保持することができる。なお、保持容量の電荷が保持されていれば良いので、必ずしもTr1とTr2のゲートが接続されていなくとも良い。Tr1とTr2のゲートが接続されていない場合、Tr1のゲートとドレインが接続されていても良い。
【0190】
表示期間において、図37(D)に示すようにTr1とTr2のゲートを接続し、Tr1とTr2のソースを共に端子6005に接続し、Tr1のドレインもしくはソースをフローティングにし、Tr2のドレインを発光素子の画素電極に接続する。また保持容量の2つの電極は、一方を端子6005に、もう一方をTr2のゲートに接続する。このとき、Tr1とTr2のゲートは接続されていなくても良く、この場合、Tr1のゲートとドレインが接続されていても良い。
【0191】
例えば、Tr3のソースとドレインは、一方は必ず端子6001に接続されているが、他方は必ずしもTr1のドレインに接続されている必要はなく、Tr2のドレインに接続されていても良い。また、Tr4のソースとドレインは、一方は必ずTr1及びTr2のゲートに接続されているが、他方は必ずしも端子6001に接続されている必要はなく、Tr1のドレインまたはTr2のドレインに接続されていても良い。また、Tr5のソースとドレインは、一方は必ずTr2のドレインに接続されているが、他方は必ずしもTr1のドレインに接続されている必要はなく、端子6001に接続されていても良い。
【0192】
(実施の形態5)
本実施の形態では、本発明の第2の構成の発光装置が有する画素の構成について説明する。
【0193】
図38(A)に、本実施の形態の画素の回路図を示す。図38に示す画素は、トランジスタTr1、Tr2、Tr3、Tr4、Tr5、Tr6、発光素子6108及び保持容量6100を有している。保持容量6100はTr1及びTr2のゲート電圧をより確実に保持するために設けられているが、必ずしも設ける必要はない。
【0194】
トランジスタTr3のゲートは端子6102に接続されている。そしてトランジスタTr3のソースとドレインは、一方は端子6101に接続されており、もう一方はトランジスタTr1のソースに接続されている。
【0195】
トランジスタTr4のゲートは、端子6103に接続されている。そしてトランジスタTr4のソースとドレインは、一方は端子6105に、もう一方はトランジスタTr1及びTr2のゲートに接続されている。
【0196】
トランジスタTr5のゲートは、端子6104に接続されている。そしてトランジスタTr5のソースとドレインは、一方はトランジスタTr1のソースに、もう一方はトランジスタTr2のソースに接続されている。
【0197】
トランジスタTr6のゲートは、端子6107に接続されている。そしてトランジスタTr6のソースとドレインは、一方はトランジスタTr2のソースに、もう一方は発光素子6108の画素電極に接続されている。
【0198】
トランジスタTr1とトランジスタTr2のゲートは、互いに接続されている。トランジスタTr1及びTr2のドレインは、共に端子6105に接続されている。
【0199】
保持容量6100が有する2つの電極は、一方はトランジスタTr1及びTr2のゲートに、もう一方はトランジスタTr1及びTr2のソースに接続されている。
【0200】
発光素子6108の対向電極は端子6106に接続されている。端子6105と端子6106にはそれぞれ電源により電圧が与えられており、常に所定の電圧差が生じている。
【0201】
なお、図38(A)では、Tr1及びTr2が共にnチャネル型TFTである場合を示しており、トランジスタTr1とTr2の極性は必ず同じである。なお、陽極を画素電極として用い、陰極を対向電極として用いる場合、トランジスタTr1及びTr2はpチャネル型トランジスタであるのが望ましい。逆に、陽極を対向電極として用い、陰極を画素電極として用いる場合、トランジスタTr1及びTr2はnチャネル型トランジスタであるのが望ましい。
【0202】
トランジスタTr3〜Tr6は、nチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。各端子に与えられる電圧との兼ね合いで決めることができる。
【0203】
次に、本実施の形態の発光装置の動作について説明する。図38(A)に示した画素を有する発光装置の動作は、書き込み期間Taと表示期間Tdとに分けて説明することが可能である。
【0204】
図38(A)に示した画素の、書き込み期間Ta開始時におけるトランジスタTr1とTr2の接続を、図38(B)に簡単に示す。書き込み期間Ta開始時において、Tr3〜Tr5はオン、Tr6はオフになる。そして、端子6101に入力されるビデオ信号に基づき、端子6101と端子6105の間に、それぞれビデオ信号に応じた信号電流Icが流れる。
【0205】
信号電流Icにより、Tr1のソースとドレインの間にドレイン電流I1が、またTr2のソースとドレインの間にドレイン電流I2が流れる。つまり信号電流Icは、ドレイン電流I1とドレイン電流I2の和に相当する。このときトランジスタTr1は、ゲートとドレインが接続されているので飽和領域で動作しており、式1が成り立つ。よって、トランジスタTr1のゲート電圧VGSは電流I1によって定まる。
【0206】
そして、トランジスタTr2のゲートは、トランジスタTr1のゲートに接続されている。また、トランジスタTr2のソースは、トランジスタTr1のソースに接続されている。したがって、トランジスタTr1のゲート電圧は、そのままトランジスタTr2のゲート電圧となる。
【0207】
なお、Tr1とTr2のゲート電圧は同じになるが、μ、C0、W/Lの値がTr1とTr2で異なる場合、I1とI2は必ずしも等しくない。
【0208】
書き込み期間Taが終了する前に、Tr4をオフにするのが望ましい。Tr4をオフにしたときのトランジスタTr1とTr2の接続を、図38(C)に簡単に示す。なぜならトランジスタTr3が先にオフになってしまうと、保持容量6100の電荷がTr4を通って漏れてしまうからである。
【0209】
次に、書き込み期間Taが終了すると表示期間Tdが開始される。表示期間Tdが開始されると、Tr3〜Tr5がオフになり、Tr6がオンになる。
【0210】
図38(D)に、表示期間Tdにおける画素の概略図を示す。トランジスタTr2において、書き込み期間Taで定められたVGSがそのまま保持容量6100により保持されている。さらに、Tr6がオンになるので、Tr2のドレイン電流I2が発光素子6108に供給される。発光素子6108は、該発光素子に供給される電流I2の大きさに見合った輝度で発光する。つまり発光素子に流れる電流の大きさに見合った輝度で発光素子6108が発光するので、各画素の階調は、表示期間Tdにおいて発光素子に流れる電流の大きさで決まる。
【0211】
書き込み期間Taと、表示期間Tdが終了すると1フレーム期間が終了する。1つのフレーム期間において1つの画像が表示される。そして、次のフレーム期間が開始され、再び書き込み期間Taが開始されて、上述した動作が繰り返される。
【0212】
本発明の第2の構成の画素では、トランジスタTr1とTr2の特性がずれることにより、駆動部から発光素子に供給される電流I2の大きさが所望の値に保たれなくなることがある。しかし、2つのTr1とTr2を共に用いて電流を電圧に変換しているので、変換された電圧を平均化することができ、そして駆動部から発光素子に供給される電流I2は該平均化された電圧に応じた大きさであるので、特性のずれに起因する発光素子に供給される電流量のばらつきを、図27(A)に示した画素に比べ約半分程度に抑えることができる。よって、画素間の輝度のばらつきを抑えることができる。また、画素に供給された電流は、電流I2よりも大きい。そのため、電流を書き込む時間を短くすることができる。
【0213】
また、本発明の画素では、書き込み期間Taにおいて信号電流Icは発光素子に流れていない。よって信号線駆動回路によって画素に電流が供給され、トランジスタTr1のドレイン電流が流れることでゲート電圧が変化しはじめてから、その値が安定するまでの時間は、発光素子の容量に左右されない。したがって、従来の画素と比べて、供給された電流から変換される電圧が早く安定するので、電流を書き込む時間を短くすることができ、動画表示において残像が視認されてしまうのを防ぐことができる。
【0214】
また、従来と同様に、電流入力型の発光装置の利点も兼ね備えている。すなわち、TFTの特性が画素毎にばらついていても、電圧入力型の発光装置に比べて画素間で発光素子の輝度にばらつきが生じるのを防ぐことができる。また、図25に示した電圧入力型の画素のTFT51を線形領域で動作させたときに比べて、発光素子の劣化による輝度の低下を抑えることができる。また、有機発光層の温度が外気温や発光パネル自身が発する熱等に左右されても、発光素子の輝度が変化するのを抑えることができ、また温度の上昇に伴って消費電流が大きくなるのを防ぐことができる。
【0215】
なお、トランジスタTr3、Tr4、Tr5、Tr6の接続は図38(A)に示した構成に限定されない。各期間においてTr1とTr2が図38(B)〜(D)に示したような接続がなされるように、Tr3、Tr4、Tr5、Tr6の接続を決めれば良い。
【0216】
すなわち、書き込み期間の開始時において、図38(B)に示すようにTr1とTr2のソースを共に端子6101に接続し、Tr1とTr2のゲート及びドレインを、共に端子6105に接続する。また保持容量の2つの電極は、一方を端子6101に、もう一方をTr1とTr2のゲートに接続する。そして書き込み期間の終了前において、図38(C)に示すようにTr1とTr2のゲートを接続し、Tr1とTr2のドレインを共に端子6105に接続する。また保持容量の2つの電極は、一方をTr2のソースに、もう一方をTr2のゲートに接続する。これにより、保持容量6100の電荷を保持することができる。なお、保持容量の電荷が保持されていれば良いので、必ずしもTr1とTr2のゲートが接続されていなくとも良い。Tr1とTr2のゲートが接続されていない場合、Tr1のゲートとドレインが接続されていても良い。
【0217】
表示期間において、図38(D)に示すようにTr1とTr2のゲートを接続し、Tr1とTr2のドレインを共に端子6105に接続し、Tr1のソースもしくはドレインをフローティングにし、Tr2のソースを発光素子の画素電極に接続する。また保持容量の2つの電極は、一方をTr2のソースに、もう一方をTr2のゲートに接続する。このとき、Tr1とTr2のゲートは接続されていなくても良く、この場合、Tr1のゲートとドレインが接続されていても良い。
【0218】
例えば、Tr3のソースとドレインは、一方は必ず端子6101に接続されているが、他方は必ずしもTr1のソースに接続されている必要はなく、Tr2のソースに接続されていても良い。また、Tr5のソースとドレインは、一方は必ずTr2のドレインに接続されているが、他方は必ずしもTr1のドレインに接続されている必要はなく、端子6101に接続されていても良い。
【0219】
(実施の形態6)
実施の形態1〜5では、ビデオ信号がアナログの場合について説明したが、デジタルのビデオ信号を用いて駆動させることも可能である。
【0220】
デジタルのビデオ信号を用いた時間階調の駆動方法(デジタル駆動法)の場合、1フレーム期間中に書き込み期間Taと表示期間Tdが繰り返し出現することで、1つの画像を表示することが可能である。
【0221】
例えばnビットのビデオ信号によって画像を表示する場合、少なくともn個の書き込み期間と、n個の表示期間とが1フレーム期間内に設けられる。n個の書き込み期間(Ta1〜Tan)と、n個の表示期間(Td1〜Tdn)は、ビデオ信号の各ビットに対応している。
【0222】
書き込み期間Tam(mは1〜nの任意の数)の次には、同じビット数に対応する表示期間、この場合Tdmが出現する。書き込み期間Taと表示期間Tdとを合わせてサブフレーム期間SFと呼ぶ。mビット目に対応している書き込み期間Tamと表示期間Tdmとを有するサブフレーム期間はSFmとなる。
【0223】
サブフレーム期間SF1〜SFnの長さは、SF1:SF2:…:SFn=20:21:…:2n-1を満たす。
【0224】
各サブフレーム期間において、発光素子を発光させるかさせないかが、デジタルのビデオ信号の各ビットによって選択される。そして、1フレーム期間中における発光する表示期間の長さの和を制御することで、階調数を制御することができる。
【0225】
なお、表示上での画質向上のため、表示期間の長いサブフレーム期間を、幾つかに分割しても良い。具体的な分割の仕方については、特願2000−267164号において開示されているので、参照することが可能である。
【0226】
また、面積階調と組み合わせて階調を表示するようにしても良い。
【0227】
なお、本発明の発光装置において、画素に用いるトランジスタは単結晶シリコンを用いて形成されたトランジスタであっても良いし、ポリシリコンやアモルファスシリコンを用いた薄膜トランジスタであっても良い。
【0228】
【実施例】
以下に、本発明の実施例について説明する。
【0229】
(実施例1)
本実施例では、図2に示した発光装置が有する画素101の、図3、図6、図8とは異なる構成について説明する。
【0230】
図10に、図2で示した画素101の詳しい構成を示す。図10に示す画素101は、信号線Si(S1〜Sxのうちの1つ)、第1走査線Gj(G1〜Gyのうちの1つ)、第2走査線Pj(P1〜Pyのうちの1つ)、第3走査線Rj(R1〜Ryのうちの1つ)及び電源線Vi(V1〜Vxのうちの1つ)を有している。
【0231】
また画素101は、トランジスタTr1、トランジスタTr2、トランジスタTr3、トランジスタTr4、トランジスタTr5、発光素子234及び保持容量235を有している。保持容量235はトランジスタTr1及びTr2のゲートとソースの間の電圧(ゲート電圧)をより確実に保持するために設けられているが、必ずしも設ける必要はない。
【0232】
トランジスタTr3のゲートは第1走査線Gjに接続されている。そしてトランジスタTr3のソースとドレインは、一方は信号線Siに接続されており、もう一方はトランジスタTr1のドレインに接続されている。
【0233】
トランジスタTr4のゲートは、第2走査線Pjに接続されている。そしてトランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1及びTr2のゲートに接続されている。
【0234】
トランジスタTr5のゲートは、第3走査線Rjに接続されている。そしてトランジスタTr5のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr2のドレインに接続されている。
【0235】
トランジスタTr1とトランジスタTr2のゲートは、互いに接続されている。トランジスタTr1とトランジスタTr2のソースは、共に電源線Viに接続されている。そして、トランジスタTr2のドレインは、発光素子234の画素電極に接続されている。
【0236】
保持容量235が有する2つの電極は、一方はトランジスタTr1とトランジスタTr2のゲートに、もう一方は電源線Viに接続されている。
【0237】
発光素子234は陽極と陰極を有しており、本明細書では、陽極を画素電極として用いる場合は陰極を対向電極と呼び、陰極を画素電極として用いる場合は陽極を対向電極と呼ぶ。
【0238】
電源線Viの電圧(電源電圧)は一定の高さに保たれている。また対向電極の電圧も、一定の高さに保たれている。
【0239】
なお、トランジスタTr1及びTr2はnチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。ただし、トランジスタTr1及びTr2の極性は同じである。なお、陽極を画素電極として用い、陰極を対向電極として用いる場合、トランジスタTr1及びTr2はpチャネル型トランジスタであるのが望ましい。逆に、陽極を対向電極として用い、陰極を画素電極として用いる場合、トランジスタTr1及びTr2はnチャネル型トランジスタであるのが望ましい。
【0240】
トランジスタTr3、Tr4、Tr5は、nチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。また、Gj、Pj、Rjは3本が別の配線となっているが、まとめて1本や2本にしても良い。
【0241】
図10に示した画素を有する発光装置の動作は、図3に示した画素の場合と同様に、書き込み期間Taと表示期間Tdとに分けて説明することが可能である。そして書き込み期間Taと表示期間Tdにおける画素の動作は、図3に示した画素の場合と同じであり、実施の形態1の図4及び図5を参照することができるので、ここでは説明を省略する。
【0242】
(実施例2)
本実施例では、実施の形態1に示した発光装置において、トランジスタTr5のゲートを第1の走査線に接続した場合の、画素の構成について説明する。
【0243】
図11に、図2で示した画素101の詳しい構成を示す。図11に示す画素101は、信号線Si(S1〜Sxのうちの1つ)、第1走査線Gj(G1〜Gyのうちの1つ)、第2走査線Pj(P1〜Pyのうちの1つ)及び電源線Vi(V1〜Vxのうちの1つ)を有している。
【0244】
また画素101は、トランジスタTr1、トランジスタTr2、トランジスタTr3、トランジスタTr4、トランジスタTr5、発光素子244及び保持容量245を有している。保持容量245はトランジスタTr1及びTr2のゲートとソースの間の電圧(ゲート電圧)をより確実に保持するために設けられているが、必ずしも設ける必要はない。
【0245】
トランジスタTr3のゲートは第1走査線Gjに接続されている。そしてトランジスタTr3のソースとドレインは、一方は信号線Siに接続されており、もう一方はトランジスタTr1のドレインに接続されている。
【0246】
トランジスタTr4のゲートは、第2走査線Pjに接続されている。そしてトランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1のゲート及びトランジスタTr2のゲートに接続されている。
【0247】
トランジスタTr5のゲートは、第1走査線Gjに接続されている。そしてトランジスタTr5のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr2のドレインに接続されている。
【0248】
トランジスタTr1とトランジスタTr2のゲートは、互いに接続されている。トランジスタTr1とトランジスタTr2のソースは、共に電源線Viに接続されている。そして、トランジスタTr2のドレインは、発光素子244の画素電極に接続されている。
【0249】
保持容量245が有する2つの電極は、一方はトランジスタTr1とトランジスタTr2のゲートに、もう一方は電源線Viに接続されている。
【0250】
電源線Viの電圧(電源電圧)は一定の高さに保たれている。また対向電極の電圧も、一定の高さに保たれている。
【0251】
なお、本実施例では、トランジスタTr1及びTr2はpチャネル型トランジスタを用いている。トランジスタTr1及びTr2は、nチャネル型トランジスタでも良い。ただし、トランジスタTr1及びTr2の極性は同じである。
【0252】
なお、陽極を画素電極として用い、陰極を対向電極として用いる場合、トランジスタTr1及びTr2はpチャネル型トランジスタであるのが望ましい。逆に、陽極を対向電極として用い、陰極を画素電極として用いる場合、トランジスタTr1及びTr2はnチャネル型トランジスタであるのが望ましい。
【0253】
また、本実施例では、トランジスタTr3のゲートとトランジスタTr5のゲートが接続されているため、トランジスタTr3とTr5の極性は異なっている。
【0254】
また、本実施例では、トランジスタTr3とTr4は、共にnチャネル型トランジスタを用いている。トランジスタTr3とTr4はpチャネル型トランジスタでも良い。ただし、トランジスタTr3及びTr4の極性は同じである。本実施例においてトランジスタTr3とTr4のゲートを異なる配線に接続したのは、書き込み期間が終了するときに、トランジスタTr4をTr3よりも先にオフにすることができるようにするためである。トランジスタTr4をTr3よりも先にオフにすることで、保持容量245の電荷がトランジスタTr4を通って漏れるのを防ぐことができる。
【0255】
図11に示した画素を有する発光装置の動作は、図3に示した画素の場合と同様に、書き込み期間Taと表示期間Tdとに分けて説明することが可能である。そして書き込み期間Taと表示期間Tdにおける画素の動作は、図3に示した画素の場合と同じであり、実施の形態1の図5を参照することができるので、ここでは説明を省略する。
【0256】
本実施例の発光装置の場合、実施の形態1に示した発光装置に比べて、各画素が有する配線を1つ省くことができる。そのため、作製工程における歩留まりを高くすることができる。また、開口率を高めることができるので、発光素子からの光が配線等の形成されている基板側に発せられる場合、同じ消費電流でも画面を明るくすることができる。
【0257】
(実施例3)
本実施例では、実施の形態1に示した発光装置において、トランジスタTr3、Tr4、Tr5のゲートを同じ走査線に接続した場合の、画素の構成について説明する。
【0258】
図12に、図2で示した画素101の詳しい構成を示す。図12に示す画素101は、信号線Si(S1〜Sxのうちの1つ)、走査線Gj(G1〜Gyのうちの1つ)及び電源線Vi(V1〜Vxのうちの1つ)を有している。
【0259】
また画素101は、トランジスタTr1、トランジスタTr2、トランジスタTr3、トランジスタTr4、トランジスタTr5、発光素子254及び保持容量255を有している。保持容量255はトランジスタTr1及びTr2のゲートとソースの間の電圧(ゲート電圧)をより確実に保持するために設けられているが、必ずしも設ける必要はない。
【0260】
トランジスタTr3のゲートは走査線Gjに接続されている。そしてトランジスタTr3のソースとドレインは、一方は信号線Siに接続されており、もう一方はトランジスタTr1のドレインに接続されている。
【0261】
トランジスタTr4のゲートは、走査線Gjに接続されている。そしてトランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1及びTr2のゲートに接続されている。
【0262】
トランジスタTr5のゲートは、走査線Gjに接続されている。そしてトランジスタTr5のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr2のドレインに接続されている。
【0263】
トランジスタTr1とトランジスタTr2のゲートは、互いに接続されている。トランジスタTr1とトランジスタTr2のソースは、共に電源線Viに接続されている。そして、トランジスタTr2のドレインは、発光素子254の画素電極に接続されている。
【0264】
保持容量255が有する2つの電極は、一方はトランジスタTr1及びTr2のゲートに、もう一方は電源線Viに接続されている。
【0265】
電源線Viの電圧(電源電圧)は一定の高さに保たれている。また対向電極の電圧も、一定の高さに保たれている。
【0266】
なお、本実施例では、トランジスタTr1及びTr2はpチャネル型トランジスタを用いている。トランジスタTr1及びTr2は、nチャネル型トランジスタでも良い。ただし、トランジスタTr1及びTr2の極性は同じである。
【0267】
なお、陽極を画素電極として用い、陰極を対向電極として用いる場合、トランジスタTr1及びTr2はpチャネル型トランジスタであるのが望ましい。逆に、陽極を対向電極として用い、陰極を画素電極として用いる場合、トランジスタTr1及びTr2はnチャネル型トランジスタであるのが望ましい。
【0268】
また、本実施例では、トランジスタTr3とTr4は、共にnチャネル型トランジスタを用い、トランジスタTr5はpチャネル型トランジスタを用いている。トランジスタTr3、Tr4、Tr5は、nチャネル型トランジスタでもpチャネル型トランジスタでも良い。ただし、トランジスタTr3及びTr4の極性は同じであり、トランジスタTr5の極性は、トランジスタTr3及びTr4の逆である。
【0269】
図12に示した画素を有する発光装置の動作は、図3に示した画素の場合と同様に、書き込み期間Taと表示期間Tdとに分けて説明することが可能である。そして書き込み期間Taと表示期間Tdにおける画素の動作は、図3に示した画素の場合と同じであり、実施の形態1の図5を参照することができるので、ここでは説明を省略する。
【0270】
なお、本実施例において、トランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1のゲート及びトランジスタTr2のゲートに接続されている。しかし本実施例はこの構成に限定されない。本発明の画素は、書き込み期間TaにおいてトランジスタTr1のゲートとドレインを接続し、表示期間においてトランジスタTr1のゲートとドレインを切り離すことができるように、トランジスタTr4が他の素子または配線と接続されていれば良い。 つまり、Tr3、Tr4、Tr5は、Taでは図5(A)のように接続され、Tdでは図5(B)のように接続されていれば良い。
【0271】
本実施例の発光装置の場合、実施の形態1に示した発光装置に比べて、各画素が有する配線を2つ省くことができる。また、実施例2に示した発光装置に比べて、各画素が有する配線を1つ省くことができる。そのため、作製工程における歩留まりを高くすることができる。また、開口率を高めることができるので、発光素子からの光が配線等の形成されている基板側に発せられる場合、同じ消費電流でも画面を明るくすることができる。
【0272】
(実施例4)
本発明の発光装置の作成方法の一例について、図13〜図17を用いて説明する。本実施例では、図3に示した画素を有する発光装置の作製方法について示す。なお、ここでは代表的に、トランジスタTr3、Tr5と、画素部の周辺に設けられる駆動部のトランジスタを示す。なおトランジスタTr1、Tr2及びTr4については特に図示しないが、本実施例の作製方法に従って作製することが可能である。また、図3に示した発光装置以外でも、本発明の発光装置は、本実施例で示した作製方法を用いて作製することが可能である。また、駆動部に関しては基本単位であるCMOS回路のTFTを図示することとする。
【0273】
まず、図13(A)に示すように、コーニング社の#7059ガラスや#1737ガラスなどに代表されるバリウムホウケイ酸ガラス、またはアルミノホウケイ酸ガラスなどのガラスから成る基板5001上に酸化シリコン膜、窒化シリコン膜または酸化窒化シリコン膜などの絶縁膜から成る下地膜5002を形成する。例えば、プラズマCVD法でSiH4、NH3、N2Oから作製される酸化窒化シリコン膜5002aを10〜200nm(好ましくは50〜100nm)形成し、同様にSiH4、N2Oから作製される酸化窒化水素化シリコン膜5002bを50〜200nm(好ましくは100〜150nm)の厚さに積層形成する。本実施例では下地膜5002を2層構造として示したが、前記絶縁膜の単層膜または2層以上積層させた構造として形成しても良い。
【0274】
島状半導体層5003〜5006は、非晶質構造を有する半導体膜をレーザー結晶化法や公知の熱結晶化法を用いて作製した結晶質半導体膜で形成する。この島状半導体層5003〜5006の厚さは25〜80nm(好ましくは30〜60nm)の厚さで形成する。結晶質半導体膜の材料に限定はないが、好ましくはシリコンまたはシリコンゲルマニウム(SiGe)合金などで形成すると良い。
【0275】
レーザー結晶化法で結晶質半導体膜を作製する場合は、パルス発振型または連続発光型のエキシマレーザーやYAGレーザー、YVO4レーザーを用いる。これらのレーザーを用いる場合には、レーザー発振器から放射されたレーザー光を光学系で線状に集光し、半導体膜に照射する方法を用いると良い。結晶化の条件は実施者が適宣選択するものであるが、エキシマレーザーを用いる場合はパルス発振周波数300Hzとし、レーザーエネルギー密度を100〜400mJ/cm2(代表的には200〜300mJ/cm2)とする。また、YAGレーザーを用いる場合にはその第2高調波を用いパルス発振周波数30〜300kHzとし、レーザーエネルギー密度を300〜600mJ/cm2(代表的には350〜500mJ/cm2)とすると良い。そして幅100〜1000μm、例えば400μmで線状に集光したレーザー光を基板全面に渡って照射し、この時の線状レーザー光の重ね合わせ率(オーバーラップ率)を50〜90%として行う。
【0276】
なおレーザーは、連続発振またはパルス発振の気体レーザもしくは固体レーザを用いることができる。気体レーザーとして、エキシマレーザ、Arレーザ、Krレーザなどがあり、固体レーザとして、YAGレーザ、YVO4レーザ、YLFレーザ、YAlO3レーザ、ガラスレーザ、ルビーレーザ、アレキサンドライドレーザ、Ti:サファイアレーザなどが挙げられる。固体レーザーとしては、Cr、Nd、Er、Ho、Ce、Co、Ti又はTmがドーピングされたYAG、YVO4、YLF、YAlO3などの結晶を使ったレーザー等も使用可能である。当該レーザーの基本波はドーピングする材料によって異なり、1μm前後の基本波を有するレーザー光が得られる。基本波に対する高調波は、非線形光学素子を用いることで得ることができる。
【0277】
非晶質半導体膜の結晶化に際し、大粒径に結晶を得るためには、連続発振が可能な固体レーザを用い、基本波の第2高調波〜第4高調波を適用するのが好ましい。代表的には、Nd:YVO4レーザー(基本波1064nm)の第2高調波(532nm)や第3高調波(355nm)を適用するのが望ましい。具体的には、出力10Wの連続発振のYVO4レーザから射出されたレーザ光を非線形光学素子により高調波に変換する。また、共振器の中にYVO4結晶と非線形光学素子を入れて、高調波を射出する方法もある。そして、好ましくは光学系により照射面にて矩形状または楕円形状のレーザ光に成形して、被処理体に照射する。このときのエネルギー密度は0.01〜100MW/cm2程度(好ましくは0.1〜10MW/cm2)が必要である。そして、10〜2000cm/s程度の速度でレーザ光に対して相対的に半導体膜を移動させて照射する。
【0278】
次いで、島状半導体層5003〜5006を覆うゲート絶縁膜5007を形成する。ゲート絶縁膜5007はプラズマCVD法またはスパッタ法を用い、厚さを40〜150nmとしてシリコンを含む絶縁膜で形成する。本実施例では、120nmの厚さで酸化窒化シリコン膜で形成する。勿論、ゲート絶縁膜はこのような酸化窒化シリコン膜に限定されるものでなく、他のシリコンを含む絶縁膜を単層または積層構造として用いても良い。例えば、酸化シリコン膜を用いる場合には、プラズマCVD法でTEOS(Tetraethyl Orthosilicate)とO2とを混合し、反応圧力40Pa、基板温度300〜400℃とし、高周波(13.56MHz)、電力密度0.5〜0.8W/cm2で放電させて形成することが出来る。このようにして作製される酸化シリコン膜は、その後400〜500℃の熱アニールによりゲート絶縁膜として良好な特性を得ることが出来る。
【0279】
そして、ゲート絶縁膜5007上にゲート電極(ゲート)を形成するための第1の導電膜5008と第2の導電膜5009とを形成する。本実施例では、第1の導電膜5008をTaで50〜100nmの厚さに形成し、第2の導電膜5009をWで100〜300nmの厚さに形成する。
【0280】
Ta膜はスパッタ法で、TaのターゲットをArでスパッタすることにより形成する。この場合、Arに適量のXeやKrを加えると、Ta膜の内部応力を緩和して膜の剥離を防止することが出来る。また、α相のTa膜の抵抗率は20μΩcm程度でありゲート電極に使用することが出来るが、β相のTa膜の抵抗率は180μΩcm程度でありゲート電極とするには不向きである。α相のTa膜を形成するために、Taのα相に近い結晶構造をもつ窒化タンタルを10〜50nm程度の厚さでTaの下地に形成しておくとα相のTa膜を容易に得ることが出来る。
【0281】
W膜を形成する場合には、Wをターゲットとしたスパッタ法で形成する。その他に6フッ化タングステン(WF6)を用いる熱CVD法で形成することも出来る。いずれにしてもゲート電極として使用するためには低抵抗化を図る必要があり、W膜の抵抗率は20μΩcm以下にすることが望ましい。W膜は結晶粒を大きくすることで低抵抗率化を図ることが出来るが、W中に酸素などの不純物元素が多い場合には結晶化が阻害され高抵抗化する。このことより、スパッタ法による場合、純度99.9999または99.99%のWターゲットを用い、さらに成膜時に気相中からの不純物の混入がないように十分配慮してW膜を形成することにより、抵抗率9〜20μΩcmを実現することが出来る。
【0282】
なお、本実施例では、第1の導電膜5008をTa、第2の導電膜5009をWとしたが、特に限定されず、いずれもTa、W、Ti、Mo、Al、Cuなどから選ばれた元素、または前記元素を主成分とする合金材料もしくは化合物材料で形成してもよい。また、リン等の不純物元素をドーピングしたポリシリコン膜に代表される半導体膜を用いてもよい。本実施例以外の他の組み合わせの一例で望ましいものとしては、第1の導電膜5008を窒化タンタル(TaN)で形成し、第2の導電膜5009をWとする組み合わせ、第1の導電膜5008を窒化タンタル(TaN)で形成し、第2の導電膜5009をAlとする組み合わせ、第1の導電膜5008を窒化タンタル(TaN)で形成し、第2の導電膜5009をCuとする組み合わせが挙げられる。
【0283】
次に、レジストによるマスク5010を形成し、電極及び配線を形成するための第1のエッチング処理を行う。本実施例ではICP(Inductively Coupled Plasma:誘導結合型プラズマ)エッチング法を用い、エッチング用ガスにCF4とCl2を混合し、1Paの圧力でコイル型の電極に500WのRF(13.56MHz)電力を投入してプラズマを生成して行う。基板側(試料ステージ)にも100WのRF(13.56MHz)電力を投入し、実質的に負の自己バイアス電圧を印加する。CF4とCl2を混合した場合にはW膜及びTa膜とも同程度にエッチングされる。
【0284】
上記エッチング条件では、レジストによるマスクの形状を適したものとすることにより、基板側に印加するバイアス電圧の効果により第1の導電層及び第2の導電層の端部がテーパー形状となる。テーパー部の角度は15〜45°となる。ゲート絶縁膜上に残渣を残すことなくエッチングするためには、10〜20%程度の割合でエッチング時間を増加させると良い。W膜に対する酸化窒化シリコン膜の選択比は2〜4(代表的には3)であるので、オーバーエッチング処理により、酸化窒化シリコン膜が露出した面は20〜50nm程度エッチングされることになる。こうして、第1のエッチング処理により第1の導電層と第2の導電層から成る第1の形状の導電層5011〜5016(第1の導電層5011a〜5016aと第2の導電層5011b〜5016b)を形成する。このとき、ゲート絶縁膜5007においては、第1の形状の導電層5011〜5016で覆われない領域は20〜50nm程度エッチングされ薄くなった領域が形成される。(図13(B))
【0285】
そして、第1のドーピング処理を行いN型を付与する不純物元素を添加する。ドーピングの方法はイオンドープ法もしくはイオン注入法で行えば良い。イオンドープ法の条件はドーズ量を1×1013〜5×1014atoms/cm2とし、加速電圧を60〜100keVとして行う。N型を付与する不純物元素として15族に属する元素、典型的にはリン(P)または砒素(As)を用いるが、ここではリン(P)を用いる。この場合、導電層5011〜5014がN型を付与する不純物元素に対するマスクとなり、自己整合的に第1の不純物領域5017〜5025が形成される。第1の不純物領域5017〜5024には1×1020〜1×1021atoms/cm3の濃度範囲でN型を付与する不純物元素を添加する。(図13(B))
【0286】
次に、図13(C)に示すように、レジストマスクは除去しないまま、第2のエッチング処理を行う。エッチングガスにCF4とCl2とO2とを用い、W膜を選択的にエッチングする。この時、第2のエッチング処理により第2の形状の導電層5026〜5031(第1の導電層5026a〜5031aと第2の導電層5026b〜5031b)を形成する。このとき、ゲート絶縁膜5007においては、第2の形状の導電層5026〜5031で覆われない領域はさらに20〜50nm程度エッチングされ薄くなった領域が形成される。
【0287】
W膜やTa膜のCF4とCl2の混合ガスによるエッチング反応は、生成されるラジカルまたはイオン種と反応生成物の蒸気圧から推測することが出来る。WとTaのフッ化物と塩化物の蒸気圧を比較すると、Wのフッ化物であるWF6が極端に高く、その他のWCl5、TaF5、TaCl5は同程度である。従って、CF4とCl2の混合ガスではW膜及びTa膜共にエッチングされる。しかし、この混合ガスに適量のO2を添加するとCF4とO2が反応してCOとFになり、FラジカルまたはFイオンが多量に発生する。その結果、フッ化物の蒸気圧が高いW膜のエッチング速度が増大する。一方、TaはFが増大しても相対的にエッチング速度の増加は少ない。また、TaはWに比較して酸化されやすいので、O2を添加することでTaの表面が酸化される。Taの酸化物はフッ素や塩素と反応しないためさらにTa膜のエッチング速度は低下する。従って、W膜とTa膜とのエッチング速度に差を作ることが可能となりW膜のエッチング速度をTa膜よりも大きくすることが可能となる。
【0288】
そして、図14(A)に示すように第2のドーピング処理を行う。この場合、第1のドーピング処理よりもドーズ量を下げて高い加速電圧の条件としてN型を付与する不純物元素をドーピングする。例えば、加速電圧を70〜120keVとし、1×1013atoms/cm2のドーズ量で行い、図13(B)で島状半導体層に形成された第1の不純物領域の内側に新たな不純物領域を形成する。ドーピングは、第2の形状の導電層5026〜5029を不純物元素に対するマスクとして用い、第1の導電層5026a〜5029aの下側の領域にも不純物元素が添加されるようにドーピングする。こうして、第3の不純物領域5032〜5035が形成される。この第3の不純物領域5032〜5035に添加されたリン(P)の濃度は、第1の導電層5026a〜5029aのテーパー部の膜厚に従って緩やかな濃度勾配を有している。なお、第1の導電層5026a〜5029aのテーパー部と重なる半導体層において、第1の導電層5026a〜5029aのテーパー部の端部から内側に向かって若干、不純物濃度が低くなっているものの、ほぼ同程度の濃度である。
【0289】
図14(B)に示すように第3のエッチング処理を行う。エッチングガスにCHF6を用い、反応性イオンエッチング法(RIE法)を用いて行う。第3のエッチング処理により、第1の導電層5026a〜5031aのテーパー部を部分的にエッチングして、第1の導電層が半導体層と重なる領域が縮小される。第3のエッチング処理によって、第3の形状の導電層5037〜5042(第1の導電層5037a〜5042aと第2の導電層5037b〜5042b)を形成する。このとき、ゲート絶縁膜5007においては、第3の形状の導電層5037〜5042で覆われない領域はさらに20〜50nm程度エッチングされ薄くなった領域が形成される。
【0290】
第3のエッチング処理によって、第3の不純物領域5032〜5035においては、第1の導電層5037a〜5040aと重なる第3の不純物領域5032a〜5035aと、第1の不純物領域と第3の不純物領域との間の第2の不純物領域5032b〜5035bとが形成される。
【0291】
そして、図14(C)に示すように、Pチャネル型TFTを形成する島状半導体層5004、5006に第1の導電型とは逆の導電型の第4の不純物領域5043〜5054を形成する。第3の形状の導電層5038b、5040bを不純物元素に対するマスクとして用い、自己整合的に不純物領域を形成する。このとき、Nチャネル型TFTを形成する島状半導体層5003、5005および配線部5041、5042はレジストマスク5200で全面を被覆しておく。不純物領域5043〜5054に添加されているリンの濃度は均一ではないが、ジボラン(B2H6)を用いたイオンドープ法で形成し、そのいずれの領域においても不純物濃度が2×1020〜2×1021atoms/cm3となるようにする。
【0292】
以上までの工程でそれぞれの島状半導体層に不純物領域が形成される。島状半導体層と重なる第3の形状の導電層5037〜5040がゲート電極として機能する。また、5042は島状の第1走査線として機能する。5041は島状の第3走査線と第3の形状の導電層5040を接続する配線として機能する。
【0293】
レジストマスク5200を除去した後、導電型の制御を目的として、それぞれの島状半導体層に添加された不純物元素を活性化する工程を行う。この工程はファーネスアニール炉を用いる熱アニール法で行う。その他に、レーザーアニール法、またはラピッドサーマルアニール法(RTA法)を適用することが出来る。熱アニール法では酸素濃度が1ppm以下、好ましくは0.1ppm以下の窒素雰囲気中で400〜700℃、代表的には500〜600℃で行うものであり、本実施例では500℃で4時間の熱処理を行う。ただし、第3の形状の導電層5037〜5042に用いた配線材料が熱に弱い場合には、配線等を保護するため層間絶縁膜(シリコンを主成分とする)を形成した後で活性化を行うことが好ましい。レーザーアニール法を用いる場合、結晶化の際に用いたレーザーを使用することが可能である。活性化の場合は、移動速度は結晶化と同じにし、0.01〜100MW/cm2程度(好ましくは0.01〜10MW/cm2)のエネルギー密度が必要となる。
【0294】
さらに、3〜100%の水素を含む雰囲気中で、300〜450℃で1〜12時間の熱処理を行い、島状半導体層を水素化する工程を行う。この工程は熱的に励起された水素により半導体層のダングリングボンドを終端する工程である。水素化の他の手段として、プラズマ水素化(プラズマにより励起された水素を用いる)を行っても良い。
【0295】
次いで、図15(A)に示すように、第1の層間絶縁膜5055を酸化窒化シリコン膜から100〜200nmの厚さで形成する。その上に有機絶縁物材料から成る第2の層間絶縁膜5056を形成した後、第1の層間絶縁膜5055、第2の層間絶縁膜5056、およびゲート絶縁膜5007に対してコンタクトホールを形成し、各配線5057〜5062をパターニング形成した後、接続配線5062に接する画素電極5064をパターニング形成する。
【0296】
第2の層間絶縁膜5056としては、有機樹脂を材料とする膜を用い、その有機樹脂としてはポリイミド、ポリアミド、アクリル、BCB(ベンゾシクロブテン)等を使用することが出来る。特に、第2の層間絶縁膜5056は平坦化の意味合いが強いので、平坦性に優れたアクリルが好ましい。本実施例ではTFTによって形成される段差を十分に平坦化しうる膜厚でアクリル膜を形成する。好ましくは1〜5μm(さらに好ましくは2〜4μm)とすれば良い。
【0297】
コンタクトホールの形成は、ドライエッチングまたはウエットエッチングを用い、N型の不純物領域5017、5018、5021、5022またはP型の不純物領域5043、5048、5049、5054に達するコンタクトホール、配線5042に達するコンタクトホール(図示せず)、電源供給線に達するコンタクトホール(図示せず)、およびゲート電極に達するコンタクトホール(図示せず)をそれぞれ形成する。
【0298】
また、配線(接続配線、信号線を含む)5057〜5062として、Ti膜を100nm、Tiを含むアルミニウム膜を300nm、Ti膜150nmをスパッタ法で連続形成した3層構造の積層膜を所望の形状にパターニングしたものを用いる。勿論、他の導電膜を用いても良い。
【0299】
また、本実施例では、画素電極5064としてITO膜を110nmの厚さに形成し、パターニングを行った。画素電極5064を接続配線5062と接して重なるように配置することでコンタクトを取っている。また、酸化インジウムに2〜20%の酸化亜鉛(ZnO)を混合した透明導電膜を用いても良い。この画素電極5064が発光素子の陽極となる。(図15(A))
【0300】
図17に、図15(A)の工程まで終了した時点での、画素の上面図を示す。なお、配線の位置や半導体層の位置を明確にするために、絶縁膜や層間絶縁膜は省略した。図17のA−A’における断面図が、図15(A)のA−A’に示した部分に相当する。また、図17のB−B’における断面図が、図15(A)のB−B’に示した部分に相当する。また、図17のC−C’における断面図を、図16に示す。
【0301】
トランジスタTr3は、半導体層5005と、第1走査線Gj(5042)と接続されているゲート電極5039とを有している。半導体層5005が有する不純物領域5021(図17では特に図示せず)は信号線Si(5060)に接続されており、不純物領域5022(図17では特に図示せず)は配線5061に接続されている。
【0302】
トランジスタTr4は、半導体層5100と、ゲート電極5101とを有している。半導体層5100が有する2つの不純物領域(図17では特に図示せず)は、一方は配線5102に接続されており、もう一方は信号線Si5060に接続されている。また、ゲート電極5101は配線5107に接続されており、配線5107は第2走査線Pjに接続されている。
【0303】
トランジスタTr1は、半導体層5103と、ゲート電極5104とを有している。半導体層5103が有する2つの不純物領域(図17では特に図示せず)は、一方は電源線Vi(5110)に接続されており、もう一方は配線5061に接続されている。また、ゲート電極5104は容量用電極5109に接続されている。
【0304】
トランジスタTr2は、半導体層5105と、ゲート電極5106とを有している。半導体層5105が有する2つの不純物領域(図17では特に図示せず)は、一方は電源線Vi(5110)に接続されており、もう一方は配線5062に接続されている。また、ゲート電極5106は容量用電極5109に接続されている。
【0305】
トランジスタTr5は、半導体層5006と、ゲート電極5040とを有している。半導体層5006が有する2つの不純物領域(図17では特に図示せず)は、一方は配線5061に接続されており、もう一方は配線5062に接続されている。また、ゲート電極5040は、配線5041を介して第3走査線Rjに接続されている。
【0306】
配線5062は画素電極5064に接続されている。
【0307】
5108は半導体層に不純物を添加することで形成された容量用の半導体層であり、ゲート絶縁膜5007(図17では特に図示せず)を間に介して容量用電極5109と重なっている。また容量用電極5109は、第1の層間絶縁膜5055及び第2の層間絶縁膜5056を間に介して電源線Vi(5110)と重なっている。また、電源線Vi(5110)は、容量用半導体層5108が有する不純物領域5111と、ゲート絶縁膜5007、第1の層間絶縁膜5055及び第2の層間絶縁膜5056に形成されたコンタクトホールを介して接続されている。
【0308】
次に、図15(B)に示すように、珪素を含む絶縁膜(本実施例では酸化珪素膜)を500nmの厚さに形成し、画素電極5064に対応する位置に開口部を形成して、バンクとして機能する第3の層間絶縁膜5065を形成する。開口部を形成する際、ウエットエッチング法を用いることで容易にテーパー形状の側壁とすることが出来る。開口部の側壁が十分になだらかでないと段差に起因する有機発光層の劣化が顕著な問題となってしまうため、注意が必要である。
【0309】
次に、有機発光層5066および陰極(MgAg電極)5067を、真空蒸着法を用いて大気解放しないで連続形成する。なお、有機発光層5066の膜厚は80〜200nm(典型的には100〜120nm)、陰極5067の厚さは180〜300nm(典型的には200〜250nm)とすれば良い。
【0310】
この工程では、赤色に対応する画素、緑色に対応する画素および青色に対応する画素に対して順次、有機発光層を形成する。但し、有機発光層は溶液に対する耐性に乏しいためフォトリソグラフィ技術を用いずに各色個別に形成しなくてはならない。そこでメタルマスクを用いて所望の画素以外を隠し、必要箇所だけ選択的に有機発光層を形成するのが好ましい。
【0311】
即ち、まず赤色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて赤色発光の有機発光層を選択的に形成する。次いで、緑色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて緑色発光の有機発光層を選択的に形成する。次いで、同様に青色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて青色発光の有機発光層を選択的に形成する。なお、ここでは全て異なるマスクを用いるように記載しているが、同じマスクを使いまわしても構わない。
【0312】
ここではRGBに対応した3種類の発光素子を形成する方式を用いたが、白色発光の発光素子とカラーフィルタを組み合わせた方式、青色または青緑発光の発光素子と蛍光体(蛍光性の色変換層:CCM)とを組み合わせた方式、陰極(対向電極)に透明電極を利用してRGBに対応した発光素子を重ねる方式などを用いても良い。
【0313】
なお、有機発光層5066としては公知の材料を用いることが出来る。公知の材料としては、駆動電圧を考慮すると有機材料を用いるのが好ましい。例えば正孔注入層、正孔輸送層、発光層および電子注入層でなる4層構造を有機発光層とすれば良い。
【0314】
次に、メタルマスクを用いて陰極5067を形成する。なお本実施例では陰極5067としてMgAgを用いたが、本発明はこれに限定されない。陰極5067として他の公知の材料を用いても良い。
【0315】
最後に、窒化珪素膜でなるパッシベーション膜5068を300nmの厚さに形成する。パッシベーション膜5068を形成しておくことで、有機発光層5066を水分等から保護することができ、発光素子の信頼性をさらに高めることが出来る。
【0316】
こうして図15(B)に示すような構造の発光装置が完成する。
【0317】
ところで、本実施例の発光装置は、画素部だけでなく駆動回路部にも最適な構造のTFTを配置することにより、非常に高い信頼性を示し、動作特性も向上しうる。また結晶化工程においてNi等の金属触媒を添加し、結晶性を高めることも可能である。それによって、信号線駆動回路の駆動周波数を10MHz以上にすることが可能である。
【0318】
まず、極力動作速度を落とさないようにホットキャリア注入を低減させる構造を有するTFTを、駆動回路部を形成するCMOS回路のNチャネル型TFTとして用いる。なお、ここでいう駆動回路としては、シフトレジスタ、バッファ、レベルシフタ、線順次駆動におけるラッチ、点順次駆動におけるトランスミッションゲートなどが含まれる。
【0319】
本実施例の場合、Nチャネル型TFTの活性層は、ソース領域(ソース)、ドレイン領域(ドレイン)、ゲート絶縁膜を間に挟んでゲート電極と重なるオーバーラップLDD領域(LOV領域)、ゲート絶縁膜を間に挟んでゲート電極と重ならないオフセットLDD領域(LOFF領域)およびチャネル形成領域を含む。
【0320】
また、CMOS回路のPチャネル型TFTは、ホットキャリア注入による劣化が殆ど気にならないので、特にLDD領域を設けなくても良い。勿論、Nチャネル型TFTと同様にLDD領域を設け、ホットキャリア対策を講じることも可能である。
【0321】
その他、駆動回路において、チャネル形成領域を双方向に電流が流れるようなCMOS回路、即ち、ソース領域とドレイン領域の役割が入れ替わるようなCMOS回路が用いられる場合、CMOS回路を形成するNチャネル型TFTは、チャネル形成領域の両サイドにチャネル形成領域を挟む形でLDD領域を形成することが好ましい。このような例としては、点順次駆動に用いられるトランスミッションゲートなどが挙げられる。また駆動回路において、オフ電流を極力低く抑える必要のあるCMOS回路が用いられる場合、CMOS回路を形成するNチャネル型TFTは、LOV領域を有していることが好ましい。このような例としては、やはり、点順次駆動に用いられるトランスミッションゲートなどが挙げられる。
【0322】
なお、実際には図15(B)の状態まで完成したら、さらに外気に曝されないように、気密性が高く、脱ガスの少ない保護フィルム(ラミネートフィルム、紫外線硬化樹脂フィルム等)や透光性のシーリング材でパッケージング(封入)することが好ましい。その際、シーリング材の内部を不活性雰囲気にしたり、内部に吸湿性材料(例えば酸化バリウム)を配置したりすると発光素子の信頼性が向上する。
【0323】
また、パッケージング等の処理により気密性を高めたら、基板上に形成された素子又は回路から引き回された端子と外部信号端子とを接続するためのコネクタ(フレキシブルプリントサーキット:FPC)を取り付けて製品として完成する。このような出荷出来る状態にまでした状態を本明細書中では発光装置という。
【0324】
また、本実施例で示す工程に従えば、発光装置の作製に必要なフォトマスクの数を抑えることが出来る。その結果、工程を短縮し、製造コストの低減及び歩留まりの向上に寄与することが出来る。
【0325】
本発明の発光装置の作製方法は、本実施例において説明した作製方法に限定されない。本発明の発光装置は公知の方法を用いて作成することが可能である。
【0326】
本実施例は、実施例1〜3と自由に組み合わせて実施することが可能である。
【0327】
(実施例5)
本実施例では、アナログ駆動法で駆動する本発明の発光装置が有する駆動回路(信号線駆動回路及び走査線駆動回路)の構成について説明する。
【0328】
図18(A)に本実施例の信号線駆動回路401のブロック図を示す。402はシフトレジスタ、403はバッファ、404はサンプリング回路、405は電流変換回路を示している。
【0329】
シフトレジスタ402には、クロック信号(CLK)、スタートパルス信号(SP)が入力されている。シフトレジスタ402にクロック信号(CLK)とスタートパルス信号(SP)が入力されると、タイミング信号が生成される。
【0330】
生成されたタイミング信号は、バッファ403において増幅または緩衝増幅されて、サンプリング回路404に入力される。なお、バッファの代わりにレベルシフタを設けて、タイミング信号を増幅しても良い。また、バッファとレベルシフタを両方設けていても良い。
【0331】
図18(B)にサンプリング回路404、電流変換回路405の具体的な構成を示す。なおサンプリング回路404は、端子410においてバッファ403と接続されている。
【0332】
サンプリング回路404には、複数のスイッチ411が設けられている。そしてサンプリング回路404には、ビデオ信号線406からアナログビデオ信号が入力されており、スイッチ411はタイミング信号に同期して、該アナログビデオ信号をサンプリングし、後段の電流変換回路405に入力する。なお図18(B)では、電流変換回路405はサンプリング回路404が有するスイッチ411の1つに接続されている電流変換回路だけを示しているが、各スイッチ411の後段に、図18(B)に示したような電流変換回路405が接続されているものとする。
【0333】
なお本実施例では、スイッチ411にトランジスタを1つだけ用いているが、スイッチ411はタイミング信号に同期してアナログビデオ信号をサンプリングできるスイッチであれば良く、本実施例の構成に限定されない。
【0334】
サンプリングされたアナログビデオ信号は、電流変換回路405が有する電流出力回路412に入力される。電流出力回路412は、入力されたビデオ信号の電圧に見合った値の電流(信号電流)を出力する。なお図18ではアンプ及びトランジスタを用いて電流出力回路を形成しているが、本発明はこの構成に限定されず、入力された信号の電圧に見合った値の電流を出力することができる回路であれば良い。
【0335】
該信号電流は、同じく電流変換回路405が有するリセット回路417に入力される。リセット回路417は、2つのアナログスイッチ413、414と、インバーター416と、電源415を有している。
【0336】
アナログスイッチ414にはリセット信号(Res)が入力されており、アナログスイッチ413には、インバーター416によって反転されたリセット信号(Res)が入力されている。そしてアナログスイッチ413とアナログスイッチ414は、反転したリセット信号とリセット信号にそれぞれ同期して動作しており、一方がオンのとき片一方がオフになっている。
【0337】
そして、アナログスイッチ413がオンのときに信号電流は対応する信号線に入力される。逆に、アナログスイッチ414がオンのときに電源415の電圧が信号線に与えられ、信号線がリセットされる。なお、電源415の電圧は、画素に設けられた電源線の電圧とほぼ同じ高さであることが望ましく、信号線がリセットされているときに信号線にながれる電流が0に近ければ近いほど良い。
【0338】
なお信号線は、帰線期間中にリセットするのが望ましい。しかし、画像を表示している期間以外であるならば、必要に応じて帰線期間以外の期間にリセットすることも可能である。
【0339】
なお、シフトレジスタの代わりに、例えばデコーダ回路のような信号線の選択ができる別の回路を用いても良い。
【0340】
次に、走査線駆動回路の構成について説明する。
【0341】
図19は走査線駆動回路641の構成を示すブロック図である。走査線駆動回路641は、それぞれシフトレジスタ642、バッファ643を有している。また場合によってはレベルシフタを有していても良い。
【0342】
走査線駆動回路641において、シフトレジスタ642にクロックCLK及びスタートパルス信号SPが入力されることによって、タイミング信号が生成される。生成されたタイミング信号はバッファ643において緩衝増幅され、対応する走査線に供給される。
【0343】
走査線には、1ライン分の画素のトランジスタのゲートが接続されている。そして、1ライン分の画素のトランジスタを一斉にONにしなくてはならないので、バッファ643は大きな電流を流すことが可能なものが用いられる。
【0344】
なお、シフトレジスタの代わりに、例えばデコーダ回路のような走査線の選択ができる別の回路を用いても良い。
【0345】
なお、第1〜第3の各走査線の電圧を、各走査線にそれぞれ対応する複数の走査線駆動回路で制御しても良いし、いくつかの走査線または全ての走査線の電圧を1つの走査線駆動回路で制御しても良い。
【0346】
本発明の発光装置を駆動する信号線駆動回路及び走査線駆動回路は、本実施例で示す構成に限定されない。本実施例の構成は、実施例1〜実施例4に示した構成と自由に組み合わせて実施することが可能である。
【0347】
(実施例6)
本実施例では、本発明のデジタル駆動法で駆動する発光装置が有する信号線駆動回路の構成について説明する。なお走査線駆動回路の構成は、実施例5において示した構成を用いることができるので、ここでは説明を省略する。
【0348】
図20に信号線駆動回路601の構成をブロック図で示す。602はシフトレジスタ、603は記憶回路A、604は記憶回路B、605は定電流回路である。
【0349】
シフトレジスタ602にはクロック信号CLKと、スタートパルス信号SPが入力されている。また記憶回路A603にはデジタルビデオ信号(Digital Video Signals)が入力されており、記憶回路B604にはラッチ信号(Latch Signals)が入力されている。定電流回路605から出力されるビデオ信号に応じた信号電流Icは信号線へ入力される。
【0350】
図21に信号線駆動回路601のより詳しい構成を示す。
【0351】
シフトレジスタ602に所定の配線からクロック信号CLKとスタートパルス信号SPとが入力されることによって、タイミング信号が生成される。タイミング信号は記憶回路A603が有する複数のラッチA(LATA_1〜LATA_x)にそれぞれ入力される。なおこのときシフトレジスタ602において生成されたタイミング信号を、バッファ等で緩衝増幅してから、記憶回路A603が有する複数のラッチA(LATA_1〜LATA_x)にそれぞれ入力するような構成にしても良い。
【0352】
記憶回路A603にタイミング信号が入力されると、該タイミング信号に同期して、ビデオ信号線610に入力される1ビット分のデジタルビデオ信号が、順に複数のラッチA(LATA_1〜LATA_x)のそれぞれに書き込まれ、保持される。
【0353】
なお、本実施例では記憶回路A603にデジタルビデオ信号を取り込む際に、記憶回路A603が有する複数のラッチA(LATA_1〜LATA_x)に、順にデジタルビデオ信号を入力しているが、本発明はこの構成に限定されない。記憶回路A603が有する複数のステージのラッチをいくつかのグループに分け、各グループごとに並行して同時にデジタルビデオ信号を入力する、いわゆる分割駆動を行っても良い。なおこのときのグループの数を分割数と呼ぶ。例えば4つのステージごとにラッチをグループに分けた場合、4分割で分割駆動すると言う。
【0354】
記憶回路A603の全てのステージのラッチへの、デジタルビデオ信号の書き込みが一通り終了するまでの時間を、ライン期間と呼ぶ。実際には、上記ライン期間に水平帰線期間が加えられた期間をライン期間に含むことがある。
【0355】
1ライン期間が終了すると、記憶回路B604が有する複数のラッチB(LATB_1〜LATB_x)に、ラッチ信号線609を介してラッチシグナル(Latch Signal)が供給される。この瞬間、記憶回路A603が有する複数のラッチA(LATA_1〜LATA_x)に保持されているデジタルビデオ信号は、記憶回路B604が有する複数のラッチB(LATB_1〜LATB_x)に一斉に書き込まれ、保持される。
【0356】
デジタルビデオ信号を記憶回路B604に送出し終えた記憶回路A603には、シフトレジスタ602からのタイミング信号に基づき、次の1ビット分のデジタルビデオ信号の書き込みが順次行われる。
【0357】
この2順目の1ライン期間中には、記憶回路B604に書き込まれ、保持されているデジタルビデオ信号が定電流回路605に入力される。
【0358】
定電流回路605は複数の電流設定回路(C1〜Cx)を有している。電流設定回路(C1〜Cx)のそれぞれにデジタルビデオ信号が入力されると、該デジタルビデオ信号が有する1または0の情報によって、信号線に信号電流Icが流れるか、または信号線に電源線V1〜Vxの電圧が与えられるか、いずれか一方が選択される。
【0359】
図22に電流設定回路C1の具体的な構成の一例を示す。なお電流設定回路C2〜Cxも同じ構成を有する。
【0360】
電流設定回路C1は定電流源631と、4つのトランスミッションゲートSW1〜SW4と、2つのインバーターInb1、Inb2とを有している。なお、定電流源631が有するトランジスタ650の極性は、画素が有するトランジスタTr1及びTr2の極性と同じである。
【0361】
記憶回路B604が有するLATB_1から出力されたデジタルビデオ信号によって、SW1〜SW4のスイッチングが制御される。なおSW1及びSW3に入力されるデジタルビデオ信号と、SW2及びSW4に入力されるデジタルビデオ信号は、Inb1、Inb2によって反転している。そのためSW1及びSW3がオンのときはSW2及びSW4はオフ、SW1及びSW3がオフのときはSW2及びSW4はオンとなっている。
【0362】
SW1及びSW3がオンのとき、定電流源631から0ではない所定の値の電流IdがSW1及びSW3を介して、信号電流Icとして信号線S1に入力される。
【0363】
逆にSW2及びSW4がオンのときは、定電流源631からの電流IdはSW2を介してグラウンドにおとされる。またSW4を介して電源線V1〜Vxの電源電圧が信号線S1に与えられ、Ic≒0となる。
【0364】
再び図21を参照して、前記の動作が、1ライン期間内に、定電流回路605が有する全ての電流設定回路(C1〜Cx)において同時に行われる。よって、デジタルビデオ信号により、全ての信号線に入力される信号電流Icの値が選択される。
【0365】
本発明において用いられる駆動回路は、本実施例で示した構成に限定されない。さらに、本実施例で示した定電流回路は、図22に示した構成に限定されない。本発明で用いられる定電流回路は、信号電流Icが取りうる2値のいずれか一方をデジタルビデオ信号によって選択し、選択された値を有する信号電流を信号線に流すことができれば、どのような構成を有していても良い。
【0366】
なお、シフトレジスタの代わりに、例えばデコーダ回路のような信号線の選択ができる別の回路を用いても良い。
【0367】
本実施例の構成は、実施例1〜4と自由に組み合わせて実施することが可能である。
【0368】
(実施例7)
本発明において、三重項励起子からの燐光を発光に利用できる有機発光材料を用いることで、外部発光量子効率を飛躍的に向上させることができる。これにより、発光素子の低消費電力化、長寿命化、および軽量化が可能になる。
【0369】
ここで、三重項励起子を利用し、外部発光量子効率を向上させた報告を示す。
(T.Tsutsui, C.Adachi, S.Saito, Photochemical Processes in Organized Molecular Systems, ed.K.Honda, (Elsevier Sci.Pub., Tokyo,1991) p.437.)
【0370】
上記の論文により報告された有機発光材料(クマリン色素)の分子式を以下に示す。
【0371】
【化1】
【0372】
(M.A.Baldo, D.F.O'Brien, Y.You, A.Shoustikov, S.Sibley, M.E.Thompson, S.R.Forrest, Nature 395 (1998) p.151.)
【0373】
上記の論文により報告された有機発光材料(Pt錯体)の分子式を以下に示す。
【0374】
【化2】
【0375】
(M.A.Baldo, S.Lamansky, P.E.Burrrows, M.E.Thompson, S.R.Forrest, Appl.Phys.Lett.,75 (1999) p.4.) (T.Tsutsui, M.-J.Yang, M.Yahiro, K.Nakamura, T.Watanabe, T.tsuji, Y.Fukuda, T.Wakimoto, S.Mayaguchi, Jpn.Appl.Phys., 38 (12B) (1999) L1502.)
【0376】
上記の論文により報告された有機発光材料(Ir錯体)の分子式を以下に示す。
【0377】
【化3】
【0378】
以上のように三重項励起子からの燐光発光を利用できれば原理的には一重項励起子からの蛍光発光を用いる場合より3〜4倍の高い外部発光量子効率の実現が可能となる。
【0379】
なお、本実施例の構成は、実施例1〜実施例6のいずれの構成とも自由に組み合わせて実施することが可能である。
【0380】
(実施例8)
本実施例では、本発明を用いて発光装置を作製した例について、図23を用いて説明する。
【0381】
図23は、トランジスタが形成された素子基板をシーリング材によって封止することによって形成された発光装置の上面図であり、図23(B)は、図23(A)のA−A’における断面図、図23(C)は図23(A)のB−B’における断面図である。
【0382】
基板4001上に設けられた画素部4002と、信号線駆動回路4003と、第1及び第2の走査線駆動回路4004a、bとを囲むようにして、シール材4009が設けられている。また画素部4002と、信号線駆動回路4003と、第1及び第2の走査線駆動回路4004a、bとの上にシーリング材4008が設けられている。よって画素部4002と、信号線駆動回路4003と、第1及び第2の走査線駆動回路4004a、bとは、基板4001とシール材4009とシーリング材4008とによって、充填材4210で密封されている。
【0383】
また基板4001上に設けられた画素部4002と、信号線駆動回路4003と、第1及び第2の走査線駆動回路4004a、bとは、複数のTFTを有している。図23(B)では代表的に、下地膜4010上に形成された、信号線駆動回路4003に含まれる駆動TFT(但し、ここではnチャネル型TFTとpチャネル型TFTを図示する)4201及び画素部4002に含まれるトランジスタTr5 4202を図示した。
【0384】
本実施例では、駆動TFT4201には公知の方法で作製されたpチャネル型TFTまたはnチャネル型TFTが用いられ、トランジスタTr5 4202には公知の方法で作製されたpチャネル型TFTが用いられる。
【0385】
駆動TFT4201及びトランジスタTr5 4202上には層間絶縁膜(平坦化膜)4301が形成され、その上にトランジスタTr5 4202のドレインと電気的に接続する画素電極(陽極)4203が形成される。画素電極4203としては仕事関数の大きい透明導電膜が用いられる。透明導電膜としては、酸化インジウムと酸化スズとの化合物、酸化インジウムと酸化亜鉛との化合物、酸化亜鉛、酸化スズまたは酸化インジウムを用いることができる。また、前記透明導電膜にガリウムを添加したものを用いても良い。
【0386】
そして、画素電極4203の上には絶縁膜4302が形成され、絶縁膜4302は画素電極4203の上に開口部が形成されている。この開口部において、画素電極4203の上には有機発光層4204が形成される。有機発光層4204は公知の有機発光材料または無機発光材料を用いることができる。また、有機発光材料には低分子系(モノマー系)材料と高分子系(ポリマー系)材料があるがどちらを用いても良い。
【0387】
有機発光層4204の形成方法は公知の蒸着技術もしくは塗布法技術を用いれば良い。また、有機発光層の構造は正孔注入層、正孔輸送層、発光層、電子輸送層または電子注入層を自由に組み合わせて積層構造または単層構造とすれば良い。
【0388】
有機発光層4204の上には遮光性を有する導電膜(代表的にはアルミニウム、銅もしくは銀を主成分とする導電膜またはそれらと他の導電膜との積層膜)からなる陰極4205が形成される。また、陰極4205と有機発光層4204の界面に存在する水分や酸素は極力排除しておくことが望ましい。従って、有機発光層4204を窒素または希ガス雰囲気で形成し、酸素や水分に触れさせないまま陰極4205を形成するといった工夫が必要である。本実施例ではマルチチャンバー方式(クラスターツール方式)の成膜装置を用いることで上述のような成膜を可能とする。そして陰極4205は所定の電圧が与えられている。
【0389】
以上のようにして、画素電極(陽極)4203、有機発光層4204及び陰極4205からなる発光素子4303が形成される。そして発光素子4303を覆うように、絶縁膜4302上に保護膜4209が形成されている。保護膜4209は、発光素子4303に酸素や水分等が入り込むのを防ぐのに効果的である。
【0390】
4005aは電源線に接続された引き回し配線であり、トランジスタTr5 4202のソースに電気的に接続されている。引き回し配線4005aはシール材4009と基板4001との間を通り、異方導電性フィルム4300を介してFPC4006が有するFPC用配線4301に電気的に接続される。
【0391】
シーリング材4008としては、ガラス材、金属材(代表的にはステンレス材)、セラミックス材、プラスチック材(プラスチックフィルムも含む)を用いることができる。プラスチック材としては、FRP(Fiberglass−Reinforced Plastics)板、PVF(ポリビニルフルオライド)フィルム、マイラーフィルム、ポリエステルフィルムまたはアクリル樹脂フィルムを用いることができる。また、アルミニウムホイルをPVFフィルムやマイラーフィルムで挟んだ構造のシートを用いることもできる。
【0392】
但し、発光素子からの光の放射方向がカバー材側に向かう場合にはカバー材は透明でなければならない。その場合には、ガラス板、プラスチック板、ポリエステルフィルムまたはアクリルフィルムのような透明物質を用いる。
【0393】
また、充填材4210としては窒素やアルゴンなどの不活性な気体の他に、紫外線硬化樹脂または熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル、ポリイミド、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)またはEVA(エチレンビニルアセテート)を用いることができる。本実施例では充填材として窒素を用いた。
【0394】
また充填材4210を吸湿性物質(好ましくは酸化バリウム)もしくは酸素を吸着しうる物質にさらしておくために、シーリング材4008の基板4001側の面に凹部4007を設けて吸湿性物質または酸素を吸着しうる物質4207を配置する。そして、吸湿性物質または酸素を吸着しうる物質4207が飛び散らないように、凹部カバー材4208によって吸湿性物質または酸素を吸着しうる物質4207は凹部4007に保持されている。なお凹部カバー材4208は目の細かいメッシュ状になっており、空気や水分は通し、吸湿性物質または酸素を吸着しうる物質4207は通さない構成になっている。吸湿性物質または酸素を吸着しうる物質4207を設けることで、発光素子4303の劣化を抑制できる。
【0395】
図23(C)に示すように、画素電極4203が形成されると同時に、引き回し配線4005a上に接するように導電性膜4203aが形成される。
【0396】
また、異方導電性フィルム4300は導電性フィラー4300aを有している。基板4001とFPC4006とを熱圧着することで、基板4001上の導電性膜4203aとFPC4006上のFPC用配線4301とが、導電性フィラー4300aによって電気的に接続される。
【0397】
本実施例の構成は、実施例1〜実施例7に示した構成と自由に組み合わせて実施することが可能である。
【0398】
(実施例9)
発光素子に用いられる有機発光材料は低分子系と高分子系に大別される。本発明の発光装置は、低分子系の有機発光材料でも高分子系の有機発光材料でも、どちらでも用いることができる。
【0399】
低分子系の有機発光材料は、蒸着法により成膜される。したがって積層構造をとりやすく、ホール輸送層、電子輸送層などの機能が異なる膜を積層することで高効率化しやすい。
【0400】
低分子系の有機発光材料としては、キノリノールを配位子としたアルミニウム錯体Alq3、トリフェニルアミン誘導体(TPD)等が代表的に挙げられる。
【0401】
一方、高分子系の有機発光材料は低分子系に比べて物理的強度が高く、素子の耐久性が高い。また塗布により成膜することが可能であるので、素子の作製が比較的容易である。
【0402】
高分子系の有機発光材料を用いた発光素子の構造は、低分子系の有機発光材料を用いたときと基本的には同じであり、陰極/有機発光層/陽極となる。しかし、高分子系の有機発光材料を用いた有機発光層を形成する際には、低分子系の有機発光材料を用いたときのような積層構造を形成させることは難しく、知られている中では2層の積層構造が有名である。具体的には、陰極/発光層/正孔輸送層/陽極という構造である。なお、高分子系の有機発光材料を用いた発光素子の場合には、陰極材料としてCaを用いることも可能である。
【0403】
なお、素子の発光色は、発光層を形成する材料で決まるため、これらを選択することで所望の発光を示す発光素子を形成することができる。発光層の形成に用いることができる高分子系の有機発光材料は、ポリパラフェニレンビニレン系、ポリパラフェニレン系、ポリチオフェン系、ポリフルオレン系が代表的に挙げられる。
【0404】
ポリパラフェニレンビニレン系には、ポリ(パラフェニレンビニレン) [PPV] の誘導体、ポリ(2,5−ジアルコキシ−1,4−フェニレンビニレン) [RO−PPV]、ポリ(2−(2'−エチル−ヘキソキシ)−5−メトキシ−1,4−フェニレンビニレン)[MEH−PPV]、ポリ(2−(ジアルコキシフェニル)−1,4−フェニレンビニレン)[ROPh−PPV]等が挙げられる。
【0405】
ポリパラフェニレン系には、ポリパラフェニレン[PPP]の誘導体、ポリ(2,5−ジアルコキシ−1,4−フェニレン)[RO−PPP]、ポリ(2,5−ジヘキソキシ−1,4−フェニレン)等が挙げられる。
【0406】
ポリチオフェン系には、ポリチオフェン[PT]の誘導体、ポリ(3−アルキルチオフェン)[PAT]、ポリ(3−ヘキシルチオフェン)[PHT]、ポリ(3−シクロヘキシルチオフェン)[PCHT]、ポリ(3−シクロヘキシル−4−メチルチオフェン)[PCHMT]、ポリ(3,4−ジシクロヘキシルチオフェン)[PDCHT]、ポリ[3−(4−オクチルフェニル)−チオフェン][POPT]、ポリ[3−(4−オクチルフェニル)−2,2ビチオフェン][PTOPT]等が挙げられる。
【0407】
ポリフルオレン系には、ポリフルオレン[PF]の誘導体、ポリ(9,9−ジアルキルフルオレン)[PDAF]、ポリ(9,9−ジオクチルフルオレン)[PDOF]等が挙げられる。
【0408】
なお、正孔輸送性の高分子系の有機発光材料を、陽極と発光性の高分子系有機発光材料の間に挟んで形成すると、陽極からの正孔注入性を向上させることができる。一般にアクセプター材料と共に水に溶解させたものをスピンコート法などで塗布する。また、有機溶媒には不溶であるため、上述した発光性の有機発光材料との積層が可能である。
【0409】
正孔輸送性の高分子系の有機発光材料としては、PEDOTとアクセプター材料としてのショウノウスルホン酸(CSA)の混合物、ポリアニリン[PANI]とアクセプター材料としてのポリスチレンスルホン酸[PSS]の混合物等が挙げられる。
【0410】
なお、本実施例の構成は、実施例1〜実施例8のいずれの構成とも自由に組み合わせて実施することが可能である。
【0411】
(実施例10)
発光素子を用いた発光装置は自発光型であるため、液晶ディスプレイに比べ、明るい場所での視認性に優れ、視野角が広い。従って、様々な電子機器の表示部に用いることができる。
【0412】
本発明の発光装置を用いた電子機器として、ビデオカメラ、デジタルカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、オーディオコンポ等)、ノート型パーソナルコンピュータ、ゲーム機器、携帯情報端末(モバイルコンピュータ、携帯電話、携帯型ゲーム機または電子書籍等)、記録媒体を備えた画像再生装置(具体的にはDigital Versatile Disc(DVD)等の記録媒体を再生し、その画像を表示しうるディスプレイを備えた装置)などが挙げられる。特に、斜め方向から画面を見る機会が多い携帯情報端末は、視野角の広さが重要視されるため、発光装置を用いることが望ましい。それら電子機器の具体例を図24に示す。
【0413】
図24(A)は発光素子表示装置であり、筐体2001、支持台2002、表示部2003、スピーカー部2004、ビデオ入力端子2005等を含む。本発明の発光装置は表示部2003に用いることができる。発光装置は自発光型であるためバックライトが必要なく、液晶ディスプレイよりも薄い表示部とすることができる。なお、発光素子表示装置は、パソコン用、TV放送受信用、広告表示用などの全ての情報表示用表示装置が含まれる。
【0414】
図24(B)はデジタルスチルカメラであり、本体2101、表示部2102、受像部2103、操作キー2104、外部接続ポート2105、シャッター2106等を含む。本発明の発光装置は表示部2102に用いることができる。
【0415】
図24(C)はノート型パーソナルコンピュータであり、本体2201、筐体2202、表示部2203、キーボード2204、外部接続ポート2205、ポインティングマウス2206等を含む。本発明の発光装置は表示部2203に用いることができる。
【0416】
図24(D)はモバイルコンピュータであり、本体2301、表示部2302、スイッチ2303、操作キー2304、赤外線ポート2305等を含む。本発明の発光装置は表示部2302に用いることができる。
【0417】
図24(E)は記録媒体を備えた携帯型の画像再生装置(具体的にはDVD再生装置)であり、本体2401、筐体2402、表示部A2403、表示部B2404、記録媒体(DVD等)読み込み部2405、操作キー2406、スピーカー部2407等を含む。表示部A2403は主として画像情報を表示し、表示部B2404は主として文字情報を表示するが、本発明の発光装置はこれら表示部A、B2403、2404に用いることができる。なお、記録媒体を備えた画像再生装置には家庭用ゲーム機器なども含まれる。
【0418】
図24(F)はゴーグル型ディスプレイ(ヘッドマウントディスプレイ)であり、本体2501、表示部2502、アーム部2503を含む。本発明の発光装置は表示部2502に用いることができる。
【0419】
図24(G)はビデオカメラであり、本体2601、表示部2602、筐体2603、外部接続ポート2604、リモコン受信部2605、受像部2606、バッテリー2607、音声入力部2608、操作キー2609、接眼部2610等を含む。本発明の発光装置は表示部2602に用いることができる。
【0420】
ここで図24(H)は携帯電話であり、本体2701、筐体2702、表示部2703、音声入力部2704、音声出力部2705、操作キー2706、外部接続ポート2707、アンテナ2708等を含む。本発明の発光装置は表示部2703に用いることができる。なお、表示部2703は黒色の背景に白色の文字を表示することで携帯電話の消費電流を抑えることができる。
【0421】
なお、将来的に有機発光材料の発光輝度が高くなれば、出力した画像情報を含む光をレンズ等で拡大投影してフロント型若しくはリア型のプロジェクターに用いることも可能となる。
【0422】
また、上記電子機器はインターネットやCATV(ケーブルテレビ)などの電子通信回線を通じて配信された情報を表示することが多くなり、特に動画情報を表示する機会が増してきている。有機発光材料の応答速度は非常に高いため、発光装置は動画表示に好ましい。
【0423】
また、発光装置は発光している部分が電力を消費するため、発光部分が極力少なくなるように情報を表示することが望ましい。従って、携帯情報端末、特に携帯電話や音響再生装置のような文字情報を主とする表示部に発光装置を用いる場合には、非発光部分を背景として文字情報を発光部分で形成するように駆動することが望ましい。
【0424】
以上の様に、本発明の適用範囲は極めて広く、あらゆる分野の電子機器に用いることが可能である。また、本実施例の電子機器は実施例1〜9に示したいずれの構成の発光装置を用いても良い。
【0425】
(実施例11)
本実施例では、図2に示した発光装置が有する画素101の構成について説明する。
【0426】
図28に、図2で示した画素101の詳しい構成を示す。図28に示す画素101は、信号線Si(S1〜Sxのうちの1つ)、第1走査線Gj(G1〜Gyのうちの1つ)、第2走査線Pj(P1〜Pyのうちの1つ)、第3走査線Rj(R1〜Ryのうちの1つ)及び電源線Vi(V1〜Vxのうちの1つ)を有している。
【0427】
また画素101は、トランジスタTr1、トランジスタTr2、トランジスタTr3、トランジスタTr4、トランジスタTr5、トランジスタTr6、発光素子701及び保持容量702を有している。保持容量702はトランジスタTr1及びTr2のゲートとソースの間の電圧(ゲート電圧)をより確実に保持するために設けられているが、必ずしも設ける必要はない。
【0428】
トランジスタTr3のゲートは第1走査線Gjに接続されている。そしてトランジスタTr3のソースとドレインは、一方は信号線Siに接続されており、もう一方はトランジスタTr1のドレインに接続されている。
【0429】
トランジスタTr4のゲートは、第2走査線Pjに接続されている。そしてトランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1及びTr2のゲートに接続されている。
【0430】
トランジスタTr6のゲートは、トランジスタTr1及びTr2のゲートに接続されている。そしてトランジスタTr6のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr5のソースまたはドレインに接続されている。
【0431】
トランジスタTr5のゲートは、第3走査線Rjに接続されている。そしてトランジスタTr5のソースとドレインは、一方はトランジスタTr2のドレインに、もう一方はトランジスタTr6のソースまたはドレインに接続されている。
【0432】
トランジスタTr1とトランジスタTr2とTr6のゲートは、互いに接続されている。トランジスタTr1とトランジスタTr2のソースは、共に電源線Viに接続されている。そして、トランジスタTr2のドレインは、発光素子701の画素電極に接続されている。
【0433】
保持容量702が有する2つの電極は、一方はトランジスタTr1とトランジスタTr2のゲートに、もう一方は電源線Viに接続されている。
【0434】
電源線Viの電圧(電源電圧)は一定の高さに保たれている。また対向電極の電圧も、一定の高さに保たれている。
【0435】
なお、トランジスタTr1、Tr2及びTr6はnチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。ただし、トランジスタTr1、Tr2及びTr6の極性は同じである。なお、陽極を画素電極として用い、陰極を対向電極として用いる場合、トランジスタTr1及びTr2はpチャネル型トランジスタであるのが望ましい。逆に、陽極を対向電極として用い、陰極を画素電極として用いる場合、トランジスタTr1及びTr2はnチャネル型トランジスタであるのが望ましい。
【0436】
トランジスタTr3、Tr4、Tr5は、nチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。
【0437】
次に、本実施例の発光装置の動作について説明する。図28に示した画素を有する発光装置の動作は、図3に示した画素の場合と同様に、書き込み期間Taと表示期間Tdとに分けて説明することが可能である。
【0438】
また、第1〜3走査線に印加される電圧については、図4に示したタイミングチャートを参照することができる。また図29は、図28に示した画素の、書き込み期間Taと表示期間TdにおけるトランジスタTr1とトランジスタTr2の接続を、簡単に示した図である。
【0439】
書き込み期間Taが開始されると、第1走査線G、第2走査線Pが選択される。よって、トランジスタTr3とトランジスタTr4がオンになる。なお、第3走査線Rは選択されていないので、トランジスタTr5はオフになっている。
【0440】
そして、信号線駆動回路102に入力されるビデオ信号に基づき、信号線S1〜Sxと電源線V1〜Vxの間に、それぞれビデオ信号に応じた信号電流Icが流れる。
【0441】
図29(A)に、書き込み期間Taにおいて、信号線Siにビデオ信号に応じた信号電流Icが流れた場合の、画素101の概略図を示す。706は対向電極に電圧を与える電源との接続用の端子を意味している。また、707は信号線駆動回路102が有する定電流源を意味する。
【0442】
トランジスタTr3はオンの状態にあるので、信号線Siにビデオ信号に応じた信号電流Icが流れると、信号電流IcはトランジスタTr1のドレインとソースの間に流れる。このときトランジスタTr1は、ゲートとドレインが接続されているので飽和領域で動作しており、式1が成り立つ。よって、トランジスタTr1のゲート電圧VGSは電流値Icによって定まる。
【0443】
そしてトランジスタTr2のゲートは、トランジスタTr1のゲートに接続されている。また、トランジスタTr2のソースは、トランジスタTr1のソースに接続されている。したがって、トランジスタTr1のゲート電圧は、そのままトランジスタTr2のゲート電圧となる。よって、トランジスタTr2のドレイン電流は、トランジスタTr1のドレイン電流に比例する。特に、μC0W/L及びVTHが互いに等しいとき、トランジスタTr1とトランジスタTr2のドレイン電流は互いに等しくなり、I2=Icとなる。
【0444】
そして、トランジスタTr2のドレイン電流I2は発光素子704に流れる。発光素子に流れる電流は、定電流源707において定められた信号電流Icに応じた大きさであり、流れる電流の大きさに見合った輝度で発光素子704は発光する。発光素子に流れる電流が0に限りなく近かったり、発光素子に流れる電流が逆バイアスの方向に流れたりする場合は、発光素子704は発光しない。
【0445】
書き込み期間Taが終了すると、第1走査線G、第2走査線Pの選択が終了する。このとき、第2走査線Pの選択が、第1走査線Gよりも先に終了するのが望ましい。なぜならトランジスタTr3が先にオフになってしまうと、保持容量705の電荷がTr4を通って漏れてしまうからである。
【0446】
書き込み期間Taが終了すると、次に表示期間Tdが開始される。表示期間Tdが開始されると、第3走査線Rが選択されトランジスタTr5がオンになる。なお、第1走査線G及び第2走査線Pは選択されていないので、トランジスタTr3及びTr4はオフになっている。
【0447】
図29(B)に、表示期間Tdにおける画素の概略図を示す。トランジスタTr3及びトランジスタTr4はオフの状態にある。また、トランジスタTr1及びトランジスタTr2のソースは電源線Viに接続されており、一定の電圧(電源電圧)が与えられている。
【0448】
一方トランジスタTr1、Tr2においては、書き込み期間Taにおいて定められたVGSがそのまま保持されている。さらに、トランジスタTr6のゲートはトランジスタTr1及びTr2のゲートと接続されている。そのため、トランジスタTr1のドレイン電流とトランジスタTr6のドレイン電流は同じ大きさに保たれる。そして、式1より、トランジスタTr1のドレイン電流は、トランジスタTr6のチャネル長及びチャネル幅に左右される。
【0449】
トランジスタTr1とTr6のゲート電圧、移動度、単位面積あたりのゲート容量、閾値、チャネル幅が等しいと仮定すると、式1より以下の式2が導き出される。なお、式2においてトランジスタTr1のチャネル長をL1、Tr6のチャネル長をL6、Tr1及びTr6のドレイン電流をI3とする。
【0450】
【式2】
I3=I1×L1/(L1+L6)
【0451】
一方、トランジスタTr2のドレイン電流I2の値は、信号電流Icに応じた大きさに維持されたままである。
【0452】
そして、トランジスタTr5がオンなので、トランジスタTr1及びTr6のドレイン電流I3と、トランジスタTr2のドレイン電流I2は、共に発光素子704に流れる。よって、ドレイン電流I3と、ドレイン電流I2を合わせた電流の大きさに見合った輝度で、発光素子704は発光する。
【0453】
なお、発光素子に流れる電流の大きさに見合った輝度で発光素子704が発光するので、各画素の階調は、表示期間Tdにおける発光素子に流れる電流の大きさで決まる。なお、書き込み期間Taにおいても、ドレイン電流I1の大きさに見合った輝度で発光しているが、その階調に与える影響は、実際のパネルでは無視できる程度に小さいと考えられる。なぜなら、例えばVGAだと480ラインの画素が画素部に設けられており、1ラインの画素の書き込み期間Taは1フレーム期間の1/480程度と非常に小さいからである。もちろん、書き込み期間Taにおける発光素子に流れる電流の階調への影響を考慮に入れて、信号電流Icの大きさを補正するようにしても良い。
【0454】
本発明の画素では、表示期間において発光素子に流れる電流はドレイン電流I2と、ドレイン電流I3の和である。よって、発光素子に流れる電流がドレイン電流I2のみに依存していない。そのため、トランジスタTr1とトランジスタTr2の特性がずれて、トランジスタTr2のドレイン電流I2と信号電流Icの比が画素間で異なっても、発光素子に流れる電流の値が画素間でずれるのを抑え、輝度のばらつきが視認されるのを防ぐことができる。
【0455】
また、本発明の画素では、書き込み期間TaにおいてトランジスタTr1のドレイン電流は発光素子に流れていない。よって信号線駆動回路によって画素に電流が供給され、トランジスタTr1のドレイン電流が流れることでゲート電圧が変化しはじめてから、その値が安定するまでの時間は、発光素子の容量に左右されない。したがって、従来の画素と比べて、供給された電流から変換される電圧が早く安定するので、電流を書き込む時間を短くすることができ、動画表示において残像が視認されてしまうのを防ぐことができる。
【0456】
また、従来と同様に、電流入力型の発光装置の利点も兼ね備えている。すなわち、TFTの特性が画素毎にばらついていても、電圧入力型の発光装置に比べて画素間で発光素子の輝度にばらつきが生じるのを防ぐことができる。また、図25に示した電圧入力型の画素のTFT51を線形領域で動作させたときに比べて、発光素子の劣化による輝度の低下を抑えることができる。また、有機発光層の温度が外気温や発光パネル自身が発する熱等に左右されても、発光素子の輝度が変化するのを抑えることができ、また温度の上昇に伴って消費電流が大きくなるのを防ぐことができる。
【0457】
さらに、本実施例の画素では、図3、図5、図7、図9、図10及び図11に示した画素に比べて、書き込み期間におけるトランジスタTr1のドレイン電流よりも、表示期間におけるTr1のドレイン電流が小さいため、信号電流Icに対する発光素子に流れる電流の比が小さくなる。よって、信号電流Icをより大きくすることができるので、雑音の影響を受けにくい。
【0458】
なお、本実施例において、トランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1のゲート及びトランジスタTr2のゲートに接続されている。しかし本実例はこの構成に限定されない。本発明の画素は、書き込み期間TaにおいてトランジスタTr1のゲートとドレインを接続し、表示期間においてトランジスタTr1のゲートとドレインを切り離すことができるように、トランジスタTr4が他の素子または配線と接続されていれば良い。
【0459】
また本実施例において、トランジスタTr5のソースとドレインは、一方はTr1のドレインに、もう一方はTr6のソースまたはドレインに接続されている。しかし本実例はこの構成に限定されない。本発明の画素は、書き込み期間TaにおいてトランジスタTr1のドレインと画素電極とを切り離し、表示期間においてトランジスタTr2のドレインと画素電極とを接続することができるように、トランジスタTr5が他の素子または配線と接続されていれば良い。例えば、トランジスタTr5のソースとドレインが、一方はTr1のドレインに、もう一方はTr6のソースまたはドレインに接続されていても良い。
【0460】
つまり、Tr3、Tr4、Tr5は、Taでは図29(A)のように接続され、Tdでは図29(B)のように接続されていれば良い。また、Gj、Pj、Rjは3本が別の配線となっているが、まとめて1本や2本にしても良い。
【0461】
つまり、TaにおいてTr1を流れる電流は全て電流源で制御されていれば良い。TdにおいてはTr1とTr2を流れる電流は発光素子に流れれば良い。
【0462】
なお、本実施例の構成は、実施例4〜実施例10のいずれの構成とも自由に組み合わせて実施することが可能である。
【0463】
(実施例12)
本実施例では、図2に示した発光装置が有する画素101の構成について説明する。
【0464】
図30に、図2で示した画素101の詳しい構成を示す。図30に示す画素101は、信号線Si(S1〜Sxのうちの1つ)、第1走査線Gj(G1〜Gyのうちの1つ)、第2走査線Pj(P1〜Pyのうちの1つ)、第3走査線Rj(R1〜Ryのうちの1つ)及び電源線Vi(V1〜Vxのうちの1つ)を有している。
【0465】
また画素101は、トランジスタTr1、トランジスタTr2、トランジスタTr3、トランジスタTr4、トランジスタTr5、発光素子730及び保持容量731を有している。保持容量731はトランジスタTr1及びTr2のゲートとソースの間の電圧(ゲート電圧)をより確実に保持するために設けられているが、必ずしも設ける必要はない。
【0466】
トランジスタTr3のゲートは第1走査線Gjに接続されている。そしてトランジスタTr3のソースとドレインは、一方は信号線Siに接続されており、もう一方はトランジスタTr1のドレインに接続されている。
【0467】
トランジスタTr4のゲートは、第2走査線Pjに接続されている。そしてトランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1及びTr2のゲートに接続されている。
【0468】
トランジスタTr5のゲートは、第3走査線Rjに接続されている。そしてトランジスタTr5のソースとドレインは、一方はトランジスタTr2のドレイン及び電源線Viに、もう一方はトランジスタTr1のドレインに接続されている。
【0469】
トランジスタTr1とトランジスタTr2のゲートは、互いに接続されている。トランジスタTr1とトランジスタTr2のソースは、共に発光素子730の画素電極に接続されている。
【0470】
保持容量731が有する2つの電極は、一方はトランジスタTr1とトランジスタTr2のゲートに、もう一方は発光素子730の画素電極に接続されている。
【0471】
電源線Viの電圧(電源電圧)は一定の高さに保たれている。また対向電極の電圧も、一定の高さに保たれている。
【0472】
なお、トランジスタTr1及びTr2はnチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。ただし、トランジスタTr1及びTr2の極性は同じである。なお、陽極を画素電極として用い、陰極を対向電極として用いる場合、トランジスタTr1及びTr2はnチャネル型トランジスタであるのが望ましい。逆に、陽極を対向電極として用い、陰極を画素電極として用いる場合、トランジスタTr1及びTr2はpチャネル型トランジスタであるのが望ましい。
【0473】
トランジスタTr3、Tr4、Tr5は、nチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。
【0474】
図30に示した画素を有する発光装置の動作は、図3に示した画素の場合と同様に、書き込み期間Taと表示期間Tdとに分けて説明することが可能である。また、第1〜3走査線に印加される電圧については、図4に示したタイミングチャートを参照することができる。また図31は、図30に示した画素の、書き込み期間Taと表示期間TdにおけるトランジスタTr1とトランジスタTr2の接続を、簡単に示した図である。
【0475】
書き込み期間Taが開始されると、第1走査線G、第2走査線Pが選択される。よって、トランジスタTr3とトランジスタTr4がオンになる。なお、第3走査線Rは選択されていないので、トランジスタTr5はオフになっている。
【0476】
そして、信号線駆動回路102に入力されるビデオ信号に基づき、信号線S1〜Sxと電源線V1〜Vxの間に、それぞれビデオ信号に応じた信号電流Icが流れる。
【0477】
図31(A)に、書き込み期間Taにおいて、信号線Siにビデオ信号に応じた信号電流Icが流れた場合の、画素101の概略図を示す。736は対向電極に電圧を与える電源との接続用の端子を意味している。また、737は信号線駆動回路102が有する定電流源を意味する。
【0478】
トランジスタTr3はオンの状態にあるので、信号線Siにビデオ信号に応じた信号電流Icが流れると、信号電流IcはトランジスタTr1のドレインとソースの間に流れる。このときトランジスタTr1は、ゲートとドレインが接続されているので飽和領域で動作しており、式1が成り立つ。よって、トランジスタTr1のゲート電圧VGSは電流値Icによって定まる。
【0479】
そしてトランジスタTr2のゲートは、トランジスタTr1のゲートに接続されている。また、トランジスタTr2のソースは、トランジスタTr1のソースに接続されている。したがって、トランジスタTr1のゲート電圧は、そのままトランジスタTr2のゲート電圧となる。よって、トランジスタTr2のドレイン電流は、トランジスタTr1のドレイン電流に比例する。特に、μC0W/L及びVTHが互いに等しいとき、トランジスタTr1とトランジスタTr2のドレイン電流は互いに等しくなり、I2=Icとなる。
【0480】
そして、トランジスタTr2のドレイン電流I2は発光素子730に流れる。発光素子に流れる電流は、定電流源737において定められた信号電流Icに応じた大きさであり、流れる電流の大きさに見合った輝度で発光素子730は発光する。発光素子に流れる電流が0に限りなく近かったり、発光素子に流れる電流が逆バイアスの方向に流れたりする場合は、発光素子730は発光しない。
【0481】
書き込み期間Taが終了すると、第1走査線G、第2走査線Pの選択が終了する。このとき、第2走査線Pの選択が、第1走査線Gよりも先に終了するのが望ましい。なぜならトランジスタTr3が先にオフになってしまうと、保持容量731の電荷がTr4を通って漏れてしまうからである。
【0482】
書き込み期間Taが終了すると、次に表示期間Tdが開始される。表示期間Tdが開始されると、第3走査線Rが選択されトランジスタTr5がオンになる。なお、第1走査線G及び第2走査線Pは選択されていないので、トランジスタTr3及びTr4はオフになっている。
【0483】
図31(B)に、表示期間Tdにおける画素の概略図を示す。トランジスタTr3及びトランジスタTr4はオフの状態にある。また、トランジスタTr1及びトランジスタTr2のソースは発光素子730の画素電極に接続されている。
【0484】
一方トランジスタTr1、Tr2においては、書き込み期間Taにおいて定められたVGSがそのまま保持されている。そして、トランジスタTr2のゲートは、トランジスタTr1のゲートに接続されている。また、トランジスタTr2のソースは、トランジスタTr1のソースに接続されている。よって、トランジスタTr1のゲート電圧は、そのままトランジスタTr2のゲート電圧となる。さらに、トランジスタTr1のドレイン及びトランジスタTr2のドレインは電源線Viに接続されているので、トランジスタTr2のドレイン電流I2は、トランジスタTr1のドレイン電流I1に比例する大きさになる。特に、μC0W/L及びVTHが互いに等しいとき、トランジスタTr1とトランジスタTr2のドレイン電流は互いに等しくなり、I2=I1=Icとなる。
【0485】
また、トランジスタTr5がオンなので、トランジスタTr1のドレイン電流I1と、トランジスタTr2のドレイン電流I2は、共に発光素子に流れる電流として発光素子730に流れる。よって、表示期間Tdでは、ドレイン電流I1と、ドレイン電流I2を合わせた大きさの電流が発光素子730に流れ、該発光素子に流れる電流の大きさに見合った輝度で、発光素子730が発光する。
【0486】
そして1ライン目の画素において表示期間Tdが開始されると、次に2ライン目の画素において表示期間Tdが開始される。そして1ライン目の画素と同様に、第3走査線R2が選択され、トランジスタTr5、Tr6がオンになる。なお、第1走査線G2及び第2走査線P2は選択されていないので、トランジスタTr3及びTr4はオフになっている。よって、ドレイン電流I1と、ドレイン電流I2を合わせた電流の大きさに見合った輝度で、発光素子730は発光する。
【0487】
そして、2ライン目の画素において表示期間Tdが開始されると、3ライン目からyライン目の画素まで順に表示期間Tdが開始され、上述した動作が繰り返される。
【0488】
書き込み期間Taと、表示期間Tdが終了すると1フレーム期間が終了する。1つのフレーム期間において1つの画像が表示される。そして、次のフレーム期間が開始され、再び書き込み期間Taが開始されて、上述した動作が繰り返される。
【0489】
なお、発光素子に流れる電流の大きさに見合った輝度で発光素子730が発光するので、各画素の階調は、表示期間Tdにおける発光素子に流れる電流の大きさで決まる。
【0490】
なお、発光素子に流れる電流の大きさに見合った輝度で発光素子730が発光するので、各画素の階調は、表示期間Tdにおける発光素子に流れる電流の大きさで決まる。
【0491】
本発明の画素では、表示期間において発光素子に流れる電流はドレイン電流I1と、ドレイン電流I2の和である。よって、発光素子に流れる電流がドレイン電流I2のみに依存していない。そのため、トランジスタTr1とトランジスタTr2の特性がずれて、トランジスタTr2のドレイン電流I2と信号電流Icの比が画素間で異なっても、発光素子に流れる電流の値が画素間でずれるのを抑え、輝度のばらつきが視認されるのを防ぐことができる。
【0492】
また、本発明の画素では、書き込み期間TaにおいてトランジスタTr1のドレイン電流は発光素子に流れていない。よって信号線駆動回路によって画素に電流が供給され、トランジスタTr1のドレイン電流が流れることでゲート電圧が変化しはじめてから、その値が安定するまでの時間は、発光素子の容量に左右されない。したがって、従来の画素と比べて、供給された電流から変換される電圧が早く安定するので、電流を書き込む時間を短くすることができ、動画表示において残像が視認されてしまうのを防ぐことができる。
【0493】
また、従来と同様に、電流入力型の発光装置の利点も兼ね備えている。すなわち、TFTの特性が画素毎にばらついていても、電圧入力型の発光装置に比べて画素間で発光素子の輝度にばらつきが生じるのを防ぐことができる。また、図25に示した電圧入力型の画素のTFT51を線形領域で動作させたときに比べて、発光素子の劣化による輝度の低下を抑えることができる。また、有機発光層の温度が外気温や発光パネル自身が発する熱等に左右されても、発光素子の輝度が変化するのを抑えることができ、また温度の上昇に伴って消費電流が大きくなるのを防ぐことができる。
【0494】
なお、本実施例において、トランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1のゲート及びトランジスタTr2のゲートに接続されている。しかし本実例はこの構成に限定されない。本発明の画素は、書き込み期間TaにおいてトランジスタTr1のゲートとドレインを接続し、表示期間においてトランジスタTr1のゲートとドレインを切り離すことができるように、トランジスタTr4が他の素子または配線と接続されていれば良い。
【0495】
また本実施例において、トランジスタTr5のソースとドレインは、一方はTr2のドレインに、もう一方はTr3のソースまたはドレインに接続されている。しかし本実例はこの構成に限定されない。
【0496】
つまり、Tr3、Tr4、Tr5は、Taでは図31(A)のように接続され、Tdでは図31(B)のように接続されていれば良い。また、Gj、Pj、Rjは3本が別の配線となっているが、まとめて1本や2本にしても良い。
【0497】
つまり、TaにおいてTr1を流れる電流は全て電流源で制御されていれば良い。TdにおいてはTr1とTr2を流れる電流は発光素子に流れれば良い。
【0498】
なお、本実施例の構成は、実施例4〜実施例11のいずれの構成とも自由に組み合わせて実施することが可能である。
【0499】
(実施例13)
本実施例では、図2に示した発光装置が有する画素101の構成について説明する。
【0500】
図32に、図2で示した画素101の詳しい構成を示す。図32に示す画素101は、信号線Si(S1〜Sxのうちの1つ)、第1走査線Gj(G1〜Gyのうちの1つ)、第2走査線Pj(P1〜Pyのうちの1つ)、第3走査線Rj(R1〜Ryのうちの1つ)及び電源線Vi(V1〜Vxのうちの1つ)を有している。
【0501】
また画素101は、トランジスタTr1、トランジスタTr2、トランジスタTr3、トランジスタTr4、トランジスタTr5、トランジスタTr6、発光素子760及び保持容量761を有している。保持容量761はトランジスタTr1及びTr2のゲートとソースの間の電圧(ゲート電圧)をより確実に保持するために設けられているが、必ずしも設ける必要はない。
【0502】
トランジスタTr3のゲートは第1走査線Gjに接続されている。そしてトランジスタTr3のソースとドレインは、一方は信号線Siに接続されており、もう一方はトランジスタTr1のドレインに接続されている。
【0503】
トランジスタTr4のゲートは、第2走査線Pjに接続されている。そしてトランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1及びTr2のゲートに接続されている。
【0504】
トランジスタTr5のゲートは、第3走査線Rjに接続されている。そしてトランジスタTr5のソースとドレインは、一方はトランジスタTr2のドレイン及び電源線Viに、もう一方はトランジスタTr6のソースまたはドレインに接続されている。
【0505】
トランジスタTr6のゲートは、トランジスタTr1及びTr2のゲートに接続されている。そしてトランジスタTr6のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr5のソースまたはドレインに接続されている。
【0506】
トランジスタTr1とトランジスタTr2のゲートは、互いに接続されている。トランジスタTr1とトランジスタTr2のソースは、共に発光素子760の画素電極に接続されている。
【0507】
保持容量761が有する2つの電極は、一方はトランジスタTr1とトランジスタTr2のゲートに、もう一方は発光素子760の画素電極に接続されている。
【0508】
電源線Viの電圧(電源電圧)は一定の高さに保たれている。また対向電極の電圧も、一定の高さに保たれている。
【0509】
なお、トランジスタTr1及びTr2はnチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。ただし、トランジスタTr1及びTr2の極性は同じである。なお、陽極を画素電極として用い、陰極を対向電極として用いる場合、トランジスタTr1及びTr2はnチャネル型トランジスタであるのが望ましい。逆に、陽極を対向電極として用い、陰極を画素電極として用いる場合、トランジスタTr1及びTr2はpチャネル型トランジスタであるのが望ましい。
【0510】
トランジスタTr3、Tr4、Tr5、Tr6は、nチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。
【0511】
図32に示した画素を有する発光装置の動作は、図3に示した画素の場合と同様に、書き込み期間Taと表示期間Tdとに分けて説明することが可能である。また、第1〜3走査線に印加される電圧については、図4に示したタイミングチャートを参照することができる。また図33は、図32に示した画素の、書き込み期間Taと表示期間TdにおけるトランジスタTr1とトランジスタTr2の接続を、簡単に示した図である。
【0512】
書き込み期間Taが開始されると、第1走査線G、第2走査線Pが選択される。よって、トランジスタTr3とトランジスタTr4がオンになる。なお、第3走査線Rは選択されていないので、トランジスタTr5はオフになっている。
【0513】
そして、信号線駆動回路102に入力されるビデオ信号に基づき、信号線S1〜Sxと電源線V1〜Vxの間に、それぞれビデオ信号に応じた信号電流Icが流れる。
【0514】
図33(A)に、書き込み期間Taにおいて、信号線Siにビデオ信号に応じた信号電流Icが流れた場合の、画素101の概略図を示す。766は対向電極に電圧を与える電源との接続用の端子を意味している。また、765は信号線駆動回路102が有する定電流源を意味する。
【0515】
トランジスタTr3はオンの状態にあるので、信号線Siにビデオ信号に応じた信号電流Icが流れると、信号電流IcはトランジスタTr1のドレインとソースの間に流れる。このときトランジスタTr1は、ゲートとドレインが接続されているので飽和領域で動作しており、式1が成り立つ。よって、トランジスタTr1のゲート電圧VGSは電流値Icによって定まる。
【0516】
そしてトランジスタTr2のゲートは、トランジスタTr1のゲートに接続されている。また、トランジスタTr2のソースは、トランジスタTr1のソースに接続されている。したがって、トランジスタTr1のゲート電圧は、そのままトランジスタTr2のゲート電圧となる。よって、トランジスタTr2のドレイン電流は、トランジスタTr1のドレイン電流に比例する。特に、μC0W/L及びVTHが互いに等しいとき、トランジスタTr1とトランジスタTr2のドレイン電流は互いに等しくなり、I2=Icとなる。
【0517】
そして、トランジスタTr2のドレイン電流I2は発光素子760に流れる。発光素子に流れる電流は、定電流源765において定められた信号電流Icに応じた大きさであり、流れる電流の大きさに見合った輝度で発光素子760は発光する。発光素子に流れる電流が0に限りなく近かったり、発光素子に流れる電流が逆バイアスの方向に流れたりする場合は、発光素子760は発光しない。
【0518】
書き込み期間Taが終了すると、第1走査線G、第2走査線Pの選択が終了する。このとき、第2走査線Pの選択が、第1走査線Gよりも先に終了するのが望ましい。なぜならトランジスタTr3が先にオフになってしまうと、保持容量761の電荷がTr4を通って漏れてしまうからである。
【0519】
書き込み期間Taが終了すると、次に表示期間Tdが開始される。表示期間Tdが開始されると、第3走査線Rが選択されトランジスタTr5がオンになる。なお、第1走査線G及び第2走査線Pは選択されていないので、トランジスタTr3及びTr4はオフになっている。
【0520】
図33(B)に、表示期間Tdにおける画素の概略図を示す。トランジスタTr3及びトランジスタTr4はオフの状態にある。また、トランジスタTr1及びトランジスタTr2のソースは発光素子760の画素電極に接続されている。
【0521】
一方トランジスタTr1、Tr2においては、書き込み期間Taにおいて定められたVGSがそのまま保持されている。さらに、トランジスタTr6のゲートはトランジスタTr1及びTr2のゲートと接続されている。そのため、トランジスタTr1のドレイン電流とトランジスタTr6のドレイン電流は同じ大きさに保たれる。そして、式1より、トランジスタTr1のドレイン電流は、トランジスタTr6のチャネル長及びチャネル幅に左右される。
【0522】
上述したように、トランジスタTr1とTr6のゲート電圧、移動度、単位面積あたりのゲート容量、閾値、チャネル幅が等しいと仮定すると、式1より式2が導き出される。
【0523】
一方、トランジスタTr2のドレイン電流I2の値は、信号電流Icに応じた大きさに維持されたままである。
【0524】
そして、トランジスタTr5がオンなので、トランジスタTr1及びTr6のドレイン電流I3と、トランジスタTr2のドレイン電流I2は、共に発光素子760に流れる。よって、ドレイン電流I3と、ドレイン電流I2を合わせた電流の大きさに見合った輝度で、発光素子760は発光する。
【0525】
そして1ライン目の画素において表示期間Tdが開始されると、次に2ライン目の画素において表示期間Tdが開始される。そして1ライン目の画素と同様に、第3走査線R2が選択され、トランジスタTr5、Tr6がオンになる。なお、第1走査線G2及び第2走査線P2は選択されていないので、トランジスタTr3及びTr4はオフになっている。よって、ドレイン電流I2と、ドレイン電流I3を合わせた電流の大きさに見合った輝度で、発光素子760は発光する。
【0526】
そして、2ライン目の画素において表示期間Tdが開始されると、3ライン目からyライン目の画素まで順に表示期間Tdが開始され、上述した動作が繰り返される。
【0527】
書き込み期間Taと、表示期間Tdが終了すると1フレーム期間が終了する。1つのフレーム期間において1つの画像が表示される。そして、次のフレーム期間が開始され、再び書き込み期間Taが開始されて、上述した動作が繰り返される。
【0528】
なお、発光素子に流れる電流の大きさに見合った輝度で発光素子760が発光するので、各画素の階調は、表示期間Tdにおける発光素子に流れる電流の大きさで決まる。
【0529】
本発明の画素では、表示期間において発光素子に流れる電流はドレイン電流I1と、ドレイン電流I2の和である。よって、発光素子に流れる電流がドレイン電流I2のみに依存していない。そのため、トランジスタTr1とトランジスタTr2の特性がずれて、トランジスタTr2のドレイン電流I2と信号電流Icの比が画素間で異なっても、発光素子に流れる電流の値が画素間でずれるのを抑え、輝度のばらつきが視認されるのを防ぐことができる。
【0530】
また、本発明の画素では、書き込み期間TaにおいてトランジスタTr1のドレイン電流は発光素子に流れていない。よって信号線駆動回路によって画素に電流が供給され、トランジスタTr1のドレイン電流が流れることでゲート電圧が変化しはじめてから、その値が安定するまでの時間は、発光素子の容量に左右されない。したがって、従来の画素と比べて、供給された電流から変換される電圧が早く安定するので、電流を書き込む時間を短くすることができ、動画表示において残像が視認されてしまうのを防ぐことができる。
【0531】
また、従来と同様に、電流入力型の発光装置の利点も兼ね備えている。すなわち、TFTの特性が画素毎にばらついていても、電圧入力型の発光装置に比べて画素間で発光素子の輝度にばらつきが生じるのを防ぐことができる。また、図25に示した電圧入力型の画素のTFT51を線形領域で動作させたときに比べて、発光素子の劣化による輝度の低下を抑えることができる。また、有機発光層の温度が外気温や発光パネル自身が発する熱等に左右されても、発光素子の輝度が変化するのを抑えることができ、また温度の上昇に伴って消費電流が大きくなるのを防ぐことができる。
【0532】
さらに、本実施例の画素では、図2、図5、図7、図9、図10及び図11に示した画素に比べて、書き込み期間におけるトランジスタTr1のドレイン電流よりも、表示期間におけるTr1のドレイン電流が小さいため、信号電流Icに対する発光素子に流れる電流の比が小さくなる。よって、信号電流Icをより大きくすることができるので、雑音の影響を受けにくい。
【0533】
なお、本実施例において、トランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1のゲート及びトランジスタTr2のゲートに接続されている。しかし本実例はこの構成に限定されない。本発明の画素は、書き込み期間TaにおいてトランジスタTr1のゲートとドレインを接続し、表示期間においてトランジスタTr1のゲートとドレインを切り離すことができるように、トランジスタTr4が他の素子または配線と接続されていれば良い。
【0534】
また本実施例において、トランジスタTr5のソースとドレインは、一方はTr2のドレインに、もう一方はTr6のソースまたはドレインに接続されている。しかし本実施例はこの構成に限定されない。本発明の画素は、書き込み期間TaにおいてトランジスタTr2のドレインと画素電極とを切り離し、表示期間においてトランジスタTr2のドレインと電源線Viとを接続することができるように、トランジスタTr5が他の素子または配線と接続されていれば良い。
【0535】
つまり、Tr3、Tr4、Tr5、Tr6は、Taでは図31(A)のように接続され、Tdでは図31(B)のように接続されていれば良い。また、Gj、Pj、Rjは3本が別の配線となっているが、まとめて1本や2本にしても良い。
【0536】
つまり、TaにおいてTr1を流れる電流は全て電流源で制御されていれば良い。TdにおいてはTr1とTr2を流れる電流は発光素子に流れれば良い。
【0537】
なお、本実施例の構成は、実施例4〜実施例12のいずれの構成とも自由に組み合わせて実施することが可能である。
【0538】
(実施例14)
本実施例では、図2に示した発光装置が有する画素101の構成について説明する。
【0539】
図34に、図2で示した画素101の詳しい構成を示す。図34に示す画素101は、信号線Si(S1〜Sxのうちの1つ)、第1走査線Gj(G1〜Gyのうちの1つ)、第2走査線Pj(P1〜Pyのうちの1つ)、第3走査線Rj(R1〜Ryのうちの1つ)及び電源線Vi(V1〜Vxのうちの1つ)を有している。
【0540】
また画素101は、トランジスタTr1、トランジスタTr2、トランジスタTr3、トランジスタTr4、トランジスタTr5、発光素子780及び保持容量781を有している。保持容量781はトランジスタTr1及びTr2のゲートとソースの間の電圧(ゲート電圧)をより確実に保持するために設けられているが、必ずしも設ける必要はない。
【0541】
トランジスタTr3のゲートは第1走査線Gjに接続されている。そしてトランジスタTr3のソースとドレインは、一方は信号線Siに接続されており、もう一方はトランジスタTr1のソースに接続されている。
【0542】
トランジスタTr4のゲートは、第2走査線Pjに接続されている。そしてトランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1及びTr2のゲートに接続されている。
【0543】
トランジスタTr5のゲートは、第3走査線Rjに接続されている。そしてトランジスタTr5のソースとドレインは、一方はトランジスタTr2のソース及び発光素子780の画素電極に、もう一方はトランジスタTr1のソースに接続されている。
【0544】
トランジスタTr1とトランジスタTr2のゲートは、互いに接続されている。トランジスタTr2のソースは、発光素子780の画素電極に接続されている。トランジスタTr1とトランジスタTr2のドレインは、共に電源線Viに接続されている。
【0545】
保持容量781が有する2つの電極は、一方はトランジスタTr1とトランジスタTr2のゲートに、もう一方はTr1のソースの画素電極に接続されている。
【0546】
電源線Viの電圧(電源電圧)は一定の高さに保たれている。また対向電極の電圧も、一定の高さに保たれている。
【0547】
なお、トランジスタTr1及びTr2はnチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。ただし、トランジスタTr1及びTr2の極性は同じである。なお、陽極を画素電極として用い、陰極を対向電極として用いる場合、トランジスタTr1及びTr2はnチャネル型トランジスタであるのが望ましい。逆に、陽極を対向電極として用い、陰極を画素電極として用いる場合、トランジスタTr1及びTr2はpチャネル型トランジスタであるのが望ましい。
【0548】
トランジスタTr3、Tr4、Tr5は、nチャネル型トランジスタとpチャネル型トランジスタのどちらでも良い。
【0549】
図34に示した画素を有する発光装置の動作は、図3に示した画素の場合と同様に、書き込み期間Taと表示期間Tdとに分けて説明することが可能である。また、第1〜3走査線に印加される電圧については、図4に示したタイミングチャートを参照することができる。また図35は、図34に示した画素の、書き込み期間Taと表示期間TdにおけるトランジスタTr1とトランジスタTr2の接続を、簡単に示した図である。
【0550】
書き込み期間Taが開始されると、第1走査線G、第2走査線Pが選択される。よって、トランジスタTr3とトランジスタTr4がオンになる。なお、第3走査線Rは選択されていないので、トランジスタTr5はオフになっている。
【0551】
そして、信号線駆動回路102に入力されるビデオ信号に基づき、信号線S1〜Sxと電源線V1〜Vxの間に、それぞれビデオ信号に応じた信号電流Icが流れる。
【0552】
図35(A)に、書き込み期間Taにおいて、信号線Siにビデオ信号に応じた信号電流Icが流れた場合の、画素101の概略図を示す。786は対向電極に電圧を与える電源との接続用の端子を意味している。また、787は信号線駆動回路102が有する定電流源を意味する。
【0553】
トランジスタTr3はオンの状態にあるので、信号線Siにビデオ信号に応じた信号電流Icが流れると、信号電流IcはトランジスタTr1のドレインとソースの間に流れる。このときトランジスタTr1は、ゲートとドレインが接続されているので飽和領域で動作しており、式1が成り立つ。よって、トランジスタTr1のゲート電圧VGSは電流値Icによって定まる。
【0554】
そしてトランジスタTr2のゲートは、トランジスタTr1のゲートに接続されている。
【0555】
書き込み期間Taが終了すると、第1走査線G、第2走査線Pの選択が終了する。このとき、第2走査線Pの選択が、第1走査線Gよりも先に終了するのが望ましい。なぜならトランジスタTr3が先にオフになってしまうと、保持容量781の電荷がTr4を通って漏れてしまうからである。
【0556】
書き込み期間Taが終了すると、次に表示期間Tdが開始される。表示期間Tdが開始されると、第3走査線Rが選択されトランジスタTr5がオンになる。なお、第1走査線G及び第2走査線Pは選択されていないので、トランジスタTr3及びTr4はオフになっている。
【0557】
図35(B)に、表示期間Tdにおける画素の概略図を示す。トランジスタTr3及びトランジスタTr4はオフの状態にある。また、トランジスタTr1及びトランジスタTr2のソースは発光素子780の画素電極に接続されている。
【0558】
一方トランジスタTr1、Tr2においては、書き込み期間Taにおいて定められたVGSがそのまま保持されている。そして、トランジスタTr2のゲートは、トランジスタTr1のゲートに接続されている。また、トランジスタTr2のソースは、トランジスタTr1のソースに接続されている。よって、トランジスタTr1のゲート電圧は、そのままトランジスタTr2のゲート電圧となる。さらに、トランジスタTr1のドレイン及びトランジスタTr2のドレインは電源線Viに接続されているので、トランジスタTr2のドレイン電流I2は、トランジスタTr1のドレイン電流I1に比例する大きさになる。特に、μC0W/L及びVTHが互いに等しいとき、トランジスタTr1とトランジスタTr2のドレイン電流は互いに等しくなり、I2=I1=Icとなる。
【0559】
また、トランジスタTr5がオンなので、トランジスタTr1のドレイン電流I1と、トランジスタTr2のドレイン電流I2は、共に発光素子に流れる電流として発光素子780に流れる。よって、表示期間Tdでは、ドレイン電流I1と、ドレイン電流I2を合わせた大きさの電流が発光素子780に流れ、該発光素子に流れる電流の大きさに見合った輝度で、発光素子780が発光する。
【0560】
そして1ライン目の画素において表示期間Tdが開始されると、次に2ライン目の画素において表示期間Tdが開始される。そして1ライン目の画素と同様に、第3走査線R2が選択され、トランジスタTr5がオンになる。なお、第1走査線G2及び第2走査線P2は選択されていないので、トランジスタTr3及びTr4はオフになっている。よって、ドレイン電流I1と、ドレイン電流I2を合わせた電流の大きさに見合った輝度で、発光素子780は発光する。
【0561】
そして、2ライン目の画素において表示期間Tdが開始されると、3ライン目からyライン目の画素まで順に表示期間Tdが開始され、上述した動作が繰り返される。
【0562】
書き込み期間Taと、表示期間Tdが終了すると1フレーム期間が終了する。1つのフレーム期間において1つの画像が表示される。そして、次のフレーム期間が開始され、再び書き込み期間Taが開始されて、上述した動作が繰り返される。
【0563】
なお、発光素子に流れる電流の大きさに見合った輝度で発光素子780が発光するので、各画素の階調は、表示期間Tdにおける発光素子に流れる電流の大きさで決まる。なお、書き込み期間Taにおいても、Tr2のドレイン電流の大きさに見合った輝度で発光しているが、その階調に与える影響は、実際のパネルでは無視できる程度に小さいと考えられる。なぜなら、例えばVGAだと480ラインの画素が画素部に設けられており、1ラインの画素の書き込み期間Taは1フレーム期間の1/480程度と非常に小さいからである。
【0564】
本発明の画素では、表示期間において発光素子に流れる電流はドレイン電流I1と、ドレイン電流I2の和である。よって、発光素子に流れる電流がドレイン電流I2のみに依存していない。そのため、トランジスタTr1とトランジスタTr2の特性がずれて、トランジスタTr2のドレイン電流I2と信号電流Icの比が画素間で異なっても、発光素子に流れる電流の値が画素間でずれるのを抑え、輝度のばらつきが視認されるのを防ぐことができる。
【0565】
また、本発明の画素では、書き込み期間TaにおいてトランジスタTr1のドレイン電流は発光素子に流れていない。よって信号線駆動回路によって画素に電流が供給され、トランジスタTr1のドレイン電流が流れることでゲート電圧が変化しはじめてから、その値が安定するまでの時間は、発光素子の容量に左右されない。したがって、従来の画素と比べて、供給された電流から変換される電圧が早く安定するので、電流を書き込む時間を短くすることができ、動画表示において残像が視認されてしまうのを防ぐことができる。
【0566】
また、従来と同様に、電流入力型の発光装置の利点も兼ね備えている。すなわち、TFTの特性が画素毎にばらついていても、電圧入力型の発光装置に比べて画素間で発光素子の輝度にばらつきが生じるのを防ぐことができる。また、図25に示した電圧入力型の画素のTFT51を線形領域で動作させたときに比べて、発光素子の劣化による輝度の低下を抑えることができる。また、有機発光層の温度が外気温や発光パネル自身が発する熱等に左右されても、発光素子の輝度が変化するのを抑えることができ、また温度の上昇に伴って消費電流が大きくなるのを防ぐことができる。
【0567】
なお、本実施例において、トランジスタTr4のソースとドレインは、一方はトランジスタTr1のドレインに、もう一方はトランジスタTr1のゲート及びトランジスタTr2のゲートに接続されている。しかし本実例はこの構成に限定されない。本発明の画素は、書き込み期間TaにおいてトランジスタTr1のゲートとドレインを接続し、表示期間においてトランジスタTr1のゲートとドレインを切り離すことができるように、トランジスタTr4が他の素子または配線と接続されていれば良い。
【0568】
また本実施例において、トランジスタTr5のソースとドレインは、一方はTr2のソースに、もう一方はTr1のソースに接続されている。しかし本実例はこの構成に限定されない。本発明の画素は、書き込み期間TaにおいてトランジスタTr1のソースと画素電極とを切り離し、表示期間においてトランジスタTr1のソースと画素電極とを接続することができるように、トランジスタTr5が他の素子または配線と接続されていれば良い。
【0569】
つまり、Tr3、Tr4、Tr5は、Taでは図35(A)のように接続され、Tdでは図35(B)のように接続されていれば良い。また、Gj、Pj、Rjは3本が別の配線となっているが、まとめて1本や2本にしても良い。
【0570】
つまり、TaにおいてTr1を流れる電流は全て電流源で制御されていれば良い。TdにおいてはTr1とTr2を流れる電流は発光素子に流れれば良い。
【0571】
また、発光素子の画素電極をTr2のソースに接続するのではなく、Tr1のソースに接続するようにしても良い。ただしこの場合、Tr1のソースと画素電極とが書き込み期間において切り離され、表示期間において接続されるように、接続を制御する別途トランジスタを用意する必要がある。なおこのTr1のソースと画素電極の接続を制御するトランジスタを、Tr5と異なる極性とし、互いのゲートを接続するようにしても良い。
【0572】
なお、本実施例の構成は、実施例4〜実施例13のいずれの構成とも自由に組み合わせて実施することが可能である。
【0573】
【発明の効果】
本発明の第1の構成の画素では、表示期間において発光素子に流れる電流はドレイン電流I1と、ドレイン電流I2の和である。よって、発光素子に流れる電流がドレイン電流I2のみに依存していない。そのため、トランジスタTr1とトランジスタTr2の特性がずれて、トランジスタTr1のドレイン電流I1に対するトランジスタTr2のドレイン電流I2の比が画素間で異なっても、発光素子に流れる電流の値が画素間でずれるのを抑え、輝度のばらつきが視認されるのを防ぐことができる。
【0574】
本発明の第2の構成の画素では、図27(A)に示した画素のように、第1の手段と第2の手段のいずれか一方の手段の特性がずれることにより、2つの手段における特性のバランスが崩れ、駆動部から発光素子に供給される電流I2の大きさが所望の値に保たれなくなることがある。しかし、2つの変換部A、Bを共に用いることで変換された電圧を平均化することができ、そして駆動部から発光素子に供給される電流I2は該平均化された電圧に応じた大きさであるので、特性のずれに起因する発光素子に供給される電流量のばらつきを、図27(A)に示した画素に比べ約半分程度に抑えることができる。よって、画素間の輝度のばらつきを抑えることができる。また、画素に供給された電流は、電流I2よりも大きい。そのため、電流を書き込む時間を短くすることができる。
【0575】
また、本発明の画素では、書き込み期間TaにおいてトランジスタTr1のドレイン電流は発光素子に流れていない。よって信号線駆動回路によって画素に電流が供給され、トランジスタTr1のドレイン電流が流れることでゲート電圧が変化しはじめてから、その値が安定するまでの時間は、発光素子の容量に左右されない。したがって、従来の画素と比べて、供給された電流から変換される電圧が早く安定するので、電流を書き込む時間を短くすることができ、動画表示において残像が視認されてしまうのを防ぐことができる。
【0576】
また、従来と同様に、電流入力型の発光装置の利点も兼ね備えている。すなわち、TFTの特性が画素毎にばらついていても、電圧入力型の発光装置に比べて画素間で発光素子の輝度にばらつきが生じるのを防ぐことができる。また、図25に示した電圧入力型の画素のTFT51を線形領域で動作させたときに比べて、発光素子の劣化による輝度の低下を抑えることができる。また、有機発光層の温度が外気温や発光パネル自身が発する熱等に左右されても、発光素子の輝度が変化するのを抑えることができ、また温度の上昇に伴って消費電流が大きくなるのを防ぐことができる。
【図面の簡単な説明】
【図1】 本願の電流入力型の画素のブロック図。
【図2】 本発明の発光装置の上面ブロック図。
【図3】 本発明の発光装置の画素の回路図。
【図4】 走査線に入力される信号のタイミングチャート。
【図5】 駆動における画素の概略図。
【図6】 本発明の発光装置の画素の回路図。
【図7】 駆動における画素の概略図。
【図8】 本発明の発光装置の画素の回路図。
【図9】 駆動における画素の概略図。
【図10】 本発明の発光装置の画素の回路図。
【図11】 本発明の発光装置の画素の回路図。
【図12】 本発明の発光装置の画素の回路図。
【図13】 本発明の発光装置の作製方法を示す図。
【図14】 本発明の発光装置の作製方法を示す図。
【図15】 本発明の発光装置の作製方法を示す図。
【図16】 本発明の発光装置の作製方法を示す図。
【図17】 本発明の発光装置の画素の上面図。
【図18】 アナログ駆動法における信号線駆動回路の詳細図。
【図19】 走査線駆動回路のブロック図。
【図20】 デジタル駆動法における信号線駆動回路のブロック図。
【図21】 デジタル駆動法における信号線駆動回路の詳細図。
【図22】 デジタル駆動法における電流設定回路の回路図。
【図23】 本発明の発光装置の外観図及び断面図。
【図24】 本発明の発光装置を用いた電子機器の図。
【図25】 電圧入力型の画素の回路図。
【図26】 従来の電流入力型の画素の回路図。
【図27】 従来の電流入力型の画素のブロック図。
【図28】 本発明の発光装置の画素の回路図。
【図29】 駆動における画素の概略図。
【図30】 本発明の発光装置の画素の回路図。
【図31】 駆動における画素の概略図。
【図32】 本発明の発光装置の画素の回路図。
【図33】 駆動における画素の概略図。
【図34】 本発明の発光装置の画素の回路図。
【図35】 駆動における画素の概略図。
【図36】 本願の電流入力型の画素のブロック図。
【図37】 駆動における画素の概略図。
【図38】 駆動における画素の概略図。[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a light emitting panel in which a light emitting element formed on a substrate is sealed between the substrate and a cover material. The present invention also relates to a light emitting module in which an IC including a controller is mounted on the light emitting panel. Note that in this specification, the light-emitting panel and the light-emitting module are collectively referred to as a light-emitting device. The present invention also relates to a driving method of the light emitting device and an electronic apparatus using the light emitting device. Furthermore, the present invention relates to an element substrate corresponding to one mode before the light emitting element is completed in the process of manufacturing the light emitting device, and the element substrate includes a unit for supplying current to the light emitting element. Prepare for.
[0002]
[Prior art]
Since the light emitting element emits light by itself, the visibility is high, a backlight necessary for a liquid crystal display (LCD) is not necessary, and it is optimal for thinning, and the viewing angle is not limited. Therefore, in recent years, light emitting devices using light emitting elements have attracted attention as display devices that replace CRTs and LCDs.
[0003]
Note that in this specification, a light-emitting element means an element whose luminance is controlled by current or voltage, and an MIM type electron used in an OLED (Organic Light Emitting Diode) or an FED (Field Emission Display). Source elements (electron emitting elements) and the like are included.
[0004]
The OLED has a layer (hereinafter, referred to as an organic light emitting layer) containing an organic compound (organic light emitting material) capable of obtaining luminescence generated by applying an electric field, an anode layer, and a cathode layer. . Luminescence in organic compounds includes light emission (fluorescence) when returning from the singlet excited state to the ground state and light emission (phosphorescence) when returning from the triplet excited state to the ground state. Any one of the above-described light emission may be used, or both light emission may be used.
[0005]
In this specification, all layers provided between the anode and the cathode of the OLED are defined as organic light emitting layers. Specifically, the organic light emitting layer includes a light emitting layer, a hole injection layer, an electron injection layer, a hole transport layer, an electron transport layer, and the like. Basically, the OLED has a structure in which an anode / light emitting layer / cathode is laminated in this order. In addition to this structure, the anode / hole injection layer / light emitting layer / cathode and the anode / hole injection layer / The light emitting layer / electron transport layer / cathode may be stacked in this order. In some cases, these layers contain an inorganic compound.
[0006]
[Problems to be solved by the invention]
FIG. 25 illustrates a pixel configuration of a general light-emitting device. The pixel shown in FIG. 25 includes
[0007]
The TFT 50 has a gate connected to the
[0008]
When the
[0009]
By the way, a TFT formed of polysilicon has a higher field effect mobility and a higher on-current than a TFT formed of amorphous silicon, and thus is more suitable as a transistor of a light-emitting element panel.
[0010]
However, even if a TFT is formed using polysilicon, the electrical characteristics are not comparable to the characteristics of a MOS transistor formed on a single crystal silicon substrate. For example, the field effect mobility is 1/10 or less of single crystal silicon. In addition, TFTs using polysilicon have a problem that their characteristics are likely to vary due to defects formed at crystal grain boundaries.
[0011]
In the pixel shown in FIG. 25, if the characteristics of the
[0012]
In order to avoid the above-described problems, various types of current input pixel configurations have been devised that can control the magnitude of the current flowing through the light emitting element without being influenced by the characteristics of the TFT. In the following, two typical current input type pixels will be exemplified and their configurations will be described.
[0013]
First, a structure of a current input pixel described in Japanese Patent Application Laid-Open No. 2001-147659 will be described with reference to FIG.
[0014]
The pixel illustrated in FIG. 26A includes
[0015]
The TFT 11 has a gate connected to the terminal 18, one of the source and the drain connected to the current source 17, and the other connected to the drain of the
[0016]
After the
[0017]
[Formula 1]
I = μC 0 W / L (V GS -V TH ) 2 / 2
[0018]
In
[0019]
At this time, since the gate and the source of the
[0020]
Therefore, the drain currents of the
[0021]
Even after the
[0022]
As described above, the pixel illustrated in FIG. 26A includes a unit that converts the current supplied to the pixel into a voltage and holds it, and a unit that flows a current having a magnitude corresponding to the held voltage to the light-emitting element. And have. FIG. 27A is a block diagram illustrating a relationship between a unit included in the pixel illustrated in FIG. 26A and the light-emitting element. The pixel 80 includes a conversion unit 81 that is a unit that converts the current supplied to the pixel into a voltage and holds the voltage, and a drive unit 82 that is a unit that flows a current having a magnitude corresponding to the held voltage to the light emitting element. And a light emitting element 83. The current supplied to the pixel 80 is converted into a voltage by the conversion unit 81, and the voltage is supplied to the drive unit 82. The driving unit 82 supplies a current having a magnitude corresponding to the applied voltage to the light emitting element 83.
[0023]
Specifically, in FIG. 26A, the
[0024]
Next, a configuration of a current input type pixel described in Tech. Digest IEDM 98, 875. RMA Dawson etc. will be described with reference to FIG. A pixel illustrated in FIG. 26B includes
[0025]
The
[0026]
After the
[0027]
The drain current flowing through the
[0028]
Then, after the
[0029]
As described above, the pixel illustrated in FIG. 26B has a unit that converts the current supplied to the pixel into a voltage, holds the current, and flows a current having a magnitude corresponding to the held voltage to the light-emitting element. is doing. That is, in the case of the pixel shown in FIG. 26B, the function of the two means provided in FIG. 26A is covered by one means. FIG. 27B is a block diagram illustrating the relationship between the means included in the pixel illustrated in FIG. 26B and the light-emitting element. In FIG. 27B, the function of the conversion unit and the function of the drive unit are covered by one means. That is, the current supplied to the pixel 85 is converted into a voltage by the means 86 which is a conversion unit and is also a drive unit, and then a current having a magnitude corresponding to the voltage is supplied to the light emitting element 87.
[0030]
Specifically, in FIG. 26B, the
[0031]
The pixels shown in FIGS. 26A and 26B described above control the magnitude of the current flowing to the light emitting element by the current source even if characteristics such as the threshold value of the TFT and the on-current vary from pixel to pixel. It is possible to prevent variation in luminance of the light emitting element between pixels.
[0032]
In general, the light emitting element emits light while keeping the voltage between the electrodes constant, and the case where light is emitted while keeping the current between the electrodes constant, the latter is due to deterioration of the organic light emitting material. A decrease in luminance can be suppressed. Therefore, in the case of the two current input type pixels illustrated in FIGS. 26A and 26B, the current flowing through the light emitting element can be always maintained at a desired value without being affected by the deterioration of the organic light emitting material. Therefore, compared with the case where the
[0033]
Further, the luminance of the light emitting element and the magnitude of the current flowing through the organic light emitting layer are in a proportional relationship. Even if the temperature of the organic light emitting layer depends on the outside air temperature or the heat generated by the light emitting panel itself, the current input type light emitting device can keep the current flowing through the light emitting element constant, so the luminance of the light emitting element changes. In addition, it is possible to prevent current consumption from increasing as the temperature rises.
[0034]
However, the two pixels described above also have problems.
[0035]
As represented by FIG. 26A, there are two means: a means for converting the current supplied to the pixel into a voltage and holding it, and a means for sending a current having a magnitude corresponding to the held voltage to the light emitting element. In the case of a pixel having means, the characteristic balance between the two means may be lost due to the deviation of the characteristic of one of the means. Then, the magnitude of the current supplied from the driving unit to the light emitting element cannot be maintained at a desired value, and the luminance of the light emitting element varies among pixels.
[0036]
Specifically, in FIG. 26A, in the
[0037]
On the other hand, as represented by FIG. 26B, there is means for converting the current supplied to the pixel into a voltage and holding it, and flowing a current having a magnitude corresponding to the held voltage to the light emitting element. In the case of a pixel, a current flows through the light emitting element when the current supplied to the pixel is converted into a voltage. The light emitting element has a relatively large capacity. Therefore, for example, in the case where the display changes from a low gradation to a high gradation, the value of the voltage converted from the current is not stable until charge is accumulated in the capacitor of the light emitting element. Therefore, it takes time for the display to change from a low gradation to a high gradation. On the other hand, when the display changes from a high gradation to a low gradation, the value of the voltage converted from the current is not stable until the extra charge of the capacitor of the light emitting element is released. Therefore, it takes time for the display to change from a high gradation to a low gradation.
[0038]
Specifically, in FIG. 26B, when the value of the current supplied from the
[0039]
In view of the above, the present invention provides a current-driven light-emitting device that can further suppress variations in luminance of light-emitting elements between pixels due to a difference in characteristics of TFTs and that hardly causes an afterimage to be visually recognized. Let it be an issue.
[0040]
[Means for Solving the Problems]
A light emitting device having a first configuration according to the present invention includes first means for converting a current supplied to a pixel into a voltage and holding the current, and flowing a current having a magnitude corresponding to the held voltage to the light emitting element. The pixel includes second means for flowing a current having a magnitude corresponding to the voltage held in the first means to the light emitting element.
[0041]
FIG. 1 is a block diagram showing the relationship between the means included in the pixel having the first structure of the present invention and its light emitting element. The pixel 90 of the present invention converts the current supplied to the pixel 90 into a voltage and holds the first current, and flows a current having a magnitude corresponding to the held voltage to the light emitting element 93 included in the pixel 90. Means 91 are provided. That is, the first means 91 is both a conversion unit and a drive unit. Hereinafter, the driving unit included in the first means 91 is referred to as a driving unit A. Further, the pixel 90 includes second means for causing a current to flow through the light emitting element 93 in accordance with the magnitude of the voltage converted and held in the first means. Hereinafter, the driving unit which is the second means 92 is referred to as a driving unit B.
[0042]
That is, in the pixel having the first configuration according to the present invention, the current I from the first means 91 which is both the conversion unit and the driving unit A. 1 And the current I from the second means 92 which is the driving unit B 2 Are supplied to the light emitting element 93. The light emitting element 93 has a current I 1 And current I 2 The luminance is determined by a current having a combined size.
[0043]
Also in the pixel having the first structure according to the present invention, two means can be obtained by shifting the characteristic of one of the first means and the second means as in the pixel shown in FIG. The current balance supplied to the light emitting element from the drive unit B is lost due to the loss of the balance of the characteristics of 2 May not be maintained at a desired value. However, the current I supplied to the light emitting element 93 from the second means 91 which is both the conversion unit and the driving unit A is provided. 1 Is maintained at a desired value without being influenced by a deviation in characteristics. The light emitting element has a current I. 1 And current I 2 Thus, the variation in the amount of current supplied to the light-emitting element due to the characteristic deviation can be suppressed to about half that of the pixel shown in FIG. . Therefore, variation in luminance between pixels can be suppressed.
[0044]
A light emitting device having a second configuration according to the present invention has a first means for converting a current supplied to a pixel into a voltage and holding the voltage, a current supplied to the pixel converted into a voltage and holding the voltage, and the The pixel includes second means for flowing a current having a magnitude corresponding to the held voltage to the light emitting element.
[0045]
FIG. 36 is a block diagram showing the relationship between the means included in the pixel having the second structure of the present invention and the light emitting element. The pixel 60 of the present invention has a first means 61 that converts the current supplied to the pixel 60 into a voltage and holds it. Hereinafter, the conversion unit which is the first means 61 is referred to as a conversion unit A. In addition, the pixel 60 includes second means 62 that converts the current supplied to the pixel into a voltage and holds it, and flows a current having a magnitude corresponding to the held voltage to the light emitting element 63. Yes. That is, the second means 62 is both a conversion unit and a drive unit. Hereinafter, the conversion unit included in the second means 62 is referred to as a conversion unit B.
[0046]
That is, in the pixel having the second configuration of the present invention, the current supplied to the pixel is converted into a voltage by both the first means and the second means, and the current I corresponding to the voltage is converted. 2 Is supplied to the light emitting element 63 from the driving unit of the second means. The light emitting element 63 has a current I 2 The brightness is determined by.
[0047]
In the pixel having the second structure of the present invention, as in the pixel shown in FIG. 27A, the characteristic of either the first means or the second means is shifted, so that the two means The current I supplied from the drive unit to the light emitting element is lost due to the imbalance of characteristics. 2 May not be maintained at a desired value. However, by using the two converters A and B together, the converted voltage can be averaged, and the current I supplied from the driver to the light emitting element 2 Since the magnitude corresponds to the averaged voltage, the variation in the amount of current supplied to the light-emitting element due to the characteristic deviation is suppressed to about half that of the pixel shown in FIG. be able to. Therefore, variation in luminance between pixels can be suppressed. In addition, the current supplied to the pixel is the current I 2 Bigger than. Therefore, the time for writing current can be shortened.
[0048]
Note that an element substrate corresponding to a mode before a light-emitting element is completed only needs to include the first means and the second means described above in each pixel, and does not need to have a light-emitting element. Specifically, the element substrate may be in a state where only the pixel electrode of the light emitting element is formed, or after the conductive film to be the pixel electrode is formed and before the pixel electrode is formed by patterning. It can be in a state, and all forms apply.
[0049]
In the pixel of the present invention having the first and second configurations, the current supplied to the pixel does not flow to the light emitting element when the first means converts the current supplied to the pixel into a voltage. Therefore, the time until the voltage converted from the supplied current is stabilized does not depend on the capacity of the light emitting element. Therefore, compared to the pixel shown in FIG. 27B, the voltage converted from the supplied current is stabilized quickly, so that the time for writing the current can be shortened, and the afterimage is visually recognized in the moving image display. Can be prevented.
[0050]
Further, as in the prior art, it also has the advantages of a current input type light emitting device. In other words, even when the TFT characteristics vary from pixel to pixel, it is possible to prevent variations in luminance of the light emitting elements between the pixels as compared with the voltage input type light emitting device. Further, compared with the case where the
[0051]
DETAILED DESCRIPTION OF THE INVENTION
(Embodiment 1)
FIG. 2 is a block diagram showing the structure of the light-emitting panel of the present invention.
[0052]
In FIG. 2, the signal line driver circuit 102 and the scanning
[0053]
In this specification, connection means an electrical connection unless otherwise specified. On the other hand, disconnecting means not connected.
[0054]
In FIG. 2, although not shown in the
[0055]
The power supply lines V1 to Vx are kept at a predetermined voltage. Although FIG. 2 shows the structure of a light emitting device that displays a monochrome image, the present invention may be a light emitting device that displays a color image. In that case, the voltage levels of the power supply lines V1 to Vx need not be kept all the same, and may be changed for each corresponding color.
[0056]
Note that the voltage in this specification means a potential difference from the ground unless otherwise specified.
[0057]
FIG. 3 shows a detailed configuration of the
[0058]
The
[0059]
The gate of the transistor Tr3 is connected to the first scanning line Gj. One of the source and the drain of the transistor Tr3 is connected to the signal line Si, and the other is connected to the drain of the transistor Tr1.
[0060]
Note that in this specification, the voltage applied to the source of the n-channel transistor is lower than the voltage applied to the drain. The voltage applied to the source of the p-channel transistor is higher than the voltage applied to the drain.
[0061]
The gate of the transistor Tr4 is connected to the second scanning line Pj. One of the source and the drain of the transistor Tr4 is connected to the signal line Si, and the other is connected to the gate of the transistor Tr1 and the gate of the transistor Tr2.
[0062]
The gate of the transistor Tr5 is connected to the third scanning line Rj. One of the source and the drain of the transistor Tr5 is connected to the drain of the transistor Tr1, and the other is connected to the drain of the transistor Tr2.
[0063]
The gates of the transistor Tr1 and the transistor Tr2 are connected to each other. The sources of the transistors Tr1 and Tr2 are both connected to the power supply line Vi. The drain of the transistor Tr2 is connected to the pixel electrode of the
[0064]
One of the two electrodes of the
[0065]
The light-emitting
[0066]
The voltage (power supply voltage) of the power supply line Vi is kept at a constant height. The voltage of the counter electrode is also maintained at a constant height.
[0067]
Note that the transistors Tr1 and Tr2 may be either n-channel transistors or p-channel transistors. However, the transistors Tr1 and Tr2 have the same polarity. Note that in the case where the anode is used as the pixel electrode and the cathode is used as the counter electrode, the transistors Tr1 and Tr2 are preferably p-channel transistors. Conversely, when the anode is used as the counter electrode and the cathode is used as the pixel electrode, the transistors Tr1 and Tr2 are preferably n-channel transistors.
[0068]
The transistors Tr3, Tr4, and Tr5 may be either n-channel transistors or p-channel transistors.
[0069]
Next, the operation of the light-emitting device of this embodiment will be described with reference to FIGS. The operation of the light-emitting device having the first structure according to the present invention can be described by dividing the writing period Ta and the display period Td for each pixel of each line. FIG. 4 shows a timing chart of the first to third scanning lines. A period during which a scan line is selected, in other words, a period in which all transistors whose gates are connected to the scan line is in an ON state. Conversely, a period in which no scan line is selected, in other words, a period in which all transistors whose gates are connected to the scan line is in an OFF state, is indicated by OFF. FIG. 5 is a diagram simply showing the connection between the transistor Tr1 and the transistor Tr2 in the writing period Ta and the display period Td.
[0070]
First, the writing period Ta is started in the pixels on the first line. When the writing period Ta is started, the first scanning line G1 and the second scanning line P1 are selected. Accordingly, the transistor Tr3 and the transistor Tr4 are turned on. Note that since the third scanning line R1 is not selected, the transistor Tr5 is off.
[0071]
Then, based on the video signal input to the signal line driver circuit 102, currents (hereinafter, signal current Ic) corresponding to the video signals flow between the signal lines S1 to Sx and the power supply lines V1 to Vx, respectively. In the present specification, the signal current Ic is referred to as a signal current.
[0072]
FIG. 5A is a schematic diagram of the
[0073]
Since the transistor Tr3 is in the on state, when the signal current Ic corresponding to the video signal flows through the signal line Si, the signal current Ic flows between the drain and the source of the transistor Tr1. At this time, the transistor Tr1 operates in the saturation region because the gate and the drain are connected, and
[0074]
The gate of the transistor Tr2 is connected to the gate of the transistor Tr1. The source of the transistor Tr2 is connected to the source of the transistor Tr1. Therefore, the gate voltage of the transistor Tr1 becomes the gate voltage of the transistor Tr2 as it is. Therefore, the drain current of the transistor Tr2 is proportional to the drain current of the transistor Tr1. In particular, μC 0 W / L and V TH Are equal to each other, the drain currents of the transistors Tr1 and Tr2 are equal to each other, and I 2 = Ic.
[0075]
Then, the drain current I of the transistor Tr2 2 Flows to the
[0076]
When the writing period Ta ends in the pixels on the first line, the selection of the first scanning line G1 and the second scanning line P1 ends. At this time, it is desirable that the selection of the second scanning line P1 is finished before the first scanning line G1. This is because if the transistor Tr3 is turned off first, the charge of the
[0077]
Based on the video signal input to the signal line driver circuit 102, a signal current Ic flows between the signal lines S1 to Sx and the power supply lines V1 to Vx. Then, a current having a magnitude corresponding to the signal current Ic flows through the
[0078]
Next, the writing period Ta ends in the pixels on the second line, and then the writing period Ta starts in order from the pixels on the second line to the pixels on the y line, and the above-described operation is repeated.
[0079]
On the other hand, when the writing period Ta ends in the pixels on the first line, the display period Td starts next. When the display period Td is started, the third scanning line R1 is selected, and the transistor Tr5 is turned on in the pixels on the first line. Since the first scanning line G1 and the second scanning line P1 are not selected, the transistors Tr3 and Tr4 are turned off.
[0080]
FIG. 5B shows a schematic diagram of a pixel in the display period Td. The transistors Tr3 and Tr4 are in an off state. The sources of the transistors Tr1 and Tr2 are connected to the power supply line Vi, and a constant voltage (power supply voltage) is applied.
[0081]
On the other hand, in the transistors Tr1 and Tr2, V V determined in the writing period Ta GS Is held as it is. Therefore, the drain current I of the transistor Tr1 1 And the drain current I of the transistor Tr2 2 The values of are both maintained at a magnitude corresponding to the signal current Ic. Since the transistor Tr5 is on, the drain current I of the transistor Tr1 1 And the drain current I of the transistor Tr2 2 Both flow to the
[0082]
When the writing period Ta ends in the pixels on the second line, the display period Td starts on the pixels on the second line. Then, like the pixels on the first line, the third scanning line R2 is selected, and the transistor Tr5 is turned on. Since the first scanning line G2 and the second scanning line P2 are not selected, the transistors Tr3 and Tr4 are turned off. And drain current I 1 And drain current I 2 The combined current flows through the light-emitting
[0083]
When the display period Td is started in the pixels on the second line, the display period Td is subsequently started from the third line to the pixels on the y line, and the above-described operation is repeated.
[0084]
When the writing period Ta and the display period Td end, one frame period ends. One image is displayed in one frame period. Then, the next frame period is started, the writing period Ta is started again, and the above-described operation is repeated.
[0085]
Note that since the light-emitting
[0086]
In the pixel having the first structure of the present invention, the current flowing through the light emitting element in the display period is the drain current I. 1 And drain current I 2 Is the sum of Therefore, the current flowing through the light emitting element is the drain current I 2 Not only depend on. Therefore, the characteristics of the transistor Tr1 and the transistor Tr2 are shifted, and the drain current I of the transistor Tr1 1 Drain current I of the transistor Tr2 with respect to 2 Even if the ratio is different between pixels, the value of the current flowing through the light-emitting element can be prevented from being shifted between pixels, and variations in luminance can be prevented from being visually recognized.
[0087]
In the pixel of the present invention, the drain current of the transistor Tr1 does not flow to the light emitting element during the writing period Ta. Therefore, the time from when the gate voltage starts to change due to the current supplied to the pixel by the signal line driver circuit and the drain current of the transistor Tr1 flowing does not depend on the capacitance of the light emitting element. Therefore, compared with the conventional pixel, the voltage converted from the supplied current is stabilized quickly, so that the time for writing the current can be shortened and the afterimage can be prevented from being visually recognized in the moving image display. .
[0088]
Further, as in the prior art, it also has the advantages of a current input type light emitting device. In other words, even when the TFT characteristics vary from pixel to pixel, it is possible to prevent variations in luminance of the light emitting elements between the pixels as compared with the voltage input type light emitting device. Further, compared with the case where the
[0089]
In the present embodiment, one of the source and the drain of the transistor Tr4 is connected to the signal line Si, and the other is connected to the gate of the transistor Tr1 and the gate of the transistor Tr2. However, the present embodiment is not limited to this configuration. In the pixel having the first structure of the present invention, the transistor Tr4 is connected to another element or wiring so that the gate and drain of the transistor Tr1 can be connected in the writing period Ta and the gate and drain of the transistor Tr1 can be disconnected in the display period. As long as it is connected.
[0090]
That is, Tr3, Tr4, and Tr5 may be connected as shown in FIG. 5A for Ta and as shown in FIG. 5B for Td. In addition, although Gj, Pj, and Rj have three separate wirings, they may be combined into one or two.
[0091]
(Embodiment 2)
In this embodiment mode, a structure different from that in FIG. 3 of the
[0092]
FIG. 6 shows a detailed configuration of the
[0093]
The
[0094]
The gate of the transistor Tr3 is connected to the first scanning line Gj. One of the source and the drain of the transistor Tr3 is connected to the signal line Si, and the other is connected to the sources of the transistors Tr1 and Tr2.
[0095]
The gate of the transistor Tr4 is connected to the second scanning line Pj. One of the source and drain of the transistor Tr4 is connected to the power supply line Vi, and the other is connected to the gates of the transistors Tr1 and Tr2.
[0096]
The gate of the transistor Tr5 is connected to the third scanning line Rj. One of the source and the drain of the transistor Tr5 is connected to the sources of the transistors Tr1 and Tr2, and the other is connected to the pixel electrode of the
[0097]
The gate of the transistor Tr6 is connected to the third scanning line Rj. One of the source and the drain of the transistor Tr6 is connected to the power supply line, and the other is connected to the drain of the transistor Tr2.
[0098]
The gates of the transistor Tr1 and the transistor Tr2 are connected to each other. The drain of the transistor Tr1 is connected to the power supply line Vi.
[0099]
One of the two electrodes of the
[0100]
The voltage (power supply voltage) of the power supply line Vi is kept at a constant height. The voltage of the counter electrode is also maintained at a constant height.
[0101]
Note that the transistors Tr1 and Tr2 may be either n-channel transistors or p-channel transistors. However, the transistors Tr1 and Tr2 have the same polarity. Note that in the case where the anode is used as the pixel electrode and the cathode is used as the counter electrode, the transistors Tr1 and Tr2 are preferably n-channel transistors. Conversely, when the anode is used as the counter electrode and the cathode is used as the pixel electrode, the transistors Tr1 and Tr2 are preferably p-channel transistors.
[0102]
The transistors Tr3, Tr4, Tr5, Tr6 may be either n-channel transistors or p-channel transistors. However, the transistors Tr5 and Tr6 have the same polarity because their gates are connected to the third scanning line Rj. When the gates of the transistors Tr5 and Tr6 are not connected to the same wiring, the polarities thereof do not have to be the same.
[0103]
Next, the operation of the light emitting device of this embodiment will be described. The operation of the light-emitting device having the pixel shown in FIG. 6 can be described by being divided into the writing period Ta and the display period Td, as in the case of the pixel shown in FIG.
[0104]
For the voltage applied to the first to third scan lines, the timing chart shown in FIG. 4 can be referred to. FIG. 7 is a diagram simply showing the connection between the transistor Tr1 and the transistor Tr2 in the writing period Ta and the display period Td of the pixel shown in FIG.
[0105]
First, the writing period Ta is started in the pixels on the first line. When the writing period Ta is started, the first scanning line G1 and the second scanning line P1 are selected. Therefore, the transistors Tr3 and Tr4 are turned on. Since the third scanning line R1 is not selected, the transistors Tr5 and Tr6 are turned off.
[0106]
A signal current Ic corresponding to the video signal flows between the signal lines S1 to Sx and the power supply lines V1 to Vx based on the video signal input to the signal line driver circuit 102.
[0107]
FIG. 7A shows a schematic diagram of the
[0108]
Since the transistor Tr3 is in the on state, when the signal current Ic flows through the signal line Si, the signal current Ic flows between the drain and source of the transistor Tr1. At this time, the transistor Tr1 operates in the saturation region because the gate and the drain are connected, and
[0109]
The gate of the transistor Tr2 is connected to the gate of the transistor Tr1. The source of the transistor Tr2 is connected to the source of the transistor Tr1. Therefore, the gate voltage of the transistor Tr1 becomes the gate voltage of the transistor Tr2 as it is.
[0110]
Note that in the writing Ta, the drain of the transistor Tr2 is in a so-called floating state in which no voltage is applied from another wiring, a power source, or the like. Therefore, no drain current flows through the transistor Tr2.
[0111]
When the writing period Ta ends in the pixels on the first line, the selection of the first scanning line G1 and the second scanning line P1 ends. At this time, it is desirable that the selection of the second scanning line P1 is finished before the first scanning line G1. This is because if the transistor Tr3 is turned off first, the charge in the
[0112]
Based on the video signal input to the signal line driver circuit 102, a signal current Ic flows between the signal lines S1 to Sx and the power supply lines V1 to Vx. The gate voltage of the transistor Tr1 is determined by the signal current Ic.
[0113]
Then, the writing period Ta ends in the pixels on the second line, and then the writing period Ta starts in order from the third line to the pixels on the y line, and the above-described operation is repeated.
[0114]
On the other hand, when the writing period Ta ends in the pixels on the first line, the display period Td starts next. When the display period Td is started, the third scanning line R1 is selected. Therefore, the transistors Tr5 and Tr6 are turned on in the pixels on the first line. Since the first scanning line G1 and the second scanning line P1 are not selected, the transistors Tr3 and Tr4 are turned off.
[0115]
FIG. 7B shows a schematic diagram of a pixel in the display period Td. The transistors Tr3 and Tr4 are in an off state. The drains of the transistors Tr1 and Tr2 are connected to the power supply line Vi, and a constant voltage (power supply voltage) is applied.
[0116]
On the other hand, in the transistors Tr1 and Tr2, V V determined in the writing period Ta GS Is held as it is. Therefore, the same gate voltage as that of the transistor Tr1 is applied to the transistor Tr2. Furthermore, since the transistor Tr6 is turned on and the drain of the transistor Tr2 is connected to the power supply line Vi, the drain current of the transistor Tr2 becomes proportional to the drain current of the transistor Tr1. In particular, μC 0 W / L and V TH Are equal to each other, the drain currents of the transistors Tr1 and Tr2 are equal to each other, and I 2 = I 1 = Ic.
[0117]
Since the transistor Tr5 is on, the drain current I of the transistor Tr1 1 And the drain current I of the transistor Tr2 2 Both flow in the
[0118]
When the display period Td starts in the pixels on the first line, the display period Td starts next on the pixels in the second line. Then, like the pixels on the first line, the third scanning line R2 is selected, and the transistors Tr5 and Tr6 are turned on. Since the first scanning line G2 and the second scanning line P2 are not selected, the transistors Tr3 and Tr4 are turned off. Therefore, drain current I 1 And drain current I 2 The
[0119]
Then, after the display period Td is started in the pixels on the second line, the display period Td is started in order from the pixels on the third line to the pixels on the y line, and the above-described operation is repeated.
[0120]
When the writing period Ta and the display period Td end, one frame period ends. One image is displayed in one frame period. Then, the next frame period is started, the writing period Ta is started again, and the above-described operation is repeated.
[0121]
Note that since the light-emitting
[0122]
In the pixel having the first structure of the present invention, the current flowing through the light emitting element during the display period is the drain current I. 1 And drain current I 2 Is the sum of Therefore, the current flowing through the light emitting element is the drain current I 2 Not only depend on. Therefore, the characteristics of the transistor Tr1 and the transistor Tr2 are shifted, and the drain current I of the transistor Tr1 1 Drain current I of the transistor Tr2 with respect to 2 Even if the ratio is different between pixels, the value of the current flowing through the light-emitting element can be prevented from being shifted between pixels, and variations in luminance can be prevented from being visually recognized.
[0123]
In the pixel of the present invention, the drain current of the transistor Tr1 does not flow to the light emitting element during the writing period Ta. Therefore, the time from when the gate voltage starts to change due to the current supplied to the pixel by the signal line driver circuit and the drain current of the transistor Tr1 flowing does not depend on the capacitance of the light emitting element. Therefore, compared with the conventional pixel, the voltage converted from the supplied current is stabilized quickly, so that the time for writing the current can be shortened and the afterimage can be prevented from being visually recognized in the moving image display. .
[0124]
Further, as in the prior art, it also has the advantages of a current input type light emitting device. In other words, even when the TFT characteristics vary from pixel to pixel, it is possible to prevent variations in luminance of the light emitting elements between the pixels as compared with the voltage input type light emitting device. Further, compared with the case where the
[0125]
Note that in this embodiment, the source and the drain of the transistor Tr4 are connected to the drain of the transistor Tr1 and the other is connected to the gate of the transistor Tr1 and the gate of the transistor Tr2. However, the present embodiment is not limited to this configuration. In the pixel having the first structure of the present invention, the transistor Tr4 is connected to another element or the transistor Tr1 so that the gate and drain of the transistor Tr1 can be connected in the writing period Ta and the gate and drain of the transistor Tr1 can be disconnected in the display period Td. What is necessary is just to be connected with wiring.
[0126]
That is, Tr3, Tr4, Tr5, and Tr6 may be connected as shown in FIG. 7A for Ta and as shown in FIG. 7B for Td. In addition, although Gj, Pj, and Rj have three separate wirings, they may be combined into one or two.
[0127]
The transistor Tr5 has a signal current Ic and a drain current I of the transistor Tr1 in the writing period Ta. 1 Is provided to approximate the same value. One of the source and the drain of the transistor Tr5 is not necessarily connected to the sources of the transistors Tr1 and Tr2, and the other is not necessarily connected to the pixel electrode of the light-emitting
[0128]
That is, all the current flowing through Tr1 in Ta need only be controlled by the current source. In Td, the current flowing through Tr1 and Tr2 may flow through the light emitting element.
[0129]
(Embodiment 3)
In this embodiment, a structure different from those in FIGS. 3 and 6 of the
[0130]
FIG. 8 shows a detailed configuration of the
[0131]
The
[0132]
The gate of the transistor Tr3 is connected to the first scanning line Gj. One of the source and the drain of the transistor Tr3 is connected to the signal line Si, and the other is connected to the source of the transistor Tr1.
[0133]
The gate of the transistor Tr4 is connected to the second scanning line Pj. One of the source and drain of the transistor Tr4 is connected to the power supply line Vi, and the other is connected to the gates of the transistors Tr1 and Tr2.
[0134]
The gate of the transistor Tr6 is connected to the third scanning line Rj. One of the source and the drain of the transistor Tr6 is connected to the source of the transistor Tr2, and the other is connected to the pixel electrode of the
[0135]
The gate of the transistor Tr5 is connected to the third scanning line Rj. One of the source and the drain of the transistor Tr5 is connected to the source of the transistor Tr1, and the other is connected to the pixel electrode of the
[0136]
The gates of the transistor Tr1 and the transistor Tr2 are connected to each other. The drains of the transistors Tr1 and Tr2 are connected to the power supply line Vi.
[0137]
One of the two electrodes of the
[0138]
The voltage (power supply voltage) of the power supply line Vi is kept at a constant height. The voltage of the counter electrode is also maintained at a constant height.
[0139]
Note that the transistors Tr1 and Tr2 may be either n-channel transistors or p-channel transistors. However, the transistors Tr1 and Tr2 have the same polarity. Note that in the case where the anode is used as the pixel electrode and the cathode is used as the counter electrode, the transistors Tr1 and Tr2 are preferably n-channel transistors. Conversely, when the anode is used as the counter electrode and the cathode is used as the pixel electrode, the transistors Tr1 and Tr2 are preferably p-channel transistors.
[0140]
The transistors Tr3, Tr4, Tr5, Tr6 may be either n-channel transistors or p-channel transistors. However, the transistors Tr5 and Tr6 have the same polarity because their gates are connected to the third scanning line Rj. When the gates of the transistors Tr5 and Tr6 are not connected to the same wiring, the polarities thereof do not have to be the same.
[0141]
Next, the operation of the light emitting device of this embodiment will be described. The operation of the light-emitting device having the pixel shown in FIG. 8 can be described by being divided into the writing period Ta and the display period Td, as in the case of the pixels shown in FIGS.
[0142]
For the voltage applied to the first to third scan lines, the timing chart shown in FIG. 4 can be referred to. FIG. 9 is a diagram simply showing the connection between the transistor Tr1 and the transistor Tr2 in the writing period Ta and the display period Td of the pixel shown in FIG.
[0143]
First, the writing period Ta is started in the pixels on the first line. When the writing period Ta is started, the first scanning line G1 and the second scanning line P1 are selected. Therefore, the transistors Tr3 and Tr4 are turned on. Since the third scanning line R1 is not selected, the transistors Tr5 and Tr6 are turned off.
[0144]
A signal current Ic corresponding to the video signal flows between the signal lines S1 to Sx and the power supply lines V1 to Vx based on the video signal input to the signal line driver circuit 102.
[0145]
FIG. 9A is a schematic diagram of the
[0146]
Since the transistor Tr3 is in the on state, when the signal current Ic flows through the signal line Si, the signal current Ic flows between the drain and source of the transistor Tr1. At this time, the transistor Tr1 operates in the saturation region because the gate and the drain are connected, and
[0147]
Note that since the transistor Tr6 is off in the writing period Ta, the source of the transistor Tr2 is in a so-called floating state in which no voltage is applied from another wiring, a power source, or the like. Therefore, no drain current flows through the transistor Tr2.
[0148]
When the writing period Ta ends in the pixels on the first line, the selection of the first scanning line G1 and the second scanning line P1 ends. At this time, it is desirable that the selection of the second scanning line P1 is finished before the first scanning line G1. This is because if the transistor Tr3 is turned off first, the charge in the
[0149]
Based on the video signal input to the signal line driver circuit 102, a signal current Ic flows between the signal lines S1 to Sx and the power supply lines V1 to Vx. The gate voltage of the transistor Tr1 is determined by the signal current Ic.
[0150]
Then, the writing period Ta ends in the pixels on the second line, and then the writing period Ta starts in order from the third line to the pixels on the y line, and the above-described operation is repeated.
[0151]
On the other hand, when the writing period Ta ends in the pixels on the first line, the display period Td starts next. When the display period Td is started, the third scanning line R1 is selected. Therefore, the transistors Tr5 and Tr6 are turned on in the pixels on the first line. Since the first scanning line G1 and the second scanning line P1 are not selected, the transistors Tr3 and Tr4 are turned off.
[0152]
FIG. 9B shows a schematic diagram of a pixel in the display period Td. The transistors Tr3 and Tr4 are in an off state. The drains of the transistors Tr1 and Tr2 are connected to the power supply line Vi, and a constant voltage (power supply voltage) is applied.
[0153]
On the other hand, in the transistor Tr1, V V determined in the writing period Ta GS Is held as it is. The gate of the transistor Tr2 is connected to the gate of the transistor Tr1. The source of the transistor Tr2 is connected to the source of the transistor Tr1. Therefore, the gate voltage of the transistor Tr1 becomes the gate voltage of the transistor Tr2 as it is. Furthermore, since the drain of the transistor Tr2 is connected to the power supply line Vi, the drain current I of the transistor Tr2 2 Is proportional to the drain current of the transistor Tr1. In particular, μC 0 W / L and V TH Are equal to each other, the drain currents of the transistors Tr1 and Tr2 are equal to each other, and I 2 = I 1 = Ic.
[0154]
Since the transistor Tr5 is on, the drain current I of the transistor Tr1 1 And the drain current I of the transistor Tr2 2 Both flow to the
[0155]
When the display period Td starts in the pixels on the first line, the display period Td starts next on the pixels in the second line. Then, like the pixels on the first line, the third scanning line R2 is selected, and the transistors Tr5 and Tr6 are turned on. Since the first scanning line G2 and the second scanning line P2 are not selected, the transistors Tr3 and Tr4 are turned off. Therefore, drain current I 1 And drain current I 2 The
[0156]
When the display period Td is started in the pixels on the second line, the display period Td is started in order from the pixels on the third line to the pixels on the y line, and the above-described operation is repeated.
[0157]
When the writing period Ta and the display period Td end, one frame period ends. One image is displayed in one frame period. Then, the next frame period is started, the writing period Ta is started again, and the above-described operation is repeated.
[0158]
Note that since the
[0159]
In the pixel having the first structure of the present invention, the current flowing through the light emitting element during the display period is the drain current I. 1 And drain current I 2 Is the sum of Therefore, the current flowing through the light emitting element is the drain current I 2 Not only depend on. Therefore, the characteristics of the transistor Tr1 and the transistor Tr2 are shifted, and the drain current I of the transistor Tr1 1 Drain current I of the transistor Tr2 with respect to 2 Even if the ratio is different between pixels, the value of the current flowing through the light-emitting element can be prevented from being shifted between pixels, and variations in luminance can be prevented from being visually recognized.
[0160]
In the pixel of the present invention, the drain current of the transistor Tr1 does not flow to the light emitting element during the writing period Ta. Therefore, the time from when the gate voltage starts to change due to the current supplied to the pixel by the signal line driver circuit and the drain current of the transistor Tr1 flowing does not depend on the capacitance of the light emitting element. Therefore, compared with the conventional pixel, the voltage converted from the supplied current is stabilized quickly, so that the time for writing the current can be shortened and the afterimage can be prevented from being visually recognized in the moving image display. .
[0161]
Further, as in the prior art, it also has the advantages of a current input type light emitting device. In other words, even when the TFT characteristics vary from pixel to pixel, it is possible to prevent variations in luminance of the light emitting elements between the pixels as compared with the voltage input type light emitting device. Further, compared with the case where the
[0162]
Note that in this embodiment, the source and the drain of the transistor Tr4 are connected to the drain of the transistor Tr1 and the other is connected to the gate of the transistor Tr1 and the gate of the transistor Tr2. However, the present embodiment is not limited to this configuration. In the pixel having the first structure of the present invention, the transistor Tr4 is connected to another element or wiring so that the gate and drain of the transistor Tr1 can be connected in the writing period Ta and the gate and drain of the transistor Tr1 can be disconnected in the display period. As long as it is connected.
[0163]
That is, Tr3, Tr4, Tr5, and Tr6 may be connected as shown in FIG. 9A for Ta and as shown in FIG. 9B for Td. In addition, although Gj, Pj, and Rj have three separate wirings, they may be combined into one or two.
[0164]
It is only necessary that the current flowing through Tr1 in Ta is controlled by the current source. In Td, the current flowing through Tr1 and Tr2 may flow through the light emitting element.
[0165]
(Embodiment 4)
In this embodiment mode, a structure of a pixel included in a light-emitting device having a second structure of the present invention will be described.
[0166]
FIG. 37A shows a circuit diagram of a pixel of this embodiment mode. The pixel shown in FIG. 37 includes transistors Tr1, Tr2, Tr3, Tr4, Tr5, Tr6, a
[0167]
The gate of the transistor Tr3 is connected to the
[0168]
The gate of the transistor Tr4 is connected to the
[0169]
The gate of the transistor Tr5 is connected to the
[0170]
The gate of the transistor Tr6 is connected to the
[0171]
The gates of the transistor Tr1 and the transistor Tr2 are connected to each other. The sources of the transistors Tr1 and Tr2 are both connected to the
[0172]
One of the two electrodes of the
[0173]
A counter electrode of the
[0174]
Note that FIG. 37A shows a case where both Tr1 and Tr2 are p-channel TFTs, and the polarity of the transistors Tr1 and Tr2 is always the same. Note that in the case where the anode is used as the pixel electrode and the cathode is used as the counter electrode, the transistors Tr1 and Tr2 are preferably p-channel transistors. Conversely, when the anode is used as the counter electrode and the cathode is used as the pixel electrode, the transistors Tr1 and Tr2 are preferably n-channel transistors.
[0175]
The transistors Tr3 to Tr6 may be either n-channel transistors or p-channel transistors. This can be determined in consideration of the voltage applied to each terminal.
[0176]
Next, the operation of the light emitting device of this embodiment will be described. The operation of the light-emitting device including the pixel illustrated in FIG. 37A can be described by being divided into a writing period Ta and a display period Td.
[0177]
The connection of the transistors Tr1 and Tr2 in the pixel shown in FIG. 37A at the start of the writing period Ta is simply shown in FIG. At the start of the writing period Ta, Tr3 to Tr5 are turned on and Tr6 is turned off. Then, based on the video signal input to the terminal 6001, a signal current Ic corresponding to the video signal flows between the terminal 6001 and the
[0178]
Due to the signal current Ic, the drain current I between the source and drain of Tr1 1 However, the drain current I between the source and drain of Tr2 2 Flows. That is, the signal current Ic is equal to the drain current I 1 And drain current I 2 Is equivalent to the sum of At this time, the transistor Tr1 operates in the saturation region because the gate and the drain are connected, and
[0179]
The gate of the transistor Tr2 is connected to the gate of the transistor Tr1. The source of the transistor Tr2 is connected to the source of the transistor Tr1. Therefore, the gate voltage of the transistor Tr1 becomes the gate voltage of the transistor Tr2 as it is.
[0180]
The gate voltages of Tr1 and Tr2 are the same, but μ, C 0 , W / L is different between Tr1 and Tr2, I 1 And I 2 Are not necessarily equal.
[0181]
It is desirable to turn off Tr4 before the writing period Ta ends. The connection between the transistors Tr1 and Tr2 when Tr4 is turned off is simply shown in FIG. This is because if the transistor Tr3 is turned off first, the charge of the
[0182]
Next, when the writing period Ta ends, the display period Td starts. When the display period Td is started, Tr3 to Tr5 are turned off and Tr6 is turned on.
[0183]
FIG. 37D is a schematic diagram of a pixel in the display period Td. In the transistor Tr2, V determined by the writing period Ta GS Is held by the holding
[0184]
When the writing period Ta and the display period Td end, one frame period ends. One image is displayed in one frame period. Then, the next frame period is started, the writing period Ta is started again, and the above-described operation is repeated.
[0185]
In the pixel of the second configuration according to the present invention, the current I supplied from the driving unit to the light emitting element due to the characteristics of the transistors Tr1 and Tr2 being shifted. 2 May not be maintained at a desired value. However, since the current is converted into the voltage by using both Tr1 and Tr2, the converted voltage can be averaged, and the current I supplied from the drive unit to the light emitting element 2 Since the magnitude corresponds to the averaged voltage, the variation in the amount of current supplied to the light-emitting element due to the characteristic deviation is suppressed to about half that of the pixel shown in FIG. be able to. Therefore, variation in luminance between pixels can be suppressed. In addition, the current supplied to the pixel is the current I 2 Bigger than. Therefore, the time for writing current can be shortened.
[0186]
In the pixel of the present invention, no signal current flows through the light emitting element in the writing period Ta. Therefore, the time from when the gate voltage starts to change due to the current supplied to the pixel by the signal line driver circuit and the drain current of the transistor Tr1 flowing does not depend on the capacitance of the light emitting element. Therefore, compared with the conventional pixel, the voltage converted from the supplied current is stabilized quickly, so that the time for writing the current can be shortened and the afterimage can be prevented from being visually recognized in the moving image display. .
[0187]
Further, as in the prior art, it also has the advantages of a current input type light emitting device. In other words, even when the TFT characteristics vary from pixel to pixel, it is possible to prevent variations in luminance of the light emitting elements between the pixels as compared with the voltage input type light emitting device. Further, compared with the case where the
[0188]
Note that the connection of the transistors Tr3, Tr4, Tr5, and Tr6 is not limited to the structure illustrated in FIG. The connections of Tr3, Tr4, Tr5, and Tr6 may be determined so that Tr1 and Tr2 are connected as shown in FIGS. 37B to 37D in each period.
[0189]
That is, at the start of the writing period, as shown in FIG. 37B, the sources of Tr1 and Tr2 are both connected to the terminal 6005, and the gates and drains of Tr1 and Tr2 are both connected to the
[0190]
In the display period, as shown in FIG. 37D, the gates of Tr1 and Tr2 are connected, the sources of Tr1 and Tr2 are connected to a terminal 6005, the drain or source of Tr1 is floated, and the drain of Tr2 is a light emitting element. To the pixel electrode. One of the two electrodes of the storage capacitor is connected to the terminal 6005 and the other is connected to the gate of Tr2. At this time, the gates of Tr1 and Tr2 need not be connected. In this case, the gate and drain of Tr1 may be connected.
[0191]
For example, one of the source and drain of Tr3 is always connected to the terminal 6001, but the other is not necessarily connected to the drain of Tr1, and may be connected to the drain of Tr2. One of the source and the drain of Tr4 is always connected to the gates of Tr1 and Tr2, but the other is not necessarily connected to the terminal 6001 and is connected to the drain of Tr1 or the drain of Tr2. Also good. One of the source and the drain of Tr5 is always connected to the drain of Tr2, but the other is not necessarily connected to the drain of Tr1, and may be connected to the
[0192]
(Embodiment 5)
In this embodiment mode, a structure of a pixel included in a light-emitting device having a second structure of the present invention will be described.
[0193]
FIG. 38A shows a circuit diagram of a pixel of this embodiment mode. The pixel shown in FIG. 38 includes transistors Tr1, Tr2, Tr3, Tr4, Tr5, Tr6, a
[0194]
The gate of the transistor Tr3 is connected to the
[0195]
The gate of the transistor Tr4 is connected to the
[0196]
The gate of the transistor Tr5 is connected to the
[0197]
The gate of the transistor Tr6 is connected to the
[0198]
The gates of the transistor Tr1 and the transistor Tr2 are connected to each other. The drains of the transistors Tr1 and Tr2 are both connected to the
[0199]
One of the two electrodes of the
[0200]
A counter electrode of the
[0201]
Note that FIG. 38A shows the case where both Tr1 and Tr2 are n-channel TFTs, and the polarities of the transistors Tr1 and Tr2 are always the same. Note that in the case where the anode is used as the pixel electrode and the cathode is used as the counter electrode, the transistors Tr1 and Tr2 are preferably p-channel transistors. Conversely, when the anode is used as the counter electrode and the cathode is used as the pixel electrode, the transistors Tr1 and Tr2 are preferably n-channel transistors.
[0202]
The transistors Tr3 to Tr6 may be either n-channel transistors or p-channel transistors. This can be determined in consideration of the voltage applied to each terminal.
[0203]
Next, the operation of the light emitting device of this embodiment will be described. The operation of the light-emitting device including the pixel illustrated in FIG. 38A can be described by being divided into a writing period Ta and a display period Td.
[0204]
The connection between the transistors Tr1 and Tr2 in the pixel shown in FIG. 38A at the start of the writing period Ta is simply shown in FIG. At the start of the writing period Ta, Tr3 to Tr5 are turned on and Tr6 is turned off. Based on the video signal input to the terminal 6101, a signal current Ic corresponding to the video signal flows between the terminal 6101 and the
[0205]
Due to the signal current Ic, the drain current I between the source and drain of Tr1 1 However, the drain current I between the source and drain of Tr2 2 Flows. That is, the signal current Ic is equal to the drain current I 1 And drain current I 2 Is equivalent to the sum of At this time, the transistor Tr1 operates in the saturation region because the gate and the drain are connected, and
[0206]
The gate of the transistor Tr2 is connected to the gate of the transistor Tr1. The source of the transistor Tr2 is connected to the source of the transistor Tr1. Therefore, the gate voltage of the transistor Tr1 becomes the gate voltage of the transistor Tr2 as it is.
[0207]
The gate voltages of Tr1 and Tr2 are the same, but μ, C 0 , W / L is different between Tr1 and Tr2, I 1 And I 2 Are not necessarily equal.
[0208]
It is desirable to turn off Tr4 before the writing period Ta ends. The connection between the transistors Tr1 and Tr2 when Tr4 is turned off is simply shown in FIG. This is because if the transistor Tr3 is turned off first, the charge of the
[0209]
Next, when the writing period Ta ends, the display period Td starts. When the display period Td is started, Tr3 to Tr5 are turned off and Tr6 is turned on.
[0210]
FIG. 38D is a schematic diagram of pixels in the display period Td. In the transistor Tr2, V determined by the writing period Ta GS Is held by the holding
[0211]
When the writing period Ta and the display period Td end, one frame period ends. One image is displayed in one frame period. Then, the next frame period is started, the writing period Ta is started again, and the above-described operation is repeated.
[0212]
In the pixel of the second configuration according to the present invention, the current I supplied from the driving unit to the light emitting element due to the characteristics of the transistors Tr1 and Tr2 being shifted. 2 May not be maintained at a desired value. However, since the current is converted into the voltage by using both Tr1 and Tr2, the converted voltage can be averaged, and the current I supplied from the drive unit to the light emitting element 2 Since the magnitude corresponds to the averaged voltage, the variation in the amount of current supplied to the light-emitting element due to the characteristic deviation is suppressed to about half that of the pixel shown in FIG. be able to. Therefore, variation in luminance between pixels can be suppressed. In addition, the current supplied to the pixel is the current I 2 Bigger than. Therefore, the time for writing current can be shortened.
[0213]
In the pixel of the present invention, the signal current Ic does not flow through the light emitting element during the writing period Ta. Therefore, the time from when the gate voltage starts to change due to the current supplied to the pixel by the signal line driver circuit and the drain current of the transistor Tr1 flowing does not depend on the capacitance of the light emitting element. Therefore, compared with the conventional pixel, the voltage converted from the supplied current is stabilized quickly, so that the time for writing the current can be shortened and the afterimage can be prevented from being visually recognized in the moving image display. .
[0214]
Further, as in the prior art, it also has the advantages of a current input type light emitting device. In other words, even when the TFT characteristics vary from pixel to pixel, it is possible to prevent variations in luminance of the light emitting elements between the pixels as compared with the voltage input type light emitting device. Further, compared with the case where the
[0215]
Note that the connection of the transistors Tr3, Tr4, Tr5, and Tr6 is not limited to the structure illustrated in FIG. The connections of Tr3, Tr4, Tr5, and Tr6 may be determined so that Tr1 and Tr2 are connected as shown in FIGS. 38B to 38D in each period.
[0216]
That is, at the start of the writing period, the sources of Tr1 and Tr2 are both connected to the terminal 6101 as shown in FIG. 38B, and the gates and drains of Tr1 and Tr2 are both connected to the
[0217]
In the display period, as shown in FIG. 38D, the gates of Tr1 and Tr2 are connected, the drains of Tr1 and Tr2 are both connected to a terminal 6105, the source or drain of Tr1 is floated, and the source of Tr2 is set as a light emitting element. To the pixel electrode. One of the two electrodes of the storage capacitor is connected to the source of Tr2, and the other is connected to the gate of Tr2. At this time, the gates of Tr1 and Tr2 need not be connected. In this case, the gate and drain of Tr1 may be connected.
[0218]
For example, one of the source and drain of Tr3 is always connected to the terminal 6101, but the other is not necessarily connected to the source of Tr1, and may be connected to the source of Tr2. One of the source and the drain of Tr5 is always connected to the drain of Tr2, but the other is not necessarily connected to the drain of Tr1, and may be connected to the
[0219]
(Embodiment 6)
In
[0220]
In the case of a time gradation driving method (digital driving method) using a digital video signal, one image can be displayed by repeatedly appearing a writing period Ta and a display period Td in one frame period. is there.
[0221]
For example, when an image is displayed by an n-bit video signal, at least n writing periods and n display periods are provided in one frame period. The n writing periods (Ta1 to Tan) and the n display periods (Td1 to Tdn) correspond to each bit of the video signal.
[0222]
Next to the writing period Tam (m is an arbitrary number from 1 to n), a display period corresponding to the same number of bits, in this case Tdm, appears. The writing period Ta and the display period Td are collectively called a subframe period SF. A subframe period having a writing period Tam and a display period Tdm corresponding to the m-th bit is SFm.
[0223]
The lengths of the subframe periods SF1 to SFn are SF1: SF2:...: SFn = 2 0 : 2 1 : ...: 2 n-1 Meet.
[0224]
Whether each light emitting element emits light in each subframe period is selected by each bit of the digital video signal. Then, the number of gradations can be controlled by controlling the sum of the lengths of the display periods during which light is emitted during one frame period.
[0225]
Note that a subframe period having a long display period may be divided into several parts in order to improve image quality on display. The specific division method is disclosed in Japanese Patent Application No. 2000-267164, and can be referred to.
[0226]
Further, gradation may be displayed in combination with area gradation.
[0227]
Note that in the light-emitting device of the present invention, the transistor used for the pixel may be a transistor formed using single crystal silicon, or a thin film transistor using polysilicon or amorphous silicon.
[0228]
【Example】
Examples of the present invention will be described below.
[0229]
Example 1
In this embodiment, a structure of the
[0230]
FIG. 10 shows a detailed configuration of the
[0231]
The
[0232]
The gate of the transistor Tr3 is connected to the first scanning line Gj. One of the source and the drain of the transistor Tr3 is connected to the signal line Si, and the other is connected to the drain of the transistor Tr1.
[0233]
The gate of the transistor Tr4 is connected to the second scanning line Pj. One of the source and the drain of the transistor Tr4 is connected to the drain of the transistor Tr1, and the other is connected to the gates of the transistors Tr1 and Tr2.
[0234]
The gate of the transistor Tr5 is connected to the third scanning line Rj. One of the source and the drain of the transistor Tr5 is connected to the drain of the transistor Tr1, and the other is connected to the drain of the transistor Tr2.
[0235]
The gates of the transistor Tr1 and the transistor Tr2 are connected to each other. The sources of the transistors Tr1 and Tr2 are both connected to the power supply line Vi. The drain of the transistor Tr2 is connected to the pixel electrode of the
[0236]
One of the two electrodes of the
[0237]
The light-emitting
[0238]
The voltage (power supply voltage) of the power supply line Vi is kept at a constant height. The voltage of the counter electrode is also maintained at a constant height.
[0239]
Note that the transistors Tr1 and Tr2 may be either n-channel transistors or p-channel transistors. However, the transistors Tr1 and Tr2 have the same polarity. Note that in the case where the anode is used as the pixel electrode and the cathode is used as the counter electrode, the transistors Tr1 and Tr2 are preferably p-channel transistors. Conversely, when the anode is used as the counter electrode and the cathode is used as the pixel electrode, the transistors Tr1 and Tr2 are preferably n-channel transistors.
[0240]
The transistors Tr3, Tr4, and Tr5 may be either n-channel transistors or p-channel transistors. In addition, although Gj, Pj, and Rj have three separate wirings, they may be combined into one or two.
[0241]
The operation of the light-emitting device having the pixel shown in FIG. 10 can be described by being divided into the writing period Ta and the display period Td, similarly to the case of the pixel shown in FIG. The operation of the pixel in the writing period Ta and the display period Td is the same as that in the case of the pixel shown in FIG. 3 and can be referred to FIGS. To do.
[0242]
(Example 2)
In this example, a structure of a pixel in the case where the gate of the transistor Tr5 is connected to the first scan line in the light-emitting device described in
[0243]
FIG. 11 shows a detailed configuration of the
[0244]
The
[0245]
The gate of the transistor Tr3 is connected to the first scanning line Gj. One of the source and the drain of the transistor Tr3 is connected to the signal line Si, and the other is connected to the drain of the transistor Tr1.
[0246]
The gate of the transistor Tr4 is connected to the second scanning line Pj. One of the source and the drain of the transistor Tr4 is connected to the drain of the transistor Tr1, and the other is connected to the gate of the transistor Tr1 and the gate of the transistor Tr2.
[0247]
The gate of the transistor Tr5 is connected to the first scanning line Gj. One of the source and the drain of the transistor Tr5 is connected to the drain of the transistor Tr1, and the other is connected to the drain of the transistor Tr2.
[0248]
The gates of the transistor Tr1 and the transistor Tr2 are connected to each other. The sources of the transistors Tr1 and Tr2 are both connected to the power supply line Vi. The drain of the transistor Tr2 is connected to the pixel electrode of the
[0249]
One of the two electrodes of the
[0250]
The voltage (power supply voltage) of the power supply line Vi is kept at a constant height. The voltage of the counter electrode is also maintained at a constant height.
[0251]
In this embodiment, the transistors Tr1 and Tr2 are p-channel transistors. The transistors Tr1 and Tr2 may be n-channel transistors. However, the transistors Tr1 and Tr2 have the same polarity.
[0252]
Note that in the case where the anode is used as the pixel electrode and the cathode is used as the counter electrode, the transistors Tr1 and Tr2 are preferably p-channel transistors. Conversely, when the anode is used as the counter electrode and the cathode is used as the pixel electrode, the transistors Tr1 and Tr2 are preferably n-channel transistors.
[0253]
In this embodiment, since the gate of the transistor Tr3 and the gate of the transistor Tr5 are connected, the polarities of the transistors Tr3 and Tr5 are different.
[0254]
In this embodiment, the transistors Tr3 and Tr4 are both n-channel transistors. The transistors Tr3 and Tr4 may be p-channel transistors. However, the transistors Tr3 and Tr4 have the same polarity. In the present embodiment, the gates of the transistors Tr3 and Tr4 are connected to different wirings so that the transistor Tr4 can be turned off before the Tr3 when the writing period ends. By turning off the transistor Tr4 before Tr3, the charge of the
[0255]
The operation of the light-emitting device including the pixel illustrated in FIG. 11 can be described by being divided into the writing period Ta and the display period Td, as in the case of the pixel illustrated in FIG. The operation of the pixel in the writing period Ta and the display period Td is the same as that of the pixel shown in FIG. 3, and FIG. 5 of
[0256]
In the case of the light-emitting device of this example, as compared to the light-emitting device described in
[0257]
Example 3
In this example, a structure of a pixel in the case where the gates of the transistors Tr3, Tr4, and Tr5 are connected to the same scanning line in the light-emitting device described in
[0258]
FIG. 12 shows a detailed configuration of the
[0259]
In addition, the
[0260]
The gate of the transistor Tr3 is connected to the scanning line Gj. One of the source and the drain of the transistor Tr3 is connected to the signal line Si, and the other is connected to the drain of the transistor Tr1.
[0261]
The gate of the transistor Tr4 is connected to the scanning line Gj. One of the source and the drain of the transistor Tr4 is connected to the drain of the transistor Tr1, and the other is connected to the gates of the transistors Tr1 and Tr2.
[0262]
The gate of the transistor Tr5 is connected to the scanning line Gj. One of the source and the drain of the transistor Tr5 is connected to the drain of the transistor Tr1, and the other is connected to the drain of the transistor Tr2.
[0263]
The gates of the transistor Tr1 and the transistor Tr2 are connected to each other. The sources of the transistors Tr1 and Tr2 are both connected to the power supply line Vi. The drain of the transistor Tr2 is connected to the pixel electrode of the
[0264]
One of the two electrodes of the
[0265]
The voltage (power supply voltage) of the power supply line Vi is kept at a constant height. The voltage of the counter electrode is also maintained at a constant height.
[0266]
In this embodiment, the transistors Tr1 and Tr2 are p-channel transistors. The transistors Tr1 and Tr2 may be n-channel transistors. However, the transistors Tr1 and Tr2 have the same polarity.
[0267]
Note that in the case where the anode is used as the pixel electrode and the cathode is used as the counter electrode, the transistors Tr1 and Tr2 are preferably p-channel transistors. Conversely, when the anode is used as the counter electrode and the cathode is used as the pixel electrode, the transistors Tr1 and Tr2 are preferably n-channel transistors.
[0268]
In this embodiment, the transistors Tr3 and Tr4 are both n-channel transistors, and the transistor Tr5 is a p-channel transistor. The transistors Tr3, Tr4, and Tr5 may be n-channel transistors or p-channel transistors. However, the transistors Tr3 and Tr4 have the same polarity, and the transistor Tr5 has the opposite polarity to the transistors Tr3 and Tr4.
[0269]
The operation of the light-emitting device having the pixel shown in FIG. 12 can be described by being divided into the writing period Ta and the display period Td, as in the case of the pixel shown in FIG. The operation of the pixel in the writing period Ta and the display period Td is the same as that of the pixel shown in FIG. 3, and FIG. 5 of
[0270]
In this embodiment, one of the source and drain of the transistor Tr4 is connected to the drain of the transistor Tr1, and the other is connected to the gate of the transistor Tr1 and the gate of the transistor Tr2. However, the present embodiment is not limited to this configuration. In the pixel of the present invention, the transistor Tr4 is connected to another element or wiring so that the gate and drain of the transistor Tr1 can be connected in the writing period Ta and the gate and drain of the transistor Tr1 can be disconnected in the display period. It ’s fine. That is, Tr3, Tr4, and Tr5 may be connected as shown in FIG. 5A for Ta and as shown in FIG. 5B for Td.
[0271]
In the case of the light-emitting device of this example, two wirings included in each pixel can be omitted as compared with the light-emitting device described in
[0272]
Example 4
An example of a method for manufacturing a light-emitting device of the present invention will be described with reference to FIGS. In this example, a method for manufacturing a light-emitting device having the pixel shown in FIGS. Note that here, transistors Tr3 and Tr5 and a transistor of a driving portion provided around the pixel portion are typically shown. Note that the transistors Tr1, Tr2, and Tr4 are not particularly illustrated, but can be manufactured according to the manufacturing method of this embodiment. In addition to the light-emitting device shown in FIG. 3, the light-emitting device of the present invention can be manufactured by using the manufacturing method shown in this embodiment. In addition, regarding the drive unit, a TFT of a CMOS circuit which is a basic unit is illustrated.
[0273]
First, as shown in FIG. 13A, a silicon oxide film is formed on a
[0274]
The island-shaped
[0275]
When a crystalline semiconductor film is formed by laser crystallization, a pulse oscillation type or continuous emission type excimer laser, YAG laser, YVO Four Use a laser. In the case of using these lasers, it is preferable to use a method in which laser light emitted from a laser oscillator is linearly collected by an optical system and irradiated onto a semiconductor film. Crystallization conditions are appropriately selected by the practitioner. When an excimer laser is used, the pulse oscillation frequency is 300 Hz and the laser energy density is 100 to 400 mJ / cm. 2 (Typically 200-300mJ / cm 2 ). When a YAG laser is used, the second harmonic is used and the pulse oscillation frequency is set to 30 to 300 kHz, and the laser energy density is set to 300 to 600 mJ / cm. 2 (Typically 350-500mJ / cm 2 ) Then, laser light condensed linearly with a width of 100 to 1000 μm, for example, 400 μm, is irradiated over the entire surface of the substrate, and the superposition ratio (overlap ratio) of the linear laser light at this time is 50 to 90%.
[0276]
As the laser, a continuous wave or pulsed gas laser or solid-state laser can be used. There are excimer laser, Ar laser, Kr laser, etc. as gas laser, and YAG laser, YVO as solid laser. Four Laser, YLF laser, YAlO Three A laser, a glass laser, a ruby laser, an alexandride laser, a Ti: sapphire laser, and the like can be given. Solid lasers include YAG, YVO doped with Cr, Nd, Er, Ho, Ce, Co, Ti or Tm. Four , YLF, YAlO Three Lasers using crystals such as can also be used. The fundamental wave of the laser differs depending on the material to be doped, and a laser beam having a fundamental wave of about 1 μm can be obtained. The harmonic with respect to the fundamental wave can be obtained by using a nonlinear optical element.
[0277]
In crystallization of the amorphous semiconductor film, in order to obtain a crystal with a large grain size, it is preferable to apply a second to fourth harmonic of the fundamental wave using a solid-state laser capable of continuous oscillation. Typically, Nd: YVO Four It is desirable to apply the second harmonic (532 nm) or the third harmonic (355 nm) of the laser (fundamental wave 1064 nm). Specifically, continuous output YVO with an output of 10 W Four Laser light emitted from the laser is converted into a harmonic by a non-linear optical element. Also, YVO in the resonator Four There is also a method of emitting harmonics by inserting a crystal and a nonlinear optical element. Then, it is preferably formed into a rectangular or elliptical laser beam on the irradiation surface by an optical system, and irradiated to the object to be processed. The energy density at this time is 0.01 to 100 MW / cm. 2 Degree (preferably 0.1-10 MW / cm 2 )is required. Then, irradiation is performed by moving the semiconductor film relative to the laser light at a speed of about 10 to 2000 cm / s.
[0278]
Next, a
[0279]
Then, a first
[0280]
The Ta film is formed by sputtering, and a Ta target is sputtered with Ar. In this case, when an appropriate amount of Xe or Kr is added to Ar, the internal stress of the Ta film can be relieved and peeling of the film can be prevented. The resistivity of the α-phase Ta film is about 20 μΩcm and can be used as a gate electrode, but the resistivity of the β-phase Ta film is about 180 μΩcm and is not suitable for a gate electrode. In order to form an α-phase Ta film, tantalum nitride having a crystal structure close to that of the Ta α-phase is formed on a Ta base with a thickness of about 10 to 50 nm, so that an α-phase Ta film can be easily obtained. I can do it.
[0281]
When forming a W film, it is formed by sputtering using W as a target. In addition, tungsten hexafluoride (WF 6 It can also be formed by a thermal CVD method using In any case, in order to use as a gate electrode, it is necessary to reduce the resistance, and it is desirable that the resistivity of the W film be 20 μΩcm or less. Although the resistivity of the W film can be reduced by increasing the crystal grains, if the impurity element such as oxygen is large in W, the crystallization is hindered and the resistance is increased. Therefore, when sputtering is used, a W target having a purity of 99.9999 or 99.99% is used, and a W film is formed with sufficient consideration so that impurities are not mixed in the gas phase during film formation. Thus, a resistivity of 9 to 20 μΩcm can be realized.
[0282]
Note that in this embodiment, the first
[0283]
Next, a resist
[0284]
Under the above etching conditions, by making the shape of the resist mask suitable, the end portions of the first conductive layer and the second conductive layer are tapered due to the effect of the bias voltage applied to the substrate side. The angle of the tapered portion is 15 to 45 °. In order to perform etching without leaving a residue on the gate insulating film, it is preferable to increase the etching time at a rate of about 10 to 20%. Since the selection ratio of the silicon oxynitride film to the W film is 2 to 4 (typically 3), the surface where the silicon oxynitride film is exposed is etched by about 20 to 50 nm by the over-etching process. Thus, the first shape
[0285]
Then, an impurity element imparting N-type is added by performing a first doping process. As a doping method, an ion doping method or an ion implantation method may be used. The condition of the ion doping method is a dose of 1 × 10 13 ~ 5x10 14 atoms / cm 2 The acceleration voltage is set to 60 to 100 keV. As an impurity element imparting N-type, an element belonging to
[0286]
Next, as shown in FIG. 13C, a second etching process is performed without removing the resist mask. CF as etching gas Four And Cl 2 And O 2 Then, the W film is selectively etched. At this time, second shape
[0287]
CF of W film and Ta film Four And Cl 2 The etching reaction by the mixed gas can be estimated from the generated radical or ion species and the vapor pressure of the reaction product. Comparing the vapor pressure of fluoride and chloride of W and Ta, WF, which is fluoride of W 6 Is extremely high, other WCl Five , TaF Five , TaCl Five Are comparable. Therefore, CF Four And Cl 2 With this mixed gas, both the W film and the Ta film are etched. However, an appropriate amount of O is added to this mixed gas. 2 When CF is added Four And O 2 Reacts to CO and F, and a large amount of F radicals or F ions are generated. As a result, the etching rate of the W film having a high fluoride vapor pressure is increased. On the other hand, the increase in etching rate of Ta is relatively small even when F increases. Further, since Ta is more easily oxidized than W, O 2 When Ta is added, the surface of Ta is oxidized. Since the Ta oxide does not react with fluorine or chlorine, the etching rate of the Ta film further decreases. Therefore, it is possible to make a difference in the etching rate between the W film and the Ta film, and the etching rate of the W film can be made larger than that of the Ta film.
[0288]
Then, a second doping process is performed as shown in FIG. In this case, the impurity amount imparting N-type is doped as a condition of a high acceleration voltage by lowering the dose than the first doping treatment. For example, the acceleration voltage is 70 to 120 keV and 1 × 10 13 atoms / cm 2 A new impurity region is formed inside the first impurity region formed in the island-shaped semiconductor layer in FIG. 13B. Doping is performed using the second shape
[0289]
A third etching process is performed as shown in FIG. CHF as etching gas 6 And using a reactive ion etching method (RIE method). By the third etching treatment, the tapered portions of the first
[0290]
By the third etching process, in the
[0291]
Then, as shown in FIG. 14C,
[0292]
Through the above steps, impurity regions are formed in each island-like semiconductor layer. The third shape
[0293]
After removing the resist
[0294]
Further, a heat treatment is performed at 300 to 450 ° C. for 1 to 12 hours in an atmosphere containing 3 to 100% hydrogen to perform a step of hydrogenating the island-shaped semiconductor layer. This step is a step of terminating dangling bonds in the semiconductor layer with thermally excited hydrogen. As another means of hydrogenation, plasma hydrogenation (using hydrogen excited by plasma) may be performed.
[0295]
Next, as shown in FIG. 15A, a first
[0296]
As the second
[0297]
The contact holes are formed by dry etching or wet etching. The contact holes reach N-
[0298]
In addition, as wirings (including connection wirings and signal lines) 5057 to 5062, a laminated film having a three-layer structure in which a Ti film is formed to 100 nm, an aluminum film containing Ti is 300 nm, and a Ti film 150 nm is continuously formed by sputtering is formed in a desired shape. The one patterned is used. Of course, other conductive films may be used.
[0299]
In this example, an ITO film having a thickness of 110 nm was formed as the
[0300]
FIG. 17 shows a top view of the pixel at the time when the process up to the step of FIG. Note that the insulating film and the interlayer insulating film are omitted in order to clarify the position of the wiring and the position of the semiconductor layer. A cross-sectional view taken along the line AA ′ in FIG. 17 corresponds to the portion indicated by AA ′ in FIG. Further, the cross-sectional view taken along the line BB ′ in FIG. 17 corresponds to the part indicated by BB ′ in FIG. FIG. 16 is a cross-sectional view taken along the line CC ′ of FIG.
[0301]
The transistor Tr3 includes a
[0302]
The transistor Tr4 includes a semiconductor layer 5100 and a
[0303]
The transistor Tr1 includes a
[0304]
The transistor Tr2 includes a
[0305]
The transistor Tr5 includes a
[0306]
The
[0307]
[0308]
Next, as shown in FIG. 15B, an insulating film containing silicon (silicon oxide film in this embodiment) is formed to a thickness of 500 nm, and an opening is formed at a position corresponding to the
[0309]
Next, the organic
[0310]
In this step, the organic light emitting layer is sequentially formed on the pixel corresponding to red, the pixel corresponding to green, and the pixel corresponding to blue. However, since the organic light emitting layer has poor resistance to a solution, it must be formed for each color individually without using a photolithography technique. Therefore, it is preferable to use a metal mask to hide other than the desired pixels and to selectively form the organic light emitting layer only at necessary portions.
[0311]
That is, first, a mask that hides all pixels other than those corresponding to red is set, and an organic light emitting layer that emits red light is selectively formed using the mask. Next, a mask that hides all but the pixels corresponding to green is set, and an organic light emitting layer that emits green light is selectively formed using the mask. Next, similarly, a mask for hiding all but the pixels corresponding to blue is set, and a blue light emitting organic light emitting layer is selectively formed using the mask. Note that although all the different masks are described here, the same mask may be used.
[0312]
Here, a method of forming three types of light emitting elements corresponding to RGB was used, but a method of combining a white light emitting element and a color filter, a blue or blue green light emitting element and a phosphor (fluorescent color conversion). Layer: CCM), a method of using a transparent electrode as a cathode (counter electrode), and a method of superimposing light emitting elements corresponding to RGB may be used.
[0313]
A known material can be used for the organic
[0314]
Next, a
[0315]
Finally, a
[0316]
Thus, a light emitting device having a structure as shown in FIG. 15B is completed.
[0317]
By the way, the light emitting device of this embodiment can exhibit extremely high reliability and improve operating characteristics by arranging TFTs having an optimum structure not only in the pixel portion but also in the drive circuit portion. In addition, it is possible to increase the crystallinity by adding a metal catalyst such as Ni in the crystallization step. Accordingly, the driving frequency of the signal line driver circuit can be 10 MHz or more.
[0318]
First, a TFT having a structure that reduces hot carrier injection so as not to decrease the operating speed as much as possible is used as an N-channel TFT of a CMOS circuit that forms a drive circuit portion. Note that the driving circuit here includes a shift register, a buffer, a level shifter, a latch in line sequential driving, a transmission gate in dot sequential driving, and the like.
[0319]
In this embodiment, the active layer of the N-channel TFT has an overlap LDD region (L) that overlaps the gate electrode with the source region (source), drain region (drain), and gate insulating film interposed therebetween. OV Region), an offset LDD region (L OFF Region) and a channel formation region.
[0320]
In addition, since the P-channel TFT of the CMOS circuit is hardly concerned about deterioration due to hot carrier injection, it is not particularly necessary to provide an LDD region. Of course, it is also possible to provide an LDD region as in the case of the N-channel TFT and take measures against hot carriers.
[0321]
In addition, when the driving circuit uses a CMOS circuit in which a current flows bidirectionally in the channel formation region, that is, a CMOS circuit in which the roles of the source region and the drain region are switched, an N-channel TFT that forms the CMOS circuit In this case, it is preferable to form the LDD region in such a manner that the channel formation region is sandwiched between both sides of the channel formation region. An example of this is a transmission gate used for dot sequential driving. In the case where a CMOS circuit that needs to keep off current as low as possible is used in the driver circuit, the N-channel TFT forming the CMOS circuit is L OV It is preferable to have a region. As such an example, there is a transmission gate used for dot sequential driving.
[0322]
In addition, when the state shown in FIG. 15B is actually completed, a protective film (laminate film, ultraviolet curable resin film, etc.) or a light-transmitting material having high hermeticity and less degassing so as not to be exposed to the outside air. It is preferable to package (enclose) with a sealing material. At that time, if the inside of the sealing material is made an inert atmosphere or a hygroscopic material (for example, barium oxide) is arranged inside, the reliability of the light emitting element is improved.
[0323]
In addition, when the airtightness is improved by processing such as packaging, a connector (flexible printed circuit: FPC) for connecting the terminal drawn from the element or circuit formed on the substrate and the external signal terminal is attached. Completed as a product. In this specification, such a state that can be shipped is referred to as a light emitting device.
[0324]
Further, according to the steps shown in this embodiment, the number of photomasks necessary for manufacturing a light-emitting device can be suppressed. As a result, the process can be shortened, and the manufacturing cost can be reduced and the yield can be improved.
[0325]
The manufacturing method of the light-emitting device of the present invention is not limited to the manufacturing method described in this embodiment. The light emitting device of the present invention can be manufactured using a known method.
[0326]
This embodiment can be implemented by freely combining with the first to third embodiments.
[0327]
(Example 5)
In this embodiment, a structure of a driver circuit (a signal line driver circuit and a scan line driver circuit) included in the light-emitting device of the present invention driven by an analog driving method will be described.
[0328]
FIG. 18A shows a block diagram of the signal line driver circuit 401 of this embodiment. Reference numeral 402 denotes a shift register, 403 denotes a buffer, 404 denotes a sampling circuit, and 405 denotes a current conversion circuit.
[0329]
A clock signal (CLK) and a start pulse signal (SP) are input to the shift register 402. When a clock signal (CLK) and a start pulse signal (SP) are input to the shift register 402, a timing signal is generated.
[0330]
The generated timing signal is amplified or buffer amplified in the buffer 403 and input to the
[0331]
FIG. 18B shows specific structures of the
[0332]
The
[0333]
In this embodiment, only one transistor is used for the
[0334]
The sampled analog video signal is input to a
[0335]
The signal current is input to a
[0336]
A reset signal (Res) is input to the
[0337]
When the
[0338]
Note that the signal line is desirably reset during the return period. However, if it is outside the period during which the image is displayed, it can be reset to a period other than the blanking period as necessary.
[0339]
Instead of the shift register, another circuit capable of selecting a signal line such as a decoder circuit may be used.
[0340]
Next, the configuration of the scanning line driving circuit will be described.
[0341]
FIG. 19 is a block diagram showing a configuration of the scanning line driving circuit 641. The scanning line driver circuit 641 includes a shift register 642 and a buffer 643, respectively. In some cases, a level shifter may be provided.
[0342]
In the scan line driver circuit 641, when the clock CLK and the start pulse signal SP are input to the shift register 642, a timing signal is generated. The generated timing signal is buffered and amplified in the buffer 643 and supplied to the corresponding scanning line.
[0343]
The gate of the transistor of the pixel for one line is connected to the scanning line. Since the transistors of the pixels for one line must be turned on all at once, a buffer 643 that can flow a large current is used.
[0344]
Instead of the shift register, another circuit that can select a scanning line such as a decoder circuit may be used.
[0345]
Note that the voltages of the first to third scanning lines may be controlled by a plurality of scanning line driving circuits respectively corresponding to the scanning lines, or the voltages of several scanning lines or all of the scanning lines may be set to 1. You may control by one scanning line drive circuit.
[0346]
The signal line driver circuit and the scan line driver circuit for driving the light-emitting device of the present invention are not limited to the structures shown in this embodiment. The configuration of the present embodiment can be implemented by freely combining the configurations shown in
[0347]
(Example 6)
In this embodiment, a structure of a signal line driver circuit included in a light emitting device driven by the digital driving method of the present invention will be described. Note that the structure shown in
[0348]
FIG. 20 is a block diagram illustrating the configuration of the signal line driver circuit 601. Reference numeral 602 denotes a shift register,
[0349]
A clock signal CLK and a start pulse signal SP are input to the shift register 602. A digital video signal (Digital Video Signals) is input to the
[0350]
FIG. 21 shows a more detailed configuration of the signal line driver circuit 601.
[0351]
When the clock signal CLK and the start pulse signal SP are input to the shift register 602 from a predetermined wiring, a timing signal is generated. The timing signal is input to each of the plurality of latches A (LATA_1 to LATA_x) included in the memory circuit A603. Note that at this time, the timing signal generated in the shift register 602 may be buffered and amplified by a buffer or the like and then input to the plurality of latches A (LATA_1 to LATA_x) included in the memory circuit A603.
[0352]
When a timing signal is input to the
[0353]
In this embodiment, when a digital video signal is taken into the memory circuit A603, the digital video signal is sequentially input to the plurality of latches A (LATA_1 to LATA_x) included in the memory circuit A603. It is not limited to. A plurality of stages of latches included in the
[0354]
The time until the digital video signal is completely written to the latches of all the stages of the
[0355]
When one line period ends, a latch signal (Latch Signal) is supplied to the plurality of latches B (LATB_1 to LATB_x) included in the memory circuit B604 through the
[0356]
After the digital video signal has been sent to the
[0357]
During the second line period, the digital video signal written and held in the
[0358]
The constant
[0359]
FIG. 22 shows an example of a specific configuration of the current setting circuit C1. The current setting circuits C2 to Cx have the same configuration.
[0360]
The current setting circuit C1 includes a constant
[0361]
Switching of SW1 to SW4 is controlled by a digital video signal output from LATB_1 included in the memory circuit B604. The digital video signal input to SW1 and SW3 and the digital video signal input to SW2 and SW4 are inverted by Inb1 and Inb2. Therefore, SW2 and SW4 are off when SW1 and SW3 are on, and SW2 and SW4 are on when SW1 and SW3 are off.
[0362]
When SW1 and SW3 are ON, a current Id having a predetermined value other than 0 is input from the constant
[0363]
Conversely, when SW2 and SW4 are on, the current Id from the constant
[0364]
Referring to FIG. 21 again, the above operation is simultaneously performed in all the current setting circuits (C1 to Cx) included in constant
[0365]
The drive circuit used in the present invention is not limited to the configuration shown in this embodiment. Furthermore, the constant current circuit shown in this embodiment is not limited to the configuration shown in FIG. The constant current circuit used in the present invention can select any one of the binary values that can be taken by the signal current Ic by a digital video signal, and can cause any signal current having the selected value to flow through the signal line. You may have a structure.
[0366]
Instead of the shift register, another circuit capable of selecting a signal line such as a decoder circuit may be used.
[0367]
The structure of a present Example can be implemented in combination freely with Examples 1-4.
[0368]
(Example 7)
In the present invention, by using an organic light emitting material that can utilize phosphorescence from triplet excitons for light emission, the external light emission quantum efficiency can be dramatically improved. This makes it possible to reduce the power consumption, extend the life, and reduce the weight of the light emitting element.
[0369]
Here, a report of using triplet excitons to improve the external emission quantum efficiency is shown.
(T. Tsutsui, C. Adachi, S. Saito, Photochemical Processes in Organized Molecular Systems, ed. K. Honda, (Elsevier Sci. Pub., Tokyo, 1991) p.437.)
[0370]
The molecular formula of the organic light-emitting material (coumarin dye) reported by the above paper is shown below.
[0371]
[Chemical 1]
[0372]
(MABaldo, DFO'Brien, Y.You, A.Shoustikov, S.Sibley, METhompson, SRForrest, Nature 395 (1998) p.151.)
[0373]
The molecular formula of the organic light-emitting material (Pt complex) reported by the above paper is shown below.
[0374]
[Chemical 2]
[0375]
(MABaldo, S. Lamansky, PEBurrrows, METhompson, SRForrest, Appl.Phys.Lett., 75 (1999) p.4.) (T.Tsutsui, M.-J.Yang, M.Yahiro, K.Nakamura, T Watanabe, T.tsuji, Y.Fukuda, T.Wakimoto, S.Mayaguchi, Jpn.Appl.Phys., 38 (12B) (1999) L1502.)
[0376]
The molecular formula of the organic light-emitting material (Ir complex) reported by the above paper is shown below.
[0377]
[Chemical 3]
[0378]
As described above, if phosphorescence emission from triplet excitons can be used, in principle, it is possible to realize an external emission quantum efficiency that is 3 to 4 times higher than that in the case of using fluorescence emission from singlet excitons.
[0379]
In addition, the structure of a present Example can be implemented in combination freely with any structure of Example 1- Example 6. FIG.
[0380]
(Example 8)
In this example, an example in which a light-emitting device is manufactured using the present invention will be described with reference to FIGS.
[0381]
23 is a top view of a light-emitting device formed by sealing an element substrate over which a transistor is formed with a sealing material, and FIG. 23B is a cross-sectional view taken along line AA ′ in FIG. FIG. 23C is a cross-sectional view taken along the line BB ′ of FIG.
[0382]
A
[0383]
The
[0384]
In this embodiment, a p-channel TFT or an n-channel TFT manufactured by a known method is used for the driving
[0385]
An interlayer insulating film (planarization film) 4301 is formed over the driving
[0386]
An insulating
[0387]
As a method for forming the organic
[0388]
On the organic
[0389]
As described above, the
[0390]
[0390]
As the sealing
[0392]
However, when the light emission direction from the light emitting element is directed toward the cover material, the cover material must be transparent. In that case, a transparent material such as a glass plate, a plastic plate, a polyester film or an acrylic film is used.
[0393]
As the
[0394]
In order to expose the
[0395]
As shown in FIG. 23C, the
[0396]
The anisotropic
[0397]
The configuration of the present embodiment can be implemented by freely combining the configurations shown in
[0398]
Example 9
Organic light-emitting materials used for light-emitting elements are broadly classified into low molecular weight and high molecular weight materials. The light emitting device of the present invention can be used with either a low molecular weight organic light emitting material or a high molecular weight organic light emitting material.
[0399]
The low molecular weight organic light emitting material is formed by a vapor deposition method. Therefore, it is easy to take a laminated structure, and it is easy to increase the efficiency by laminating films having different functions such as a hole transport layer and an electron transport layer.
[0400]
Low molecular weight organic light-emitting materials include aluminum complex Alq with quinolinol as a ligand. Three And triphenylamine derivative (TPD).
[0401]
On the other hand, a high molecular organic light emitting material has higher physical strength and higher device durability than a low molecular material. In addition, since the film can be formed by coating, the device can be manufactured relatively easily.
[0402]
The structure of a light emitting element using a high molecular weight organic light emitting material is basically the same as that when a low molecular weight organic light emitting material is used, and is a cathode / organic light emitting layer / anode. However, when forming an organic light emitting layer using a high molecular weight organic light emitting material, it is difficult to form a laminated structure as in the case of using a low molecular weight organic light emitting material. The two-layer structure is famous. Specifically, the structure is cathode / light-emitting layer / hole transport layer / anode. In the case of a light emitting element using a polymer organic light emitting material, Ca can also be used as a cathode material.
[0403]
Note that since the color of light emitted from the element is determined by the material for forming the light-emitting layer, a light-emitting element exhibiting desired light emission can be formed by selecting them. Typical examples of the polymer organic light emitting material that can be used for forming the light emitting layer include polyparaphenylene vinylene, polyparaphenylene, polythiophene, and polyfluorene.
[0404]
The polyparaphenylene vinylene system includes derivatives of poly (paraphenylene vinylene) [PPV], poly (2,5-dialkoxy-1,4-phenylene vinylene) [RO-PPV], poly (2- (2′- Ethyl-hexoxy) -5-methoxy-1,4-phenylenevinylene) [MEH-PPV], poly (2- (dialkoxyphenyl) -1,4-phenylenevinylene) [ROPh-PPV] and the like.
[0405]
The polyparaphenylene series includes derivatives of polyparaphenylene [PPP], poly (2,5-dialkoxy-1,4-phenylene) [RO-PPP], poly (2,5-dihexoxy-1,4-phenylene). ) And the like.
[0406]
The polythiophene series includes polythiophene [PT] derivatives, poly (3-alkylthiophene) [PAT], poly (3-hexylthiophene) [PHT], poly (3-cyclohexylthiophene) [PCHT], poly (3-cyclohexyl). -4-methylthiophene) [PCHMT], poly (3,4-dicyclohexylthiophene) [PDCHT], poly [3- (4-octylphenyl) -thiophene] [POPT], poly [3- (4-octylphenyl) -2,2 bithiophene] [PTOPT] and the like.
[0407]
Examples of the polyfluorene series include polyfluorene [PF] derivatives, poly (9,9-dialkylfluorene) [PDAF], poly (9,9-dioctylfluorene) [PDOF], and the like.
[0408]
Note that when a hole-transporting polymer organic light-emitting material is sandwiched between the anode and the light-emitting polymer organic light-emitting material, hole injection from the anode can be improved. In general, an acceptor material dissolved in water is applied by spin coating or the like. In addition, since it is insoluble in an organic solvent, it can be stacked with the above-described light-emitting organic light-emitting material.
[0409]
Examples of the hole-transporting polymer organic light emitting material include a mixture of PEDOT and camphor sulfonic acid (CSA) as an acceptor material, a mixture of polyaniline [PANI] and polystyrene sulfonic acid [PSS] as an acceptor material, and the like. It is done.
[0410]
In addition, the structure of a present Example can be implemented in combination freely with any structure of Example 1- Example 8. FIG.
[0411]
(Example 10)
Since a light-emitting device using a light-emitting element is a self-luminous type, it has excellent visibility in a bright place and a wide viewing angle compared to a liquid crystal display. Therefore, it can be used for display portions of various electronic devices.
[0412]
As an electronic device using the light emitting device of the present invention, a video camera, a digital camera, a goggle type display (head mounted display), a navigation system, a sound reproduction device (car audio, audio component, etc.), a notebook type personal computer, a game device, Play back a recording medium such as a portable information terminal (mobile computer, mobile phone, portable game machine, electronic book, etc.) or recording medium (specifically, Digital Versatile Disc (DVD)) A device having a display capable of displaying). In particular, it is desirable to use a light-emitting device for a portable information terminal that often has an opportunity to see a screen from an oblique direction because the wide viewing angle is important. Specific examples of these electronic devices are shown in FIGS.
[0413]
FIG. 24A illustrates a light-emitting element display device including a
[0414]
FIG. 24B shows a digital still camera, which includes a
[0415]
FIG. 24C shows a laptop personal computer, which includes a
[0416]
FIG. 24D illustrates a mobile computer, which includes a
[0417]
FIG. 24E illustrates a portable image reproducing device (specifically, a DVD reproducing device) provided with a recording medium, which includes a
[0418]
FIG. 24F illustrates a goggle type display (head mounted display), which includes a
[0419]
FIG. 24G illustrates a video camera, which includes a main body 2601, a
[0420]
Here, FIG. 24H shows a cellular phone, which includes a
[0421]
If the light emission luminance of the organic light emitting material is increased in the future, the light including the output image information can be enlarged and projected by a lens or the like and used in a front type or rear type projector.
[0422]
In addition, the electronic devices often display information distributed through electronic communication lines such as the Internet and CATV (cable television), and in particular, opportunities to display moving image information are increasing. Since the organic light emitting material has a very high response speed, the light emitting device is preferable for displaying moving images.
[0423]
In addition, since the light emitting device consumes power in the light emitting portion, it is desirable to display information so that the light emitting portion is minimized. Therefore, when a light emitting device is used for a display unit mainly including character information, such as a portable information terminal, particularly a mobile phone or a sound reproduction device, it is driven so that character information is formed by the light emitting part with the non-light emitting part as the background It is desirable to do.
[0424]
As described above, the applicable range of the present invention is so wide that it can be used for electronic devices in various fields. In addition, the electronic device of this embodiment may use the light emitting device having any configuration shown in
[0425]
(Example 11)
In this embodiment, a structure of the
[0426]
FIG. 28 shows a detailed configuration of the
[0427]
The
[0428]
The gate of the transistor Tr3 is connected to the first scanning line Gj. One of the source and the drain of the transistor Tr3 is connected to the signal line Si, and the other is connected to the drain of the transistor Tr1.
[0429]
The gate of the transistor Tr4 is connected to the second scanning line Pj. One of the source and the drain of the transistor Tr4 is connected to the drain of the transistor Tr1, and the other is connected to the gates of the transistors Tr1 and Tr2.
[0430]
The gate of the transistor Tr6 is connected to the gates of the transistors Tr1 and Tr2. One of the source and drain of the transistor Tr6 is connected to the drain of the transistor Tr1, and the other is connected to the source or drain of the transistor Tr5.
[0431]
The gate of the transistor Tr5 is connected to the third scanning line Rj. One of the source and drain of the transistor Tr5 is connected to the drain of the transistor Tr2, and the other is connected to the source or drain of the transistor Tr6.
[0432]
The gates of the transistors Tr1, Tr2 and Tr6 are connected to each other. The sources of the transistors Tr1 and Tr2 are both connected to the power supply line Vi. The drain of the transistor Tr2 is connected to the pixel electrode of the
[0433]
One of the two electrodes of the
[0434]
The voltage (power supply voltage) of the power supply line Vi is kept at a constant height. The voltage of the counter electrode is also maintained at a constant height.
[0435]
Note that the transistors Tr1, Tr2, and Tr6 may be either n-channel transistors or p-channel transistors. However, the transistors Tr1, Tr2, and Tr6 have the same polarity. Note that in the case where the anode is used as the pixel electrode and the cathode is used as the counter electrode, the transistors Tr1 and Tr2 are preferably p-channel transistors. Conversely, when the anode is used as the counter electrode and the cathode is used as the pixel electrode, the transistors Tr1 and Tr2 are preferably n-channel transistors.
[0436]
The transistors Tr3, Tr4, and Tr5 may be either n-channel transistors or p-channel transistors.
[0437]
Next, the operation of the light emitting device of this example will be described. The operation of the light-emitting device having the pixel shown in FIG. 28 can be described by being divided into the writing period Ta and the display period Td, as in the case of the pixel shown in FIG.
[0438]
For the voltage applied to the first to third scan lines, the timing chart shown in FIG. 4 can be referred to. FIG. 29 is a diagram simply showing the connection between the transistor Tr1 and the transistor Tr2 in the writing period Ta and the display period Td of the pixel shown in FIG.
[0439]
When the writing period Ta is started, the first scanning line G and the second scanning line P are selected. Accordingly, the transistor Tr3 and the transistor Tr4 are turned on. Since the third scanning line R is not selected, the transistor Tr5 is turned off.
[0440]
A signal current Ic corresponding to the video signal flows between the signal lines S1 to Sx and the power supply lines V1 to Vx based on the video signal input to the signal line driver circuit 102.
[0441]
FIG. 29A is a schematic diagram of the
[0442]
Since the transistor Tr3 is in the on state, when the signal current Ic corresponding to the video signal flows through the signal line Si, the signal current Ic flows between the drain and the source of the transistor Tr1. At this time, the transistor Tr1 operates in the saturation region because the gate and the drain are connected, and
[0443]
The gate of the transistor Tr2 is connected to the gate of the transistor Tr1. The source of the transistor Tr2 is connected to the source of the transistor Tr1. Therefore, the gate voltage of the transistor Tr1 becomes the gate voltage of the transistor Tr2 as it is. Therefore, the drain current of the transistor Tr2 is proportional to the drain current of the transistor Tr1. In particular, μC 0 W / L and V TH Are equal to each other, the drain currents of the transistors Tr1 and Tr2 are equal to each other, and I 2 = Ic.
[0444]
Then, the drain current I of the transistor Tr2 2 Flows to the
[0445]
When the writing period Ta ends, the selection of the first scanning line G and the second scanning line P ends. At this time, it is preferable that the selection of the second scanning line P is completed before the first scanning line G. This is because if the transistor Tr3 is turned off first, the charge in the
[0446]
When the writing period Ta ends, the display period Td starts next. When the display period Td is started, the third scanning line R is selected and the transistor Tr5 is turned on. Since the first scanning line G and the second scanning line P are not selected, the transistors Tr3 and Tr4 are turned off.
[0447]
FIG. 29B shows a schematic diagram of a pixel in the display period Td. The transistors Tr3 and Tr4 are in an off state. The sources of the transistors Tr1 and Tr2 are connected to the power supply line Vi, and a constant voltage (power supply voltage) is applied.
[0448]
On the other hand, in the transistors Tr1 and Tr2, V V determined in the writing period Ta GS Is held as it is. Further, the gate of the transistor Tr6 is connected to the gates of the transistors Tr1 and Tr2. Therefore, the drain current of the transistor Tr1 and the drain current of the transistor Tr6 are kept the same. From
[0449]
Assuming that the gate voltage, mobility, gate capacitance per unit area, threshold value, and channel width of the transistors Tr1 and Tr6 are equal, the following equation 2 is derived from the
[0450]
[Formula 2]
I Three = I 1 × L1 / (L1 + L6)
[0451]
On the other hand, the drain current I of the transistor Tr2 2 The value of is maintained at a magnitude corresponding to the signal current Ic.
[0452]
Since the transistor Tr5 is on, the drain current I of the transistors Tr1 and Tr6 Three And the drain current I of the transistor Tr2 2 Both flow to the
[0453]
Note that since the light-emitting
[0454]
In the pixel of the present invention, the current flowing through the light emitting element during the display period is the drain current I. 2 And drain current I Three Is the sum of Therefore, the current flowing through the light emitting element is the drain current I 2 Not only depend on. For this reason, the characteristics of the transistor Tr1 and the transistor Tr2 are shifted, and the drain current I of the transistor Tr2 2 Even if the ratio of the signal current Ic differs between the pixels, the value of the current flowing through the light emitting element can be prevented from shifting between the pixels, and variations in luminance can be prevented from being visually recognized.
[0455]
In the pixel of the present invention, the drain current of the transistor Tr1 does not flow to the light emitting element during the writing period Ta. Therefore, the time from when the gate voltage starts to change due to the current supplied to the pixel by the signal line driver circuit and the drain current of the transistor Tr1 flowing does not depend on the capacitance of the light emitting element. Therefore, compared with the conventional pixel, the voltage converted from the supplied current is stabilized quickly, so that the time for writing the current can be shortened and the afterimage can be prevented from being visually recognized in the moving image display. .
[0456]
Further, as in the prior art, it also has the advantages of a current input type light emitting device. In other words, even when the TFT characteristics vary from pixel to pixel, it is possible to prevent variations in luminance of the light emitting elements between the pixels as compared with the voltage input type light emitting device. Further, compared with the case where the
[0457]
Further, in the pixel of this embodiment, the transistor Tr1 in the display period is larger than the drain current of the transistor Tr1 in the writing period, as compared with the pixels shown in FIGS. 3, 5, 7, 9, 10, and 11. Since the drain current is small, the ratio of the current flowing through the light emitting element to the signal current Ic is small. Therefore, since the signal current Ic can be further increased, it is not easily affected by noise.
[0458]
In this embodiment, one of the source and drain of the transistor Tr4 is connected to the drain of the transistor Tr1, and the other is connected to the gate of the transistor Tr1 and the gate of the transistor Tr2. However, this example is not limited to this configuration. In the pixel of the present invention, the transistor Tr4 is connected to another element or wiring so that the gate and drain of the transistor Tr1 can be connected in the writing period Ta and the gate and drain of the transistor Tr1 can be disconnected in the display period. It ’s fine.
[0459]
In this embodiment, one of the source and drain of the transistor Tr5 is connected to the drain of Tr1, and the other is connected to the source or drain of Tr6. However, this example is not limited to this configuration. In the pixel of the present invention, the transistor Tr5 is connected to another element or wiring so that the drain of the transistor Tr1 and the pixel electrode can be disconnected in the writing period Ta and the drain of the transistor Tr2 and the pixel electrode can be connected in the display period. It only has to be connected. For example, one of the source and drain of the transistor Tr5 may be connected to the drain of Tr1, and the other to the source or drain of Tr6.
[0460]
That is, Tr3, Tr4, and Tr5 may be connected as shown in FIG. 29A for Ta and as shown in FIG. 29B for Td. In addition, although Gj, Pj, and Rj have three separate wirings, they may be combined into one or two.
[0461]
That is, all the current flowing through Tr1 in Ta need only be controlled by the current source. In Td, the current flowing through Tr1 and Tr2 may flow through the light emitting element.
[0462]
In addition, the structure of a present Example can be implemented in combination freely with any structure of Example 4-Example 10. FIG.
[0463]
(Example 12)
In this embodiment, a structure of the
[0464]
FIG. 30 shows a detailed configuration of the
[0465]
The
[0466]
The gate of the transistor Tr3 is connected to the first scanning line Gj. One of the source and the drain of the transistor Tr3 is connected to the signal line Si, and the other is connected to the drain of the transistor Tr1.
[0467]
The gate of the transistor Tr4 is connected to the second scanning line Pj. One of the source and the drain of the transistor Tr4 is connected to the drain of the transistor Tr1, and the other is connected to the gates of the transistors Tr1 and Tr2.
[0468]
The gate of the transistor Tr5 is connected to the third scanning line Rj. One of the source and the drain of the transistor Tr5 is connected to the drain of the transistor Tr2 and the power supply line Vi, and the other is connected to the drain of the transistor Tr1.
[0469]
The gates of the transistor Tr1 and the transistor Tr2 are connected to each other. The sources of the transistors Tr1 and Tr2 are both connected to the pixel electrode of the
[0470]
One of the two electrodes of the
[0471]
The voltage (power supply voltage) of the power supply line Vi is kept at a constant height. The voltage of the counter electrode is also maintained at a constant height.
[0472]
Note that the transistors Tr1 and Tr2 may be either n-channel transistors or p-channel transistors. However, the transistors Tr1 and Tr2 have the same polarity. Note that in the case where the anode is used as the pixel electrode and the cathode is used as the counter electrode, the transistors Tr1 and Tr2 are preferably n-channel transistors. Conversely, when the anode is used as the counter electrode and the cathode is used as the pixel electrode, the transistors Tr1 and Tr2 are preferably p-channel transistors.
[0473]
The transistors Tr3, Tr4, and Tr5 may be either n-channel transistors or p-channel transistors.
[0474]
The operation of the light-emitting device having the pixel shown in FIG. 30 can be described by being divided into the writing period Ta and the display period Td, as in the case of the pixel shown in FIG. For the voltage applied to the first to third scan lines, the timing chart shown in FIG. 4 can be referred to. FIG. 31 is a diagram simply showing the connection between the transistor Tr1 and the transistor Tr2 in the writing period Ta and the display period Td of the pixel shown in FIG.
[0475]
When the writing period Ta is started, the first scanning line G and the second scanning line P are selected. Accordingly, the transistor Tr3 and the transistor Tr4 are turned on. Since the third scanning line R is not selected, the transistor Tr5 is turned off.
[0476]
A signal current Ic corresponding to the video signal flows between the signal lines S1 to Sx and the power supply lines V1 to Vx based on the video signal input to the signal line driver circuit 102.
[0477]
FIG. 31A is a schematic diagram of the
[0478]
Since the transistor Tr3 is in the on state, when the signal current Ic corresponding to the video signal flows through the signal line Si, the signal current Ic flows between the drain and the source of the transistor Tr1. At this time, the transistor Tr1 operates in the saturation region because the gate and the drain are connected, and
[0479]
The gate of the transistor Tr2 is connected to the gate of the transistor Tr1. The source of the transistor Tr2 is connected to the source of the transistor Tr1. Therefore, the gate voltage of the transistor Tr1 becomes the gate voltage of the transistor Tr2 as it is. Therefore, the drain current of the transistor Tr2 is proportional to the drain current of the transistor Tr1. In particular, μC 0 W / L and V TH Are equal to each other, the drain currents of the transistors Tr1 and Tr2 are equal to each other, and I 2 = Ic.
[0480]
Then, the drain current I of the transistor Tr2 2 Flows to the
[0481]
When the writing period Ta ends, the selection of the first scanning line G and the second scanning line P ends. At this time, it is preferable that the selection of the second scanning line P is completed before the first scanning line G. This is because if the transistor Tr3 is turned off first, the charge of the
[0482]
When the writing period Ta ends, the display period Td starts next. When the display period Td is started, the third scanning line R is selected and the transistor Tr5 is turned on. Since the first scanning line G and the second scanning line P are not selected, the transistors Tr3 and Tr4 are turned off.
[0483]
FIG. 31B shows a schematic diagram of a pixel in the display period Td. The transistors Tr3 and Tr4 are in an off state. The sources of the transistors Tr1 and Tr2 are connected to the pixel electrode of the
[0484]
On the other hand, in the transistors Tr1 and Tr2, V V determined in the writing period Ta GS Is held as it is. The gate of the transistor Tr2 is connected to the gate of the transistor Tr1. The source of the transistor Tr2 is connected to the source of the transistor Tr1. Therefore, the gate voltage of the transistor Tr1 becomes the gate voltage of the transistor Tr2 as it is. Furthermore, since the drain of the transistor Tr1 and the drain of the transistor Tr2 are connected to the power supply line Vi, the drain current I of the transistor Tr2 2 Is the drain current I of the transistor Tr1 1 The size is proportional to. In particular, μC 0 W / L and V TH Are equal to each other, the drain currents of the transistors Tr1 and Tr2 are equal to each other, and I 2 = I 1 = Ic.
[0485]
Since the transistor Tr5 is on, the drain current I of the transistor Tr1 1 And the drain current I of the transistor Tr2 2 Both flow in the
[0486]
When the display period Td starts in the pixels on the first line, the display period Td starts next on the pixels in the second line. Then, like the pixels on the first line, the third scanning line R2 is selected, and the transistors Tr5 and Tr6 are turned on. Since the first scanning line G2 and the second scanning line P2 are not selected, the transistors Tr3 and Tr4 are turned off. Therefore, drain current I 1 And drain current I 2 The
[0487]
When the display period Td is started in the pixels on the second line, the display period Td is started in order from the pixels on the third line to the pixels on the y line, and the above-described operation is repeated.
[0488]
When the writing period Ta and the display period Td end, one frame period ends. One image is displayed in one frame period. Then, the next frame period is started, the writing period Ta is started again, and the above-described operation is repeated.
[0489]
Note that since the light-emitting
[0490]
Note that since the light-emitting
[0491]
In the pixel of the present invention, the current flowing through the light emitting element during the display period is the drain current I. 1 And drain current I 2 Is the sum of Therefore, the current flowing through the light emitting element is the drain current I 2 Not only depend on. For this reason, the characteristics of the transistor Tr1 and the transistor Tr2 are shifted, and the drain current I of the transistor Tr2 2 Even if the ratio of the signal current Ic differs between the pixels, the value of the current flowing through the light emitting element can be prevented from shifting between the pixels, and variations in luminance can be prevented from being visually recognized.
[0492]
In the pixel of the present invention, the drain current of the transistor Tr1 does not flow to the light emitting element during the writing period Ta. Therefore, the time from when the gate voltage starts to change due to the current supplied to the pixel by the signal line driver circuit and the drain current of the transistor Tr1 flowing does not depend on the capacitance of the light emitting element. Therefore, compared with the conventional pixel, the voltage converted from the supplied current is stabilized quickly, so that the time for writing the current can be shortened and the afterimage can be prevented from being visually recognized in the moving image display. .
[0493]
Further, as in the prior art, it also has the advantages of a current input type light emitting device. In other words, even when the TFT characteristics vary from pixel to pixel, it is possible to prevent variations in luminance of the light emitting elements between the pixels as compared with the voltage input type light emitting device. Further, compared with the case where the
[0494]
In this embodiment, one of the source and drain of the transistor Tr4 is connected to the drain of the transistor Tr1, and the other is connected to the gate of the transistor Tr1 and the gate of the transistor Tr2. However, this example is not limited to this configuration. In the pixel of the present invention, the transistor Tr4 is connected to another element or wiring so that the gate and drain of the transistor Tr1 can be connected in the writing period Ta and the gate and drain of the transistor Tr1 can be disconnected in the display period. It ’s fine.
[0495]
In this embodiment, one of the source and drain of the transistor Tr5 is connected to the drain of Tr2, and the other is connected to the source or drain of Tr3. However, this example is not limited to this configuration.
[0496]
That is, Tr3, Tr4, and Tr5 may be connected as shown in FIG. 31A for Ta and as shown in FIG. 31B for Td. In addition, although Gj, Pj, and Rj have three separate wirings, they may be combined into one or two.
[0497]
That is, all the current flowing through Tr1 in Ta need only be controlled by the current source. In Td, the current flowing through Tr1 and Tr2 may flow through the light emitting element.
[0498]
In addition, the structure of a present Example can be implemented in combination freely with any structure of Example 4-11.
[0499]
(Example 13)
In this embodiment, a structure of the
[0500]
FIG. 32 shows a detailed configuration of the
[0501]
The
[0502]
The gate of the transistor Tr3 is connected to the first scanning line Gj. One of the source and the drain of the transistor Tr3 is connected to the signal line Si, and the other is connected to the drain of the transistor Tr1.
[0503]
The gate of the transistor Tr4 is connected to the second scanning line Pj. One of the source and the drain of the transistor Tr4 is connected to the drain of the transistor Tr1, and the other is connected to the gates of the transistors Tr1 and Tr2.
[0504]
The gate of the transistor Tr5 is connected to the third scanning line Rj. One of the source and drain of the transistor Tr5 is connected to the drain of the transistor Tr2 and the power supply line Vi, and the other is connected to the source or drain of the transistor Tr6.
[0505]
The gate of the transistor Tr6 is connected to the gates of the transistors Tr1 and Tr2. One of the source and drain of the transistor Tr6 is connected to the drain of the transistor Tr1, and the other is connected to the source or drain of the transistor Tr5.
[0506]
The gates of the transistor Tr1 and the transistor Tr2 are connected to each other. The sources of the transistors Tr1 and Tr2 are both connected to the pixel electrode of the
[0507]
One of the two electrodes of the
[0508]
The voltage (power supply voltage) of the power supply line Vi is kept at a constant height. The voltage of the counter electrode is also maintained at a constant height.
[0509]
Note that the transistors Tr1 and Tr2 may be either n-channel transistors or p-channel transistors. However, the transistors Tr1 and Tr2 have the same polarity. Note that in the case where the anode is used as the pixel electrode and the cathode is used as the counter electrode, the transistors Tr1 and Tr2 are preferably n-channel transistors. Conversely, when the anode is used as the counter electrode and the cathode is used as the pixel electrode, the transistors Tr1 and Tr2 are preferably p-channel transistors.
[0510]
The transistors Tr3, Tr4, Tr5, Tr6 may be either n-channel transistors or p-channel transistors.
[0511]
The operation of the light-emitting device having the pixel shown in FIG. 32 can be described by being divided into the writing period Ta and the display period Td, as in the case of the pixel shown in FIG. For the voltage applied to the first to third scan lines, the timing chart shown in FIG. 4 can be referred to. FIG. 33 is a diagram simply showing the connection between the transistor Tr1 and the transistor Tr2 in the writing period Ta and the display period Td of the pixel shown in FIG.
[0512]
When the writing period Ta is started, the first scanning line G and the second scanning line P are selected. Accordingly, the transistor Tr3 and the transistor Tr4 are turned on. Since the third scanning line R is not selected, the transistor Tr5 is turned off.
[0513]
A signal current Ic corresponding to the video signal flows between the signal lines S1 to Sx and the power supply lines V1 to Vx based on the video signal input to the signal line driver circuit 102.
[0514]
FIG. 33A shows a schematic diagram of the
[0515]
Since the transistor Tr3 is in the on state, when the signal current Ic corresponding to the video signal flows through the signal line Si, the signal current Ic flows between the drain and the source of the transistor Tr1. At this time, the transistor Tr1 operates in the saturation region because the gate and the drain are connected, and
[0516]
The gate of the transistor Tr2 is connected to the gate of the transistor Tr1. The source of the transistor Tr2 is connected to the source of the transistor Tr1. Therefore, the gate voltage of the transistor Tr1 becomes the gate voltage of the transistor Tr2 as it is. Therefore, the drain current of the transistor Tr2 is proportional to the drain current of the transistor Tr1. In particular, μC 0 W / L and V TH Are equal to each other, the drain currents of the transistors Tr1 and Tr2 are equal to each other, and I 2 = Ic.
[0517]
Then, the drain current I of the transistor Tr2 2 Flows to the
[0518]
When the writing period Ta ends, the selection of the first scanning line G and the second scanning line P ends. At this time, it is preferable that the selection of the second scanning line P is completed before the first scanning line G. This is because if the transistor Tr3 is turned off first, the charge of the
[0519]
When the writing period Ta ends, the display period Td starts next. When the display period Td is started, the third scanning line R is selected and the transistor Tr5 is turned on. Since the first scanning line G and the second scanning line P are not selected, the transistors Tr3 and Tr4 are turned off.
[0520]
FIG. 33B is a schematic diagram of a pixel in the display period Td. The transistors Tr3 and Tr4 are in an off state. The sources of the transistors Tr1 and Tr2 are connected to the pixel electrode of the
[0521]
On the other hand, in the transistors Tr1 and Tr2, V V determined in the writing period Ta GS Is held as it is. Further, the gate of the transistor Tr6 is connected to the gates of the transistors Tr1 and Tr2. Therefore, the drain current of the transistor Tr1 and the drain current of the transistor Tr6 are kept the same. From
[0522]
As described above, assuming that the gate voltages, the mobility, the gate capacitance per unit area, the threshold value, and the channel width of the transistors Tr1 and Tr6 are equal, Expression 2 is derived from
[0523]
On the other hand, the drain current I of the transistor Tr2 2 The value of is maintained at a magnitude corresponding to the signal current Ic.
[0524]
Since the transistor Tr5 is on, the drain current I of the transistors Tr1 and Tr6 Three And the drain current I of the transistor Tr2 2 Both flow to the
[0525]
When the display period Td starts in the pixels on the first line, the display period Td starts next on the pixels in the second line. Then, like the pixels on the first line, the third scanning line R2 is selected, and the transistors Tr5 and Tr6 are turned on. Since the first scanning line G2 and the second scanning line P2 are not selected, the transistors Tr3 and Tr4 are turned off. Therefore, drain current I 2 And drain current I Three The
[0526]
When the display period Td is started in the pixels on the second line, the display period Td is started in order from the pixels on the third line to the pixels on the y line, and the above-described operation is repeated.
[0527]
When the writing period Ta and the display period Td end, one frame period ends. One image is displayed in one frame period. Then, the next frame period is started, the writing period Ta is started again, and the above-described operation is repeated.
[0528]
Note that since the light-emitting
[0529]
In the pixel of the present invention, the current flowing through the light emitting element during the display period is the drain current I. 1 And drain current I 2 Is the sum of Therefore, the current flowing through the light emitting element is the drain current I 2 Not only depend on. For this reason, the characteristics of the transistor Tr1 and the transistor Tr2 are shifted, and the drain current I of the transistor Tr2 2 Even if the ratio of the signal current Ic differs between the pixels, the value of the current flowing through the light emitting element can be prevented from shifting between the pixels, and variations in luminance can be prevented from being visually recognized.
[0530]
In the pixel of the present invention, the drain current of the transistor Tr1 does not flow to the light emitting element during the writing period Ta. Therefore, the time from when the gate voltage starts to change due to the current supplied to the pixel by the signal line driver circuit and the drain current of the transistor Tr1 flowing does not depend on the capacitance of the light emitting element. Therefore, compared with the conventional pixel, the voltage converted from the supplied current is stabilized quickly, so that the time for writing the current can be shortened and the afterimage can be prevented from being visually recognized in the moving image display. .
[0531]
Further, as in the prior art, it also has the advantages of a current input type light emitting device. In other words, even when the TFT characteristics vary from pixel to pixel, it is possible to prevent variations in luminance of the light emitting elements between the pixels as compared with the voltage input type light emitting device. Further, compared with the case where the
[0532]
Further, in the pixel of this example, the drain current of the transistor Tr1 in the display period is larger than the drain current of the transistor Tr1 in the writing period as compared with the pixels shown in FIGS. 2, 5, 7, 9, 10, and 11. Since the drain current is small, the ratio of the current flowing through the light emitting element to the signal current Ic is small. Therefore, since the signal current Ic can be further increased, it is not easily affected by noise.
[0533]
In this embodiment, one of the source and drain of the transistor Tr4 is connected to the drain of the transistor Tr1, and the other is connected to the gate of the transistor Tr1 and the gate of the transistor Tr2. However, this example is not limited to this configuration. In the pixel of the present invention, the transistor Tr4 is connected to another element or wiring so that the gate and drain of the transistor Tr1 can be connected in the writing period Ta and the gate and drain of the transistor Tr1 can be disconnected in the display period. It ’s fine.
[0534]
In this embodiment, one of the source and drain of the transistor Tr5 is connected to the drain of Tr2, and the other is connected to the source or drain of Tr6. However, the present embodiment is not limited to this configuration. In the pixel of the present invention, the transistor Tr5 is connected to another element or wiring so that the drain of the transistor Tr2 and the pixel electrode can be disconnected in the writing period Ta and the drain of the transistor Tr2 and the power supply line Vi can be connected in the display period. As long as it is connected.
[0535]
That is, Tr3, Tr4, Tr5, and Tr6 may be connected as shown in FIG. 31A for Ta and as shown in FIG. 31B for Td. In addition, although Gj, Pj, and Rj have three separate wirings, they may be combined into one or two.
[0536]
That is, all the current flowing through Tr1 in Ta need only be controlled by the current source. In Td, the current flowing through Tr1 and Tr2 may flow through the light emitting element.
[0537]
In addition, the structure of a present Example can be implemented in combination freely with any structure of Example 4-12.
[0538]
(Example 14)
In this embodiment, a structure of the
[0539]
FIG. 34 shows a detailed configuration of the
[0540]
The
[0541]
The gate of the transistor Tr3 is connected to the first scanning line Gj. One of the source and the drain of the transistor Tr3 is connected to the signal line Si, and the other is connected to the source of the transistor Tr1.
[0542]
The gate of the transistor Tr4 is connected to the second scanning line Pj. One of the source and the drain of the transistor Tr4 is connected to the drain of the transistor Tr1, and the other is connected to the gates of the transistors Tr1 and Tr2.
[0543]
The gate of the transistor Tr5 is connected to the third scanning line Rj. One of the source and the drain of the transistor Tr5 is connected to the source of the transistor Tr2 and the pixel electrode of the
[0544]
The gates of the transistor Tr1 and the transistor Tr2 are connected to each other. The source of the transistor Tr2 is connected to the pixel electrode of the
[0545]
One of the two electrodes of the
[0546]
The voltage (power supply voltage) of the power supply line Vi is kept at a constant height. The voltage of the counter electrode is also maintained at a constant height.
[0547]
Note that the transistors Tr1 and Tr2 may be either n-channel transistors or p-channel transistors. However, the transistors Tr1 and Tr2 have the same polarity. Note that in the case where the anode is used as the pixel electrode and the cathode is used as the counter electrode, the transistors Tr1 and Tr2 are preferably n-channel transistors. Conversely, when the anode is used as the counter electrode and the cathode is used as the pixel electrode, the transistors Tr1 and Tr2 are preferably p-channel transistors.
[0548]
The transistors Tr3, Tr4, and Tr5 may be either n-channel transistors or p-channel transistors.
[0549]
The operation of the light-emitting device including the pixel illustrated in FIG. 34 can be described by being divided into the writing period Ta and the display period Td, as in the case of the pixel illustrated in FIG. For the voltage applied to the first to third scan lines, the timing chart shown in FIG. 4 can be referred to. FIG. 35 is a diagram simply showing the connection between the transistor Tr1 and the transistor Tr2 in the writing period Ta and the display period Td of the pixel shown in FIG.
[0550]
When the writing period Ta is started, the first scanning line G and the second scanning line P are selected. Accordingly, the transistor Tr3 and the transistor Tr4 are turned on. Since the third scanning line R is not selected, the transistor Tr5 is turned off.
[0551]
A signal current Ic corresponding to the video signal flows between the signal lines S1 to Sx and the power supply lines V1 to Vx based on the video signal input to the signal line driver circuit 102.
[0552]
FIG. 35A is a schematic diagram of the
[0553]
Since the transistor Tr3 is in the on state, when the signal current Ic corresponding to the video signal flows through the signal line Si, the signal current Ic flows between the drain and the source of the transistor Tr1. At this time, the transistor Tr1 operates in the saturation region because the gate and the drain are connected, and
[0554]
The gate of the transistor Tr2 is connected to the gate of the transistor Tr1.
[0555]
When the writing period Ta ends, the selection of the first scanning line G and the second scanning line P ends. At this time, it is preferable that the selection of the second scanning line P is completed before the first scanning line G. This is because if the transistor Tr3 is turned off first, the charge of the
[0556]
When the writing period Ta ends, the display period Td starts next. When the display period Td is started, the third scanning line R is selected and the transistor Tr5 is turned on. Since the first scanning line G and the second scanning line P are not selected, the transistors Tr3 and Tr4 are turned off.
[0557]
FIG. 35B is a schematic diagram of a pixel in the display period Td. The transistors Tr3 and Tr4 are in an off state. The sources of the transistors Tr1 and Tr2 are connected to the pixel electrode of the
[0558]
On the other hand, in the transistors Tr1 and Tr2, V V determined in the writing period Ta GS Is held as it is. The gate of the transistor Tr2 is connected to the gate of the transistor Tr1. The source of the transistor Tr2 is connected to the source of the transistor Tr1. Therefore, the gate voltage of the transistor Tr1 becomes the gate voltage of the transistor Tr2 as it is. Furthermore, since the drain of the transistor Tr1 and the drain of the transistor Tr2 are connected to the power supply line Vi, the drain current I of the transistor Tr2 2 Is the drain current I of the transistor Tr1 1 The size is proportional to. In particular, μC 0 W / L and V TH Are equal to each other, the drain currents of the transistors Tr1 and Tr2 are equal to each other, and I 2 = I 1 = Ic.
[0559]
Since the transistor Tr5 is on, the drain current I of the transistor Tr1 1 And the drain current I of the transistor Tr2 2 Both flow to the
[0560]
When the display period Td starts in the pixels on the first line, the display period Td starts next on the pixels in the second line. Then, like the pixels on the first line, the third scanning line R2 is selected, and the transistor Tr5 is turned on. Since the first scanning line G2 and the second scanning line P2 are not selected, the transistors Tr3 and Tr4 are turned off. Therefore, drain current I 1 And drain current I 2 The
[0561]
When the display period Td is started in the pixels on the second line, the display period Td is started in order from the pixels on the third line to the pixels on the y line, and the above-described operation is repeated.
[0562]
When the writing period Ta and the display period Td end, one frame period ends. One image is displayed in one frame period. Then, the next frame period is started, the writing period Ta is started again, and the above-described operation is repeated.
[0563]
Note that since the light-emitting
[0564]
In the pixel of the present invention, the current flowing through the light emitting element during the display period is the drain current I. 1 And drain current I 2 Is the sum of Therefore, the current flowing through the light emitting element is the drain current I 2 Not only depend on. For this reason, the characteristics of the transistor Tr1 and the transistor Tr2 are shifted, and the drain current I of the transistor Tr2 2 Even if the ratio of the signal current Ic differs between the pixels, the value of the current flowing through the light emitting element can be prevented from shifting between the pixels, and variations in luminance can be prevented from being visually recognized.
[0565]
In the pixel of the present invention, the drain current of the transistor Tr1 does not flow to the light emitting element during the writing period Ta. Therefore, the time from when the gate voltage starts to change due to the current supplied to the pixel by the signal line driver circuit and the drain current of the transistor Tr1 flowing does not depend on the capacitance of the light emitting element. Therefore, compared with the conventional pixel, the voltage converted from the supplied current is stabilized quickly, so that the time for writing the current can be shortened and the afterimage can be prevented from being visually recognized in the moving image display. .
[0566]
Further, as in the prior art, it also has the advantages of a current input type light emitting device. In other words, even when the TFT characteristics vary from pixel to pixel, it is possible to prevent variations in luminance of the light emitting elements between the pixels as compared with the voltage input type light emitting device. Further, compared with the case where the
[0567]
In this embodiment, one of the source and drain of the transistor Tr4 is connected to the drain of the transistor Tr1, and the other is connected to the gate of the transistor Tr1 and the gate of the transistor Tr2. However, this example is not limited to this configuration. In the pixel of the present invention, the transistor Tr4 is connected to another element or wiring so that the gate and drain of the transistor Tr1 can be connected in the writing period Ta and the gate and drain of the transistor Tr1 can be disconnected in the display period. It ’s fine.
[0568]
In this embodiment, one of the source and drain of the transistor Tr5 is connected to the source of Tr2, and the other is connected to the source of Tr1. However, this example is not limited to this configuration. In the pixel of the present invention, the transistor Tr5 is connected to another element or wiring so that the source of the transistor Tr1 and the pixel electrode can be disconnected in the writing period Ta and the source of the transistor Tr1 and the pixel electrode can be connected in the display period. It only has to be connected.
[0569]
That is, Tr3, Tr4, and Tr5 may be connected as shown in FIG. 35A for Ta and as shown in FIG. 35B for Td. In addition, although Gj, Pj, and Rj have three separate wirings, they may be combined into one or two.
[0570]
That is, all the current flowing through Tr1 in Ta need only be controlled by the current source. In Td, the current flowing through Tr1 and Tr2 may flow through the light emitting element.
[0571]
Further, the pixel electrode of the light emitting element may be connected to the source of Tr1 instead of being connected to the source of Tr2. However, in this case, it is necessary to prepare a separate transistor for controlling connection so that the source of Tr1 and the pixel electrode are separated in the writing period and are connected in the display period. The transistor for controlling the connection between the source of Tr1 and the pixel electrode may have a polarity different from that of Tr5, and the gates may be connected to each other.
[0572]
In addition, the structure of a present Example can be implemented in combination with any structure of Example 4-Example 13 freely.
[0573]
【The invention's effect】
In the pixel having the first structure of the present invention, the current flowing through the light emitting element during the display period is the drain current I. 1 And drain current I 2 Is the sum of Therefore, the current flowing through the light emitting element is the drain current I 2 Not only depend on. Therefore, the characteristics of the transistor Tr1 and the transistor Tr2 are shifted, and the drain current I of the transistor Tr1 1 Drain current I of the transistor Tr2 with respect to 2 Even if the ratio is different between pixels, the value of the current flowing through the light-emitting element can be prevented from being shifted between pixels, and variations in luminance can be prevented from being visually recognized.
[0574]
In the pixel having the second structure of the present invention, as in the pixel shown in FIG. 27A, the characteristic of either the first means or the second means is shifted, so that the two means The current I supplied from the drive unit to the light emitting element is lost due to the imbalance of characteristics. 2 May not be maintained at a desired value. However, by using the two converters A and B together, the converted voltage can be averaged, and the current I supplied from the driver to the light emitting element 2 Since the magnitude corresponds to the averaged voltage, the variation in the amount of current supplied to the light-emitting element due to the characteristic deviation is suppressed to about half that of the pixel shown in FIG. be able to. Therefore, variation in luminance between pixels can be suppressed. In addition, the current supplied to the pixel is the current I 2 Bigger than. Therefore, the time for writing current can be shortened.
[0575]
In the pixel of the present invention, the drain current of the transistor Tr1 does not flow to the light emitting element during the writing period Ta. Therefore, the time from when the gate voltage starts to change due to the current supplied to the pixel by the signal line driver circuit and the drain current of the transistor Tr1 flowing does not depend on the capacitance of the light emitting element. Therefore, compared with the conventional pixel, the voltage converted from the supplied current is stabilized quickly, so that the time for writing the current can be shortened and the afterimage can be prevented from being visually recognized in the moving image display. .
[0576]
Further, as in the prior art, it also has the advantages of a current input type light emitting device. In other words, even when the TFT characteristics vary from pixel to pixel, it is possible to prevent variations in luminance of the light emitting elements between the pixels as compared with the voltage input type light emitting device. Further, compared with the case where the
[Brief description of the drawings]
FIG. 1 is a block diagram of a current input type pixel of the present application.
FIG. 2 is a top block diagram of a light emitting device of the present invention.
FIG. 3 is a circuit diagram of a pixel of the light emitting device of the present invention.
FIG. 4 is a timing chart of signals input to scanning lines.
FIG. 5 is a schematic diagram of a pixel in driving.
FIG. 6 is a circuit diagram of a pixel of a light emitting device of the present invention.
FIG. 7 is a schematic diagram of a pixel in driving.
FIG. 8 is a circuit diagram of a pixel of the light emitting device of the present invention.
FIG. 9 is a schematic diagram of a pixel in driving.
FIG. 10 is a circuit diagram of a pixel of a light emitting device of the present invention.
FIG. 11 is a circuit diagram of a pixel of a light emitting device of the present invention.
FIG. 12 is a circuit diagram of a pixel of a light emitting device of the present invention.
13A to 13C illustrate a method for manufacturing a light-emitting device of the present invention.
14A to 14C illustrate a method for manufacturing a light-emitting device of the present invention.
FIGS. 15A to 15C illustrate a method for manufacturing a light-emitting device of the present invention. FIGS.
FIG. 16 illustrates a method for manufacturing a light-emitting device of the present invention.
FIG. 17 is a top view of a pixel of a light-emitting device of the present invention.
FIG. 18 is a detailed diagram of a signal line driver circuit in an analog driving method.
FIG. 19 is a block diagram of a scan line driver circuit.
FIG. 20 is a block diagram of a signal line driver circuit in a digital driving method.
FIG. 21 is a detailed diagram of a signal line driver circuit in a digital driving method.
FIG. 22 is a circuit diagram of a current setting circuit in the digital driving method.
FIGS. 23A and 23B are an external view and a cross-sectional view of a light-emitting device of the present invention. FIGS.
FIG. 24 is a diagram of an electronic device using the light-emitting device of the present invention.
FIG. 25 is a circuit diagram of a voltage input type pixel.
FIG. 26 is a circuit diagram of a conventional current input type pixel.
FIG. 27 is a block diagram of a conventional current input type pixel.
FIG. 28 is a circuit diagram of a pixel of a light-emitting device of the present invention.
FIG. 29 is a schematic diagram of a pixel in driving.
FIG. 30 is a circuit diagram of a pixel of a light-emitting device of the present invention.
FIG. 31 is a schematic diagram of a pixel in driving.
FIG. 32 is a circuit diagram of a pixel of the light emitting device of the invention.
FIG. 33 is a schematic diagram of a pixel in driving.
FIG. 34 is a circuit diagram of a pixel of a light emitting device of the present invention.
FIG. 35 is a schematic diagram of a pixel in driving.
FIG. 36 is a block diagram of a current input type pixel of the present application.
FIG. 37 is a schematic diagram of a pixel in driving.
FIG. 38 is a schematic diagram of a pixel in driving.
Claims (8)
前記第1のトランジスタと前記第2のトランジスタは、共にソースが前記電源線に接続されており、
前記第1のトランジスタと前記第2のトランジスタは、同一極性であり、且つゲートが互いに接続されており、
前記第3のトランジスタのソースとドレインは、一方は前記信号線に、もう一方は前記第1のトランジスタのドレインに接続されており、
前記第4のトランジスタのソースとドレインは、一方は前記第1のトランジスタのドレインもしくは前記信号線に、もう一方は前記第1のトランジスタ及び前記第2のトランジスタのゲートに接続されており、
前記第5のトランジスタのソースとドレインは、一方は前記第1のトランジスタのドレインに、もう一方は前記第2のトランジスタのドレインに接続されており、
前記第2のトランジスタのドレインは、前記発光素子の画素電極に接続されており、
前記第3のトランジスタのゲートと前記第5のトランジスタのゲートは前記第1の走査線に接続され、
前記第4のトランジスタのゲートは前記第2の走査線に接続され、
前記第3のトランジスタと前記第5のトランジスタの極性は異なり、
前記第1の走査線及び前記第2の走査線には、前記第4のトランジスタがオンのとき前記第3のトランジスタをオンとするような信号が入力されていることを特徴とする発光装置。A plurality of pixels each including a first transistor, a second transistor, a third transistor, a fourth transistor, a fifth transistor, and a light emitting element; a power supply line; a signal line; A light-emitting device having a scanning line and a second scanning line,
Both the first transistor and the second transistor have their sources connected to the power supply line,
The first transistor and the second transistor have the same polarity and the gates are connected to each other,
One of the source and the drain of the third transistor is connected to the signal line, and the other is connected to the drain of the first transistor.
One of the source and the drain of the fourth transistor is connected to the drain of the first transistor or the signal line, and the other is connected to the gates of the first transistor and the second transistor,
One of the source and the drain of the fifth transistor is connected to the drain of the first transistor, and the other is connected to the drain of the second transistor.
The drain of the second transistor is connected to the pixel electrode of the light emitting element,
A gate of the third transistor and a gate of the fifth transistor are connected to the first scan line;
A gate of the fourth transistor is connected to the second scan line;
The polarities of the third transistor and the fifth transistor are different,
The light emitting device according to claim 1, wherein a signal that turns on the third transistor when the fourth transistor is on is input to the first scanning line and the second scanning line.
前記第1のトランジスタと前記第2のトランジスタは、共にソースが前記電源線に接続されており、
前記第1のトランジスタと前記第2のトランジスタは、同一極性であり、且つゲートが互いに接続されており、
前記第3のトランジスタのソースとドレインは、一方は前記信号線に、もう一方は前記第1のトランジスタのドレインに接続されており、
前記第4のトランジスタのソースとドレインは、一方は前記第1のトランジスタのドレインもしくは前記信号線に、もう一方は前記第1のトランジスタ及び前記第2のトランジスタのゲートに接続されており、
前記第5のトランジスタのソースとドレインは、一方は前記第1のトランジスタのドレインに、もう一方は前記第2のトランジスタのドレインに接続されており、
前記第2のトランジスタのドレインは、前記発光素子の画素電極に接続されており、
前記第3のトランジスタと、前記第4のトランジスタと、前記第5のトランジスタとは、ゲートが互いに接続されて前記走査線に接続され、
前記第3のトランジスタと前記第4のトランジスタは同一極性であり、
前記第5のトランジスタは前記第3のトランジスタ及び前記第4のトランジスタと極性が異なることを特徴とする発光装置。A plurality of pixels each including a first transistor, a second transistor, a third transistor, a fourth transistor, a fifth transistor, and a light-emitting element, a power supply line, a signal line, and a scan line A light emitting device comprising:
Both the first transistor and the second transistor have their sources connected to the power supply line,
The first transistor and the second transistor have the same polarity and the gates are connected to each other,
One of the source and the drain of the third transistor is connected to the signal line, and the other is connected to the drain of the first transistor.
One of the source and the drain of the fourth transistor is connected to the drain of the first transistor or the signal line, and the other is connected to the gates of the first transistor and the second transistor,
One of the source and the drain of the fifth transistor is connected to the drain of the first transistor, and the other is connected to the drain of the second transistor.
The drain of the second transistor is connected to the pixel electrode of the light emitting element,
The third transistor, the fourth transistor, and the fifth transistor have gates connected to each other and connected to the scan line,
The third transistor and the fourth transistor have the same polarity;
The light emitting device according to claim 5, wherein the fifth transistor has a polarity different from that of the third transistor and the fourth transistor.
前記第1のトランジスタと前記第2のトランジスタは、同一極性であり、且つゲートが互いに接続されており、
前記第1のトランジスタのドレインは前記電源線に接続されており、
前記第3のトランジスタのソースとドレインは、一方は前記信号線に、もう一方は前記第1のトランジスタ及び前記第2のトランジスタのソースに接続されており、
前記第4のトランジスタのソースとドレインは、一方は前記第1のトランジスタ及び前記第2のトランジスタのゲートに接続されており、もう一方は前記電源線に接続されており、
前記第6のトランジスタのソースとドレインは、一方は前記電源線に、もう一方は前記第2のトランジスタのドレインに接続されており、
前記第5のトランジスタのソースとドレインは、一方は前記第1のトランジスタ及び前記第2のトランジスタのソースに接続されており、もう一方は前記発光素子の画素電極に接続されており、
前記第3のトランジスタと前記第5のトランジスタの一方がオンのとき他方をオフとし、
前記第5のトランジスタと前記第6のトランジスタの一方がオンのとき他方もオンとし、一方がオフのとき他方もオフとし、
前記第4のトランジスタがオンのとき前記第3のトランジスタをオンとすることを特徴とする発光装置。A plurality of pixels each including a first transistor, a second transistor, a third transistor, a fourth transistor, a fifth transistor, a sixth transistor, and a light-emitting element; a power supply line; A light emitting device having a signal line,
The first transistor and the second transistor have the same polarity and the gates are connected to each other,
The drain of the first transistor is connected to the power line;
One of the source and the drain of the third transistor is connected to the signal line, and the other is connected to the sources of the first transistor and the second transistor,
One of the source and the drain of the fourth transistor is connected to the gates of the first transistor and the second transistor, and the other is connected to the power line.
One of the source and drain of the sixth transistor is connected to the power supply line, and the other is connected to the drain of the second transistor,
One of the source and the drain of the fifth transistor is connected to the sources of the first transistor and the second transistor, and the other is connected to the pixel electrode of the light emitting element.
When one of the third transistor and the fifth transistor is on, the other is off;
When one of the fifth transistor and the sixth transistor is on, the other is on; when one is off, the other is off;
The light-emitting device is characterized in that the third transistor is turned on when the fourth transistor is on.
前記第1のトランジスタと前記第2のトランジスタは、同一極性であり、且つゲートが互いに接続されており、
前記第1のトランジスタと前記第2のトランジスタは、共にドレインが前記電源線に接続されており、
前記第3のトランジスタのソースとドレインは、一方は前記信号線に、もう一方は前記第1のトランジスタのソースに接続されており、
前記第4のトランジスタのソースとドレインは、一方は前記第1のトランジスタ及び前記第2のトランジスタのゲートに接続されており、もう一方は前記電源線に接続されており、
前記第5のトランジスタのソースとドレインは、一方は前記第1のトランジスタのソースに、もう一方は前記発光素子の画素電極に接続されており、
前記第6のトランジスタのソースとドレインは、一方は前記第2のトランジスタのソースに接続されており、もう一方は前記発光素子の画素電極に接続されており、
前記第3のトランジスタと前記第5のトランジスタの一方がオンのとき他方をオフとし、
前記第5のトランジスタと前記第6のトランジスタの一方がオンのとき他方もオンとし、一方がオフのとき他方もオフとし、
前記第4のトランジスタがオンのとき前記第3のトランジスタをオンとすることを特徴とする発光装置。A plurality of pixels each including a first transistor, a second transistor, a third transistor, a fourth transistor, a fifth transistor, a sixth transistor, and a light-emitting element; a power supply line; A light emitting device having a signal line,
The first transistor and the second transistor have the same polarity and the gates are connected to each other,
The drains of the first transistor and the second transistor are both connected to the power supply line,
One of the source and the drain of the third transistor is connected to the signal line, and the other is connected to the source of the first transistor,
One of the source and the drain of the fourth transistor is connected to the gates of the first transistor and the second transistor, and the other is connected to the power line.
One of the source and the drain of the fifth transistor is connected to the source of the first transistor, and the other is connected to the pixel electrode of the light emitting element.
One of the source and the drain of the sixth transistor is connected to the source of the second transistor, and the other is connected to the pixel electrode of the light emitting element,
When one of the third transistor and the fifth transistor is on, the other is off;
When one of the fifth transistor and the sixth transistor is on, the other is on; when one is off, the other is off;
The light-emitting device is characterized in that the third transistor is turned on when the fourth transistor is on.
前記第1のトランジスタと前記第2のトランジスタは、共にソースが前記電源線に接続されており、
前記第1のトランジスタと前記第2のトランジスタは、ゲートが互いに接続されており、
前記第1のトランジスタと前記第2のトランジスタと前記第6のトランジスタは同一極性であり、
前記第3のトランジスタのソースとドレインは、一方は前記信号線に、もう一方は前記第1のトランジスタのドレインに接続されており、
前記第4のトランジスタのソースとドレインは、一方は前記第1のトランジスタのドレインもしくは前記信号線に、もう一方は前記第1のトランジスタ及び前記第2のトランジスタのゲートに接続されており、
前記第5のトランジスタのソースとドレインは、一方は前記第6のトランジスタのドレインに、もう一方は前記第2のトランジスタのドレインに接続されており、
前記第6のトランジスタのゲートは、前記第1のトランジスタ及び前記第2のトランジスタのゲートに接続されており、
前記第6のトランジスタのソースは、前記第1のトランジスタのドレインに接続されており、
前記第2のトランジスタのドレインは、前記発光素子の画素電極に接続されており、
前記第3のトランジスタと前記第5のトランジスタの一方がオンのとき他方をオフとし、
前記第4のトランジスタがオンのとき前記第3のトランジスタをオンとすることを特徴とする発光装置。A plurality of pixels each including a first transistor, a second transistor, a third transistor, a fourth transistor, a fifth transistor, a sixth transistor, and a light-emitting element; a power supply line; A light emitting device having a signal line,
Both the first transistor and the second transistor have their sources connected to the power supply line,
The gates of the first transistor and the second transistor are connected to each other,
The first transistor, the second transistor, and the sixth transistor have the same polarity;
One of the source and the drain of the third transistor is connected to the signal line, and the other is connected to the drain of the first transistor.
One of the source and the drain of the fourth transistor is connected to the drain of the first transistor or the signal line, and the other is connected to the gates of the first transistor and the second transistor,
One of the source and the drain of the fifth transistor is connected to the drain of the sixth transistor, and the other is connected to the drain of the second transistor.
The gate of the sixth transistor is connected to the gates of the first transistor and the second transistor;
A source of the sixth transistor is connected to a drain of the first transistor;
The drain of the second transistor is connected to the pixel electrode of the light emitting element,
When one of the third transistor and the fifth transistor is on, the other is off;
The light-emitting device is characterized in that the third transistor is turned on when the fourth transistor is on.
前記第1のトランジスタと前記第2のトランジスタは、共にソースが前記電源線に接続されており、
前記第1のトランジスタと前記第2のトランジスタは、ゲートが互いに接続されており、
前記第1のトランジスタと前記第2のトランジスタと前記第6のトランジスタは同一極性であり、
前記第3のトランジスタのソースとドレインは、一方は前記信号線に、もう一方は前記第1のトランジスタのドレインに接続されており、
前記第4のトランジスタのソースとドレインは、一方は前記第1のトランジスタのドレインもしくは前記信号線に、もう一方は前記第1のトランジスタ及び前記第2のトランジスタのゲートに接続されており、
前記第5のトランジスタのソースとドレインは、一方は前記第1のトランジスタのドレインに、もう一方は前記第6のトランジスタのソースに接続されており、
前記第6のトランジスタのゲートは、前記第1のトランジスタ及び前記第2のトランジスタのゲートに接続されており、
前記第6のトランジスタのドレインは、前記第2のトランジスタのドレインに接続されており、
前記第2のトランジスタのドレインは、前記発光素子の画素電極に接続されており、
前記第3のトランジスタと前記第5のトランジスタの一方がオンのとき他方をオフとし、
前記第4のトランジスタがオンのとき前記第3のトランジスタをオンとすることを特徴とする発光装置。A plurality of pixels each including a first transistor, a second transistor, a third transistor, a fourth transistor, a fifth transistor, a sixth transistor, and a light-emitting element; a power supply line; A light emitting device having a signal line,
Both the first transistor and the second transistor have their sources connected to the power supply line,
The gates of the first transistor and the second transistor are connected to each other,
The first transistor, the second transistor, and the sixth transistor have the same polarity;
One of the source and the drain of the third transistor is connected to the signal line, and the other is connected to the drain of the first transistor.
One of the source and the drain of the fourth transistor is connected to the drain of the first transistor or the signal line, and the other is connected to the gates of the first transistor and the second transistor,
One of the source and the drain of the fifth transistor is connected to the drain of the first transistor, and the other is connected to the source of the sixth transistor.
The gate of the sixth transistor is connected to the gates of the first transistor and the second transistor;
The drain of the sixth transistor is connected to the drain of the second transistor;
The drain of the second transistor is connected to the pixel electrode of the light emitting element,
When one of the third transistor and the fifth transistor is on, the other is off;
The light-emitting device is characterized in that the third transistor is turned on when the fourth transistor is on.
前記第1のトランジスタと前記第2のトランジスタは、同一極性であり、且つゲートが互いに接続されており、
前記第3のトランジスタのソースとドレインは、一方は前記信号線に、もう一方は前記第1のトランジスタのドレインに接続されており、
前記第4のトランジスタのソースとドレインは、一方は前記第1のトランジスタのドレインもしくは前記信号線に、もう一方は前記第1のトランジスタ及び前記第2のトランジスタのゲートに接続されており、
前記第5のトランジスタのソースとドレインは、一方は前記第2のトランジスタのドレイン及び前記電源線に、もう一方は前記第1のトランジスタのドレインに接続されており、
前記第1のトランジスタ及び前記第2のトランジスタのソースは、前記発光素子の画素電極に接続されており、
前記第3のトランジスタと前記第5のトランジスタの一方がオンのとき他方をオフとし、
前記第4のトランジスタがオンのとき前記第3のトランジスタをオンとすることを特徴とする発光装置。Light emission including a plurality of pixels each including a first transistor, a second transistor, a third transistor, a fourth transistor, a fifth transistor, and a light-emitting element, a power supply line, and a signal line A device,
The first transistor and the second transistor have the same polarity and the gates are connected to each other,
One of the source and the drain of the third transistor is connected to the signal line, and the other is connected to the drain of the first transistor.
One of the source and the drain of the fourth transistor is connected to the drain of the first transistor or the signal line, and the other is connected to the gates of the first transistor and the second transistor,
One of the source and the drain of the fifth transistor is connected to the drain and the power supply line of the second transistor, and the other is connected to the drain of the first transistor.
Sources of the first transistor and the second transistor are connected to a pixel electrode of the light emitting element,
When one of the third transistor and the fifth transistor is on, the other is off;
The light-emitting device is characterized in that the third transistor is turned on when the fourth transistor is on.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002238337A JP3813555B2 (en) | 2001-08-29 | 2002-08-19 | LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001-258936 | 2001-08-29 | ||
JP2001258936 | 2001-08-29 | ||
JP2002238337A JP3813555B2 (en) | 2001-08-29 | 2002-08-19 | LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002238842A Division JP4447202B2 (en) | 2001-08-29 | 2002-08-20 | Light emitting device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2003177710A JP2003177710A (en) | 2003-06-27 |
JP3813555B2 true JP3813555B2 (en) | 2006-08-23 |
Family
ID=26621176
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002238337A Expired - Fee Related JP3813555B2 (en) | 2001-08-29 | 2002-08-19 | LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3813555B2 (en) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU2002337496A1 (en) * | 2001-09-20 | 2003-04-28 | Pioneer Corporation | Drive circuit for light emitting elements |
JP3810725B2 (en) | 2001-09-21 | 2006-08-16 | 株式会社半導体エネルギー研究所 | LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE |
GB2384100B (en) | 2002-01-09 | 2005-10-26 | Seiko Epson Corp | An electronic circuit for controlling the current supply to an element |
CN1723622B (en) | 2002-12-10 | 2011-08-24 | 株式会社半导体能源研究所 | Semiconductor device, digital-analog converter and display device thereof with gray-level correction function |
JP4402396B2 (en) * | 2003-08-07 | 2010-01-20 | 株式会社半導体エネルギー研究所 | Method for manufacturing semiconductor device |
CA2443206A1 (en) * | 2003-09-23 | 2005-03-23 | Ignis Innovation Inc. | Amoled display backplanes - pixel driver circuits, array architecture, and external compensation |
DE102004022424A1 (en) * | 2004-05-06 | 2005-12-01 | Deutsche Thomson-Brandt Gmbh | Circuit and driving method for a light-emitting display |
KR101324756B1 (en) | 2005-10-18 | 2013-11-05 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | Display device and driving method thereof |
EP1895545B1 (en) | 2006-08-31 | 2014-04-23 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
KR102377866B1 (en) | 2009-10-21 | 2022-03-22 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | Analog circuit and semiconductor device |
TWI624936B (en) * | 2013-06-05 | 2018-05-21 | 半導體能源研究所股份有限公司 | Display device |
-
2002
- 2002-08-19 JP JP2002238337A patent/JP3813555B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2003177710A (en) | 2003-06-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5030993B2 (en) | Light emitting device, semiconductor device, display module, and electronic device | |
JP4827883B2 (en) | Semiconductor device and light emitting device | |
JP6291004B2 (en) | Display device | |
JP4926346B2 (en) | Light emitting device | |
KR20030030904A (en) | Switching element, display device, light emitting device using the switching element, and semiconductor device | |
JP3813555B2 (en) | LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE | |
JP3810724B2 (en) | LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE | |
JP4447202B2 (en) | Light emitting device | |
JP3917494B2 (en) | Driving method of light emitting device | |
JP2006338042A (en) | Light emitting device, and driving method of light emitting device | |
JP4163225B2 (en) | Semiconductor device and light emitting device | |
JP3583413B2 (en) | Switch element, display device and semiconductor device using the same | |
JP4159844B2 (en) | Information terminal, mobile phone, digital still camera and video camera provided with light emitting device and display unit using light emitting element | |
JP4164048B2 (en) | Switch element, display device using the same, and semiconductor device | |
JP2004128374A6 (en) | Light emitting device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20050406 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050419 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050616 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060328 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060510 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060530 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060531 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090609 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090609 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100609 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100609 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110609 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110609 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120609 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120609 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130609 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130609 Year of fee payment: 7 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |