JP3784479B2 - 回路基板検査方法 - Google Patents
回路基板検査方法 Download PDFInfo
- Publication number
- JP3784479B2 JP3784479B2 JP34064996A JP34064996A JP3784479B2 JP 3784479 B2 JP3784479 B2 JP 3784479B2 JP 34064996 A JP34064996 A JP 34064996A JP 34064996 A JP34064996 A JP 34064996A JP 3784479 B2 JP3784479 B2 JP 3784479B2
- Authority
- JP
- Japan
- Prior art keywords
- resistance value
- circuit
- circuit board
- inspection
- pin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
- Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
Description
【発明の属する技術分野】
本発明は、プリント基板やICパッケージ、ハイブリッド用基板およびMCM(Multi Chip Module )などの回路基板における回路パターンや搭載された回路部品の良否を検査する回路基板検査方法に関するものである。
【0002】
【従来の技術】
この種の回路基板検査方法としては、データ吸収工程および回路パターン検査工程を順次実行する方法が従来から知られている。この従来の回路基板検査方法では、まず、データ吸収工程において、良品の回路基板上に形成され互いに分離独立している複数の回路パターンにそれぞれピンプローブを接触させて各回路パターン相互間の抵抗値を測定した後、測定した抵抗値を所定のしきい値に対して低抵抗値グループまたは高抵抗値グループに分類して登録する。具体的には、例えば、しきい値を40Ωとした場合、回路パターン間の抵抗値が40Ωを超える場合には、高抵抗値グループに分類し、40Ω未満の場合には、低抵抗値グループに分類する。
【0003】
次に、回路パターン検査工程において、良品の回路基板に代えて検査対象である同種の回路基板をピンプローブ上に載置した後、回路パターンの各々にピンプローブをそれぞれ接触させた状態で各回路パターン相互間の抵抗値を測定する。次いで、測定した各抵抗値が、データ吸収工程において分類された各グループにそれぞれ正しく属しているか否かを判定することにより回路基板の良否を検査する。つまり、この工程では、2つの回路パターン間に接続されている抵抗やコンデンサおよびコイルなどの回路部品全体での抵抗値が良品の回路基板と同一のグループに属するか否かを判定することにより、抵抗などの品違いや、回路パターン相互間における半田ブリッジやエッチング不良を発見できるようになっている。
【0004】
【発明が解決しようとする課題】
ところが、この従来の回路基板検査方法には、以下の問題点がある。
つまり、回路パターン間には、抵抗、コンデンサおよびコイルなどの複数の回路部品が並列または直列に接続されている。一方、回路パターン検査工程において回路パターン相互間の抵抗値を測定する際に、データ吸収工程時とは環境条件が変化していたり、回路部品の素子パラメータがばらついたりしていることがある。このような場合には、抵抗値がしきい値近辺であった回路パターンについては、回路パターン検査工程において測定された抵抗値が、データ吸収工程で分類されたグループに正しく属しなくなることがある。この結果、本来良品と判定されるべき回路基板が不良品と判定されてしまうことがあるという問題点がある。このようなケースでは、たとえ時間をかけて不良個所を見つけ出そうとしても、当然に不良個所を見つけ出すことができず、検査コストを上昇させる要因になっている。
【0005】
一方、良品の回路基板がしきい値近辺の回路パターンに起因して幾度も不良品と判定されたときには、検査コスト低減の観点から、その回路パターンを検査対象から外してしまうこともできる。しかし、かかる方法を採用した場合には、その回路パターンに半田ブリッジなどの不良があったしても、その不良を発見することができないことになり、検査漏れが生じるおそれがある。
【0006】
また、データ吸収工程においては1つのしきい値に対して一律的にグループ分けしているが、しきい値近辺であると判定された回路パターンについては、別のしきい値を用いてグループ分けすることも考えられる。しかし、データ吸収工程において分類されたデータは、回路パターン検査工程において、回路パターン相互間における半田ブリッジやエッチング不良などを発見するためのみならず、抵抗値などの品違いを発見するためにも用いられている。したがって、測定された抵抗値に対してマージンが大きい別のしきい値を用いたとすれば、かえって品違いを発見することが困難になるばかりでなく、データ吸収工程におけるグループ分けも複雑になるという別の問題が生じる。
【0007】
本発明は、かかる問題点に鑑みてなされたものであり、検査漏れを生じさせることなく正確に検査し得る回路基板検査方法を提供することを主目的とする。
【0008】
【課題を解決するための手段】
上記目的を達成すべく請求項1記載の回路基板検査方法は、良品の回路基板上に形成され互いに分離独立している複数の回路パターンにピンプローブをそれぞれ接触させて各回路パターン相互間の抵抗値を測定すると共に、各抵抗値を所定のしきい値に対して低抵抗値グループまたは高抵抗値グループに分類して登録するデータ吸収工程と、
良品の回路基板に代えて検査対象である同種の回路基板における回路パターンの各々にピンプローブをそれぞれ接触させて各回路パターン相互間の抵抗値を測定すると共に、測定した各抵抗値が、データ吸収工程において分類された各グループにそれぞれ正しく属しているか否かを判定することにより回路基板の良否を検査する回路パターン検査工程とを少なくとも実行する回路基板検査方法において、
データ吸収工程において測定された両回路パターン間の抵抗値がしきい値近辺のときに両回路パターンにそれぞれ接触するピンプローブに対応させてその抵抗値を登録する抵抗値登録工程と、
抵抗値登録工程において登録されたピンプローブにそれぞれ接触する両回路パターン間の抵抗値を測定すると共にそのピンプローブに対応して登録されている抵抗値と比較することにより回路基板の良否を検査する抵抗値比較検査工程とをさらに実行することを特徴とする。
なお、この抵抗値登録工程は、検査対象の回路基板をセットする前に実行してもよいし、複数枚の回路基板を実際に検査した後に実行してもよい。また、抵抗値登録工程において登録する抵抗値は、抵抗値比較検査工程における抵抗値測定と同一の測定方法で良品基板からデータとして吸収してもよいし、回路図から計算によって求めてもよい。さらに、これらの抵抗値はキーボードから入力することもできるし、良品基板からデータとして吸収した場合には、吸収したデータを自動的に登録させることもできる。
【0009】
この回路基板検査では、まず、データ吸収工程において、各ピンプローブにそれぞれ接触する回路パターン相互間の抵抗値を所定のしきい値に対して低抵抗値グループまたは高抵抗値グループに分類する。次いで、抵抗値登録工程では、データ吸収工程において測定された両回路パターン間の抵抗値がしきい値近辺のときには、その抵抗値を両回路パターンにそれぞれ接触するピンプローブに対応させて登録する。次に、良品の回路基板に代えて検査対象である同種の回路基板をセットした後、回路パターン検査工程において、各ピンプローブにそれぞれ接触する各回路パターン相互間の抵抗値を測定する。この後、測定した抵抗値が、データ吸収工程において分類された各グループにそれぞれ正しく属しているか否かを判定することにより回路基板の良否を検査する。
【0010】
次いで、抵抗値比較検査工程では、抵抗値登録工程において登録されたピンプローブにそれぞれ接触する両回路パターン間の抵抗値を測定し、測定した抵抗値と、そのピンプローブに対応して登録されている抵抗値とを比較することにより回路基板の良否を検査する。この場合、例えば、登録されている抵抗値に対して許容範囲を定め、その許容範囲内に入っているときには、良品と判定するようにしてもよい。この結果、所定のしきい値に対してマージンが大きい他の多くの回路パターン間の抵抗値検査については、簡易に検査できる回路パターン検査工程でのみ検査し、しきい値に対してマージンが小さい回路パターン間の抵抗値検査については、抵抗値比較検査工程で、より正確に検査することが可能となる。
【0011】
請求項2記載の回路基板検査方法は、請求項1記載の回路基板検査方法において、1対のピンプローブに電気的にそれぞれ接続される回路パターンに接続される各回路部品の素子パラメータを1対のピンプローブ毎にそれぞれ対応させて登録するパラメータ登録工程と、
1対のピンプローブに電気的にそれぞれ接続される各回路部品の素子パラメータを測定すると共に、測定した素子パラメータとパラメータ登録工程において1対のピンプローブに対応させて登録した素子パラメータとを比較することにより回路基板の良否を検査する回路部品検査工程とをさらに実行し、
抵抗値比較検査工程を回路部品検査工程内で実行することを特徴とする。
【0012】
この回路基板検査方法では、回路パターンと回路部品とを区別しないで回路部品検査工程内で抵抗値比較検査工程を行うことにより、回路部品の素子パラメータの測定と同一の測定条件で回路パターン間の抵抗値を測定する。この場合、抵抗値登録工程において登録すべき抵抗値は、回路部品検査工程の測定条件と同一の条件で予め測定しておくことが、正確に抵抗値比較検査を行う上でより好ましい。これにより、測定条件の変更等の煩雑な処理を省くことができる結果、検査時間の短縮を図ることが可能となる。なお、同様にして、回路パターンと回路部品とを区別することなく、抵抗値登録工程をパラメータ登録工程内で行うことも可能である。かかる場合には、登録する際の各種処理を1度で行うことができ、重複した処理を省くことができる結果、登録時間の短縮を図ることが可能となる。
【0013】
請求項3記載の回路基板検査方法は、請求項2記載の回路基板検査方法において、回路パターン検査工程において正しく属していないと判定された両回路パターンが、回路部品検査工程において不良と判定さなかったときには、その両回路パターンについては不良と判定しないことを特徴とする。
【0014】
回路パターン検査工程において、所定の回路パターン間の抵抗値が、分類されたグループに正しく属していないと判定された場合であっても、回路部品検査工程における抵抗値の比較検査において不良と判定されないときには、環境条件の変化などにより回路パターン間の抵抗値が変動したものとして考えることができる。この回路基板検査方法では、回路パターン検査工程において正しく属していないと判定された両回路パターンが、回路部品検査工程において不良と判定さなかったときには、その両回路パターンについては不良と判定しないことにより、誤った不良判定を防止することが可能となる。
【0015】
請求項4記載の回路基板検査方法は、請求項1から3のいずれかに記載の回路基板検査方法において、指定した1つのピンプローブ以外の他のピンプローブを共通接続した状態における任意の1つのピンプローブ、および指定した1つのピンプローブにそれぞれ接触している回路パターン間の抵抗値に基づいて、データ吸収工程、回路パターン検査工程および抵抗値比較検査工程をそれぞれ行うことを特徴とする。
【0016】
例えば、ピンプローブがn本ある場合には、そのn本のピンプローブについて1対のピンプローブを組み合わせてデータ吸収工程および回路パターン検査工程を行うとした場合、各工程では、(n・(n−1)/2)回のデータ吸収および判定をそれぞれ行うことになる。一方、この回路基板検査方法では、1対のピンプローブの一方を除く他のすべてのピンプローブが共通接続された状態でデータ吸収工程、回路パターン検査工程および抵抗値比較検査工程を行うことにより、各工程では、それぞれn回のデータ吸収および判定を行えばよいことになる。したがって、これらの各工程に要する処理時間を短縮可能となる。
【0017】
【発明の実施の形態】
以下、添付図面を参照して、本発明に係る回路基板検査方法を実行する回路基板検査装置の実施の形態について説明する。
【0018】
図1に示す回路基板検査装置1は、回路基板2の一方の面に形成され互いに分離独立しているn本の回路パターンP,P・・にそれぞれ接触させるためのn本のピンプローブ3,3,・・を備えている。各ピンプローブ3は、その先端部が上方に向くように、その基部が図外の基板支持台に固着されることにより、回路基板2を支持可能に構成されている。また、各ピンプローブ3の基部には、ケーブル4がそれぞれ接続されており、これらのケーブル4は、後述する切替部17に接続されている。
【0019】
次に、回路基板検査装置1の電気的な構成およびその機能について、同図を参照して説明する。
【0020】
回路基板検査装置1は、CPU11、メモリ12、キーボード13およびCRT14を備えている。なお、これらは、実際には、パーソナルコンピュータで構成されており、同図では、機能的な構成を示している。CPU11は、後述するA/D変換部16によって生成されるディジタルデータDD に基づいて回路部品Bの抵抗値、静電容量およびインダクタンスなどの素子パラメータを演算したり、各種工程を実行する際に各部を制御したりする。メモリ12は、各ピンプローブ3に接触する回路パターンPのパターン番号、その回路パターンPに接続される回路部品Bの素子パラメータや部品番号、各回路パターンP,P相互間の抵抗値、および各回路パターンPや回路部品Bのそれぞれの位置、平面形状などを記憶する。この場合、これらの情報は、回路基板の検査に先立って予めキーボード13や図外のマウスから入力される。CRT14は、メモリ12に記憶されている各回路パターンPや回路部品Bの配置図、および検査結果などを、CPU11の制御下で映し出す。
【0021】
また、回路基板検査装置1は、計測ボード15、A/D変換部16および切替部17を備えている。計測ボード15は、信号生成部および測定部を内蔵している。計測ボード15では、信号生成部が、測定用信号としての定電圧交流信号や定電流直流信号を生成すると共に、CPU11から出力される測定制御信号S11に従い、切替部17を介してピンプローブ3に測定用信号Voを出力する。一方、測定部は、ピンプローブ3および切替部17を介して入力される測定用信号Viの電圧値または電流値を測定する。A/D変換部16は、計測ボード15の測定部によって測定された測定値をディジタルデータDD に変換する。この場合、A/D変換部16は、順次入力される個々の測定値について変換を完了した都度、CPU11に対して変換終了信号S12を出力する。一方、CPU11は、変換終了信号S12が出力される毎に、A/D変換部16にラッチされているディジタルデータDD を読み取りに行く。切替部17は、CPU11から出力される切替制御信号S13に従い、n本のピンプローブ3から1対のピンプローブ3,3を選択し、測定用信号Voを一方のピンプローブ3に出力すると共に、他方のピンプローブ3を介して入力される測定用信号Viを計測ボード15の測定部に出力する。
【0022】
次に、回路基板検装置1における検査処理について、図2を参照して説明する。
【0023】
まず、回路基板2の検査に先立ち、作業者によって、パラメータ登録工程が実行される(ステップ21)。この工程では、1対のピンプローブ3,3に電気的に接続される各回路部品Bの素子パラメータが、その1対のピンプローブ3,3毎にそれぞれ対応させられて、メモリ12に記憶される。
【0024】
次いで、CPU11は、データ吸収工程を実行する(ステップ22)。この工程では、良品の回路基板2をピンプローブ3,3・・上にセットして、回路基板2の回路パターンPにピンプローブ3,3・・をそれぞれ接触させた状態で、CPU11が、切替制御信号S13を出力することにより1対のピンプローブ3,3が指定される。なお、このデータ吸収工程および後述する総当たりショート/オープンテスト(ステップ24)において、切替部17は、指定された一方のピンプローブ3以外の他のすべてのピンプローブ3.3・・と、指定された他方のピンプローブ3とを共通接続する。
【0025】
次いで、計測ボード15が一方のピンプローブ3に測定用信号Voを出力すると共に、他方のピンプローブ3を介して入力される測定用信号Viの電圧値を計測する。次に、A/D変換部16が計測ボード15から出力された電圧値をディジタルデータDD に変換する。CPU11は、ディジタルデータDD に基づいて、1対のピンプローブ3,3が接触している両回路パターンP,P間の抵抗値を演算し、しきい値に対して低抵抗値グループまたは高抵抗値グループに分類してメモリ12に記憶させる。ここで、しきい値は、特に限定されないが、例えば、40Ωに規定されている。この結果、両回路パターンP,P間の抵抗値は、40Ω未満、40Ω以上の2つにグループ化される。なお、このデータ吸収工程においては、計測ボード15は、両回路パターンP,P間に測定用信号Voを印加した後、直ちに電圧計測を行う。
【0026】
次に、CPU11は、抵抗値登録処理を実行する(ステップ23)。この工程では、CPU11は、データ吸収工程(ステップ22)において測定された両回路パターンP,P間の抵抗値が、例えばしきい値に対して±15%の範囲内のときには、その抵抗値を以下のプロセスで登録する。すなわち、CPU11は、その両回路パターンP,P間の抵抗値について、後述するコンポーネントテスト(ステップ25、本発明における抵抗値比較検査工程に相当する)おける抵抗値測定と同一の測定方法で良品の回路基板2から吸収した後、吸収した抵抗値を両回路パターンP,Pにそれぞれ接触するピンプローブ3,3に対応させて自動的に登録する。この場合、回路図から抵抗値を計算によって求めた後に、作業者がキーボードを用いて登録してもよいが、CPU11が自動的に行うことによって省力化を図ることができる。以上の処理は、良品の回路基板2について1回のみ行い、後述する処理については、検査対象の各回路基板2についてそれぞれ実行する。なお、抵抗値登録工程は、複数枚の回路基板2を実際に検査して必要と判断した場合にのみ行うようにしてもよい。
【0027】
次いで、実質的な検査処理を開始する。まず、良品の回路基板2に代えて検査対象である同種の回路基板2をピンプローブ3,3・・上にセットすると、CPU11は、データ吸収工程において規定されているしきい値を基準として総当たりショート/オープンテストを実行する(ステップ24)。このテストは、本発明における回路パターン検査工程に相当するものであって、主として、回路部品Bなどの品違い、回路パターンPの半田ブリッジ、およびエッチング不良などによるパターン切れを検査する。具体的には、回路基板2における回路パターンP,P相互間の抵抗値を測定すると共に、測定した抵抗値が、データ吸収工程において40Ω未満または40Ω以上の2つに分類された各グループにそれぞれ正しく属しているか否かを判定することにより回路基板2の良否を検査する。なお、CPU11は、メモリ12に記憶されている測定用プログラムに従い、他のプローブ3,3間のすべてについてこのテストを繰り返し実行する。この場合、テスト回数はn回となる。
【0028】
また、CPU11は、例えば、4kΩ程度のしきい値を基準としたデータ吸収工程を行い、その吸収したデータに基づいて総当たりショート/オープンテストをさらに実行してもよい。かかる場合には、異物混入による回路パターンP,P間の絶縁不良や、回路部品Bの品違いをより正確に検出することができる。
【0029】
次に、CPU11は、コンポーネントテストを実行する(ステップ25)。このテストでは、1対のピンプローブ3,3間に電気的にそれぞれ接続される回路部品Bの素子パラメータや、回路パターンP,P間の抵抗値を測定し、次いで、測定した素子パラメータとパラメータ登録工程(ステップ21)において登録した素子パラメータとを比較すると共に、測定した回路パターンP,P間の抵抗値と抵抗値登録工程(ステップ23)において登録した抵抗値とを比較することにより回路基板2の良否を検査する。具体的には、CPU11は、測定した素子パラメータおよび回路パターンP,P間の抵抗値を、登録されている素子パラメータおよび回路パターンP,P間の抵抗値に対して、それぞれ例えば、±20%の範囲内に入っている場合には良品と判定する。このように、この工程では、回路パターンPと回路部品Bとを区別しないで検査することにより、回路部品Bの素子パラメータの測定と同一の測定条件で回路パターンP,P間の抵抗値を測定することができる。これにより、測定条件の変更等の煩雑な処理を省くことができる結果、検査時間を短縮することができる。なお、このテストでは、計測ボード15は、測定用信号Vo出力した後、例えばコンデンサが充電されるであろう所定時間を経過した後に測定用信号Viを計測する。
【0030】
次いで、CPU11は、ICテスト(ステップ26)を実行する。このテストでは、主として、IC(集積回路)の品違い、向きの差し違いおよびIC不良などが検査される。具体的には、CPU11は、ピンプローブ3,3間の抵抗値を計測することによって、ICの入出力部に内蔵されている内蔵ダイオードの向きが正規か否かを判定することにより検査する。なお、ICテストとコンポーネントテストとが、本発明における回路部品検査工程に相当する。
【0031】
CPU11は、ステップ24からステップ26までの3つの検査工程において良品と判定している否かを判別する(ステップ27)。良品と判定している場合には、良品の回路基板2と判定し(ステップ28)、CRT14に良品表示を行う。次いで、次の検査対象の回路基板2について、総当たりショート/オープンテスト(ステップ24)を開始する。
【0032】
一方、CPU11は、ステップ27において、いずれか1つ以上の工程で不良があったと判別している場合には、総当たりショート/オープンテスト(ステップ24)で良品と判定しているか否かを判別する(ステップ29)。良品と判別している場合には、抵抗値登録工程(ステップ23)において登録された回路パターンPについては良品と判定しているため、ICの部品不良や誤挿入などが存在するものとして不良品と判定する(ステップ30)と共に、CRT14に不良品表示を行った後に、次の検査対象の回路基板2を検査する。
【0033】
一方、ステップ29において、総当たりショート/オープンテスト(ステップ24)では良品と判定していないと判別した場合には、その不良個所の回路パターンP,P間について、コンポーネントテスト(ステップ25)では良品と判定しているか否かを判別する(ステップ30)。良品と判定している場合には、抵抗値登録工程(ステップ23)において登録された回路パターンP,P間の抵抗値が所定の抵抗値グループには属していないが、許容範囲内の抵抗値であるとして、良品と判定する(ステップ28)と共に、CRT14に良品表示を行った後に、次の検査対象の回路基板2を検査する。
【0034】
ステップ30において良品と判定していな場合には、抵抗値登録工程(ステップ23)において登録された回路パターンP,P間の抵抗値が所定の抵抗値グループに属しておらず、かつ許容範囲外の抵抗値であるか、または回路部品Bの品違いおよびICの不良や付け違いがあるとして、不良品と判定する(ステップ30)と共に、CRT14に不良品表示を行った後に、次の検査対象の回路基板2を検査する。
【0035】
なお、CPU11は、以上の工程においてCRT14に不良品表示を行う場合に、その回路パターンPや回路部品Bの位置を併せて表示させることもできる。かかる場合には、作業者は、不良個所を容易に特定することができる。
【0036】
以上のように、本実施形態に係る回路基板検査装置1によれば、データ吸収工程(ステップ22)において所定の回路パターンP,P間の抵抗値がしきい値に対して所定範囲内の場合に、そのピンプローブ3,3とその抵抗値とを登録リストに登録しておくことにより、良品の回路基板2であっても環境条件の変化などによってしきい値を上下してしまう可能性のある回路パターンP,Pの抵抗値検査を正確に行うことができる。
【0037】
なお、本発明は、上記した実施形態に限定されない。例えば、本実施形態では、抵抗値登録工程(ステップ23)において登録された回路パターンP,P間の抵抗値が正常であるか否かについて、コンポーネントテスト(ステップ25)内で回路部品Bの検査と共に行っているが、コンポーネントテストやICテスト(ステップ26)とは別個独立して行うこともできる。ただし、回路パターンPと回路部品Bとを区別することなく、コンポーネントテスト内で行うことにより、回路部品の素子パラメータの測定と同一の測定条件で回路パターンP,P間の抵抗値を測定することができ、これにより、測定条件の変更等の煩雑な処理を省くことができる結果、検査時間の短縮を図ることができる。
【0038】
【発明の効果】
以上のように、請求項1記載の回路基板検査方法によれば、抵抗値がしきい値近辺の両回路パターンについては、その両回路パターンにそれぞれ接触するピンプローブに対応させてその抵抗値を登録し、かつ、抵抗値比較検査工程において測定したその両回路パターン間の抵抗値と、登録されている抵抗値とを比較して回路基板の良否を検査することにより、しきい値に対して小さなマージンの回路パターン間の抵抗値検査については、検査漏れすることなく、より正確に検査することができる。また、しきい値に対してマージンが大きい他の多くの回路パターン間の抵抗値検査については、回路パターン検査工程でのみ検査することにより、短時間で検査を行うことができる。
【0039】
また、請求項2記載の回路基板検査方法によれば、回路パターンと回路部品とを区別することなく、抵抗値比較検査工程を回路部品検査工程内で行うことにより、回路部品の素子パラメータの測定と同一の測定条件で回路パターン間の抵抗値を測定することができ、これにより、測定条件の変更処理等の煩雑な処理を省くことができる結果、検査時間を短縮することができる。
【0040】
さらに、請求項3記載の回路基板検査方法によれば、回路パターン検査工程において正しく属していないと判定された両回路パターンが、回路部品検査工程において不良と判定さなかったときには、その両回路パターンについては不良と判定しないことにより、誤った不良判定を防止することができる。
【0041】
さらに、請求項4記載の回路基板検査方法によれば、指定した1つのピンプローブ以外の他のピンプローブを共通接続した状態における他のピンプローブのうちの任意の1つと指定した1つのピンプローブとにそれぞれ接触している回路パターン間の抵抗値に基づいて、それぞれデータ吸収工程および回路パターン検査工程が行われるため、データ吸収および判定の回数が低減され、これにより、検査時間を短縮することができる。
【図面の簡単な説明】
【図1】 本発明の実施の形態に係る回路基板検査装置の電気回路図である。
【図2】 本発明の実施の形態に係る回路基板検査装置における検査処理のフローチャートである。
【符号の説明】
1 回路基板検査装置
2 回路基板
3 ピンプローブ
11 CPU
B 回路部品
P 回路パターン
Claims (4)
- 良品の回路基板上に形成され互いに分離独立している複数の回路パターンにピンプローブをそれぞれ接触させて当該各回路パターン相互間の抵抗値を測定すると共に、当該各抵抗値を所定のしきい値に対して低抵抗値グループまたは高抵抗値グループに分類して登録するデータ吸収工程と、
前記良品の回路基板に代えて検査対象である同種の回路基板における前記回路パターンの各々に前記ピンプローブをそれぞれ接触させて当該各回路パターン相互間の抵抗値を測定すると共に、当該測定した各抵抗値が、前記データ吸収工程において分類された前記各グループにそれぞれ正しく属しているか否かを判定することにより当該回路基板の良否を検査する回路パターン検査工程とを少なくとも実行する回路基板検査方法において、
前記データ吸収工程において測定された両回路パターン間の抵抗値が前記しきい値近辺のときに当該両回路パターンにそれぞれ接触する前記ピンプローブに対応させて当該抵抗値を登録する抵抗値登録工程と、
当該抵抗値登録工程において登録された前記ピンプローブにそれぞれ接触する前記両回路パターン間の抵抗値を測定すると共に当該ピンプローブに対応して登録されている前記抵抗値と比較することにより当該回路基板の良否を検査する抵抗値比較検査工程とをさらに実行することを特徴とする回路基板検査方法。 - 1対の前記ピンプローブに電気的にそれぞれ接続される前記回路パターンに接続される各回路部品の素子パラメータを当該1対のピンプローブ毎にそれぞれ対応させて登録するパラメータ登録工程と、
前記1対のピンプローブに電気的にそれぞれ接続される前記各回路部品の素子パラメータを測定すると共に、当該測定した素子パラメータと前記パラメータ登録工程において当該1対のピンプローブに対応させて登録した前記素子パラメータとを比較することにより当該回路基板の良否を検査する回路部品検査工程とをさらに実行し、
前記抵抗値比較検査工程を前記回路部品検査工程内で実行することを特徴とする請求項1記載の回路基板検査方法。 - 前記回路パターン検査工程において正しく属していないと判定された前記両回路パターンが、前記回路部品検査工程において不良と判定さなかったときには、当該両回路パターンについては不良と判定しないことを特徴とする請求項2記載の回路基板検査方法。
- 指定した1つの前記ピンプローブ以外の他の前記ピンプローブを共通接続した状態における任意の1つの前記ピンプローブ、および前記指定した1つのピンプローブにそれぞれ接触している前記回路パターン間の抵抗値に基づいて、前記データ吸収工程、前記回路パターン検査工程および前記抵抗値比較検査工程をそれぞれ行うことを特徴とする請求項1から3のいずれかに記載の回路基板検査方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP34064996A JP3784479B2 (ja) | 1996-12-05 | 1996-12-05 | 回路基板検査方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP34064996A JP3784479B2 (ja) | 1996-12-05 | 1996-12-05 | 回路基板検査方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH10170585A JPH10170585A (ja) | 1998-06-26 |
JP3784479B2 true JP3784479B2 (ja) | 2006-06-14 |
Family
ID=18338997
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP34064996A Expired - Fee Related JP3784479B2 (ja) | 1996-12-05 | 1996-12-05 | 回路基板検査方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3784479B2 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4959942B2 (ja) * | 2005-01-18 | 2012-06-27 | 日本電産リード株式会社 | 基板検査装置、基板検査プログラム及び基板検査方法 |
JP5160332B2 (ja) * | 2008-07-28 | 2013-03-13 | 日置電機株式会社 | 回路基板検査装置および回路基板検査方法 |
JP5430892B2 (ja) * | 2008-07-28 | 2014-03-05 | 日置電機株式会社 | 回路基板検査装置および回路基板検査方法 |
JP5160331B2 (ja) * | 2008-07-28 | 2013-03-13 | 日置電機株式会社 | 回路基板検査装置および回路基板検査方法 |
JP5215072B2 (ja) * | 2008-07-31 | 2013-06-19 | 日置電機株式会社 | 回路基板検査装置および回路基板検査方法 |
JP5329160B2 (ja) * | 2008-09-18 | 2013-10-30 | 日置電機株式会社 | 回路基板検査装置および回路基板検査方法 |
-
1996
- 1996-12-05 JP JP34064996A patent/JP3784479B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH10170585A (ja) | 1998-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2002156399A (ja) | 回路基板の検査装置及び検査方法 | |
US5256975A (en) | Manually-operated continuity/shorts test probe for bare interconnection packages | |
JP3784479B2 (ja) | 回路基板検査方法 | |
KR100791050B1 (ko) | 핀 드라이버를 구비한 연성회로기판의 검사 시스템 및 검사방법 | |
JP4582869B2 (ja) | 回路基板検査装置 | |
JP5191805B2 (ja) | 検査装置および検査方法 | |
JP5875815B2 (ja) | 回路基板検査装置および回路基板検査方法 | |
JPS6379075A (ja) | 導通検査装置 | |
JPH10142281A (ja) | 回路基板検査方法 | |
JP4259692B2 (ja) | 回路基板検査装置 | |
JPH09203765A (ja) | ビジュアル併用型基板検査装置 | |
JP6618826B2 (ja) | 回路基板検査装置 | |
JP2014020815A (ja) | 基板検査装置および基板検査方法 | |
JP3276755B2 (ja) | 実装部品のリードの半田付け不良検出方法 | |
JP4490005B2 (ja) | プリント回路板の試験方法及び試験装置 | |
KR20020094117A (ko) | 인쇄회로기판상의 저항 인덕터 및 커패시터 병렬 회로의검사를 위한 방법 | |
JPH04315068A (ja) | プリント回路板の検査装置 | |
JP2004286605A (ja) | インピーダンス測定装置 | |
JPH01156681A (ja) | 回路基板検査方法 | |
JP4369002B2 (ja) | 回路基板検査装置 | |
JPH05164803A (ja) | インサーキットテスタ用オープンテスト装置 | |
JPH07244105A (ja) | 実装基板の基板検査装置によるブリッジ半田検出方法 | |
JP4282589B2 (ja) | 回路基板検査装置および回路基板検査方法 | |
JP6733199B2 (ja) | 検査装置、検査方法及び検査プログラム | |
JPH0511022A (ja) | 回路基板検査装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20050228 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050913 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20051111 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060307 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060315 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110324 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110324 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130324 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150324 Year of fee payment: 9 |
|
LAPS | Cancellation because of no payment of annual fees |