[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP3107995B2 - Synchronizer - Google Patents

Synchronizer

Info

Publication number
JP3107995B2
JP3107995B2 JP07206231A JP20623195A JP3107995B2 JP 3107995 B2 JP3107995 B2 JP 3107995B2 JP 07206231 A JP07206231 A JP 07206231A JP 20623195 A JP20623195 A JP 20623195A JP 3107995 B2 JP3107995 B2 JP 3107995B2
Authority
JP
Japan
Prior art keywords
synchronization
correlation
value
determining
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP07206231A
Other languages
Japanese (ja)
Other versions
JPH0955727A (en
Inventor
友 英 記 行
松 勝 彦 平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP07206231A priority Critical patent/JP3107995B2/en
Publication of JPH0955727A publication Critical patent/JPH0955727A/en
Application granted granted Critical
Publication of JP3107995B2 publication Critical patent/JP3107995B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、デジタル無線通信にお
いて、受信機が送信機との間で同期をとるための同期装
置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a synchronizing device for synchronizing a receiver with a transmitter in digital radio communication.

【0002】[0002]

【従来の技術】無線通信を行う際、送信機と受信機の間
で同期をとる必要がある。そのため送信側では送信系列
のなかに既知のパタンを挿入しておき、受信側で相関を
とり、相関が高い時刻を既知のパタン受信時刻と判断す
ることにより、同期を獲得する。
2. Description of the Related Art When performing wireless communication, it is necessary to synchronize between a transmitter and a receiver. Therefore, the transmitting side inserts a known pattern into the transmission sequence, obtains a correlation on the receiving side, and determines a time having a high correlation as a known pattern reception time, thereby acquiring synchronization.

【0003】図5は従来の同期装置の構成を示し、50
1は相関器、502は同期判定回路、503はメモリ
ある。また、504は受信波の直交成分であり、505
は受信波の同成分である。
FIG. 5 shows a configuration of a conventional synchronizer.
1 is a correlator, 502 is a synchronization determination circuit , and 503 is a memory . 504 is an orthogonal component of the received wave, and 505 is
It has the same phase component of the received wave.

【0004】図6は送信信号のフレームフォーマットを
示し、601はデータ、602は同期ワード、603は
データである。ここでは、同期をとるための既知のパタ
ンである同期ワード602は送信信号の中央に配置して
いる。シンボル長はMシンボルとし、ここではM=10
である。通常、この既知のパターンを同期ワードの他に
同期シンボルと呼ぶこともある。
FIG. 6 shows a frame format of a transmission signal, where 601 is data, 602 is a synchronization word, and 603 is data. Here, a synchronization word 602, which is a known pattern for achieving synchronization, is arranged at the center of the transmission signal. The symbol length is M symbols, where M = 10
It is. Usually, this known pattern is sometimes called a synchronization symbol in addition to the synchronization word.

【0005】メモリ503には、所望波の同期ワードs
wl1 、swl2 、・・・、swl M が保存される。s
wlX はxシンボル目の所望波の同期ワードの同相成分
と直交成分の組みで、ここでは複素数として表現され
る。
[0005] The memory 503 stores a synchronization word s of a desired wave.
wl1, SwlTwo, ..., swl MIs saved. s
wlXIs the in-phase component of the sync word of the desired wave of the x symbol
And a set of orthogonal components, represented here as complex numbers
You.

【0006】図7は相関器501の構成例を示す。相関
器501は、A/D変換された受信波の直交成分504
と同相成分505が同期ワード長だけ保存されるシフト
レジスタ701を有する。時刻Tにおいて、シフトレジ
スタ701は、時刻T−N+1からTまでのN個の受信
データrT-N+1 、rT-N+2 、rT を保存する。rT は時
刻Tにおける受信波の直交成分504と同相成分505
の組みで、ここでは複素数として表現される。複素乗算
器702は、シフトレジスタ701の内容(受信した所
望波の同期ワード)とメモリ703の内容(メモリ50
3から移した所望波の同期ワード)とを複素演算し、そ
の結果を加算器704に入力し、加算器704は相関値
sを出力する。
FIG. 7 shows a configuration example of the correlator 501. The correlator 501 outputs the quadrature component 504 of the A / D-converted received wave.
And a shift register 701 in which the in-phase component 505 is stored by the synchronization word length. At time T, the shift register 701 stores N pieces of received data r T-N + 1 , r T-N + 2 , r T from time T−N + 1 to T. r T is the quadrature component 504 and the in-phase component 505 of the received wave at time T
Are represented here as complex numbers. The complex multiplier 702 stores the content of the shift register 701 (the synchronization word of the received desired wave) and the content of the memory 703 (the memory 50).
3) and the result is input to an adder 704, which outputs a correlation value s.

【0007】[0007]

【数1】 (Equation 1)

【0008】相関値sは、Mシンボル分の同期ワードの
波形と受信信号の波形がどれだけ似ているかを表し、波
形が似ていれば似ているほど1に近づき、完全に一致す
るとき1になる。逆に波形が似ていなければ似ていない
ほど0に近づく。受信波形との相関をとる処理により、
相関値が高い時刻であれば、同期ワードを受信している
と判断することができる。
The correlation value s indicates how similar the waveform of the synchronization word for M symbols is to the waveform of the received signal. The more similar the waveforms are, the closer to 1 becomes, and when they completely match, 1 become. Conversely, if the waveforms are not similar, the closer they are, the closer to zero. By processing to correlate with the received waveform,
If the correlation value is high, it can be determined that the synchronization word has been received.

【0009】同期判定回路502では、相関器501の
出力を基に同期パルス受信時刻か否かを判定する。図8
に相関器501の出力波形を示し、横軸は時間で、1フ
レーム中の同期ワードの受信時刻を示す。ここでは、時
刻kTで同期ワードが受信される時刻である。Tはサン
プリング間隔である。縦軸は相関値を表し、同期ワード
近傍では相関値が高くなっている。この後、相関値を累
積しない方法、する方法があるがここでは累積する方を
例に説明する。ノイズやフェージングの影響により、同
期ワード受信時刻以外でも相関値が高くなることがある
ため、しきい値th1で判定し、th1以上のときは
1、th1より小さいときは0として、フレーム毎に累
積加算することにより、誤差を平均化してなくす。図9
は累積加算結果を示す。横軸は1フレーム中の時間を表
す。累積値がしきい値th2を越えたとき、この時刻で
同期ワードが受信されたと判断する。
The synchronization determination circuit 502 determines whether or not it is a synchronization pulse reception time based on the output of the correlator 501. FIG.
Shows the output waveform of the correlator 501, and the horizontal axis indicates time, indicating the reception time of the synchronization word in one frame. Here, it is the time at which the synchronization word is received at time kT. T is a sampling interval. The vertical axis represents the correlation value, and the correlation value is high near the synchronization word. Thereafter, there is a method of not accumulating the correlation values, or a method of accumulating the correlation values. Here, the method of accumulating the correlation values will be described as an example. Since the correlation value may be high even at times other than the synchronization word reception time due to the influence of noise and fading, it is determined by the threshold value th1. The error is averaged out by adding. FIG.
Indicates the cumulative addition result. The horizontal axis represents time in one frame. When the accumulated value exceeds the threshold value th2, it is determined that the synchronization word has been received at this time.

【0010】[0010]

【発明が解決しようとする課題】本発明が対象とするデ
ジタル無線通信においては、送信信号中に既知のパタン
を挿入して送信し、さらに所望信号を送信する基地局ま
たは移動局に隣接するセルにおいて、所望信号が同一の
周波数で、所望信号と異なる既知のパタンを挿入して送
信する場合には、干渉波が存在することになる。周波数
利用効率の観点からは、隣接したセルにおいても同一の
周波数が利用できることが望ましい。しかしながら、上
記従来の構成では、干渉波が存在する場合にその影響が
大きいときは、正しい同期を獲得するまでに時間が長く
かかるという問題があった。
SUMMARY OF THE INVENTION In a digital radio communication system to which the present invention is applied, a known pattern is inserted into a transmission signal for transmission, and a cell adjacent to a base station or a mobile station for transmitting a desired signal is transmitted. In the case where the desired signal is transmitted at the same frequency by inserting a known pattern different from the desired signal, an interference wave exists. From the viewpoint of frequency utilization efficiency, it is desirable that the same frequency can be used in adjacent cells. However, in the above-described conventional configuration, there is a problem that it takes a long time to acquire correct synchronization when the influence of the interference wave is large.

【0011】本発明は、このような従来の問題を解決す
るものであり、異なる送信機から同じタイミング、同じ
周波数で信号を送信するとともに、それぞれ同期をとる
ために送信信号中に異なる既知のパタンを挿入して送信
する無線システムにおいて、干渉波が存在する場合で
も、受信側において同期を正しく高速に引き込むことの
できる同期装置を提供することを目的とする。
The present invention solves such a conventional problem, in which signals are transmitted from different transmitters at the same timing and at the same frequency, and different known patterns are included in the transmission signals to synchronize each other. It is an object of the present invention to provide a synchronizing device that can correctly and quickly synchronize at a receiving side even in the presence of an interference wave in a wireless system that inserts and transmits.

【0012】[0012]

【課題を解決するための手段】本発明は、上記目的を達
成するために、受信信号に対して所望波の既知のパタン
との相関をとる第1の相関手段と、受信信号に対して干
渉波の既知のパタンとの相関をとる第2の相関手段と、
第1および第2の相関手段からそれぞれ出力された相関
値から同期判定を行い、いずれか先に同期が検出された
場合に同期確立と判定する同期判定手段とを備えたもの
である。
SUMMARY OF THE INVENTION In order to achieve the above object, the present invention provides a first correlation means for correlating a received signal with a known pattern of a desired wave; Second correlation means for correlating the wave with a known pattern;
To synchronize determined from the correlation values output from the first and second correlation means, synchronization is detected in any preceding
And a synchronization determining means for determining that synchronization has been established in such a case .

【0013】[0013]

【作用】本発明は、上記構成により、シンボルレートよ
りも高い周波数でサンプリングして、受信機にあらかじ
め格納されている既知のパタンとの相関をとった場合、
最適サンプリング点では相関が最も高くなることを利用
して、所望波と干渉波の両方のパタンで相関をとること
により、所望波と干渉波のいずれかがフェージングの影
響を受けていても、もう片方の波により相関をとること
ができ、同期獲得までの時間を短縮することができる。
According to the present invention, according to the above configuration, when sampling is performed at a frequency higher than the symbol rate and a correlation with a known pattern stored in the receiver in advance is obtained,
By taking advantage of the fact that the correlation is highest at the optimal sampling point, by correlating with both the desired wave and the interference wave patterns, even if either the desired wave or the interference wave is affected by fading, The correlation can be obtained by one of the waves, and the time until synchronization is obtained can be reduced.

【0014】[0014]

【実施例】【Example】

(実施例1)図1は本発明の第1の実施例における同期
装置の構成を示すものである。同じタイミング、同じ周
波数で信号を送信し、それぞれ同期をとるために送信信
号中に既知のパタンを挿入して送信する2つの異なる送
信機をAとBとし、送信機Aが送信する信号を所望波、
送信機Bが送信する信号を干渉波とする。図1におい
て、101は送信機Aからの同期ワードと相関をとる相
関器Aであり、102は送信機Aの同期ワードを保存す
るメモリAである。103は送信機Bからの同期ワード
と相関をとる相関器Bであり、104は相関器Bからの
同期ワードを保存するメモリBである。105は送信機
Aの同期ワードとの相関値から同期判定を行うととも
に、送信機Bの同期ワードとの相関値から同期判定を行
い、先に同期が検出された方を同期確立と判定する同期
判定回路である。106は相関器101、103および
同期判定回路105を動作させる基準となるクロックパ
ルス、107は受信波の直交成分、108は受信波の同
相成分である。
(Embodiment 1) FIG. 1 shows the configuration of a synchronization apparatus according to a first embodiment of the present invention. A and B are two different transmitters that transmit signals at the same timing and at the same frequency and insert a known pattern into the transmission signal for synchronization, and transmit signals A and B, respectively. wave,
The signal transmitted from the transmitter B is an interference wave. In FIG. 1, reference numeral 101 denotes a correlator A for correlating with the synchronization word from the transmitter A, and reference numeral 102 denotes a memory A for storing the synchronization word of the transmitter A. Reference numeral 103 denotes a correlator B for correlating with the synchronization word from the transmitter B, and reference numeral 104 denotes a memory B for storing the synchronization word from the correlator B. A synchronization determination unit 105 performs synchronization determination based on a correlation value with the synchronization word of the transmitter A, and performs synchronization determination based on a correlation value with the synchronization word of the transmitter B, and determines a synchronization detection first as synchronization establishment. It is a determination circuit. Reference numeral 106 denotes a clock pulse serving as a reference for operating the correlators 101 and 103 and the synchronization determination circuit 105; 107, a quadrature component of the received wave; and 108, an in-phase component of the received wave.

【0015】以上のように構成された同期装置におい
て、以下図1のブロック図および図6のフレームフォー
マット図を参照してその動作を説明する。本実施例にお
ける送信信号のフレームフォーマットは、図6に示す従
来例と同じものであり、同期をとるための既知のパタン
である同期ワード602を送信信号の中央に配置してい
るが、データ601の前方またはデータ603の後方で
も差し支えない。
The operation of the synchronizer configured as described above will be described below with reference to the block diagram of FIG. 1 and the frame format diagram of FIG. The frame format of the transmission signal in this embodiment is the same as that of the conventional example shown in FIG. 6, and a synchronization word 602, which is a known pattern for achieving synchronization, is arranged at the center of the transmission signal. Before or after the data 603.

【0016】メモリ102とメモリ104には、それぞ
れ所望波と干渉波の同期ワード(ここではMシンボルと
する)sw11 、sw12 、・・・、sw1M 、sw2
1 、sw22 、・・・、sw2M が保存される。sw1
X 、sw2X は、それぞれxシンボル目の所望波、干渉
波の同期ワードの同相成分と直交成分の組みで、ここで
は複素数として表現される。
The memories 102 and 104 store synchronization words (here, M symbols) sw1 1 , sw1 2 ,..., Sw1 M , and sw2 of the desired wave and the interference wave, respectively.
1 , sw2 2 ,..., Sw2 M are stored. sw1
X and sw2 X are sets of the in-phase component and the quadrature component of the synchronization word of the desired wave and the interference wave of the x-th symbol, respectively, and are expressed here as complex numbers.

【0017】相関器101の構成は、図7に示す従来例
の相関器の構成と同じとする。相関器101は、A/D
変換された受信波の直交成分と同相成分が同期ワード長
だけ保存するシフトレジスタ701を有する。このシフ
トレジスタ701は、相関器103と共有することが可
能である。時刻Tにおいて、シフトレジスタ701に
は、時刻T−N+1からTまでのN個の受信データr
T-N+1 、rT-N+2 、rT が保存されている。rT は時刻
Tにおける受信信号の同相成分と直交成分の組みで、こ
こでは複素数として表現される。複素乗算器702は、
シフトレジスタ701の内容(受信した所望波の同期ワ
ード)とメモリ703の内容(メモリ102から移され
た所望波の同期ワード)とを複素演算し、その結果を加
算器704に入力し、加算器704は、相関値s1を出
力する。
The configuration of the correlator 101 is the same as the configuration of the conventional correlator shown in FIG. The correlator 101 has an A / D
It has a shift register 701 that stores the quadrature component and the in-phase component of the converted received wave by the synchronization word length. This shift register 701 can be shared with the correlator 103. At time T, the shift register 701 stores N pieces of received data r from time T−N + 1 to T.
T-N + 1 , r T-N + 2 , r T are stored. r T is a set of the in-phase component and the quadrature component of the received signal at time T, and is represented here as a complex number. The complex multiplier 702 is
A complex operation is performed on the contents of the shift register 701 (the received synchronization word of the desired wave) and the contents of the memory 703 (the synchronization word of the desired wave transferred from the memory 102), and the result is input to the adder 704. 704 outputs a correlation value s1.

【0018】[0018]

【数2】 相関値s1は、Mシンボル分の所望波の同期ワードの波
形と受信信号の波形がどれだけ似ているかを表し、波形
が似ていれば似ているほど1に近づき、完全に一致する
とき1になる。逆に波形が似ていなければ似ていないほ
ど0に近づく。受信波形との相関をとる処理により、相
関値が高い時刻であれば、同期ワードを受信していると
判断することができる。
(Equation 2) The correlation value s1 indicates how similar the waveform of the synchronization word of the desired signal of M symbols is to the waveform of the received signal. The more similar the waveforms are, the closer to 1 becomes, and when they completely match, 1 become. Conversely, if the waveforms are not similar, the closer they are, the closer to zero. By performing the correlation with the received waveform, if the time has a high correlation value, it can be determined that the synchronization word has been received.

【0019】相関器103の構成も図7に示す従来例の
相関器と同じである。相関器103は、A/D変換され
た受信波の直交成分と同相成分が同期ワード長だけ保存
するシフトレジスタ701を有する。このシフトレジス
タ701は、相関器101と共有することが可能であ
る。時刻Tにおいて、シフトレジスタ701には、時刻
T−N+1からTまでのN個の受信データrT-N+1 、r
T-N+2 、rT が保存されている。rT は時刻Tにおける
受信信号の同相成分と直交成分の組みで、ここでは複素
数として表現される。複素乗算器702は、シフトレジ
スタ701の内容(受信した干渉波の同期ワード)とメ
モリ703の内容(メモリ104から移された干渉波の
同期ワード)とを複素演算し、その結果を加算器704
に入力し、加算器704は、相関値s2を出力する。
The configuration of the correlator 103 is the same as that of the conventional correlator shown in FIG. The correlator 103 has a shift register 701 in which the quadrature component and the in-phase component of the A / D converted received wave are stored for a synchronization word length. This shift register 701 can be shared with the correlator 101. At time T, the shift register 701 stores N pieces of received data r T-N + 1 , r T from time T−N + 1 to T.
T-N + 2, r T is stored. r T is a set of the in-phase component and the quadrature component of the received signal at time T, and is represented here as a complex number. The complex multiplier 702 performs a complex operation on the content of the shift register 701 (the synchronization word of the received interference wave) and the content of the memory 703 (the synchronization word of the interference wave transferred from the memory 104), and adds the result to an adder 704.
, And the adder 704 outputs a correlation value s2.

【0020】[0020]

【数3】 (Equation 3)

【0021】同期判定回路105では、相関器101と
相関器103からの入力をもとに同期ワード受信時刻で
あるかどうかの判定を行う。例えば、相関器101また
は相関器103のどちらからでも早く高い相関値が得ら
れたときを同期ワード受信時刻と判断する。
The synchronization determination circuit 105 determines whether or not it is the synchronization word reception time based on the inputs from the correlators 101 and 103. For example, when a high correlation value is obtained early from either the correlator 101 or the correlator 103, it is determined to be the synchronization word reception time.

【0022】図2は本実施例における同期判定回路10
5の構成を示している。図2において、201は論理和
回路、202はアドレスカウンタ、203はラッチ回
路、204は比較器である。
FIG. 2 shows a synchronization judgment circuit 10 in this embodiment.
5 shows the configuration of FIG. 2, reference numeral 201 denotes an OR circuit; 202, an address counter; 203, a latch circuit; and 204, a comparator.

【0023】次に、本実施例における同期判定回路の動
作について説明する。論理和回路201の入力には、相
関器101と相関器103からの入力が与えられ、アド
レスカウンタ202には、サンプリングクロックが与え
られる。ラッチ回路203は、論理和回路201の出力
が初めて1となったときのアドレスカウンタ202の値
が保存される。そして、比較器204は、アドレスカウ
ンタ202の値とラッチ回路203に保存された値とを
比較し、一致していれば1すなわち同期確立時刻と判定
し、一致していなければ0を出力する。
Next, the operation of the synchronization determination circuit in this embodiment will be described. The inputs from the correlator 101 and the correlator 103 are supplied to the input of the OR circuit 201, and the sampling clock is supplied to the address counter 202. The latch circuit 203 stores the value of the address counter 202 when the output of the OR circuit 201 becomes 1 for the first time. Then, the comparator 204 compares the value of the address counter 202 with the value stored in the latch circuit 203. If the values match, the comparator 204 determines 1 as the synchronization establishment time, and outputs 0 if they do not match.

【0024】このように、本実施例によれば、所望波の
同期ワードだけでなく干渉波の同期ワードでも相関をと
ることにより、より高速に同期の判定を行うことができ
る。
As described above, according to the present embodiment, the synchronization can be determined at higher speed by correlating not only the synchronization word of the desired wave but also the synchronization word of the interference wave.

【0025】(実施例2)次に、本発明の第2の実施例
について説明する。上記第1の実施例における同期判定
回路では、フェージングやノイズの影響により、誤って
同期ワード受信時刻と判断されることがある。本実施例
では、これを累積加算することにより、ノイズやフェー
ジングの影響を平均化して消去するようにしたものであ
る。本実施例における同期装置の全体構成は、図1に示
した第1の実施例における同期装置の構成と同じであ
り、異なるのは同期判定回路の構成である。
(Embodiment 2) Next, a second embodiment of the present invention will be described. The synchronization determination circuit in the first embodiment may erroneously determine the synchronization word reception time due to the effects of fading and noise. In this embodiment, the effects of noise and fading are averaged and eliminated by accumulative addition. The overall configuration of the synchronization device according to the present embodiment is the same as the configuration of the synchronization device according to the first embodiment shown in FIG. 1, and the difference is the configuration of the synchronization determination circuit.

【0026】以下、実施例1と異なる同期判定回路につ
いてのみ説明する。図3は本実施例における同期判定回
路の構成を示すものであり、相関器101と相関器10
3の出力をもとに同期ワード受信時刻か否かを判定し、
同期ワード受信時刻と判断されたとき1を、同期ワード
受信時刻でないと判断されたとき0を出力する。
Hereinafter, only a synchronization determination circuit different from the first embodiment will be described. FIG. 3 shows the configuration of the synchronization determination circuit in the present embodiment.
3 to determine whether or not it is the synchronization word reception time,
When the time is determined to be the synchronization word reception time, 1 is output, and when it is determined that the time is not the synchronization word reception time, 0 is output.

【0027】図3において、301はメモリA、302
はメモリB、303は加算器A、304は加算器B、3
05はしきい値判定回路A、306はしきい値判定回路
B、307はアドレスカウンタ、308は論理和回路、
309はラッチ回路、310は比較器である。
In FIG. 3, reference numeral 301 denotes a memory A, 302
Is a memory B, 303 is an adder A, 304 is an adder B, 3
05 is a threshold value judgment circuit A, 306 is a threshold value judgment circuit B, 307 is an address counter, 308 is a logical sum circuit,
309 is a latch circuit, and 310 is a comparator.

【0028】次に、本実施例における同期判定回路の動
作について説明する。メモリ301およびメモリ302
は、同期ワードが1フレーム周期の場合はフレーム周
期、同期ワードが1スロット毎のときはスロット周期中
のサンプル時間ごとの相関値の累積値を保存する。この
時、相関値を直接累積するか、図8のようにしきい値判
定して累積するか、ある一定値以下は0とみなしてリミ
ッタを介して累積するか等、様々な方法があるが、ここ
ではしきい値判定して累積する。加算器303は、メモ
リ301の値と新たに入力された相関器101からの入
力とを加算して再びメモリ301に保存するとともに、
しきい値判定回路305に出力する。加算器304は、
メモリ302の値と新たに入力された相関器103から
の入力とを加算して再びメモリ302に保存するととも
に、しきい値判定回路306に出力する。
Next, the operation of the synchronization determination circuit in this embodiment will be described. Memory 301 and memory 302
Saves a frame period when the synchronization word has one frame period, and stores a cumulative value of correlation values for each sampling time during the slot period when the synchronization word is for each slot. At this time, there are various methods such as directly accumulating the correlation value, accumulating by threshold value judgment as shown in FIG. 8, and accumulating through a limiter assuming that a certain value or less is regarded as 0. Here, the threshold value is determined and accumulated. The adder 303 adds the value of the memory 301 and the input from the correlator 101 that has been newly input, and stores it in the memory 301 again.
Output to the threshold determination circuit 305. The adder 304
The value of the memory 302 and the newly input input from the correlator 103 are added and stored in the memory 302 again, and output to the threshold value determination circuit 306.

【0029】しきい値判定回路305およびしきい値判
定回路306は、累積加算値が図9のしきい値th2以
上のとき1を出力、累積加算値が図9のしきい値th2
より小さいとき0を出力する。
The threshold value judgment circuit 305 and the threshold value judgment circuit 306 output 1 when the accumulated value is equal to or larger than the threshold value th2 of FIG.
If it is smaller than 0, it outputs 0.

【0030】アドレスカウンタ307は、サンプリング
クロックのタイミング毎に変化し、同期ワードが1フレ
ーム周期の場合はフレーム周期、同期ワードが1スロッ
ト毎のときはスロット周期毎にリセットされる。論理和
回路308は、しきい値判定回路305の値が1、かつ
しきい値判定回路306の値が1の時、1を出力し、し
きい値判定回路305の値が0、またはしきい値判定回
路306の値が0の時、0を出力する。ラッチ回路30
9は、論理和回路308からの入力が初めて1となった
ときのアドレスカウンタの値を保存する。比較器310
は、現在時刻を表すアドレスカウンタ307の値と同期
ワード受信時刻と判断された時刻を保存したラッチ回路
309の出力とを比較し、一致していれば1、一致して
いなければ0を出力する。
The address counter 307 changes at each sampling clock timing, and is reset every frame period when the synchronization word is one frame period, and is reset every slot period when the synchronization word is one slot. The OR circuit 308 outputs 1 when the value of the threshold value judgment circuit 305 is 1 and the value of the threshold value judgment circuit 306 is 1, and the value of the threshold value judgment circuit 305 is 0 or the threshold value. When the value of the value determination circuit 306 is 0, 0 is output. Latch circuit 30
Reference numeral 9 stores the value of the address counter when the input from the OR circuit 308 becomes 1 for the first time. Comparator 310
Compares the value of the address counter 307 representing the current time with the output of the latch circuit 309 storing the time determined to be the synchronization word reception time, and outputs 1 if they match and 0 if they do not match .

【0031】このように、本実施例によれば、所望波や
干渉波の相関値を累積加算することにより、速度はやや
遅くなるものの、ノイズやフェージングの影響が軽減さ
れ、正しい同期判定を行うことができる。
As described above, according to the present embodiment, the effect of noise and fading is reduced, but the synchronization is correctly determined, although the speed is slightly reduced by cumulatively adding the correlation values of the desired wave and the interference wave. be able to.

【0032】(実施例3)次に、本発明の第3の実施例
ついて説明する。本実施例における同期装置の構成は図
1に示した第1の実施例における同期装置と同じであ
り、異なるのは同期判定回路の構成である。
(Embodiment 3) Next, a third embodiment of the present invention will be described. The configuration of the synchronizer in the present embodiment is the same as that of the synchronizer in the first embodiment shown in FIG. 1, and the difference lies in the configuration of the synchronization determination circuit.

【0033】以下、実施例1と異なる同期判定回路につ
いて説明する。図4は本実施例における同期判定回路の
構成を示すものである。図4において、401はメモ
リ、402は論理和回路、403は加算器、404はし
きい値判定回路、405はアドレスカウンタ、406は
ラッチ回路、407は比較器である。
Hereinafter, a synchronization determination circuit different from the first embodiment will be described. FIG. 4 shows the configuration of the synchronization determination circuit in this embodiment. 4, reference numeral 401 denotes a memory, 402 denotes an OR circuit, 403 denotes an adder, 404 denotes a threshold value determination circuit, 405 denotes an address counter, 406 denotes a latch circuit, and 407 denotes a comparator.

【0034】次に、本実施例における同期判定回路の動
作について説明する。メモリ401は、同期ワードが1
フレーム周期の場合はフレーム周期、同期ワードが1ス
ロット毎のときはスロット周期中のサンプル時間ごとの
相関値しきい値判定結果の累積値を保存する。論理和回
路402は、相関器101からの入力または相関器10
3からの入力のいずれかが1のとき1、相関器101か
らの入力が0または相関器102からの入力が0のと
き、0を出力する。加算器403は、メモリ401の値
と新たに入力された論理和回路402からの入力とを累
積加算して再びメモリ401に保存するとともに、しき
い値判定回路404に出力する。
Next, the operation of the synchronization determination circuit in this embodiment will be described. The memory 401 has a synchronization word of 1
In the case of the frame period, the frame period is stored. When the synchronization word is for each slot, the accumulated value of the correlation value threshold value determination result for each sample time in the slot period is stored. The OR circuit 402 receives the input from the correlator 101 or the correlator 10
When any of the inputs from 3 is 1, 1 is output, and when the input from the correlator 101 is 0 or the input from the correlator 102 is 0, 0 is output. The adder 403 accumulatively adds the value of the memory 401 and the newly inputted input from the OR circuit 402, stores the result again in the memory 401, and outputs the result to the threshold value determination circuit 404.

【0035】しきい値判定回路404は、累積加算値が
図9のしきい値th2以上のとき1を出力、累積加算値
が図9のしきい値th2より小さいとき0を出力する。
アドレスカウンタ405は、サンプリングクロックのタ
イミング毎に変化し、同期ワードが1フレーム周期の場
合はフレーム周期、同期ワードが1スロット毎のときは
スロット周期毎にリセットされる。ラッチ回路406
は、しきい値判定回路404からの入力が初めて1とな
るときのアドレスカウンタ405の値を保存する。比較
器407は、現在時刻を表すアドレスカウンタ405の
値と同期ワード受信時刻と判断された時刻を保存したラ
ッチ回路406の出力とを比較し、一致していれば1、
一致していなければ0を出力する。
The threshold value judging circuit 404 outputs 1 when the accumulated value is equal to or larger than the threshold value th2 in FIG. 9, and outputs 0 when the accumulated value is smaller than the threshold value th2 in FIG.
The address counter 405 changes every timing of the sampling clock, and is reset every frame period when the synchronization word is one frame period, and is reset every slot period when the synchronization word is one slot. Latch circuit 406
Stores the value of the address counter 405 when the input from the threshold determination circuit 404 becomes 1 for the first time. The comparator 407 compares the value of the address counter 405 indicating the current time with the output of the latch circuit 406 storing the time determined as the synchronization word reception time.
If they do not match, 0 is output.

【0036】このように、本実施例によれば、所望波と
干渉波の同期ワードによる相関値を論理和として累積す
ることにより、実施例2と同様の効果をより小さな回路
で得ることができる。
As described above, according to the present embodiment, the same effect as that of the second embodiment can be obtained by a smaller circuit by accumulating the correlation value of the desired wave and the interference wave based on the synchronization word as a logical sum. .

【0037】[0037]

【発明の効果】本発明は、上記実施例から明らかなよう
に、受信信号に対して所望波の既知のパタンとの相関を
とる第1の相関手段と、受信信号に対して干渉波の既知
のパタンとの相関をとる第2の相関手段と、第1および
第2の相関手段からそれぞれ出力された相関値から同期
判定を行い、いずれか先に同期が検出された場合に同期
確立と判定する同期判定手段とを備えているので、所望
波と干渉波のいずれかがフェージングの影響を受けてい
ても、もう片方の波により相関を取ることにより、同期
獲得までの時間を短縮することができる。
According to the present invention, as is apparent from the above embodiment, the first correlation means for correlating a received signal with a known pattern of a desired wave, and the known correlation of an interference wave with the received signal. and second correlation means for correlating the in pattern, performs synchronous determined from the correlation values output from the first and second correlation means, determines that the establishment of synchronization when synchronization to any previously has been detected Since the synchronization determination means is provided, even if one of the desired wave and the interference wave is affected by fading, it is possible to reduce the time until synchronization is obtained by obtaining correlation with the other wave. it can.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の各実施例における同期装置のブロック
FIG. 1 is a block diagram of a synchronization device according to each embodiment of the present invention.

【図2】本発明の第1の実施例における同期判定回路の
ブロック図
FIG. 2 is a block diagram of a synchronization determination circuit according to the first embodiment of the present invention.

【図3】本発明の第2の実施例における同期判定回路の
ブロック図
FIG. 3 is a block diagram of a synchronization determination circuit according to a second embodiment of the present invention.

【図4】本発明の第3の実施例における同期判定回路の
ブロック図
FIG. 4 is a block diagram of a synchronization determination circuit according to a third embodiment of the present invention.

【図5】従来例における同期装置のブロック図FIG. 5 is a block diagram of a synchronization device in a conventional example.

【図6】伝送信号のフレームフォーマット図FIG. 6 is a diagram illustrating a frame format of a transmission signal.

【図7】相関器のブロック図FIG. 7 is a block diagram of a correlator.

【図8】相関器の出力特性図FIG. 8 is an output characteristic diagram of a correlator.

【図9】相関器出力の累積結果出力特性図FIG. 9 is an output characteristic diagram of a cumulative result of correlator output.

【符号の説明】[Explanation of symbols]

101 相関器A 102 メモリA 103 相関器B 104 メモリB 105 同期判定回路 106 クロックパルス 107 受信波の直交成分 108 受信波の同相成分 201 論理和回路 202 ラッチ回路 203 アドレスカウンタ 204 比較器 301 メモリA 302 メモリB 303 加算器A 304 加算器B 305 しきい値判定回路A 306 しきい値判定回路B 307 アドレスカウンタ 308 論理和回路 309 ラッチ回路 310 比較器 401 メモリ 402 論理和回路 403 加算器 404 しきい値判定回路 405 アドレスカウンタ 406 ラッチ回路 407 比較器 101 Correlator A 102 Memory A 103 Correlator B 104 Memory B 105 Synchronization determination circuit 106 Clock pulse 107 Quadrature component of received wave 108 In-phase component of received wave 201 OR circuit 202 Latch circuit 203 Address counter 204 Comparator 301 Memory A 302 Memory B 303 Adder A 304 Adder B 305 Threshold judgment circuit A 306 Threshold judgment circuit B 307 Address counter 308 OR circuit 309 Latch circuit 310 Comparator 401 Memory 402 OR circuit 403 Adder 404 Threshold value Judgment circuit 405 Address counter 406 Latch circuit 407 Comparator

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 異なる送信機から同じタイミング、同じ
周波数で信号を送信するとともに、それぞれ同期をとる
ために送信信号中に異なる既知のパタンを挿入して送信
する無線システムにおいて、受信側の同期装置が、受信
信号に対して所望波の既知のパタンとの相関をとる第1
の相関手段と、受信信号に対して干渉波の既知のパタン
との相関をとる第2の相関手段と、第1および第2の相
関手段からそれぞれ出力された相関値から同期判定を行
い、いずれか先に同期が検出された場合に同期確立と判
定する同期判定手段とを備えた同期装置。
1. A synchronizer on a receiving side in a wireless system that transmits signals from different transmitters at the same timing and the same frequency, and inserts different known patterns into a transmission signal for synchronization. Is the first to correlate the received signal with the known pattern of the desired wave.
And correlation means, a second correlation means for correlating the known pattern of interference to the received signal, performs synchronization determination from the correlation values output from the first and second correlation means, either synchronization device and a synchronization determination means determines that the establishment of synchronization when it is detected synchronized to the pressurized destination.
【請求項2】 同期判定手段が、第1および第2の相関
手段からそれぞれ出力された相関値の論理和をとり、
ずれか先に同期獲得ができた場合に同期確立時刻と判定
する手段を備えた請求項1記載の同期装置。
2. A synchronization determination means ORs correlation values output from the first and second correlation means, have
2. The synchronizing device according to claim 1, further comprising: means for judging a synchronization establishment time when synchronization can be obtained earlier.
【請求項3】 同期判定手段が、第1の相関手段から出
力された第1の相関値をフレームまたはスロット時間毎
に累積加算する第1の加算手段と、第2の相関手段から
出力された第2の相関値をフレームまたはスロット時間
毎に累積加算すろ第2の加算手段と、第1の相関値に対
してしきい値判定により同期獲得の判定を行う第1のし
きい値判定手段と、第2の相関値に対してしきい値判定
により同期獲得の判定を行う第2のしきい値判定手段
と、第1および第2のしきい値判定手段の出力の論理和
をとり、いずれか先に同期獲得ができた場合に同期確立
時刻と判定する手段を備えた請求項1記載の同期装置。
3. The synchronization judging means for accumulating the first correlation value outputted from the first correlating means for each frame or slot time, and the synchronizing judging means for outputting the first correlation value outputted from the second correlating means. A second adding means for cumulatively adding the second correlation value for each frame or slot time, and a first threshold value determining means for determining a synchronization acquisition by threshold value determination for the first correlation value. a second threshold determining means for determining synchronization acquisition by the threshold determination with respect to the second correlation value, a logical oR of the outputs of the first and second threshold determination means, either 2. The synchronizing device according to claim 1, further comprising: means for judging the synchronization establishment time when the synchronization has been obtained earlier.
【請求項4】 同期判定手段が、第1および第2の相関
手段からそれぞれ出力された相関値の論理和をフレーム
またはスロット時間毎に累積加算する手段と、累積加算
結果に対してしきい値判定により同期獲得の判定を行う
しきい値判定手段と、いずれか先に同期獲得ができた
合に同期確立時刻と判定する手段とを備えた請求項1記
載の同期装置。
4. A synchronization determining means for cumulatively adding the logical sum of the correlation values output from the first and second correlation means for each frame or slot time, and a threshold value for the cumulative addition result. and threshold determining means for determining synchronization acquisition by determining, could any previously synchronization acquisition place
2. The synchronizing device according to claim 1, further comprising: means for judging a synchronization establishment time.
JP07206231A 1995-08-11 1995-08-11 Synchronizer Expired - Fee Related JP3107995B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP07206231A JP3107995B2 (en) 1995-08-11 1995-08-11 Synchronizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP07206231A JP3107995B2 (en) 1995-08-11 1995-08-11 Synchronizer

Publications (2)

Publication Number Publication Date
JPH0955727A JPH0955727A (en) 1997-02-25
JP3107995B2 true JP3107995B2 (en) 2000-11-13

Family

ID=16519937

Family Applications (1)

Application Number Title Priority Date Filing Date
JP07206231A Expired - Fee Related JP3107995B2 (en) 1995-08-11 1995-08-11 Synchronizer

Country Status (1)

Country Link
JP (1) JP3107995B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0535191U (en) * 1991-10-17 1993-05-14 株式会社オオイケ Animal stuffed animals

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2369017B8 (en) * 2000-11-10 2006-04-06 Ubinetics Ltd Time alignment

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0535191U (en) * 1991-10-17 1993-05-14 株式会社オオイケ Animal stuffed animals

Also Published As

Publication number Publication date
JPH0955727A (en) 1997-02-25

Similar Documents

Publication Publication Date Title
US6674817B1 (en) Communication device and distinguishing method for distinguishing between different data burst types in a digital telecommunication system
JP3421880B2 (en) Demodulator
JP2003503962A (en) Sync and modulation type detection
JP2003304219A (en) Method for synchronizing received frame, method for detecting frame edge, and receiver adopting these methods
JP4587516B2 (en) Receiving apparatus and synchronization method
EP0704987A2 (en) Spread spectrum communication terminal apparatus in CDMA cellular telephone system
EP1209843A2 (en) Apparatus and method for generating a preamble sequence in a wireless communication system
KR101096635B1 (en) Apparatus for determining a frequency offset error and receiver based thereon
JPH09135234A (en) Short burst trapping circuit for direct sequence spread spectrum link
JP2001237816A (en) Signal synchronous system and receiver
JP4842159B2 (en) Frame synchronization apparatus, OFDM transmission / reception apparatus, and frame synchronization method
WO2006036009A1 (en) Mobile wireless communication apparatus, wireless communication apparatus and communication processing method
EP0722230B1 (en) TDMA system receiver for intermittently receiving burst data
JP3107995B2 (en) Synchronizer
JP2001119368A (en) Receiver, receiving method and medium
US9876633B2 (en) Method for the radio communication of digital data in a noisy environment
US20030093447A1 (en) Apparatus and method for detecting energy of tone signal
JPH0537511A (en) Unique word detection circuit
JP2001285248A (en) Synchronizing signal detection method and wireless communication unit
JP3408229B2 (en) Slot synchronization acquisition method and apparatus
JPH05327688A (en) Synchronization device
JP2001211137A (en) Synchronism control method of data transmission device
JP3308797B2 (en) Synchronizer
JPH05219011A (en) Sliding correlator
JP2679474B2 (en) Data synchronization detection method

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees