[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2625220B2 - Image display device - Google Patents

Image display device

Info

Publication number
JP2625220B2
JP2625220B2 JP1277585A JP27758589A JP2625220B2 JP 2625220 B2 JP2625220 B2 JP 2625220B2 JP 1277585 A JP1277585 A JP 1277585A JP 27758589 A JP27758589 A JP 27758589A JP 2625220 B2 JP2625220 B2 JP 2625220B2
Authority
JP
Japan
Prior art keywords
frame
brightness
period
image display
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1277585A
Other languages
Japanese (ja)
Other versions
JPH03138691A (en
Inventor
義一 金澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP1277585A priority Critical patent/JP2625220B2/en
Publication of JPH03138691A publication Critical patent/JPH03138691A/en
Application granted granted Critical
Publication of JP2625220B2 publication Critical patent/JP2625220B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Description

【発明の詳細な説明】 〔概要〕 画像表示装置に関し、 画面にちらつきを発生させることなく容易に細かい輝
度調整ができる画像表示装置を提供することを目的と
し、 制御回路によりフレーム内における画像の輝度を調整
する画像表示装置において、前記制御回路は、1フレー
ムを、それぞれ重み付けのなされた複数のサブフィール
ドからなる画像表示のための点灯可能期間と、輝度調整
のための非点灯期間とに分割し、該複数のサブフィール
ド間における重み付け比を変更することなく、該非点灯
期間の長さをフレーム内で変えることにより、画像の輝
度を調整するように構成する。
DETAILED DESCRIPTION OF THE INVENTION [Summary] With regard to an image display device, an object of the present invention is to provide an image display device capable of easily performing fine brightness adjustment without causing flicker on a screen. The control circuit divides one frame into a lightable period for image display including a plurality of weighted subfields and a non-lighting period for luminance adjustment. The luminance of an image is adjusted by changing the length of the non-lighting period within a frame without changing the weighting ratio among the plurality of subfields.

〔産業上の利用分野〕[Industrial applications]

本発明は、画像表示装置に係り、詳しくは、フラット
ディスプレイの輝度調整を改良した画像表示装置に関す
る。
The present invention relates to an image display device, and more particularly, to an image display device with improved brightness adjustment of a flat display.

コンピュータシステムの各周辺装置の中で、キーボー
ドユニットと機能的に組み合わされていちばんよく利用
されるのがディスプレイである。このようなディスプレ
イ技術では、コンピュータの利用技術の展開、さらにニ
ーズの多様化につれ利用者側の満足のいく技術の開発が
求められるようになり、種々の方式のディスプレイが市
場に現れている。最近はディスプレイそのもののサイズ
が問題になる装置が現れ、ディスプレイ画面のフラット
パネル化技術が急速に進歩している。
Among the peripheral devices of a computer system, a display that is most often used in combination with a keyboard unit is a function. In such display technologies, with the development of computer utilization technologies and the diversification of needs, it has become necessary to develop technologies that satisfy users, and various types of displays have appeared on the market. Recently, there have been devices in which the size of the display itself is a problem, and the technology of flattening the display screen is rapidly advancing.

また、フラットディスプレイシステムの多階調表示の
要求に伴い、階調表示の識別のし易さや輝度調整の容易
さが必要とされている。
Further, with the demand for the multi-gradation display of the flat display system, there is a need for easy identification of gradation display and easy luminance adjustment.

〔従来の技術〕[Conventional technology]

PDPは液晶ディスプレイなどと同じ平面型表示装置と
して、キャラクタやグラフィック用としてコンピュータ
の端末装置の表示部に広く使用されている。このような
フラットディスプレイ、特にメモリ機能を有するフラッ
トディスプレイ、一例として交流型プラズマディスプレ
イを用いた従来の画像表示装置としては、例えば第5図
に示す方式を用いたものが知られている。同図(a)は
駆動タイムチャートを示す図であり、図中A1はアドレス
ライン、1a〜1fは1フレーム内において維持パルスを間
引く期間である。また、同図(b)は駆動パルスを示す
図である。交流型プラズマディスプレイでは1フレーム
内で第5図(b)に示す駆動パルスを用いており、最初
の書き込みパルスによってそのラインの点灯を開始し、
一度点灯させると、次に新たな買い込み又は消去が行わ
れるまで維持パルスによって放電を維持させている。こ
の場合、表示画面の輝度は放電の回数によって決まり、
輝度の調整はフレーム内で維持パルスを1a〜1fにて一定
周期で間引くことにより行われる。
A PDP is a flat display device similar to a liquid crystal display or the like, and is widely used for a display unit of a computer terminal device for characters and graphics. As a conventional image display device using such a flat display, particularly a flat display having a memory function, for example, an AC plasma display, for example, a device using a method shown in FIG. 5 is known. FIG (a) is a diagram showing a drive timing chart, reference numeral A 1 address line, is 1a~1f a period for thinning out sustain pulses in one frame. FIG. 2B is a diagram showing a drive pulse. In the AC type plasma display, the driving pulse shown in FIG. 5 (b) is used in one frame, and the lighting of the line is started by the first writing pulse.
Once turned on, the discharge is maintained by the sustain pulse until a new purchase or erasure is performed next. In this case, the brightness of the display screen is determined by the number of discharges,
The adjustment of the brightness is performed by thinning out the sustain pulses 1a to 1f at a constant period in the frame.

また、上記とは別の従来装置として、例えばフレーム
内制御で階調表示を行うような場合の例としては、第6
図のように示され、同図に示すものはA1、A2がアドレス
ライン、2a、2bおよび3a〜3eが維持パルスを間引く期間
で、2ビット(22=4)により1フレームで4階調表示
を行うものである。
Further, as another example of a conventional device different from the above, for example, in a case where gradation display is performed by in-frame control, the sixth device is used.
Shown as in Fig, 4 as shown in the figure A 1, A 2 are address lines, 2a, and 2b and period 3a~3e is thinned out sustain pulse, the 2-bit (2 2 = 4) in one frame A gradation display is performed.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

しかしながら、このような従来の画像表示装置にあっ
ては、ある輝度に調整するために維持パルスを一定周期
で間引く際には階調比率を考慮し、画面にちらつきが出
ないようにしなければならず、そのためには間引く周期
に制限が出て細かい輝度調整が困難であるという問題点
があった。
However, in such a conventional image display device, when thinning out the sustain pulse at a constant period in order to adjust the brightness to a certain level, the gradation ratio must be considered so that the screen does not flicker. For this reason, there is a problem in that a thinning cycle is limited and fine luminance adjustment is difficult.

また、第7図に示すようにフレーム内の水平同期信号
Hsyncの数が変わったような場合、例えばプラズマディ
スプレイを適用する画像処理装置の機種が変わったり、
表示ラインやクロック数が変わる等してHsyncの数が変
わった場合に1フレーム内のHsyncの数を割り切れない
周期で間引くと、例えばラインnでは3回間引かれる
が、ラインmでは4回間引かれることになり、同じ輝度
に調整するはずが異なってしまい、このため、画面にち
らつきを生じてしまう。したがって、ちらつきを防止す
るためには細かい輝度調整ができないことになる。
In addition, as shown in FIG.
When the number of Hsync changes, for example, the model of the image processing device to which the plasma display is applied changes,
If the number of Hsyncs changes due to a change in the number of display lines or clocks, etc., if the number of Hsyncs in one frame is thinned out at an indivisible cycle, for example, line n is thinned out three times, but line m is thinned out four times As a result, the brightness should be adjusted to the same value, which is different from that of the other. Therefore, the screen flickers. Therefore, in order to prevent flicker, fine luminance adjustment cannot be performed.

さらに、階調数を多くしたい場合にも上記のようなち
らつきの防止の観点から同様の理由で細かい輝度調整が
困難である。
Further, even when it is desired to increase the number of gradations, it is difficult to finely adjust the luminance for the same reason from the viewpoint of preventing the flicker as described above.

そこで本発明は、画面にちらつきを発生させることな
く容易に細かい輝度調整ができる画像表示装置を提供す
ることを目的としている。
Accordingly, it is an object of the present invention to provide an image display device capable of easily performing fine brightness adjustment without causing flicker on a screen.

〔課題を解決するための手段〕[Means for solving the problem]

本発明による画像表示装置は上記目的達成のため、制
御回路によりフレーム内における画像の輝度を調整する
画像表示装置において、前記制御回路は、1フレーム
を、それぞれ重み付けのなされた複数のサブフィールド
からなる画像表示のための点灯可能期間と、輝度調整の
ための非点灯期間とに分割し、該複数のサブフィールド
間における重み付け比を変更することなく、該非点灯期
間の長さをフレーム内で変えることにより、画像の輝度
を調整するように構成している。
In order to achieve the above object, an image display device according to the present invention is an image display device in which a control circuit adjusts the brightness of an image in a frame. In the image display device, one frame includes a plurality of weighted subfields. Dividing into a lightable period for image display and a non-lighting period for brightness adjustment, and changing the length of the non-lighting period within a frame without changing the weighting ratio among the plurality of subfields , The brightness of the image is adjusted.

〔作用〕[Action]

本発明では、1フレームが、それぞれ重み付けされた
複数のサブフィールドで構成された画像表示のための点
灯可能期間と、輝度調整のための非点灯期間とに分割さ
れ、複数のサブフィールド間における重み付け比を変更
することなく、該非点灯期間の長さがフレーム内で変え
られて画像の輝度が調整される。
According to the present invention, one frame is divided into a lightable period for image display composed of a plurality of weighted subfields, and a non-lighting period for luminance adjustment. Without changing the ratio, the length of the non-lighting period is changed within the frame to adjust the brightness of the image.

したがって、フレーム内の後ろの表示期間を単に短縮
等するのみであるから、ちらつきの発生という制約を受
けずに、容易に細かい輝度調整が行われる。
Therefore, since only the subsequent display period in the frame is simply shortened or the like, fine luminance adjustment can be easily performed without being restricted by the occurrence of flicker.

〔実施例〕〔Example〕

以下、本発明を図面に基づいて説明する。 Hereinafter, the present invention will be described with reference to the drawings.

第1〜4図は本発明に係る画像表示装置の一実施例を
示す図である。第1図は画像表示装置のブロック図であ
り、この図において、11は交流型のPDP(プラズマディ
スプレイパネル)、12はデータ側ドライバ、13はライン
側ドライバ、14は制御回路である。PDP11は、例えば640
×480ドットの解像度を持つものが使用され、フレーム
制御で階調表示を行うメモリ型のものである。データ側
ドライバ12およびライン側ドライバ13は制御回路14から
の駆動信号に基づいてPDP11の各電極に電圧を印加して
放電させ、この放電によりプラズマ発光させるものであ
る。
1 to 4 are views showing an embodiment of the image display device according to the present invention. FIG. 1 is a block diagram of an image display device, in which 11 is an AC-type PDP (plasma display panel), 12 is a data driver, 13 is a line driver, and 14 is a control circuit. PDP11 is, for example, 640
A memory type having a resolution of × 480 dots is used and a gradation display is performed by frame control. The data-side driver 12 and the line-side driver 13 apply a voltage to each electrode of the PDP 11 based on a drive signal from the control circuit 14 to cause discharge, and emit plasma by this discharge.

制御回路14はフレーム制御によって画像表示および輝
度調整のための処理を行うもので、詳細なブロック図は
第2図のように示される。第2図において、制御回路14
はインターフェース回路(I/F)15、階調回路16、アド
レスデータ回路17および消去ビット回路18により構成さ
れる。インターフェース回路15には垂直、水平の各同期
回路信号Vsync、Hsync、データ(Data)信号、クロック
(D−CK)信号が入力され、インターフェース回路15は
これらの各信号を必要に応じて階調回路16、アドレスデ
ータ回路17および消去ビット回路18に送る。階調回路16
は外部から入力されたデータ信号に基づいて所定の階調
で画像を表示するための信号を生成してデータ側ドライ
バ12に出力し、アドレスデータ回路17は1フレームの各
ラインについて画像表示のための点灯可能期間に対応す
る駆動パルス信号の書き込みパルスのアドレスの書き込
みを行うもので、第3図に示すようにライン毎にアドレ
スラインA11を変化させていく。消去ビット回路18は外
部からの要求として輝度コントロール信号(輝度調整信
号)が入力すると、これに応じて1フレームの各ライン
について輝度調整のための非点灯期間に対応するように
駆動パルス信号の消去パルスを発生させるビットを生成
していくもので、第3図に示すようにライン毎に輝度調
整のための消去ラインB11を変化させていく。なお、輝
度コントロール信号は、例えば本装置に設けられた調整
ボリウム等をオペレータが外部から操作することにより
与えられる。
The control circuit 14 performs processing for image display and brightness adjustment by frame control, and a detailed block diagram is shown in FIG. In FIG. 2, the control circuit 14
Is composed of an interface circuit (I / F) 15, a gradation circuit 16, an address data circuit 17, and an erase bit circuit 18. The vertical and horizontal synchronizing circuit signals Vsync and Hsync, a data (Data) signal, and a clock (D-CK) signal are input to the interface circuit 15, and the interface circuit 15 converts these signals into gradation circuits as necessary. 16, and are sent to the address data circuit 17 and the erase bit circuit 18. Gradation circuit 16
Generates a signal for displaying an image at a predetermined gradation based on a data signal input from the outside, and outputs the signal to the data side driver 12. The address data circuit 17 is used for displaying an image for each line of one frame. and performs writing of the lighting period to the address of the write pulse corresponding driving pulse signal, gradually changing the address lines a 11 in each line as shown in Figure 3. When a luminance control signal (luminance adjustment signal) is input as an external request, the erase bit circuit 18 erases the drive pulse signal so as to correspond to a non-lighting period for luminance adjustment for each line of one frame. but it continues to produce a bit generates a pulse, will alter the erased line B 11 for luminance adjustment line by line as shown in Figure 3. Note that the brightness control signal is provided by an operator operating, for example, an adjustment volume or the like provided in the present apparatus from the outside.

ここで、点灯可能期間とは、駆動パルス信号によって
書き込みパルスを形成した後は消去パルスがあるまでは
その間の維持パルスを間引かない状態に相当し、実際に
点灯するか点灯しないかは画像表示のための入力データ
に基づいて決定される。一方、非点灯期間とは、入力デ
ータに無関係にこの間は全く非点灯とする状態に相当す
る。
Here, the lighting enabled period is equivalent to a state in which after the writing pulse is formed by the drive pulse signal, the sustaining pulse during the writing pulse is not thinned out until the erasing pulse is present. Is determined based on the input data for On the other hand, the non-lighting period corresponds to a state in which light is completely turned off during this period regardless of input data.

以上の構成において、各同期信号Vsync、Hsync、デー
タ信号、クロック信号に基づき制御回路14によって生成
された2階調の輝度表示に対応する駆動信号がデータ側
ドライバ12から出力されてPDP11に画像が表示される。
この場合、1フレーム当りの点灯可能期間をフレーム内
で制御することで、画面の輝度調整が行われる。すなわ
ち、輝度コントロール信号により100%の輝度が要求さ
れると、制御回路14により1垂直期間(1フレーム)は
継続してPDP11の放電を持続させる。また、全体の輝度
を90%、80%、70%と下げる場合には、1フレーム内で
90%、80%、70%と上記放電の持続期間、すなわち、点
灯可能期間を短くしていき、逆に非点灯期間を多くして
いく。したがって、第3図に示すように画像の表示を始
めてからフレーム内の90%、80%、70%の時間後に消去
動作が行われる。
In the above configuration, the drive signal corresponding to the two-gradation luminance display generated by the control circuit 14 based on each of the synchronization signals Vsync, Hsync, the data signal, and the clock signal is output from the data-side driver 12, and the image is output to the PDP 11. Is displayed.
In this case, the brightness of the screen is adjusted by controlling the lightable period per frame within the frame. That is, when 100% luminance is requested by the luminance control signal, the control circuit 14 continues to discharge the PDP 11 for one vertical period (one frame). Also, when reducing the overall brightness to 90%, 80%, 70%, within one frame
The duration of the above discharge, that is, 90%, 80%, and 70%, that is, the lightable period is shortened, and conversely, the non-lighting period is increased. Therefore, as shown in FIG. 3, the erasing operation is performed 90%, 80%, and 70% of the time from the start of displaying the image.

このように本実施例ではフレーム内の後ろの表示期間
を単に短縮するのみで、輝度調整が行われるから、間引
くという処理が行われず、ちらつきの発生という制約を
受けずに容易に細かい輝度調整を行うことができる。ま
た、フレーム内のHsyncの数が変わった場合であっても
従来のような間引き処理を行っていないから、画面にち
らつきを発生させることなく、輝度調整が行える。
As described above, in this embodiment, since the luminance adjustment is performed only by shortening the subsequent display period in the frame, the process of thinning is not performed, and the fine luminance adjustment can be easily performed without being restricted by the occurrence of flicker. It can be carried out. Further, even when the number of Hsyncs in a frame is changed, since the thinning process as in the related art is not performed, the brightness can be adjusted without causing flicker on the screen.

次に、階調数を多くした多階調の例を第2実施例とし
て示す。
Next, an example of multi-gradation in which the number of gradations is increased will be described as a second embodiment.

第4図は本発明の第2実施例を示す図であり、本実施
例は16階調表示の例である。
FIG. 4 is a view showing a second embodiment of the present invention, and this embodiment is an example of 16 gradation display.

16階調は第4図(a)に示すように1フレームを重み
の異なる4枚の画面(サブフィールド)の組み合せで行
う。それぞれの画面は1:2:4:8の重みで構成され、4枚
の画面であるから、(24=16)階調表示を可能としてい
る。第4図(a)はサブフィールドのアドレスラインが
A11〜A18で表されており、輝度は100%の例である。こ
のような階調表示では輝度を調整するとき、第4図
(b)に示すように表示期間を短縮すると同時にサブフ
ィールドの期間も比率を変えずに短縮する。なお、B11
は消去ラインである。第4図(b)は全体の輝度を50%
とした例である。具体的には、本実施例の場合フレーム
内のHsyncの数は450としており、最も明るい場合、それ
ぞれの画面の期間はHsyncの数で30、60、120、240(=
1:2:4:8)となる。明るさ(輝度)を2/3(67%)にした
場合、4面の期間はそれぞれ20、40、80、160となり、
残りの150Hsync分が非点灯期間となる。
As shown in FIG. 4A, the 16 gradations are performed for one frame by combining four screens (subfields) having different weights. Each screen has a weight of 1: 2: 4: 8 and is composed of four screens, so that (2 4 = 16) gradation display is possible. FIG. 4A shows that the address line of the subfield is
A 11 is represented by to A 18, the luminance is 100% of cases. In such a gradation display, when adjusting the luminance, the display period is shortened as shown in FIG. 4B, and at the same time, the period of the subfield is also shortened without changing the ratio. B 11
Is an erase line. FIG. 4 (b) shows the overall luminance at 50%.
This is an example. Specifically, in the case of the present embodiment, the number of Hsyncs in a frame is 450, and in the case of the brightest, the period of each screen is 30, 60, 120, 240 (=
1: 2: 4: 8). If the brightness (brightness) is set to 2/3 (67%), the period of the four sides will be 20, 40, 80, 160, respectively.
The remaining 150Hsync is the non-lighting period.

したがって、階調数が多くこのような16階調の場合
(サブフィールドも多くなる)でも、第1実施例と同様
にちらつきの発生という制約を受けずに容易に細かい輝
度調整を行うことができる。
Therefore, even in the case where the number of gradations is large and the number of sub-fields is 16 (the number of subfields is also large), fine luminance adjustment can be easily performed without being restricted by the occurrence of flickering as in the first embodiment. .

なお、本発明は上記の各階調に限るものではなく、他
の階調にも適用できるのは勿論である。
Note that the present invention is not limited to each of the above-mentioned gradations, but can be applied to other gradations.

〔発明の効果〕〔The invention's effect〕

本発明によれば、画面にちらつきを発生させることな
く容易に細かい輝度調整を行うことができる。また、多
階調であってもサブフィールド期間の設定され行えば、
階調の比率を保ちながら、自由に輝度調整を行うことが
できる。
According to the present invention, fine luminance adjustment can be easily performed without causing flicker on the screen. Also, if the subfield period is set even if there are multiple gradations,
Brightness can be adjusted freely while maintaining the gradation ratio.

【図面の簡単な説明】[Brief description of the drawings]

第1〜3図は本発明に係る画像表示装置の第1実施例を
示す図であり、 第1図はそのブロック図、 第2図はその制御回路のブロック図、 第3図はその輝度調整を説明する図、 第4図(a)(b)は本発明に係る画像表示装置の第2
実施例を示す輝度調整を説明する図、 第5図(a)(b)図は従来の輝度調整を説明する図、 第6図は従来の多階調の輝度調整を説明する図、 第7図は従来の問題点を説明する図である。 11……PDP、12……データ側ドライバ、13……ライン側
ドライバ、14……制御回路、15……インターフェース回
路、16……階調回路、17……アドレスデータ回路、18…
…消去ビット回路。
1 to 3 are diagrams showing a first embodiment of an image display device according to the present invention. FIG. 1 is a block diagram thereof, FIG. 2 is a block diagram of a control circuit thereof, and FIG. FIGS. 4 (a) and 4 (b) show a second embodiment of the image display device according to the present invention.
FIGS. 5 (a) and 5 (b) are diagrams illustrating a conventional brightness adjustment, FIG. 6 is a diagram illustrating a conventional multi-tone brightness adjustment, FIGS. FIG. 1 is a diagram for explaining a conventional problem. 11 PDP, 12 Data driver, 13 Line driver, 14 Control circuit, 15 Interface circuit, 16 Gray scale circuit, 17 Address data circuit, 18
... Erase bit circuit.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】制御回路によりフレーム内における画像の
輝度を調整する画像表示装置において、 前記制御回路は、1フレームを、それぞれ重み付けのな
された複数のサブフィールドからなる画像表示のための
点灯可能期間と、輝度調整のための非点灯期間とに分割
し、 該複数のサブフィールド間における重み付け比を変更す
ることなく、該非点灯期間の長さをフレーム内で変える
ことにより、画像の輝度を調整するように構成したこと
を特徴とする画像表示装置。
1. An image display apparatus for adjusting the brightness of an image in a frame by a control circuit, wherein the control circuit illuminates a frame for displaying an image including a plurality of weighted subfields. And a non-lighting period for brightness adjustment, and adjusting the brightness of the image by changing the length of the non-lighting period within a frame without changing the weighting ratio among the plurality of subfields. An image display device characterized by being configured as described above.
JP1277585A 1989-10-25 1989-10-25 Image display device Expired - Lifetime JP2625220B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1277585A JP2625220B2 (en) 1989-10-25 1989-10-25 Image display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1277585A JP2625220B2 (en) 1989-10-25 1989-10-25 Image display device

Publications (2)

Publication Number Publication Date
JPH03138691A JPH03138691A (en) 1991-06-13
JP2625220B2 true JP2625220B2 (en) 1997-07-02

Family

ID=17585517

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1277585A Expired - Lifetime JP2625220B2 (en) 1989-10-25 1989-10-25 Image display device

Country Status (1)

Country Link
JP (1) JP2625220B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6580406B2 (en) 2001-03-29 2003-06-17 Nec Corporation Power controlling circuit in plasma display unit and method of controlling power in the same

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3555995B2 (en) * 1994-10-31 2004-08-18 富士通株式会社 Plasma display device
JP2737763B2 (en) * 1994-12-05 1998-04-08 日本電気株式会社 Driving method of plasma display panel
KR100707639B1 (en) 2005-04-28 2007-04-13 삼성에스디아이 주식회사 Light Emitting Display and Driving Method Thereof
JP5998681B2 (en) * 2012-07-03 2016-09-28 日本精機株式会社 Field sequential image display device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5232207B2 (en) * 1971-09-10 1977-08-19
JPS5345654A (en) * 1976-10-08 1978-04-24 Hitachi Ltd Assenbling of sleeve type rolling roll
JPS5856877B2 (en) * 1979-05-29 1983-12-16 三菱電機株式会社 display device
JP2751188B2 (en) * 1988-03-18 1998-05-18 富士通株式会社 Driving method of gas discharge display panel

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6580406B2 (en) 2001-03-29 2003-06-17 Nec Corporation Power controlling circuit in plasma display unit and method of controlling power in the same

Also Published As

Publication number Publication date
JPH03138691A (en) 1991-06-13

Similar Documents

Publication Publication Date Title
JP3345184B2 (en) Multi-scan adaptive plasma display device and driving method thereof
JP2001337646A (en) Plasma display panel drive method
EP1550999A2 (en) Method and apparatus for driving plasma display panel
JP2000242229A (en) Plasma display panel drive method
JPH10124002A (en) Gradation adjustment method for display system
JPH10207427A (en) Driving method for plasma display panel display device and driving control device
JP2001022320A (en) Method and device for driving automatically power- controllable plasma display panel
JP2000259121A (en) Display panel driving method
JP4669226B2 (en) Driving method of plasma display device
JP2625220B2 (en) Image display device
JP2001350447A (en) Driving method for plasma display panel
JP2002023694A (en) Multigradation image display device which reduces power consumption during data writing
KR100719084B1 (en) Plasma Display Panel, Apparatus, Driving Apparatus and Method thereof
JP3379446B2 (en) Plasma display panel display device and driving method thereof
JP4749601B2 (en) Plasma display panel driving method and plasma display device
JPH10171403A (en) Driving method of plasma display panel display device
JPH11265163A (en) Driving method for ac type pdp
KR100251154B1 (en) Ac plasma display apparatus and method for driving panel of the same
JP4318666B2 (en) Plasma display device and driving method thereof
JP2625221B2 (en) Image display device
KR100822213B1 (en) Method and apparatus of driving plasma display panel
KR20070072937A (en) Plasma display apparatus and driving method thereof
KR100278782B1 (en) Driving device of plasma display panel
JP2744253B2 (en) Display driving method of plasma display panel
JPH06259033A (en) Method for displaying halftone image in matrix display pannel

Legal Events

Date Code Title Description
S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S131 Request for trust registration of transfer of right

Free format text: JAPANESE INTERMEDIATE CODE: R313131

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090411

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090411

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100411

Year of fee payment: 13

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100411

Year of fee payment: 13