JP2557474B2 - Static display control circuit of MUSE decoder - Google Patents
Static display control circuit of MUSE decoderInfo
- Publication number
- JP2557474B2 JP2557474B2 JP63163879A JP16387988A JP2557474B2 JP 2557474 B2 JP2557474 B2 JP 2557474B2 JP 63163879 A JP63163879 A JP 63163879A JP 16387988 A JP16387988 A JP 16387988A JP 2557474 B2 JP2557474 B2 JP 2557474B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- field
- circuit
- memory
- interpolation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Color Television Systems (AREA)
- Television Systems (AREA)
Description
【発明の詳細な説明】 (産業上の利用分野) 本発明は、MUSE方式のテレビジョン受像機内に設置さ
れるMUSEデコーダの静止表示制御回路に関するものであ
る。Description: TECHNICAL FIELD The present invention relates to a static display control circuit of a MUSE decoder installed in a MUSE type television receiver.
(従来の技術) 現在、放送衛星を利用するハイビジョン(高品位テレ
ビジョン)方式の最有力候補であるMUSE(Multiple Sub
−nyquist Sampling Encoding)方式のテレビジョン放
送の実験が開始されている。(Prior art) MUSE (Multiple Sub), which is currently the most promising candidate for high-definition television (HDTV) systems that use broadcasting satellites
-Nyquist Sampling Encoding) television broadcasting experiments have started.
このMUSE方式では、帯域幅22MHzの輝度信号と帯域幅7
MHzの色信号とを含むベースバンド信号を周波数変調
し、これを衛星放送の帯域幅27MHzの1チャンネルを用
いて伝送するために、上記ベースバンド信号が約8MHzに
帯域圧縮される。この帯域圧縮は、原映像信号から抽出
した完全なサンプリング点群を所定の規則に従って間引
くことによって行われる。このサンプリング点の間引き
に際しては、画面上の斜め方向の解像度が上下、左右方
向よりも低下するという視聴者の生理的特性を利用して
フィールド間オフセット・サンプリングが行われる。ま
た、動きのある領域では解像度が多少低下してもそれほ
どの画質劣化を感じないという視聴者の生理的特性も利
用される。With this MUSE method, a luminance signal with a bandwidth of 22 MHz and a bandwidth of 7
In order to frequency-modulate a baseband signal including a color signal of MHz and to transmit this by using one channel of a satellite broadcasting bandwidth of 27 MHz, the baseband signal is band-compressed to about 8 MHz. This band compression is performed by thinning out a complete sampling point group extracted from the original video signal according to a predetermined rule. At the time of thinning out the sampling points, the inter-field offset sampling is performed by utilizing the physiological characteristic of the viewer that the resolution in the diagonal direction on the screen is lower than that in the vertical and horizontal directions. In addition, the physiological characteristic of the viewer that the image quality is not so deteriorated even if the resolution is slightly lowered in a moving area is also used.
受信側のデコーダでは、送信側のエンコーダで間引か
れたサンプリング点が実際に送出され受信された前後の
サンプリング点群をもとに再生され、欠落個所に挿入さ
れる。この欠落サンプリング点の再生と挿入の処理は、
内挿処理と称される。この内挿処理には、同一フィール
ド内の隣接サンプリング点群を利用して行うフィールド
内内挿と、隣接フィールドの対応の位置のサンプリング
点群を利用して行うフィールド間内挿とがある。この内
挿処理にあたっては、受信画面から動き領域と静止領域
とが検出され、動き領域についてはフィールド内内挿が
行われ、静止領域についてはフィールド間内挿が行われ
る。上記フィールド間内挿の特殊なものとしてフレーム
間内挿処理も併用される。In the decoder on the receiving side, the sampling points thinned out by the encoder on the transmitting side are reproduced based on the sampling point groups before and after actually transmitted and received, and are inserted in the missing portions. The process of reproducing and inserting this missing sampling point is
This is called interpolation processing. The interpolation processing includes field interpolation performed by using adjacent sampling point groups in the same field and interfield interpolation performed by using sampling point groups at corresponding positions of adjacent fields. In this interpolation process, a moving area and a still area are detected from the reception screen, field interpolation is performed on the moving area, and interfield interpolation is performed on the still area. Interframe interpolation processing is also used as a special type of interfield interpolation.
NEC技報Vol.41 No.3/1988に掲載された「MUSEデコー
ダ」と題する本発明者らの論文には、第3図の構成ブロ
ック図に示すMUSEデコーダが記載されている。The paper of the present inventors entitled "MUSE Decoder" published in NEC Technical Report Vol.41 No.3 / 1988 describes the MUSE decoder shown in the block diagram of FIG.
第3図のMUSEデコーダにおいて、入力端子INに入力し
た映像信号はA/D変換部1でディジタル映像信号に変換
され、前処理部2でディエンファシスなどの前処理が施
されたのち、フレーム間内挿部4においてフレーム間内
挿と雑音低減処理が施される。このフレーム間内挿と雑
音低減処理の終了した映像信号は、輝度信号処理部10
と、色信号処理部20とにおいて輝度信号と色信号ごとに
内挿処理、周波数変換、濾波などの各種処理が施された
のち、マトリクス部8でR,G,Bの三原色信号に変換さ
れ、D/A変換部9a〜9cでアナログR,G,B信号に変換されて
出力端子O1〜O3に出力される。In the MUSE decoder of FIG. 3, the video signal input to the input terminal IN is converted into a digital video signal by the A / D conversion unit 1, and pre-processing such as de-emphasis is performed by the pre-processing unit 2. Interpolation unit 4 performs interframe interpolation and noise reduction processing. The video signal for which the inter-frame interpolation and the noise reduction processing have been completed is processed by the luminance signal processing unit 10
Then, after undergoing various processing such as interpolation processing, frequency conversion, and filtering for each of the luminance signal and the color signal in the color signal processing unit 20, the matrix signal is converted into the three primary color signals of R, G, B, The D / A converters 9a to 9c convert the analog R, G, B signals and output them to the output terminals O 1 to O 3 .
第3図のフレーム間内挿部4は第4図に示すように、
2段構成のフィールドメモリ41,42で構成されるフレー
ムメモリと、演算回路43,44と、非直線回路45と、スイ
ッチ46とを備えている。As shown in FIG. 4, the inter-frame interpolating unit 4 in FIG.
A frame memory including two-stage field memories 41 and 42, arithmetic circuits 43 and 44, a non-linear circuit 45, and a switch 46 are provided.
加算回路44から出力端子Oに出力される信号は、第5
図(A)に示すように、雑音軽減済みの現フィールドの
画素信号「0」と、この現フィールドよりも2フィール
ド前(1フレーム前)の画素信号「−2」とが画素(ド
ット)単位で交番しながらライン上に配列されることに
よりフレーム間内挿されたものとなっている。この信号
(A)は、2段に縦列接続されたフィールドメモリ41と
42とを通過することにより、第5図(C)に示すように
更に2フィールド(1フレーム)遅延された信号Cとな
って、減算回路43の一方の入力端子に供給され、他方の
入力端子に供給される現フィールドの信号から減算され
る。この結果、減算回路43からは、現フィールドの信号
からその4フィールド前(2フレーム前)の信号が減算
されたものと、現フィールドの信号からその2フィール
ド前(1フレーム前)の信号が減算されたものが画素単
位でライン方向に交番される信号が出力される。The signal output from the adder circuit 44 to the output terminal O is the fifth signal.
As shown in FIG. 3A, the pixel signal “0” of the current field whose noise has been reduced and the pixel signal “−2” two fields before (one frame before) the current field are in pixel (dot) units. It is interpolated between frames by being arranged on the line while alternating with. This signal (A) is supplied to the field memory 41 connected in two stages in cascade.
As shown in FIG. 5 (C), the signal C further delayed by 2 fields (1 frame) is supplied to one input terminal of the subtraction circuit 43 and the other input terminal by passing through 42 and 42. Is subtracted from the signal of the current field supplied to. As a result, the subtraction circuit 43 subtracts the signal of four fields before (two frames before) from the signal of the current field and the signal of two fields before (one frame before) from the signal of the current field. A signal in which the generated signal is alternately arranged in the pixel direction in the line direction is output.
画素ごとに切替えられるスイッチ46は、減算回路43の
出力のうち現フィールドの信号からその4フィールド前
の信号を減算したものについては非直線回路45を経て、
また現フィールドの信号からその2フィールド前の信号
を減算したものについては非直線回路45を経ることなく
直接加算回路44の一方の入力端子に供給する。スイッチ
46を経て加算回路44の一方の入力端子に供給された信号
は、他方の入力端子に供給される現フィールドの信号と
加算される。非直線回路45は、減算回路43の出力を画面
内の静止領域に含まれる雑音成分と見做し、小振幅の成
分のみを選択的に通過させる。従って、加算回路44から
は、現フィールドの信号から非直線回路45で抽出された
雑音成分が除去された現フィールドの信号「0」が出力
される。加算回路44からは、上記出力「0」と1画素ず
れて、演算回路43,44における現フィールド信号との減
算と加算を経てフィールドメモリ42からの読出し時点の
信号に戻された2フィールド前(1フレーム前)の信号
「−2」も出力される。The switch 46, which is switched for each pixel, passes the non-linear circuit 45 for the output of the subtraction circuit 43, which is obtained by subtracting the signal of four fields before from the signal of the current field,
Further, the signal obtained by subtracting the signal two fields before from the signal of the current field is directly supplied to one input terminal of the adder circuit 44 without passing through the non-linear circuit 45. switch
The signal supplied to one input terminal of the adder circuit 44 via 46 is added to the signal of the current field supplied to the other input terminal. The non-linear circuit 45 regards the output of the subtraction circuit 43 as a noise component included in a static area in the screen, and selectively passes only a small amplitude component. Therefore, the adder circuit 44 outputs the current field signal "0" from which the noise component extracted by the nonlinear circuit 45 is removed from the current field signal. From the adder circuit 44, one pixel is deviated from the output "0" by one pixel, and it is returned to the signal at the time of reading from the field memory 42 through subtraction and addition with the current field signal in the arithmetic circuits 43 and 44 (two fields before ( The signal "-2" of one frame before) is also output.
フレーム間内挿部4の出力は、後段の輝度信号処理部
10と色信号処理部20とに供給される。輝度信号処理部10
は、低域通過濾波回路11、周波数変換回路12及びフィー
ルド間内挿回路13から成る静止領域処理系と、サンプリ
ングスイッチ14、フィールド内内挿回路15及び周波数変
換回路16から成る動き領域処理系とに分離されている。
上記輝度信号処理部10内の静止領域処理系と動き領域処
理系の出力は、適応合成部17において動き検出回路5に
よる動き検出結果に応じた合成比率で合成される。The output of the interframe interpolating unit 4 is the luminance signal processing unit in the subsequent stage.
10 and the color signal processing unit 20. Luminance signal processor 10
Is a static area processing system including a low-pass filtering circuit 11, a frequency conversion circuit 12 and an inter-field interpolation circuit 13, and a motion area processing system including a sampling switch 14, a field interpolation circuit 15 and a frequency conversion circuit 16. Is separated into.
The outputs of the still area processing system and the moving area processing system in the luminance signal processing unit 10 are combined by the adaptive combining unit 17 at a combining ratio according to the result of motion detection by the motion detection circuit 5.
画素周波数で開閉されるサンプリングスイッチ14は、
前段のフレーム間内挿部4で内挿された2フィールド前
(1フレーム前)の画素信号の通過を阻止することによ
り、第6図(A)に示すような雑音低減処理済みの信号
「0」のみから成る信号をフィールド間内挿部15に供給
する。The sampling switch 14 that opens and closes at the pixel frequency
By blocking passage of the pixel signal of two fields before (one frame before) interpolated by the inter-frame interpolating unit 4 at the previous stage, the noise reduction processed signal “0” as shown in FIG. 6 (A) is obtained. Is supplied to the inter-field interpolation unit 15.
(発明が解決しようとする課題) 上記従来のMUSEデコーダでは、フレーム間内挿部4の
フレームメモリ(2段構成のフィールドメモリ41,42)
の入出力間にループを形成することにより、表示画面を
所望の時点で静止させる静止表示機能の付加が予定され
てきた。(Problems to be Solved by the Invention) In the above-mentioned conventional MUSE decoder, the frame memory of the interframe interpolating unit 4 (the field memories 41 and 42 having a two-stage configuration)
It has been planned to add a still display function of making the display screen stand still at a desired time by forming a loop between the input and output.
しかしながら、フレーム間内挿部4のフレームメモリ
の入出力間にループを形成して表示画面を静止させよう
とした場合、隣接フィールド間で動きが存在すると、静
止画にフィールド周期のフリッカが発生するという問題
がある。However, when a loop is formed between the input and output of the frame memory of the inter-frame interpolating unit 4 to make the display screen stationary, if there is motion between adjacent fields, flicker of the field cycle occurs in the still image. There is a problem.
すなわち、第4図のフレーム間内挿部4のサンプリン
グスイッチ46を下側に固定して非直線回路45を除くこと
により静止表示モードに移行する。この時点では、フィ
ールドメモリ41には第5図(A)に示すような信号が書
込まれており、またフィールドメモリ42にはそれよりも
1フィールド遅延した第5図(B)に示すような信号が
書込まれている。第5図(A)、(B)のような信号
は、サンプリングスイッチ14を経て、それぞれ第6図
(A)と(B)のような信号となってフィールド内内挿
部15に繰り返し供給され、フィールド内内挿処理が施さ
れた静止画となる。That is, the stationary display mode is entered by fixing the sampling switch 46 of the inter-frame interpolating unit 4 of FIG. 4 to the lower side and removing the non-linear circuit 45. At this point, the signal as shown in FIG. 5 (A) is written in the field memory 41, and the field memory 42 is delayed by one field as shown in FIG. 5 (B). The signal is written. The signals shown in FIGS. 5A and 5B are passed through the sampling switch 14 and are repeatedly supplied to the field interpolator 15 as signals shown in FIGS. 6A and 6B, respectively. , A still image that has been subjected to field interpolation processing.
従って、現フィールドの信号「0」と1フィールド前
の信号「−1」との間に変化があれば、静止表示画面に
おいてフィールド周期のフリッカが生じ、これに伴う画
質の劣化が問題となる。Therefore, if there is a change between the signal "0" of the current field and the signal "-1" of the previous field, flicker of the field period occurs on the still display screen, which causes a problem of image quality deterioration.
また、静止表示専用のフィールドメモリを追加すれ
ば、ハードウエア量が増大してMUSEデコーダの価格を押
し上げるという問題がある。Also, if a field memory dedicated to still display is added, the amount of hardware increases, which raises the price of the MUSE decoder.
(課題を解決するための手段) 本発明に係わるMUSEデコーダの静止表示制御回路は、
静止表示期間以外にはテンポラル・フィルタのメモリと
して使用され、静止表示の開始直前には輝度信号処理部
及び色信号処理部に共通の動き領域処理系内のフィール
ド内内挿部から出力され又はそこに入力される最新の1
フィールド分の画面を保持し、静止表示期間内にはこの
静止表示の開始直前に保持した最新の1フィールド分の
画面を毎フィールド読出して出力するメモリと、動き領
域処理系の出力のみによって輝度信号及び色信号の合成
を行うことを適応合成部に指示する手段とを備えてい
る。(Means for Solving the Problem) The static display control circuit of the MUSE decoder according to the present invention is
It is used as a memory for the temporal filter during periods other than the static display period, and is output from the field interpolation unit in the motion region processing system common to the luminance signal processing unit and the chrominance signal processing unit immediately before the start of static display, or there Latest 1 entered in
A memory for holding a screen for fields and reading and outputting the latest one-field screen held immediately before the start of the still display for each field within the still display period, and a luminance signal only by the output of the motion area processing system. And means for instructing the adaptive synthesizing unit to synthesize the color signals.
(作用) 本発明の静止表示制御回路は、フィールド内内挿回路
から出力される最新の1フィールド分の画面をメモリ内
に蓄積し、これを周期的に読出すことにより、フィール
ド間に動きが存在する場合でもフリッカを伴わない高画
質の静止画を表示できる。(Operation) The still display control circuit of the present invention accumulates the latest one-field screen output from the field interpolation circuit in the memory, and periodically reads out the screen, so that the motion between fields can be prevented. Even if it exists, a high-quality still image without flicker can be displayed.
また、フィールド内内挿部から出力され又はそこに入
力される最新の1フィールド分の画面を静止表示中には
必ず不要となるテンポラル・フィルタのメモリに蓄積す
る構成であるから、静止表示専用のメモリが不要にな
り、MUSEデコーダの低廉化が実現される。In addition, since the latest one-field screen output from or input to the field interpolation unit is stored in the memory of the temporal filter, which is always unnecessary during still display, it is dedicated to still display. No memory is needed, and the MUSE decoder is cheaper.
以下、本発明の更に詳細を実施例と共に説明する。 Hereinafter, further details of the present invention will be described together with examples.
(実施例) 第1図は、本発明の一実施例の静止表示制御回路を含
むMUSEデコーダの主要部の構成の一例を示すブロック図
である。(Embodiment) FIG. 1 is a block diagram showing an example of a configuration of a main part of a MUSE decoder including a still display control circuit according to an embodiment of the present invention.
このMUSEデコーダにおいて、INは受信アナログ映像信
号の入力端子、1はA/D変換部、2は前処理部、4はフ
レーム間内挿部、5は動き検出部、6は同期検出部、7
はコントロール信号検出部、8はマトリクス部、9はD/
A変換部、OUT1〜OUT2は処理済みR,G,B映像信号の出力端
子、10は輝度信号処理部、20は色信号処理部である。In this MUSE decoder, IN is an input terminal for a received analog video signal, 1 is an A / D converter, 2 is a preprocessor, 4 is an interframe interpolator, 5 is a motion detector, 6 is a sync detector, 7
Is a control signal detection unit, 8 is a matrix unit, and 9 is D /
An A conversion unit, OUT 1 to OUT 2 are output terminals for processed R, G, B video signals, 10 is a luminance signal processing unit, and 20 is a color signal processing unit.
入力端子INに出現するMUSE映像信号は、A/D変換部1
において16.2MHzのサンプリング周波数で10ビット幅の
ディジタル信号に変換される。このA/D変換されたディ
ジタル映像信号に対し、前処理部2でノンリニア・ディ
エンファシスや逆ガンマ補正などの前処理が行われる。
同期検出部6は、A/D変換されたディジタル映像信号か
ら各種の同期信号を抽出し、この抽出済み同期信号から
16.2MHz,32.4MHz,48.6MHzのクロック信号を再生して各
部に供給する。コントロール信号抽出部7は、A/D変換
されたディジタル映像信号から動きベクトル信号やサブ
サンプル位相情報などを含むコントロール信号を抽出
し、これらをフレーム間内挿部4、輝度信号処理部10、
色信号処理部20などに供給する。また、図示は省略して
いるが、このMUSEデコーダ内には音声信号の分離・デコ
ード部なども設置されている。The MUSE video signal appearing at the input terminal IN is the A / D converter 1
Is converted into a 10-bit wide digital signal at a sampling frequency of 16.2MHz. The A / D converted digital video signal is subjected to pre-processing such as non-linear de-emphasis and inverse gamma correction in the pre-processing unit 2.
The sync detector 6 extracts various sync signals from the A / D-converted digital video signal, and extracts the sync signals from the extracted sync signals.
Regenerates 16.2MHz, 32.4MHz, 48.6MHz clock signals and supplies them to each part. The control signal extraction unit 7 extracts a control signal including a motion vector signal and sub-sample phase information from the A / D converted digital video signal, and extracts these control signals from the inter-frame interpolation unit 4, the luminance signal processing unit 10,
It is supplied to the color signal processing unit 20 and the like. Although not shown, the MUSE decoder is also provided with an audio signal separating / decoding unit and the like.
前処理部2から出力された映像信号は、第4図に示す
構成のフレーム間内挿部4において、フレーム間内挿処
理される。動き検出部5は、フレーム間内挿処理前後の
映像信号について1フレームや2フレーム前のフレーム
間差信号の大きさから画面中の動きの大きさを検出し、
輝度信号処理部10と色信号処理部20内の適応合成回路17
と25に供給する。The video signal output from the preprocessor 2 is interframe interpolated by the interframe interpolator 4 having the configuration shown in FIG. The motion detection unit 5 detects the magnitude of motion in the screen from the magnitude of the inter-frame difference signal of one frame or two frames before for the video signal before and after the inter-frame interpolation processing,
Adaptive synthesis circuit 17 in the luminance signal processing unit 10 and the color signal processing unit 20
And supply to 25.
フレーム間内挿済みの映像信号に含まれる輝度信号の
静止領域は、通過帯域0〜12MHzの低域通過濾波回路11
と、32.4MHzから48.6MHzへの周波数変換回路12と、フィ
ールド間内挿回路13とで構成される静止領域処理系にお
いて処理される。また、フレーム間内挿済みの映像信号
に含まれる動き領域は、サンプリングスイッチ14と、フ
ィールド内内挿回路15と、周波数変換16とで構成される
動き領域処理系において処理される。このため、静止表
示制御回路30は、静止画表示モード以外の通常の動作時
には、フィールド内内挿回路15の出力をそのまま周波数
変換回路16に通過させるように構成されている。また、
上記輝度信号処理部10の動き領域処理系内のサンプリン
グスイッチ14とフィールド内内挿回路15とは、色信号処
理部20の動き領域処理系との共通部分を構成している。The static area of the luminance signal included in the video signal interpolated between frames is a low-pass filtering circuit 11 having a pass band of 0 to 12 MHz.
, A frequency conversion circuit 12 for converting 32.4 MHz to 48.6 MHz, and an inter-field interpolation circuit 13 for processing. The motion area included in the inter-frame interpolated video signal is processed in the motion area processing system including the sampling switch 14, the field interpolation circuit 15, and the frequency conversion 16. Therefore, the still display control circuit 30 is configured to allow the output of the field interpolation circuit 15 to pass through the frequency conversion circuit 16 as it is during normal operation other than the still image display mode. Also,
The sampling switch 14 and the field interpolation circuit 15 in the motion area processing system of the luminance signal processing section 10 form a common part with the motion area processing system of the color signal processing section 20.
フィールド間内挿済みの輝度信号とフィールド内内挿
済みの輝度信号とは、適応合成回路17において、動き検
出部5で検出済みの動きの大きさに応じて適応制御され
る合成比率に従って合成される。この合成済みの輝度信
号は、低域置換部18で低域置換処理を受けたのち、テン
ポラル・フィルタ19に供給される。The inter-field interpolated luminance signal and the inter-field interpolated luminance signal are combined in the adaptive synthesizing circuit 17 in accordance with a synthesizing ratio adaptively controlled according to the magnitude of the motion detected by the motion detecting section 5. It The synthesized luminance signal is subjected to low-frequency replacement processing by the low-frequency replacement section 18, and then supplied to the temporal filter 19.
このテンポラル・フィルタ19は、静止領域と動き領域
の変化点での解像度の変化を軽減するためのものであ
り、現フレームの信号の高域成分と、1フレーム前の信
号の高域成分と、これらの平均値とのうち絶対値が最小
のものを現フレームの信号の低減成分に加算する処理を
行う。従って、1フレーム前の信号の高域成分を保持し
ておくためのメモリを備えている。また、後に詳述する
が静止表示中は動き領域の処理系のみの信号が使用され
るので、テンポラル・フィルタの処理、従ってそのメモ
リは必ず不要となる。静止表示期間以外には、テンポラ
ル・フィルタ19の出力は、マトリクス部8に供給され
る。The temporal filter 19 is for reducing a change in resolution at a change point between a still area and a moving area, and includes a high frequency component of a signal of the current frame and a high frequency component of a signal of a frame before. Of these average values, the one having the smallest absolute value is added to the reduction component of the signal of the current frame. Therefore, a memory for holding the high frequency component of the signal one frame before is provided. Further, as will be described in detail later, since signals of only the processing system in the moving area are used during the still display, the processing of the temporal filter, and therefore its memory, is absolutely unnecessary. The output of the temporal filter 19 is supplied to the matrix section 8 except during the stationary display period.
色信号処理部20内の時間軸伸張回路21と23とにおいて
時間軸が4倍に伸張された色信号についても同様に、フ
ィールド間内挿回路22とフィールド内内挿回路23とでそ
れぞれ静止領域と動き領域に応じた内挿処理が施され
る。内挿済みの各色信号は適応合成回路25において、動
き検出回路5で検出済みの動きの大きさに応じて適応制
御される合成比率に従って合成される。この合成済みの
色信号には、(R−Y)信号と(B−Y)信号が1ライ
ンおきに交互に出現するデータ圧縮が施されている。こ
の色信号は、線順次デコーダ26において、ライン内挿に
よるライン連続の色信号に変換されたのち、周波数変換
回路27と28のそれぞれにおいて16.2MHzから48.6MHzに周
波数変換され、マトリクス部8に供給される。Similarly, the inter-field interpolation circuit 22 and the field interpolation circuit 23 each have a stationary area for color signals whose time axis is expanded four times in the time axis expansion circuits 21 and 23 in the color signal processing unit 20. And interpolation processing is performed according to the motion area. The interpolated color signals are combined in the adaptive combination circuit 25 according to a combination ratio adaptively controlled according to the magnitude of the motion detected by the motion detection circuit 5. The combined color signal is subjected to data compression in which the (RY) signal and the (BY) signal alternately appear every other line. This color signal is converted into a line continuous color signal by line interpolation in a line sequential decoder 26, and then frequency converted from 16.2 MHz to 48.6 MHz in each of the frequency conversion circuits 27 and 28, and supplied to the matrix unit 8. To be done.
マトリクス部8は、輝度信号処理部10と色信号処理部
20から供給された輝度信号Yと色信号(R−Y),(B
−Y)とからR,G,B三原色信号を生成し,D/A変換部9を
介して出力端子OUT1,OUT2,OUT3のそれぞれに供給する。The matrix unit 8 includes a luminance signal processing unit 10 and a color signal processing unit.
The luminance signal Y and the color signals (RY), (B) supplied from 20
-Y) and R, G, B three primary color signals are generated and supplied to the output terminals OUT 1 , OUT 2 , OUT 3 via the D / A converter 9.
静止表示制御回路30は、第2図に示すように、テンポ
ラル・フィルタ19内の高域成分抽出部に連なる入力端子
I1と、フィールド内内挿回路の出力端子に連なる入力端
子I2と、静止表示の指令を受ける入力端子I3と、スイッ
チS1、S2、S3と、メモリMとを備えている。この静止表
示制御回路30は、更に、テンポラル・フィルタ19内の前
フレーム信号の高域成分検出部に連なる出力端子O1と、
周波数変換回路16及び時間軸伸長回路23に連なる出力端
子O2と、静止表示時に適応合成部17、25、低域置換回路
18、テンポラル・フィルタ19に制御指令を供給する指令
出力端子O3と、制御回路Cとを備えている。As shown in FIG. 2, the stationary display control circuit 30 has an input terminal connected to a high frequency component extraction section in the temporal filter 19.
It is provided with I 1 , an input terminal I 2 connected to the output terminal of the field interpolation circuit, an input terminal I 3 for receiving a command for static display, switches S 1 , S 2 , S 3 and a memory M. . The stationary display control circuit 30 further includes an output terminal O 1 connected to the high frequency component detection unit of the previous frame signal in the temporal filter 19,
The output terminal O 2 connected to the frequency conversion circuit 16 and the time axis expansion circuit 23, the adaptive synthesis units 17 and 25 at the time of still display, and the low frequency replacement circuit
A command output terminal O 3 for supplying a control command to the temporal filter 19 and a control circuit C are provided.
入力端子I3に静止表示動作の指令信号が出現していな
い通常動作モードにおいては、スイッチS1,S2,S3のいず
れにおいても接点がA側に切り替えられる。これに伴
い、テンポラル・フィルタ19内で作成され入力端子I1に
供給される低域置換済み信号の高域成分は、スイッチS1
を経てメモリMに書込まれ、ここから1フレーム後に読
出されスイッチS3と出力端子O1とを経てテンポラル・フ
ィルタ19内の前フレーム信号の高域成分検出部に供給さ
れる。このメモリMに対する書込み/読出しアドレス
と、ライン/リード指令、メモリイネーブル等のコント
ロール信号とは、接点がA側に切り替えられているスイ
ッチS2を介して、テンポラル・フィルタ19から供給され
る。このように、静止表示の指令が発せられていない場
合には、静止表示制御回路30内のメモリMはテンポラル
・フィルタ19によって使用される。In the normal operation mode in which the command signal for still display operation does not appear at the input terminal I 3 , the contact of any of the switches S 1 , S 2 , and S 3 is switched to the A side. Along with this, the high frequency component of the low frequency replaced signal generated in the temporal filter 19 and supplied to the input terminal I 1 is switched to the switch S 1
The data is written into the memory M via the switch, read out one frame from here, and supplied to the high-frequency component detecting unit of the previous frame signal in the temporal filter 19 via the switch S 3 and the output terminal O 1 . The write / read address for the memory M and the control signals such as the line / read command and the memory enable are supplied from the temporal filter 19 via the switch S 2 whose contact is switched to the A side. As described above, the memory M in the static display control circuit 30 is used by the temporal filter 19 when the static display command is not issued.
これに対して、入力端子I3に静止表示指令が出現する
と、これを検出した制御回路CはスイッチS1とS2の接点
をA側からB側に切り替えると共に、スイッチS2の接点
B側に1フィールド分の信号の書込みアドレスとコント
ロール信号を供給する。この結果、前段のフィールド内
内挿回路15から出力される最新の1フィールド分のフィ
ールド内内挿済みの信号がメモリMに書込まれる。On the other hand, when a static display command appears at the input terminal I 3 , the control circuit C that detects this command switches the contacts of the switches S 1 and S 2 from the A side to the B side, and also the contact B side of the switch S 2 A write address of a signal for one field and a control signal are supplied to the. As a result, the latest field-interpolated signal for one field output from the field interpolating circuit 15 at the previous stage is written in the memory M.
制御回路Cは、上記1フィールド分の信号の書込みが
終了すると、スイッチS3の接点をA側からB側に切り替
えると共に、スイッチS2の接点B側に1フィールド分の
信号の読出しアドレスとコントロール信号を送出する。
この結果、前段のフィールド内内挿回路15から出力さ
れ、メモリMに書込まれた最新の1フィールド分のフィ
ールド内内挿済みの信号がメモリMから読出され、スイ
ッチS3と出力端子O2を経て、周波数変換回路16及び時間
軸伸長回路23に供給される。このメモリMからの1フィ
ールド分の信号の読出しは、フィールド周期で繰り返さ
れる。また、上記スイッチS3の切り替えと同時に、制御
回路Cは出力端子O3に制御指令を供給する。この制御指
令を受けた適応合成部17と25は動き領域処理系のみの信
号のみによる信号の合成を開始する。また、上記制御指
令を受けた低域置換回路18とテンポラル・フィルタ19
は、静止表示期間内のそれぞれの処理を停止する。When the writing of the signal for one field is completed, the control circuit C switches the contact of the switch S 3 from the A side to the B side, and at the contact B side of the switch S 2 the read address and control of the signal for one field. Send a signal.
As a result, the latest one-field interpolated signal output from the field interpolating circuit 15 at the preceding stage and written in the memory M is read from the memory M, and the switch S 3 and the output terminal O 2 are read. And is supplied to the frequency conversion circuit 16 and the time axis expansion circuit 23. The reading of the signal for one field from the memory M is repeated in the field cycle. At the same time when the switch S 3 is switched, the control circuit C supplies a control command to the output terminal O 3 . Upon receiving this control command, the adaptive synthesizing units 17 and 25 start synthesizing signals using only the signals of the motion region processing system. In addition, the low-frequency replacement circuit 18 and the temporal filter 19 that have received the control command
Stops each processing within the still display period.
このようにして、静止表示制御回路30内のメモリMに
保持済みの1フィールド分の画面が毎フィールド繰り返
し読出される。このため、動きによって隣接フィールド
間の信号が変化していてもフリッカを伴わない安定なフ
ィールド静止画面が表示される。In this way, the screen for one field already stored in the memory M in the still display control circuit 30 is repeatedly read every field. Therefore, even if the signal between adjacent fields changes due to the movement, a stable field still screen without flicker is displayed.
以上、輝度信号処理部と色信号処理部に共通の動き領
域処理系内のフィールド内内挿回路15の後段に静止表示
制御回路30を設置する構成を例示した。しかしながら、
フィールド内内挿回路15の前段に静止表示制御回路30を
設置する構成としてもよい。The configuration in which the stationary display control circuit 30 is installed after the field interpolation circuit 15 in the motion region processing system common to the luminance signal processing unit and the color signal processing unit has been exemplified above. However,
The static display control circuit 30 may be installed before the field interpolation circuit 15.
また、フレーム間内挿回路4の出力をサンプリングス
イッチ14を介してフィールド内内挿回路15に供給する構
成を例示した。しかしながら、フレーム間内挿回路4の
入力端子上の信号をサンプリングスイッチ14を介してフ
ィールド内内挿回路15と静止表示制御回路30との縦列接
続回路に供給する構成としてもよい。Further, the configuration in which the output of the interframe interpolation circuit 4 is supplied to the field interpolation circuit 15 via the sampling switch 14 is illustrated. However, the signal on the input terminal of the interframe interpolation circuit 4 may be supplied to the cascade connection circuit of the field interpolation circuit 15 and the still display control circuit 30 via the sampling switch 14.
(発明の効果) 以上詳細に説明したように、本発明に係わるMUSEデコ
ーダの静止表示制御回路は、動き領域処理系のフィール
ド内内挿回路から出力される最新の1フィールド分の画
面をメモリ内に蓄積し、これを周期的に読出す構成であ
るから、フィールド間に動きが存在する場合でもフリッ
カを伴わない高画質の静止画を表示できる。(Effect of the Invention) As described in detail above, the still display control circuit of the MUSE decoder according to the present invention stores the latest one-field screen output from the field interpolation circuit of the motion area processing system in the memory. Since it is configured to be stored in and read out periodically, a high-quality still image without flicker can be displayed even when there is motion between fields.
また、フィールド内内挿回路から出力される最新の1
フィールド分の画面を静止表示中には必ず不要となるテ
ンポラル・フィルタのメモリに蓄積する構成であるか
ら、静止表示専用のメモリが不要になり、MUSEデコーダ
の低廉化が実現される。Also, the latest 1 output from the field interpolation circuit
Since the screen for fields is stored in the memory of the temporal filter that is not always needed during static display, the memory dedicated for static display is not required, and the MUSE decoder can be made inexpensive.
第1図は本発明の一実施例の静止表示制御回路を含むMU
SEデコーダの一構成例を示すブロック図、第2図は第1
図の静止表示制御回路の構成を示すブロック図、第3図
は従来のMUSEデコーダの構成を示す部、第4図は第3図
のフレーム間内挿部4の構成を示すブロック図、第5図
と第6図はフレーム間内挿ブロック4の動作とこれを用
いた静止表示制御の問題点を説明するための概念図であ
る。 IN……受信映像信号の入力端子、1……A/D変換部、2
……前処理部、4……フレーム間内挿部、5……動き検
出部、10……輝度信号処理部、20……色信号処理部、30
……静止表示制御部、31……フィールドメモリ、32……
制御回路、I1……フレーム内内挿済み映像信号の入力端
子、I2……A/D変換済み映像信号の入力端子、I3……静
止表示指令の入力端子、O1……映像信号の出力端子、O2
……制御信号の出力端子。FIG. 1 is an MU including a static display control circuit according to an embodiment of the present invention.
FIG. 2 is a block diagram showing an example of the configuration of the SE decoder.
FIG. 3 is a block diagram showing the configuration of the still display control circuit, FIG. 3 is a block diagram showing the configuration of a conventional MUSE decoder, and FIG. 4 is a block diagram showing the configuration of the interframe interpolating unit 4 of FIG. FIG. 6 and FIG. 6 are conceptual diagrams for explaining the operation of the inter-frame interpolation block 4 and the problem of still display control using the same. IN: Input terminal for received video signal, 1 ... A / D converter, 2
...... Pre-processing unit, 4 …… Interpolation unit between frames, 5 …… Motion detection unit, 10 …… Luminance signal processing unit, 20 …… Color signal processing unit, 30
...... Still display control unit, 31 ...... Field memory, 32 ......
Control circuit, I 1 …… Internal frame interpolated video signal input terminal, I 2 …… A / D converted video signal input terminal, I 3 …… Still display command input terminal, O 1 …… Video signal Output terminal of O 2
...... Control signal output terminal.
───────────────────────────────────────────────────── フロントページの続き (72)発明者 大村 俊郎 東京都世田谷区砧1丁目10番11号 日本 放送協会放送技術研究所内 (72)発明者 鹿喰 善明 東京都世田谷区砧1丁目10番11号 日本 放送協会放送技術研究所内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Toshiro Omura 1-10-11 Kinuta, Setagaya-ku, Tokyo Inside Broadcasting Research Institute of Japan Broadcasting Corporation (72) Inventor Yoshiaki Kanoku 1-10-11 Kinuta, Setagaya-ku, Tokyo Issue Broadcasting Technology Institute, Japan Broadcasting Corporation
Claims (1)
タのメモリとして使用され、静止表示の開始直前には輝
度信号処理部及び色信号処理部に共通の動き領域処理系
内のフィールド内内挿処理後又はフィールド内内挿処理
前の最新の1フィールド分の画面を保持し、静止表示期
間内は前記静止表示の開始直前に保持した最新の1フィ
ールド分の画面を毎フィールド読出して出力するメモリ
と、 前記動き領域処理系の出力のみによって輝度信号及び色
信号の合成を行うことを適応合成部に指示する制御手段
とを備えたことを特徴とするMUSEデコーダの静止表示制
御回路。1. A field interpolation process in a motion region processing system which is used as a memory of a temporal filter during a period other than a still display period and which is common to a luminance signal processing unit and a chrominance signal processing unit immediately before the start of still display. A memory for holding the latest one-field screen after or before the field interpolation processing, and for reading and outputting the latest one-field screen held immediately before the start of the still display during each still display period. A static display control circuit for a MUSE decoder, comprising: a control means for instructing an adaptive synthesizing unit to synthesize a luminance signal and a chrominance signal only by the output of the motion area processing system.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63163879A JP2557474B2 (en) | 1988-06-30 | 1988-06-30 | Static display control circuit of MUSE decoder |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63163879A JP2557474B2 (en) | 1988-06-30 | 1988-06-30 | Static display control circuit of MUSE decoder |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0213190A JPH0213190A (en) | 1990-01-17 |
JP2557474B2 true JP2557474B2 (en) | 1996-11-27 |
Family
ID=15782524
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63163879A Expired - Lifetime JP2557474B2 (en) | 1988-06-30 | 1988-06-30 | Static display control circuit of MUSE decoder |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2557474B2 (en) |
-
1988
- 1988-06-30 JP JP63163879A patent/JP2557474B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH0213190A (en) | 1990-01-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2887771B2 (en) | Progressive scanning system | |
JPH02177785A (en) | Signal converter | |
JPH0423874B2 (en) | ||
JPH0232687A (en) | Television signal processing system | |
US5365274A (en) | Video signal converting apparatus with reduced processing for aliasing interference | |
US5168358A (en) | Video signal converting apparatus for converting hdtv signal into conventional tv signal | |
US5148270A (en) | Television signal receiving apparatus | |
JP2557474B2 (en) | Static display control circuit of MUSE decoder | |
JP2872269B2 (en) | Standard / high-definition television receiver | |
JPH0548669B2 (en) | ||
JP2557466B2 (en) | Low-frequency replacement circuit for MUSE decoder | |
JPH0256191A (en) | Still indication control circuit for muse decoder | |
JP2950140B2 (en) | MUSE decoder motion compensation circuit | |
JP2623335B2 (en) | Television signal receiving device | |
KR940008809B1 (en) | Motion detecting apparatus of hdtv | |
JP2907494B2 (en) | Method converter | |
JP2648382B2 (en) | Still image playback device | |
JP3097140B2 (en) | Television signal receiving and processing device | |
JPS6251390A (en) | Signal processing circuit for high-definition television receiver | |
JPH0681300B2 (en) | Transmission television signal reproduction system | |
JPH07118804B2 (en) | Band compression transmission device and band compression transmission receiving device | |
JPH07123373A (en) | Decoder of television signal | |
JPH04196787A (en) | System converter | |
JPH07147671A (en) | Simple muse decoding device | |
JPH07112273B2 (en) | Band compression transmitter |