[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2022097200A - Wireless microphone - Google Patents

Wireless microphone Download PDF

Info

Publication number
JP2022097200A
JP2022097200A JP2020210644A JP2020210644A JP2022097200A JP 2022097200 A JP2022097200 A JP 2022097200A JP 2020210644 A JP2020210644 A JP 2020210644A JP 2020210644 A JP2020210644 A JP 2020210644A JP 2022097200 A JP2022097200 A JP 2022097200A
Authority
JP
Japan
Prior art keywords
signal
frequency
control signal
pll circuit
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2020210644A
Other languages
Japanese (ja)
Other versions
JP7189924B2 (en
Inventor
篤 梶山
Atsushi Kajiyama
昌輝 氷渡
Masateru Hiwatari
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tamura Corp
Original Assignee
Tamura Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tamura Corp filed Critical Tamura Corp
Priority to JP2020210644A priority Critical patent/JP7189924B2/en
Publication of JP2022097200A publication Critical patent/JP2022097200A/en
Application granted granted Critical
Publication of JP7189924B2 publication Critical patent/JP7189924B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Circuit For Audible Band Transducer (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Transmitters (AREA)

Abstract

To provide a wireless microphone which prevents a voice break by reducing a time to make a PLL circuit into a lock state.SOLUTION: The wireless microphone includes: a PLL circuit 2 which generates a carrier wave and modulates the carrier wave with a voice signal being input from a microphone amplifier 1 to output to an antenna part 5 as a transmission signal; an oscillator 3 which outputs a reference signal to the PLL circuit 2; a frequency setting switch 92 which sets a transmission frequency in advance; a frequency signal output unit 61 which outputs to the PLL circuit 2 a tentative frequency signal and a transmission frequency signal of the transmission frequency having been set by the frequency setting switch 92; and a power switch 91 which supplies power to the wireless microphone 1. When switching on the power switch 91, the frequency signal output unit 61 outputs the tentative frequency signal and starts reading in the transmission frequency having been set by the frequency setting switch 92, so as to output to the PLL circuit 2 a transmission frequency signal having the read transmission frequency in place of the tentative frequency signal.SELECTED DRAWING: Figure 1

Description

本発明は、ワイヤレスマイクロフォンに関する。 The present invention relates to a wireless microphone.

ワイヤレスマイクロフォンは、周波数の異なる複数の送信チャンネルを備えている。音声信号の送信に先立ち、ワイヤレスマイクロフォンに設けられた周波数設定スイッチの操作により、送信周波数が設定される。音声信号の送信時には、ワイヤレスマイクロフォンに設けられたPLL回路が、設定された送信周波数に基づいて、入力された音声信号を送信信号に変換する。すなわち、ワイヤレスマイクロフォンには、設定された送信周波数の情報を含む信号を出力する送信周波数信号出力部が設けられ、この信号がPLL回路に入力されることで、PLL回路は、設定された送信周波数に基づいて音声信号を送信信号に変換する。 Wireless microphones have multiple transmission channels with different frequencies. Prior to the transmission of the audio signal, the transmission frequency is set by operating the frequency setting switch provided on the wireless microphone. When transmitting an audio signal, a PLL circuit provided in the wireless microphone converts the input audio signal into a transmission signal based on the set transmission frequency. That is, the wireless microphone is provided with a transmission frequency signal output unit that outputs a signal including information on the set transmission frequency, and when this signal is input to the PLL circuit, the PLL circuit has the set transmission frequency. Converts an audio signal into a transmission signal based on.

また、ワイヤレスマイクロフォンの中には、音声信号に加えて、受信機側に設けられた各種機器を制御するための制御信号を送信するものも知られている。例えば、駅の構内で使用されるワイヤレスマイクロフォンは、ワイヤレスマイクロフォンに設けられたボタンなどの制御スイッチの操作に応じて、受信機へ数種の制御信号を送信することができる。制御内容の例として、音声を伝送していることを受信機側へ伝えてその音声をスピーカなどから放送させること、放送対象範囲(1番線、2番線など)の指定、発車ベルの鳴動、確認信号の送信などがある。このような制御信号も、音声信号と同様に、PLL回路を介して送信信号に変換される。 Further, some wireless microphones are known to transmit a control signal for controlling various devices provided on the receiver side in addition to an audio signal. For example, a wireless microphone used in a station yard can transmit several types of control signals to a receiver in response to an operation of a control switch such as a button provided on the wireless microphone. As an example of control contents, tell the receiver that voice is being transmitted and broadcast the voice from a speaker, etc., specify the broadcast target range (line 1, line 2, etc.), ring the departure bell, and confirm. There is signal transmission and so on. Like the audio signal, such a control signal is also converted into a transmission signal via the PLL circuit.

さらに、このような制御信号をワイヤレスマイクロフォンから受信機へ送信する技術の態様は、アナログトーン制御方式とデジタル制御方式に大別でき、ワイヤレスマイクロフォンの中には両方式を選択できるものも知られている。 Further, the mode of the technique for transmitting such a control signal from the wireless microphone to the receiver can be roughly divided into an analog tone control method and a digital control method, and some wireless microphones are known to be able to select both methods. There is.

国際公開第2013/136766号International Publication No. 2013/136766

従来技術のワイヤレスマイクロフォンにおいて、電源スイッチの投入から音声信号が送信されるまでには、次のような処理が実行される。電源スイッチが投入され、ワイヤレスマイクロフォンの制御部であるCPU回路の初期化が完了すると、CPU回路はまず、周波数設定スイッチによりあらかじめ設定された送信周波数値を読み込む。設定された送信周波数値が読み込まれると、周波数信号出力部は、読み込まれた値の送信周波数をPLL回路に出力する。送信周波数が入力された後、所定のロックアップタイムが経過すると、この送信周波数に基づいてPLL回路がロック状態となり、搬送波が生成される。この搬送波が音声信号により変調され、バッファアンプ及びアンテナ部を介して送信される。 In the conventional wireless microphone, the following processing is executed from the turning on of the power switch to the transmission of the audio signal. When the power switch is turned on and the initialization of the CPU circuit, which is the control unit of the wireless microphone, is completed, the CPU circuit first reads the transmission frequency value preset by the frequency setting switch. When the set transmission frequency value is read, the frequency signal output unit outputs the transmission frequency of the read value to the PLL circuit. When a predetermined lockup time elapses after the transmission frequency is input, the PLL circuit is locked based on this transmission frequency, and a carrier wave is generated. This carrier wave is modulated by an audio signal and transmitted via a buffer amplifier and an antenna unit.

以上のように、電源スイッチの投入から変調された搬送波がアンテナ部から送信されるまでには、CPU回路の初期化、設定された送信周波数値の読み込み、周波数出力部による送信周波数の出力、PLL回路のロックアップタイムなど、各処理に時間がかかる。そのため、ユーザが電源スイッチを投入してからすぐに音声を入力すると、PLL回路のロックが間に合わず、音声の最初の部分が途切れてしまう可能性があった。 As described above, the CPU circuit is initialized, the set transmission frequency value is read, the transmission frequency is output by the frequency output unit, and the PLL is transmitted from the power switch on until the modulated carrier wave is transmitted from the antenna unit. Each process, such as circuit lockup time, takes time. Therefore, if the user inputs the voice immediately after turning on the power switch, the PLL circuit may not be locked in time and the first part of the voice may be interrupted.

本発明は、上記課題を解決すべく、PLL回路をロック状態にするまでの時間を短縮して、音声が途切れることを防止したワイヤレスマイクロフォンを提供することを目的とする。 An object of the present invention is to provide a wireless microphone that shortens the time until the PLL circuit is locked and prevents the voice from being interrupted in order to solve the above problems.

本発明のワイヤレスマイクロフォンは、次のような構成を備える。
(1)搬送波を生成し、マイクロフォンアンプから入力される音声信号により前記搬送波を変調し、送信信号としてアンテナ部に出力するPLL回路。
(2)前記PLL回路に基準信号を出力するオシレータ。
(3)送信周波数を予め設定する周波数設定スイッチ。
(4)前記PLL回路に、仮の周波数信号と、前記周波数設定スイッチにより設定された送信周波数の送信周波数信号とを出力する周波数信号出力部。
(5)ワイヤレスマイクロフォンに電源を供給する電源スイッチ。
(6)前記周波数信号出力部は、前記電源スイッチの投入時において、仮の周波数信号を出力すると共に、前記周波数設定スイッチにより設定された送信周波数の読み込みを開始し、読み込まれた送信周波数の送信周波数信号を、前記仮の周波数信号に代えて、前記PLL回路に出力する。
The wireless microphone of the present invention has the following configuration.
(1) A PLL circuit that generates a carrier wave, modulates the carrier wave with an audio signal input from a microphone amplifier, and outputs the carrier wave to an antenna unit as a transmission signal.
(2) An oscillator that outputs a reference signal to the PLL circuit.
(3) A frequency setting switch that presets the transmission frequency.
(4) A frequency signal output unit that outputs a temporary frequency signal and a transmission frequency signal having a transmission frequency set by the frequency setting switch to the PLL circuit.
(5) A power switch that supplies power to the wireless microphone.
(6) The frequency signal output unit outputs a temporary frequency signal when the power switch is turned on, starts reading the transmission frequency set by the frequency setting switch, and transmits the read transmission frequency. The frequency signal is output to the PLL circuit in place of the temporary frequency signal.

また、本発明のワイヤレスマイクロフォンは、次のような構成を更に備えてもよい。
(1)前記PLL回路がロック状態になるまで、前記送信信号を前記アンテナ部に出力させないスイッチを更に備える。
(2)前記PLL回路の出力側に、前記スイッチによってON/OFF制御されるバッファアンプが設けられ、前記PLL回路には、前記ロック状態を検出してロック通知信号を出力するロック通知部が設けられ、前記スイッチは、前記ロック通知部からのロック通知信号に基づいて、前記バッファアンプをONにする。
(3)受信機側に設けられた各種機器を制御する制御信号を前記PLL回路に出力する制御信号出力部を更に備え、前記PLL回路は、前記制御信号出力部から入力された前記制御信号により前記搬送波を変調する。
(4)前記制御信号出力部は、アナログ制御信号を出力するアナログ制御信号出力部と、デジタル制御信号を出力するデジタル制御信号出力部と、を備え、前記制御信号は、前記アナログ制御信号またはデジタル制御信号の一方である。
(5)前記マイクロフォンアンプと前記PLL回路との間に設けられるアナログ信号抑止スイッチと、前記アナログ信号抑止スイッチを制御する抑止信号出力部と、を更に備え、前記抑止信号出力部は、前記制御信号が前記デジタル制御信号の時に、前記アナログ信号抑止スイッチを所定の時間OFF状態にする。
Further, the wireless microphone of the present invention may further include the following configurations.
(1) A switch that does not output the transmission signal to the antenna unit is further provided until the PLL circuit is locked.
(2) A buffer amplifier controlled to be turned ON / OFF by the switch is provided on the output side of the PLL circuit, and the PLL circuit is provided with a lock notification unit that detects the locked state and outputs a lock notification signal. The switch turns on the buffer amplifier based on the lock notification signal from the lock notification unit.
(3) A control signal output unit for outputting a control signal for controlling various devices provided on the receiver side to the PLL circuit is further provided, and the PLL circuit is based on the control signal input from the control signal output unit. Modulate the carrier.
(4) The control signal output unit includes an analog control signal output unit that outputs an analog control signal and a digital control signal output unit that outputs a digital control signal, and the control signal is the analog control signal or digital. It is one of the control signals.
(5) An analog signal suppression switch provided between the microphone amplifier and the PLL circuit and a suppression signal output unit for controlling the analog signal suppression switch are further provided, and the suppression signal output unit is the control signal. Is the digital control signal, the analog signal suppression switch is turned off for a predetermined time.

本発明は、PLL回路をロック状態にするまでの時間を短縮して、音声が途切れることを防止したワイヤレスマイクロフォンを提供することが出来る。 INDUSTRIAL APPLICABILITY The present invention can provide a wireless microphone that shortens the time until the PLL circuit is locked and prevents the voice from being interrupted.

実施形態に係るワイヤレスマイクロフォンの構成を示すブロック図。The block diagram which shows the structure of the wireless microphone which concerns on embodiment. 実施形態に係るワイヤレスマイクロフォンの作用を示すフローチャート。The flowchart which shows the operation of the wireless microphone which concerns on embodiment.

[第1の実施形態]
[構成]
(主要部の概略構成)
図1に示すように、本実施形態のワイヤレスマイクロフォン100は、マイクロフォンアンプ1と、PLL回路2と、オシレータ3と、バッファアンプ41と、アンテナ部5と、制御部6と、を備える。また、ワイヤレスマイクロフォン100は、当該ワイヤレスマイクロフォン100に電源を供給する電源スイッチ91と、チャンネル設定のための周波数設定スイッチ92と、制御信号を送信するための制御スイッチ93と、制御信号の種類を選択する動作設定スイッチ94と、を備える。
[First Embodiment]
[Constitution]
(Outline structure of the main part)
As shown in FIG. 1, the wireless microphone 100 of the present embodiment includes a microphone amplifier 1, a PLL circuit 2, an oscillator 3, a buffer amplifier 41, an antenna unit 5, and a control unit 6. Further, the wireless microphone 100 selects a power switch 91 for supplying power to the wireless microphone 100, a frequency setting switch 92 for channel setting, a control switch 93 for transmitting a control signal, and a control signal type. The operation setting switch 94 and the operation setting switch 94 are provided.

(マイクロフォンアンプ)
マイクロフォンアンプ1は、ユーザから入力される音声信号を増幅し、後段に設けられたPLL回路2に出力する。
(Microphone amplifier)
The microphone amplifier 1 amplifies the audio signal input from the user and outputs it to the PLL circuit 2 provided in the subsequent stage.

(PLL回路)
PLL回路2は、電圧制御発振器21と、可変分周器22と、位相比較器23と、ループフィルタ24と、ロック通知部25と、を備える。
(PLL circuit)
The PLL circuit 2 includes a voltage controlled oscillator 21, a variable frequency divider 22, a phase comparator 23, a loop filter 24, and a lock notification unit 25.

電圧制御発振器21は、搬送波を生成し、この搬送波を音声信号により変調して送信信号として出力する。より詳細には、電圧制御発振器21は、ループフィルタ24から入力される信号に基づいて制御される発振周波数の搬送波を生成し、マイクロフォンアンプ1から入力される音声信号によりこの搬送波を変調し、送信信号として出力する。 The voltage controlled oscillator 21 generates a carrier wave, modulates the carrier wave with an audio signal, and outputs the carrier wave as a transmission signal. More specifically, the voltage control oscillator 21 generates a carrier wave having an oscillation frequency controlled based on the signal input from the loop filter 24, modulates this carrier wave with the voice signal input from the microphone amplifier 1, and transmits the carrier wave. Output as a signal.

可変分周器22は、電圧制御発振器21の後段に設けられ、分周比を変化させることにより、送信信号の周波数を分周する。これにより、可変分周器22は、制御部6から出力される周波数信号に基づいて、送信信号の周波数を変化させる。位相比較器23は、可変分周器22の後段に設けられ、分周された送信信号と、オシレータ3から出力される基準信号との位相差を検出し、位相誤差信号を生成する。位相比較器23は、位相誤差信号を後段に設けられたループフィルタ24に出力する。ループフィルタ24は、例えばローパスフィルタであり、位相誤差信号から交流成分を除去し、平滑化する。この平滑化された信号は、マイクロフォンアンプ1からの音声信号と共に、電圧制御発振器21に入力される。 The variable frequency divider 22 is provided after the voltage controlled oscillator 21 and divides the frequency of the transmission signal by changing the frequency division ratio. As a result, the variable frequency divider 22 changes the frequency of the transmission signal based on the frequency signal output from the control unit 6. The phase comparator 23 is provided after the variable frequency divider 22 and detects the phase difference between the divided transmission signal and the reference signal output from the oscillator 3 to generate a phase error signal. The phase comparator 23 outputs the phase error signal to the loop filter 24 provided in the subsequent stage. The loop filter 24 is, for example, a low-pass filter, which removes an AC component from a phase error signal and smoothes it. This smoothed signal is input to the voltage controlled oscillator 21 together with the audio signal from the microphone amplifier 1.

以上のように、PLL回路2は、ループフィルタ24から入力される信号に基づいて電圧制御発振器21の発振周波数を制御する。また、電圧制御発振器21の発振周波数が定常状態(ロック状態)になると、ロック通知部25は、制御部6に対してロック通知信号を出力する。 As described above, the PLL circuit 2 controls the oscillation frequency of the voltage controlled oscillator 21 based on the signal input from the loop filter 24. Further, when the oscillation frequency of the voltage controlled oscillator 21 becomes a steady state (locked state), the lock notification unit 25 outputs a lock notification signal to the control unit 6.

(バッファアンプ)
バッファアンプ41は、電圧制御発振器21から出力される送信信号を増幅させ、後段に設けられるアンテナ部5から送信する。バッファアンプ41には、バッファスイッチ42が設けられ、このバッファスイッチ42によりバッファアンプ41のON/OFFが切り替えられる。すなわち、バッファアンプ41は、ONの場合にのみ、送信信号を増幅させ、後段に設けられるアンテナ部5に出力する。このON/OFFの切り替えは、制御部6からバッファスイッチ42に出力されるバッファアンプON/OFF信号によって行われる。なお、本実施形態のバッファアンプ41は、デフォルトでOFFになっており、バッファアンプON/OFF信号により初めてONとなるものとする。
(Buffer amplifier)
The buffer amplifier 41 amplifies the transmission signal output from the voltage controlled oscillator 21 and transmits it from the antenna unit 5 provided in the subsequent stage. The buffer amplifier 41 is provided with a buffer switch 42, and the buffer switch 42 switches ON / OFF of the buffer amplifier 41. That is, the buffer amplifier 41 amplifies the transmission signal only when it is ON, and outputs it to the antenna unit 5 provided in the subsequent stage. This ON / OFF switching is performed by the buffer amplifier ON / OFF signal output from the control unit 6 to the buffer switch 42. The buffer amplifier 41 of the present embodiment is turned off by default, and is turned on for the first time by the buffer amplifier ON / OFF signal.

(制御部)
制御部6は、CPU回路及びストレージにより構成され、上述の各構成を制御する。そのため、制御部6は、PLL回路2に仮の周波数信号及び送信周波数信号を出力する周波数信号出力部61と、バッファスイッチ42を制御するバッファアンプON/OFF信号出力部62と、アナログ制御信号出力部63と、デジタル制御信号出力部64と、音声信号及びアナログ制御信号がPLL回路2に入力されるのを抑止する抑止信号出力部65と、各種データを記憶する記憶部66と、を備える。
(Control unit)
The control unit 6 is composed of a CPU circuit and storage, and controls each of the above configurations. Therefore, the control unit 6 includes a frequency signal output unit 61 that outputs a temporary frequency signal and a transmission frequency signal to the PLL circuit 2, a buffer amplifier ON / OFF signal output unit 62 that controls the buffer switch 42, and an analog control signal output. A unit 63, a digital control signal output unit 64, a suppression signal output unit 65 for suppressing input of audio signals and analog control signals to the PLL circuit 2, and a storage unit 66 for storing various data are provided.

周波数信号出力部61は、仮の周波数信号と、周波数設定スイッチ92によって設定された送信周波数値の情報を含む送信周波数信号とを、異なるタイミングで可変分周器22に出力する。仮の周波数信号は、ワイヤレスマイクロフォン100に設けられた電源スイッチ91の操作により制御部6を構成するCPU回路の初期化が完了すると、直ちに出力されるものであり、送信周波数信号とは異なる値の周波数の情報を含む信号である。一方、送信周波数信号は、あらかじめ周波数設定スイッチ92により設定され、記憶部66に記憶された送信周波数の情報を含む信号であって、CPU回路の初期化完了後、周波数信号出力部61がその値を記憶部66から読み出すことにより、PLL回路2の可変分周器22に出力されるものである。また、周波数信号出力部61は、送信周波数信号の出力にあたって、仮の周波数信号の出力を中断する。 The frequency signal output unit 61 outputs a temporary frequency signal and a transmission frequency signal including information on the transmission frequency value set by the frequency setting switch 92 to the variable frequency divider 22 at different timings. The temporary frequency signal is output immediately after the initialization of the CPU circuit constituting the control unit 6 is completed by operating the power switch 91 provided in the wireless microphone 100, and has a value different from that of the transmission frequency signal. It is a signal containing frequency information. On the other hand, the transmission frequency signal is a signal that is set in advance by the frequency setting switch 92 and includes information on the transmission frequency stored in the storage unit 66, and the value of the transmission frequency signal is set by the frequency signal output unit 61 after the initialization of the CPU circuit is completed. Is read from the storage unit 66, and is output to the variable frequency divider 22 of the PLL circuit 2. Further, the frequency signal output unit 61 interrupts the output of the temporary frequency signal when outputting the transmission frequency signal.

バッファアンプON/OFF信号出力部62は、ロック通知部25からPLL回路2が定常状態に達したことを知らせるロック通知信号が入力されると、バッファスイッチ42にバッファアンプON/OFF信号を出力する。 The buffer amplifier ON / OFF signal output unit 62 outputs a buffer amplifier ON / OFF signal to the buffer switch 42 when a lock notification signal notifying that the PLL circuit 2 has reached a steady state is input from the lock notification unit 25. ..

アナログ制御信号出力部63は、高周波成分を除去するローパスフィルタ71及び後述のアナログ信号抑止スイッチ8を介して、アナログ制御信号を電圧制御発振器21に出力する。デジタル制御信号出力部64は、高周波成分を除去するローパスフィルタ72を介して、デジタル制御信号を電圧制御発振器21に出力する。 The analog control signal output unit 63 outputs an analog control signal to the voltage controlled oscillator 21 via a low-pass filter 71 that removes high frequency components and an analog signal suppression switch 8 described later. The digital control signal output unit 64 outputs a digital control signal to the voltage controlled oscillator 21 via a low-pass filter 72 that removes high frequency components.

抑止信号出力部65は、デジタル制御信号出力部64がデジタル制御信号を出力する場合に、抑止信号をアナログ信号抑止スイッチ8に出力し、アナログ信号抑止スイッチ8を所定の時間OFF状態にする。これにより、デジタル制御信号を用いる場合に音声信号を遮断する。このように、アナログ信号抑止スイッチ8は、電圧制御発振器21に入力される変調信号として、音声信号またはアナログ制御信号の少なくとも一方を用いる場合と、デジタル制御信号を用いる場合とを切り替える。なお、本実施形態のアナログ信号抑止スイッチ8は、デフォルトでON状態である。 When the digital control signal output unit 64 outputs the digital control signal, the suppression signal output unit 65 outputs the suppression signal to the analog signal suppression switch 8 and turns off the analog signal suppression switch 8 for a predetermined time. As a result, the audio signal is cut off when the digital control signal is used. As described above, the analog signal suppression switch 8 switches between the case where at least one of the voice signal and the analog control signal is used as the modulation signal input to the voltage controlled oscillator 21 and the case where the digital control signal is used. The analog signal suppression switch 8 of this embodiment is in the ON state by default.

記憶部66は、ストレージにより構成され、制御部6を動作させる各種プログラムや、送信周波数信号に設定される周波数、アナログ制御信号及びデジタル制御信号のいずれを選択するか、その制御内容など、制御部6の動作に必要な情報を記憶する。 The storage unit 66 is composed of storage, and is a control unit such as various programs for operating the control unit 6, a frequency set for a transmission frequency signal, whether to select an analog control signal or a digital control signal, and the control content thereof. The information necessary for the operation of 6 is stored.

(スイッチ)
制御スイッチ93は、アナログ制御信号出力部63またはデジタル制御信号出力部64に対して、アナログ制御信号またはデジタル制御信号の出力を指示する。動作設定スイッチ94は、制御信号としてアナログ制御信号を用いるか、デジタル制御信号を用いるかを設定する。これにより、アナログ制御信号出力部63またはデジタル制御信号出力部64のいずれを作動させるかを設定する。
(switch)
The control switch 93 instructs the analog control signal output unit 63 or the digital control signal output unit 64 to output the analog control signal or the digital control signal. The operation setting switch 94 sets whether to use an analog control signal or a digital control signal as the control signal. This sets whether to operate the analog control signal output unit 63 or the digital control signal output unit 64.

動作設定スイッチ94は、これらの制御信号の内容を設定することも出来る。制御信号の内容は、例えば、音声信号の出力先を、駅のホームに設けられたスピーカから、駅務室や非常時の連絡先に設けられたスピーカに切り替えるものである。これにより、制御信号の出力前後で、音声信号の出力先を変更することが出来る。他にも、制御信号により、駅のホーム扉を閉める合図や、発車ベルの鳴動などを受信機側に設けられた各種機器に出力させることが出来る。なお、これらの設定は、記憶部66に記憶されるので、アナログ制御信号出力部63、デジタル制御信号出力部64、抑止信号出力部65は、記憶部66を参照して動作する。 The operation setting switch 94 can also set the contents of these control signals. The content of the control signal is, for example, to switch the output destination of the audio signal from the speaker provided in the platform of the station to the speaker provided in the station office or the contact information in an emergency. This makes it possible to change the output destination of the audio signal before and after the output of the control signal. In addition, the control signal can output a signal to close the platform door of the station, ringing of the departure bell, etc. to various devices provided on the receiver side. Since these settings are stored in the storage unit 66, the analog control signal output unit 63, the digital control signal output unit 64, and the suppression signal output unit 65 operate with reference to the storage unit 66.

なお、電源スイッチ91、周波数設定スイッチ92、制御スイッチ93、動作設定スイッチ94は、ユーザが操作するためのスライドスイッチやロータリースイッチ、押しボタン、タッチパネルなどにより構成される。 The power switch 91, the frequency setting switch 92, the control switch 93, and the operation setting switch 94 are composed of a slide switch, a rotary switch, a push button, a touch panel, and the like for the user to operate.

[作用]
(1)音声信号の送信
図2を参照しつつ、本実施形態におけるワイヤレスマイクロフォン100の作用について説明する。使用状況に合わせて、周波数設定スイッチ92により、送信周波数信号の周波数が設定され、また動作設定スイッチ94により、アナログ制御信号とデジタル制御信号のいずれを用いるかが設定されているものとする。また、ワイヤレスマイクロフォン100の電源スイッチがONになった時には、バッファアンプ41はOFF状態、アナログ信号抑止スイッチ8はON状態であるものとする。
[Action]
(1) Transmission of Audio Signal The operation of the wireless microphone 100 in the present embodiment will be described with reference to FIG. It is assumed that the frequency of the transmission frequency signal is set by the frequency setting switch 92 and whether the analog control signal or the digital control signal is used is set by the operation setting switch 94 according to the usage situation. Further, when the power switch of the wireless microphone 100 is turned on, the buffer amplifier 41 is in the OFF state and the analog signal suppression switch 8 is in the ON state.

ワイヤレスマイクロフォン100の電源スイッチがONになると、制御部6を構成するCPU回路が初期化される(ステップS01)。ただし、記憶部66に記憶されている情報は初期化されない。CPU回路の初期化が完了すると、周波数信号出力部61は、仮の周波数信号を可変分周器22に出力し、また、周波数設定スイッチ92により設定されている送信周波数の読み込みを開始する(ステップS02)。 When the power switch of the wireless microphone 100 is turned on, the CPU circuit constituting the control unit 6 is initialized (step S01). However, the information stored in the storage unit 66 is not initialized. When the initialization of the CPU circuit is completed, the frequency signal output unit 61 outputs a temporary frequency signal to the variable frequency divider 22, and also starts reading the transmission frequency set by the frequency setting switch 92 (step). S02).

次にPLL回路2の動作を説明する。電圧制御発振器21の出力信号は、可変分周器22において、仮の周波数信号に設定された周波数に基づいて分周され、位相比較器23に入力される。位相比較器23において、分周された出力信号は、オシレータ3から入力された基準信号と比較され、両信号の位相差から、位相誤差信号を出力する。この位相誤差信号は、ループフィルタ24を介して交流成分が除去され、電圧制御発振器21に入力される。これにより、PLL回路2が、仮の周波数信号に設定された周波数で動作し始める(ステップS03)。すなわち、電圧制御発振器21の発振周波数が、仮の周波数信号に含まれる周波数の値に追従を始める。 Next, the operation of the PLL circuit 2 will be described. The output signal of the voltage controlled oscillator 21 is divided by the variable frequency divider 22 based on the frequency set in the temporary frequency signal, and is input to the phase comparator 23. In the phase comparator 23, the divided output signal is compared with the reference signal input from the oscillator 3, and the phase error signal is output from the phase difference between the two signals. The AC component of this phase error signal is removed via the loop filter 24, and the phase error signal is input to the voltage controlled oscillator 21. As a result, the PLL circuit 2 starts operating at the frequency set for the temporary frequency signal (step S03). That is, the oscillation frequency of the voltage controlled oscillator 21 starts to follow the value of the frequency included in the temporary frequency signal.

以上のようなPLL回路2の動作と並行して、周波数信号出力部61による送信周波数の読み込みが完了すると、周波数信号出力部61は、仮の周波数信号の出力を中断し、代わりにこの読み込んだ送信周波数の情報を含んだ送信周波数信号を可変分周器22に出力する。これにより、電圧制御発振器21は、送信周波数でロック状態となり、送信周波数の搬送波を生成する(ステップS04)。この搬送波は、マイクロフォンアンプ1から入力された音声信号により変調されて送信信号となり、PLL回路2から出力される(ステップS05)。 When the reading of the transmission frequency by the frequency signal output unit 61 is completed in parallel with the operation of the PLL circuit 2 as described above, the frequency signal output unit 61 interrupts the output of the temporary frequency signal and instead interrupts the reading. The transmission frequency signal including the transmission frequency information is output to the variable frequency divider 22. As a result, the voltage controlled oscillator 21 is locked at the transmission frequency and generates a carrier wave at the transmission frequency (step S04). This carrier wave is modulated by the audio signal input from the microphone amplifier 1 to become a transmission signal, and is output from the PLL circuit 2 (step S05).

また、PLL回路2がロック状態となったことを受けて、ロック通知部25は、バッファアンプON/OFF信号出力部62にロック通知信号を出力する。ロック通知信号が入力されたバッファアンプON/OFF信号出力部62は、バッファスイッチ42にバッファアンプON/OFF信号を出力し、これを受けてバッファスイッチ42は、バッファアンプ41をONにする(ステップS06)。これにより、バッファアンプ41において送信信号が増幅され、アンテナ部5から送信される(ステップS07)。 Further, in response to the locked state of the PLL circuit 2, the lock notification unit 25 outputs a lock notification signal to the buffer amplifier ON / OFF signal output unit 62. The buffer amplifier ON / OFF signal output unit 62 to which the lock notification signal is input outputs a buffer amplifier ON / OFF signal to the buffer switch 42, and in response to this, the buffer switch 42 turns on the buffer amplifier 41 (step). S06). As a result, the transmission signal is amplified in the buffer amplifier 41 and transmitted from the antenna unit 5 (step S07).

(2)制御信号の送信
次に、制御信号による搬送波の変調について説明する。上述のステップS05に相当する部分であるので、ステップS01~S04、S06、S07の説明は省略する。ワイヤレスマイクロフォン100の電源スイッチがONになった後、制御スイッチ93の操作により、アナログ制御信号出力部63またはデジタル制御信号出力部64は、アナログ制御信号またはデジタル制御信号を出力する。いずれの制御信号を出力するかは、動作設定スイッチ94に設定された通りであるが、まず、アナログ制御信号が設定されている場合を考える。アナログ制御信号は、ローパスフィルタ71を介してアナログ信号抑止スイッチ8に出力される。この場合、アナログ信号抑止スイッチ8は制御されず、ON状態のままであるので、そのまま電圧制御発振器21に出力される。このアナログ制御信号により、電圧制御発振器21が生成した搬送波が変調され、変調された搬送波が送信信号としてアンテナ部5から送信される。
(2) Transmission of control signal Next, modulation of the carrier wave by the control signal will be described. Since it corresponds to the above-mentioned step S05, the description of steps S01 to S04, S06, and S07 will be omitted. After the power switch of the wireless microphone 100 is turned on, the analog control signal output unit 63 or the digital control signal output unit 64 outputs an analog control signal or a digital control signal by operating the control switch 93. Which control signal is output is as set in the operation setting switch 94, but first, consider the case where the analog control signal is set. The analog control signal is output to the analog signal suppression switch 8 via the low-pass filter 71. In this case, since the analog signal suppression switch 8 is not controlled and remains in the ON state, it is output to the voltage controlled oscillator 21 as it is. The carrier wave generated by the voltage controlled oscillator 21 is modulated by this analog control signal, and the modulated carrier wave is transmitted from the antenna unit 5 as a transmission signal.

動作設定スイッチ94にデジタル制御信号が設定されている場合について説明する。デジタル制御信号は、ローパスフィルタ72を介して電圧制御発振器21に出力される。この場合に、抑止信号出力部65は、アナログ信号抑止スイッチ8に抑止信号を出力し、アナログ信号抑止スイッチ8を所定の時間OFF状態にする。これにより、アナログ信号抑止スイッチ8はOFF状態になっているので、例えばデジタル制御信号と同時にマイクロフォンアンプ1から音声信号が入力されていても、音声信号は電圧制御発振器21に出力されない。アナログ信号抑止スイッチ8は所定の時間でON状態に戻るので、以降はマイクロフォンアンプ1からの音声信号も電圧制御発振器21に出力される。このデジタル制御信号により、電圧制御発振器21が生成した搬送波が変調され、変調された搬送波が送信信号としてアンテナ部5から送信される。 A case where a digital control signal is set in the operation setting switch 94 will be described. The digital control signal is output to the voltage controlled oscillator 21 via the low-pass filter 72. In this case, the suppression signal output unit 65 outputs a suppression signal to the analog signal suppression switch 8 and turns the analog signal suppression switch 8 into the OFF state for a predetermined time. As a result, since the analog signal suppression switch 8 is in the OFF state, for example, even if an audio signal is input from the microphone amplifier 1 at the same time as the digital control signal, the audio signal is not output to the voltage controlled oscillator 21. Since the analog signal suppression switch 8 returns to the ON state in a predetermined time, the audio signal from the microphone amplifier 1 is also output to the voltage controlled oscillator 21 thereafter. The carrier wave generated by the voltage controlled oscillator 21 is modulated by this digital control signal, and the modulated carrier wave is transmitted from the antenna unit 5 as a transmission signal.

[効果]
(1)本実施形態のワイヤレスマイクロフォン100は、電源スイッチ91による電源供給後直ちに仮の周波数信号をPLL回路2に出力すると共に、使用する送信周波数の読み込みを開始する。仮の周波数信号を受けてPLL回路2が動作を始める。送信周波数の読み込みが完了すると、仮の周波数信号の出力を中断し、代わりに読み込みが完了した送信周波数の情報を含む送信周波数信号をPLL回路2に出力する。この送信周波数信号により、PLL回路2がロック状態となる。本実施形態では、送信周波数信号が読み込まれる前に、仮の周波数信号によりPLL回路2を動作させておくので、PLL回路2のロックアップタイムが短縮される。
[effect]
(1) The wireless microphone 100 of the present embodiment outputs a temporary frequency signal to the PLL circuit 2 immediately after the power is supplied by the power switch 91, and starts reading the transmission frequency to be used. Upon receiving the temporary frequency signal, the PLL circuit 2 starts operation. When the reading of the transmission frequency is completed, the output of the temporary frequency signal is interrupted, and instead, the transmission frequency signal including the information of the transmission frequency for which the reading is completed is output to the PLL circuit 2. This transmission frequency signal puts the PLL circuit 2 in a locked state. In the present embodiment, since the PLL circuit 2 is operated by the temporary frequency signal before the transmission frequency signal is read, the lockup time of the PLL circuit 2 is shortened.

(2)本実施形態のワイヤレスマイクロフォン100においては、PLL回路2がロック状態になるまではバッファアンプ41がOFF状態であるので、仮の周波数信号に設定された周波数で電波を送信するおそれがない。 (2) In the wireless microphone 100 of the present embodiment, since the buffer amplifier 41 is in the OFF state until the PLL circuit 2 is in the locked state, there is no possibility of transmitting radio waves at the frequency set as the temporary frequency signal. ..

(3)本実施形態のワイヤレスマイクロフォン100は、アナログ制御信号出力部63及びデジタル制御信号出力部64を備える。アナログ制御信号出力部63は、アナログ制御信号を出力し、デジタル制御信号出力部64は、デジタル制御信号を出力する。これにより、制御信号により受信機側に設けられた各種機器を制御したい場合に、これらの各種機器がアナログ制御信号またはデジタル制御信号の一方にしか対応していない場合であっても制御することが出来る。 (3) The wireless microphone 100 of the present embodiment includes an analog control signal output unit 63 and a digital control signal output unit 64. The analog control signal output unit 63 outputs an analog control signal, and the digital control signal output unit 64 outputs a digital control signal. As a result, when it is desired to control various devices provided on the receiver side by a control signal, it is possible to control even if these various devices support only one of the analog control signal and the digital control signal. You can.

(4)本実施形態のワイヤレスマイクロフォン100は、アナログ信号抑止スイッチ8を備え、デジタル制御信号を出力する際には、抑止信号出力部65によりアナログ信号抑止スイッチ8をOFF状態にし、音声信号の出力を遮断することが出来る。これにより、アナログ信号である音声信号とデジタル信号であるデジタル制御信号が同時にPLL回路2に出力されるおそれが無くなる。 (4) The wireless microphone 100 of the present embodiment includes an analog signal suppression switch 8, and when outputting a digital control signal, the suppression signal output unit 65 turns off the analog signal suppression switch 8 to output an audio signal. Can be blocked. This eliminates the possibility that the audio signal, which is an analog signal, and the digital control signal, which is a digital signal, are simultaneously output to the PLL circuit 2.

[他の実施形態]
本発明は、上記実施形態に限定されるものではなく、実施段階ではその要旨を逸脱しない範囲で構成要素を変形して具体化できる。また、上記実施形態に開示されている複数の構成要素の適宜な組み合わせにより、種々の発明を形成できる。例えば、実施形態に示される全構成要素から幾つかの構成要素を削除してもよい。具体的には、次のような他の実施形態も包含する。
[Other embodiments]
The present invention is not limited to the above embodiment, and at the implementation stage, the components can be modified and embodied within a range that does not deviate from the gist thereof. In addition, various inventions can be formed by an appropriate combination of the plurality of components disclosed in the above-described embodiment. For example, some components may be removed from all the components shown in the embodiments. Specifically, it also includes other embodiments such as the following.

(1)上記実施形態の制御部6は、アナログ制御信号出力部63、デジタル制御信号出力部64及び抑止信号出力部65を備えるようにしたが、これらの構成を省略しても良い。 (1) The control unit 6 of the above embodiment is provided with an analog control signal output unit 63, a digital control signal output unit 64, and a suppression signal output unit 65, but these configurations may be omitted.

(2)上記実施形態の制御部6は、アナログ制御信号出力部63及びデジタル制御信号出力部64を備えるようにしたが、制御信号出力部は1つであってもよい。制御信号出力部がアナログ制御信号のみを出力するのであれば、同じアナログ信号である音声信号と同時に搬送波を変調することが出来るので、アナログ信号抑止スイッチ8を省略しても良い。 (2) The control unit 6 of the above embodiment is provided with an analog control signal output unit 63 and a digital control signal output unit 64, but the control signal output unit may be one. If the control signal output unit outputs only the analog control signal, the carrier wave can be modulated at the same time as the audio signal which is the same analog signal, so that the analog signal suppression switch 8 may be omitted.

(3)上記実施形態においては、バッファアンプ41及びこのバッファアンプ41のON/OFFを切り替えるバッファスイッチ42を備えるようにしたが、例えばバッファアンプとその後段に設けられるスイッチとの組み合わせとしても良い。これにより、送信信号の増幅をバッファアンプに、送信信号の出力制御をスイッチに、それぞれ担わせることが出来る。 (3) In the above embodiment, the buffer amplifier 41 and the buffer switch 42 for switching ON / OFF of the buffer amplifier 41 are provided, but for example, a combination of the buffer amplifier and a switch provided in the subsequent stage may be used. As a result, the amplification of the transmission signal can be assigned to the buffer amplifier, and the output control of the transmission signal can be assigned to the switch.

(4)上記実施形態のバッファスイッチ42は、ロック通知部25からのロック通知信号により、バッファアンプON/OFF信号出力部62を介して制御されたが、これに限られない。例えば、PLL回路2のロックアップタイムを予め計測しておいて、この時間が経過すると同時に、バッファアンプON/OFF信号出力部62がバッファアンプON/OFF信号を出力しても良い。すなわち、バッファスイッチ42は、ロック通知信号に基づいてではなく、経過時間に基づいてON/OFF制御されても良い。この場合、何らかの拍子にPLL回路2のロックが外れた場合にバッファアンプ41を再びOFFにする制御を行っていたとしても、通信が途絶えるおそれが無い。また、仮の周波数でPLL回路2がロック状態になった場合に、仮の周波数で音声信号を送信してしまうおそれもない。従って、仮の周波数信号に基づいて生成された送信信号は、最終的にバッファアンプ41からアンテナ部5に出力されないため、仮の周波数信号に設定されている周波数は、ワイヤレスマイクロフォン100が利用しない周波数帯域のものであっても良い。 (4) The buffer switch 42 of the above embodiment is controlled by the lock notification signal from the lock notification unit 25 via the buffer amplifier ON / OFF signal output unit 62, but is not limited to this. For example, the lockup time of the PLL circuit 2 may be measured in advance, and at the same time as this time elapses, the buffer amplifier ON / OFF signal output unit 62 may output the buffer amplifier ON / OFF signal. That is, the buffer switch 42 may be ON / OFF controlled based on the elapsed time, not based on the lock notification signal. In this case, even if the control is performed to turn off the buffer amplifier 41 again when the lock of the PLL circuit 2 is released at some beat, there is no possibility that the communication will be interrupted. Further, when the PLL circuit 2 is locked at the temporary frequency, there is no possibility that the audio signal will be transmitted at the temporary frequency. Therefore, since the transmission signal generated based on the temporary frequency signal is not finally output from the buffer amplifier 41 to the antenna unit 5, the frequency set in the temporary frequency signal is a frequency that is not used by the wireless microphone 100. It may be in the band.

(5)上記実施形態の周波数設定スイッチ92は、2つ設けられても良い。例えば、一方がロータリースイッチにより構成され、他方がスライドスイッチにより構成されても良い。スライドスイッチにより構成された周波数設定スイッチ92は、ユーザによる素早い操作に対応したものなので、特に本発明に適している。 (5) Two frequency setting switches 92 of the above embodiment may be provided. For example, one may be configured by a rotary switch and the other by a slide switch. The frequency setting switch 92 configured by the slide switch is particularly suitable for the present invention because it corresponds to a quick operation by the user.

100…ワイヤレスマイクロフォン
1…マイクロフォンアンプ
2…PLL回路
21…電圧制御発振器
22…可変分周器
23…位相比較器
24…ループフィルタ
25…ロック通知部
3…オシレータ
41…バッファアンプ
42…バッファスイッチ
5…アンテナ部
6…制御部
61…周波数信号出力部
62…バッファアンプON/OFF信号出力部
63…アナログ制御信号出力部
64…デジタル制御信号出力部
65…抑止信号出力部
66…記憶部
71、72…ローパスフィルタ
8…アナログ信号抑止スイッチ
91…電源スイッチ
92…周波数設定スイッチ
93…制御スイッチ
94…動作設定スイッチ
100 ... Wireless microphone 1 ... Microphone amplifier 2 ... PLL circuit 21 ... Voltage control oscillator 22 ... Variable divider 23 ... Phase comparator 24 ... Loop filter 25 ... Lock notification unit 3 ... Oscillator 41 ... Buffer amplifier 42 ... Buffer switch 5 ... Antenna unit 6 ... Control unit 61 ... Frequency signal output unit 62 ... Buffer amplifier ON / OFF signal output unit 63 ... Analog control signal output unit 64 ... Digital control signal output unit 65 ... Suppression signal output unit 66 ... Storage units 71, 72 ... Low pass filter 8 ... Analog signal suppression switch 91 ... Power switch 92 ... Frequency setting switch 93 ... Control switch 94 ... Operation setting switch

Claims (6)

搬送波を生成し、マイクロフォンアンプから入力される音声信号により前記搬送波を変調し、送信信号としてアンテナ部に出力するPLL回路と、
前記PLL回路に基準信号を出力するオシレータと、
送信周波数を予め設定する周波数設定スイッチと、
前記PLL回路に、仮の周波数信号と、前記周波数設定スイッチにより設定された送信周波数の送信周波数信号とを出力する周波数信号出力部と、
ワイヤレスマイクロフォンに電源を供給する電源スイッチと、
を備え、
前記周波数信号出力部は、
前記電源スイッチの投入時において、仮の周波数信号を出力すると共に、前記周波数設定スイッチにより設定された送信周波数の読み込みを開始し、
読み込まれた送信周波数の送信周波数信号を、前記仮の周波数信号に代えて、前記PLL回路に出力する、
ワイヤレスマイクロフォン。
A PLL circuit that generates a carrier wave, modulates the carrier wave with an audio signal input from a microphone amplifier, and outputs the carrier wave to the antenna unit as a transmission signal.
An oscillator that outputs a reference signal to the PLL circuit,
A frequency setting switch that presets the transmission frequency and
A frequency signal output unit that outputs a temporary frequency signal and a transmission frequency signal of a transmission frequency set by the frequency setting switch to the PLL circuit.
A power switch that supplies power to the wireless microphone,
Equipped with
The frequency signal output unit is
When the power switch is turned on, a temporary frequency signal is output and reading of the transmission frequency set by the frequency setting switch is started.
The read transmission frequency signal of the transmission frequency is output to the PLL circuit in place of the temporary frequency signal.
Wireless microphone.
前記PLL回路がロック状態になるまで、前記送信信号を前記アンテナ部に出力させないスイッチを更に備える、
請求項1に記載のワイヤレスマイクロフォン。
A switch that does not output the transmission signal to the antenna unit is further provided until the PLL circuit is locked.
The wireless microphone according to claim 1.
前記PLL回路の出力側に、前記スイッチによってON/OFF制御されるバッファアンプが設けられ、
前記PLL回路には、前記ロック状態を検出してロック通知信号を出力するロック通知部が設けられ、
前記スイッチは、前記ロック通知部からのロック通知信号に基づいて、前記バッファアンプをONにする、
請求項2に記載のワイヤレスマイクロフォン。
A buffer amplifier controlled to be turned ON / OFF by the switch is provided on the output side of the PLL circuit.
The PLL circuit is provided with a lock notification unit that detects the lock state and outputs a lock notification signal.
The switch turns on the buffer amplifier based on the lock notification signal from the lock notification unit.
The wireless microphone according to claim 2.
受信機側に設けられた各種機器を制御する制御信号を前記PLL回路に出力する制御信号出力部を更に備え、
前記PLL回路は、前記制御信号出力部から入力された前記制御信号により前記搬送波を変調する、
請求項1乃至3のいずれかに記載のワイヤレスマイクロフォン。
Further, a control signal output unit for outputting a control signal for controlling various devices provided on the receiver side to the PLL circuit is provided.
The PLL circuit modulates the carrier wave with the control signal input from the control signal output unit.
The wireless microphone according to any one of claims 1 to 3.
前記制御信号出力部は、
アナログ制御信号を出力するアナログ制御信号出力部と、
デジタル制御信号を出力するデジタル制御信号出力部と、
を備え、
前記制御信号は、前記アナログ制御信号またはデジタル制御信号の一方である、
請求項4に記載のワイヤレスマイクロフォン。
The control signal output unit is
An analog control signal output unit that outputs an analog control signal,
A digital control signal output unit that outputs a digital control signal,
Equipped with
The control signal is one of the analog control signal or the digital control signal.
The wireless microphone according to claim 4.
前記マイクロフォンアンプと前記PLL回路との間に設けられるアナログ信号抑止スイッチと、
前記アナログ信号抑止スイッチを制御する抑止信号出力部と、
を更に備え、
前記抑止信号出力部は、前記制御信号が前記デジタル制御信号の時に、前記アナログ信号抑止スイッチを所定の時間OFF状態にする、
請求項5に記載のワイヤレスマイクロフォン。
An analog signal suppression switch provided between the microphone amplifier and the PLL circuit,
The suppression signal output unit that controls the analog signal suppression switch,
Further prepare
The suppression signal output unit turns off the analog signal suppression switch for a predetermined time when the control signal is the digital control signal.
The wireless microphone according to claim 5.
JP2020210644A 2020-12-18 2020-12-18 wireless microphone Active JP7189924B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2020210644A JP7189924B2 (en) 2020-12-18 2020-12-18 wireless microphone

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2020210644A JP7189924B2 (en) 2020-12-18 2020-12-18 wireless microphone

Publications (2)

Publication Number Publication Date
JP2022097200A true JP2022097200A (en) 2022-06-30
JP7189924B2 JP7189924B2 (en) 2022-12-14

Family

ID=82165298

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2020210644A Active JP7189924B2 (en) 2020-12-18 2020-12-18 wireless microphone

Country Status (1)

Country Link
JP (1) JP7189924B2 (en)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05304469A (en) * 1992-04-24 1993-11-16 Sanyo Electric Co Ltd Pll frequency synthesizer circuit
JPH06326621A (en) * 1993-05-18 1994-11-25 Tohoku Pioneer Kk Tuning method for wireless microphone
JP2000151430A (en) * 1998-11-05 2000-05-30 Toa Corp Wireless transmitter and wireless system using the wireless transmitter
US6246864B1 (en) * 1997-09-25 2001-06-12 Circuit Design, Inc. Wireless microphone use UHF band carrier FM transmitter
JP2008072569A (en) * 2006-09-15 2008-03-27 Toa Corp Wireless microphone device and portable electronic device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05304469A (en) * 1992-04-24 1993-11-16 Sanyo Electric Co Ltd Pll frequency synthesizer circuit
JPH06326621A (en) * 1993-05-18 1994-11-25 Tohoku Pioneer Kk Tuning method for wireless microphone
US6246864B1 (en) * 1997-09-25 2001-06-12 Circuit Design, Inc. Wireless microphone use UHF band carrier FM transmitter
JP2000151430A (en) * 1998-11-05 2000-05-30 Toa Corp Wireless transmitter and wireless system using the wireless transmitter
JP2008072569A (en) * 2006-09-15 2008-03-27 Toa Corp Wireless microphone device and portable electronic device

Also Published As

Publication number Publication date
JP7189924B2 (en) 2022-12-14

Similar Documents

Publication Publication Date Title
US20080232507A1 (en) Method and System for Simultaneous FM Transmission and FM Reception Using a Shared Antenna and an Integrated Local Oscillator Generator
KR100186753B1 (en) Digital Wireless Transceiver System with Direct Modulation / Demodulation
JPH08223071A (en) Transmitter and transmitter-receiver
US20120099624A1 (en) Communication device and method of reducing harmonics transmitted
JP7189924B2 (en) wireless microphone
JP2005514850A (en) Transceiver with multi-state direct digital synthesizer driven by phase locked loop
WO2004084432A1 (en) Digital broadcast receiver apparatus
JP4500187B2 (en) Direct conversion receiver
JP2000286742A (en) Radio communication unit
JP6094328B2 (en) RADIO RECEPTION DEVICE, RADIO COMMUNICATION DEVICE HAVING THE RADIO RECEPTION DEVICE, AND RADIO RECEPTION METHOD
JPH10322252A (en) Frequency selector, radio transmitter and radio receiver using frequency selector
KR100994780B1 (en) Wireless microphone receiver using auto squelch function
US6167096A (en) Transmitting circuit for use in code-division multiple access system and frequency-division multiple access system
JP2001094447A (en) Mobile wireless terminal
JP3954989B2 (en) Speaker built-in telephone, PLL loop gain adjusting method, and program
JP4068548B2 (en) Transmitting apparatus and transmitting circuit
JP2004153641A (en) Communication suppression device
JP2001245006A (en) Wireless receiving apparatus and method
JPH05291852A (en) Transmission power control circuit for dual mode radio communication equipment
JPH11225081A (en) Frequency modulation transmitter
JP2009130550A (en) Modulation signal level adjusting apparatus and modulation signal level adjusting method
JP2007251362A (en) Wireless apparatus and adjustment method of transmission reference signal thereof
JPH11355157A (en) Radio equipment
JPH1188221A (en) Radio communication equipment with broadcast reception function
JP2001285113A (en) Radio communication equipment

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20220113

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20221031

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20221122

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20221202

R150 Certificate of patent or registration of utility model

Ref document number: 7189924

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150