[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2021150605A - 半導体記憶装置及びその製造方法 - Google Patents

半導体記憶装置及びその製造方法 Download PDF

Info

Publication number
JP2021150605A
JP2021150605A JP2020051576A JP2020051576A JP2021150605A JP 2021150605 A JP2021150605 A JP 2021150605A JP 2020051576 A JP2020051576 A JP 2020051576A JP 2020051576 A JP2020051576 A JP 2020051576A JP 2021150605 A JP2021150605 A JP 2021150605A
Authority
JP
Japan
Prior art keywords
epitaxial growth
growth layer
storage device
semiconductor substrate
semiconductor storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2020051576A
Other languages
English (en)
Inventor
謙 小宮
Ken Komiya
謙 小宮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kioxia Corp
Original Assignee
Kioxia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kioxia Corp filed Critical Kioxia Corp
Priority to JP2020051576A priority Critical patent/JP2021150605A/ja
Priority to CN202110244524.5A priority patent/CN113437078A/zh
Priority to TW110108297A priority patent/TW202201761A/zh
Priority to US17/200,283 priority patent/US11956964B2/en
Publication of JP2021150605A publication Critical patent/JP2021150605A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

【課題】三次元NAND型フラッシュメモリの電気的特性を向上すること。【解決手段】本発明の実施形態にかかる半導体記憶装置は、半導体基板と、半導体基板上に複数の導電膜及び複数の絶縁膜が交互に積層された構造体と、構造体を貫通する柱状体とを備え、複数の導電膜は複数の第1の導電膜と、複数の第1の導電膜よりも半導体基板側に配置される少なくとも1つの第2の導電膜を含み、柱状体は複数の第1の導電膜とともに複数の不揮発性メモリセルの一部として機能するとともに、少なくとも1つの第2の導電膜とともにソース側セレクトゲートトランジスタの一部として機能し、半導体基板に接する部分にボロンとカーボンがドープされている第1のエピタキシャル成長層を有する。【選択図】 図1

Description

本開示の実施形態は半導体記憶装置及びその製造方法に関する。
半導体記憶装置としてNAND型フラッシュメモリが知られている。このNAND型フラッシュメモリを大容量化するために、多くのメモリセルを積層した構成をとる三次元NAND型フラッシュメモリが実用化されている。このような積層型の三次元NAND型フラッシュメモリにおいては、電気的特性を向上することが課題となる。
米国特許出願公開第2019/0287992号明細書
三次元NAND型フラッシュメモリの電気的特性を向上する。
本実施形態にかかる半導体記憶装置は、半導体基板と、半導体基板上に複数の導電膜及び複数の絶縁膜が交互に積層された構造体と、構造体を貫通する柱状体と、を備え、複数の導電膜は複数の第1の導電膜と、複数の第1の導電膜よりも半導体基板側に配置される少なくとも1つの第2の導電膜を含み、柱状体は複数の第1の導電膜とともに複数の不揮発性メモリセルの一部として機能するとともに、少なくとも1つの第2の導電膜とともにソース側セレクトゲートトランジスタの一部として機能し、半導体基板に接する部分にボロンとカーボンがドープされている第1のエピタキシャル成長層を有する。
本発明の実施形態にかかる半導体記憶装置を説明する断面図である。 本発明の実施形態にかかる半導体記憶装置の製造方法を説明する断面図である。 本発明の実施形態にかかる半導体記憶装置の製造方法を説明する断面図である。 本発明の実施形態にかかる半導体記憶装置の製造方法を説明する断面図である。 本発明および比較例の実施形態にかかる半導体記憶装置のソース側セレクトゲートトランジスタの閾値電圧の分布を示す図である。 本発明の変形例にかかる半導体記憶装置を説明する断面図である。
以下、本実施形態にかかる不揮発性半導体記憶装置を図面を参照して具体的に説明する。なお、以下の説明において、略同一の機能及び構成を有する構成要素については、同一符号を付し、重複説明は必要な場合にのみ行う。また、以下に示す各実施形態は、この実施形態の技術的思想を具体化するための装置や方法を例示するものであって、実施形態の技術的思想は、構成部品の材質、形状、構造、配置等を下記のものに特定するものでない。実施形態の技術的思想は、特許請求の範囲において、種々の変更を加えることができる。
図面は、説明をより明確にするため、実際の態様に比べ、各部の幅、厚さ、形状等について模式的に表される場合があるが、あくまで一例であって、本発明の解釈を限定するものではない。本明細書と各図面において、既出の図面に関して説明したものと同様の機能を備えた要素には、同一の符号を付して、重複する説明を省略することがある。
同一のプロセスにより形成された複数の膜は、同一の層構造を有し、かつ、同一の材料で構成される。本明細書においては、複数の膜がそれぞれ異なる機能又は役割を果たす場合であっても、このように同一のプロセスにより形成された複数の膜は、それぞれ同一の層に存在する膜として扱う。
[半導体記憶装置の構成]
本発明の実施形態にかかる半導体記憶装置の構成について、図1を用いて説明する。図1は本発明の実施形態にかかる半導体記憶装置1を説明する断面図である。
半導体記憶装置1はNAND型フラッシュメモリ装置であり、半導体基板10上に3次元配置されたメモリセルを含む。具体的には、半導体基板10と垂直方向にソース側セレクトゲートトランジスタ、多数、例えば64個のメモリセルトランジスタ、及びドレイン側セレクトゲートトランジスタが直列に接続されてメモリストリングを構成している。なお、直列に接続された多数のメモリセルトランジスタの両端、または多数のメモリセルトランジスタ間のうちの一部の間に、ダミーセルトランジスタを含んでも良い。
図1に示すように、半導体基板10には、半導体基板10と平行に配置された複数の導電膜及び複数の絶縁膜が交互に積層された構造体が配置される。この複数の導電膜がメモリストリングの各トランジスタに接続されたソース側セレクトゲート線12、ワード線14、16、17、18・・・に対応する。図1では1層のソース側セレクトゲート線12、4層のワード線14、16、17、18しか示されていないが、各導電膜の数は特に限定されない。図1においてはメモリセル領域の積層構造体の下層側のみを示したが、この積層構造体は例えば、引き出し領域にも延在している。また、図1には示していないが、積層構造体の上層側にはドレイン側セレクトゲート線が配置され、さらに積層構造体の上にはビット線が配置される。半導体基板10は、n型領域(半導体基板10がn型であってもよいし、半導体基板10の一部に設けられたn型領域であってもよい。)中に形成されたp型のウェルPwellが配置されたシリコン単結晶基板である。複数の導電膜には、例えばタングステン等の導電体を用いる。複数の絶縁膜には、例えば二酸化シリコン等の絶縁体を用いる。
積層構造体を貫通するメモリホール20には、メモリピラー(柱状体)30が配置される。メモリピラー30の底部は、半導体基板10のp型のウェルPwellに達しており、これと電気的に接続されている。メモリピラー30は、第1のエピタキシャル成長層21、第2のエピタキシャル成長層22、並びにゲート絶縁膜36および半導体ピラー37を含む。第1のエピタキシャル成長層21および第2のエピタキシャル成長層22は後述するとおり、シリコン単結晶を用いた半導体基板10上にシリコン単結晶をエピタキシャル成長させて形成する。第1のエピタキシャル成長層21は、メモリピラー30の底部に半導体基板10と接して配置される。第1のエピタキシャル成長層21は、半導体基板10に一部または全部埋め込まれていてもよい。第2のエピタキシャル成長層22は、第1のエピタキシャル成長層21上に配置される。ゲート絶縁膜36および半導体ピラー37は、第2のエピタキシャル成長層22上に配置される。すなわち、第2のエピタキシャル成長層22は、第1のエピタキシャル成長層21とゲート絶縁膜36および半導体ピラー37との間に配置される。
第2のエピタキシャル成長層22は、絶縁体23を介してソース側セレクトゲート線12に包囲され、ソース側セレクトゲートトランジスタの一部となる。すなわち、第1のエピタキシャル成長層21は、ソース側セレクトゲート線12よりも半導体基板10側に配置されている。第1のエピタキシャル成長層21と第2のエピタキシャル成長層22との境界は、ソース側セレクトゲート線12と半導体基板10の間に配置されている。
第1のエピタキシャル成長層21には、ボロンとカーボンがドープされている。第1のエピタキシャル成長層21のボロン密度は1×1018cm-3以上1×1019cm-3以下であることが好ましい。第1のエピタキシャル成長層21のボロン密度が上記範囲内であることで、ソース側セレクトゲートトランジスタ特性のマージン確保を確保することができる。第1のエピタキシャル成長層21のボロン密度が1×1018cm-3以下であると、導電率が低下する。第1のエピタキシャル成長層21のボロン密度が1×1019cm-3以上であると、ソース側セレクトゲートトランジスタの閾値電圧が上昇する。
第1のエピタキシャル成長層21のカーボン密度は1×1017cm-3以上1×1019cm-3以下であることが好ましい。第1のエピタキシャル成長層21のカーボン密度が上記範囲内であることで、第1のエピタキシャル成長層21中のボロンが(例えば、後の熱工程で)空乏中を拡散することを抑制することができ、ソース側セレクトゲートトランジスタの閾値電圧の分布幅が広がること(閾値電圧のばらつき)を抑制することができる。第1のエピタキシャル成長層21のカーボン密度が1×1017cm-3以下であると、ボロンの拡散を抑制する効果が低減する。第1のエピタキシャル成長層21のカーボン密度が1×1019cm-3以上であると、ボロンのホールの供給を阻害する。
図5に、本実施形態および比較例に係るソース側セレクトゲートトランジスタの閾値電圧の分布を示す。図5に、本実施形態に係るボロンとカーボンがドープされている第1のエピタキシャル成長層21を有する各ソース側セレクトゲートトランジスタの閾値電圧の分布(42)と、比較例に係るボロンがドープされている(カーボンはドープされていない)第1のエピタキシャル成長層を有する各ソース側セレクトゲートトランジスタの閾値電圧の分布(41)とを示す。41と42を比較すると、本実施形態に係る半導体記憶装置1はボロンとカーボンがドープされている第1のエピタキシャル成長層21を有することで、各ソース側セレクトゲートトランジスタの閾値電圧のばらつきが抑制され、閾値電圧の分布(42)幅が広がることを抑制することができることがわかる。本実施形態に係る半導体記憶装置1は、このような構成を有することでソース側セレクトゲートトランジスタの閾値電圧の分布幅が広がること(閾値電圧のばらつき)を抑制することができ、ソース側セレクトゲートトランジスタのリーク電流を抑制することができる。
第1のエピタキシャル成長層21のボロンとカーボンは、エピタキシャル成長させながらドープする。第1のエピタキシャル成長層21のカーボン密度は、第1のエピタキシャル成長層21のボロン密度より低いことが好ましい。
第2のエピタキシャル成長層22は、ボロンとカーボンがほとんどドープされていない(ボロン密度とカーボン密度が1×1012cm-3以下)、いわゆるノンドープ層(i型)である。したがって、第2のエピタキシャル成長層22のカーボン密度は、第1のエピタキシャル成長層21のカーボン密度よりも低い。第2のエピタキシャル成長層22のボロン密度は、第1のエピタキシャル成長層21のボロン密度よりも低い。
メモリホール20の内部の第2のエピタキシャル成長層22の上には、メモリホール20の内側に接するゲート絶縁膜36及びゲート絶縁膜36の内側に接する半導体ピラー37が配置される。半導体ピラー37は、外周側から中心側に向かって、アモルファス又は多結晶シリコン膜34、二酸化シリコン膜35が積層されている。ゲート絶縁膜36は、外周側から中心側に向かって二酸化シリコン膜31、窒化シリコン膜32、二酸化シリコン膜33が積層されている。半導体ピラー37は、ゲート絶縁膜36を介してワード線14、16、17、18・・・に包囲され、窒化シリコン膜32にキャリアをトラップする不揮発性メモリセルの一部として機能する。
半導体基板10のp型のウェルPwell中には、高濃度のn型領域19が配置される。n型領域19の上には半導体基板10と垂直方向に延伸するソース線40が配置され、電気的に接続されている。ソース線40は複数の導電膜12、14、16、17、18・・・とは絶縁されている。
[半導体記憶装置の製造工程]
図2〜4は本発明の実施形態にかかる半導体記憶装置の製造方法を説明する断面図である。
図2に示すとおりシリコン単結晶からなる半導体基板10上に、複数のSiO2膜(絶縁膜)11、13、15・・・および複数のSi34膜(ダミー膜)12’、14’、16’、17’、18’・・・が交互に積層された積層構造体を形成する。これらのSiO2膜(絶縁膜)及びSi34膜(ダミー膜)はCVD装置を用いて堆積される。
続いて、マスクを用いて選択的に積層構造体をドライエッチングすることによって、メモリホール20を形成する。メモリホール20は半導体基板10を露出する。このとき、メモリホール20の底面は、半導体基板10の上面より低く形成されてもよい。すなわち、積層構造体のエッチングによって、半導体基板10が一部エッチングされてもよい。
図3に示すように、メモリホール20底部の半導体基板10を種結晶としてシリコン単結晶のエピタキシャル成長を行う。シリコン単結晶のエピタキシャル成長もCVD装置を用いて行い、第1のエピタキシャル成長層21を形成する。第1のエピタキシャル成長層21のエピタキシャル成長とともに、ボロンおよびカーボンをドープする。エピタキシャル成長に用いるSi原料ガスとしては、モノシラン(SiH4)、ジクロロシラン(SiH2Cl2)、トリクロロシラン(SiHCl3)などを用いることができる。ボロンのドーピングに用いるB原料ガスとしては、ジボラン(B26)などを用いることができる。カーボンのドーピングに用いるC原料ガスとしては、テトラクロロメタン(CCl4)などを用いることができる。第1のエピタキシャル成長層21のボロン密度は1×1018cm-3以上1×1019cm-3以下になるように形成する。第1のエピタキシャル成長層21のカーボン密度は1×1017cm-3以上1×1019cm-3以下になるように形成する。本実施形態において第1のエピタキシャル成長層21は、メモリホール20底部から複数のSi34膜(ダミー膜)の最下層12’の下まで形成する。
図4に示すように、メモリホール20内の第1のエピタキシャル成長層21を種結晶としてシリコン単結晶のエピタキシャル成長を行う。シリコン単結晶のエピタキシャル成長もCVD装置を用いて行い、第1のエピタキシャル成長層21と電気的に接続した第2のエピタキシャル成長層22を形成する。第2のエピタキシャル成長層22のエピタキシャル成長はノンドープとなるように、すなわち第2のエピタキシャル成長層22のボロン密度は1×1012cm-3以下、および第2のエピタキシャル成長層22のカーボン密度は1×1012cm-3以下になるように行う。本実施形態において第2のエピタキシャル成長層22は、第1のエピタキシャル成長層21の上面から複数のSi34膜(ダミー膜)の下から2番目の層の下まで形成する。すなわち、第2のエピタキシャル成長層22の上面は、複数のSi34膜(ダミー膜)の最下層12’と下から2番目の層14’との間に位置するように形成する。
図には示さなかったが、第2のエピタキシャル成長層22を形成した後、メモリホール20の内部に、ゲート絶縁膜36および第2のエピタキシャル成長層22と電気的に接続した半導体ピラー37をそれぞれ形成する。ゲート絶縁膜36および半導体ピラー37は、外側(メモリホール20の内側面)から、二酸化シリコン膜31、窒化シリコン膜32、二酸化シリコン膜33、アモルファス又は多結晶シリコン膜34、二酸化シリコン膜35の順番に薄膜を堆積する。
さらに、図示しないスリットを掘り下げ、そのスリットより、積層構造体に含まれるSi34膜(ダミー膜)12’、14’、16’、17’、18’・・・を一括して除去する。その結果、Si34膜(ダミー膜)が存在していた部分に空洞が生じる。
Si34膜(ダミー膜)の最下層12’が存在していた部分の空洞は、第2のエピタキシャル成長層22の側面を露出する。この空洞から第2のエピタキシャル成長層22の側面を熱酸化して絶縁体23を形成する。このとき、Si34膜(ダミー膜)のその他の層14’、16’、17’、18’・・・が存在していた部分の空洞は、ゲート絶縁膜36の二酸化シリコン膜31を露出する。そして、これらの空洞にタングステン等の金属を埋め込むことによって、図1で説明した導電膜12,14、16、17、18・・・が形成される。
以上の一連の工程で、図1に示した構成の半導体記憶装置1を製造することができる。
[半導体記憶装置の変形例]
本発明の変形例にかかる半導体記憶装置の構成について、図6を用いて説明する。図6は本発明の変形例にかかる半導体記憶装置を説明する断面図である。
本変形例にかかる半導体記憶装置1aは、2層のソース側セレクトゲート線12a、12bを有すること以外、上述した半導体記憶装置1と同様であることから、共通する部分については説明を省略する。
本変形例にかかる半導体記憶装置1aは、2層のソース側セレクトゲート線12a、12bを有する。第2のエピタキシャル成長層22は、絶縁体23を介してソース側セレクトゲート線12aに包囲され、ソース側セレクトゲートトランジスタの一部として機能する。すなわち、第1のエピタキシャル成長層21は、ソース側セレクトゲート線12aよりも半導体基板10側に配置されている。第1のエピタキシャル成長層21と第2のエピタキシャル成長層22との境界は、ソース側セレクトゲート線12aとソース側セレクトゲート線12bの間に配置されている。しかしながらこれに限定されず、第1のエピタキシャル成長層21と第2のエピタキシャル成長層22との境界は、ソース側セレクトゲート線12bと半導体基板10の間に配置されてもよい。
1、1a 半導体記憶装置、10 半導体基板、12 ソース側セレクトゲート線、21 第1のエピタキシャル成長層、22 第2のエピタキシャル成長層、23 絶縁体、30 メモリピラー、36 ゲート絶縁膜、37 半導体ピラー

Claims (13)

  1. 半導体基板と、
    半導体基板上に複数の導電膜及び複数の絶縁膜が交互に積層された構造体と、
    前記構造体を貫通する柱状体と、
    を備え、
    前記複数の導電膜は複数の第1の導電膜と、前記複数の第1の導電膜よりも前記半導体基板側に配置される少なくとも1つの第2の導電膜を含み、
    前記柱状体は前記複数の第1の導電膜とともに複数の不揮発性メモリセルの一部として機能するとともに、前記少なくとも1つの第2の導電膜とともにソース側セレクトゲートトランジスタの一部として機能し、前記半導体基板に接する部分にボロンとカーボンがドープされている第1のエピタキシャル成長層を有する半導体記憶装置。
  2. 前記柱状体は、前記不揮発性メモリセルと前記第1のエピタキシャル成長層との間に第2のエピタキシャル成長層を有する、請求項1記載の半導体記憶装置。
  3. 前記第2のエピタキシャル成長層のカーボン密度は、前記第1のエピタキシャル成長層のカーボン密度よりも低く、
    前記第2のエピタキシャル成長層のボロン密度は、前記第1のエピタキシャル成長層のボロン密度よりも低い、請求項2記載の半導体記憶装置。
  4. 前記第1のエピタキシャル成長層にはカーボン密度が1×1017cm-3以上1×1019cm-3以下であり、ボロン密度が1×1018cm-3以上1×1019cm-3以下である領域が存在する、請求項1記載の半導体記憶装置。
  5. 前記第1のエピタキシャル成長層のカーボン密度は、前記第1のエピタキシャル成長層のボロン密度よりも低いことを特徴とする請求項1記載の半導体記憶装置。
  6. 前記第1のエピタキシャル成長層は、前記少なくとも1層の第2の導電膜よりも前記半導体基板側に配置される、請求項1記載の半導体記憶装置。
  7. 半導体基板上に、複数のダミー膜及び複数の絶縁膜が交互に積層された構造体を形成し、
    前記構造体を貫通して前記半導体基板に達する開口を形成し、
    前記半導体基板側からボロンおよびカーボンをドープしながら前記開口の中に第1のエピタキシャル成長層を形成し、
    前記開口の中の第1のエピタキシャル成長層の上に、第2のエピタキシャル成長層を形成し、
    前記開口の中の第2のエピタキシャル成長層の上に、前記開口の内側に接するゲート絶縁膜及び前記ゲート絶縁膜の内側に接する半導体ピラーを形成し、
    前記複数のダミー膜を除去し、除去された部分に導電膜を形成する、
    ことを特徴とする半導体記憶装置の製造方法。
  8. 前記第2のエピタキシャル成長層のボロン密度とカーボン密度が1×1012cm-3以下となるように、前記第2のエピタキシャル成長層を形成する、請求項7記載の半導体記憶装置の製造方法。
  9. 前記第1のエピタキシャル成長層を形成することは、カーボン密度が1×1017cm-3以上1×1019cm-3以下であり、ボロン密度が1×1018cm-3以上1×1019cm-3以下である領域が存在する前記第1のエピタキシャル成長層を形成する請求項7記載の半導体記憶装置の製造方法。
  10. 前記第1のエピタキシャル成長層を形成することは、前記第1のエピタキシャル成長層の成長中に、ボロン密度よりもカーボン密度のほうが低くなるよう形成する、請求項7記載の半導体記憶装置の製造方法。
  11. 前記第1のエピタキシャル成長層を形成することは、前記第1のエピタキシャル成長層を前記半導体基板側から前記複数のダミー膜の下まで形成する、請求項7記載の半導体記憶装置の製造方法。
  12. 前記第1のエピタキシャル成長層を形成することは、前記第1のエピタキシャル成長層を前記半導体基板側から前記複数のダミー膜の最下層の上まで形成する、請求項7記載の半導体記憶装置の製造方法。
  13. 前記導電膜を形成することは、前記複数のダミー膜を除去した後、絶縁体を形成してから導電膜を形成する、請求項9記載の半導体記憶装置の製造方法。
JP2020051576A 2020-03-23 2020-03-23 半導体記憶装置及びその製造方法 Pending JP2021150605A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2020051576A JP2021150605A (ja) 2020-03-23 2020-03-23 半導体記憶装置及びその製造方法
CN202110244524.5A CN113437078A (zh) 2020-03-23 2021-03-05 半导体存储装置及其制造方法
TW110108297A TW202201761A (zh) 2020-03-23 2021-03-09 半導體記憶裝置及其製造方法
US17/200,283 US11956964B2 (en) 2020-03-23 2021-03-12 Semiconductor memory device and method of manufacturing thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2020051576A JP2021150605A (ja) 2020-03-23 2020-03-23 半導体記憶装置及びその製造方法

Publications (1)

Publication Number Publication Date
JP2021150605A true JP2021150605A (ja) 2021-09-27

Family

ID=77748617

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2020051576A Pending JP2021150605A (ja) 2020-03-23 2020-03-23 半導体記憶装置及びその製造方法

Country Status (4)

Country Link
US (1) US11956964B2 (ja)
JP (1) JP2021150605A (ja)
CN (1) CN113437078A (ja)
TW (1) TW202201761A (ja)

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6153920A (en) * 1994-12-01 2000-11-28 Lucent Technologies Inc. Process for controlling dopant diffusion in a semiconductor layer and semiconductor device formed thereby
US6670654B2 (en) * 2002-01-09 2003-12-30 International Business Machines Corporation Silicon germanium heterojunction bipolar transistor with carbon incorporation
CN101442004B (zh) * 2007-11-23 2011-01-12 中芯国际集成电路制造(上海)有限公司 淀积含碳的薄膜用于形成掺杂区域间隔层的方法
JP2010153501A (ja) * 2008-12-24 2010-07-08 Renesas Technology Corp 半導体装置の製造方法
KR102054226B1 (ko) * 2013-03-14 2019-12-10 삼성전자주식회사 반도체 소자 및 그 제조 방법
KR102437779B1 (ko) * 2015-08-11 2022-08-30 삼성전자주식회사 3차원 반도체 메모리 장치
US9780108B2 (en) * 2015-10-19 2017-10-03 Sandisk Technologies Llc Ultrathin semiconductor channel three-dimensional memory devices
US10541250B2 (en) * 2015-12-29 2020-01-21 Toshiba Memory Corporation Method for manufacturing semiconductor device
US9887273B2 (en) * 2016-03-31 2018-02-06 Toshiba Memory Corporation Semiconductor memory device
US9824966B1 (en) * 2016-08-12 2017-11-21 Sandisk Technologies Llc Three-dimensional memory device containing a lateral source contact and method of making the same
KR102708574B1 (ko) * 2016-11-01 2024-09-24 삼성전자주식회사 수직형 메모리 장치 및 그 제조 방법
KR102549967B1 (ko) 2017-11-21 2023-06-30 삼성전자주식회사 수직형 메모리 장치 및 그 제조 방법
JP2019161067A (ja) 2018-03-14 2019-09-19 東芝メモリ株式会社 半導体装置およびその製造方法
JP7282485B2 (ja) 2018-05-14 2023-05-29 キオクシア株式会社 半導体装置およびその製造方法
CN109065543B (zh) * 2018-07-27 2021-10-19 上海华力微电子有限公司 改善n型sonos器件阈值电压均一性的方法
JP2020043287A (ja) * 2018-09-13 2020-03-19 キオクシア株式会社 半導体装置およびその製造方法
US11101284B2 (en) * 2018-12-18 2021-08-24 Sandisk Technologies Llc Three-dimensional memory device containing etch stop structures and methods of making the same
JP2020155610A (ja) * 2019-03-20 2020-09-24 キオクシア株式会社 半導体記憶装置
JP7417387B2 (ja) * 2019-09-05 2024-01-18 キオクシア株式会社 半導体装置の製造方法

Also Published As

Publication number Publication date
US11956964B2 (en) 2024-04-09
TW202201761A (zh) 2022-01-01
CN113437078A (zh) 2021-09-24
US20210296328A1 (en) 2021-09-23

Similar Documents

Publication Publication Date Title
US9805805B1 (en) Three-dimensional memory device with charge carrier injection wells for vertical channels and method of making and using thereof
US9824966B1 (en) Three-dimensional memory device containing a lateral source contact and method of making the same
US9780108B2 (en) Ultrathin semiconductor channel three-dimensional memory devices
US9870945B2 (en) Crystalline layer stack for forming conductive layers in a three-dimensional memory structure
US9876025B2 (en) Methods for manufacturing ultrathin semiconductor channel three-dimensional memory devices
US10438966B2 (en) Semiconductor device
US10020317B2 (en) Memory device with multi-layer channel and charge trapping layer
US10074666B2 (en) Three-dimensional memory device with enhanced mechanical stability semiconductor pedestal and method of making thereof
US9576967B1 (en) Method of suppressing epitaxial growth in support openings and three-dimensional memory device containing non-epitaxial support pillars in the support openings
KR102533146B1 (ko) 3차원 반도체 메모리 장치 및 그 제조 방법
KR101117349B1 (ko) 불휘발성 반도체 기억 장치 및 그 제조 방법
US8399323B2 (en) Method for fabricating vertical channel type nonvolatile memory device
US10211210B2 (en) Methods of fabricating semiconductor devices
KR20140025864A (ko) 수직형 반도체 소자 및 그 제조 방법
JP7417387B2 (ja) 半導体装置の製造方法
JP2021150397A (ja) 半導体記憶装置及びその製造方法
KR20170138751A (ko) 개선된 저항 특성을 갖는 반도체 집적 회로 장치 및 그 제조 방법
JP2021150605A (ja) 半導体記憶装置及びその製造方法
JP7480000B2 (ja) 半導体装置およびその製造方法
CN116456715A (zh) 一种半导体结构及制造方法
KR20080039002A (ko) 비휘발성 메모리 소자의 제조 방법
US8298939B1 (en) Method for forming conductive contact