JP2020190792A - 電源制御用半導体装置および出力電圧可変電源装置並びに設計方法 - Google Patents
電源制御用半導体装置および出力電圧可変電源装置並びに設計方法 Download PDFInfo
- Publication number
- JP2020190792A JP2020190792A JP2019094246A JP2019094246A JP2020190792A JP 2020190792 A JP2020190792 A JP 2020190792A JP 2019094246 A JP2019094246 A JP 2019094246A JP 2019094246 A JP2019094246 A JP 2019094246A JP 2020190792 A JP2020190792 A JP 2020190792A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- resistance element
- output
- circuit
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 33
- 238000000034 method Methods 0.000 title claims description 9
- 230000008859 change Effects 0.000 claims abstract description 34
- 239000000725 suspension Substances 0.000 claims description 32
- 238000009792 diffusion process Methods 0.000 claims description 29
- 239000003990 capacitor Substances 0.000 claims description 2
- 230000001419 dependent effect Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 6
- 239000012212 insulator Substances 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000008901 benefit Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/157—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators with digital control
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/462—Regulating voltage or current wherein the variable actually regulated by the final control device is dc as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/468—Regulating voltage or current wherein the variable actually regulated by the final control device is dc characterised by reference voltage circuitry, e.g. soft start, remote shutdown
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/575—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Automation & Control Theory (AREA)
- Electromagnetism (AREA)
- Radar, Positioning & Navigation (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
Abstract
【解決手段】出力電圧を分圧した電圧と基準電圧との電位差に応じた電圧を出力する第1誤差アンプ(11)と、第1誤差アンプに入力される出力電圧を外部端子の電圧に応じて変位させることで出力電圧を変更する制御回路を備えた電圧制御用半導体装置において、出力端子に接続され出力電圧を分圧する分圧回路を構成する直列形態の第1抵抗及び第2抵抗は共通の第1島領域に形成され、第1島領域には出力電圧が島吊り電位として印加され、外部端子の電圧を入力とする第2誤差アンプ(12)によって駆動されるトランジスタと直列に接続された第3抵抗及び第4抵抗は共通の第2島領域に形成され、第2島領域には上記トランジスタと第3抵抗との接続ノードの電圧が島吊り電位として印加されるようにした。
【選択図】図1
Description
従来、出力電圧を変化させることができるようにしたレギュレータに関する発明としては、例えば特許文献1や特許文献2に記載されているものがあった。
そこで、本出願人は、素子数や部品点数の増加を招くことなく、出力電圧をリニアに変化させることができる電源制御用半導体装置および出力電圧可変電源装置に関する発明をなし、先に出願を行なった(特願2018-247303)。図6に、この先願発明に係る電源制御用半導体装置の一実施形態の回路図を示す。なお、図6においては、一点鎖線10で囲まれた範囲が半導体基板上に形成される回路である。
ところで、半導体基板上に形成された拡散抵抗は、島吊り電位が変動すると、抵抗としての拡散層と島領域の半導体領域との間に生じる空乏層の厚みが変化し、それに応じて抵抗値が変化するというバイアス依存性があることが知られている。
一方、制御信号Vadjは、0VからVadjを生成するマイコンのような制御用デバイスの電源電圧である3.3Vまでの範囲で変化させるように設計されることが多い。すると、抵抗R4の島吊り電位は、制御信号Vadjの範囲と同じ0V〜3.3Vのような範囲で変動することとなる。つまり、抵抗R1,R2の島吊り電位の変動幅4.4Vに対して、抵抗R4の島吊り電位の変動幅はそれよりも小さな3.3Vとなり、上記2つの島吊り電位の変動幅に1.1Vの差が生じることとなる。その結果、抵抗R1,R2と抵抗R4が有するバイアス依存性による抵抗値の変化に無視できない大きさの差が生じ、それによって制御信号Vadjの変化に対する出力電圧Voutの変化の直線性が低下するという課題があることが明らかになった。
この発明は上記のような課題に着目してなされたもので、その目的とするところは、回路の動作に何ら不具合をもたらすことなく、回路を構成する複数の抵抗素子間に生じるバイアス依存の差を低減して、制御信号の変化に対する出力電圧の変化の直線性を向上させることができる電源制御用半導体装置およびそれを用いた出力電圧可変電源装置を提供することにある。
直流電圧が入力される電圧入力端子と出力端子との間に接続された電圧制御用トランジスタと、出力のフィードバック電圧に応じて前記電圧制御用トランジスタを制御する制御回路と、出力電圧を外部から制御するための外部端子とを備えた電源制御用半導体装置であって、
前記制御回路は、
前記出力端子に接続された直列形態の第1抵抗素子及び第2抵抗素子を有し前記出力端子の出力電圧を分圧する第1分圧回路と、
前記第1分圧回路によって分圧された電圧と所定の基準電圧との電位差に応じた電圧を出力する第1誤差アンプと、
前記第1誤差アンプに入力される前記第1分圧回路による分圧電圧を、前記外部端子に入力される電圧に応じて変位させることで前記出力電圧を前記外部端子の電圧に応じて変更する出力電圧変更回路と、を備え、
前記出力電圧変更回路は、
前記外部端子の電圧が入力される第2誤差アンプと、
前記第2誤差アンプの出力が制御端子に印加される第2トランジスタと、
前記第2トランジスタと直列に接続された第3抵抗素子及び第4抵抗素子と、
を備え、前記第3抵抗素子と第4抵抗素子との接続ノードの電圧が前記第2誤差アンプの入力端子に負帰還されるように構成したものである。
上記のような構成を有する電源制御用半導体装置によれば、外部からの出力制御信号(Vadj)によって出力電圧をリニアに変化させることできる。
前記第3抵抗素子及び第4抵抗素子は共通の第2島領域に形成された拡散層からなり、前記第2島領域には前記第2トランジスタと前記第3抵抗素子との接続ノードの電圧が島吊り電位として印加されるように構成する。
また、抵抗素子を1つ追加するだけで、出力電圧の可変特性のリニアリティ(直線性)を向上させるのに適した拡散抵抗形成島への島吊り電位を生成することができるとともに、追加した抵抗素子の抵抗値を変更するだけで拡散抵抗のバイアス依存性を任意かつ容易に補正することができる。しかも、出力端子が接地点に短絡する事故が発生したり、入力電圧が変動したりしても、第3抵抗素子及び第4抵抗素子の拡散抵抗形成島の島吊り電位は影響を受けないので、回路の動作に何らの不具合も生じない。
前記電圧入力端子に接続され前記第2トランジスタに流れる電流を転写する第1カレントミラー回路と、
前記電圧入力端子に接続され前記第1カレントミラー回路に流れる電流を折り返して流す第2カレントミラー回路と、
を備え、
前記第2カレントミラー回路で転写された電流を前記第1分圧回路によって分圧された電圧が取り出されるノードから引き抜くように構成する。
かかる構成によれば、出力制御信号の変化に対する出力電圧の変化の直線性を向上させつつ、出力電圧の可変範囲を、出力電圧変更回路を構成する抵抗素子の抵抗値だけでなく、カレントミラー回路の電流比でも変更が可能であるため、設計の自由度が高くなる。
前記外部端子に接続された直列形態の第5抵抗素子及び第6抵抗素子を有し前記外部端子に入力される電圧を分圧する第2分圧回路を備え、
前記第2分圧回路により分圧された電圧が前記第2誤差アンプへ供給されるように構成する。
上記のような構成によれば、外部端子に入力される電圧(出力制御信号Vadj)によって出力電圧をリニアに変化させることできるとともに、出力制御信号Vadjを分圧して誤差アンプへ入力することにより、出力制御信号Vadjの入力範囲を広げることができる。
前記第2島領域に印加される島吊り電位の変動幅と前記外部端子の電圧に応じて変化する前記出力電圧の変動幅との差が小さくなるように、前記第3抵抗素子の抵抗値を設計するようにしたものである。
かかる設計方法によれば、出力電圧の可変特性のリニアリティ(直線性)を向上させるための回路定数の設計を簡単に行うことができる。
前記第3抵抗素子がないものとして前記第1抵抗素子の抵抗値R1と前記第2抵抗素子の抵抗値R2と前記第4抵抗素子の抵抗値R4を決定した後、次式
R3=R1−R4
を満たすように前記第3抵抗素子の抵抗値R3を決定するようにする。
かかる設計方法によれば、第2島領域に印加される島吊り電位の変動幅と外部端子(ADJまたはP1)の電圧に応じて変化する出力電圧の変動幅との差を小さくするのに適した第3抵抗素子の抵抗値を容易に算出することができる。
(第1実施形態)
図1は、本発明を適用した出力電圧可変電源装置としてのシリーズレギュレータの第1実施形態を示す。なお、図1において、一点鎖線で囲まれた部分は、単結晶シリコンのような半導体チップ上に半導体集積回路(レギュレータIC)10として形成され、該レギュレータIC10の出力端子OUTにコンデンサCoが外付け素子として接続されることで図示しないモータやLEDランプなどの負荷へ安定な直流電圧を出力する出力電圧可変電源装置として機能する。
誤差アンプ13は、その反転入力端子に抵抗R3と抵抗R4との接続ノードN2の電圧V2が入力されることで負帰還がかかり、イマジナリ・ショートの動作で、ノードN2の電圧V2が非反転入力端子の電圧Vadjと同一となるような電流を抵抗R3,R4に流すようにトランジスタQ2を駆動する。
上記トランジスタTr1とTr3は、ベース端子とコレクタ端子とが結合されることで、電流−電圧変換素子として機能し、変換された電圧がトランジスタTr2とTr4にそれぞれ印加されることで、Tr1とTr2のエミッタサイズ比、Tr3とTr4のエミッタサイズ比に応じた電流がトランジスタTr2、Tr4にそれぞれ流れる。
これにより、レギュレータIC10の出力端子OUTには、出力制御信号Vadjに応じた出力電圧Voutが出力される。従って、上記誤差アンプ13とトランジスタQ2および抵抗R3,R4とカレントミラー回路14A,14Bによって、出力電圧Voutを出力制御信号Vadjに応じた電圧に変更する出力電圧変更回路が構成される。
一方、トランジスタQ2のエミッタ端子と接地点との間に直列に接続された抵抗R3,R4も、半導体基板の表面において周囲を絶縁体で囲まれた共通の島領域17b内に拡散抵抗として形成されており、この島領域17bにはQ2のエミッタ端子と抵抗R3との接続ノードN3の電圧V3が印加されるように配線が形成されている。
絶縁体で囲まれた島領域17a,17b内に形成される拡散抵抗は、例えば公知のバイポーラ半導体プロセスにより形成される一般的な拡散抵抗と同一の構造のものを使用することができる。具体的には、トレンチアイソレーションで素子分離された島領域の下方に埋込み層が形成され、埋込み層上方の島領域の表面に拡散層が形成され、該拡散層の両端に電極が形成された構造の素子を使用することができる。
Vout=((R2+R1)/R2)*Vref+(Vadj/R4)* R1 ……(1)
で表わされる。
従って、本実施形態の出力電圧可変電源装置においては、出力制御端子ADJへ任意の電圧(制御信号Vadj)を印加することで、任意の出力電圧を設定することができるとともに、出力制御端子ADJの印加電圧によって、出力電圧Voutをリニアに変化させることができる。
図2より、制御信号Vadjを例えば0〜3.3Vの範囲で変化させると、出力電圧VoutをVref〜Vinの範囲で変化させることができることが分かる。なお、制御信号Vadjの可変範囲の0〜3.3Vは一例であって、これに限定されるものではない。
V3=Vadj*(R3/R4) ……(2)
で表わされる。
従って、式(1)の第2項=式(2)となるように、抵抗R3の値を設定することによって、抵抗R1,R2と抵抗R3,R4が受ける島吊り電位による抵抗値のバイアス依存の影響度合いを一致させ、制御信号Vadjの変動に伴い変化する抵抗R1,R2の抵抗値に対する抵抗R3,R4の抵抗値の相対精度の低下を抑えることができる。
(Vadj/R4)* R1=Vadj*(R3/R4) ……(3)
が得られ、この等式を整理すると、
R3=R1−R4 ……(4)
となる。従って、式(4)を満たすように、R3の抵抗値を設定することによって、島吊り電位の変化に伴う抵抗R1,R2の抵抗値の変化に対する抵抗R3,R4の抵抗値の相対精度の低下を抑えることができる。
Vout'=Vout+(Vadj×可変係数)
で表わされる。ここで、可変係数は出力電圧変動幅の傾きである。図3には、抵抗R3を設けて、式(4)を満たすようにR3の抵抗値を設定した場合における制御信号Vadjに対する可変係数をプロットしたものを一点鎖線Aで示す。比較のため、抵抗R3を設けない回路(図6参照)における制御信号Vadjと出力電圧可変係数との関係を破線Bで示す。なお、実線Cは制御信号Vadjに対する出力電圧可変係数の理想の特性を示す。
また、本実施形態においては、出力電圧Voutの可変範囲が、抵抗R4の値だけでなく、カレントミラー回路14Aと14Bの電流比でも変更が可能であるため、設計の自由度が高くなるという利点がある。さらに、外部からの出力制御信号Vadjによって出力電圧をリニアに変化させることできるとともに、誤差アンプ13により電圧−電流変換した電流を抵抗R1に流すことで、出力電圧Voutを変化させる構成であるため、電源ノイズの影響が少ない出力電圧可変電源装置を実現することができる。
図4には、図1に示す第1実施形態の出力電圧可変電源装置の変形例が示されている。この変形例は、マイコン等から供給される出力制御信号Vadjが入力される出力制御端子ADJと接地点との間に、出力制御信号Vadjを分圧する直列形態の抵抗R5,R6からなる分圧回路18を設けたものである。そして、この分圧回路18を構成する抵抗R5,R6も共通の島領域17c内に拡散層として形成されており、島領域17cには島吊り電位として、外部端子ADJの電圧Vadjが印加されている。これにより、前記第1実施形態と同様に、バイアス依存によるR5,R6の抵抗値の相対精度の低下を抑えることができる。
なお、図1及び図4におけるカレントミラー回路14Aと14Bは、図示のような構成のものに限定されず、ウィルソン型やベース電流補償型など他の回路形式のものであっても良い。
図5は、本発明を適用した出力電圧可変電源装置としてのシリーズレギュレータの第2実施形態を示す。
本実施形態の出力電圧可変電源装置は、直流電圧Vinが印加されるレギュレータIC10の電圧入力端子INと出力端子OUTとの間に、PNPバイポーラ・トランジスタからなる電圧制御用のトランジスタQ1が接続され、出力端子OUTと接地電位GNDが印加されるグランドラインとの間には、出力電圧Voutを分圧する分圧回路12を構成する抵抗R0,R1,R2が直列に接続されている。
さらに、レギュレータIC10には、上記外部端子P1に非反転入力端子が接続された誤差アンプ13が設けられているとともに、上記分圧回路12を構成する抵抗R0とR1の接続ノードN0とチップ内部の接地点との間に、NPNバイポーラ・トランジスタQ2と抵抗R3,R4が直列に接続されている。
さらに、前記実施形態においては、本発明をシリーズレギュレータ方式の出力電圧可変電源装置に適用した場合について説明したが、本発明はシャントレギュレータ方式の電源装置にも利用することができる。
Claims (8)
- 直流電圧が入力される電圧入力端子と出力端子との間に接続された電圧制御用トランジスタと、出力のフィードバック電圧に応じて前記電圧制御用トランジスタを制御する制御回路と、出力電圧を外部から制御するための外部端子とを備えた電源制御用半導体装置であって、
前記制御回路は、
前記出力端子に接続された直列形態の第1抵抗素子及び第2抵抗素子を有し前記出力端子の出力電圧を分圧する第1分圧回路と、
前記第1分圧回路によって分圧された電圧と所定の基準電圧との電位差に応じた電圧を出力する第1誤差アンプと、
前記第1誤差アンプに入力される前記第1分圧回路による分圧電圧を、前記外部端子に入力される電圧に応じて変位させることで前記出力電圧を前記外部端子の電圧に応じて変更する出力電圧変更回路と、を備え、
前記出力電圧変更回路は、
前記外部端子の電圧が入力される第2誤差アンプと、
前記第2誤差アンプの出力が制御端子に印加される第2トランジスタと、
前記第2トランジスタと直列に接続された第3抵抗素子及び第4抵抗素子と、
を備え、前記第3抵抗素子と第4抵抗素子との接続ノードの電圧が前記第2誤差アンプの入力端子に負帰還されるように構成されていることを特徴とする電源制御用半導体装置。 - 前記第1抵抗素子及び第2抵抗素子は共通の第1島領域に形成された拡散層からなり、前記第1島領域には前記出力電圧が島吊り電位として印加され、
前記第3抵抗素子及び第4抵抗素子は共通の第2島領域に形成された拡散層からなり、前記第2島領域には前記第2トランジスタと前記第3抵抗素子との接続ノードの電圧が島吊り電位として印加されていることを特徴とする請求項1に記載の電源制御用半導体装置。 - 前記出力電圧変更回路は、
前記電圧入力端子に接続され前記第2トランジスタに流れる電流を転写する第1カレントミラー回路と、
前記電圧入力端子に接続され前記第1カレントミラー回路に流れる電流を折り返して流す第2カレントミラー回路と、
を備え、
前記第2カレントミラー回路で転写された電流を前記第1分圧回路によって分圧された電圧が取り出されるノードから引き抜くように構成されていることを特徴とする請求項2に記載の電源制御用半導体装置。 - 前記出力電圧変更回路は、
前記外部端子に接続された直列形態の第5抵抗素子及び第6抵抗素子を有し前記外部端子に入力される電圧を分圧する第2分圧回路を備え、
前記第2分圧回路により分圧された電圧が前記第2誤差アンプへ供給されるように構成されていることを特徴とする請求項3に記載の電源制御用半導体装置。 - 請求項1〜4のいずれかに記載の電源制御用半導体装置の出力端子に、外付けのコンデンサが接続されていることを特徴とする出力電圧可変電源装置。
- 請求項2〜4のいずれかに記載の電源制御用半導体装置の設計方法であって、
前記第2島領域に印加される島吊り電位の変動幅と前記外部端子の電圧に応じて変化する前記出力電圧の変動幅との差が小さくなるように、前記第3抵抗素子の抵抗値を設計することを特徴とする電源制御用半導体装置の設計方法。 - 前記第1抵抗素子の抵抗値をR1、前記第2抵抗素子の抵抗値をR2、前記第3抵抗素子の抵抗値をR3、前記第4抵抗素子の抵抗値をR4、とした場合に、
前記第3抵抗素子がないものとして前記第1抵抗素子の抵抗値R1と前記第2抵抗素子の抵抗値R2と前記第4抵抗素子の抵抗値R4を決定した後、次式
R3=R1−R4
を満たすように前記第3抵抗素子の抵抗値R3を決定することを特徴とする請求項6に記載の電源制御用半導体装置の設計方法。 - 直流電圧が入力される電圧入力端子と出力端子との間に接続された電圧制御用トランジスタと、出力のフィードバック電圧に応じて前記電圧制御用トランジスタを制御する制御回路と、出力電圧を外部から制御するための外部端子とを備えた電源制御用半導体装置であって、
前記制御回路は、
前記出力端子に接続された直列形態の第1抵抗素子及び第2抵抗素子を有し前記出力端子の出力電圧を分圧する第1分圧回路と、
前記第1分圧回路によって分圧された電圧と所定の基準電圧との電位差に応じた電圧を出力する第1誤差アンプと、
前記第1誤差アンプに入力される前記第1分圧回路による分圧電圧を、前記外部端子に入力される電圧に応じて変位させることで前記出力電圧を前記外部端子の電圧に応じて変更する出力電圧変更回路と、を備え、
前記出力電圧変更回路は、
前記外部端子の電圧が入力される第2誤差アンプと、
前記第2誤差アンプの出力が制御端子に印加される第2トランジスタと、
前記第2トランジスタと直列に接続された第3抵抗素子及び第4抵抗素子と、
を備え、前記第3抵抗素子と第4抵抗素子との接続ノードの電圧が前記第2誤差アンプの入力端子に負帰還されるように構成され、
前記第1抵抗素子の抵抗値をR1、前記第2抵抗素子の抵抗値をR2、前記第3抵抗素子の抵抗値をR3、前記第4抵抗素子の抵抗値をR4、とした場合に、
前記第3抵抗素子がないものとして前記第1抵抗素子の抵抗値R1と前記第2抵抗素子の抵抗値R2と前記第4抵抗素子の抵抗値R4が設定され、次式
R3=R1−R4
を満たすように前記第3抵抗素子の抵抗値R3が設定されていることを特徴とする電源制御用半導体装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019094246A JP7265140B2 (ja) | 2019-05-20 | 2019-05-20 | 電源制御用半導体装置および出力電圧可変電源装置並びに設計方法 |
US16/861,340 US11353902B2 (en) | 2019-05-20 | 2020-04-29 | Power control semiconductor device, variable output voltage power supply, and designing method |
CN202010427454.2A CN111969849A (zh) | 2019-05-20 | 2020-05-19 | 电源控制用半导体装置和输出电压可变电源装置以及设计方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019094246A JP7265140B2 (ja) | 2019-05-20 | 2019-05-20 | 電源制御用半導体装置および出力電圧可変電源装置並びに設計方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2020190792A true JP2020190792A (ja) | 2020-11-26 |
JP7265140B2 JP7265140B2 (ja) | 2023-04-26 |
Family
ID=73358130
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019094246A Active JP7265140B2 (ja) | 2019-05-20 | 2019-05-20 | 電源制御用半導体装置および出力電圧可変電源装置並びに設計方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11353902B2 (ja) |
JP (1) | JP7265140B2 (ja) |
CN (1) | CN111969849A (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7534598B2 (ja) | 2020-05-26 | 2024-08-15 | ミツミ電機株式会社 | 電源装置および電源制御用半導体装置 |
JP2022044215A (ja) | 2020-09-07 | 2022-03-17 | ミツミ電機株式会社 | 電源用半導体集積回路 |
JP7553784B2 (ja) | 2020-09-07 | 2024-09-19 | ミツミ電機株式会社 | 電源用半導体集積回路 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11265224A (ja) * | 1998-03-17 | 1999-09-28 | Fujitsu Ltd | 可変出力電源装置 |
JP2004094788A (ja) * | 2002-09-03 | 2004-03-25 | Seiko Instruments Inc | ボルテージ・レギュレータ |
JP2010055490A (ja) * | 2008-08-29 | 2010-03-11 | Hitachi Kokusai Electric Inc | 可変出力電圧レギュレータ |
JP2013012000A (ja) * | 2011-06-29 | 2013-01-17 | Mitsumi Electric Co Ltd | レギュレータ用半導体集積回路 |
JP2016200989A (ja) * | 2015-04-10 | 2016-12-01 | ローム株式会社 | リニア電源回路 |
JP2018197894A (ja) * | 2017-05-23 | 2018-12-13 | ミツミ電機株式会社 | 定電圧電源装置 |
JP2019185732A (ja) * | 2018-04-03 | 2019-10-24 | ミツミ電機株式会社 | 電源制御用半導体装置および出力電圧可変電源装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5527056B2 (ja) | 2010-07-05 | 2014-06-18 | ミツミ電機株式会社 | 差動増幅回路およびシリーズレギュレータ |
JP5516320B2 (ja) | 2010-10-21 | 2014-06-11 | ミツミ電機株式会社 | レギュレータ用半導体集積回路 |
JP5754343B2 (ja) | 2011-10-25 | 2015-07-29 | ミツミ電機株式会社 | 低電圧検出回路 |
WO2015097938A1 (ja) * | 2013-12-25 | 2015-07-02 | パナソニックIpマネジメント株式会社 | 電子機器 |
JP6500588B2 (ja) | 2015-05-15 | 2019-04-17 | ミツミ電機株式会社 | レギュレータ用半導体集積回路 |
JP6663103B2 (ja) | 2015-08-24 | 2020-03-11 | ミツミ電機株式会社 | レギュレータ用半導体集積回路 |
JP6784918B2 (ja) | 2016-09-30 | 2020-11-18 | ミツミ電機株式会社 | レギュレータ用半導体集積回路 |
US9952610B1 (en) | 2017-06-07 | 2018-04-24 | Mitsumi Electric Co., Ltd. | Clamp circuit to suppress reference voltage variation in a voltage regulator |
JP6871514B2 (ja) | 2017-06-30 | 2021-05-12 | ミツミ電機株式会社 | 負電源制御回路及び電源装置 |
JP7007564B2 (ja) | 2017-11-10 | 2022-01-24 | ミツミ電機株式会社 | レギュレータ用半導体集積回路 |
US10831222B2 (en) | 2018-04-03 | 2020-11-10 | Mitsumi Electric Co., Ltd. | Semiconductor apparatus for power supply control and output voltage variable power supply apparatus |
JP7144677B2 (ja) | 2018-06-26 | 2022-09-30 | ミツミ電機株式会社 | 電源システム |
-
2019
- 2019-05-20 JP JP2019094246A patent/JP7265140B2/ja active Active
-
2020
- 2020-04-29 US US16/861,340 patent/US11353902B2/en active Active
- 2020-05-19 CN CN202010427454.2A patent/CN111969849A/zh active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11265224A (ja) * | 1998-03-17 | 1999-09-28 | Fujitsu Ltd | 可変出力電源装置 |
JP2004094788A (ja) * | 2002-09-03 | 2004-03-25 | Seiko Instruments Inc | ボルテージ・レギュレータ |
JP2010055490A (ja) * | 2008-08-29 | 2010-03-11 | Hitachi Kokusai Electric Inc | 可変出力電圧レギュレータ |
JP2013012000A (ja) * | 2011-06-29 | 2013-01-17 | Mitsumi Electric Co Ltd | レギュレータ用半導体集積回路 |
JP2016200989A (ja) * | 2015-04-10 | 2016-12-01 | ローム株式会社 | リニア電源回路 |
JP2018197894A (ja) * | 2017-05-23 | 2018-12-13 | ミツミ電機株式会社 | 定電圧電源装置 |
JP2019185732A (ja) * | 2018-04-03 | 2019-10-24 | ミツミ電機株式会社 | 電源制御用半導体装置および出力電圧可変電源装置 |
Also Published As
Publication number | Publication date |
---|---|
US20200371538A1 (en) | 2020-11-26 |
CN111969849A (zh) | 2020-11-20 |
JP7265140B2 (ja) | 2023-04-26 |
US11353902B2 (en) | 2022-06-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7356072B2 (ja) | レギュレータ装置 | |
US7629711B2 (en) | Load independent voltage regulator | |
CN107015593B (zh) | 调节器用半导体集成电路 | |
US9952610B1 (en) | Clamp circuit to suppress reference voltage variation in a voltage regulator | |
US20090140792A1 (en) | Temperature compensation circuit | |
JP7265140B2 (ja) | 電源制御用半導体装置および出力電圧可変電源装置並びに設計方法 | |
US7893681B2 (en) | Electronic circuit | |
JP7223225B2 (ja) | 電源制御用半導体装置および出力電圧可変電源装置 | |
US7939883B2 (en) | Voltage regulating apparatus having a reduced current consumption and settling time | |
JP6963167B2 (ja) | 定電圧電源装置 | |
US11774992B2 (en) | Power supply device and semiconductor device for power supply control | |
US8013582B2 (en) | Voltage control circuit | |
JP2001119853A (ja) | 電流制限回路およびその方法 | |
US11454998B2 (en) | Power control semiconductor device and variable output voltage power supply | |
JP2010286953A (ja) | 電源制御用半導体集積回路 | |
US20100060249A1 (en) | Current-restriction circuit and driving method therefor | |
JP6393674B2 (ja) | 半導体集積回路及び定電流駆動システム | |
CN114761903B (zh) | 基准电压产生电路 | |
US6255868B1 (en) | Buffer circuit and hold circuit | |
KR0173944B1 (ko) | 히스테리시스를 갖는 비교기 | |
US20240313723A1 (en) | Semiconductor device | |
JP3711893B2 (ja) | 電源回路装置 | |
JP2006221579A (ja) | 基準電流発生回路 | |
JP2009271590A (ja) | 直流安定化電源回路及びこれを備える電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220421 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230124 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230125 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230301 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230314 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230327 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7265140 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |