JP2018054352A - 回路装置、物理量測定装置、電子機器及び移動体 - Google Patents
回路装置、物理量測定装置、電子機器及び移動体 Download PDFInfo
- Publication number
- JP2018054352A JP2018054352A JP2016187912A JP2016187912A JP2018054352A JP 2018054352 A JP2018054352 A JP 2018054352A JP 2016187912 A JP2016187912 A JP 2016187912A JP 2016187912 A JP2016187912 A JP 2016187912A JP 2018054352 A JP2018054352 A JP 2018054352A
- Authority
- JP
- Japan
- Prior art keywords
- clock
- signal
- circuit
- clock signal
- frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract description 150
- 230000010355 oscillation Effects 0.000 claims description 81
- 230000007704 transition Effects 0.000 claims description 81
- 238000012545 processing Methods 0.000 abstract description 50
- 238000000034 method Methods 0.000 description 93
- 238000005259 measurement Methods 0.000 description 35
- 238000007796 conventional method Methods 0.000 description 23
- 230000008569 process Effects 0.000 description 23
- 239000003990 capacitor Substances 0.000 description 20
- 238000010586 diagram Methods 0.000 description 17
- 101000885387 Homo sapiens Serine/threonine-protein kinase DCLK2 Proteins 0.000 description 15
- 101100169873 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) DCK1 gene Proteins 0.000 description 15
- 102100039775 Serine/threonine-protein kinase DCLK2 Human genes 0.000 description 15
- 230000003111 delayed effect Effects 0.000 description 11
- 230000004048 modification Effects 0.000 description 11
- 238000012986 modification Methods 0.000 description 11
- 238000005070 sampling Methods 0.000 description 11
- 239000004065 semiconductor Substances 0.000 description 11
- 239000013078 crystal Substances 0.000 description 10
- 230000007423 decrease Effects 0.000 description 8
- 238000001514 detection method Methods 0.000 description 8
- 230000000630 rising effect Effects 0.000 description 7
- 230000005540 biological transmission Effects 0.000 description 6
- 230000014509 gene expression Effects 0.000 description 6
- 230000003247 decreasing effect Effects 0.000 description 5
- 230000004044 response Effects 0.000 description 5
- 238000004891 communication Methods 0.000 description 4
- 230000007613 environmental effect Effects 0.000 description 4
- 238000001914 filtration Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 230000001133 acceleration Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 230000000052 comparative effect Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 238000007493 shaping process Methods 0.000 description 2
- 238000010897 surface acoustic wave method Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000036772 blood pressure Effects 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000000725 suspension Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G04—HOROLOGY
- G04F—TIME-INTERVAL MEASURING
- G04F10/00—Apparatus for measuring unknown time intervals by electric means
- G04F10/005—Time-to-digital converters [TDC]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/093—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0991—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider
- H03L7/0992—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider comprising a counter or a frequency divider
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/181—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a numerical count result being used for locking the loop, the counter counting during fixed time intervals
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B60—VEHICLES IN GENERAL
- B60L—PROPULSION OF ELECTRICALLY-PROPELLED VEHICLES; SUPPLYING ELECTRIC POWER FOR AUXILIARY EQUIPMENT OF ELECTRICALLY-PROPELLED VEHICLES; ELECTRODYNAMIC BRAKE SYSTEMS FOR VEHICLES IN GENERAL; MAGNETIC SUSPENSION OR LEVITATION FOR VEHICLES; MONITORING OPERATING VARIABLES OF ELECTRICALLY-PROPELLED VEHICLES; ELECTRIC SAFETY DEVICES FOR ELECTRICALLY-PROPELLED VEHICLES
- B60L2200/00—Type of vehicles
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Measurement Of Unknown Time Intervals (AREA)
Abstract
【解決手段】回路装置10は、第1の発振子XTAL1を用いて生成された第1のクロック周波数f1の第1のクロック信号CK1と、第2の発振子XTAL2を用いて生成され、第1のクロック周波数f1とは異なる第2のクロック周波数f2の第2のクロック信号CK2とが入力され、第1、第2のクロック信号CK1、CK2を用いて時間をデジタル値に変換する時間デジタル変換回路20と、第1、第2のクロック信号CK1、CK2の位相同期を行うPLL回路120を含む。
【選択図】図1
Description
図1に本実施形態の回路装置10の構成例を示す。回路装置10は時間デジタル変換回路20とPLL回路120を含む。また発振回路101、102を含むことができる。なお回路装置は図1の構成に限定されず、これらの一部の構成要素(例えば発振回路)を省略したり、他の構成要素を追加するなどの種々の変形実施が可能である。
図5に本実施形態の回路装置10の詳細な第1の構成例を示す。図5ではPLL回路120の具体的な構成例が示されている。
このようにすれば、時間デジタル変換に要求される分解能Δtに応じてN、M等を設定して、クロック信号CK1、CK2を位相同期させることが可能になる。
図8に本実施形態の回路装置10の第2の構成例を示す。図8の第2の構成例は図5の第1の構成例に比べて、PLL回路120の回路構成が異なっている。例えば図5のPLL回路120はアナログ方式の回路構成になっているのに対して、図8のPLL回路120はデジタル方式(ADPLL)の回路構成になっている。
図9に発振回路100の第1の構成例を示す。ここでは発振回路101、102を代表して、発振回路100と記載している。
図11に時間デジタル変換回路20の構成例を示す。時間デジタル変換回路20は、位相検出器21、22、処理部30、カウンター部40を含む。なお時間デジタル変換回路20は図11の構成には限定されず、これらの一部の構成要素を省略したり、他の構成要素を追加するなどの種々の変形実施が可能である。
次に本実施形態の時間デジタル変換手法の種々の例について説明する。まず、信号STAをクロックサイクル毎に繰り返して生成する手法について説明する。
次に本実施形態の時間デジタル変換手法として、クロックサイクル指定値(広義にはクロックサイクル指定情報)の更新により時間デジタル変換を実現する手法について説明する。
次に本実施形態の時間デジタル変換手法として、バイナリーサーチ手法について説明する。
図19に本実施形態の物理量測定装置400の構成例を示す。物理量測定装置400は、本実施形態の回路装置10と、クロック信号CK1を生成するための発振子XTAL1(第1の発振子、第1の振動片)と、クロック信号CK2を生成するための発振子XTAL2(第2の発振子、第2の振動片)を含む。また物理量測定装置400は、回路装置10、発振子XTAL1、XTAL2が収容されるパッケージ410を含むことができる。パッケージ410は、例えばベース部412とリッド部414により構成される。ベース部412は、セラミック等の絶縁材料からなる例えば箱型等の部材であり、リッド部414は、ベース部412に接合される例えば平板状等の部材である。ベース部412の例えば底面には外部機器と接続するための外部接続端子(外部電極)が設けられている。ベース部412とリッド部414により形成される内部空間(キャビティー)に、回路装置10、発振子XTAL1、XTAL2が収容される。そしてリッド部414により密閉することで、回路装置10、発振子XTAL1、XTAL2がパッケージ410内に気密に封止される。
XTAL1、XTAL2…第1、第2の発振子、Δt…分解能、
STA、STP…第1、第2の信号、
CIN…クロックサイクル指定値(クロックサイクル指定情報)、
CCT…クロックサイクル値、DQ…デジタル値、TDF…時間差、
TR…クロック間時間差、TCNT…カウント値、TS…測定期間、
TM、TMA、TMB…位相同期タイミング、
TP、TP1〜TP4…更新期間、N、M…クロック数、
DCK1、DCK2…第1、第2の分周クロック信号、
10…回路装置、20…時間デジタル変換回路、
21、22…第1、第2の位相検出器、30…処理部、31…出力コード生成部、
32…信号出力部、33…レジスター部、40…カウンター部、
100…発振回路、101、102…第1、第2の発振回路、
120…PLL回路(同期化回路)、122、124…第1、第2の分周回路、
126…位相検出器、128…チャージポンプ回路、
130…位相検出器、132…カウンター、134…TDC、140…デジタル演算部、
206…自動車(移動体)、207…車体、208…制御装置、209…車輪、
400…物理量測定装置、410…パッケージ、412…ベース部、414…リッド部、
500…電子機器、510…通信部、520…処理部、530…操作部、
540…表示部、550…記憶部
Claims (14)
- 第1の発振子を用いて生成された第1のクロック周波数の第1のクロック信号と、第2の発振子を用いて生成され、前記第1のクロック周波数とは異なる第2のクロック周波数の第2のクロック信号とが入力され、前記第1のクロック信号と前記第2のクロック信号を用いて時間をデジタル値に変換する時間デジタル変換回路と、
前記第1のクロック信号と前記第2のクロック信号の位相同期を行うPLL回路と、
を含むことを特徴とする回路装置。 - 請求項1に記載の回路装置において、
前記時間デジタル変換回路は、
前記第1のクロック周波数と前記第2のクロック周波数の周波数差に対応する分解能で時間をデジタル値に変換することを特徴とする回路装置。 - 請求項2に記載の回路装置において、
前記時間デジタル変換回路は、
前記第1のクロック周波数をf1とし、前記第2のクロック周波数をf2とした場合に、Δt=|1/f1−1/f2|=|f1−f2|/(f1×f2)となる分解能Δtで、時間をデジタル値に変換することを特徴とする回路装置。 - 請求項1乃至3のいずれか一項に記載の回路装置において、
前記PLL回路は、
前記第1のクロック周波数をf1とし、前記第2のクロック周波数をf2とした場合に、N/f1=M/f2(N、Mは2以上の異なる整数)となるように、前記第1のクロック信号と前記第2のクロック信号の位相同期を行うことを特徴とする回路装置。 - 請求項4に記載の回路装置において、
前記PLL回路は、
時間デジタル変換の分解能をΔtとした場合に、Δt=|N−M|/(N×f2)=|N−M|/(M×f1)となるように、前記第1のクロック信号と前記第2のクロック信号の位相同期を行うことを特徴とする回路装置。 - 請求項1乃至5のいずれか一項に記載の回路装置において、
前記PLL回路は、
前記第1のクロック信号又は前記第1のクロック信号に基づく信号と、前記第2のクロック信号又は前記第2のクロック信号に基づく信号との位相比較を行う位相検出器を含むことを特徴とする回路装置。 - 請求項6に記載の回路装置において、
前記PLL回路は、
前記第1のクロック信号を分周して、第1の分周クロック信号を前記第1のクロック信号に基づく信号として前記位相検出器に出力する第1の分周回路と、
前記第2のクロック信号を分周して、第2の分周クロック信号を前記第2のクロック信号に基づく信号として前記位相検出器に出力する第2の分周回路と、
を含むことを特徴とする回路装置。 - 請求項7に記載の回路装置において、
前記第1のクロック周波数をf1とし、前記第2のクロック周波数をf2とした場合に、N/f1=M/f2(N、Mは2以上の異なる整数)となるように、前記第1の分周回路が前記第1のクロック信号を分周し、前記第2の分周回路が前記第2のクロック信号を分周することを特徴とする回路装置。 - 請求項6乃至8のいずれか一項に記載の回路装置において、
前記位相検出器の位相比較結果に基づき制御され、前記第1の発振子を発振させて、前記第1のクロック信号を生成する第1の発振回路を含むことを特徴とする回路装置。 - 請求項9に記載の回路装置において、
前記第2の発振子を発振させて、前記第2のクロック信号を生成する第2の発振回路を含むことを特徴とする回路装置。 - 請求項1乃至10のいずれか一項に記載の回路装置において、
前記時間デジタル変換回路は、
第1の信号と第2の信号の遷移タイミングの時間差をデジタル値に変換することを特徴とする回路装置。 - 請求項1乃至11のいずれか一項に記載の回路装置と、
前記第1のクロック信号を生成するための前記第1の発振子と、
前記第2のクロック信号を生成するための前記第2の発振子と、
を含むことを特徴とする物理量測定装置。 - 請求項1乃至11のいずれか一項に記載の回路装置を含むことを特徴とする電子機器。
- 請求項1乃至11のいずれか一項に記載の回路装置を含むことを特徴とする移動体。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016187912A JP6834299B2 (ja) | 2016-09-27 | 2016-09-27 | 回路装置、物理量測定装置、電子機器及び移動体 |
US15/712,879 US10908558B2 (en) | 2016-09-27 | 2017-09-22 | Circuit device, physical quantity measurement device, electronic apparatus, and vehicle |
CN201710864262.6A CN107870559B (zh) | 2016-09-27 | 2017-09-22 | 电路装置、物理量测定装置、电子设备和移动体 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016187912A JP6834299B2 (ja) | 2016-09-27 | 2016-09-27 | 回路装置、物理量測定装置、電子機器及び移動体 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018054352A true JP2018054352A (ja) | 2018-04-05 |
JP6834299B2 JP6834299B2 (ja) | 2021-02-24 |
Family
ID=61687917
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016187912A Active JP6834299B2 (ja) | 2016-09-27 | 2016-09-27 | 回路装置、物理量測定装置、電子機器及び移動体 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10908558B2 (ja) |
JP (1) | JP6834299B2 (ja) |
CN (1) | CN107870559B (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020100374A1 (ja) | 2018-11-12 | 2020-05-22 | Necプラットフォームズ株式会社 | 遅延時間検出回路、打刻情報生成装置および遅延時間検出方法 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107870556B (zh) * | 2016-09-27 | 2021-08-17 | 精工爱普生株式会社 | 集成电路装置、电子设备和移动体 |
JP2018056674A (ja) | 2016-09-27 | 2018-04-05 | セイコーエプソン株式会社 | 回路装置、物理量測定装置、電子機器及び移動体 |
CN107870557B (zh) * | 2016-09-27 | 2021-04-27 | 精工爱普生株式会社 | 电路装置、物理量测定装置、电子设备和移动体 |
JP2018056673A (ja) | 2016-09-27 | 2018-04-05 | セイコーエプソン株式会社 | 回路装置、物理量測定装置、電子機器及び移動体 |
US10615746B2 (en) * | 2017-11-29 | 2020-04-07 | Cavium, Llc | Method and apparatus for multi-band voltage-controlled oscillator (VCO) band selection |
CN110417382B (zh) * | 2018-04-30 | 2023-11-24 | 艾尔默斯半导体股份公司 | 对串行接口发射信号进行时控信号整形以形成输出信号的设备 |
CN108614410B (zh) * | 2018-05-04 | 2021-05-04 | 华北科技学院 | 物联网监测异步授时剩余计数同步启动测量方法 |
DE102019205731A1 (de) | 2019-04-18 | 2020-10-22 | Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. | Zeit-zu-Digital-Wandler-Anordnung |
JP2021098937A (ja) * | 2019-12-20 | 2021-07-01 | セイコーエプソン株式会社 | 回路装置、電子機器、通信システム及び車両用電子キーシステム |
JP2021103415A (ja) * | 2019-12-25 | 2021-07-15 | セイコーエプソン株式会社 | リアルタイムクロック装置及び電子機器 |
Citations (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05264753A (ja) * | 1991-05-31 | 1993-10-12 | Sony Tektronix Corp | 遅延時間測定装置 |
JPH0792280A (ja) * | 1993-09-21 | 1995-04-07 | Toshiba Corp | 時間測定装置 |
JPH10145228A (ja) * | 1996-11-14 | 1998-05-29 | Toshiba Corp | ディジタル位相同期方法及びその装置 |
JP2001141853A (ja) * | 1999-11-11 | 2001-05-25 | Communication Research Laboratory Mpt | タイムインターバルカウンタ装置 |
JP2002504733A (ja) * | 1998-02-18 | 2002-02-12 | オアシス・デザイン・インコーポレーテッド | デジタル動作を高めアナログサンプリング誤差を減少させるために共通基板上のデジタル及びアナログ回路をクロックする装置と方法 |
JP2005536153A (ja) * | 2002-08-14 | 2005-11-24 | オアシス・シリコン・システムズ・インコーポレーテッド | 位相ロック・ループ、サンプル・レート変換、またはネットワーク・フレーム・レートから生成される同期クロックを用いて、ネットワーク・フレーム・レートでデータをネットワークに送信し、ネットワークから受信するための通信システム |
JP2006115274A (ja) * | 2004-10-15 | 2006-04-27 | High Energy Accelerator Research Organization | 2つのpllを用いた微小時間差回路及び時間測定回路 |
JP2006180349A (ja) * | 2004-12-24 | 2006-07-06 | Sharp Corp | 位相同期ループ回路および半導体集積回路 |
JP2006217203A (ja) * | 2005-02-03 | 2006-08-17 | Fujitsu Ltd | デジタルpll回路 |
JP2007201565A (ja) * | 2006-01-23 | 2007-08-09 | Nec Engineering Ltd | Pll回路 |
US7355462B1 (en) * | 2006-07-10 | 2008-04-08 | Altera Corporation | Phase lock loop and method for operating the same |
JP2010122222A (ja) * | 2008-11-21 | 2010-06-03 | Sick Ag | 光電センサ及び光通過時間原理により距離を測定する方法 |
JP2011120211A (ja) * | 2009-11-09 | 2011-06-16 | Toshiba Corp | デジタルpll回路とその制御方法 |
EP2818946A1 (en) * | 2013-06-28 | 2014-12-31 | Asahi Kasei Microdevices Corporation | Low quantization noise time-to-digital conversion |
JP2015114749A (ja) * | 2013-12-10 | 2015-06-22 | ソニー株式会社 | クロック生成回路 |
US9229433B1 (en) * | 2013-06-04 | 2016-01-05 | Pmc-Sierra Us, Inc. | System and method for synchronizing local oscillators |
Family Cites Families (40)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55154834A (en) * | 1979-05-23 | 1980-12-02 | Hitachi Ltd | Radio receiver |
JPS6479687A (en) | 1987-09-22 | 1989-03-24 | Tadao Hiramatsu | Time counting circuit |
JP3196254B2 (ja) | 1991-09-28 | 2001-08-06 | スズキ株式会社 | 微小時間計測方法及び微小時間計測装置 |
DE19913110C1 (de) * | 1999-03-23 | 2000-11-16 | Siemens Ag | Frequenzsynthesizer |
US20030076181A1 (en) | 2000-03-17 | 2003-04-24 | Sassan Tabatabaei | Tunable oscillators and signal generation methods |
US6993306B2 (en) * | 2002-01-22 | 2006-01-31 | Broadcom Corporation | Determination and processing for fractional-N programming values |
US6937077B2 (en) | 2003-09-23 | 2005-08-30 | Micron Technology, Inc. | Apparatus and method for suppressing jitter within a clock signal generator |
WO2006018943A1 (ja) | 2004-08-19 | 2006-02-23 | Renesas Technology Corp. | 位相同期回路 |
WO2006033203A1 (ja) | 2004-09-21 | 2006-03-30 | Advantest Corporation | 遅延ロックループ回路、位相ロックループ回路、タイミング発生器、半導体試験装置及び半導体集積回路 |
KR100706578B1 (ko) | 2005-07-20 | 2007-04-13 | 삼성전자주식회사 | 지연동기루프 회로, 이를 구비한 반도체 메모리 장치, 및 반도체 메모리 장치의 클럭 동기화 방법 |
KR100711547B1 (ko) | 2005-08-29 | 2007-04-27 | 주식회사 하이닉스반도체 | 지연 고정 루프 |
JP4850473B2 (ja) | 2005-10-13 | 2012-01-11 | 富士通セミコンダクター株式会社 | デジタル位相検出器 |
JP4721872B2 (ja) | 2005-10-26 | 2011-07-13 | 株式会社アドバンテスト | 遅延ロックループ回路、タイミング発生器、半導体試験装置、半導体集積回路及び遅延量校正方法 |
CN101079630B (zh) * | 2006-05-23 | 2010-05-12 | 中兴通讯股份有限公司 | 一种用于实现时钟相位平滑切换的数字锁相环装置及方法 |
KR100807115B1 (ko) | 2006-09-29 | 2008-02-27 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 및 그의 구동방법 |
JP5183269B2 (ja) | 2008-03-28 | 2013-04-17 | 株式会社アドバンテスト | バーニア遅延回路、それを用いた時間デジタル変換器および試験装置 |
WO2009144669A1 (en) | 2008-05-29 | 2009-12-03 | Nxp B.V. | Dll for period jitter measurement |
JP5451012B2 (ja) | 2008-09-04 | 2014-03-26 | ピーエスフォー ルクスコ エスエイアールエル | Dll回路及びその制御方法 |
JP5347534B2 (ja) | 2008-10-16 | 2013-11-20 | 日本電気株式会社 | 位相比較器、pll回路、及び位相比較器の制御方法 |
TWI404073B (zh) | 2009-01-22 | 2013-08-01 | Univ Nat Taiwan Science Tech | 數位至時間轉換器與數位至時間轉換方法 |
TWI371926B (en) | 2009-01-22 | 2012-09-01 | Univ Nat Taiwan | Voltage-to-digital converting device and voltage-to-time converter |
JP5262932B2 (ja) | 2009-04-01 | 2013-08-14 | ソニー株式会社 | 通信装置、位相同期ループ、移動体および通信方法 |
JP5256535B2 (ja) * | 2009-07-13 | 2013-08-07 | ルネサスエレクトロニクス株式会社 | 位相同期ループ回路 |
CN101640533B (zh) * | 2009-08-14 | 2011-10-05 | 东南大学 | 一种全数字锁相环的快速锁定方法 |
US8072361B2 (en) | 2010-01-08 | 2011-12-06 | Infineon Technologies Ag | Time-to-digital converter with built-in self test |
JP5382358B2 (ja) * | 2010-04-27 | 2014-01-08 | セイコーエプソン株式会社 | 物理量センサー |
US8228219B2 (en) | 2010-06-15 | 2012-07-24 | Infineon Technologies Ag | Time-to-digital converter with calibration |
KR101214976B1 (ko) * | 2011-11-01 | 2012-12-24 | 포항공과대학교 산학협력단 | 델타-시그마 변조방식을 이용한 노이즈 세이핑 시간-디지털 변환기 |
KR20130070953A (ko) | 2011-12-20 | 2013-06-28 | 한국전자통신연구원 | 공정변화에 둔감한 오실레이터 기반 디지털 온도센서 |
US8552776B2 (en) | 2012-02-01 | 2013-10-08 | Micron Technology, Inc. | Apparatuses and methods for altering a forward path delay of a signal path |
TWI520495B (zh) | 2013-06-06 | 2016-02-01 | 財團法人工業技術研究院 | 非石英時脈產生器及其運作方法 |
JP6263906B2 (ja) | 2013-08-28 | 2018-01-24 | 富士通株式会社 | 電子回路および制御方法 |
JP6351058B2 (ja) | 2013-11-28 | 2018-07-04 | 株式会社メガチップス | タイムデジタルコンバータ及びこれを用いたpll回路 |
CN103957005B (zh) * | 2014-04-30 | 2017-08-25 | 华为技术有限公司 | 时间数字转换器、全数字锁相环电路及方法 |
US9395698B2 (en) | 2014-10-14 | 2016-07-19 | Intel Corporation | Bang-bang time to digital converter systems and methods |
JP6440481B2 (ja) | 2014-12-15 | 2018-12-19 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP6350369B2 (ja) * | 2015-04-10 | 2018-07-04 | 株式会社デンソー | 表示装置 |
US10247621B1 (en) * | 2015-09-13 | 2019-04-02 | Sitime Corporation | High resolution temperature sensor |
CN107870557B (zh) | 2016-09-27 | 2021-04-27 | 精工爱普生株式会社 | 电路装置、物理量测定装置、电子设备和移动体 |
CN107870558B (zh) | 2016-09-27 | 2021-06-25 | 精工爱普生株式会社 | 物理量测定装置、电子设备和移动体 |
-
2016
- 2016-09-27 JP JP2016187912A patent/JP6834299B2/ja active Active
-
2017
- 2017-09-22 CN CN201710864262.6A patent/CN107870559B/zh active Active
- 2017-09-22 US US15/712,879 patent/US10908558B2/en active Active
Patent Citations (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05264753A (ja) * | 1991-05-31 | 1993-10-12 | Sony Tektronix Corp | 遅延時間測定装置 |
JPH0792280A (ja) * | 1993-09-21 | 1995-04-07 | Toshiba Corp | 時間測定装置 |
JPH10145228A (ja) * | 1996-11-14 | 1998-05-29 | Toshiba Corp | ディジタル位相同期方法及びその装置 |
JP2002504733A (ja) * | 1998-02-18 | 2002-02-12 | オアシス・デザイン・インコーポレーテッド | デジタル動作を高めアナログサンプリング誤差を減少させるために共通基板上のデジタル及びアナログ回路をクロックする装置と方法 |
JP2001141853A (ja) * | 1999-11-11 | 2001-05-25 | Communication Research Laboratory Mpt | タイムインターバルカウンタ装置 |
JP2005536153A (ja) * | 2002-08-14 | 2005-11-24 | オアシス・シリコン・システムズ・インコーポレーテッド | 位相ロック・ループ、サンプル・レート変換、またはネットワーク・フレーム・レートから生成される同期クロックを用いて、ネットワーク・フレーム・レートでデータをネットワークに送信し、ネットワークから受信するための通信システム |
JP2006115274A (ja) * | 2004-10-15 | 2006-04-27 | High Energy Accelerator Research Organization | 2つのpllを用いた微小時間差回路及び時間測定回路 |
JP2006180349A (ja) * | 2004-12-24 | 2006-07-06 | Sharp Corp | 位相同期ループ回路および半導体集積回路 |
JP2006217203A (ja) * | 2005-02-03 | 2006-08-17 | Fujitsu Ltd | デジタルpll回路 |
JP2007201565A (ja) * | 2006-01-23 | 2007-08-09 | Nec Engineering Ltd | Pll回路 |
US7355462B1 (en) * | 2006-07-10 | 2008-04-08 | Altera Corporation | Phase lock loop and method for operating the same |
JP2010122222A (ja) * | 2008-11-21 | 2010-06-03 | Sick Ag | 光電センサ及び光通過時間原理により距離を測定する方法 |
JP2011120211A (ja) * | 2009-11-09 | 2011-06-16 | Toshiba Corp | デジタルpll回路とその制御方法 |
US9229433B1 (en) * | 2013-06-04 | 2016-01-05 | Pmc-Sierra Us, Inc. | System and method for synchronizing local oscillators |
EP2818946A1 (en) * | 2013-06-28 | 2014-12-31 | Asahi Kasei Microdevices Corporation | Low quantization noise time-to-digital conversion |
JP2015114749A (ja) * | 2013-12-10 | 2015-06-22 | ソニー株式会社 | クロック生成回路 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020100374A1 (ja) | 2018-11-12 | 2020-05-22 | Necプラットフォームズ株式会社 | 遅延時間検出回路、打刻情報生成装置および遅延時間検出方法 |
JP2020079717A (ja) * | 2018-11-12 | 2020-05-28 | Necプラットフォームズ株式会社 | 遅延時間検出回路、打刻情報生成装置および遅延時間検出方法 |
US12130653B2 (en) | 2018-11-12 | 2024-10-29 | Nec Platforms, Ltd. | Delay time detection circuit, stamping information generation device, and delay time detection method |
Also Published As
Publication number | Publication date |
---|---|
US20180088536A1 (en) | 2018-03-29 |
JP6834299B2 (ja) | 2021-02-24 |
US10908558B2 (en) | 2021-02-02 |
CN107870559A (zh) | 2018-04-03 |
CN107870559B (zh) | 2021-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6834299B2 (ja) | 回路装置、物理量測定装置、電子機器及び移動体 | |
JP6862900B2 (ja) | 回路装置、物理量測定装置、電子機器及び移動体 | |
CN107870557B (zh) | 电路装置、物理量测定装置、电子设备和移动体 | |
CN107870558B (zh) | 物理量测定装置、电子设备和移动体 | |
CN107870556B (zh) | 集成电路装置、电子设备和移动体 | |
US10678190B2 (en) | Time-to-digital converter, circuit device, physical quantity measurement apparatus, electronic instrument, and vehicle | |
US10401798B2 (en) | Time-to-digital converter, circuit device, physical quantity measurement apparatus, electronic apparatus, and vehicle | |
CN107870555B (zh) | 电路装置、物理量测量装置、电子设备和移动体 | |
US10613483B2 (en) | Integrated circuit device, physical quantity measuring device, electronic apparatus, and vehicle | |
US11320792B2 (en) | Circuit device, physical quantity measuring device, electronic apparatus, and vehicle | |
JP2021052258A (ja) | 回路装置、物理量測定装置、電子機器及び移動体 | |
US10396804B2 (en) | Circuit device, physical quantity measurement device, electronic apparatus, and vehicle | |
JP6897314B2 (ja) | 集積回路装置、電子機器及び移動体 | |
JP6897315B2 (ja) | 回路装置、物理量測定装置、電子機器及び移動体 | |
JP6946743B2 (ja) | 物理量測定装置、電子機器及び移動体 | |
JP2018056677A (ja) | 回路装置、物理量測定装置、電子機器及び移動体 | |
JP2018056676A (ja) | 回路装置、物理量測定装置、電子機器及び移動体 | |
JP2018056678A (ja) | 回路装置、物理量測定装置、電子機器及び移動体 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190723 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200923 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20201118 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210105 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210118 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6834299 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |