JP2008172121A - 半導体集積回路装置 - Google Patents
半導体集積回路装置 Download PDFInfo
- Publication number
- JP2008172121A JP2008172121A JP2007005517A JP2007005517A JP2008172121A JP 2008172121 A JP2008172121 A JP 2008172121A JP 2007005517 A JP2007005517 A JP 2007005517A JP 2007005517 A JP2007005517 A JP 2007005517A JP 2008172121 A JP2008172121 A JP 2008172121A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- wiring
- cell
- supply wiring
- mos transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 87
- 239000000758 substrate Substances 0.000 claims description 19
- 230000001681 protective effect Effects 0.000 claims description 9
- 239000010410 layer Substances 0.000 description 83
- 230000015572 biosynthetic process Effects 0.000 description 68
- 238000000034 method Methods 0.000 description 10
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 9
- 238000009792 diffusion process Methods 0.000 description 8
- 238000002955 isolation Methods 0.000 description 8
- 101100033865 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) RFA1 gene Proteins 0.000 description 6
- 101100524516 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) RFA2 gene Proteins 0.000 description 6
- 101150110971 CIN7 gene Proteins 0.000 description 4
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 4
- 101150110298 INV1 gene Proteins 0.000 description 4
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 4
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 4
- 239000011229 interlayer Substances 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 239000012535 impurity Substances 0.000 description 3
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 229920005591 polysilicon Polymers 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000000605 extraction Methods 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 229910000838 Al alloy Inorganic materials 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000012447 hatching Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 238000004335 scaling law Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05553—Shape in top view being rectangular
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
- H01L2924/12036—PN diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
【解決手段】複数のI/Oセル(17)と、上記I/Oセル上の複数の配線層により形成された電源配線と、上記電源配線よりも上位の層で、上記I/Oセルに対応する位置に形成されたボンディングパッド(11)と、上記I/Oセルを上記ボンディングパッドに電気的に接続可能な引き出し領域(31,32)とを設ける。上記電源配線は、第1電源配線(15)と第2電源配線(16)とを含み、上記I/Oセルは、上記第1電源配線に接続される第1素子(D1,QP1)と、上記第2電源配線に接続される第2素子(D2,QN1)とを含む。上記第1素子を上記第1電源配線側に配置し、上記第2素子を上記第2電源配線側に配置する。第1電源配線や第2電源配線は、上記I/Oセル上の複数の配線層により大電流を許容できるので、EMやESDに対して有利となる。
【選択図】図1
Description
先ず、本願において開示される発明の代表的な実施の形態について概要を説明する。代表的な実施の形態についての概要説明で括弧を付して参照する図面の参照符号はそれが付された構成要素の概念に含まれるものを例示するに過ぎない。
次に、実施の形態について更に詳述する。尚、実施の形態を説明するための全図において、同一の機能を有する部材には同一の符号を付し、その繰り返しの説明は省略する。また、実施の形態で用いる図面においては、断面図であっても図面を見易くするためにハッチングを省略する場合もある。また、平面図や斜視図であっても図面を見易くするためにハッチングを付す場合もある。
11 ボンディングパッド
12 コア電源配線
13 コアグランド配線
14 コア領域
15 I/O電源配線
16 I/Oグランド配線
17 I/Oセル
21 ダイオード素子D1の形成領域
22 抵抗素子R1の形成領域
23 pチャンネル型MOSトランジスタQP1の形成領域
24 ダイオード素子D2の形成領域
25 抵抗素子R2の形成領域
26 nチャンネル型MOSトランジスタQN1の形成領域
31,32 引き出し領域
40 半導体基板
41 p型ウエル
43 素子分離領域
51,52 ゲート電極
53,54 多結晶シリコン膜
55 n型半導体領域
56 p型半導体領域
57 ガードリング
90 電源セル
91,92 引き出し領域
93 電源用ボンディングパッド
94 nチャネル型MOSトランジスタQN2の形成領域
95 ダイオード素子D3の形成領域
C1 容量素子
D1,D2,D3 ダイオード素子
R1,R2,R3 抵抗素子
QP1 pチャンネル型MOSトランジスタ
QN1,QN2 nチャンネル型MOSトランジスタ
BUF1,BUF2 プリバッファ
Claims (7)
- 半導体基板と、
上記半導体基板に形成された複数のI/Oセルと、
上記I/Oセル上の複数の配線層により形成され、上記I/Oセルに動作用電源を供給するための電源配線と、
上記電源配線よりも上位の層で、上記I/Oセルに対応する位置に形成されたボンディングパッドと、
上記I/Oセルを上記ボンディングパッドに電気的に接続するための引き出し領域と、 を含む半導体集積回路装置であって、
上記電源配線は、高電位側電源電圧レベルとされる第1電源配線と、グランドレベルとされる第2電源配線とを含み、
上記I/Oセルは、上記第1電源配線に接続される第1素子と、上記第2電源配線に接続される第2素子とを含み、
上記第1素子を上記第1電源配線側に配置し、上記第2素子を上記第2電源配線側に配置したことを特徴とする半導体集積回路装置。 - 上記引き出し領域は、上記I/Oセルを上記第1電源配線側から上記ボンディングパッドに電気的に接続するための第1引き出し領域と、
上記I/Oセルを上記第2電源配線側から上記ボンディングパッドに電気的に接続するための第2引き出し領域とを含む請求項1記載の半導体集積回路装置。 - 上記I/Oセルと上記ボンディングパッドとの間に複数の配線層を有し、上記ボンディングパッドの直下の配線層を除く上記複数の配線層によって、上記第1電源配線と上記第2電源配線とが形成された請求項1記載の半導体集積回路装置。
- 上記第1素子は、データ出力用のpチャンネル型MOSトランジスタと、上記pチャンネル型MOSトランジスタを保護するための第1ダイオード素子と、を含み、
上記第2素子は、データ出力用のnチャネル型MOSトランジスタと、上記nチャネル型MOSトランジスタを保護するための第2ダイオード素子と、を含む請求項1記載の半導体集積回路装置。 - 上記I/Oセルは、上記pチャンネル型MOSトランジスタと、上記第1ダイオード素子との間に結合された第1保護抵抗素子と、
上記nチャンネル型MOSトランジスタと、上記第2ダイオード素子との間に結合された第2保護抵抗素子と、を含む請求項4記載の半導体集積回路装置。 - 上記I/Oセルは、出力すべきデータに基づいて上記pチャネル型MOSトランジスタとnチャネル型MOSトランジスタを駆動するためのプリバッファを含む請求項4記載の半導体集積回路装置。
- 上記半導体集積回路装置は、電源を取り込むための電源セルと、
上記電源セル上に形成された電源用ボンディングパッドと、
上記電源セルを上記電源用ボンディングパッドに電気的に接続するための電源引き出し領域と、を含み、
上記電源セルは、サージから回路を保護するための保護用素子を含み、
上記保護用素子のうち、上記電源配線に結合されるものを上記電源配線の近傍に配置して成る請求項1記載の半導体集積回路装置。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007005517A JP5190913B2 (ja) | 2007-01-15 | 2007-01-15 | 半導体集積回路装置 |
CN201010521409XA CN102054834A (zh) | 2007-01-15 | 2007-12-21 | 半导体集成电路器件 |
CNA200710159740XA CN101226935A (zh) | 2007-01-15 | 2007-12-21 | 半导体集成电路器件 |
US11/963,808 US20080169486A1 (en) | 2007-01-15 | 2007-12-22 | semiconductor integrated circuit device |
US12/635,675 US7863652B2 (en) | 2007-01-15 | 2009-12-10 | Semiconductor integrated circuit device |
US12/959,635 US8067789B2 (en) | 2007-01-15 | 2010-12-03 | Semiconductor integrated circuit device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007005517A JP5190913B2 (ja) | 2007-01-15 | 2007-01-15 | 半導体集積回路装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008172121A true JP2008172121A (ja) | 2008-07-24 |
JP5190913B2 JP5190913B2 (ja) | 2013-04-24 |
Family
ID=39617085
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007005517A Active JP5190913B2 (ja) | 2007-01-15 | 2007-01-15 | 半導体集積回路装置 |
Country Status (3)
Country | Link |
---|---|
US (3) | US20080169486A1 (ja) |
JP (1) | JP5190913B2 (ja) |
CN (2) | CN102054834A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015008320A (ja) * | 2014-08-25 | 2015-01-15 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
KR101943104B1 (ko) * | 2011-04-28 | 2019-01-28 | 르네사스 일렉트로닉스 가부시키가이샤 | 반도체 디바이스, 반도체 디바이스 설계 방법, 반도체 디바이스 설계 장치, 및 기록 매체 |
WO2023037467A1 (ja) * | 2021-09-09 | 2023-03-16 | 株式会社ソシオネクスト | 半導体集積回路装置 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8347251B2 (en) * | 2007-12-31 | 2013-01-01 | Sandisk Corporation | Integrated circuit and manufacturing process facilitating selective configuration for electromagnetic compatibility |
US8581423B2 (en) * | 2008-11-17 | 2013-11-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Double solid metal pad with reduced area |
JP5270497B2 (ja) * | 2009-09-02 | 2013-08-21 | シャープ株式会社 | 半導体装置およびその電力供給方法 |
US8748305B2 (en) * | 2009-11-17 | 2014-06-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Pad structure for semiconductor devices |
JP5568334B2 (ja) * | 2010-02-24 | 2014-08-06 | ラピスセミコンダクタ株式会社 | 半導体装置、及びその製造方法 |
CN102918644A (zh) * | 2011-05-20 | 2013-02-06 | 松下电器产业株式会社 | 半导体装置 |
CN103151346B (zh) * | 2011-12-07 | 2016-11-23 | 阿尔特拉公司 | 静电放电保护电路 |
US8446176B1 (en) * | 2011-12-15 | 2013-05-21 | Freescale Semiconductor, Inc. | Reconfigurable engineering change order base cell |
GB2526825B (en) | 2014-06-03 | 2019-01-09 | Advanced Risc Mach Ltd | An integrated circuit with interface circuitry, and an interface cell for such interface circuitry |
GB2526823B (en) * | 2014-06-03 | 2018-09-26 | Advanced Risc Mach Ltd | An integrated circuit with interface circuitry, and an interface cell for such interface circuitry |
US9929114B1 (en) * | 2016-11-02 | 2018-03-27 | Vanguard International Semiconductor Corporation | Bonding pad structure having island portions and method for manufacturing the same |
CN109411528B (zh) * | 2018-10-26 | 2020-12-22 | 珠海格力电器股份有限公司 | 一种电阻等效二极管结构 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05343524A (ja) * | 1992-06-11 | 1993-12-24 | Hitachi Ltd | 半導体集積回路装置 |
JPH0685160A (ja) * | 1992-08-31 | 1994-03-25 | Nec Corp | 半導体集積回路装置 |
JPH11307724A (ja) * | 1998-04-21 | 1999-11-05 | Rohm Co Ltd | 半導体集積回路 |
JP2001284537A (ja) * | 2000-04-03 | 2001-10-12 | Nec Corp | 半導体装置およびその製造方法 |
JP2001339047A (ja) * | 2000-05-29 | 2001-12-07 | Matsushita Electric Ind Co Ltd | 半導体装置 |
JP2003203984A (ja) * | 2002-01-09 | 2003-07-18 | Sony Corp | 半導体装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3989038B2 (ja) | 1996-04-17 | 2007-10-10 | 株式会社ルネサステクノロジ | 半導体集積回路装置 |
JP2001358297A (ja) * | 2000-06-14 | 2001-12-26 | Nec Corp | 静電保護回路 |
JP2003163267A (ja) | 2001-11-29 | 2003-06-06 | Mitsubishi Electric Corp | 半導体装置 |
JP2003289104A (ja) * | 2002-03-28 | 2003-10-10 | Ricoh Co Ltd | 半導体装置の保護回路及び半導体装置 |
JP2004111796A (ja) * | 2002-09-20 | 2004-04-08 | Hitachi Ltd | 半導体装置 |
US6849479B2 (en) * | 2002-12-03 | 2005-02-01 | Taiwan Semiconductor Manufacturing Company | Substrate based ESD network protection method for flip chip design |
JP2004296998A (ja) * | 2003-03-28 | 2004-10-21 | Matsushita Electric Ind Co Ltd | 半導体装置 |
US7038280B2 (en) * | 2003-10-28 | 2006-05-02 | Analog Devices, Inc. | Integrated circuit bond pad structures and methods of making |
JP4995455B2 (ja) * | 2005-11-30 | 2012-08-08 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
-
2007
- 2007-01-15 JP JP2007005517A patent/JP5190913B2/ja active Active
- 2007-12-21 CN CN201010521409XA patent/CN102054834A/zh active Pending
- 2007-12-21 CN CNA200710159740XA patent/CN101226935A/zh active Pending
- 2007-12-22 US US11/963,808 patent/US20080169486A1/en not_active Abandoned
-
2009
- 2009-12-10 US US12/635,675 patent/US7863652B2/en active Active
-
2010
- 2010-12-03 US US12/959,635 patent/US8067789B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05343524A (ja) * | 1992-06-11 | 1993-12-24 | Hitachi Ltd | 半導体集積回路装置 |
JPH0685160A (ja) * | 1992-08-31 | 1994-03-25 | Nec Corp | 半導体集積回路装置 |
JPH11307724A (ja) * | 1998-04-21 | 1999-11-05 | Rohm Co Ltd | 半導体集積回路 |
JP2001284537A (ja) * | 2000-04-03 | 2001-10-12 | Nec Corp | 半導体装置およびその製造方法 |
JP2001339047A (ja) * | 2000-05-29 | 2001-12-07 | Matsushita Electric Ind Co Ltd | 半導体装置 |
JP2003203984A (ja) * | 2002-01-09 | 2003-07-18 | Sony Corp | 半導体装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101943104B1 (ko) * | 2011-04-28 | 2019-01-28 | 르네사스 일렉트로닉스 가부시키가이샤 | 반도체 디바이스, 반도체 디바이스 설계 방법, 반도체 디바이스 설계 장치, 및 기록 매체 |
JP2015008320A (ja) * | 2014-08-25 | 2015-01-15 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
WO2023037467A1 (ja) * | 2021-09-09 | 2023-03-16 | 株式会社ソシオネクスト | 半導体集積回路装置 |
Also Published As
Publication number | Publication date |
---|---|
CN101226935A (zh) | 2008-07-23 |
US8067789B2 (en) | 2011-11-29 |
US20080169486A1 (en) | 2008-07-17 |
US7863652B2 (en) | 2011-01-04 |
JP5190913B2 (ja) | 2013-04-24 |
US20100090252A1 (en) | 2010-04-15 |
CN102054834A (zh) | 2011-05-11 |
US20110073914A1 (en) | 2011-03-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5190913B2 (ja) | 半導体集積回路装置 | |
US9515019B2 (en) | Semiconductor device | |
US10461150B2 (en) | Semiconductor device | |
JP5214169B2 (ja) | 半導体装置 | |
JP5593160B2 (ja) | 半導体装置 | |
US20110051299A1 (en) | Semiconductor integrated circuit | |
JP2008078361A (ja) | 半導体集積回路装置 | |
US6825504B2 (en) | Semiconductor integrated circuit device and method of manufacturing the same | |
US11063035B2 (en) | Semiconductor integrated circuit device | |
US7595561B2 (en) | Semiconductor device including multiple rows of peripheral circuit units | |
US8072033B2 (en) | Semiconductor device having elongated electrostatic protection element along long side of semiconductor chip | |
JP2020161721A (ja) | 半導体装置 | |
JP4620387B2 (ja) | 半導体保護装置 | |
JP2009038099A (ja) | 半導体装置 | |
JP2007019413A (ja) | 保護回路用半導体装置 | |
JP2005085820A (ja) | 半導体装置 | |
JP2011119485A (ja) | 半導体集積装置 | |
JP2011003693A (ja) | 半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100106 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100507 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120808 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120809 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121009 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121108 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121226 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130124 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130124 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5190913 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160208 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |