JP2007157765A - Gallium nitride semiconductor light emitting element - Google Patents
Gallium nitride semiconductor light emitting element Download PDFInfo
- Publication number
- JP2007157765A JP2007157765A JP2005346842A JP2005346842A JP2007157765A JP 2007157765 A JP2007157765 A JP 2007157765A JP 2005346842 A JP2005346842 A JP 2005346842A JP 2005346842 A JP2005346842 A JP 2005346842A JP 2007157765 A JP2007157765 A JP 2007157765A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- gan
- gallium nitride
- semiconductor layer
- nitride semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Landscapes
- Semiconductor Lasers (AREA)
- Led Devices (AREA)
Abstract
Description
本発明は、GaNを用いた窒化ガリウム半導体発光素子に関する。 The present invention relates to a gallium nitride semiconductor light emitting device using GaN.
青色、又は紫色の光を発する半導体レーザ素子、発光ダイオード等の半導体発光素子として、窒化ガリウム半導体発光素子がある。GaN系半導体素子の製造の際には、GaNからなる基板の製造が困難であるため、サファイア、SiC、Si等からなる基板上にGaN系半導体層をエピタキシャル成長させている。 As a semiconductor light emitting element such as a semiconductor laser element or a light emitting diode emitting blue or violet light, there is a gallium nitride semiconductor light emitting element. When manufacturing a GaN-based semiconductor element, it is difficult to manufacture a substrate made of GaN. Therefore, a GaN-based semiconductor layer is epitaxially grown on a substrate made of sapphire, SiC, Si, or the like.
例えば、サファイア基板の(0001)面上にMOCVD(有機金属気相成長法)を用いて、アンドープのGaNバッファ層、n−GaNコンタクト層、n−AlGaNクラッド層、n−GaN光ガイド層、InGaN多重量子井戸(MQW)活性層等が順に形成され、活性層上には、p−GaN光ガイド層、p−AlGaNクラッド層、p−GaNコンタクト層等が順に形成される。 For example, using MOCVD (metal organic chemical vapor deposition) on the (0001) surface of a sapphire substrate, an undoped GaN buffer layer, n-GaN contact layer, n-AlGaN cladding layer, n-GaN light guide layer, InGaN A multiple quantum well (MQW) active layer and the like are sequentially formed, and a p-GaN light guide layer, a p-AlGaN cladding layer, a p-GaN contact layer, and the like are sequentially formed on the active layer.
p−GaNコンタクト層からn−GaNコンタクト層の一部領域までがエッチングにより除去され、n−GaNコンタクト層を露出させ、n−GaNコンタクト層の露出した上面にn電極が形成され、p−GaNコンタクト層の上面にp電極が形成される。 From the p-GaN contact layer to a partial region of the n-GaN contact layer is removed by etching, the n-GaN contact layer is exposed, an n-electrode is formed on the exposed upper surface of the n-GaN contact layer, and p-GaN A p-electrode is formed on the upper surface of the contact layer.
図11は、サファイア単結晶の面方位を示すユニットセル図を表しており、サファイアの結晶構造は、図のように六方晶系で近似できる。サファイア基板上にGaN系半導体層を積層する場合には、サファイア基板のC面(0001)が用いられ、(0001)方位のサファイア基板上に積層したGaN系半導体は(0001)方位のウルツ鉱型の結晶構造を持ち、Gaのカチオン元素が成長表面方向になる結晶極性(C軸方向に成長)を有している。すなわち、サファイア基板に垂直方向がC軸[0001]で積層されている。 FIG. 11 shows a unit cell diagram showing the plane orientation of a sapphire single crystal, and the crystal structure of sapphire can be approximated by a hexagonal system as shown in the figure. When a GaN-based semiconductor layer is stacked on a sapphire substrate, the C-plane (0001) of the sapphire substrate is used, and the GaN-based semiconductor stacked on the (0001) -oriented sapphire substrate is a (0001) -oriented wurtzite type. The cation element of Ga has a crystal polarity (growth in the C-axis direction) in the growth surface direction. That is, the sapphire substrate is laminated with the C axis [0001] in the vertical direction.
図12は、前述のサファイア基板上にGaN系半導体層を積層した窒化ガリウム半導体発光素子におけるn−AlGaNクラッド層21〜p−AlGaNクラッド層25までの価電子帯におけるバンドギャップエネルギーを示す。
上記従来技術のように、サファイア基板のC面(0001)に積層されたGaN系半導体層は、Ga極性面が成長表面方向となるが、このように、成長方向が極性を持つと、成長したGaN系半導体層のGaN/AlGaNヘテロ結合界面では、C軸方向に対称性がなく、C面成長のエピタキシャル膜には表裏が生じるというウルツ鉱構造のため、自発分極と界面応力に起因するピエゾ分極が起こり、分極電荷が発生し、ヘテロ結合界面に電界が発生する。この電界は、n側では活性層に電子を引き込む形になるので問題は小さい。 As in the above prior art, the GaN-based semiconductor layer laminated on the C-plane (0001) of the sapphire substrate has a Ga polar plane in the growth surface direction, and thus has grown when the growth direction has polarity. Piezoelectric polarization due to spontaneous polarization and interfacial stress due to the wurtzite structure in which there is no symmetry in the C-axis direction at the GaN / AlGaN heterobond interface of the GaN-based semiconductor layer and the front and back surfaces of the epitaxial film grown on the C plane are generated. Occurs, a polarization charge is generated, and an electric field is generated at the heterojunction interface. This electric field has a small problem because electrons are drawn into the active layer on the n side.
しかし、p側では、図12に示すようにp−GaN光ガイド層24からp−AlGaNクラッド層25に向かって電界Eが発生するので、発生した電界Eによって、p−AlGaNクラッド層25からp−GaN光ガイド層24に流れ込む正孔が電気的な反発を受けてMQW活性層23に流れ込めなくなり、キャリア空乏化が発生して駆動電圧が上昇する。駆動電圧の上昇は、窒化ガリウム半導体発光素子の寿命を短くしてしまうことにもなるので、問題となっていた。
However, on the p side, an electric field E is generated from the p-GaN
また、特許文献1には、窒化物系へテロ構造を有するデバイスとして、一部の半導体層の成長表面を窒素極性にしたり、またGa極性にしたりすることの記載はあるが、p側のGaN/AlGaNの界面や、GaN系半導体層とAlGaN半導体層との界面における自発分極やピエゾ分極によるキャリア空乏化を課題にしたものではなく、上記問題を解決することはできなかった。
Further, in
本発明は、上述した課題を解決するために創案されたものであり、AlGaN半導体層とGaN系半導体層との界面に発生する自発分極やピエゾ分極によるキャリア空乏化を阻止して、駆動電圧を安定させることができる窒化ガリウム半導体発光素子を提供することを目的としている。 The present invention was devised to solve the above-described problems, and prevents driving depletion due to spontaneous polarization or piezo-polarization generated at the interface between the AlGaN semiconductor layer and the GaN-based semiconductor layer, thereby reducing the driving voltage. An object of the present invention is to provide a gallium nitride semiconductor light emitting device that can be stabilized.
上記目的を達成するために、請求項1記載の発明は、基板上に少なくともn型半導体層、発光領域、p型半導体層を順に備え、前記p型半導体層側に形成されるAlGaN半導体層と該AlGaN半導体層よりもn側に位置するGaN半導体層との界面を有する窒化ガリウム半導体発光素子であって、前記n型半導体層からAlGaN半導体層までは、成長表面がGaNの窒素極性方向で形成されていることを特徴とする窒化ガリウム半導体発光素子である。
In order to achieve the above object, an invention according to
また、請求項2記載の発明は、基板上に少なくともn型半導体層、発光領域、p型半導体層を順に備え、前記p型半導体層側に形成されるAlGaN半導体層と該AlGaN半導体層よりもn側に位置するInGaN半導体層との界面を有する窒化ガリウム半導体発光素子であって、前記n型半導体層からAlGaN半導体層までは、成長表面がGaNの窒素極性方向で形成されていることを特徴とする窒化ガリウム半導体発光素子である。 According to a second aspect of the present invention, at least an n-type semiconductor layer, a light emitting region, and a p-type semiconductor layer are provided on a substrate in this order, and an AlGaN semiconductor layer formed on the p-type semiconductor layer side and the AlGaN semiconductor layer. A gallium nitride semiconductor light emitting device having an interface with an InGaN semiconductor layer located on the n side, wherein the growth surface is formed in the nitrogen polarity direction of GaN from the n-type semiconductor layer to the AlGaN semiconductor layer. This is a gallium nitride semiconductor light emitting device.
また、請求項3記載の発明は、基板上に少なくともn型半導体層、発光領域、p型半導体層を順に備え、前記p型半導体層側に形成されるAlXGaN半導体層と該p型AlXGaN半導体層よりもn側に位置するAlYGaN半導体層(X>Y)との界面を有する窒化ガリウム半導体発光素子であって、前記n型半導体層からAlXGaN半導体層までは、成長表面がGaNの窒素極性方向で形成されていることを特徴とする窒化ガリウム半導体発光素子である。 According to a third aspect of the present invention, at least an n-type semiconductor layer, a light emitting region, and a p-type semiconductor layer are sequentially provided on a substrate, and the Al x GaN semiconductor layer formed on the p-type semiconductor layer side and the p-type Al A gallium nitride semiconductor light emitting device having an interface with an Al Y GaN semiconductor layer (X> Y) located on the n side of the X GaN semiconductor layer, wherein the growth from the n-type semiconductor layer to the Al X GaN semiconductor layer A gallium nitride semiconductor light emitting device characterized in that the surface is formed in the nitrogen polarity direction of GaN.
本発明によれば、基板上に積層された窒化ガリウム半導体の成長方向(基板に対して垂直方向)が、GaNのN(窒素)極性方向、すなわち[000−1]軸方向で形成されているので、自発分極やピエゾ分極によってp側のAlGaN半導体層とGaN系半導体層との界面に発生する電界を反転させることでき、キャリア空乏化を阻止して駆動電圧を安定させることができることができる。 According to the present invention, the growth direction (direction perpendicular to the substrate) of the gallium nitride semiconductor stacked on the substrate is formed in the N (nitrogen) polarity direction of GaN, that is, the [000-1] axis direction. Therefore, the electric field generated at the interface between the p-side AlGaN semiconductor layer and the GaN-based semiconductor layer can be reversed by spontaneous polarization or piezo-polarization, so that carrier depletion can be prevented and the driving voltage can be stabilized.
以下、図面を参照して本発明の一実施形態を説明する。図1は本発明の窒化ガリウム半導体発光素子の概略構成を示す。図1(a)の窒化ガリウム半導体発光素子は、サファイア基板1上に、発光領域を含む窒化ガリウム半導体結晶2が形成されている。窒化ガリウム半導体結晶2は、その成長表面がN(窒素)極性面になるように成膜されている。また、図1(b)に示すように、サファイア、SiC、Si、GaAs等のバルク基板3上に、低温バッファ層4が積層され、低温バッファ層4の上に発光領域を含む窒化ガリウム半導体結晶2が形成されている。窒化ガリウム半導体結晶2は、その成長表面がN(窒素)極性面になるように成膜されている。
Hereinafter, an embodiment of the present invention will be described with reference to the drawings. FIG. 1 shows a schematic configuration of a gallium nitride semiconductor light emitting device of the present invention. In the gallium nitride semiconductor light emitting device of FIG. 1A, a gallium
図2は、窒化ガリウム半導体結晶2の面方位とサファイア基板1又はバルク基板3の面方位との位置関係を示す。白丸がN(窒素)原子の位置であり、黒丸がGa(ガリウム)原子の位置を示す。また、図3に、サファイア基板1又はバルク基板3のC面上にエピタキシャル成長させた窒化ガリウム半導体結晶2の結晶構造を模式的に示す。
FIG. 2 shows the positional relationship between the plane orientation of the gallium
このように、成長用基板としてのサファイア基板1又はバルク基板3は、(0001)面が用いられるが、窒化ガリウム半導体結晶2の成長方向はN原子が表面になるようにN極性方向、すなわち[000−1]軸方向で形成されている。このように、窒化ガリウム半導体結晶2の成長方向の極性をGa極性からN極性へと反転させることにより、p側のGaN/AlGaNの界面で発生する電界の向きを逆転させて、正孔を発光領域側に引き込もうとするものである。
As described above, the
サファイア基板1上に窒化ガリウム半導体結晶2を成長表面がN極性になるように成長させた窒化ガリウム半導体発光素子おけるLEDの一例を図4に示す。基板11をサファイア基板とし、基板11上に、バッファ層12、n型コンタクト層13、n型超格子層15、MQW活性層16、p型電子ブロック層17、p型コンタクト層18が形成される。さらに、p型コンタクト層18の上に正電極(p電極)20が、n型コンタクト層13上に負電極(n電極)14が形成されている。バッファ層12、n型コンタクト層13、n型超格子層15、MQW活性層16、p型電子ブロック層17、p型コンタクト層18は、すべて成長表面がN極性の結晶構造となる。
FIG. 4 shows an example of an LED in a gallium nitride semiconductor light emitting device in which a gallium
ここで、バッファ層12はアンドープのGaN、n型コンタクト層13はn−GaN、n型超格子層15はn−GaN薄膜とn−InGaN薄膜を交互に5〜10周期積層した超格子構造、MQW活性層16はInGaNからなる井戸層とGaN又はInGaNからなるバリア層との多重量子井戸構造、p型電子ブロック層17はp−AlGaN、p型コンタクト層18はp−GaNで構成した場合の価電子帯におけるバンドギャップエネルギーを図5に示す。
Here, the buffer layer 12 is undoped GaN, the n-
図12に示すように、従来Ga極性面が成長表面として窒化ガリウム半導体結晶が形成されていた場合には、p−GaN光ガイド層とp−AlGaNクラッド層との界面において、GaN半導体層からAlGaN半導体層に向かって電界Eが発生するが、N極性面を成長表面とした場合には、図5に示すように、p−AlGaN電子ブロック層17からGaNバリア層に向かって電界Eが発生する。このように電界Eの向きが反転するので、正電極19側から注入された正孔は、発光領域であるMQW活性層16側に引き込まれやすくなり、キャリア空乏化を防止することができる。
As shown in FIG. 12, when a gallium nitride semiconductor crystal is formed with a conventional Ga polar plane as a growth surface, the GaN semiconductor layer is replaced with an AlGaN layer at the interface between the p-GaN light guide layer and the p-AlGaN cladding layer. The electric field E is generated toward the semiconductor layer. However, when the N polar face is used as the growth surface, the electric field E is generated from the p-AlGaN electron block layer 17 toward the GaN barrier layer as shown in FIG. . Thus, since the direction of the electric field E is reversed, holes injected from the positive electrode 19 side are easily drawn into the MQW
上記のように結晶を成長させるには、図1(a)の構成では、サファイア基板1上にMBE法(分子線エピタキシー法)を用いて窒化ガリウム半導体結晶2を形成する。MBE法は、各原料を加熱し、その分子線を基板に到達させて結晶成長を行う方法であり、原料原子の中間反応を避けることができ、原料原子の温度を独立に制御できるので、それぞれの分子線強度をセルの温度によって制御できる。
In order to grow the crystal as described above, in the configuration of FIG. 1A, the gallium
MBE装置は、図6に示すように、構成元素を固体蒸発源としてセルに配置し、これを500℃〜800℃程度まで加熱することで構成元素の蒸気を発生させ、構成元素を分子線(ビーム)として基板に供給して膜を形成するものであり、分子同士は基板に到達するまでお互いに衝突しない。本実施例では、セルに、窒化ガリウム半導体結晶2の構成元素となるAl、Ga、N、Inを配置した。セルのシャッター制御により原料供給をON/OFFでき、成膜中、装置内は真空排気される。また、成長は非熱平衡状態で行われるため低温成長が可能である。
As shown in FIG. 6, the MBE apparatus arranges a constituent element in a cell as a solid evaporation source, and heats the element to about 500 ° C. to 800 ° C. to generate vapor of the constituent element. The film is supplied to the substrate as a beam) to form a film, and the molecules do not collide with each other until they reach the substrate. In this example, Al, Ga, N, and In, which are constituent elements of the gallium
図6のMBE装置を用いて、例えば、サファイア基板11のR面上に、アンドープGaNからなるバッファ層12を1〜3μm程度、SiドープのGaNコンタクト層13を1〜5μm程度、SiドープのInGaN/GaN超格子層15、MQW活性層16、MgドープのAlGaN電子ブロック層17、MgドープのGaNコンタクト層18を0.2〜1μm程度順次積層する。MQW活性層16は、1〜3nmのIn0.18Ga0.83Nからなる井戸層と10〜20nmのInZGaN(0≦Z≦0.05)からなるバリア層とを交互に積層して3〜10周期の多層構造とした。N極性方向の良質な結晶を得るために、InGaN井戸層のIn組成比率を50%以下、望ましくは35%以下で構成するのが良く、本実施例では、上記のように18%とした。
6, for example, on the R surface of the sapphire substrate 11, the buffer layer 12 made of undoped GaN is about 1 to 3 μm, the Si-doped
p−GaNコンタクト層18を形成した後、p−GaNコンタクト層18、p−AlGaN電子ブロック層17、MQW活性層16、n−InGaN/GaN超格子層15、n−GaNコンタクト層13の一部を反応性イオンエッチング等によりメサエッチングして除去する。その後、n−GaNコンタクト層13のエッチングされた面に負電極14を蒸着により形成し、p−GaNコンタクト層18の上に正電極19を蒸着により形成する。
After forming the p-
次に、図1(b)に示す構成の製造法を説明する。バルク基板3をサファイア基板とし、この上に、低温バッファ層4を積層する。低温バッファ層4を積層するために、レーザアブレーション法を用い、低温度(600℃以下)で成長させる。このように形成された低温バッファ層4は、成長表面がN極性面となる。レーザアブレーション法は、図7に示すように、チャンバ内圧力が1×10−6Torr以下の真空チャンバ(図示せず)内にバルク基板3とターゲット33とを対向配置し、バルク基板3を加熱源31上に載置して、基板温度を600℃以下に維持し、例えば発振波長が248nmのKrFエキシマレーザからなるレーザ光34を、真空チャンバの石英窓からターゲット33に照射することにより、ターゲット33の材料が昇華(アブレーション)してブルーム8が形成され、昇華した原子がバルク基板3の表面に付着し、GaN単結晶の緩衝層となる低温バッファ層4を成長することができる。
Next, the manufacturing method of the structure shown in FIG.1 (b) is demonstrated. The
ターゲット33としては、たとえばGaN、AlN、AlGaN系化合物、InGaN系化合物などの焼結体を用いることができ、一般的には、AlxGayIn1−x−yN(0≦x≦1、0≦y≦1、0≦x+y≦1)の組成で、この低温バッファ層4上に成長する窒化物半導体結晶層の組成に応じて定めることができる。この場合、Inは入りにくい物質であるため、組成が変動しやすいことに注意する必要がある。また、GaN層の単結晶薄膜を形成する場合には、アンモニアまたは窒素プラズマのガス雰囲気で昇華させることによってもGaN単結晶の緩衝層を成長することができる。 As the target 33, for example, a sintered body such as GaN, AlN, AlGaN-based compound, InGaN-based compound, or the like can be used. In general, Al x Ga y In 1-xy N (0 ≦ x ≦ 1) , 0 ≦ y ≦ 1, 0 ≦ x + y ≦ 1), and can be determined according to the composition of the nitride semiconductor crystal layer grown on the low-temperature buffer layer 4. In this case, since In is a substance that is difficult to enter, it should be noted that the composition tends to fluctuate. When a single crystal thin film of a GaN layer is formed, the buffer layer of GaN single crystal can be grown also by sublimation in a gas atmosphere of ammonia or nitrogen plasma.
まず、バルク基板3としてのサファイア基板をロードロック室に入れ、まず、400℃程度の温度で5〜10分程度加熱し、余分な水分などを飛ばす。そして、チャンバ内に基板3を搬送し、基板温度を600℃以下に設定する。KrFエキシマレーザ光34をターゲット33に照射することにより、例えばターゲット33のGaNが昇華し、サファイア基板の表面に体積して低温バッファ層4を形成することができる。成長時間を長くすれば、所望の厚さだけ低温バッファ層4を成長することができる。
First, a sapphire substrate as the
低温バッファ層4は、成長表面がN極性面となっているので、その後、MOCVD(有機金属気相成長法)等で窒化ガリウム半導体結晶2を成膜すれば、これらの結晶も成長表面がN極性面となって形成される。窒化ガリウム半導体結晶2の構造については、図4で説明したのと同じ構造とすることができる。図4の基板11がバルク基板3に相当し、低温バッファ層4がバッファ層12に相当する。
Since the growth surface of the low-temperature buffer layer 4 is an N-polar surface, if the gallium
ところで、自発分極と界面応力に起因するピエゾ分極による電界Eの発生は、AlGaN/GaNの界面だけではなく、AlGaNと他のGaN系半導体層との界面でも見られる。特に、AlGaN/InGaNの界面、AlXGaN/AlYGaN(X>Y)の界面において、同様の電界が発生する。 By the way, the generation of the electric field E due to piezo polarization caused by spontaneous polarization and interface stress is observed not only at the AlGaN / GaN interface but also at the interface between AlGaN and other GaN-based semiconductor layers. In particular, a similar electric field is generated at the AlGaN / InGaN interface and the Al X GaN / Al Y GaN (X> Y) interface.
例えば、サファイア基板1上に窒化ガリウム半導体結晶2を成長表面がN極性になるように成長させた窒化ガリウム半導体発光素子おけるLDの一例を図8に示す。製造方法は、上述したMBE法(分子線エピタキシー法)又はレーザアブレーション法を用いる。サファイア基板41のR面上に、アンドープGaNからなるバッファ層42を1〜3μm程度、SiドープのAlGaN/GaN超格子層からなるn型クラッド層44を1〜5μm程度、SiドープのInGaN/GaNからなるn型超格子層45、MQW活性層46、MgドープのAlGaNからなるp型電子ブロック層47、MgドープのAlGaN/GaN超格子層からなるp型クラッド層48を0.2〜1μm程度順次積層する。MQW活性層46は、1〜3nmのIn0.17Ga0.83Nからなる井戸層と10〜20nmのInXGaN(0≦X≦0.05)からなるバリア層とを交互に積層して3〜10周期の多層構造とした。
For example, FIG. 8 shows an example of an LD in a gallium nitride semiconductor light emitting device in which a gallium
p型クラッド層48をエッチングによりパターニングしてリッジ部を形成した後、リッジ部側面からp型クラッド層48の平坦部までを絶縁層49で覆い、p型クラッド層48のリッジ部上にはMgドープのGaNからなるp型コンタクト層50を積層する。 After the p-type cladding layer 48 is patterned by etching to form a ridge portion, the insulating layer 49 covers the side surface of the ridge portion to the flat portion of the p-type cladding layer 48, and an Mg layer is formed on the ridge portion of the p-type cladding layer 48. A p-type contact layer 50 made of doped GaN is stacked.
p型コンタクト層50を形成した後、p型クラッド層48、p型電子ブロック層47、MQW活性層46、n型超格子層45、n型クラッド層44、バッファ層42の一部を反応性イオンエッチング等によりメサエッチングして除去する。その後、バッファ層42のエッチングされた面にn電極43を蒸着により形成し、p型コンタクト層40の上にp電極51を蒸着により形成する。バッファ層42、n型クラッド層44、n型超格子層45、MQW活性層46、p型電子ブロック層47、p型クラッド層48、p型コンタクト層50は、すべて成長表面がN極性の結晶構造となる。 After the p-type contact layer 50 is formed, the p-type cladding layer 48, the p-type electron blocking layer 47, the MQW active layer 46, the n-type superlattice layer 45, the n-type cladding layer 44, and a part of the buffer layer 42 are made reactive. It is removed by mesa etching by ion etching or the like. Thereafter, an n-electrode 43 is formed on the etched surface of the buffer layer 42 by vapor deposition, and a p-electrode 51 is formed on the p-type contact layer 40 by vapor deposition. The buffer layer 42, the n-type cladding layer 44, the n-type superlattice layer 45, the MQW active layer 46, the p-type electron blocking layer 47, the p-type cladding layer 48, and the p-type contact layer 50 are all crystals having an N-polar growth surface. It becomes a structure.
上記のようにMQW活性層46のバリア層をInZGaN(0≦Z≦0.05)とし、Z≠0とすれば、AlGaNからなるp型電子ブロック層47とバリア層との間で、AlGaN/InGaN界面が形成される。また、p型電子ブロック層47とAlGaN/GaN超格子層からなるp型クラッド層48との間で、AlXGaN/AlYGaN(X>Y)の界面が形成される。 As described above, if the barrier layer of the MQW active layer 46 is In Z GaN (0 ≦ Z ≦ 0.05) and Z ≠ 0, the p-type electron blocking layer 47 made of AlGaN and the barrier layer are An AlGaN / InGaN interface is formed. Further, an Al X GaN / Al Y GaN (X> Y) interface is formed between the p-type electron blocking layer 47 and the p-type cladding layer 48 made of an AlGaN / GaN superlattice layer.
図9は、AlGaN/InGaNの界面の状態を価電子帯におけるバンドギャップエネルギーとともに示したものであるが、基板上の窒化ガリウム半導体結晶のエピタキシャル成長方向がGa極性面であると、図9(a)に示すように、AlGaN/InGaNの界面ではInGaN半導体層からAlGaN半導体層の方に向かって、電界Eが発生し、p電極側からの正孔が電気的な反発を受けて発光領域に流れ込みにくくなる。 FIG. 9 shows the state of the AlGaN / InGaN interface together with the band gap energy in the valence band. When the epitaxial growth direction of the gallium nitride semiconductor crystal on the substrate is a Ga polar plane, FIG. As shown in FIG. 2, an electric field E is generated from the InGaN semiconductor layer toward the AlGaN semiconductor layer at the AlGaN / InGaN interface, and holes from the p-electrode side are less likely to flow into the light emitting region due to electrical repulsion. Become.
また、図10は、AlXGaN/AlYGaN(X>Y)の界面の状態を価電子帯におけるバンドギャップエネルギーとともに示したものであるが、図10(a)に示すように、AlXGaN/AlYGaN(X>Y)界面では、AlYGaN半導体層からAlXGaN半導体層の方に向かって電界Eが発生し、p電極側からの正孔が電気的な反発を受けて発光領域に流れ込みにくくなる。 Further, FIG. 10, although the state of the interface of the Al X GaN / Al Y GaN ( X> Y) illustrates with the band gap energy in the valence band, as shown in FIG. 10 (a), Al X At the GaN / Al Y GaN (X> Y) interface, an electric field E is generated from the Al Y GaN semiconductor layer toward the Al X GaN semiconductor layer, and holes from the p-electrode side are electrically repelled. It becomes difficult to flow into the light emitting area.
そこで、上述した方法で、図2、図3のように基板上の窒化ガリウム半導体結晶の半導体層の成長方向をN極性面とすれば、図9(b)に示すように、AlGaN/InGaNの界面では図9(a)の電界Eが反転してAlGaN半導体層からInGaN半導体層からの方に向かって発生し、p電極側からの正孔を発光領域に引き込むことができる。また、図10(b)に示すように、AlXGaN/AlYGaN(X>Y)界面でも、図10(a)の電界Eが反転してAlXGaN半導体層からAlYGaN半導体層(X>Y)に向かって発生し、p電極側からの正孔を発光領域に引き込むことができる。このようにして、キャリア空乏化を防ぎ、駆動電圧を安定させることができる。
Therefore, if the growth direction of the semiconductor layer of the gallium nitride semiconductor crystal on the substrate is an N polarity plane as shown in FIGS. 2 and 3 by the above-described method, as shown in FIG. At the interface, the electric field E in FIG. 9A is reversed and generated from the AlGaN semiconductor layer toward the InGaN semiconductor layer, and holes from the p-electrode side can be drawn into the light emitting region. Further, as shown in FIG. 10 (b), even in Al X GaN / Al Y GaN ( X> Y) interface, Al Y GaN semiconductor layer from Al X GaN semiconductor layer electric field E is inverted shown in FIG. 10 (a) It is generated toward (X> Y), and holes from the p-electrode side can be drawn into the light emitting region. In this way, carrier depletion can be prevented and the drive voltage can be stabilized.
1 サファイア基板
2 窒化ガリウム半導体結晶
3 バルク基板
4 低温バッファ層
1
Claims (3)
前記n型半導体層からAlGaN半導体層までは、成長表面がGaNの窒素極性方向で形成されていることを特徴とする窒化ガリウム半導体発光素子。 A substrate comprising at least an n-type semiconductor layer, a light emitting region, and a p-type semiconductor layer in order, and comprising an AlGaN semiconductor layer formed on the p-type semiconductor layer side and a GaN semiconductor layer located on the n-side from the AlGaN semiconductor layer A gallium nitride semiconductor light emitting device having an interface,
A gallium nitride semiconductor light-emitting device characterized in that the growth surface is formed in the nitrogen polarity direction of GaN from the n-type semiconductor layer to the AlGaN semiconductor layer.
前記n型半導体層からAlGaN半導体層までは、成長表面がGaNの窒素極性方向で形成されていることを特徴とする窒化ガリウム半導体発光素子。 An AlGaN semiconductor layer formed on the p-type semiconductor layer side and an InGaN semiconductor layer located on the n-side of the AlGaN semiconductor layer, comprising at least an n-type semiconductor layer, a light emitting region, and a p-type semiconductor layer on the substrate A gallium nitride semiconductor light emitting device having an interface,
A gallium nitride semiconductor light-emitting device characterized in that the growth surface is formed in the nitrogen polarity direction of GaN from the n-type semiconductor layer to the AlGaN semiconductor layer.
前記n型半導体層からAlXGaN半導体層までは、成長表面がGaNの窒素極性方向で形成されていることを特徴とする窒化ガリウム半導体発光素子。
At least the n-type semiconductor layer on a substrate, the light emitting region comprises a p-type semiconductor layer in this order, located in the n side of the p-type semiconductor layer Al X GaN semiconductor layer formed on the side and the p-type Al X GaN semiconductor layer A gallium nitride semiconductor light emitting device having an interface with an Al Y GaN semiconductor layer (X> Y),
A gallium nitride semiconductor light-emitting device characterized in that a growth surface is formed in the nitrogen polarity direction of GaN from the n-type semiconductor layer to the Al x GaN semiconductor layer.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005346842A JP2007157765A (en) | 2005-11-30 | 2005-11-30 | Gallium nitride semiconductor light emitting element |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005346842A JP2007157765A (en) | 2005-11-30 | 2005-11-30 | Gallium nitride semiconductor light emitting element |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2007157765A true JP2007157765A (en) | 2007-06-21 |
Family
ID=38241792
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005346842A Withdrawn JP2007157765A (en) | 2005-11-30 | 2005-11-30 | Gallium nitride semiconductor light emitting element |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2007157765A (en) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2009048131A1 (en) * | 2007-10-10 | 2009-04-16 | Rohm Co., Ltd. | Nitride semiconductor device |
JP2011501408A (en) * | 2007-10-12 | 2011-01-06 | エイジェンシー フォア サイエンス テクノロジー アンド リサーチ | Fabrication of red and white nitride based LEDs without phosphors |
US8004065B2 (en) | 2007-10-17 | 2011-08-23 | Kabushiki Kaisha Toshiba | Nitride semiconductor and method for manufacturing same |
KR20120005298A (en) * | 2010-07-08 | 2012-01-16 | 엘지이노텍 주식회사 | Light emitting device and fabrication method thereof |
CN102834938A (en) * | 2010-02-26 | 2012-12-19 | 美光科技公司 | Light emitting diodes with n-polarity and associated methods of manufacturing |
CN102834938B (en) * | 2010-02-26 | 2016-12-14 | 美光科技公司 | There is the light emitting diode of N polarity and the manufacture method that is associated |
JP2020074405A (en) * | 2014-05-27 | 2020-05-14 | シランナ・ユー・ブイ・テクノロジーズ・プライベート・リミテッドSilanna Uv Technologies Pte Ltd | Advanced electronic device using semiconductor structure and superlattice |
CN111826618A (en) * | 2015-03-30 | 2020-10-27 | 东曹株式会社 | Gallium nitride sintered body and method for producing same |
US11322643B2 (en) | 2014-05-27 | 2022-05-03 | Silanna UV Technologies Pte Ltd | Optoelectronic device |
CN115863501A (en) * | 2023-02-27 | 2023-03-28 | 江西兆驰半导体有限公司 | Light emitting diode epitaxial wafer and preparation method thereof |
-
2005
- 2005-11-30 JP JP2005346842A patent/JP2007157765A/en not_active Withdrawn
Cited By (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI450414B (en) * | 2007-10-10 | 2014-08-21 | Rohm Co Ltd | Nitride semiconductor device |
WO2009048131A1 (en) * | 2007-10-10 | 2009-04-16 | Rohm Co., Ltd. | Nitride semiconductor device |
JP2011501408A (en) * | 2007-10-12 | 2011-01-06 | エイジェンシー フォア サイエンス テクノロジー アンド リサーチ | Fabrication of red and white nitride based LEDs without phosphors |
KR101404143B1 (en) | 2007-10-12 | 2014-06-05 | 에이전시 포 사이언스, 테크놀로지 앤드 리서치 | Fabrication of phosphor free red and white nitride- based LEDs |
US8004065B2 (en) | 2007-10-17 | 2011-08-23 | Kabushiki Kaisha Toshiba | Nitride semiconductor and method for manufacturing same |
US8193021B2 (en) | 2007-10-17 | 2012-06-05 | Kabushiki Kaisha Toshiba | Nitride semiconductor and method for manufacturing same |
US11049994B2 (en) | 2010-02-26 | 2021-06-29 | Micron Technology, Inc. | Light emitting diodes with n-polarity and associated methods of manufacturing |
US11843072B2 (en) | 2010-02-26 | 2023-12-12 | Micron Technology, Inc. | Light emitting diodes with n-polarity and associated methods of manufacturing |
CN102834938A (en) * | 2010-02-26 | 2012-12-19 | 美光科技公司 | Light emitting diodes with n-polarity and associated methods of manufacturing |
CN102834938B (en) * | 2010-02-26 | 2016-12-14 | 美光科技公司 | There is the light emitting diode of N polarity and the manufacture method that is associated |
US9705028B2 (en) | 2010-02-26 | 2017-07-11 | Micron Technology, Inc. | Light emitting diodes with N-polarity and associated methods of manufacturing |
KR101659738B1 (en) * | 2010-07-08 | 2016-09-26 | 엘지이노텍 주식회사 | Light emitting device fabrication method |
KR20120005298A (en) * | 2010-07-08 | 2012-01-16 | 엘지이노텍 주식회사 | Light emitting device and fabrication method thereof |
JP2020074405A (en) * | 2014-05-27 | 2020-05-14 | シランナ・ユー・ブイ・テクノロジーズ・プライベート・リミテッドSilanna Uv Technologies Pte Ltd | Advanced electronic device using semiconductor structure and superlattice |
JP7022736B2 (en) | 2014-05-27 | 2022-02-18 | シランナ・ユー・ブイ・テクノロジーズ・プライベート・リミテッド | Advanced electronic device using semiconductor structure and superlattice |
US11322643B2 (en) | 2014-05-27 | 2022-05-03 | Silanna UV Technologies Pte Ltd | Optoelectronic device |
US11862750B2 (en) | 2014-05-27 | 2024-01-02 | Silanna UV Technologies Pte Ltd | Optoelectronic device |
CN111826618A (en) * | 2015-03-30 | 2020-10-27 | 东曹株式会社 | Gallium nitride sintered body and method for producing same |
CN115863501A (en) * | 2023-02-27 | 2023-03-28 | 江西兆驰半导体有限公司 | Light emitting diode epitaxial wafer and preparation method thereof |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5113330B2 (en) | Gallium nitride semiconductor light emitting device | |
US8017932B2 (en) | Light-emitting device | |
KR100902109B1 (en) | Gallium nitride compound semiconductor element | |
JP4924185B2 (en) | Nitride semiconductor light emitting device | |
WO2003065526A1 (en) | Quantum well structure and semiconductor element using it and production method of semiconductor element | |
JP2009200337A (en) | Group iii nitride light emitting element, and method of manufacturing group iii nitride-based semiconductor light emitting element | |
JP2008109092A (en) | Semiconductor light emitting element | |
JPWO2005034301A1 (en) | Nitride semiconductor device and manufacturing method thereof | |
JP2008288397A (en) | Semiconductor light-emitting apparatus | |
WO2015146069A1 (en) | Light emitting diode element | |
JP2008091470A (en) | Method for forming film of group iii nitride compound semiconductor laminated structure | |
JP2000332362A (en) | Semiconductor device and semiconductor light emitting element | |
JP2008118049A (en) | GaN-BASED SEMICONDUCTOR LIGHT EMITTING DEVICE | |
JP2007157765A (en) | Gallium nitride semiconductor light emitting element | |
JP4212105B2 (en) | Zinc oxide compound semiconductor device | |
JP2008277867A (en) | Manufacturing method of semiconductor light emitting element | |
JP2008066550A (en) | Semiconductor light emitting device and manufacturing method of semiconductor light emitting device | |
JP2007329418A (en) | Nitride semiconductor light emitting element | |
JP2005056973A (en) | Semiconductor light emitting device and epitaxial wafer therefor for manufacturing the same | |
JP2008118048A (en) | GaN-BASED SEMICONDUCTOR LIGHT EMITTING DEVICE | |
JP2010062460A (en) | Nitride semiconductor light emitting element | |
WO2008056632A1 (en) | GaN SEMICONDUCTOR LIGHT EMITTING ELEMENT | |
JP2007123938A (en) | Zinc oxide based compound semiconductor device | |
JP2009212343A (en) | Nitride semiconductor element, and method of manufacturing the same | |
JP2022150772A (en) | laser diode |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Withdrawal of application because of no request for examination |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20090203 |