JP2006178235A - 薄膜トランジスタアレイ基板及び液晶表示装置 - Google Patents
薄膜トランジスタアレイ基板及び液晶表示装置 Download PDFInfo
- Publication number
- JP2006178235A JP2006178235A JP2004372232A JP2004372232A JP2006178235A JP 2006178235 A JP2006178235 A JP 2006178235A JP 2004372232 A JP2004372232 A JP 2004372232A JP 2004372232 A JP2004372232 A JP 2004372232A JP 2006178235 A JP2006178235 A JP 2006178235A
- Authority
- JP
- Japan
- Prior art keywords
- thin film
- array substrate
- film transistor
- lower electrode
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136209—Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136213—Storage capacitors associated with the pixel electrode
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Power Engineering (AREA)
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
【解決手段】 画素TFTの下方に、画素毎に行方向15及び列方向16に配置され対応する画素TFTのドレイン領域7bに接続されている複数個の下部電極2を備えた補助容量24が設けられているTFTアレイ基板において、行方向15に隣接する下部電極2間に形成される分離領域3aと、これらの下部電極2に対応する2つの画素TFTのチャネル領域7cとの距離L1及びL2を略等しくすると共に、列方向16に隣接する下部電極2間に形成される分離領域3bと、これらの下部電極2に対応する2つの画素TFTのチャネル領域7cとの距離L3及びL4を略等しくする。更に、分離領域3a及び3bの上方に上部電極5を配置する。
【選択図】 図2
Description
2、32、102;下部電極
3a、3b、33a、33b;分離領域
4、104、134;誘電体膜
5、35、105、135;上部電極
6、10、12、106、110、112;層間絶縁膜
7、107;半導体膜
7a;ソース領域
7b;ドレイン領域
7c;チャネル領域
8、108;ゲート絶縁膜
9、109;ゲート線
11、111;データ線
13;画素電極
15;行方向
16;列方向
20;画素領域
21〜23、41、121、122、123、141;コンタクト孔
24、34、124、144;補助容量
25;開口部
30、50、100、130;TFTアレイ基板
31、131;画素TFT
60;対向基板
61;ブラックマトリクス
101;透明基板
126、146;接続電極
L1〜L8;距離
R1〜R5;光
Claims (14)
- 光透過性基板と、前記光透過性基板上に画素毎に形成された補助容量と、その補助容量の上方に画素毎に形成された薄膜トランジスタと、を有し、前記補助容量は、行方向及び列方向に画素毎に配置された複数個の下部電極と、前記下部電極を覆うように形成された誘電体膜と、前記誘電体膜上に形成され少なくとも一部が前記下部電極の上方の領域に配置されている上部電極とを有し、前記下部電極は前記薄膜トランジスタに接続されており、行方向及び列方向の少なくとも一方向に隣接する前記下部電極間の分離領域は、それらの下部電極に対応する2つの薄膜トランジスタからの距離が等しいことを特徴とする薄膜トランジスタアレイ基板。
- 前記分離領域の上方には前記上部電極が設けられていることを特徴とする請求項1に記載の薄膜トランジスタアレイ基板。
- 光透過性基板と、前記光透過性基板上に画素毎に形成された補助容量と、その補助容量の上方に画素毎に形成された薄膜トランジスタと、を有し、前記補助容量は、下部電極と、前記下部電極を覆うように形成された誘電体膜と、前記誘電体膜上における前記下部電極の上方の領域に形成され行方向及び列方向に画素毎に配置された複数個の上部電極とを有し、前記上部電極は前記薄膜トランジスタに接続されており、行方向及び列方向の少なくとも一方向に隣接する前記上部電極間の分離領域は、それらの上部電極に対応する2つの薄膜トランジスタからの距離が等しいことを特徴とする薄膜トランジスタアレイ基板。
- 前記分離領域の下方には前記下部電極が設けられていることを特徴とする請求項3に記載の薄膜トランジスタアレイ基板。
- 光透過性基板と、前記光透過性基板上に画素毎に形成された補助容量と、その補助容量の上方に画素毎に形成された薄膜トランジスタと、を有し、前記補助容量は、行方向及び列方向に画素毎に配置された複数個の下部電極と、前記下部電極を覆うように形成された誘電体膜と、前記誘電体膜上に形成され少なくとも一部が前記下部電極の上方の領域に配置されている上部電極とを有し、前記下部電極は前記薄膜トランジスタに接続されており、前記分離領域の上方には前記上部電極が設けられていることを特徴とする薄膜トランジスタアレイ基板。
- 光透過性基板と、前記光透過性基板上に画素毎に形成された補助容量と、その補助容量の上方に画素毎に形成された薄膜トランジスタと、を有し、前記補助容量は、下部電極と、前記下部電極を覆うように形成された誘電体膜と、前記誘電体膜上における前記下部電極の上方の領域に形成され行方向及び列方向に画素毎に配置された複数個の上部電極とを有し、前記上部電極は前記薄膜トランジスタに接続されており、前記分離領域の下方には前記下部電極が設けられていることを特徴とする薄膜トランジスタアレイ基板。
- 行方向及び列方向の少なくとも一方向に隣接する前記下部電極間の距離は、1乃至10μmであることを特徴とする請求項1、2及び5のいずれか1項に記載の薄膜トランジスタアレイ基板。
- 行方向及び列方向の少なくとも一方向に隣接する前記上部電極間の距離は、1乃至10μmであることを特徴とする請求項3、4及び6のいずれか1項に記載の薄膜トランジスタアレイ基板。
- 前記下部電極は、遮光性がある材料により形成されることを特徴とする請求項1乃至8のいずれか1項に記載の薄膜トランジスタアレイ基板。
- 前記上部電極は、遮光性がある材料により形成されることを特徴とする請求項1、2、5及び7のいずれか1項に記載の薄膜トランジスタアレイ基板。
- 前記上部電極は、光吸収性がある材料により形成されていることを特徴とする請求項1乃至9のいずれか1項に記載の薄膜トランジスタアレイ基板。
- 前記上部電極は、遮光性がある材料からなる膜と光吸収性がある材料からなる膜との積層膜であることを特徴とする請求項1乃至9のいずれか1項に記載の薄膜トランジスタアレイ基板。
- 前記光吸収性がある材料は、シリコン又はシリコンを含む材料であることを特徴とする請求項11又は12に記載の薄膜トランジスタアレイ基板。
- 請求項1乃至13のいずれか1項に記載の薄膜トランジスタアレイ基板と、前記薄膜トランジスタアレイ基板と対向するように配置された対向基板と、前記薄膜トランジスタアレイ基板と前記対向基板との間に封入された液晶層と、を有することを特徴とする液晶表示装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004372232A JP2006178235A (ja) | 2004-12-22 | 2004-12-22 | 薄膜トランジスタアレイ基板及び液晶表示装置 |
US11/313,955 US7388625B2 (en) | 2004-12-22 | 2005-12-22 | Thin-film transistor array substrate and liquid crystal display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004372232A JP2006178235A (ja) | 2004-12-22 | 2004-12-22 | 薄膜トランジスタアレイ基板及び液晶表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2006178235A true JP2006178235A (ja) | 2006-07-06 |
Family
ID=36595190
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004372232A Pending JP2006178235A (ja) | 2004-12-22 | 2004-12-22 | 薄膜トランジスタアレイ基板及び液晶表示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7388625B2 (ja) |
JP (1) | JP2006178235A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10088727B2 (en) | 2015-10-29 | 2018-10-02 | Seiko Epson Corporation | Liquid crystal device and electronic apparatus |
CN110494798A (zh) * | 2017-03-31 | 2019-11-22 | 夏普株式会社 | 有源矩阵基板、液晶显示装置 |
US11081588B2 (en) | 2018-09-03 | 2021-08-03 | Seiko Epson Corporation | Electro-optical device and electronic apparatus |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200910600A (en) * | 2007-08-24 | 2009-03-01 | Au Optronics Corp | TFT array substrate |
CN106098708B (zh) * | 2014-06-05 | 2019-02-05 | 厦门天马微电子有限公司 | 一种薄膜晶体管阵列基板、显示面板和显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1184422A (ja) * | 1997-09-11 | 1999-03-26 | Seiko Epson Corp | 液晶表示パネル |
JP2001066638A (ja) * | 1999-08-30 | 2001-03-16 | Sony Corp | 液晶表示装置およびその製造方法 |
WO2001082273A1 (fr) * | 2000-04-21 | 2001-11-01 | Seiko Epson Corporation | Dispositif electro-optique |
JP2003035911A (ja) * | 2001-07-23 | 2003-02-07 | Nec Corp | 液晶表示装置 |
JP2004170916A (ja) * | 2002-10-31 | 2004-06-17 | Seiko Epson Corp | 電気光学装置及び電子機器 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2620240B2 (ja) * | 1987-06-10 | 1997-06-11 | 株式会社日立製作所 | 液晶表示装置 |
JP3418653B2 (ja) * | 1995-09-28 | 2003-06-23 | シャープ株式会社 | アクティブマトリクス型液晶表示装置 |
KR100697903B1 (ko) * | 1997-04-11 | 2007-03-20 | 가부시키가이샤 히타치세이사쿠쇼 | 액정표시장치 |
JP2001272697A (ja) * | 2000-03-23 | 2001-10-05 | Hitachi Ltd | 液晶表示装置 |
US6590387B2 (en) | 2000-12-01 | 2003-07-08 | Ford Global Technologies L.L.C. | Position sensor |
JP2003066487A (ja) | 2001-08-29 | 2003-03-05 | Sony Corp | 液晶表示装置およびその製造方法 |
JP2004151546A (ja) | 2002-10-31 | 2004-05-27 | Sharp Corp | アクティブマトリクス基板および表示装置 |
JP4423659B2 (ja) * | 2003-01-31 | 2010-03-03 | 日本電気株式会社 | 薄膜トランジスタ、tft基板、及び、液晶表示装置 |
JP2004271903A (ja) | 2003-03-07 | 2004-09-30 | Sharp Corp | 薄膜トランジスタ基板およびその製造方法並びに液晶表示装置 |
-
2004
- 2004-12-22 JP JP2004372232A patent/JP2006178235A/ja active Pending
-
2005
- 2005-12-22 US US11/313,955 patent/US7388625B2/en not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1184422A (ja) * | 1997-09-11 | 1999-03-26 | Seiko Epson Corp | 液晶表示パネル |
JP2001066638A (ja) * | 1999-08-30 | 2001-03-16 | Sony Corp | 液晶表示装置およびその製造方法 |
WO2001082273A1 (fr) * | 2000-04-21 | 2001-11-01 | Seiko Epson Corporation | Dispositif electro-optique |
JP2003035911A (ja) * | 2001-07-23 | 2003-02-07 | Nec Corp | 液晶表示装置 |
JP2004170916A (ja) * | 2002-10-31 | 2004-06-17 | Seiko Epson Corp | 電気光学装置及び電子機器 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10088727B2 (en) | 2015-10-29 | 2018-10-02 | Seiko Epson Corporation | Liquid crystal device and electronic apparatus |
CN110494798A (zh) * | 2017-03-31 | 2019-11-22 | 夏普株式会社 | 有源矩阵基板、液晶显示装置 |
CN110494798B (zh) * | 2017-03-31 | 2022-03-08 | 夏普株式会社 | 有源矩阵基板、液晶显示装置 |
US11081588B2 (en) | 2018-09-03 | 2021-08-03 | Seiko Epson Corporation | Electro-optical device and electronic apparatus |
Also Published As
Publication number | Publication date |
---|---|
US7388625B2 (en) | 2008-06-17 |
US20060132667A1 (en) | 2006-06-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4179393B2 (ja) | 表示装置及びその製造方法 | |
JP5796760B2 (ja) | トランジスタ回路 | |
US9640559B2 (en) | Low temperature poly-silicon array substrate and forming method thereof | |
TWI482134B (zh) | Display device and display device | |
JP5143514B2 (ja) | 表示装置及び表示装置の製造方法 | |
US8309960B2 (en) | Display device | |
CN101009333B (zh) | 半导体装置 | |
US20160181291A1 (en) | Semiconductor device, display device, and method for manufacturing semiconductor device | |
US11385732B2 (en) | Array substrate, manufacturing method thereof, touch display panel and touch display device | |
US7459725B2 (en) | Thin film transistor array substrate and fabrication method thereof | |
JP2010039413A (ja) | 表示装置及びその製造方法 | |
JP3669082B2 (ja) | 液晶表示素子用薄膜トランジスタアレイ | |
JP4645022B2 (ja) | 薄膜トランジスタアレイ基板及びアクティブマトリクス型液晶表示装置 | |
KR101338106B1 (ko) | 액정표시장치 및 그 제조방법 | |
JP4367161B2 (ja) | アクティブマトリクス型液晶表示装置及びその製造方法 | |
JP2004325627A (ja) | アクティブマトリクス基板および表示装置 | |
JP2006178235A (ja) | 薄膜トランジスタアレイ基板及び液晶表示装置 | |
KR101338107B1 (ko) | 액정표시장치의 제조방법 | |
JP2004271903A (ja) | 薄膜トランジスタ基板およびその製造方法並びに液晶表示装置 | |
KR101338108B1 (ko) | 액정표시장치의 제조방법 | |
JP3969439B2 (ja) | 電気光学装置 | |
US20230296949A1 (en) | Method of manufacturing electro-optical device | |
US8841677B2 (en) | Thin film transistor array panel and manufacturing method thereof | |
JP4007412B2 (ja) | 薄膜半導体装置及び液晶表示装置とこれらの製造方法 | |
JP2015181194A (ja) | トランジスタ回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20070115 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071112 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20080620 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100810 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100817 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20101214 |