[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2005086131A - Method for manufacturing ceramic electronic component - Google Patents

Method for manufacturing ceramic electronic component Download PDF

Info

Publication number
JP2005086131A
JP2005086131A JP2003319403A JP2003319403A JP2005086131A JP 2005086131 A JP2005086131 A JP 2005086131A JP 2003319403 A JP2003319403 A JP 2003319403A JP 2003319403 A JP2003319403 A JP 2003319403A JP 2005086131 A JP2005086131 A JP 2005086131A
Authority
JP
Japan
Prior art keywords
holes
ceramic electronic
mother substrate
electronic component
break
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003319403A
Other languages
Japanese (ja)
Inventor
Naoto Tanaka
尚登 田中
Yoshinori Yamada
義則 山田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Priority to JP2003319403A priority Critical patent/JP2005086131A/en
Publication of JP2005086131A publication Critical patent/JP2005086131A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Structure Of Printed Boards (AREA)
  • Ceramic Capacitors (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To prevent a mother board with which a plurality of ceramic electronic components can be extracted, from being unexpectedly broken in handling, and to make smooth partition possible when parting the mother board along with a break groove in order to extract the plurality of ceramic electronic components. <P>SOLUTION: A break groove 7 is constituted by arraying a plurality of holes 10, 11, and the comparatively shallow first holes 10 and the comparatively deep second holes 11 are alternately arrayed with a rule such as alternately one by one. With respect to the holes 10, 11, neighboring holes contact with each other. <P>COPYRIGHT: (C)2005,JPO&NCIPI

Description

この発明は、セラミック電子部品の製造方法に関するもので、特に、マザー基板を分割することによって複数のセラミック電子部品を取り出す工程を備える、セラミック電子部品の製造方法に関するものである。   The present invention relates to a method for manufacturing a ceramic electronic component, and more particularly to a method for manufacturing a ceramic electronic component comprising a step of taking out a plurality of ceramic electronic components by dividing a mother substrate.

たとえばセラミック基板のようなセラミック電子部品を能率的に製造するため、所定の分割線に沿って分割することによって複数のセラミック電子部品を取り出すことができるマザー基板を用意し、このマザー基板の一方主面側であって上記分割線に沿う位置に、ブレーク用溝を形成し、マザー基板をブレーク用溝に沿って分割することによって、複数のセラミック電子部品を取り出すことが行なわれている。   For example, in order to efficiently manufacture a ceramic electronic component such as a ceramic substrate, a mother substrate is prepared in which a plurality of ceramic electronic components can be taken out by dividing along a predetermined dividing line. A plurality of ceramic electronic components are taken out by forming a break groove at a position along the dividing line on the surface side and dividing the mother substrate along the break groove.

上述のブレーク用溝を形成するため、たとえば、レーザ光の照射によるレーザスクライブ加工が適用されている(たとえば、特許文献1の「従来の技術」参照)。   In order to form the above-mentioned break groove, for example, laser scribing by laser light irradiation is applied (see, for example, “Prior Art” in Patent Document 1).

上述したように、レーザスクライブ加工によってブレーク用溝を形成する場合、通常、連続したブレーク用溝が形成されるが、このような連続したブレーク用溝が形成される場合、マザー基板を取り扱う際に、ブレーク用溝に沿って不用意に割れてしまうという不都合が生じることがある。   As described above, when a break groove is formed by laser scribing, a continuous break groove is usually formed. When such a continuous break groove is formed, when handling a mother substrate, Inconveniences such as inadvertent cracking along the break groove may occur.

特に、マザー基板において、ブレーク用溝が形成された主面と対向する主面側であって分割線に沿う位置に、ダイシングによってダイシング溝が形成されている場合(たとえば、特許文献2参照)、上述のような不用意な割れが生じやすい。   In particular, in the mother substrate, when a dicing groove is formed by dicing at a position along the dividing line on the main surface side facing the main surface on which the break groove is formed (for example, see Patent Document 2). Such inadvertent cracks are likely to occur.

この不都合を回避するため、ブレーク用溝を断続的に形成することも行なわれている(たとえば、特許文献1の「発明が解決しようとする課題」参照)。   In order to avoid this inconvenience, break grooves are also formed intermittently (see, for example, “Problems to be Solved by the Invention” in Patent Document 1).

しかしながら、ブレーク用溝を断続的に形成した場合、マザー基板を分割することによって得られたセラミック基板のようなセラミック電子部品の端面に凹凸部が形成され、分割線が交差する部分において、この凹凸部が特に大きくなるという問題に遭遇する。   However, when the break grooves are intermittently formed, uneven portions are formed on the end surface of a ceramic electronic component such as a ceramic substrate obtained by dividing the mother substrate, and the uneven portions are formed at the portions where the dividing lines intersect. We encounter the problem that the part becomes particularly large.

そこで、この問題を解決するため、分割線が交差する部分の近傍では、ブレーク用溝を連続した状態で形成し、交差部分から離れた位置では、ブレーク用溝を断続的に形成することが提案されている(たとえば、特許文献1の「特許請求の範囲」および「課題を解決するための手段」参照)。
特開平6−87085号公報 特開平6−96992号公報
Therefore, in order to solve this problem, it is proposed that the break groove is formed continuously in the vicinity of the part where the dividing line intersects, and the break groove is intermittently formed at a position away from the intersect part. (See, for example, “Claims” and “Means for Solving the Problems” of Patent Document 1).
JP-A-6-87085 JP-A-6-96992

上述のように、特許文献1に開示された発明では、1本の分割線に沿って見たとき、ブレーク用溝には、連続する部分と断続する部分とが存在している。   As described above, in the invention disclosed in Patent Document 1, when viewed along one dividing line, the break groove includes a continuous portion and an intermittent portion.

しかしながら、上述のような態様のブレーク用溝に沿って分割しようとすると、ブレーク用溝の断続した部分において、ブレーク方向が分割線から外れやすく、ブレーク不良が生じやすい。特に、ブレークによる亀裂が進行するとき、ブレーク用溝における連続した部分から断続した部分へと切り替わる箇所において、ブレーク方向が分割線から外れやすい。   However, if an attempt is made to divide along the break groove in the above-described manner, the break direction tends to deviate from the dividing line in the intermittent portion of the break groove, and a break defect is likely to occur. In particular, when a crack due to a break progresses, the break direction tends to deviate from the dividing line at a location where the break groove switches from a continuous portion to an intermittent portion.

また、いずれにしても、ブレーク用溝が連続する部分では強度が低いため、マザー基板の取り扱い中において、ブレーク用溝の連続した部分にクラックが発生しやすく、これがブレーク不良をもたらすことを完全には防止しきれない。   In any case, since the strength is low in the portion where the break groove is continuous, cracks are likely to occur in the continuous portion of the break groove during the handling of the mother substrate, which completely causes the break failure. Cannot be prevented.

そこで、この発明の目的は、上述のような問題を解決し得る、セラミック電子部品の製造方法を提供しようとすることである。   Therefore, an object of the present invention is to provide a method for manufacturing a ceramic electronic component that can solve the above-described problems.

この発明は、所定の分割線に沿って分割することによって複数のセラミック電子部品を取り出すことができるマザー基板を用意する工程と、レーザ光を照射することによって、マザー基板の第1の主面側であって分割線に沿う位置に、ブレーク用溝を形成する工程と、マザー基板をブレーク用溝に沿って分割することによって、複数のセラミック電子部品を取り出す工程とを備える、セラミック電子部品の製造方法に向けられるものであって、上述したような技術的課題を解決するため、次のような構成を備えることを特徴としている。   The present invention provides a step of preparing a mother substrate from which a plurality of ceramic electronic components can be taken out by dividing along a predetermined dividing line, and a first main surface side of the mother substrate by irradiating laser light A method of manufacturing a ceramic electronic component comprising: a step of forming a break groove at a position along the dividing line; and a step of taking out a plurality of ceramic electronic components by dividing the mother substrate along the break groove. The present invention is directed to a method, and is characterized by having the following configuration in order to solve the technical problems as described above.

すなわち、この発明では、上述のブレーク用溝を形成する工程において形成されるブレーク用溝は、複数の穴の配列によって構成され、これら穴は、複数の比較的浅い第1の穴と複数の比較的深い第2の穴とを備え、これら第1および第2の穴は、規則性をもって交互に配置されていることを特徴としている。   That is, according to the present invention, the break groove formed in the step of forming the break groove described above is constituted by an array of a plurality of holes, and these holes are compared with the plurality of relatively shallow first holes. And the second holes are characterized in that the first and second holes are alternately arranged with regularity.

この発明に係るセラミック電子部品の製造方法は、多層セラミック基板を製造する際に特に有利に適用される。この場合、マザー基板は、積層された複数のセラミック層を備える多層構造を有している。   The method of manufacturing a ceramic electronic component according to the present invention is particularly advantageously applied when manufacturing a multilayer ceramic substrate. In this case, the mother substrate has a multilayer structure including a plurality of laminated ceramic layers.

上述の好ましい実施態様において、マザー基板が、第1の主面と対向する第2の主面側であって分割線に沿う位置に、ダイシングによって形成されたダイシング溝を形成しているとき、この発明はさらに有利に適用される。   In the above-described preferred embodiment, when the mother substrate forms a dicing groove formed by dicing at a position along the dividing line on the second main surface side facing the first main surface. The invention is further advantageously applied.

マザー基板の、第2の穴が位置する部分に残された厚みは、第1の穴が位置する部分に残された厚みの1/2〜3/4であることが好ましい。   The thickness of the mother substrate left in the portion where the second hole is located is preferably 1/2 to 3/4 of the thickness left in the portion where the first hole is located.

ブレーク用溝を構成する複数の穴は、隣り合うものが互いに一部重なるように形成されても、隣り合うものが所定の間隔を隔てて形成されてもよいが、好ましくは、隣り合うものが互いに接するように形成される。   The plurality of holes constituting the break groove may be formed so that adjacent ones partially overlap each other, or adjacent ones may be formed at a predetermined interval, but preferably adjacent ones are formed. It forms so that it may mutually contact.

ブレーク用溝を形成する工程は、好ましくは、ガルバノミラー式レーザを用いて実施される。   The step of forming the break groove is preferably performed using a galvanomirror laser.

この発明によれば、ブレーク用溝が、規則性をもって交互に配列されている複数の比較的浅い第1の穴と複数の比較的深い第2の穴とによって与えられるので、マザー基板において、第1の穴が位置する部分に残された厚みが比較的厚くなり、機械的強度を向上させるように作用する。他方、マザー基板において、第2の穴が位置する部分に残された厚みは比較的薄くなり、ブレークによる亀裂を容易に生じさせるように作用する。   According to the present invention, the break grooves are provided by the plurality of relatively shallow first holes and the plurality of relatively deep second holes that are alternately arranged with regularity. The thickness left in the portion where one hole is located becomes relatively thick, which acts to improve the mechanical strength. On the other hand, in the mother substrate, the thickness left in the portion where the second hole is located is relatively thin, and acts to easily cause a crack due to a break.

したがって、第1の穴が位置する部分に残された厚みによって、マザー基板の取り扱い中において不用意に割れることが効果的に防止され、他方、第2の穴が位置する部分に残された厚みによって、ブレークによる亀裂が所定の分割線に沿って円滑に進むようにすることができる。   Therefore, the thickness left in the portion where the first hole is located effectively prevents inadvertent cracking during handling of the mother board, while the thickness left in the portion where the second hole is located. Thus, a crack caused by a break can be smoothly advanced along a predetermined dividing line.

上述のように、ブレークによる亀裂が所定の分割線に沿って進行することにより、マザー基板から取り出された複数のセラミック電子部品の端縁の位置精度を高めることができる。したがって、製造しようとするセラミック電子部品が特に多層セラミック基板であるとき、高い歩留まりをもって、このような多層セラミック基板を製造することができる。   As described above, cracks due to breakage progress along a predetermined dividing line, so that the positional accuracy of the edges of the plurality of ceramic electronic components taken out from the mother substrate can be improved. Therefore, when the ceramic electronic component to be manufactured is a multilayer ceramic substrate, such a multilayer ceramic substrate can be manufactured with a high yield.

すなわち、多層セラミック基板を製造しようとする場合、マザー基板は、積層された複数のセラミック層を備える多層構造を有していて、この多層構造の内部には配線導体が形成されているので、ブレーク不良が生じた場合、配線導体を不所望にも露出させることがあるが、この発明によれば、このような配線導体の不所望な露出を生じさせることなく、高い歩留まりをもって、多層セラミック基板を製造することができる。   That is, when manufacturing a multilayer ceramic substrate, the mother substrate has a multilayer structure including a plurality of laminated ceramic layers, and a wiring conductor is formed inside the multilayer structure. When a defect occurs, the wiring conductor may be undesirably exposed. However, according to the present invention, the multilayer ceramic substrate can be manufactured with high yield without causing such unwanted exposure of the wiring conductor. Can be manufactured.

上述のような多層セラミック基板を得るためのマザー基板が、ブレーク用溝を形成している第1の主面と対向する第2の主面側であって分割線に沿う位置に、ダイシングによるダイシング溝を形成している場合には、マザー基板の取り扱い中において、分割線に沿って、不用意に割れてしまうという不都合が生じやすい。したがって、このような場合には、上述のように不用意な割れを生じにくくすることができるこの発明の効果がより顕著に発揮されることになる。   Dicing by dicing is performed on the mother substrate for obtaining the multilayer ceramic substrate as described above on the second main surface side facing the first main surface forming the break groove and along the dividing line. In the case where the groove is formed, inconvenience of being carelessly broken along the dividing line is likely to occur during handling of the mother substrate. Therefore, in such a case, the effect of the present invention that can make it difficult to cause inadvertent cracking as described above is more significantly exhibited.

この発明において、マザー基板の、第2の穴が位置する部分に残された厚みが、第1の穴が位置する部分に残された厚みの1/2〜3/4であるとき、上述したようなこの発明による効果がより確実に発揮されることができる。   In the present invention, when the thickness of the mother substrate left in the portion where the second hole is located is 1/2 to 3/4 of the thickness left in the portion where the first hole is located, The effect by this invention can be exhibited more reliably.

この発明において、ブレーク用溝を構成する複数の穴が、隣り合うものの間で互いに接するように形成されると、所定の分割線に沿ったブレーク用溝でのブレークをより円滑に進行させることができる。また、比較的浅い第1の穴と比較的深い第2の穴とをそれぞれ所望の形態で形成することが、隣り合うものが互いに一部重なるように形成される場合に比べて容易になる。   In this invention, when the plurality of holes constituting the break groove are formed so as to contact each other between adjacent ones, the break in the break groove along the predetermined dividing line can be more smoothly advanced. it can. In addition, it is easier to form the relatively shallow first hole and the relatively deep second hole in a desired form as compared with the case where adjacent ones are formed so as to partially overlap each other.

この発明において、ブレーク用溝を形成する工程が、ガルバノミラー式レーザを用いて実施されると、たとえばXYテーブル移動式のレーザを用いる場合に比べて、穴をより正確な位置に形成することができる。また、レーザ光のエネルギーやショット数を変えることにより、これによって形成される穴の深さを容易に制御することができるので、比較的浅い第1の穴と比較的深い第2の穴とを区別しながら容易かつ能率的に形成することができる。   In the present invention, when the step of forming the break groove is performed using a galvanomirror laser, the hole can be formed at a more accurate position than when, for example, an XY table moving laser is used. it can. Further, by changing the energy of the laser beam and the number of shots, the depth of the hole formed thereby can be easily controlled, so that the relatively shallow first hole and the relatively deep second hole can be formed. It can be formed easily and efficiently while distinguishing.

図1ないし図4は、この発明の一実施形態によるセラミック電子部品の製造方法を説明するためのものである。この実施形態では、セラミック電子部品として、多層セラミック基板が製造される。図1および図2には、マザー基板1の一部が断面図および平面図でそれぞれ示されている。なお、図2は、図1より拡大した状態でマザー基板1を示している。   1 to 4 are for explaining a method of manufacturing a ceramic electronic component according to an embodiment of the present invention. In this embodiment, a multilayer ceramic substrate is manufactured as a ceramic electronic component. 1 and 2 show a part of the mother board 1 in a sectional view and a plan view, respectively. 2 shows the mother substrate 1 in an enlarged state from FIG.

マザー基板1は、後で説明するブレーク用溝の形成態様の点を除いて、前述の特許文献2に記載された「マザー積層体」と実質的に同様の構成を有している。マザー基板1は、所定の分割線2および3に沿って分割することによって複数の多層セラミック基板(図1において、分割線2より左側の部分に相当する。)を取り出すことができるものである。マザー基板1は、互いに対向する第1および第2の主面5および6を有している。また、マザー基板1は、図示しないが、積層された複数のセラミック層を備える多層構造を有していて、多層構造の内部には、配線導体が設けられている。   The mother substrate 1 has substantially the same configuration as the “mother laminate” described in Patent Document 2 described above, except for the aspect of forming a break groove, which will be described later. The mother substrate 1 can take out a plurality of multilayer ceramic substrates (corresponding to a portion on the left side of the dividing line 2 in FIG. 1) by dividing it along predetermined dividing lines 2 and 3. The mother substrate 1 has first and second main surfaces 5 and 6 that face each other. Although not shown, the mother substrate 1 has a multilayer structure including a plurality of laminated ceramic layers, and a wiring conductor is provided inside the multilayer structure.

このようなマザー基板1が用意された後、マザー基板1の第1の主面5側であって分割線2および3の各々に沿う位置に、ブレーク用溝7が形成され、また、マザー基板1の第2の主面6側であって分割線2および3の各々に沿う位置に、ダイシングによるダイシング溝8が形成される。これらブレーク用溝7およびダイシング溝8は、いずれが先に形成されてもよい。   After such a mother substrate 1 is prepared, a break groove 7 is formed at a position along each of the dividing lines 2 and 3 on the first main surface 5 side of the mother substrate 1, and the mother substrate 1. A dicing groove 8 by dicing is formed at a position along the dividing lines 2 and 3 on the second main surface 6 side of one. Either of the break groove 7 and the dicing groove 8 may be formed first.

ダイシング溝8の形成によって現れた側面には、図1に示すように、外部端子電極9が形成される。これら外部端子電極9は、マザー基板1において、ダイシング溝8を形成すべき位置に予め導電材を配置しておき、ダイシング溝8を形成することによって、この導電材を分断した結果として得られたものである。   As shown in FIG. 1, external terminal electrodes 9 are formed on the side surfaces that appear when the dicing grooves 8 are formed. These external terminal electrodes 9 were obtained as a result of dividing the conductive material by forming a dicing groove 8 in advance by arranging a conductive material in the mother substrate 1 at a position where the dicing groove 8 should be formed. Is.

他方、ブレーク用溝7は、マザー基板1の第1の主面5側であって分割線2および3の各々に沿う位置にレーザ光を照射することによって形成されたものである。なお、図1は、マザー基板1の、図2に示した分割線3に沿う断面を示している。   On the other hand, the break groove 7 is formed by irradiating laser light to a position along each of the dividing lines 2 and 3 on the first main surface 5 side of the mother substrate 1. FIG. 1 shows a cross section of the mother substrate 1 along the dividing line 3 shown in FIG.

ブレーク用溝7は、より詳細には、図1および図2に示すように、複数の穴10および11の配列によって構成される。これら穴10および11は、図1によく示されているように、複数の比較的浅い第1の穴10と複数の比較的深い第2の穴11とを備えている。この実施形態では、第1の穴10と第2の穴11とは、各々1個ずつ交互に配列されている。また、図2によく示されているように、複数の穴10および11は、隣り合うものが互いに接するように形成される。   More specifically, the break groove 7 is constituted by an arrangement of a plurality of holes 10 and 11 as shown in FIGS. 1 and 2. These holes 10 and 11 comprise a plurality of relatively shallow first holes 10 and a plurality of relatively deep second holes 11 as well shown in FIG. In this embodiment, the first holes 10 and the second holes 11 are alternately arranged one by one. As well shown in FIG. 2, the plurality of holes 10 and 11 are formed so that adjacent ones are in contact with each other.

上述のようなブレーク用溝7を形成するため、好ましくは、ガルバノミラー式レーザが用いられる。ガルバノミラー式レーザによれば、ガルバノミラーの制御によって、レーザ光を正確な位置に照射することができ、穴10および11の各深さについては、レーザ出力(エネルギー量)やレーザ光のショット数を変えることによって容易に制御することができ、また、穴10および11の各々の径については、マスク径を変えることによって容易に制御することができる。そして、ガルバノミラー式レーザによる1ショット毎に穴10または11の各1個が形成される。   In order to form the break groove 7 as described above, a galvanomirror laser is preferably used. According to the galvanometer mirror type laser, the laser beam can be irradiated to an accurate position by the control of the galvanometer mirror, and the laser output (energy amount) and the number of shots of the laser beam are determined for each depth of the holes 10 and 11. Can be easily controlled, and the diameter of each of the holes 10 and 11 can be easily controlled by changing the mask diameter. And one each of the hole 10 or 11 is formed for every shot by a galvanometer mirror type laser.

図3は、図1に示したマザー基板1の一部をより拡大して示す断面図である。なお、図3と図2とは互いに同じ縮尺をもってマザー基板1を示している。図2および図3によく示されているように、第1および第2の穴10および11は、テーパ状の断面円形の穴として形成されている。   FIG. 3 is a cross-sectional view showing a part of the mother substrate 1 shown in FIG. 1 in an enlarged manner. 3 and 2 show the mother substrate 1 with the same scale. As best shown in FIGS. 2 and 3, the first and second holes 10 and 11 are formed as circular holes with a tapered cross section.

図3に示すように、マザー基板1は、第1の穴10が位置する部分に厚みT1を残し、第2の穴11が位置する部分に厚みT2を残している。これらの厚みT1およびT2の比率すなわちT2/T1は、1/2〜3/4に選ばれることが好ましい。これによって、マザー基板1の取り扱い中において不用意な割れを生じさせにくくするとともに、後述する分割工程において、分割線2および3の各々に沿って円滑にブレークすることができるといった効果をより確実に達成することができる。   As shown in FIG. 3, the mother substrate 1 leaves a thickness T <b> 1 in a portion where the first hole 10 is located and a thickness T <b> 2 in a portion where the second hole 11 is located. The ratio of these thicknesses T1 and T2, that is, T2 / T1, is preferably selected from 1/2 to 3/4. As a result, it is difficult to cause inadvertent cracking during the handling of the mother substrate 1, and the effect that the break can be smoothly broken along each of the dividing lines 2 and 3 in the dividing step to be described later is ensured. Can be achieved.

なお、マザー基板1の分割線2および3の各々に沿う部分での厚みにもよるが、この厚みが700〜900μmである場合、第1の穴10の深さは第2の穴11の深さの1/3程度であることが好ましい。また、従来のように、一様な深さで連続したブレーク用溝を形成する場合、このブレーク用溝の深さが200μmであるとき、所望のブレーク強度が得られるとした場合、この実施形態では、第1の穴10の深さを100μm程度とし、第2の穴11の深さを300μm程度とすることが好ましい。   Although depending on the thickness of each portion along the dividing lines 2 and 3 of the mother substrate 1, when the thickness is 700 to 900 μm, the depth of the first hole 10 is the depth of the second hole 11. It is preferable that it is about 1/3 of this. Further, in the case of forming continuous break grooves at a uniform depth as in the prior art, when the desired break strength is obtained when the depth of the break grooves is 200 μm, this embodiment Then, it is preferable that the depth of the 1st hole 10 shall be about 100 micrometers, and the depth of the 2nd hole 11 shall be about 300 micrometers.

以上のようにして、マザー基板1にブレーク用溝7およびダイシング溝8が形成された後、図4に示すように、マザー基板1は、分割線2および3の各上にあるブレーク用溝7に沿って分割され、それによって、所望の複数の多層セラミック基板4が取り出される。   After the break grooves 7 and the dicing grooves 8 are formed in the mother substrate 1 as described above, the mother substrate 1 is formed with the break grooves 7 on the dividing lines 2 and 3 as shown in FIG. , Whereby a desired plurality of multilayer ceramic substrates 4 are taken out.

上述のブレーク用溝7に沿って分割する工程において、より深い第2の穴11が位置する部分に残された厚みT2が比較的薄いので、容易にブレークすることができる。また、穴10および11は、隣り合うものが互いに接するように形成されているので、分割の際、ブレークによる亀裂が分割線2および3の各々から外れて進行しにくくなり、ブレーク不良を生じさせにくくすることができる。   In the step of dividing along the break groove 7 described above, since the thickness T2 left in the portion where the deeper second hole 11 is located is relatively thin, the break can be easily performed. Further, since the adjacent holes 10 and 11 are formed so that the adjacent ones are in contact with each other, cracks caused by breaks are difficult to move away from each of the dividing lines 2 and 3 at the time of division, causing break defects. Can be difficult.

以上、この発明を特定的な実施形態に関連して説明したが、この発明の範囲内において、その他、種々の変形例が可能である。   Although the present invention has been described above with reference to specific embodiments, various other modifications are possible within the scope of the present invention.

たとえば、上述した実施形態では、第1の穴10と第2の穴11とが、各々1個ずつ交互に配列されていたが、穴10および11の各深さを変えるなどすれば、他の規則性をもって交互に配列されてもよい。たとえば、2個の第1の穴10、1個の第2の穴11、2個の第1の穴10、1個の第2の穴11というような配列なども可能である。   For example, in the above-described embodiment, the first holes 10 and the second holes 11 are alternately arranged one by one. However, if the depths of the holes 10 and 11 are changed, other holes are provided. They may be arranged alternately with regularity. For example, an arrangement such as two first holes 10, one second hole 11, two first holes 10, and one second hole 11 is also possible.

また、上述した実施形態では、複数の穴10および11は、隣り合うものが互いに接するように形成されたが、隣り合うものが互いに離れた状態で形成されても、隣り合うものが互いに部分的に重なるように形成されてもよい。   Further, in the above-described embodiment, the plurality of holes 10 and 11 are formed so that the adjacent ones are in contact with each other. However, even if the adjacent ones are formed in a state of being separated from each other, the adjacent ones are partially adjacent to each other. It may be formed so as to overlap.

また、上述した実施形態では、第1および第2の穴10および11というように、深さの互いに異なる2種類の穴が形成されたが、深さの異なる3種類以上の穴が形成されてもよい。   In the above-described embodiment, two types of holes having different depths are formed, such as the first and second holes 10 and 11, but three or more types of holes having different depths are formed. Also good.

また、上述した実施形態では、ダイシング溝8が形成されたマザー基板1に対して、ブレーク用溝7が形成されたが、ダイシング溝が形成されないマザー基板にブレーク用溝が形成されてもよい。   In the above-described embodiment, the break groove 7 is formed on the mother substrate 1 on which the dicing groove 8 is formed. However, the break groove may be formed on the mother substrate on which the dicing groove is not formed.

また、上述した実施形態では、多層セラミック基板4を製造するための方法について説明したが、多層セラミック基板以外のセラミック電子部品、たとえば単板構造のセラミック基板、セラミック基板とは異なり、他の部品の搭載が予定されていないコンデンサやインダクタ等の機能を有するセラミック電子部品の製造に際しても、この発明を適用することができる。   In the above-described embodiment, the method for manufacturing the multilayer ceramic substrate 4 has been described. However, unlike a ceramic electronic component other than the multilayer ceramic substrate, for example, a ceramic substrate having a single-plate structure, a ceramic substrate, The present invention can also be applied to the manufacture of ceramic electronic components having functions such as capacitors and inductors that are not scheduled to be mounted.

この発明の一実施形態によるセラミック電子部品の製造方法を説明するためのもので、セラミック電子部品としての多層セラミック基板4を取り出すことができるマザー基板1の一部を示す断面図である。BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a cross-sectional view illustrating a part of a mother substrate 1 from which a multilayer ceramic substrate 4 as a ceramic electronic component can be taken out for explaining a method for manufacturing a ceramic electronic component according to an embodiment of the present invention. 図1に示したマザー基板1の一部を拡大して示す平面図である。It is a top view which expands and shows a part of mother board | substrate 1 shown in FIG. 図1に示したマザー基板1の一部を拡大して示す断面図である。It is sectional drawing which expands and shows a part of mother board | substrate 1 shown in FIG. 図1に示したマザー基板1に対して分割工程を実施している状態を示す断面図である。It is sectional drawing which shows the state which is implementing the division | segmentation process with respect to the mother board | substrate 1 shown in FIG.

符号の説明Explanation of symbols

1 マザー基板
2,3 分割線
4 多層セラミック基板
5 第1の主面
6 第2の主面
7 ブレーク用溝
8 ダイシング溝
10 第1の穴
11 第2の穴
T1,T2 厚み
DESCRIPTION OF SYMBOLS 1 Mother board | substrate 2,3 Dividing line 4 Multilayer ceramic substrate 5 1st main surface 6 2nd main surface 7 Breaking groove 8 Dicing groove 10 1st hole 11 2nd hole T1, T2 Thickness

Claims (6)

所定の分割線に沿って分割することによって複数のセラミック電子部品を取り出すことができるマザー基板を用意する工程と、
レーザ光を照射することによって、前記マザー基板の第1の主面側であって前記分割線に沿う位置に、ブレーク用溝を形成する工程と、
前記マザー基板を前記ブレーク用溝に沿って分割することによって、複数のセラミック電子部品を取り出す工程と
を備え、
前記ブレーク用溝は、複数の穴の配列によって構成され、前記穴は、複数の比較的浅い第1の穴と複数の比較的深い第2の穴とを備え、前記第1および第2の穴は、規則性をもって交互に配列されていることを特徴とする、セラミック電子部品の製造方法。
Preparing a mother substrate capable of taking out a plurality of ceramic electronic components by dividing along a predetermined dividing line;
Irradiating a laser beam to form a break groove at a position along the dividing line on the first main surface side of the mother substrate;
A step of taking out a plurality of ceramic electronic components by dividing the mother substrate along the break grooves,
The break groove is constituted by an array of a plurality of holes, and the hole includes a plurality of relatively shallow first holes and a plurality of relatively deep second holes, and the first and second holes Is a method of manufacturing a ceramic electronic component, characterized by being arranged alternately with regularity.
前記セラミック電子部品は多層セラミック基板であり、前記マザー基板は、積層された複数のセラミック層を備える多層構造を有する、請求項1に記載のセラミック電子部品の製造方法。 The method for manufacturing a ceramic electronic component according to claim 1, wherein the ceramic electronic component is a multilayer ceramic substrate, and the mother substrate has a multilayer structure including a plurality of laminated ceramic layers. 前記マザー基板は、前記第1の主面と対向する第2の主面側であって前記分割線に沿う位置に、ダイシングによるダイシング溝を形成している、請求項2に記載のセラミック電子部品の製造方法。 3. The ceramic electronic component according to claim 2, wherein the mother substrate has a dicing groove formed by dicing at a position along the dividing line on a second main surface side facing the first main surface. 4. Manufacturing method. 前記マザー基板の、前記第2の穴が位置する部分に残された厚みは、前記第1の穴が位置する部分に残された厚みの1/2〜3/4である、請求項1ないし3のいずれかに記載のセラミック電子部品の製造方法。 2. The thickness of the mother substrate left in a portion where the second hole is located is 1/2 to 3/4 of the thickness left in a portion where the first hole is located. 4. A method for producing a ceramic electronic component according to any one of 3 above. 前記ブレーク用溝を構成する複数の前記穴は、隣り合うものが互いに接するように形成される、請求項1ないし4のいずれかに記載のセラミック電子部品の製造方法。 5. The method of manufacturing a ceramic electronic component according to claim 1, wherein the plurality of holes constituting the break groove are formed such that adjacent ones are in contact with each other. 前記ブレーク用溝を形成する工程は、ガルバノミラー式レーザを用いて実施される、請求項1ないし5のいずれかに記載のセラミック電子部品の製造方法。 6. The method of manufacturing a ceramic electronic component according to claim 1, wherein the step of forming the break groove is performed using a galvanomirror laser.
JP2003319403A 2003-09-11 2003-09-11 Method for manufacturing ceramic electronic component Pending JP2005086131A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003319403A JP2005086131A (en) 2003-09-11 2003-09-11 Method for manufacturing ceramic electronic component

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003319403A JP2005086131A (en) 2003-09-11 2003-09-11 Method for manufacturing ceramic electronic component

Publications (1)

Publication Number Publication Date
JP2005086131A true JP2005086131A (en) 2005-03-31

Family

ID=34418350

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003319403A Pending JP2005086131A (en) 2003-09-11 2003-09-11 Method for manufacturing ceramic electronic component

Country Status (1)

Country Link
JP (1) JP2005086131A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101054593B1 (en) 2008-05-14 2011-08-04 가부시키가이샤 무라타 세이사쿠쇼 Ceramic electronic components, manufacturing method and assembly parts thereof
WO2012108229A1 (en) * 2011-02-07 2012-08-16 株式会社村田製作所 Ceramic substrate and method for manufacturing same
US8570709B2 (en) 2009-10-29 2013-10-29 Murata Manufacturing Co., Ltd. Ceramic electronic component, method of manufacturing the same, and collective component
WO2019139266A1 (en) * 2018-01-12 2019-07-18 주식회사 케이씨씨 Ceramic circuit board

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101054593B1 (en) 2008-05-14 2011-08-04 가부시키가이샤 무라타 세이사쿠쇼 Ceramic electronic components, manufacturing method and assembly parts thereof
US8004820B2 (en) 2008-05-14 2011-08-23 Murata Manufacturing Co., Ltd. Ceramic electronic component, method of manufacturing the same, and collective component
US8570709B2 (en) 2009-10-29 2013-10-29 Murata Manufacturing Co., Ltd. Ceramic electronic component, method of manufacturing the same, and collective component
US9136057B2 (en) 2009-10-29 2015-09-15 Murata Manufacturing Co., Ltd. Ceramic electronic component, method of manufacturing the same, and collective component
WO2012108229A1 (en) * 2011-02-07 2012-08-16 株式会社村田製作所 Ceramic substrate and method for manufacturing same
WO2019139266A1 (en) * 2018-01-12 2019-07-18 주식회사 케이씨씨 Ceramic circuit board
KR20190086293A (en) * 2018-01-12 2019-07-22 주식회사 케이씨씨 Ceramic circuit substrate
KR102080842B1 (en) * 2018-01-12 2020-02-24 주식회사 케이씨씨 Ceramic circuit substrate

Similar Documents

Publication Publication Date Title
JP2008166736A (en) Method for manufacturing printed-circuit board, and printed-circuit board finishing machine
TWI495403B (en) Wiring substrate, multi-piece wiring substrate and method for manufacturing the same
JP6006474B2 (en) Wiring board, multi-cavity wiring board, and manufacturing method thereof
JP2010149165A (en) Cutting apparatus for manufacturing electronic component and cutting method
JP2012227299A (en) Ceramic wiring board, multi-piece ceramic wiring board, and manufacturing method thereof
JP2022078155A (en) Package substrate
JP7333210B2 (en) Method for manufacturing printed wiring board
JP2005086131A (en) Method for manufacturing ceramic electronic component
JP2004276386A (en) Splitting ceramic substrate and its manufacturing method
JP2007095927A (en) Wiring board and its production method
JP2005101164A (en) Circuit board and method of manufacturing the same
JP2017098390A (en) Wiring board manufacturing method
JP7490934B2 (en) Circuit board manufacturing method and circuit board
JP2009099699A (en) Method of manufacturing electronic component
JP2017092289A (en) Multi-piece package and ceramic package and manufacturing method therefor
JP2007152613A (en) Manufacturing method of metal mask plate for screen printing, and metal mask plate for screen printing
KR100873666B1 (en) Method of processing double-sided core for printed circuit board
JP2007035715A (en) Method of manufacturing multilayer electronic component
JP2006013004A (en) Plate shape member dividing method and substrate manufactured using the method
JP2005072210A (en) Laminated board, package, and method of manufacturing them
JP7484109B2 (en) Manufacturing method of silicon nitride ceramic sintered substrate and manufacturing method of circuit board
JP2005079427A (en) Printed board and manufacturing method of printed board
JP2002313613A (en) Method of manufacturing chip electronic part
JP7580188B2 (en) Manufacturing method of silicon nitride ceramic sintered substrate and manufacturing method of circuit board
JP2016149419A (en) Multi-piece wiring board manufacturing method

Legal Events

Date Code Title Description
A621 Written request for application examination

Effective date: 20060511

Free format text: JAPANESE INTERMEDIATE CODE: A621

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090327

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090414

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090603

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20090714