[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2004133427A - ダイポール照明技術とともに用いる配向依存遮蔽 - Google Patents

ダイポール照明技術とともに用いる配向依存遮蔽 Download PDF

Info

Publication number
JP2004133427A
JP2004133427A JP2003305433A JP2003305433A JP2004133427A JP 2004133427 A JP2004133427 A JP 2004133427A JP 2003305433 A JP2003305433 A JP 2003305433A JP 2003305433 A JP2003305433 A JP 2003305433A JP 2004133427 A JP2004133427 A JP 2004133427A
Authority
JP
Japan
Prior art keywords
features
pattern
mask
resolvable
generating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003305433A
Other languages
English (en)
Inventor
Duan-Fu Stephen Hsu
デュアン − フ スティーブン スー
Noel Corcoran
ノエル コーコラン
Jang Fung Chen
ジャン フン チェン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ASML MaskTools Netherlands BV
Original Assignee
ASML MaskTools Netherlands BV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US10/395,903 external-priority patent/US6851103B2/en
Application filed by ASML MaskTools Netherlands BV filed Critical ASML MaskTools Netherlands BV
Publication of JP2004133427A publication Critical patent/JP2004133427A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/68Preparation processes not covered by groups G03F1/20 - G03F1/50
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/36Masks having proximity correction features; Preparation thereof, e.g. optical proximity correction [OPC] design processes
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/26Phase shift masks [PSM]; PSM blanks; Preparation thereof
    • G03F1/32Attenuating PSM [att-PSM], e.g. halftone PSM or PSM having semi-transparent phase shift portion; Preparation thereof
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/68Preparation processes not covered by groups G03F1/20 - G03F1/50
    • G03F1/70Adapting basic layout or design of masks to lithographic process requirements, e.g., second iteration correction of mask patterns for imaging
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70058Mask illumination systems
    • G03F7/70125Use of illumination settings tailored to particular mask patterns
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70425Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70425Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
    • G03F7/70466Multiple exposures, e.g. combination of fine and coarse exposures, double patterning or multiple exposures for printing a single feature
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/708Construction of apparatus, e.g. environment aspects, hygiene aspects or materials
    • G03F7/70908Hygiene, e.g. preventing apparatus pollution, mitigating effect of pollution or removing pollutants from apparatus
    • G03F7/70941Stray fields and charges, e.g. stray light, scattered light, flare, transmission loss

Landscapes

  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Epidemiology (AREA)
  • Health & Medical Sciences (AREA)
  • Public Health (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Atmospheric Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Environmental & Geological Engineering (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Preparing Plates And Mask In Photomechanical Process (AREA)
  • Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
  • Pharmaceuticals Containing Other Organic And Inorganic Compounds (AREA)
  • Liquid Crystal (AREA)
  • Aerials With Secondary Devices (AREA)

Abstract

【課題】ダイポール照明を利用して、垂直配向フィーチャおよび水平配向フィーチャを有するパターンを基板上に印刷する方法を提供すること。
【解決手段】パターンに含まれる背景領域を識別する段階と、背景領域中の解像不可能な水平配向フィーチャを含む垂直構成要素マスクを生成する段階と、背景領域中の解像不可能な垂直配向フィーチャを含む水平構成要素マスクを生成する段階と、X極照明を利用して垂直構成要素マスクを照明する段階と、Y極照明を利用して水平構成要素マスクを照明する段階とを含む。
【選択図】図7

Description

 本発明はフォトリソグラフィに関し、特に、ダイポール照明を利用するときに多重露光により顕著になる可能性があるレンズ・フレアによる像コントラストの損失の低減を実現する、ダイポール照明技術とともに使用するマスク・レイアウトの生成に関する。さらに、本発明は、投射放射ビームを供給する放射システムと、投射ビームをパターン形成する働きをするマスクを保持するマスク・テーブルと、基板を保持する基板テーブルと、パターン形成した投射ビームを基板の目標部分に投射する投射システムとを含むリソグラフィ装置を使用したデバイス製造方法に関する。
 リソグラフィ投射装置(ツール)は、例えば、集積回路(IC)の製造に使用することができる。この場合、マスクは、ICの個々の層に対応した回路パターンを有し、このパターンを、放射線感応材料(レジスト)の層でコーティングした基板(例えばシリコン・ウェハ。ただしこれに限定されない)上の目標部分(例えば1つまたは複数のダイを含む)に投影することができる。一般に、1つのウェハが、投射システムを介して一度に1つずつ連続的に照射を受ける隣接した目標部分の全アレイを含むことになる。あるタイプのリソグラフィ投射装置では、各目標部分は、レチクル・パターン全体を1回でその目標部分に露光することによって照射される。このような装置は、一般にウェハ・ステッパと呼ばれる。一般に走査ステップ式装置と呼ばれる代替の装置では、投射ビームの下で所与の基準方向(「走査」方向)にマスク・パターンを漸進的に走査し、それと同期して基板テーブルをこの方向と平行または逆平行に走査することによって、各目標部分は照射される。一般に、投射システムは倍率M(一般に<1)を有するので、基板テーブルを走査する速度Vはマスク・テーブルを走査する速度のM倍になる。本明細書に記載したリソグラフィ装置についてのさらなる情報は、例えば参照により本明細書に援用する米国特許第6046792号から得ることができる。
 リソグラフィ投射装置を使用した製造プロセスでは、少なくとも部分的に放射線感応材料(レジスト)の層で被覆した基板上にマスク・パターンを投影する。この投影工程の前に、プライミングやレジスト・コーティング、ソフト・ベークなど、様々な手続きを基板に施すこともできる。露光後には、露光後ベーク(PEB)や現像、ハード・ベーク、投影したフィーチャの測定/検査など、その他の手続きを施すことができる。この一連の手続きは、例えばICなどのデバイスの個々の層をパターン形成する基礎として使用される。その後、このようなパターン形成層に、エッチングやイオン注入(ドーピング)、金属被覆、酸化、化学機械研磨など、個々の層を完成させるための様々なプロセスを施すことができる。複数の層が必要な場合には、手続き全体またはそれを変形したものを層が新しくなるたびに繰り返す必要がある。最終的にデバイスのアレイが基板(ウェハ)上に生じることになる。次いでこれらのデバイスを、ダイシングやソーイングなどの技術によって互いに分離する。その後、個々のデバイスをキャリヤに取り付けたり、ピンに接続したりすることができる。このようなプロセスについてのさらなる情報は、例えば、参照によって本明細書に援用する、Peter van Zant著「Microchip Fabrication:A Practical Guide to Semiconductor Processing」、第3版、マクグローヒル出版社、1997年、ISBN0−07−067250−4から得ることができる。
 リソグラフィ・ツールは、2つ以上の基板テーブル(および/または2つ以上のマスク・テーブル)を有するタイプにすることができる。このような「複数ステージ」装置では、追加のテーブルを平行して使用することも、あるいは1つまたは複数のテーブル上で予備工程を行い、1つまたは複数のその他のテーブルを露光に使用することもできる。2重ステージ・リソグラフィ・ツールは、例えば、参照により本明細書に援用する米国特許第5969441号およびWO98/40791に記載されている。
 上述のフォトリソグラフィ・マスクは、シリコン・ウェハ上に一体化する回路構成要素に対応する幾何学的パターンを含む。このようなマスクを作製するために使用するパターンは、CAD(コンピュータ援用設計)プログラムを利用して生成され、このプロセスはしばしばEDA(電子設計自動化)と呼ばれる。ほとんどのCADプログラムは、1組の所定の設計規則に従って機能マスクを作製する。これらの規則は、処理制限および設計制限によって決定される。例えば、設計規則は、回路デバイス(ゲート、コンデンサなど)または相互接続線の間の間隔の公差を規定し、回路デバイスまたは相互接続線が望ましくない形で相互作用しないようにしている。
 言うまでもなく、集積回路の作製における目標の1つは、元の回路設計を(マスクを介して)ウェハ上に忠実に再現することである。もう1つの目標は、半導体ウェハの実際の面積を最大限に活用することである。しかし、集積回路のサイズが小さくなり、その密度が高くなるにつれて、その対応するマスク・パターンのCD(限界寸法)は、光学的露光ツールの解像度の限界に近づく。露光ツールの解像度は、その露光ツールが繰り返しウェハ上に露光することができる最小のフィーチャで定義される。現在の露光機器の解像度値は、多くの高度IC回路設計でしばしばCDを制限している。
 さらに、マイクロプロセッサの速度、メモリの記録密度、およびマイクロ電子構成部品の電力消費の絶え間ない向上が、半導体デバイスの様々な層にパターンを転写および形成するリソグラフィ技術の能力に直接関係している。現況技術では、利用可能な光源波長未満のCDのウェルをパターン形成することが必要とされている。例えば、現在の製造波長248nmで100nm未満のCDのパターン形成を行うようになっている。International Technology Roadmap for Semiconductors(ITRS2000)に記載されているように、この業界の傾向は今後も続くであろうし、おそらくは今後5〜10年の間に加速していくであろう。
 この絶え間ない性能向上の欲求により、解像度の向上を目的とした様々な技術が発達した。こうした技術は、通常は解像度向上技術(RET)と呼ばれ、非常に幅広い範囲の分野に適用される。その例としては、光源の修正(例えばオフアクシス照明)、光の干渉現象を利用する特殊なマスクの使用(例えば減衰位相シフト・マスク、交互位相シフト・マスク、クロムレス・マスクなど)、およびマスク・レイアウトの修正(例えば光学近接効果補正)などがある。
 前述の技術のうち、ダイポール照明は、深いピッチに対する像コントラストが高く解像能力が優れているので、最も魅力的なRET候補の1つである。既知のように、ダイポール照明は、オフアクシス照明の極端な場合であり、K1の非常に低い投影で、プロセス・ラチチュードの改善されたより良好な投影コントラストを実現することができる。
 しかし、ダイポール照明に関連する制限の1つは、1回の照明では、その照明極の軸に直交するフィーチャの解像度しか向上しないことである。その結果として、ウェハへの印刷中にダイポール照明を十分に活用するためには、マスク・パターンを水平方向および垂直方向に分解しなければならない。このようにマスク・パターンを変換した後で、Y極露光を利用して水平配向フィーチャを投影し、X極露光を利用して垂直配向フィーチャを投影する。ダイポール照明の1つの重要な側面は、水平配向フィーチャを投影するときに、垂直配向フィーチャが劣化しないように垂直配向フィーチャを保護(すなわち遮蔽)しなければならないことである。垂直配向フィーチャを投影するときには、反対のことが言える(すなわち水平配向フィーチャを保護しなければならない)。
 図1は、2重ダイポール投影の基本概念を示す図である。前述のように、通常は、ダイポール照明を利用するときには、少なくとも2回露光を行う。第1の露光では、Xダイポール開口10は、印刷する線12の垂直部分に対して最大の空中像強度(すなわち最大変調)を提供する。その結果生じた像のプロフィルを、図1では線24で示す。第2の露光では、Yダイポール開口16を利用し、線12の像の変調はない。ただし、第1の露光中に形成された垂直フィーチャが第2の露光中に劣化しないように、Yダイポール開口を使用した第2の露光の間、線12の垂直部分を遮蔽する必要があることに留意されたい。図1では、水平方向の幅がそれぞれ20nmであるシールド15で線12を遮蔽している。その結果として、Yダイポール開口を使用して水平線を露光するときには、垂直フィーチャ12の投影(すなわち変調)は実質的に起こらない。空中像は、図1に線17で示すようにDC変調であり、これは20nmの遮蔽に対応する。図1に線14で示す最終的な空中像強度は、Xダイポール開口を使用した第1の露光とYダイポール開口を使用した第2の露光を合わせたものに相当する。
 さらに、露光エネルギーが一定であると仮定すると、垂直線12に対して遮蔽幅をシールド15の20nmからシールド20の40nmに増大させることにより、その結果生じる像の最低強度レベルがさらに低くなることに留意されたい。これを、図1では、フィーチャの垂直部分に関連する空中像を表す線22で示す。図示のように、空中像22は単なるDC変調である。しかし、このDC変調は20nmのシールドに関連するDC変調17より低い。その結果として、40nmの遮蔽を利用して形成した合成像19は、20nmの遮蔽を利用して形成した合成像14より良好な投影結果をもたらす。
 水平配向フィーチャと垂直配向フィーチャに分離する必要があるので、ダイポール照明を利用する際にリソグラフィ実施者が遭遇する問題の1つは、どのようにして元のIC設計データを水平または垂直のパターン構成要素に変換し、ダイポール投影の性能を十分に活用することができる2重露光プロセス用の2つのマスクを生成するかを決定することである。マスク・パターンを生成するときに考慮に入れなければならない、性能を低下させる1つの要因は、レンズのフレアまたは散乱による背景光である。既知のように、レンズ・フレアは、像平面において像コントラストを劣化させる望ましくない背景光(すなわちノイズ)を生じる。したがって、できる限り「フレア」を低減させることが望ましい。ダイポール照明技術を利用するときには複数回露光を行うので、このことが特に当てはまる。
 「フレアを有する空中像」は、「フレアのない空中像」を点広がり関数(PSF)とたたみ込み積分したものに散乱を加えたものに等しい。これは以下のように表すことができる。
ここで、TISは、ガウス分布状に分布した表面粗さを有するレンズについての全積分散乱である。このような条件下で、TISは以下のように表現することができる。
ここで、λは露光ツールの波長、σはレンズのrms粗さ、θは散乱角である。現在のレンズ作製能力ではきわめて低い表面粗さを示すレンズとなるので、前述の方程式は、以下のように近似することができる。
 方程式(3)から、露光ツールの波長が短くなるにつれて、散乱光の量が大幅に増加することが明らかである。例えば、波長193nmの露光ツールの光の全積分散乱(TIS)は、波長248nmの露光ツールに関連するTISの約1.65倍である。
 方程式(1)の第1項は、合焦した像を拡散させる「拡散ハロー」である。方程式(1)の第2項は、散乱による寄与である。全体的な効果は、空中像コントラストを低下させる望ましくないDC背景光である。さらに、像コントラストに悪影響を与えるだけでなく、フレアは、走査スリットにわたって不均一に分散し、露光フィールドと一様でなく、これにより、フィールド内でCDの変動が生じる可能性がある。したがって、フィーチャを保護し、背景迷光を減少させることがますます重要となる。どのようにして背景迷光の影響を低減または解消するかという問題は、露光ツールの波長が短くなるとさらに重要になる。
 現在は、フレアの悪影響を軽減する1つの既知の技術は、幾何形状(すなわちフィーチャ)を含まないマスク・パターンの大面積(すなわち背景部分)に中実クロム遮蔽を付加する工程を含む。図2aおよび図2bに示すように、ダイポール照明を利用するときには、背景光遮蔽(BLS)と呼ばれる中実クロム遮蔽を水平マスクおよび垂直マスクの両方の背景領域に適用する。中実クロム・シールドは、両露光中に背景領域を保護する働きをする。図2aは、Yダイポール16を利用した水平配向フィーチャ29の印刷と合わせてこの遮蔽技術を使用する例を示す。図2aに示すように、垂直フィーチャ27はそれぞれ、図1に関連して上述したように遮蔽210(すなわち主フィーチャ遮蔽)を備える。さらに、中実クロム・シールド220も、ウェハ上に投影するフィーチャがない背景領域に設けられる。同様に、図2bは、水平配向フィーチャが遮蔽され、垂直フィーチャが印刷される垂直マスクを示す。図示のように、垂直マスクも、背景領域に配置された中実クロム・シールド220を含む。さらに、水平マスクおよび垂直マスクが両方とも補助フィーチャ103(例えば散乱バー)を含むことに留意されたい。
 しかし、このような背景遮蔽220の結果として、ポジ型レジストを利用するときには、背景領域の強度が低くなりすぎてレジストを完全に除去することができなくなる。図3aおよび図3bは、図2aおよび図2bの、中実クロム遮蔽220を含む領域30で規定したマスク部分に対応するレジスト・パターンをシミュレートしたものを示す図である。このシミュレーションは、NA(開口数)=0.75、ArF2重露光のx極およびy極、σouter/σinner=0.89/0.65であると仮定して実施した。図3aおよび図3bに示すように、レジスト221の背景領域内の部分は、垂直マスクおよび水平マスクを使用した照明の後にも残る。その結果として、背景遮蔽領域からレジストを完全に除去するためには、トリム・マスクを利用した第3の露光が必要である。このように、フレアの影響を低減させるためのこの解決策は、ウェハへの投影に必要な露光回数およびマスク数が増加することになるので、望ましくない。図3aを参照すると、参照番号51で示す領域は、2重露光後にレジストが残る領域に相当し、これらの領域は、クロムを堆積させた垂直または水平マスク(すなわちフィーチャまたは遮蔽)の領域と対照的である。
 さらに、前述の中実クロム遮蔽技術は、散乱バーなどの補助フィーチャとマイナスの干渉をし、図3aおよび図3bに示すように、補助フィーチャが水平または垂直マスクの遮蔽の下に印刷されるようになる可能性がある。例えば、図3bを参照すると、このレジスト・シミュレーションに示すように、サブ解像度となるよう意図された補助フィーチャ103は、BLS220の結果として印刷されている。この問題により、補助フィーチャの配置がさらに制約を受けることになり、それにより補助フィーチャを最適な位置に配置することができなくなり、印刷性能が低下する可能性がある。
 したがって、ウェハへの投影を行うのに必要な露光回数およびマスク数を増加させず、かつマスク中での補助フィーチャの使用および/または配置に影響を与えない、露光プロセスにおけるフレアの影響を解消する方法が必要とされている。
 前述の必要を満たすために、本発明の1つの目的は、ウェハへの投影に必要な露光回数またはマスク数が増加せず、かつマスク設計における補助フィーチャの使用および/または配置に影響を及ぼさない遮蔽技術を提供することである。
 詳細には、例示的な1実施例において、本発明は、ダイポール照明を利用して垂直配向フィーチャおよび水平配向フィーチャを有するパターンを基板上に印刷する方法であって、パターンに含まれる背景領域を識別する段階と、背景領域中の解像不可能な水平配向フィーチャを含む垂直構成要素マスクを生成する段階と、背景領域中の解像不可能な垂直配向フィーチャを含む水平構成要素マスクを生成する段階と、X極照明を利用して前記垂直構成要素マスクを照明する段階と、Y極照明を利用して前記水平構成要素マスクを照明する段階とを含む方法に関する。以下で詳細に説明するように、マスク・パターンの背景部分に付加される解像不可能なフィーチャは、ウェハに入射する背景光を減少させ、レンズ・フレアの影響を解消する働きをする。
 本明細書では、本発明をICの製造に利用することについて詳細に述べるが、本発明はその他の多くの分野に適用することができることを明確に理解されたい。例えば、本発明は、集積光学系、磁気ドメイン・メモリの誘導および検出パターン、液晶ディスプレイ・パネル、薄膜磁気ヘッドなどの製造にも利用することができる。当業者なら、こうした代替の応用分野では、本明細書で使用する「レチクル」、「ウェハ」または「ダイ」などの用語は、それぞれ「マスク」、「基板」および「目標部分」という、より一般的な用語で置き換えられるものと考えられることが理解されよう。
 本明細書では、「放射線」および「ビーム」という用語は、紫外線(例えば波長365、248、193、157または126nm)やEUV(極紫外線、例えば5〜20nmの範囲の波長を有する)を含む全てのタイプの電磁放射線を含むものとして使用している。
 本明細書で使用する「マスク」という用語は、基板の目標部分に作成しようとするパターンに対応するパターン形成された断面を入射放射線ビームに与えるために使用することができる一般的なパターン形成手段を指すものとして広い意味で解釈することができる。「光弁」という用語も、同様の意味合いで使用することができる。従来のマスク(透過性または反射性マスク、バイナリ・マスク、位相シフト・マスク、ハイブリッド・マスクなど)に加えて、その他のこのようなパターン形成手段の例としては、以下が挙げられる。
 a)プログラム可能ミラー・アレイ。このようなデバイスの一例として、粘弾性制御層および反射表面を有するマトリックス・アドレッシング可能表面がある。このような装置の背景にある基本原理は、(例えば、)反射表面のアドレッシングされた領域が入射光を回折光として反射し、アドレッシングされない領域が入射光を非回折光として反射するというものである。適当なフィルタを使用すると、非回折光を反射ビームから除去し、回折光のみを残すことができる。このようにして、このビームはマトリックス・アドレッシング可能表面のアドレッシング・パターンに従ってパターン形成されることになる。必要なマトリックス・アドレッシングは、適当な電子手段を使用して実行することができる。このようなミラー・アレイに関するさらなる情報は、例えば、参照により本明細書に援用する米国特許第5296891号および米国特許第5523193号から得ることができる。
 b)プログラム可能LCDアレイ。このような構造の一例は、参照により本明細書に援用する米国特許第5229872号に与えられている。
 本発明の方法は、従来技術に優る重要な利点を提供する。例えば、本発明は、所望のパターンを印刷するために必要なマスクの数を増加させることなく、レンズ・フレアに関連する悪影響を軽減する簡単な方法を提供する。さらに、本発明の方法は、マスクにおける補助フィーチャの配置または使用に影響を及ぼさない形で、背景遮蔽を実現する。
 さらに、本発明のフレア低減方法は、現在の設計の流れと一体化することが容易であり、レチクルの製造性に関する問題を生じず、データ量に与える影響が最小限である。
 本発明はさらに、フレアの影響を低減し、プロセス・ラチチュードを改善し、CD制御を実現し、デバイス性能を改善する方法を提供する。
 以下の本発明の例示的な実施例の詳細な説明を読めば、本発明のさらなる利点は、当業者には明らかになるであろう。
 本発明自体ならびにそのさらなる目的および利点は、以下の詳細な説明および添付の図面を参照すればよりよく理解することができるであろう。
 本発明によれば、マスク設計の背景領域にサブ解像度格子ブロック(SGB)を利用することにより、レンズ・フレアの悪影響が大幅に軽減される。以下でより詳細に説明するが、SGBは、マスクの背景部分に配置された複数の解像不可能な遮蔽線を含み、これらの線は所与のマスクによって投影されているフィーチャに対して直交するように配向されている。解像不可能な遮蔽線は、ウェハ上に印刷されず、フレアの効果を解消するために必要な遮蔽効果をもたらす。
 SGBを所与のマスクに適用する方法について説明する前に、本発明の背景にある理論について簡単に説明しておく。背景光レベルを低下させるためには、レチクルを透過するゼロ次の(すなわちDCレベルの)光の量を制御する必要がある。長距離フレアは、波長(>0.5mm)に匹敵する距離にわたって横方向には変化しないので、放射照度は以下のように表すことができる。
ここで、Iflare(x,y)はフレアを有する像平面の放射照度、Inoflare(x,y)は長距離フレアが存在しない場合の放射照度、Ibackgroundは一定の背景強度である。I2nd-expは、第2の露光で導入された放射照度であり、これは一定の背景放射照度である。前述の内容に基づいて、空中像コントラストを改善するためには、クリア・フィールドDDLについてのIbackgroundおよびI2nd-expの影響を最小限に抑えることが重要であることが分かる。
 図4を参照すると、クリア・フィールド・バイナリ強度マスク上の無限格子では、マスクの透過率は以下のように表すことができる。
 
 フーリエ光学から、マスクが透過させる強度は、瞳面においてマスク・スペクトルに比例した分布となる。点光源の場合の電界は以下の方程式(6)で与えられ、強度は以下の方程式(7)で与えられる。
ここで、t(x,y)は透過関数であり、F(t(x,y))は電界に直接寄与するマスク・スペクトルである。Fはフーリエ変換であり、F-は逆変換であり、Pは瞳関数であり、fxおよびfyは周波数座標であり、Eは電界であり、Iは像平面における強度である。方程式(5)のフーリエ変換をとると、その結果は以下のようになる。
 方程式(9)は、無限格子の幅およびピッチを変化させることによって、背景のゼロ次の(DC)光の量を調節することができることを示している。
 したがって、中実な背景の遮蔽に頼らずにフレアを最小限に抑える方法は、望ましくない迷光の主原因である背景DCを「ブロック」する働きをする一連のサブ解像度格子を使用することである。方程式(9)で示すように、サブ解像度格子の幅およびピッチを調整することにより、背景DCを最小限に抑えることができる。
 さらに、遮蔽線を投影しているフィーチャと直交するように配置することにより、極の配向に平行なSGB線がDC成分しか持たなくなるので、遮蔽線がウェハに印刷される可能性が実質的にゼロになることに留意されたい。
 図5aおよび図5bは、本発明のサブ解像度格子ブロック(SGB)をダイポール照明とともに使用する様子を示す図である。図5aに示すようにxダイポール71を使用して垂直フィーチャ70を印刷するときには、解像不可能な遮蔽線72は、マスク・パターンの背景部分に配置される。解像不可能な遮蔽線72は、印刷する垂直フィーチャ70に対して直角に(すなわち水平に)配置される。同様に、図5bに示すように、yダイポール76を使用して水平フィーチャ75を印刷するときには、解像不可能な遮蔽線72は、印刷する水平フィーチャ75に対して直角に(すなわち垂直に)配置される。
 SGBの線の幅およびピッチを調整して、背景DCを最小限に抑えることができることに留意されたい。具体的には、以下で説明するように、所与の実施例において、SGBの線の最小ピッチを方程式10を用いて計算し、その後、シミュレーションを実行して、SGBの線の幅を選択し、最適化する。SGB線が印刷されるかどうかはレジスト・プロセスによって決まることから、シミュレーションを利用して線の幅を決定することが好ましいことに留意されたい。
 前述のように、遮蔽線72のピッチは、それらの遮蔽線がウェハ上に投影されないようになっている。既知のように、ゼロ次がなければ、像形成で少なくとも±1次の回折次数はレンズによって捕捉されるはずである。したがって、投影システムのカットオフ周波数未満の最小解像可能ピッチ(MRP)未満のピッチの複数の線を含む格子を解像することはできない。最小解像可能ピッチは
で定義される。ここで、k1はプロセス依存定数、NAは開口数、λは投影光の波長、σは外側シグマまたは部分コヒーレンスである。図6は、MRPの計算の一例を示す図である。開口数0.75のArFシステムでは、最小解像可能ピッチは138nmである。線79の間のピッチがこの値未満である場合には、この投影システムではそれらの線は解像不可能であり、したがってウェハ上に印刷されないことになる。したがって、この例を利用すると、遮蔽線を解像不可能な状態に保つためには、遮蔽線72のピッチは138nm未満になることになる。遮蔽線72の長さを支配する規則は存在しないことに留意されたい。遮蔽線72は、幾何形状的に遮られなければ、露光フィールド全体に延びることができる。
 図7は、本発明による遮蔽線をマスク・パターンに適用するプロセスを示す流れ図である。図7を参照すると、第1の段階(ステップ80)では、投影するパターンを表す設計データを得る。次いで、マスク設計に含まれる垂直フィーチャを識別し、その設計に任意の必要なOPC技術(例えば散乱バーの追加)を適用する(ステップ82)。ステップ82の間、マスク設計に含まれる水平フィーチャは上述の方法で遮蔽される。次に、ステップ84で、マスク・パターンの背景領域を識別し、水平配向の解像不可能な遮蔽線72をマスク設計に追加する。遮蔽線72が追加されると、垂直マスクの設計は完了し、垂直マスクが生成される(ステップ86)。
 経験的に、「背景」領域を画定することは、露光ツールの波長の約10倍の「保護バンド」を追加することである。SGB遮蔽は、この保護バンド内には配置されない。例えば、波長が193nmのArF露光ツールを仮定すると、保護バンドは193nm×10、すなわち約2000nmとなる。したがって、2000nmの保護バンドの外側の全ての領域には、SGB遮蔽が設けられることになる。
 水平マスクも同様にして生成される。詳細には、マスク設計に含まれる水平フィーチャを識別し、その設計に任意の必要なOPC技術(例えば散乱バーの追加)を適用する(ステップ81)。ステップ81の間、マスク設計に含まれる垂直フィーチャは上述の方法で遮蔽される。次に、ステップ83で、マスク・パターンの背景領域を識別し、垂直配向の解像不可能な遮蔽線72をマスク設計に追加する。遮蔽線72が追加されると、水平マスクの設計は完了し、水平マスクが生成される(ステップ85)。
 垂直マスクおよび水平マスクが生成されると、最終工程において、垂直マスクおよびX極照明を用いてウェハへの投影を行い(ステップ88)、その後水平マスクおよびY極照明を用いてウェハへの投影を行う(ステップ89)。ステップ88およびステップ89が完了すると、このプロセスは完了する。言うまでもなく、ステップ88とステップ89を逆の順序で実行することも可能である。
 図8から図10は、プロセスおよび本発明の方法によって生成される例示的なマスク・パターンを示す図である。ウェハ上に投影する例示的な目標パターンを、図8に示す。図示のように、目標パターンは、垂直配向フィーチャ101および水平配向フィーチャ102を両方とも含む。図9aは、ステップ82の結果を示す図である。図示のように、水平フィーチャ102は遮蔽されており、必要なら、印刷する垂直フィーチャ101に補助フィーチャ103が追加される。図9bは、ステップ81の結果を示す図である。図示のように、垂直フィーチャ101は遮蔽されており、必要なら、印刷する水平フィーチャ102に補助フィーチャ103が追加される。
 さらに、図8に示す元のマスク・パターン内では、幾何学的形状の分布が不均一であり、パターンの被覆範囲が9%に過ぎない(すなわち所与のマスクの全領域の9%にしか印刷するフィーチャがない)ことに留意されたい。さらに、図9aおよび図9bにそれぞれ示すように元のパターンを垂直マスク・パターンおよび水平マスク・パターンに分解し、OPC技術を適用した後、その結果生じるレイアウトは依然として不均一な空間的分布を有する。しかし、パターンの被覆範囲は、垂直レイアウト(図9a)で9%から13.6%に、水平レイアウト(図9b)で9%から17.3%に改善されている。したがって、水平マスク・パターンおよび垂直マスク・パターンに分解された後でも、依然として保護されず露光システムのフレアの影響を受ける大きな開けた領域がある。
 図10aおよび図10bは、それぞれステップ84およびステップ83の結果を示す。図10aに示すように、解像不可能な水平配向遮蔽線72が、開けた背景領域中の垂直パターンに追加される(ステップ84)。同様に、図10bに示すように、解像不可能な垂直配向遮蔽線72が、開けた背景領域中の水平パターンに追加される(ステップ83)。上述のように、このように背景を遮蔽しても、X極照明またはY極照明のいずれにも強度変調は生じない。さらに、遮蔽線を適用した後では、パターンの被覆範囲は、垂直レイアウト(図10a)で13.6%から30%に、水平レイアウト(図10b)で17.3%から35%に改善される。図11に示す表は、図8から図10に示す様々なパターンについて、パターンの被覆範囲の増加を要約したものである。パターンの被覆範囲の割合が高くなることは、SGB処置がより多くの迷光をブロックし、その結果としてフレアの悪影響をさらに低減していることを意味していることに留意されたい。
 図12aおよび図12bは、2重ダイポール露光プロセスにおいてそれぞれ図10aおよび図10bに示すSGB遮蔽を含む垂直マスクおよび水平マスクを使用した、空中像のシミュレーションの結果を示す図である。図12aに示すように、その結果の強度の様々な部分に関連する正規化強度レベルは、主フィーチャ遮蔽領域に対応する領域1120では0%、回路構造の一部分に対応する領域1130では25%、SGB遮蔽で覆われた領域に対応する領域1140では50%、遮蔽のない領域に対応する領域1160では100%となる。図示のように、水平SGB遮蔽で覆われた領域1140は、遮蔽のない領域1160より50%低い相対強度レベルを有する。その結果として、SGB遮蔽は、背景光の量を効果的に減少させることができる。図12bは、水平マスクについて同様の結果を示している。
 図13aおよび図13bは、図2aおよび図2bに示す領域30内に含まれるマスク・パターンの部分について完全レジスト・モデル・シミュレーションを行った結果を示す図である。垂直マスク・パターンおよび水平マスク・パターンに適用されたSGB線は、120nmのピッチおよび40nmの幅を有する。図13aおよび13bに示すように、マスク・パターンに追加された遮蔽線72は散乱バーの配置の妨げにならず、また散乱バーの印刷を引き起こすことがない。
 一方にはSGBがあり、もう一方にはSGBがない2組のダイポール・レチクルを、同じレジスト・プロセスを使用して、ASML PAS5500/1100走査ステップ型システム(ArF、NA0.75)で露光することにより、本発明のSGBの有効性を評価した。2重ダイポール露光の設定は、NA=0.75、開き35°、 inner=0.64、および outer=0.89であった。この照明設定は、ピッチ(= /(2 cNA))170nmで0次および±1次の回折次数の重複が最大になり、焦点深度(DOF)、 c=( inner+ outer)/2が最大になるように最適化した。迷光は稠密なピッチにより大きな影響を与えるので、この評価は、ピッチが170nmで70nmの目標CDに注目して行った。図14aおよび図14bは、SGB(DS5B)を有するレチクルの方が、70nmの目標CDを達成するためにより高い線量を必要とし、SGBのないDS5レチクルに比べて露光ラチチュードが20%改善されたことを示す。これらの実験結果より、SGBを使用することにより、迷光を効果的に減少させ、像コントラストを改善し、プロセス・ラチチュードを向上させることができることが確認される。
 実際のデバイスのプロセス・ラチチュードにどのようにしてSGBが影響を及ぼすかを確認するために、SRAMセルの製造でSGBを使用した。図15aから図15cは、その結果を示す図である。CD測定は、65nmのNMOSゲートで実行した。図15bの長方形150は、FEM CD測定位置を示す。図15cに示すように、SGB処理が施されたSRAMは、SGB処理を施さないSRAMより約20%高い露光ラチチュードを示す。レジスト・シミュレーションおよびSEMレジスト像を、それぞれ図15aおよび図15bに示すことに留意されたい。
 最終テストとして、Joseph Kirkの消失型ボックス・テストを2重露光用に修正して、SGBパターンを用いた場合と用いない場合のフレアの量を定量化した。消失型ボックス・モジュールは、0.6μmから5.0μmのサイズのボックスを備えた設計とした。モジュールは、水平レチクルおよび垂直レチクル両方の正確な位置に配置した。同じボックス・アレイを長さ1mmのSGBで処理し、各ボックスを3mm離間させて配置した。フレアの割合は、以下の方程式
を用いて計算した。
 図16は、テスト結果を示す図である。SGBを有する消失型ボックス・アレイのフレアは、全体的に約1.5%低い(または約33%改善されている)。フレアは、特に非SGBに対するSGBの被覆範囲が生じる範囲では、非常に周囲環境の影響を受けやすいことに留意されたい。フレアの減少量は、SGBの範囲によって決まる。SGB範囲が長くなると、より良好にフレアが減少することになる。
 上述のように、前述の垂直マスクおよび水平マスクを生成する本発明の方法は、通常は、ASML MaskTools社から販売されているMaskWeaver(商標)などのマスク生成ソフトウェアとともにCADシステムを使用して行われる。このようなCADシステムおよびマスク設計ソフトウェアは、本発明のプロセスを含むように容易にプログラムすることができる。
 図17は、本発明を援用して設計したマスクとともに使用するのに適したリソグラフィ投射装置を概略的に示す図である。この装置は、以下を含む。
 放射線投射ビームPBを供給する放射システムEx、IL。この特定の場合では、この放射システムは放射線源LAも含む。
 マスクMA(例えばレチクル)を保持するためのマスク保持器を備え、アイテムPLに対してマスクを正確に位置決めするための第1の位置決め手段に接続された第1の物体テーブル(マスク・テーブル)MT。
 基板W(例えばレジスト・コーティングしたシリコン・ウェハ)を保持するための基板保持器を備え、アイテムPLに対して基板を正確に位置決めするための第2の位置決め手段に接続された第2の物体テーブル(基板テーブル)WT。
 マスクMAの照射部分を基板Wの目標部分C(例えば1つまたは複数のダイを含む)上に投影するための投射システム(レンズ)PL(例えば屈折、カトプトリックまたはカタディオプトリック光学系)。
 本明細書で述べるように、この装置は透過型である(すなわち透過マスクを有する)。しかし、一般には、この装置は例えば反射型(反射マスクを有する)でも良い。あるいは、この装置は、マスクを用いる代わりに、別の種類のパターン形成手段を利用することもできる。例としては、プログラム可能ミラー・アレイまたはLCDマトリックスが挙げられる。
 源LA(例えば水銀ランプ、エキシマ・レーザ、またはプラズマ放電源)は、放射線のビームを生成する。このビームは、直接、または例えばビーム拡大器Exなどの調整手段を横切った後で、照明システム(照明器)ILに供給される。照明器ILは、ビーム中の強度分布の外径範囲および/または内径範囲(一般にそれぞれ外側σおよび内側σと呼ばれる)を設定するための調節手段AMを含むことができる。さらに、照明器は、一般に、積分器INや集光器COなどその他の様々な構成要素を含む。このようにして、マスクMAに入射するビームPBは、その断面において所望の均一さおよび強度分布を有する。
 図17に関連して、源LAは、リソグラフィ投射装置のハウジング内にあってもよいが(例えば源LAが水銀ランプの場合によく見られる)、源LAは、リソグラフィ投射装置から離れていて、源LAが生成する放射線ビームを(例えば適当な方向付けミラーを援用して)装置内に導くようにすることもできることに留意されたい。この後者のシナリオは、源LAが(例えばKrF、ArFまたはF2レイジング式の)エキシマ・レーザであるときにしばしば見られる。本発明はこれらのシナリオを両方とも含む。
 その後、ビームPBは、マスク・テーブルMT上に保持されたマスクMAで遮断される。マスクMAを通過すると、ビームPBはレンズPLを通過し、このレンズがビームPBを基板Wの目標部分C上に合焦させる。第2の位置決め手段(および干渉測定手段IF)を援用して、基板テーブルWTを正確に移動させ、例えば様々な目標部分CをビームPBの経路中に位置決めすることができる。同様に、例えばマスク・ライブラリからマスクMAを機械的に取り出した後で、または走査中に、第1の位置決め手段を使用して、マスクMAをビームPBの経路に対して正確に位置決めすることができる。一般に、物体テーブルMTおよびWTの移動は、図17には明示していない長行程モジュール(粗い位置決め)および短行程モジュール(精密な位置決め)を援用して実現される。しかし、ウェハ・ステッパの場合には(走査ステップ型ツールとは対照的に)、マスク・テーブルMTは、短行程アクチュエータのみに接続される、または固定されていてもよい。
 上述のツールは、異なる2つのモードで使用することができる。
 ステップ・モードでは、マスク・テーブルMTは基本的に静止状態に保たれ、マスク像全体が一度で(すなわち単「フラッシュ」で)目標部分Cに投射される。その後、異なる目標部分CにビームPBを照射することができるように、基板テーブルWTをxおよび/またはy方向にシフトさせる。
 走査モードでは、基本的には同じシナリオが適用されるが、所与の目標部分Cが単「フラッシュ」で露光されない。その代わりに、マスク・テーブルMTを所与の方向(いわゆる「走査方向」、例えばy方向)に速度vで移動させて、投射ビームPBでマスク像を走査することができる。同時に、基板テーブルWTを、速度V=Mvで同じ方向または反対方向に移動させる。ここで、MはレンズPLの倍率である(通常はM=1/4または1/5)。このようにして、解像度の点で妥協する必要なく、比較的大きな目標部分Cを露光することができる。
 上述のように、本発明の方法は、従来技術に優る重要な利点を提供する。例えば、本発明は、長距離フレア光を低減させて露光プロセスにおけるフレアの影響を最小限に抑える効果的な技術を提供する。重要な点として、本発明の技術は、補助フィーチャの配置の妨げにならず、また、補助フィーチャの印刷を引き起こすことがない。さらに、本発明の方法では、投影プロセス中に必要となるマスク数が増加しない。
 さらに、上述した実施例の変形形態もまた可能である。例えば、図10aおよび図10bに示すSGB線は不連続であるが、例えば図18aおよび図18bに示すように、遮蔽の幾何形状がサブ解像度であれば、連続的な線にする、または例えば正方形や円形など(ただしこれらに限定されない)その他の形状にすることもできる。このような連続的な長い線をSGBシールド中で使用することには、マスクに関連するデータ量が減少するというさらなる利点がある。
 好ましくはないが、別の変形形態では、SGBに含まれる線が印刷中のフィーチャと位置合わせされるようにSGBを形成することもできる。ただし、このような実施例では、SGBが高コントラストの配向になっているので、SGBの印刷可能性が高くなる。
 本発明の特定の具体的な実施例について述べたが、本発明の趣旨または基本的特徴を逸脱することなく、本発明はその他の形態で実施することもできることに留意されたい。したがって、本明細書で述べた実施例は、あらゆる点において限定的なものではなく例示的なものとして考えるべきものであり、本発明の範囲は添付の特許請求の範囲によって示され、したがって、特許請求の範囲の均等物の意味および範囲内で考えられる全ての変更は本発明に含まれるものとする。
ダイポール照明によって生じる空中像に遮蔽が及ぼす影響を示す図である。 垂直フィーチャおよび水平フィーチャを印刷するための完全に中実な遮蔽マスクの例を示す図である。 垂直フィーチャおよび水平フィーチャを印刷するための完全に中実な遮蔽マスクの例を示す図である。 図2aおよび図2bのマスクに対応するシミュレートしたレジスト・パターンを示す図である。 図2aおよび図2bのマスクに対応するシミュレートしたレジスト・パターンを示す図である。 無限格子のバイナリ強度マスクの透過率を示す図である。 本発明のサブ解像度格子ブロック(SGB)をダイポール照明とともに使用する様子を示す図である。 本発明のサブ解像度格子ブロック(SGB)をダイポール照明とともに使用する様子を示す図である。 SGBの最小解像可能ピッチの計算の一例を示す図である。 本発明による、遮蔽線をマスク・パターンに適用するプロセスを示す例示的な流れ図を示す図である。 ウェハ上に投影される例示的な目標パターンを示す図である。 遮蔽およびOPC補助フィーチャが適用された、図8の目標部分に対応する垂直構成要素パターンおよび水平構成要素パターンを示す図である。 遮蔽およびOPC補助フィーチャが適用された、図8の目標部分に対応する垂直構成要素パターンおよび水平構成要素パターンを示す図である。 図9aおよび図9bに示す垂直構成要素パターンおよび水平構成要素パターンに適用されるSGBを示す図である。 図9aおよび図9bに示す垂直構成要素パターンおよび水平構成要素パターンに適用されるSGBを示す図である。 図8から図10に示す様々なパターンについてパターン被覆範囲の増加を要約した表である。 2重ダイポール露光プロセスにおいて本発明のSGB遮蔽を含む図10aおよび図10bに示す垂直マスクおよび水平マスクを利用した、空中像シミュレーションの結果を示すである。 2重ダイポール露光プロセスにおいて本発明のSGB遮蔽を含む図10aおよび図10bに示す垂直マスクおよび水平マスクを利用した、空中像シミュレーションの結果を示すである。 図2aおよび図2bに示す領域30に含まれるマスク・パターンの部分について行った完全レジスト・モデル・シミュレーションの結果を示す図である。 図2aおよび図2bに示す領域30に含まれるマスク・パターンの部分について行った完全レジスト・モデル・シミュレーションの結果を示す図である。 SGB遮蔽を使用した結果として得られる露光ラチチュードの改善を示す図である。 SGB遮蔽を使用した結果として得られる露光ラチチュードの改善を示す図である。 SGBがどのようにしてプロセス・ラチチュードまたは実際のデバイスに影響を及ぼすかを示す図である。 SGBがどのようにしてプロセス・ラチチュードまたは実際のデバイスに影響を及ぼすかを示す図である。 SGBがどのようにしてプロセス・ラチチュードまたは実際のデバイスに影響を及ぼすかを示す図である。 本発明のSGBを使用した場合と使用しない場合のフレアの量を定量化する「Kirk」の消失型ボックス・テストの結果を示す図である。 本発明を援用して設計したマスクとともに用いるのに適したリソグラフィ投射装置を示す概略図である。 露光フィールドの全長にわたる連続的なSGB線の使用を示す図である。 露光フィールドの全長にわたる連続的なSGB線の使用を示す図である。
符号の説明
 Ex 放射システム
 IL 放射システム
 LA 放射線源
 MA マスク
 PL アイテム
 MT 第1の物体テーブル
 W 基板
 WT 第2の物体テーブル
 PL 投射システム

Claims (30)

  1.  ダイポール照明を利用して、垂直配向フィーチャおよび水平配向フィーチャを有するパターンを基板上に印刷するためのマスクを生成する方法であって、
     前記パターンに含まれる背景領域を識別する段階と、
     前記背景領域中の解像不可能な水平配向フィーチャを含む垂直構成要素マスクを生成する段階と、
     前記背景領域中の解像不可能な垂直配向フィーチャを含む水平構成要素マスクを生成する段階とを含む方法。
  2.  前記垂直構成要素マスクを生成する段階が、
     前記パターンに含まれる水平配向フィーチャを識別し、前記水平配向フィーチャの遮蔽を提供する段階と、
     前記パターンに含まれる垂直配向フィーチャに、光学近接効果補正用補助フィーチャを適用する段階とを含み、
     前記垂直構成要素マスクが、前記垂直配向フィーチャを前記基板上に投影するために使用される、請求項1に記載のマスクを生成する方法。
  3.  前記水平構成要素マスクを生成する段階が、
     前記パターンに含まれる垂直配向フィーチャを識別し、前記垂直配向フィーチャの遮蔽を提供する段階と、
     前記パターンに含まれる水平配向フィーチャに、光学近接効果補正用補助フィーチャを適用する段階とを含み、
     前記水平構成要素マスクが、前記水平配向フィーチャを前記基板上に投影するために使用される、請求項1に記載のマスクを生成する方法。
  4.  前記背景領域が、前記基板上に投影されるフィーチャを含まない、請求項1に記載のマスクを生成する方法。
  5.  前記解像不可能な水平配向フィーチャが、それぞれ同じ幅を有する互いに平行に延びる複数の独立線を含む、請求項1に記載のマスクを生成する方法。
  6.  前記解像不可能な水平配向フィーチャが、同じピッチを有する、請求項5に記載のマスクを生成する方法。
  7.  前記解像不可能な垂直配向フィーチャが、それぞれ同じ幅を有する互いに平行に延びる複数の独立線を含む、請求項1に記載のマスクを生成する方法。
  8.  前記解像不可能な垂直配向フィーチャが、同じピッチを有する、請求項7に記載のマスクを生成する方法。
  9.  ダイポール照明を利用して、垂直配向フィーチャおよび水平配向フィーチャを有するパターンを基板上に印刷する方法であって、
     前記パターンに含まれる背景領域を識別する段階と、
     前記背景領域中の解像不可能な水平配向フィーチャを含む垂直構成要素マスクを生成する段階と、
     前記背景領域中の解像不可能な垂直配向フィーチャを含む水平構成要素マスクを生成する段階と、
     X極照明を利用して前記垂直構成要素マスクを照明する段階と、
     Y極照明を利用して前記水平構成要素マスクを照明する段階とを含む方法。
  10.  前記垂直構成要素マスクを生成する段階が、
     前記パターンに含まれる水平配向フィーチャを識別し、前記水平配向フィーチャの遮蔽を提供する段階と、
     前記パターンに含まれる垂直配向フィーチャに、光学近接効果補正用補助フィーチャを適用する段階とを含む、請求項9に記載のパターンを印刷する方法。
  11.  前記水平構成要素マスクを生成する段階が、
     前記パターンに含まれる垂直配向フィーチャを識別し、前記垂直配向フィーチャの遮蔽を提供する段階と、
     前記パターンに含まれる水平配向フィーチャに、光学近接効果補正用補助フィーチャを適用する段階とを含む、請求項9に記載のパターンを印刷する方法。
  12.  前記背景領域が、前記基板上に投影されるフィーチャを含まない、請求項9に記載のパターンを印刷する方法。
  13.  前記遮蔽により、前記垂直構成要素マスクを照明したときに前記水平配向構成要素が照明されることが防止される、請求項10に記載のパターンを印刷する方法。
  14.  前記遮蔽により、前記水平構成要素マスクを照明したときに前記垂直配向構成要素が照明されることが防止される、請求項11に記載のパターンを印刷する方法。
  15.  前記解像不可能な水平配向フィーチャが、それぞれ同じ幅を有する互いに平行に延びる複数の独立線を含む、請求項9に記載のパターンを印刷する方法。
  16.  前記解像不可能な水平配向フィーチャが、同じピッチを有する、請求項15に記載のパターンを印刷する方法。
  17.  前記解像不可能な垂直配向フィーチャが、それぞれ同じ幅を有する互いに平行に延びる複数の独立線を含む、請求項9に記載のパターンを印刷する方法。
  18.  前記解像不可能な垂直配向フィーチャが、同じピッチを有する、請求項17に記載のパターンを印刷する方法。
  19.  垂直配向フィーチャおよび水平配向フィーチャを有するパターンを基板上に印刷するためのマスクを生成する装置であって、
     前記パターンに含まれる背景領域を識別する手段と、
     前記背景領域中の解像不可能な水平配向フィーチャを含む垂直構成要素マスクを生成する手段と、
     前記背景領域中の解像不可能な垂直配向フィーチャを含む水平構成要素マスクを生成する手段とを含む装置。
  20.  前記背景領域が、前記基板上に投影されるフィーチャを含まない、請求項19に記載の装置。
  21.  前記解像不可能な水平配向フィーチャが、それぞれ同じ幅を有する互いに平行に延びる複数の独立線を含む、請求項19に記載の装置。
  22.  前記解像不可能な水平配向フィーチャが、同じピッチを有する、請求項21に記載の装置。
  23.  前記解像不可能な垂直配向フィーチャが、それぞれ同じ幅を有する互いに平行に延びる複数の独立線を含む、請求項19に記載の装置。
  24.  前記解像不可能な垂直配向フィーチャが、同じピッチを有する、請求項23に記載の装置。
  25.  コンピュータ可読記録媒体と、複数露光リソグラフィ投影プロセスにおいて垂直配向フィーチャおよび水平配向フィーチャを有するパターンを印刷するためのマスクに対応するファイルを生成するようコンピュータに指示する該記録媒体に記録された手段とを含むコンピュータを制御するコンピュータ・プログラム製品であって、前記ファイルの前記生成が、
     前記パターンに含まれる背景領域を識別する段階と、
     前記背景領域中の解像不可能な水平配向フィーチャを含む垂直構成要素マスクを生成する段階と、
     前記背景領域中の解像不可能な垂直配向フィーチャを含む水平構成要素マスクを生成する段階とを含む、コンピュータ・プログラム製品。
  26.  前記垂直構成要素マスクを生成する段階が、
     前記パターンに含まれる水平配向フィーチャを識別し、前記水平配向フィーチャの遮蔽を提供する段階と、
     前記パターンに含まれる垂直配向フィーチャに、光学近接効果補正用補助フィーチャを適用する段階とを含み、
     前記垂直構成要素マスクが、前記垂直配向フィーチャを前記基板上に投影するために使用される、請求項25に記載のコンピュータ・プログラム製品。
  27.  前記水平構成要素マスクを生成する段階が、
     前記パターンに含まれる垂直配向フィーチャを識別し、前記垂直配向フィーチャの遮蔽を提供する段階と、
     前記パターンに含まれる水平配向フィーチャに、光学近接効果補正用補助フィーチャを適用する段階とを含み、
     前記水平構成要素マスクが、前記水平配向フィーチャを前記基板上に投影するために使用される、請求項25に記載のコンピュータ・プログラム製品。
  28.  前記背景領域が、前記基板上に投影されるフィーチャを含まない、請求項25に記載のコンピュータ・プログラム製品。
  29.  前記解像不可能な水平配向フィーチャが、それぞれ同じ幅および同じピッチを有する互いに平行に延びる複数の独立線を含む、請求項25に記載のコンピュータ・プログラム製品。
  30.  前記解像不可能な垂直配向フィーチャが、それぞれ同じ幅および同じピッチを有する互いに平行に延びる複数の独立線を含む、請求項25に記載のコンピュータ・プログラム製品。
JP2003305433A 2002-07-26 2003-07-25 ダイポール照明技術とともに用いる配向依存遮蔽 Pending JP2004133427A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US39857402P 2002-07-26 2002-07-26
US10/395,903 US6851103B2 (en) 2002-03-25 2003-03-25 Method and apparatus for decomposing semiconductor device patterns into phase and chrome regions for chromeless phase lithography

Publications (1)

Publication Number Publication Date
JP2004133427A true JP2004133427A (ja) 2004-04-30

Family

ID=30003358

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003305433A Pending JP2004133427A (ja) 2002-07-26 2003-07-25 ダイポール照明技術とともに用いる配向依存遮蔽

Country Status (8)

Country Link
US (2) US7246342B2 (ja)
EP (1) EP1385052B1 (ja)
JP (1) JP2004133427A (ja)
KR (1) KR100570196B1 (ja)
CN (1) CN100470721C (ja)
AT (1) ATE328303T1 (ja)
DE (1) DE60305584T2 (ja)
TW (1) TWI272448B (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006126614A (ja) * 2004-10-29 2006-05-18 Toshiba Corp マスクパターンデータ生成方法、フォトマスクの製造方法、及び半導体デバイスの製造方法
JP2006293381A (ja) * 2005-04-12 2006-10-26 Asml Masktools Bv 二重露光リソグラフィを実行するための方法、プログラム製品及び装置
JP2007086717A (ja) * 2005-09-20 2007-04-05 Hynix Semiconductor Inc レイアウト対レイアウト検査方法を用いた光学近接効果補正の検証方法
JP2007240865A (ja) * 2006-03-08 2007-09-20 Nec Electronics Corp フォトマスクおよび露光方法
JP2008546005A (ja) * 2005-05-20 2008-12-18 ケイデンス デザイン システムズ,インコーポレイテッド 製造を理解した設計および設計を理解した製造
JP2010160442A (ja) * 2009-01-09 2010-07-22 Canon Inc 原版データ生成プログラムおよび方法
JP2011066079A (ja) * 2009-09-15 2011-03-31 Toshiba Corp フレア補正方法及び半導体デバイスの製造方法
US8302061B2 (en) 2005-05-20 2012-10-30 Cadence Design Systems, Inc. Aware manufacturing of an integrated circuit

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004133427A (ja) * 2002-07-26 2004-04-30 Asml Masktools Bv ダイポール照明技術とともに用いる配向依存遮蔽
SG137657A1 (en) * 2002-11-12 2007-12-28 Asml Masktools Bv Method and apparatus for performing model-based layout conversion for use with dipole illumination
US20070055892A1 (en) * 2003-09-26 2007-03-08 Mentor Graphics Corp. Concealment of information in electronic design automation
US7353468B2 (en) * 2003-09-26 2008-04-01 Ferguson John G Secure exchange of information in electronic design automation
US7222312B2 (en) * 2003-09-26 2007-05-22 Ferguson John G Secure exchange of information in electronic design automation
SG111289A1 (en) * 2003-11-05 2005-05-30 Asml Masktools Bv A method for performing transmission tuning of a mask pattern to improve process latitude
DE10356699B4 (de) * 2003-11-28 2009-04-09 Qimonda Ag Lithographiesystem für richtungsabhängige Belichtung
KR100599510B1 (ko) * 2003-12-31 2006-07-13 동부일렉트로닉스 주식회사 미세 홀 포토마스크 제조방법
JP4084312B2 (ja) * 2004-01-16 2008-04-30 株式会社東芝 リソグラフィプロセス評価システム、リソグラフィプロセス評価方法、露光装置評価方法、マスクパターン設計方法及び半導体装置の製造方法
US7448012B1 (en) 2004-04-21 2008-11-04 Qi-De Qian Methods and system for improving integrated circuit layout
US8442311B1 (en) 2005-06-30 2013-05-14 Teradici Corporation Apparatus and method for encoding an image generated in part by graphical commands
US7782339B1 (en) * 2004-06-30 2010-08-24 Teradici Corporation Method and apparatus for generating masks for a multi-layer image decomposition
EP1619556A1 (en) * 2004-07-20 2006-01-25 Interuniversitair Micro-Elektronica Centrum Method and masks for reducing the impact of stray light during optical lithography
EP1643309A1 (en) * 2004-10-01 2006-04-05 Interuniversitair Microelektronica Centrum Vzw Method and masks for reducing the impact of stray light in optical lithography
JP5313429B2 (ja) 2004-07-20 2013-10-09 アイメック 光リソグラフィ方法
KR100614651B1 (ko) * 2004-10-11 2006-08-22 삼성전자주식회사 회로 패턴의 노광을 위한 장치 및 방법, 사용되는포토마스크 및 그 설계 방법, 그리고 조명계 및 그 구현방법
US7517642B2 (en) * 2004-12-30 2009-04-14 Intel Corporation Plane waves to control critical dimension
US8132130B2 (en) * 2005-06-22 2012-03-06 Asml Masktools B.V. Method, program product and apparatus for performing mask feature pitch decomposition for use in a multiple exposure process
US8048590B2 (en) * 2005-11-14 2011-11-01 Taiwan Semiconductor Manufacturing Company, Ltd. Photolithography mask having a scattering bar structure that includes transverse linear assist features
US7547495B2 (en) * 2005-12-21 2009-06-16 Asml Netherlands B.V Device manufacturing method and computer program product
JP4882371B2 (ja) * 2005-12-27 2012-02-22 富士通セミコンダクター株式会社 フレア量の計測方法、フレア量計測用マスク及びデバイスの製造方法
EP1804282A1 (en) 2005-12-29 2007-07-04 Interuniversitair Microelektronica Centrum vzw ( IMEC) Methods for manufacturing dense integrated circuits
US7713665B2 (en) * 2006-03-29 2010-05-11 Asml Netherlands B.V. Lithographic apparatus and patterning device
EP2267530A1 (en) * 2006-04-06 2010-12-29 ASML MaskTools B.V. Method and apparatus for performing dark field double dipole lithography
US20090222927A1 (en) * 2006-04-30 2009-09-03 Pikus Fedor G Concealment of Information in Electronic Design Automation
US7818151B2 (en) * 2006-05-02 2010-10-19 Asml Masktools B.V. Method, program product and apparatus for obtaining short-range flare model parameters for lithography simulation tool
JP5032948B2 (ja) 2006-11-14 2012-09-26 エーエスエムエル マスクツールズ ビー.ブイ. Dptプロセスで用いられるパターン分解を行うための方法、プログラムおよび装置
US7966585B2 (en) * 2006-12-13 2011-06-21 Mentor Graphics Corporation Selective shielding for multiple exposure masks
KR20090057735A (ko) * 2007-12-03 2009-06-08 주식회사 동부하이텍 Opc테스트 패턴용 레티클 및 그 제조 방법
KR100935733B1 (ko) 2008-06-20 2010-01-08 주식회사 하이닉스반도체 피치 변화 구간을 포함하는 레이아웃 보정방법
JP5607348B2 (ja) * 2009-01-19 2014-10-15 キヤノン株式会社 原版データを生成する方法およびプログラム、ならびに、原版製作方法
US8331646B2 (en) 2009-12-23 2012-12-11 International Business Machines Corporation Optical proximity correction for transistors using harmonic mean of gate length
CN102262352B (zh) * 2010-05-27 2014-05-07 中芯国际集成电路制造(上海)有限公司 制作掩膜版的方法、对布局图形进行光学邻近修正方法
US8415077B2 (en) 2010-08-13 2013-04-09 International Business Machines Corporation Simultaneous optical proximity correction and decomposition for double exposure lithography
NL2007287A (en) 2010-09-14 2012-03-15 Asml Netherlands Bv Correction for flare effects in lithography system.
KR102002958B1 (ko) 2012-09-04 2019-07-24 삼성디스플레이 주식회사 패터닝 마스크
US10599046B2 (en) * 2017-06-02 2020-03-24 Samsung Electronics Co., Ltd. Method, a non-transitory computer-readable medium, and/or an apparatus for determining whether to order a mask structure

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61117832A (ja) 1984-11-14 1986-06-05 Oki Electric Ind Co Ltd 半導体装置の製造方法
DE69131497T2 (de) * 1990-06-21 2000-03-30 Matsushita Electronics Corp., Kadoma Photomaske, die in der Photolithographie benutzt wird und ein Herstellungsverfahren derselben
JPH04191739A (ja) 1990-11-26 1992-07-10 Matsushita Electron Corp フォトマスク製造装置
JPH04311025A (ja) 1991-04-10 1992-11-02 Fujitsu Ltd 露光方法
JPH0561180A (ja) 1991-08-30 1993-03-12 Oki Electric Ind Co Ltd ホトマスク及びこれを用いたパターン形成方法
US5881125A (en) 1992-09-25 1999-03-09 Intel Corporation Attenuated phase-shifted reticle using sub-resolution pattern
JP3188933B2 (ja) 1993-01-12 2001-07-16 日本電信電話株式会社 投影露光方法
JP3303077B2 (ja) 1993-03-01 2002-07-15 日本電信電話株式会社 マスクおよびパタン形成方法
US5446521A (en) * 1993-06-30 1995-08-29 Intel Corporation Phase-shifted opaquing ring
US5841517A (en) 1993-08-03 1998-11-24 Noritsu Koki Co., Ltd. Printer system for printing combined images on a same photosensitive sheet
US5821014A (en) 1997-02-28 1998-10-13 Microunity Systems Engineering, Inc. Optical proximity correction method for intermediate-pitch features using sub-resolution scattering bars on a mask
US6106979A (en) * 1997-12-30 2000-08-22 Micron Technology, Inc. Use of attenuating phase-shifting mask for improved printability of clear-field patterns
US6077630A (en) * 1998-01-08 2000-06-20 Micron Technology, Inc. Subresolution grating for attenuated phase shifting mask fabrication
JP2002501634A (ja) 1998-03-17 2002-01-15 エーエスエムエル マスクツールズ ネザーランズ ビー.ヴィ. 高透過率ハーフトーン型位相シフトマスクを用いた4分の1露光波長以下線形パターン形成方法
TW587199B (en) * 1999-09-29 2004-05-11 Asml Netherlands Bv Lithographic method and apparatus
EP1091252A3 (en) 1999-09-29 2004-08-11 ASML Netherlands B.V. Lithographic method and apparatus
JP2001222097A (ja) 2000-02-09 2001-08-17 Fujitsu Ltd 位相シフトマスク及びその製造方法
AU2001241496A1 (en) 2000-02-14 2001-08-27 Asml Masktools B.V. A method of improving photomask geometry
TW512424B (en) 2000-05-01 2002-12-01 Asml Masktools Bv Hybrid phase-shift mask
WO2002025373A2 (en) * 2000-09-13 2002-03-28 Massachusetts Institute Of Technology Method of design and fabrication of integrated circuits using regular arrays and gratings
US6553562B2 (en) * 2001-05-04 2003-04-22 Asml Masktools B.V. Method and apparatus for generating masks utilized in conjunction with dipole illumination techniques
JP4171647B2 (ja) 2001-11-28 2008-10-22 エーエスエムエル マスクツールズ ビー.ブイ. プロセス・ラチチュードを改善するために利用した補助形態を除去する方法
US6625802B2 (en) * 2002-02-01 2003-09-23 Intel Corporation Method for modifying a chip layout to minimize within-die CD variations caused by flare variations in EUV lithography
US7651821B2 (en) * 2002-03-04 2010-01-26 Massachusetts Institute Of Technology Method and system of lithography using masks having gray-tone features
AU2002324868A1 (en) * 2002-03-04 2003-09-29 Massachusetts Institute Of Technology A method and system of lithography using masks having gray-tone features
KR100566153B1 (ko) 2002-03-25 2006-03-31 에이에스엠엘 마스크툴즈 비.브이. 다이폴 조명을 활용하여 규칙기반 게이트 슈링크를수행하는 방법 및 장치
SG144749A1 (en) 2002-03-25 2008-08-28 Asml Masktools Bv Method and apparatus for decomposing semiconductor device patterns into phase and chrome regions for chromeless phase lithography
AU2003240931A1 (en) * 2002-05-29 2003-12-19 Massachusetts Institute Of Technology A method for photolithography using multiple illuminations and a single fine feature mask
US6807662B2 (en) * 2002-07-09 2004-10-19 Mentor Graphics Corporation Performance of integrated circuit components via a multiple exposure technique
JP2004133427A (ja) * 2002-07-26 2004-04-30 Asml Masktools Bv ダイポール照明技術とともに用いる配向依存遮蔽
JP4393049B2 (ja) 2002-09-17 2010-01-06 キヤノン株式会社 走査光学系及びそれを用いた画像形成装置
SG137657A1 (en) * 2002-11-12 2007-12-28 Asml Masktools Bv Method and apparatus for performing model-based layout conversion for use with dipole illumination
JP4311025B2 (ja) 2003-01-22 2009-08-12 株式会社豊田自動織機 搬送車
US6989229B2 (en) * 2003-03-27 2006-01-24 Freescale Semiconductor, Inc. Non-resolving mask tiling method for flare reduction
JP4191739B2 (ja) 2006-01-19 2008-12-03 日本電信電話株式会社 電界通信装置

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006126614A (ja) * 2004-10-29 2006-05-18 Toshiba Corp マスクパターンデータ生成方法、フォトマスクの製造方法、及び半導体デバイスの製造方法
JP4717153B2 (ja) * 2005-04-12 2011-07-06 エーエスエムエル マスクツールズ ビー.ブイ. 相補的マスクを生成する方法、コンピュータ・プログラム製品、デバイス製造方法及びウェハに写像する方法
JP2010256935A (ja) * 2005-04-12 2010-11-11 Asml Masktools Bv 相補的マスクを生成する方法、コンピュータ・プログラム製品、デバイス製造方法及びウェハに写像する方法
JP4617272B2 (ja) * 2005-04-12 2011-01-19 エーエスエムエル マスクツールズ ビー.ブイ. 二重露光リソグラフィを実行するための方法、プログラム製品及びデバイス製造方法
JP2006293381A (ja) * 2005-04-12 2006-10-26 Asml Masktools Bv 二重露光リソグラフィを実行するための方法、プログラム製品及び装置
US8122391B2 (en) 2005-04-12 2012-02-21 Asml Masktools B.V. Method, program product and apparatus for performing double exposure lithography
US8910091B2 (en) 2005-04-12 2014-12-09 Asml Netherlands B.V. Method, program product and apparatus for performing double exposure lithography
JP2008546005A (ja) * 2005-05-20 2008-12-18 ケイデンス デザイン システムズ,インコーポレイテッド 製造を理解した設計および設計を理解した製造
US8302061B2 (en) 2005-05-20 2012-10-30 Cadence Design Systems, Inc. Aware manufacturing of an integrated circuit
US8713484B2 (en) 2005-05-20 2014-04-29 Cadence Design Systems, Inc. Aware manufacturing of integrated circuits
JP2007086717A (ja) * 2005-09-20 2007-04-05 Hynix Semiconductor Inc レイアウト対レイアウト検査方法を用いた光学近接効果補正の検証方法
JP2007240865A (ja) * 2006-03-08 2007-09-20 Nec Electronics Corp フォトマスクおよび露光方法
JP2010160442A (ja) * 2009-01-09 2010-07-22 Canon Inc 原版データ生成プログラムおよび方法
JP2011066079A (ja) * 2009-09-15 2011-03-31 Toshiba Corp フレア補正方法及び半導体デバイスの製造方法

Also Published As

Publication number Publication date
ATE328303T1 (de) 2006-06-15
EP1385052B1 (en) 2006-05-31
CN100470721C (zh) 2009-03-18
DE60305584D1 (de) 2006-07-06
US20070214448A1 (en) 2007-09-13
US20050102648A1 (en) 2005-05-12
DE60305584T2 (de) 2007-05-24
TWI272448B (en) 2007-02-01
EP1385052A2 (en) 2004-01-28
KR100570196B1 (ko) 2006-04-11
EP1385052A3 (en) 2004-03-31
KR20040026123A (ko) 2004-03-27
US7246342B2 (en) 2007-07-17
US7725872B2 (en) 2010-05-25
TW200410044A (en) 2004-06-16
CN1495856A (zh) 2004-05-12

Similar Documents

Publication Publication Date Title
US7725872B2 (en) Orientation dependent shielding for use with dipole illumination techniques
US7666554B2 (en) Method and apparatus for performing model-based layout conversion for use with dipole illumination
US7774736B2 (en) Method and apparatus for providing optical proximity features to a reticle pattern for deep sub-wavelength optical lithography
JP3645242B2 (ja) ダイポール式照明技術に関連して使用されるマスクの生成方法と生成装置
JP4558770B2 (ja) マスクパターン形成方法及び装置、並びに、コンピュータ・プログラム
KR100566153B1 (ko) 다이폴 조명을 활용하여 규칙기반 게이트 슈링크를수행하는 방법 및 장치
US7824826B2 (en) Method and apparatus for performing dark field double dipole lithography (DDL)
EP1530084A1 (en) A method for performing transmission tuning of a mask pattern to improve process latitude

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060222

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20060904

RD05 Notification of revocation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7425

Effective date: 20070517

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20081118

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081128

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20090324

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090617

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20090724

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20091002