JP2004071899A - 回路装置およびその製造方法 - Google Patents
回路装置およびその製造方法 Download PDFInfo
- Publication number
- JP2004071899A JP2004071899A JP2002230410A JP2002230410A JP2004071899A JP 2004071899 A JP2004071899 A JP 2004071899A JP 2002230410 A JP2002230410 A JP 2002230410A JP 2002230410 A JP2002230410 A JP 2002230410A JP 2004071899 A JP2004071899 A JP 2004071899A
- Authority
- JP
- Japan
- Prior art keywords
- brazing material
- plating film
- semiconductor element
- die pad
- circuit device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims description 18
- 239000000463 material Substances 0.000 claims abstract description 102
- 238000007747 plating Methods 0.000 claims abstract description 93
- 238000005219 brazing Methods 0.000 claims abstract description 90
- 239000004065 semiconductor Substances 0.000 claims abstract description 90
- 238000004519 manufacturing process Methods 0.000 claims abstract description 15
- 230000002093 peripheral effect Effects 0.000 claims abstract description 5
- 239000011888 foil Substances 0.000 claims description 38
- 229920005989 resin Polymers 0.000 claims description 37
- 239000011347 resin Substances 0.000 claims description 37
- 238000000926 separation method Methods 0.000 claims description 13
- 229910000679 solder Inorganic materials 0.000 claims description 12
- 239000002184 metal Substances 0.000 claims description 11
- 229910052751 metal Inorganic materials 0.000 claims description 11
- 238000003892 spreading Methods 0.000 claims description 2
- 230000007480 spreading Effects 0.000 claims description 2
- 239000000758 substrate Substances 0.000 description 9
- 238000000465 moulding Methods 0.000 description 7
- 239000004593 Epoxy Substances 0.000 description 5
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 5
- 239000011521 glass Substances 0.000 description 5
- 238000001721 transfer moulding Methods 0.000 description 5
- 238000001746 injection moulding Methods 0.000 description 4
- 230000001105 regulatory effect Effects 0.000 description 4
- 230000000903 blocking effect Effects 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 229910001111 Fine metal Inorganic materials 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 239000010931 gold Substances 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 229920005992 thermoplastic resin Polymers 0.000 description 2
- 229920001187 thermosetting polymer Polymers 0.000 description 2
- 239000004734 Polyphenylene sulfide Substances 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 235000019219 chocolate Nutrition 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000011889 copper foil Substances 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 238000007772 electroless plating Methods 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 238000001883 metal evaporation Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000009719 polyimide resin Substances 0.000 description 1
- 229920000069 polyphenylene sulfide Polymers 0.000 description 1
- 238000004382 potting Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000003014 reinforcing effect Effects 0.000 description 1
- 238000004381 surface treatment Methods 0.000 description 1
- 239000013585 weight reducing agent Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- C—CHEMISTRY; METALLURGY
- C25—ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
- C25D—PROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
- C25D7/00—Electroplating characterised by the article coated
- C25D7/12—Semiconductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07
- H01L21/4814—Conductive parts
- H01L21/4821—Flat leads, e.g. lead frames with or without insulating supports
- H01L21/4828—Etching
- H01L21/4832—Etching a temporary substrate after encapsulation process to form leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
- H01L21/60—Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49579—Lead-frames or other flat leads characterised by the materials of the lead frames or layers thereon
- H01L23/49582—Metallic layers on lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L24/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04042—Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05553—Shape in top view being rectangular
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05554—Shape in top view being square
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05555—Shape in top view being circular or elliptic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05647—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/2612—Auxiliary members for layer connectors, e.g. spacers
- H01L2224/26152—Auxiliary members for layer connectors, e.g. spacers being formed on an item to be connected not being a semiconductor or solid-state body
- H01L2224/26175—Flow barriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/291—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/291—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/29101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/2919—Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8319—Arrangement of the layer connectors prior to mounting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/83801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/852—Applying energy for connecting
- H01L2224/85201—Compression bonding
- H01L2224/85205—Ultrasonic bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92242—Sequential connecting processes the first connecting process involving a layer connector
- H01L2224/92247—Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00011—Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01024—Chromium [Cr]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01028—Nickel [Ni]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/0105—Tin [Sn]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01059—Praseodymium [Pr]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/0132—Binary Alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/0665—Epoxy resin
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12042—LASER
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19041—Component type being a capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19043—Component type being a resistor
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Organic Chemistry (AREA)
- Metallurgy (AREA)
- Materials Engineering (AREA)
- Electrochemistry (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Lead Frames For Integrated Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
【解決手段】半導体素子13が実装される領域を囲むようにして、ダイパッド11の表面の周辺部に第2のメッキ膜14Bを設ける。半導体素子13をロウ材19を介してダイパッド11に実装する工程では、半導体素子13を融解したロウ材19上部に載置することにより、ロウ材19が第1のメッキ膜14Aから流出するが、第2のメッキ膜14Bが流出を防止する阻止領域として機能する。従って、広がったロウ材19によるダイパッド11とボンディングパッド12とのショートを防止することができる。
【選択図】 図1
Description
【発明の属する技術分野】
本発明は半導体素子を固着するロウ材の流出を防止することができる回路装置およびその製造方法に関するものである。
【0002】
【従来の技術】
従来、電子機器にセットされる回路装置は、携帯電話、携帯用のコンピューター等に採用されるため、小型化、薄型化、軽量化が求められている。例えば、回路装置として半導体装置を例にして述べると、一般的な半導体装置として、従来通常のトランスファーモールドで封止されたパッケージ型半導体装置がある。この半導体装置は、図13のように、プリント基板PSに実装される。
【0003】
またこのパッケージ型半導体装置61は、半導体チップ62の周囲を樹脂層63で被覆し、この樹脂層63の側部から外部接続用のリード端子64が導出されたものである。しかし、このパッケージ型半導体装置61は、リード端子64が樹脂層63から外に出ており、全体のサイズが大きく、小型化、薄型化および軽量化を満足するものではなかった。そのため、各社が競って小型化、薄型化および軽量化を実現すべく、色々な構造を開発し、最近ではCSP(チップサイズパッケージ)と呼ばれる、チップのサイズと同等のウェハスケールCSP、またはチップサイズよりも若干大きいサイズのCSPが開発されている。
【0004】
図14は、支持基板としてガラスエポキシ基板65を採用した、チップサイズよりも若干大きいCSP66を示すものである。ここではガラスエポキシ基板65にトランジスタチップTが実装されたものとして説明していく。
【0005】
このガラスエポキシ基板65の表面には、第1の電極67、第2の電極68およびダイパッド69が形成され、裏面には第1の裏面電極70と第2の裏面電極71が形成されている。そしてスルーホールTHを介して、前記第1の電極67と第1の裏面電極70が、第2の電極68と第2の裏面電極71が電気的に接続されている。またダイパッド69には前記ベアのトランジスタチップTが固着され、トランジスタのエミッタ電極と第1の電極67が金属細線72を介して接続され、トランジスタのベース電極と第2の電極68が金属細線72を介して接続されている。更にトランジスタチップTを覆うようにガラスエポキシ基板65に樹脂層73が設けられている。
【0006】
前記CSP66は、ガラスエポキシ基板65を採用するが、ウェハスケールCSPと違い、チップTから外部接続用の裏面電極70、71までの延在構造が簡単であり、安価に製造できるメリットを有する。また前記CSP66は、図13のように、プリント基板PSに実装される。プリント基板PSには、電気回路を構成する電極、配線が設けられ、前記CSP66、パッケージ型半導体装置61、チップ抵抗CRまたはチップコンデンサCC等が電気的に接続されて固着される。そしてこのプリント基板で構成された回路は、色々なセットの中に取り付けられていた。
【0007】
【発明が解決しようとする課題】
しかしながら、上述したような半導体装置では、トランジスタTは、ダイパット69上に塗布された半田等のロウ材を融解させるリフロー工程により固着されていた。従って、トランジスタTを融解した半田上に載置すると、半田がダイパッド69上から流出して、ダイパッド69と他の電極とがショートしてしまう問題があった。
【0008】
更に、ダイパッド69から流出した半田が、第2の電極68に到達してしまうのを防止するために、ダイパッド69と第2の電極68とは離間させており、このことが装置全体の大型化を招いていた。
【0009】
本発明はこのような問題を鑑みて成されたものであり、本発明の主な目的は、ロウ材を介して半導体素子をダイパッドに実装する際に、ロウ材がダイパッドから流出するのを防止する回路装置を提供することにある。
【0010】
【課題を解決するための手段】
本発明は、第1に、ロウ材を介して半導体素子が実装されるダイパッドと、前記ダイパッドに近接して設けられたボンディングパッドと、前記ダイパッドおよび前記ボンディングパッドの表面に形成されたメッキ膜とを有し、前記ダイパッドの前記半導体素子を載置する第1のメッキ膜の周囲に離間して、前記ロウ材の流出防止用の第2のメッキ膜を設け、前記第1のメッキ膜からオーバーフローした前記ロウ材を両メッキ間のスペースで流出防止することを特徴とする。
【0011】
本発明は、第2に、前記第1のメッキ膜の両側面に凸部を設け、前記凸部から前記ロウ材を流出させて周囲にロウ材を広げることを特徴とする。
【0012】
本発明は、第3に、前記凸部で前記ロウ材を周囲に広げることにより前記半導体素子を平行に維持することを特徴とする。
【0013】
本発明は、第4に、前記半導体装置は、ICチップであることを特徴とする。
【0014】
本発明は、第5に、前記半導体素子は、金属細線を介して所望の前記ボンディングパッドと電気的に接続されることを特徴とする。
【0015】
本発明は、第6に、前記ロウ材は、半田またはAgペーストであることを特徴とする。
【0016】
本発明は、第7に、導電箔を用意する工程と、前記導電箔にその厚みよりも浅い分離溝を形成して複数個の回路装置部を構成するダイパッドおよびボンディングパッドを形成する工程と、固着予定の半導体素子の領域に対応した前記ダイパッドの表面に第1のメッキ膜を形成し、同時に前記領域を囲むように第2のメッキ膜を形成する工程と、前記第1のメッキ膜上にロウ材を介して半導体素子を固着する工程と、前記半導体素子と所望のボンディングパッドとのワイヤボンディングを行う工程と、前記半導体素子を被覆し、前記分離溝に充填されるように絶縁性樹脂で共通モールドする工程と、前記絶縁性樹脂が露出するまで前記導電箔の裏面を除去する工程と、前記絶縁性樹脂をダイシングすることにより各回路装置に分離する工程とを有することを特徴とする。
【0017】
本発明は、第8に、前記第1のメッキ膜の周端部に凸部を設け、前記凸部から前記ロウ材を流出させることにより、前記半導体素子を平行に維持することを特徴とする。
【0018】
本発明は、第9に、前記凸部から流出した前記ロウ材を前記第2のメッキ膜に沿って流すことにより、前記ロウ材が前記ダイパッド表面から流出するのを防止することを特徴とする。
【0019】
本発明は、第10に、前記ロウ材は、半田またはAgペーストであることを特徴とする。
【0020】
【発明の実施の形態】
(回路装置10の構成を説明する第1の実施の形態)
図1を参照して、本発明の回路装置10の構成等を説明する。図1(A)は回路装置10の平面図であり、図1(B)は回路装置10の断面図である。
【0021】
図1(A)および図1(B)を参照して、回路装置10は次のような構成を有する。即ち、ロウ材19を介して半導体素子13が実装されるダイパッド11と、ダイパッド11に近接して設けられたボンディングパッド12と、ダイパッド11およびボンディングパッド12の表面に形成されたメッキ膜とを有し、ダイパッド11の半導体素子13を載置する第1のメッキ膜14Aの周囲に離間して、ロウ材19の流出防止用の第2のメッキ膜14Bを設け、第1のメッキ膜14Aからオーバーフローしたロウ材19を両メッキ間のスペースで流出防止する構成と成っている。このような各構成要素を以下にて説明する。
【0022】
ダイパッド11は、半導体素子13が実装される導電パターンであり、銅箔等の金属から成り、裏面を露出させて絶縁性樹脂16に埋め込まれている。そしてダイパッド11の平面的な大きさは、実装される半導体素子13よりも若干大きく形成され、その周辺部には第2のメッキ膜14Bが形成されている。同図(A)では、ダイパッド11が中央部に形成され、ICチップ等から成る半導体素子13がロウ材19を介して実装されている。また、半導体素子13が実装される領域に対応するダイパッド11の表面には、Ag等から成る第1のメッキ膜14Aが形成されている。
【0023】
ボンディングパッド12は、金属細線15がボンディングされる導電パターンであり、裏面を露出させて絶縁性樹脂16に埋め込まれている。ここでは、装置の中央部に形成されたダイパッド11を囲むように円形状の多数個のボンディングパッド12が形成されている。同図(A)に於いて、ダイパッド11の左右両側に形成されたボンディングパッド12Aは、電気的に独立して設けられている。そして、ダイパッド11の上下両側に形成されたボンディングパッド12Bは、ダイパッド11と連続して形成されており、電気的にも繋がっている。そして、ボンディングパッド12の表面には、ボンディングされる金属細線の接着性を向上させるために、Ag等から成る第3のメッキ膜14Cが形成されている。
【0024】
半導体素子13は、ロウ材19を介してダイパッド11の表面に実装され、ここでは半導体素子のなかでも比較的大型のICチップがロウ材19を介して実装されている。そして、金属細線15を介して、半導体素子13の表面に形成された電極と、ボンディングパッド12とは電気的に接続されている。また、電気的にダイパッド11と接続されたボンディングパッド12も、金属細線15を介して半導体素子13に電気的に接続されている。ここで使用するロウ材としては、半田やAgペースト等の導電性接着剤を使用することができる。
【0025】
絶縁性樹脂16は、ダイパッド11およびボンディングパッド12の裏面を露出させて、全体を封止している。更に、ダイパッド11の表面に形成された溝14にも絶縁性樹脂16は充填されている。ここでは、半導体素子13、金属細線15、ダイパッド11およびボンディングパッド12を封止している。絶縁性樹脂16の材料としては、トランスファーモールドにより形成される熱硬化性樹脂や、インジェクションモールドにより形成される熱可塑性樹脂を採用することができる。
【0026】
ロウ材19は、半田やAgペースト等の導電性のペーストであり、半導体素子13とダイパッド11とを接着させる働きを有する。ロウ材19は導電性の材料であるので、半導体素子13の裏面とダイパッド11とは電気的に接続される。また、ダイパッド11の上下両側に形成されたボンディングパッド12Bは、ダイパッド11と電気的にも接続している。従って、金属細線15を用いて、半導体素子13の電極とボンディングパッド12Bとを接続することにより、半導体素子13の表面に形成された回路と半導体素子13の裏面とを電気的に接続することができる。
【0027】
図2を参照して、ダイパッド11およびボンディングパッド12の表面に形成されるメッキ膜に関して説明する。同平面図では、ダイパッド11、ボンディングパッド12および両者の表面に形成されるメッキ膜のみを示しており、半導体素子13および金属細線15を省いて図示している。ダイパッド11の表面には、半導体素子13の載置領域に対応した第1のメッキ膜14Aと、第1のメッキ膜14Aに離間して囲むように設けられた第2のメッキ膜14Bが形成されている。そして、ボンディングパッド12の表面には第3のメッキ膜14Cが設けられている。上記したメッキ膜14の材料としては、銀、ニッケルまたは金等を採用することができる。
【0028】
第1のメッキ膜14Aは、半導体素子13の載置領域に対応して設けられており、その形状および大きさは半導体素子13と同等に形成されている。また、ロウ材を介して半導体素子13を実装する際に、左右均等にロウ材19を流出させるのを目的として、第1のメッキ膜14Aの対向する辺の中央部付近には凸部14Dが設けられている。凸部14Dは、第1のメッキ膜14Aの周辺部の1部を変形させた箇所であり、ここでは、凸部14Dは外側に突出するように形成されている。
【0029】
第2のメッキ膜14Bは、上述した第1のメッキ膜14Aから離間して囲むように、ダイパッド11の周辺部に形成されている。ロウ材19を介して半導体素子13を実装すると、第1のメッキ膜14Aに設けられた凸部14D付近からロウ材19がオーバーフローする。そして、第2のメッキ膜14Bにより形成される段差により、ロウ材19がダイパッド11から流出するのを防止している。また、第2のメッキ膜14Bの材料はロウ材の濡れ性が良いものであるので、第1のメッキ膜14Aからオーバーフローして第2のメッキ膜14Bに到達したロウ材19は、第2のメッキ膜14Bの内側に沿って流れる。
【0030】
図3を参照して、回路装置の裏面に形成される外部電極17について説明する。外部電極17は、ダイパッド11を囲むようにして設けられたボンディングパッド12の裏面に形成されている。更に、ダイパッド11の裏面にも多数個の外部電極が設けられており、従って、外部電極17は、回路装置10裏面の全域にマトリックス状に等間隔に多数個が設けられている。このことにより、外部電極17を介して、マザーボード等の実装基板に回路装置10を実装した際に、外部電極17に作用する応力を小さくすることができる。
【0031】
図3(B)を参照して、ダイパッド11の裏面に形成される外部電極17の位置および大きさは、レジスト18の開口部により規制されている。そして、ボンディングパッド12の裏面に形成される外部電極17の位置および大きさは、ボンディングパッド12の裏面により規制されている。ボンディングパッド12の材料である銅等の金属は濡れ性が良い材料であり、この濡れ性により外部電極17の位置および大きさは規制されている。このように、ボンディングパッド12の裏面に形成される外部電極17の位置および大きさを、ボンディングパッド12の濡れ性を用いて規制することにより、レジスト18の開口部の位置がずれた場合でも精度良く外部電極17を形成することができる。
【0032】
本発明の特徴は、ダイパッド11の半導体素子13が載置される領域に形成された第1のメッキ膜14Aから離間して、第1のメッキ膜14Aを囲むように第2のメッキ膜14Bを設けたことにある。第1のメッキ膜14Aにロウ材19を介して半導体素子13を実装すると、半導体素子13の重み等により、融解されたロウ材19が第1のメッキ膜14Aから流出する。そして、第1のメッキ膜14Aを囲むように設けた第2のメッキ膜14Bにより段差が形成され、この段差がロウ材19の流出を防止する阻止領域として機能している。従って、第1のメッキ膜14Aから流出したロウ材19は、第1のメッキ膜14Aと第2のメッキ膜14Bとの間に形成されたスペースに貯留される。従って、半導体素子13を実装することにより、第1のメッキ膜14Aからオーバーフローしたロウ材19が、ダイパッド11から流出するのを防止することができる。このことから、流出したロウ材19によりダイパッド11とボンディングパッド12とがショートしてしまうのを防止することができる。
【0033】
更に、本発明の特徴は、第1のメッキ膜14Aの両側面に凹部14Dを設けたことにある。このことにより、融解したロウ材19を介して半導体素子13を実装する際に、両側面から均等にロウ材19を流出させることができる。従って、ロウ材19が偏って流出することによる半導体素子13の傾きを防止することができる。更には、ロウ材19の厚みを均一にすることができる。
【0034】
第2のメッキ膜14Bを設けることの更なるメリットを述べる。ロウ材19は、ディスペンサ等のロウ材を供給する機械を用いて、ダイパッド11の表面に塗布されるが、このディスペンサで供給できるロウ材20の最小塗布量は決まっている。従って、半導体素子13をダイパッド11に実装するのに必要なロウ材19の量よりも、ディスペンサの最小塗布量が多い場合には、ロウ材19がダイパッド11の表面から流出する恐れがある。このことから、第2のメッキ膜14Bを設けることにより、ロウ材19が流出してしまうのを防止することができる。
【0035】
(回路装置10の製造方法を説明する第2の実施の形態)
本実施例では、回路装置10の製造方法を説明する。本実施の形態では、回路装置10は次の様な工程で製造される。即ち、導電箔40を用意する工程と、導電箔40にその厚みよりも浅い分離溝16を形成して複数個の回路装置部45を構成するダイパッド11およびボンディングパッド12を形成する工程と、固着予定の半導体素子13の領域に対応したダイパッド11の表面に第1のメッキ膜14Aを形成し、同時に前記領域を囲むように第2のメッキ膜14Bを形成する工程と、第1のメッキ14A膜上にロウ材19を介して半導体素子13を固着する工程と、半導体素子13と所望のボンディングパッド12とのワイヤボンディングを行う工程と、半導体素子13を被覆し、分離溝16に充填されるように絶縁性樹脂16で共通モールドする工程と、絶縁性樹脂16が露出するまで導電箔40の裏面を除去する工程と、絶縁性樹脂16をダイシングすることにより各回路装置に分離する工程とから構成されている。以下に、本発明の各工程を図4〜図12を参照して説明する。
【0036】
本発明の第1の工程は、図4から図6に示すように、導電箔40を用意し、導電箔40にその厚みよりも浅い分離溝16を形成して複数個の回路装置部45を構成するダイパッド11およびボンディングパッド12を形成することにある。
【0037】
本工程では、まず図4(A)の如く、シート状の導電箔40を用意する。この導電箔40は、ロウ材の付着性、ボンディング性、メッキ性が考慮されてその材料が選択され、材料としては、Cuを主材料とした導電箔、Alを主材料とした導電箔またはFe−Ni等の合金から成る導電箔等が採用される。
【0038】
導電箔の厚さは、後のエッチングを考慮すると10μm〜300μm程度が好ましいが、300μm以上でも10μm以下でも基本的には良い。後述するように、導電箔40の厚みよりも浅い分離溝16が形成できればよい。
【0039】
尚、シート状の導電箔40は、所定の幅、例えば45mmでロール状に巻かれて用意され、これが後述する各工程に搬送されても良いし、所定の大きさにカットされた短冊状の導電箔40が用意され、後述する各工程に搬送されても良い。
【0040】
具体的には、図4(B)に示す如く、短冊状の導電箔40に多数の回路装置部45が形成されるブロック42が4〜5個離間して並べられる。各ブロック42間にはスリット43が設けられ、モールド工程等での加熱処理で発生する導電箔40の応力を吸収する。また導電箔40の上下周端にはインデックス孔44が一定の間隔で設けられ、各工程での位置決めに用いられる。
【0041】
続いて、導電パターンを形成する。まず、図5に示す如く、導電箔40の上に、ホトレジスト(耐エッチングマスク)PRを形成し、導電パターン51となる領域を除いた導電箔40が露出するようにホトレジストPRをパターニングする。そして、図6(A)に示す如く、導電箔40を選択的にエッチングする。ここでは、導電パターン51は、各回路装置部45のダイパッド11およびボンディングパッド12を形成している。
【0042】
図6(B)にダイパッド11およびボンディングパッド12を形成する導電パターン51を示す。本図は図4(B)で示したブロック42の1個を拡大したもの対応する。ハッチング部分の1個が1つの回路装置部45であり、1つのブロック42には2行2列のマトリックス状に多数の回路装置部45が配列され、各回路装置部45毎に同一の導電パターン51が設けられている。各ブロックの周辺には枠状のパターン46が設けられ、それと少し離間しその内側にダイシング時の位置合わせマーク47が設けられている。枠状のパターン46はモールド金型との嵌合に使用し、また導電箔40の裏面エッチング後には絶縁性樹脂16の補強をする働きを有する。また、各回路装置部に於いて、ダイパッド11の上下両側に形成されるボンディングパッド12は、ダイパッド11と一体化されており、電気的にも両者は接続している。
【0043】
本発明の第2の工程は、図7に示す如く、固着予定の半導体素子13の領域に対応したダイパッド11の表面に第1のメッキ膜14Aを形成し、同時に前記領域を囲むように第2のメッキ膜14Bを形成することにある。更に、本工程では、ボンディングパッド12の表面に第3のメッキ膜14Cが形成される。
【0044】
本工程では、先ず、形成予定の第1のメッキ膜14A、第2のメッキ膜14Bおよび第3のメッキ膜14Cを除いた箇所にレジストを形成する。そして、電界メッキ法または無電界メッキ法により、メッキ膜を形成する。ここで、上記したメッキ膜の材料としては、銀、ニッケルまたは金等を採用することができる。更に、矩形に形成される第1のメッキ膜14Aの両側面には、凸部14Dが形成される。
【0045】
本発明の第3の工程は、図8および図9に示す如く、第1のメッキ14A膜上にロウ材19を介して半導体素子13を固着することにある。
【0046】
図8(A)を参照して、ダイパッド11の表面に形成された第1のメッキ膜14Aにロウ材19を介して半導体素子13を実装する。ここで、ロウ材19としては、半田またはAgペースト等の導電性のペーストが使用される。本工程では、ロウ材19は融解した状態であるので、ロウ材19の上部に半導体素子13を載置すると、半導体素子13の重み等によりロウ材19は第1のメッキ膜14Aからオーバーフローする。ここで、半導体素子13が載置される領域を囲むように、ダイパッド11の周辺部には第2のメッキ膜14Bが形成されているので、広がったロウ材19はダイパッド11から流出しない。第2のメッキ膜14Bに到達したロウ材19は、第1のメッキ膜14Aと第2のメッキ膜14Bとの間のスペースに貯留される。従って、第2のメッキ膜14Bはロウ材19の流出を阻止する阻止領域として機能している。従って、ロウ材19はダイパッド11の表面からオーバーフローせず、ダイパッド11とボンディングパッド12とがショートするのを防止することができる。
【0047】
図9を参照して、第1のメッキ膜14Aの両側面に設けた凸部14Dの作用について説明する。図9(A)は、本工程でロウ材19が第1のメッキ膜14Aから流出した状態を示す断面図であり、図9(B)はその平面図である。
【0048】
図9(A)および図9(B)を参照して、融解されたロウ材19の上部に半導体素子13を実装することにより、ロウ材19は第1のメッキ膜14Aからオーバーフローする。ここで、第1のメッキ膜14Aの両側面(ここでは左右の両側面)には凸部14Dが形成されているので、ロウ材19は、凸部14Dが形成された箇所から優先的に流出し、左右均等に偏り無く流出する。このことから、ロウ材19の厚みは一定に保たれ、更に、ロウ材19を介して固着される半導体素子13は平行性を保って実装される。ロウ材19の厚みを一定にすることにより、半導体素子13の放熱性を向上させることができる。半導体素子13が並行に実装されることにより、半導体素子13表面の光の反射を用いて行うその位置認識を正確に行うことができる。従って、位置認識を行ってから行うワイヤボンディングの工程を安定して行うことができる。
【0049】
本発明の第4の工程は、図10に示す如く、半導体素子13と所望のボンディングパッド12とのワイヤボンディングを行うことにある。
【0050】
具体的には、各回路装置部45に実装された半導体素子13の電極と所望のボンディングパッド12とを、熱圧着によるボールボンディング及び超音波によるウェッヂボンディングにより一括してワイヤボンディングを行う。
【0051】
本工程では、半導体素子13の表面に照射された光の反射を用いた位置認識を行うが、前工程で、半導体素子13は導電箔40に対して平行に実装されているので、半導体素子13の位置認識を正確に行うことができる。
【0052】
本発明の第5の工程は、図11に示す如く、半導体素子13を被覆し、分離溝16および溝14に充填されるように絶縁性樹脂16で共通モールドすることにある。
【0053】
本工程では、図11(A)に示すように、絶縁性樹脂16は半導体素子13および複数のダイパッド11およびボンディングパッド12を完全に被覆し、分離溝16および溝14には絶縁性樹脂16が充填され、分離溝41と嵌合して強固に結合する。そして絶縁性樹脂16によりダイパッド11およびボンディングパッド12が支持されている。
【0054】
また本工程では、トランスファーモールド、インジェクションモールド、またはポッティングにより実現できる。樹脂材料としては、エポキシ樹脂等の熱硬化性樹脂がトランスファーモールドで実現でき、ポリイミド樹脂、ポリフェニレンサルファイド等の熱可塑性樹脂はインジェクションモールドで実現できる。
【0055】
更に、本工程でトランスファーモールドあるいはインジェクションモールドする際に、図11(B)に示すように各ブロック42は1つの共通のモールド金型に回路装置部63を納め、各ブロック毎に1つの絶縁性樹脂16で共通にモールドを行う。このために従来のトランスファーモールド等の様に各回路装置部を個別にモールドする方法に比べて、大幅な樹脂量の削減が図れる。
【0056】
本工程の特徴は、絶縁性樹脂16を被覆するまでは、導電パターン51となる導電箔40が支持基板となることである。従来では、本来必要としない支持基板を採用して導電パターンを形成しているが、本発明では、支持基板となる導電箔40は、電極材料として必要な材料である。そのため、構成材料を極力省いて作業できるメリットを有し、コストの低下も実現できる。
【0057】
また分離溝41は、導電箔の厚みよりも浅く形成されているため、導電箔40が導電パターン51として個々に分離されていない。従ってシート状の導電箔40として一体で取り扱え、絶縁性樹脂16をモールドする際、金型への搬送、金型への実装の作業が非常に楽になる特徴を有する。
【0058】
本発明の第6の工程は、絶縁性樹脂が露出するまで導電箔40の裏面を除去することにある。
【0059】
本工程は、導電箔40の裏面を化学的および/または物理的に除き、導電パターン51として分離するものである。この工程は、研磨、研削、エッチング、レーザの金属蒸発等により施される。
【0060】
実験では導電箔40を全面ウェトエッチングし、分離溝41から絶縁性樹脂16を露出させている。この露出される面を図11(A)では点線で示している。その結果、導電パターン51となって分離される。この結果、絶縁性樹脂16に導電パターン51の裏面が露出する構造となる。すなわち、分離溝41に充填された絶縁性樹脂16の表面と導電パターン51の表面は、実質的に一致している構造となっている。
【0061】
更に、導電パターン51の裏面処理を行い、例えば図1に示す最終構造を得る。すなわち、必要によって露出した導電パターン51に半田等の導電材を被着し、回路装置として完成する。
【0062】
本発明の第7の工程は、図12に示す如く、絶縁性樹脂16を各回路装置部45毎にダイシングにより分離することにある。
【0063】
本工程では、ブロック42をダイシング装置の載置台に真空で吸着させ、ダイシングブレード49で各回路装置部45間のダイシングライン(一点鎖線)に沿って分離溝41の絶縁性樹脂16をダイシングし、個別の回路装置に分離する。
【0064】
本工程で、ダイシングブレード49はほぼ絶縁性樹脂16を切断する切削深さで行い、ダイシング装置からブロック42を取り出した後にローラでチョコレートブレークするとよい。ダイシング時は予め前述した第1の工程で設けた各ブロックの位置合わせマーク47を認識して、これを基準としてダイシングを行う。周知ではあるが、ダイシングは縦方向にすべてのダイシングラインをダイシングをした後、載置台を90度回転させて横方向のダイシングライン70に従ってダイシングを行う。
【0065】
【発明の効果】
本発明では、以下に示すような効果を奏することができる。
【0066】
第1に、本発明では、半導体素子13を囲むようにダイパッド11の周辺部に第2のメッキ膜14Bを設けて、半導体素子13を固着するロウ材19が流出するのを防止したので、流出したロウ材19により、導電パターン同士がショートしてしまうのを防止することができる。
【0067】
第2に、溝14により、ロウ材19の流出を防止することができるので、ダイパッド11とボンディングパッド12とを接近させることが可能となり、装置全体を小型化することができる。
【0068】
第3に、半導体素子13が実装される第1のメッキ膜14Aの両側面に凸部14Dを設けたので、半導体素子13を実装する工程に於いて、ロウ材19を凸部14Dが形成された箇所から流出させることができる。従って、ロウ材19を均等に流出させることができるので、ロウ材19の厚みを一定にすることができる。更には、半導体素子13を導電箔に対して並行に実装することができる。
【図面の簡単な説明】
【図1】本発明の回路装置を説明する平面図(A)、断面図(B)である。
【図2】本発明の回路装置を説明する平面図である。
【図3】本発明の回路装置を説明する裏面図(A)、断面図(B)である。
【図4】本発明の回路装置の製造方法を説明する断面図(A)、平面図(B)である。
【図5】本発明の回路装置の製造方法を説明する断面図である。
【図6】本発明の回路装置の製造方法を説明する断面図(A)、平面図(B)である。
【図7】本発明の回路装置の製造方法を説明する断面図(A)、平面図(B)である。
【図8】本発明の回路装置の製造方法を説明する断面図(A)、平面図(B)である。
【図9】本発明の回路装置の製造方法を説明する断面図(A)、平面図(B)である。
【図10】本発明の回路装置の製造方法を説明する断面図(A)、平面図(B)である。
【図11】本発明の回路装置の製造方法を説明する断面図(A)、平面図(B)である。
【図12】本発明の回路装置の製造方法を説明する平面図である。
【図13】従来の回路装置を説明する断面図である。
【図14】従来の回路装置を説明する断面図である。
Claims (10)
- ロウ材を介して半導体素子が実装されるダイパッドと、
前記ダイパッドに近接して設けられたボンディングパッドと、
前記ダイパッドおよび前記ボンディングパッドの表面に形成されたメッキ膜とを有し、
前記ダイパッドの前記半導体素子を載置する第1のメッキ膜の周囲に離間して、前記ロウ材の流出防止用の第2のメッキ膜を設け、前記第1のメッキ膜からオーバーフローした前記ロウ材を両メッキ間のスペースで流出防止することを特徴とする回路装置。 - 前記第1のメッキ膜の両側面に凸部を設け、前記凸部から前記ロウ材を流出させて周囲にロウ材を広げることを特徴とする請求項1記載の回路装置。
- 前記凸部で前記ロウ材を周囲に広げることにより前記半導体素子を平行に維持することを特徴とする請求項2記載の回路装置。
- 前記半導体装置は、ICチップであることを特徴とする請求項1記載の回路装置。
- 前記半導体素子は、金属細線を介して所望の前記ボンディングパッドと電気的に接続されることを特徴とする請求項1記載の回路装置。
- 前記ロウ材は、半田またはAgペーストであることを特徴とする請求項1記載の回路装置。
- 導電箔を用意する工程と、
前記導電箔にその厚みよりも浅い分離溝を形成して複数個の回路装置部を構成するダイパッドおよびボンディングパッドを形成する工程と、
固着予定の半導体素子の領域に対応した前記ダイパッドの表面に第1のメッキ膜を形成し、同時に前記領域を囲むように第2のメッキ膜を形成する工程と、
前記第1のメッキ膜上にロウ材を介して半導体素子を固着する工程と、
前記半導体素子と所望の前記導電パターンとのワイヤボンディングを行う工程と、
前記半導体素子を被覆し、前記分離溝に充填されるように絶縁性樹脂で共通モールドする工程と、
前記絶縁性樹脂が露出するまで前記導電箔の裏面を除去する工程と、
前記絶縁性樹脂をダイシングすることにより各回路装置に分離する工程とを有することを特徴とする回路装置の製造方法。 - 前記第1のメッキ膜の周端部に凸部を設け、前記凸部から前記ロウ材を流出させることにより、前記半導体素子を平行に維持することを特徴とする請求項7記載の回路装置の製造方法。
- 前記凸部から流出した前記ロウ材を前記第2のメッキ膜に沿って流すことにより、前記ロウ材が前記ダイパッド表面から流出するのを防止することを特徴とする請求項8記載の回路装置の製造方法。
- 前記ロウ材は、半田またはAgペーストであることを特徴とする請求項7記載の回路装置の製造方法。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002230410A JP2004071899A (ja) | 2002-08-07 | 2002-08-07 | 回路装置およびその製造方法 |
TW092119103A TWI228949B (en) | 2002-08-07 | 2003-07-14 | Circuit device and method for making the same |
KR1020030050004A KR100665150B1 (ko) | 2002-08-07 | 2003-07-22 | 회로 장치 및 그 제조 방법 |
CNA03152608XA CN1574319A (zh) | 2002-08-07 | 2003-07-31 | 电路装置及其制造方法 |
US10/632,623 US7053492B2 (en) | 2002-08-07 | 2003-08-01 | Circuit device and method of manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002230410A JP2004071899A (ja) | 2002-08-07 | 2002-08-07 | 回路装置およびその製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2004071899A true JP2004071899A (ja) | 2004-03-04 |
Family
ID=31986175
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002230410A Pending JP2004071899A (ja) | 2002-08-07 | 2002-08-07 | 回路装置およびその製造方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7053492B2 (ja) |
JP (1) | JP2004071899A (ja) |
KR (1) | KR100665150B1 (ja) |
CN (1) | CN1574319A (ja) |
TW (1) | TWI228949B (ja) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008124136A (ja) * | 2006-11-09 | 2008-05-29 | Denso Corp | 半導体パッケージおよびその製造方法 |
JP2008166417A (ja) * | 2006-12-27 | 2008-07-17 | Shinko Electric Ind Co Ltd | リードフレーム及びその製造方法、及び半導体装置 |
JP2009302095A (ja) * | 2008-06-10 | 2009-12-24 | Seiko Epson Corp | 半導体装置及び半導体装置の製造方法 |
JP2010283147A (ja) * | 2009-06-04 | 2010-12-16 | Seiko Epson Corp | 半導体装置の製造方法、基板の製造方法及び基板 |
JP2012503877A (ja) * | 2008-09-25 | 2012-02-09 | エルジー イノテック カンパニー リミテッド | 多列リードフレーム及び半導体チップパッケージ並びにその製造方法 |
JP2012514326A (ja) * | 2008-12-24 | 2012-06-21 | エルジー イノテック カンパニー リミテッド | 多列リード型リードフレーム及びこれを用いた半導体パッケージの製造方法 |
JP2018014357A (ja) * | 2016-07-19 | 2018-01-25 | 三菱電機株式会社 | 半導体装置 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6229200B1 (en) | 1998-06-10 | 2001-05-08 | Asat Limited | Saw-singulated leadless plastic chip carrier |
US8330270B1 (en) * | 1998-06-10 | 2012-12-11 | Utac Hong Kong Limited | Integrated circuit package having a plurality of spaced apart pad portions |
JP4359110B2 (ja) * | 2003-09-24 | 2009-11-04 | 三洋電機株式会社 | 回路装置 |
KR101120718B1 (ko) * | 2004-08-20 | 2012-03-23 | 프리스케일 세미컨덕터, 인크. | 듀얼 게이지 리드프레임 |
JP4600065B2 (ja) * | 2005-02-03 | 2010-12-15 | 富士電機システムズ株式会社 | 半導体装置及びその製造方法 |
JP2008235401A (ja) * | 2007-03-19 | 2008-10-02 | Spansion Llc | 半導体装置及びその製造方法 |
JP2011222675A (ja) * | 2010-04-07 | 2011-11-04 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
CN104779224B (zh) * | 2015-04-15 | 2017-07-28 | 苏州聚达晟芯微电子有限公司 | 一种功率器件的qfn封装结构 |
US10950558B2 (en) * | 2017-03-27 | 2021-03-16 | Mitsubishi Electric Corporation | Semiconductor device, power converter, and method for manufacturing semiconductor device |
CN109545814B (zh) * | 2017-09-21 | 2021-04-23 | 群创光电股份有限公司 | 显示装置 |
US20190088196A1 (en) * | 2017-09-21 | 2019-03-21 | Innolux Corporation | Display device |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3008242U (ja) * | 1994-08-25 | 1995-03-07 | 日本インター株式会社 | 半導体ペレット搭載基板 |
JPH0823002A (ja) * | 1994-07-05 | 1996-01-23 | Hitachi Ltd | 半導体装置及びその製造方法 |
JPH08148647A (ja) * | 1994-11-15 | 1996-06-07 | Toshiba Corp | 半導体装置 |
JP2001298033A (ja) * | 2000-04-12 | 2001-10-26 | Hitachi Ltd | 半導体装置 |
JP2002076246A (ja) * | 2000-09-04 | 2002-03-15 | Sanyo Electric Co Ltd | 回路装置の製造方法 |
JP2002076245A (ja) * | 2000-09-04 | 2002-03-15 | Sanyo Electric Co Ltd | 回路装置およびその製造方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5756380A (en) * | 1995-11-02 | 1998-05-26 | Motorola, Inc. | Method for making a moisture resistant semiconductor device having an organic substrate |
US6989294B1 (en) * | 1998-06-10 | 2006-01-24 | Asat, Ltd. | Leadless plastic chip carrier with etch back pad singulation |
US6261864B1 (en) * | 2000-01-28 | 2001-07-17 | Advanced Semiconductor Engineering, Inc. | Low-pin-count chip package and manufacturing method thereof |
JP3679687B2 (ja) * | 2000-06-08 | 2005-08-03 | 三洋電機株式会社 | 混成集積回路装置 |
JP2002076228A (ja) * | 2000-09-04 | 2002-03-15 | Dainippon Printing Co Ltd | 樹脂封止型半導体装置 |
TW497371B (en) * | 2000-10-05 | 2002-08-01 | Sanyo Electric Co | Semiconductor device and semiconductor module |
JP4637380B2 (ja) * | 2001-02-08 | 2011-02-23 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP3609737B2 (ja) * | 2001-03-22 | 2005-01-12 | 三洋電機株式会社 | 回路装置の製造方法 |
JP4761662B2 (ja) * | 2001-07-17 | 2011-08-31 | 三洋電機株式会社 | 回路装置の製造方法 |
US6617680B2 (en) * | 2001-08-22 | 2003-09-09 | Siliconware Precision Industries Co., Ltd. | Chip carrier, semiconductor package and fabricating method thereof |
JP4007798B2 (ja) * | 2001-11-15 | 2007-11-14 | 三洋電機株式会社 | 板状体の製造方法およびそれを用いた回路装置の製造方法 |
TWI242274B (en) * | 2003-02-27 | 2005-10-21 | Siliconware Precision Industries Co Ltd | Ball grid array semiconductor package and method for fabricating the same |
JP4359110B2 (ja) * | 2003-09-24 | 2009-11-04 | 三洋電機株式会社 | 回路装置 |
-
2002
- 2002-08-07 JP JP2002230410A patent/JP2004071899A/ja active Pending
-
2003
- 2003-07-14 TW TW092119103A patent/TWI228949B/zh not_active IP Right Cessation
- 2003-07-22 KR KR1020030050004A patent/KR100665150B1/ko not_active IP Right Cessation
- 2003-07-31 CN CNA03152608XA patent/CN1574319A/zh active Pending
- 2003-08-01 US US10/632,623 patent/US7053492B2/en not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0823002A (ja) * | 1994-07-05 | 1996-01-23 | Hitachi Ltd | 半導体装置及びその製造方法 |
JP3008242U (ja) * | 1994-08-25 | 1995-03-07 | 日本インター株式会社 | 半導体ペレット搭載基板 |
JPH08148647A (ja) * | 1994-11-15 | 1996-06-07 | Toshiba Corp | 半導体装置 |
JP2001298033A (ja) * | 2000-04-12 | 2001-10-26 | Hitachi Ltd | 半導体装置 |
JP2002076246A (ja) * | 2000-09-04 | 2002-03-15 | Sanyo Electric Co Ltd | 回路装置の製造方法 |
JP2002076245A (ja) * | 2000-09-04 | 2002-03-15 | Sanyo Electric Co Ltd | 回路装置およびその製造方法 |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008124136A (ja) * | 2006-11-09 | 2008-05-29 | Denso Corp | 半導体パッケージおよびその製造方法 |
JP2008166417A (ja) * | 2006-12-27 | 2008-07-17 | Shinko Electric Ind Co Ltd | リードフレーム及びその製造方法、及び半導体装置 |
JP2009302095A (ja) * | 2008-06-10 | 2009-12-24 | Seiko Epson Corp | 半導体装置及び半導体装置の製造方法 |
JP2012503877A (ja) * | 2008-09-25 | 2012-02-09 | エルジー イノテック カンパニー リミテッド | 多列リードフレーム及び半導体チップパッケージ並びにその製造方法 |
US8659131B2 (en) | 2008-09-25 | 2014-02-25 | Lg Innotek Co., Ltd. | Structure for multi-row lead frame and semiconductor package capable of minimizing an under-cut |
JP2012514326A (ja) * | 2008-12-24 | 2012-06-21 | エルジー イノテック カンパニー リミテッド | 多列リード型リードフレーム及びこれを用いた半導体パッケージの製造方法 |
US8956919B2 (en) | 2008-12-24 | 2015-02-17 | Lg Innotek Co., Ltd. | Structure for multi-row leadframe and semiconductor package thereof and manufacture method thereof |
JP2010283147A (ja) * | 2009-06-04 | 2010-12-16 | Seiko Epson Corp | 半導体装置の製造方法、基板の製造方法及び基板 |
JP2018014357A (ja) * | 2016-07-19 | 2018-01-25 | 三菱電機株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
US20040056357A1 (en) | 2004-03-25 |
TWI228949B (en) | 2005-03-01 |
US7053492B2 (en) | 2006-05-30 |
TW200405774A (en) | 2004-04-01 |
CN1574319A (zh) | 2005-02-02 |
KR100665150B1 (ko) | 2007-01-09 |
KR20040014210A (ko) | 2004-02-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4093818B2 (ja) | 半導体装置の製造方法 | |
JP3609737B2 (ja) | 回路装置の製造方法 | |
US6548328B1 (en) | Circuit device and manufacturing method of circuit device | |
JP3639514B2 (ja) | 回路装置の製造方法 | |
JP2004071899A (ja) | 回路装置およびその製造方法 | |
US20040136123A1 (en) | Circuit devices and method for manufacturing the same | |
KR100611291B1 (ko) | 회로 장치, 회로 모듈 및 회로 장치의 제조 방법 | |
JP3600131B2 (ja) | 回路装置の製造方法 | |
KR20020070107A (ko) | 표면에 장착 가능한 칩형 반도체 장치 및 그 제조 방법 | |
JP2005286057A (ja) | 回路装置およびその製造方法 | |
JP4073308B2 (ja) | 回路装置の製造方法 | |
JP3600137B2 (ja) | 回路装置の製造方法 | |
JP4097486B2 (ja) | 回路装置の製造方法 | |
JP3863816B2 (ja) | 回路装置 | |
JP2004071900A (ja) | 回路装置 | |
JP3913622B2 (ja) | 回路装置 | |
JP4166065B2 (ja) | 回路装置の製造方法 | |
JP3600135B2 (ja) | 回路装置の製造方法 | |
JP4708625B2 (ja) | ボンディング装置およびそれを用いた半導体装置の製造方法 | |
JP3643764B2 (ja) | 回路装置の製造方法 | |
JP3778783B2 (ja) | 回路装置およびその製造方法 | |
JP4471559B2 (ja) | 回路装置の製造方法 | |
JP2002237545A (ja) | 回路装置の製造方法 | |
JP2005303232A (ja) | 回路装置およびその製造方法 | |
JP2003007740A (ja) | 回路装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050803 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070523 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070619 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070820 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20080722 |