[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP2002271751A - Display control method and device - Google Patents

Display control method and device

Info

Publication number
JP2002271751A
JP2002271751A JP2001065376A JP2001065376A JP2002271751A JP 2002271751 A JP2002271751 A JP 2002271751A JP 2001065376 A JP2001065376 A JP 2001065376A JP 2001065376 A JP2001065376 A JP 2001065376A JP 2002271751 A JP2002271751 A JP 2002271751A
Authority
JP
Japan
Prior art keywords
image data
still image
display
data
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2001065376A
Other languages
Japanese (ja)
Inventor
Hidekazu Matsuzaki
英一 松崎
Hideaki Yui
秀明 由井
Takashi Tsunoda
孝 角田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2001065376A priority Critical patent/JP2002271751A/en
Publication of JP2002271751A publication Critical patent/JP2002271751A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a display control method and device that decreases number of times of access to a display memory by writing still image data subjected to change to a memory storing display data only when the still image data of a succeeding frame are subjected to change. SOLUTION: Still image data stored in a display memory are compared with still image data of a succeeding frame to discriminate whether or not they are coincident (521), when the discrimination indicates noncoincidence, the display memory stores the still image data of the succeeding frame (522). When the discrimination denotes coincidence, moving image data in the display memory are updated (525).

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、動画と静止画とを
合成して表示できる表示制御方法及び装置に関するもの
である。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a display control method and apparatus capable of combining and displaying a moving image and a still image.

【0002】[0002]

【従来の技術】近年、テレビジョン放送の方式は、従来
のアナログ方式からデジタル方式に変更されつつあり、
国内でも衛星放送においてデジタル化が実現されてい
る。
2. Description of the Related Art In recent years, the television broadcasting system has been changed from a conventional analog system to a digital system.
Digitalization has also been realized in satellite broadcasting in Japan.

【0003】このようなデジタルテレビジョン放送のメ
リットは、映像や音声の放送に限らず、各種のデータ放
送を付加した統合型の放送サービスを可能とした点にあ
る。データ放送を付加したサービスとしては、テレビ番
組にデータ情報を付加してマルチメディア的サービスを
提供するもの、テレビ番組とは別の独立したサービスを
提供するものとに分けられ、主なサービスとしては、例
えば視聴者参加型プログラム、ホームショッピング、各
種情報サービス、また、任意の時間に視聴できる天気予
報やニュースなどが挙げられる。このようなデータ放送
は静止画像を中心に構成され、このような放送データの
生成に際しては、コンピュータでの描画制御で用いられ
ているアクセラレータ技術が利用できる。このアクセラ
レータ技術を有したグラフィックコントローラを用いる
ことにより、線の描画や矩形の描画、矩形単位のデータ
移動等の処理が、メインコントローラから発行される簡
単なコマンドにより実行され、その結果が自動的に表示
用メモリへ反映され、メインコントローラの負荷が大幅
に軽減されることとなる。
[0003] An advantage of such digital television broadcasting is that it is possible to provide an integrated broadcasting service to which various data broadcasts are added in addition to video and audio broadcasting. Services that add data broadcasting are divided into those that provide multimedia services by adding data information to television programs, and those that provide independent services separate from television programs. For example, there are viewer participation type programs, home shopping, various information services, and weather forecasts and news that can be viewed at any time. Such a data broadcast is mainly composed of still images, and the generation of such broadcast data can use an accelerator technology used for drawing control by a computer. By using a graphic controller with this accelerator technology, processes such as line drawing, rectangle drawing, and data movement in rectangular units are executed by simple commands issued from the main controller, and the results are automatically generated. This is reflected in the display memory, and the load on the main controller is greatly reduced.

【0004】[0004]

【発明が解決しようとする課題】このような従来のデジ
タル衛星放送受信装置では、受信したテレビ信号を復号
する映像復号部からの映像情報と、上述のグラフィック
コントローラからの画像データとを表示する際、これら
映像情報と、グラフィックコントローラからの画像デー
タの入力及び表示装置への表示データの出力は、それぞ
れ非同期のタイミングで行われる。その様子を図24
(A)〜(C)のタイミングチャートに示す。
In such a conventional digital satellite broadcast receiving apparatus, when displaying video information from a video decoding unit for decoding a received television signal and image data from the above-described graphic controller, The input of the video information, the image data from the graphic controller, and the output of the display data to the display device are performed at asynchronous timing. Fig. 24 shows the situation.
(A) to (C) show the timing charts.

【0005】図24(A)は、映像復号部からの映像情
報(動画)の出力タイミングを示し、これらは同期信号
(垂直同期信号(MVSYNC)と、水平同期信号(M
HSYNC))と、映像情報が出力されていることを示
すデータイネーブル(MENABLE)信号とともに出
力される。図24(B)は、グラフィックコントローラ
からの画像データ(静止画)の出力タイミングを示し、
これらは同期信号(垂直同期信号(SVSYNC)と、
水平同期信号(SHSYNC))と、画像データが出力
されていることを示すデータイネーブル(SENABL
E)信号とともに出力される。図24(C)は、表示装
置への表示データの出力タイミングを示し、垂直同期信
号としてのVSYNC信号と、水平同期信号としてのH
SYNC信号に同期して、R,G,Bの各データが出力
される。
FIG. 24A shows output timings of video information (moving images) from the video decoding unit. These output timings are a synchronization signal (vertical synchronization signal (MVSYNC) and a horizontal synchronization signal (MSYNC).
HSYNC)) and a data enable (MENABLE) signal indicating that video information is being output. FIG. 24B shows the output timing of image data (still image) from the graphic controller.
These are synchronization signals (vertical synchronization signal (SVSYNC),
A horizontal synchronization signal (SHSYNC)) and a data enable (SENABLE) indicating that image data is being output.
E) Output together with the signal. FIG. 24C shows the output timing of the display data to the display device. The VSYNC signal as the vertical synchronization signal and the H signal as the horizontal synchronization signal are output.
R, G, and B data are output in synchronization with the SYNC signal.

【0006】これらデータの出力タイミングは異なるタ
イミングで発生するため、これら映像情報や静止画デー
タをそれぞれ別の領域(動画/静止画切換えプレーン
(動画/静止画切換え情報を記憶する)、動画プレー
ン、静止画プレーン)に記憶しているメモリへのアクセ
スを、一水平走査期間のうちの、動画/静止画切換えプ
レーンから動画/静止画切換え情報を読み出すのに要す
る時間を除いた期間を、映像情報(動画データ)を動画
プレーンへ書き込むための時間と、画像データ(静止画
データ)を静止画プレーンへ書き込むための時間と、更
には表示を行うために、動画プレーンと静止画プレーン
とから表示データを読み出すための時間とで分割しなけ
ればならない。
Since the output timings of these data are generated at different timings, these video information and still picture data are stored in different areas (moving picture / still picture switching plane (moving picture / still picture switching information is stored), moving picture plane, The access to the memory stored in the still image plane is defined as the period of one horizontal scanning period excluding the time required to read the moving image / still image switching information from the moving image / still image switching plane. The time for writing (moving image data) to the moving image plane, the time for writing image data (still image data) to the still image plane, and the display data from the moving image plane and the still image plane for displaying. Must be divided by the time required to read the data.

【0007】ここで表示装置が縦方向720ライン、横
方向1280画素の解像度を有し、水平同期周波数が4
5KHzである場合を考えると、HSYNC信号の周期
は約22μ秒となる。そして動画/静止画切換えプレー
ンから動画/静止画切換え情報を読み出すのに要する時
間と、動画プレーンへ書き込むのに要する時間と、静止
画プレーンへ書き込むのに要する時間と、動画プレーン
と静止画プレーンとから表示データを読み出すのに要す
る時間の比率は、動画/静止画切換え情報が1ビットの
データであるとし、更に、動画データと静止画データが
Y,CB,CR(4:2:2)の形式で、2画素単位
で、そのメモリにアクセスが行われるとした場合、
「1:32:32:32」となる。これは、そのメモリ
へのアクセスは約11n秒以下で行われなければならな
いことを意味している。これを実現するためには、例え
ばクロック信号の両エッジを用いてデータを高速に転送
するDDR(Double Data Rate)タイプのメモリデバイス
のような高速なメモリを使用するか、或いはメモリの個
数を増やして、一度に転送できるデータ量を増やす等の
手段を講じなければならなくなる。
Here, the display device has a resolution of 720 lines in the vertical direction and 1280 pixels in the horizontal direction, and a horizontal synchronization frequency of 4 lines.
Considering the case of 5 KHz, the period of the HSYNC signal is about 22 μsec. The time required to read the moving image / still image switching information from the moving image / still image switching plane, the time required to write to the moving image plane, the time required to write to the still image plane, the moving image plane and the still image plane, The ratio of the time required to read the display data from is that the moving image / still image switching information is 1-bit data, and that the moving image data and the still image data are Y, CB, and CR (4: 2: 2). If the memory is accessed in units of two pixels,
"1: 32: 32: 32". This means that access to that memory must occur in less than about 11 ns. To achieve this, use a high-speed memory such as a DDR (Double Data Rate) type memory device that transfers data at high speed using both edges of a clock signal, or increase the number of memories. Therefore, it is necessary to take measures such as increasing the amount of data that can be transferred at one time.

【0008】本発明は上記従来例に鑑みてなされたもの
で、次にフレームの静止画データが変化した場合に、そ
の変化した静止画データを表示用データを記憶している
メモリに書き込むことにより、そのメモリへのアクセス
回数を減らすことができる表示制御方法及びその装置を
提供することを目的とする。
The present invention has been made in view of the above-mentioned conventional example, and when the still image data of a frame changes next, the changed still image data is written to a memory storing display data. It is another object of the present invention to provide a display control method and a display control method capable of reducing the number of accesses to the memory.

【0009】また本発明の目的は、次のフレームの静止
画データが変化した場合、その変化したライン、或いは
その画素データだけを更新することにより、表示用メモ
リへのアクセス回数を減らすようにした表示制御方法及
びその装置を提供することにある。
Another object of the present invention is to reduce the number of accesses to the display memory by updating only the changed line or the pixel data when the still image data of the next frame changes. An object of the present invention is to provide a display control method and an apparatus therefor.

【0010】[0010]

【課題を解決するための手段】上記目的を達成するため
に本発明の表示制御装置は以下のような構成を備える。
即ち、動画と静止画とを合成して表示できる表示制御装
置であって、動画データと静止画データとをそれぞれ異
なる領域に記憶する記憶手段と、前記記憶手段にアクセ
スして前記動画データと静止画データの読み出し及び更
新を行うアクセス手段と、前記アクセス手段によりアク
セスされたデータを基に表示装置に画像を表示させる表
示手段と、前記記憶手段に記憶されている静止画データ
と、次のフレームの静止画データとを比較して一致して
いるかどうかを判定する判定手段と、前記判定手段によ
り一致していないと判定されると、前記アクセス手段に
より前記次のフレームの静止画データを前記記憶手段に
記憶させるとともに、前記判定手段により一致している
と判定されると、前記アクセス手段により動画データを
更新するように制御する制御手段と、を有することを特
徴とする。
In order to achieve the above object, a display control device according to the present invention has the following arrangement.
That is, a display control device capable of synthesizing and displaying a moving image and a still image, a storage unit for storing moving image data and a still image data in different areas, and Access means for reading and updating image data; display means for displaying an image on a display device based on the data accessed by the access means; still image data stored in the storage means; Determining means for comparing the still image data with the still image data to determine whether or not they match, and when the determining means determines that they do not match, the access means stores the still image data of the next frame in the storage. Means to store the moving image data by the access means when it is determined that they match. Characterized in that it has control means for the.

【0011】上記目的を達成するために本発明の表示制
御方法は以下のような工程を備える。即ち、動画と静止
画とを合成して表示する表示制御方法であって、 動画
データと静止画データとをそれぞれ異なる領域に記憶す
るメモリにアクセスして前記動画データと静止画データ
の読み出し及び更新を行うアクセス工程と、前記アクセ
ス工程でアクセスされたデータを基に表示装置に画像を
表示させる表示工程と、前記メモリに記憶されている静
止画データと、次のフレームの静止画データとを比較し
て一致しているかどうかを判定する判定工程と、前記判
定工程で一致していないと判定されると、前記アクセス
工程で前記次のフレームの静止画データを前記メモリに
記憶させるとともに、前記判定工程により一致している
と判定されると、前記アクセス工程で動画データを更新
するように制御する制御工程と、を有することを特徴と
する。
In order to achieve the above object, a display control method according to the present invention includes the following steps. That is, the present invention relates to a display control method for combining and displaying a moving image and a still image. And a display step of displaying an image on a display device based on the data accessed in the access step, and comparing the still image data stored in the memory with the still image data of the next frame. A determination step of determining whether or not they match, and if it is determined in the determination step that they do not match, the still image data of the next frame is stored in the memory in the access step, and the determination is performed. And controlling the moving image data to be updated in the accessing step when it is determined that they match. You.

【0012】[0012]

【発明の実施の形態】以下、添付図面を参照して本発明
の好適な実施の形態を詳細に説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Preferred embodiments of the present invention will be described below in detail with reference to the accompanying drawings.

【0013】図1は、本発明の実施の形態に係るデジタ
ル衛星放送受信装置の全体の構成を示すブロック図であ
る。
FIG. 1 is a block diagram showing an entire configuration of a digital satellite broadcast receiving apparatus according to an embodiment of the present invention.

【0014】図1において、受信用アンテナ101にて
受信された放送波は、復調部102にて変調処理前のデ
ジタル信号に復元される。この復元されたデジタル信号
は、誤り訂正部103にてデータの欠損やデータ化けが
起きていないかがチェックされ、もし何らかのデータ異
常が発生していた場合には正しいデータへの修復が行わ
れる。この誤り訂正部103にてチェックされた信号は
多重分離部104に供給され、映像、音声及び番組情報
や番組構成情報を含む各種データの放送素材毎に分離さ
れる。こうして多重分離部104にて分離された各放送
素材のうち音声情報は、音声復号部105にて、符号化
される前の音声信号に復号され、この音声信号に基づい
て、外部に接続されたスピーカ125で可聴音が再生さ
れる。また映像情報は、映像復号部106にて映像情報
を符号化される前の映像情報に変換される。その映像情
報は映像信号合成処理部108に送られ、グラフィック
コントローラ114から出力される画像データと合成処
理された後、この実施の形態に係るデジタル衛星放送受
信装置の有する表示部、或いは外部に接続された表示装
置126へ出力されて表示・再生される。
In FIG. 1, a broadcast wave received by a receiving antenna 101 is restored by a demodulation section 102 to a digital signal before modulation processing. The restored digital signal is checked by the error correction unit 103 for data loss or data corruption. If any data abnormality has occurred, the data is restored to correct data. The signal checked by the error correction unit 103 is supplied to the demultiplexing unit 104, where the signal is separated into video, audio, and broadcast data of various data including program information and program configuration information. The audio information among the broadcast materials separated by the demultiplexing unit 104 is decoded into an audio signal before being encoded by the audio decoding unit 105, and is connected to the outside based on the audio signal. An audible sound is reproduced by the speaker 125. The video information is converted into video information before the video information is encoded by the video decoding unit 106. The video information is sent to the video signal synthesis processing unit 108, and is synthesized with the image data output from the graphic controller 114, and then connected to the display unit of the digital satellite broadcast receiving apparatus according to this embodiment or connected to the outside. It is output to the displayed display device 126 and is displayed and reproduced.

【0015】またデータ放送として送られてきた各種デ
ータ情報は、データ復号部107にて、符号化される前
のデータ情報に変換されてCPU111に渡される。C
PU111は、このデータ復号部107からのデータ情
報に従い、画像データを生成するようにグラフィックコ
ントローラ114に対しコマンドを発行する。このグラ
フィックコントローラ114は、アクセラレータ機能を
有しており、CPU111から発行されるコマンドに従
って線の描画や矩形の描画、矩形単位のデータ移動等の
処理を行い、その結果をRAM115に展開する。こう
して、グラフィックコントローラ114により生成され
た画像データは、映像信号合成処理部108にて映像復
号部106から出力される映像情報とともに、一旦RA
M109に記憶されて合成処理された後、このデジタル
衛星放送受信装置の有する表示部、或いは外部に接続さ
れた表示装置126へ出力されて表示・再生される。
Various data information sent as a data broadcast is converted by the data decoding unit 107 into data information before being encoded and passed to the CPU 111. C
The PU 111 issues a command to the graphic controller 114 to generate image data according to the data information from the data decoding unit 107. The graphic controller 114 has an accelerator function, performs processes such as line drawing, rectangle drawing, and data movement in units of rectangles in accordance with commands issued from the CPU 111, and develops the results in the RAM 115. The image data generated by the graphic controller 114 is temporarily stored in the video signal synthesis processing unit 108 together with the video information output from the video decoding unit 106 by the RA.
After being stored in the M109 and subjected to the synthesizing process, it is output to a display unit of the digital satellite broadcast receiving device or a display device 126 connected to the outside to be displayed and reproduced.

【0016】CPU111は、本実施の形態に係るデジ
タル衛星放送受信装置全体の制御を行うメインのコント
ローラであり、データ放送として送られる各種データ情
報から電子番組表などの画像データを生成するためにグ
ラフィックコントローラ114に指示を出したり、I/
Oコントローラ117を介して接続される各種入出力装
置からの情報を画像データとして生成したり、I/Oコ
ントローラ117を介して各種入出力装置の制御を行っ
たり、映像信号合成処理部108に対して動画/静止画
切換え情報の設定を行う。映像信号合成処理部108や
グラフィックコントローラ114、或いはI/Oコント
ローラ117は、CPU111の制御信号等を伝達する
CPUバス116を介してCPU111に接続される。
また、CPU111の実行するプログラムを格納してい
るROM112や、ワーク領域として使われるRAM1
13も、CPUバス116を介してCPU111に接続
されている。
A CPU 111 is a main controller for controlling the entire digital satellite broadcast receiving apparatus according to the present embodiment, and is a graphic controller for generating image data such as an electronic program guide from various data information transmitted as data broadcast. It issues instructions to the controller 114,
The information from various input / output devices connected via the O controller 117 is generated as image data, the various input / output devices are controlled via the I / O controller 117, and the video signal synthesis processing unit 108 To set the moving image / still image switching information. The video signal synthesis processing unit 108, the graphic controller 114, or the I / O controller 117 is connected to the CPU 111 via a CPU bus 116 that transmits a control signal and the like of the CPU 111.
Also, a ROM 112 storing a program to be executed by the CPU 111 and a RAM 1 used as a work area
13 is also connected to the CPU 111 via the CPU bus 116.

【0017】110はクロックジェネレータで、映像信
号合成処理部108やグラフィックコントローラ114
に対するピクセルクロック(画素クロック)としてのP
CLK信号や、CPU111に対するシステムクロック
としてのSCLK信号を生成している。117はI/O
コントローラで、モデム118やハードディスク(HD
D)119を接続して、これらを制御している。またI
/Oコントローラ117には、IEEE1394高速シ
リアルデジタルインターフェースが含まれており、これ
を介してデジタルビデオ機器やオーディオ機器などの各
種AV(Audio−Visual)機器120が接続される。更
に、ユーザにより操作されるリモコン122からの赤外
線を受光してその赤外線に含まれるデータを抽出する赤
外線受光部121や、ユーザの認証情報が含まれている
ICカード124を接続するためのカードスロット12
3が接続されており、これらの機器をCPU111から
の指示に従い制御を行う。
Reference numeral 110 denotes a clock generator, which is a video signal synthesis processing unit 108 and a graphic controller 114.
As the pixel clock (pixel clock) for
A CLK signal and an SCLK signal as a system clock for the CPU 111 are generated. 117 is I / O
The controller, modem 118 and hard disk (HD
D) 119 is connected and these are controlled. Also I
The / O controller 117 includes an IEEE1394 high-speed serial digital interface, through which various AV (Audio-Visual) devices 120 such as digital video devices and audio devices are connected. Further, an infrared light receiving section 121 for receiving infrared light from a remote controller 122 operated by a user and extracting data included in the infrared light, and a card slot for connecting an IC card 124 containing user authentication information. 12
3 are connected, and control these devices according to instructions from the CPU 111.

【0018】図2は、本実施の形態に係るグラフィック
コントローラ114の構成を示すブロック図である。
FIG. 2 is a block diagram showing a configuration of the graphic controller 114 according to the present embodiment.

【0019】図2において、CPU111からのコマン
ドや制御情報は、CPUバス116を介してレジスタセ
ットデータの形態で、このグラフィックコントローラ1
14に転送される。またCPU111がグラフィックコ
ントローラ114の状態等を知ることができるレジスタ
ゲットデータが、グラフィックコントローラ114から
CPU111に転送される。CPU111により発行さ
れたコマンドや制御情報は、バスインターフェースユニ
ット1141の各レジスタにセットされる。グラフィッ
クコントローラ114には、アクセラレータ機能を果た
すデータマニピュレータ1142及びグラフィックスエ
ンジン1143が設けられており、例えば、CPU11
1が、バスインターフェースユニット1141のレジス
タに、円及びその中心と半径に関するデータをセットし
て円の描画を指示すると、グラフィックスエンジン11
43は、その円の表示データを生成し、データマニピュ
レータ1142が、メモリインターフェースユニット1
144を介して、このデータをRAM115に書き込
む。メモリインターフェースユニット1144は、デー
タマニピュレータ1142によって指示されるRAMア
ドレスに従って、RAM115へ画像データの書き込み
や読み出しを行ったり、RAM115のリフレッシュ駆
動を行う。同期制御部1145は、RAM115に格納
された画像データを外部に出力するタイミングを生成す
るブロックであり、CPU111によりセットされたタ
イミング情報に従って、外部から入力される垂直同期信
号(SVSYNC)、水平同期信号(SHSYNC)、
データイネーブル信号(SENABLE)及び画素クロ
ック(PCLK)のタイミングに合わせて画像データが
出力される。また、この同期制御部1145は、メモリ
インターフェースユニット1144を介して、RAM1
15から画像データを読み出しFIFO1146に格納
する。こうしてFIFO1146に格納された画像デー
タは、その格納された順序で映像信号合成処理部108
へ送出される。
In FIG. 2, commands and control information from the CPU 111 are transmitted to the graphic controller 1 via the CPU bus 116 in the form of register set data.
14. Also, register get data by which the CPU 111 can know the state of the graphic controller 114 is transferred from the graphic controller 114 to the CPU 111. Commands and control information issued by the CPU 111 are set in each register of the bus interface unit 1141. The graphic controller 114 is provided with a data manipulator 1142 and a graphics engine 1143 that perform an accelerator function.
1 sets data on the circle and its center and radius in the register of the bus interface unit 1141 and instructs the graphics engine 11 to draw the circle.
43 generates display data of the circle, and the data manipulator 1142 operates the memory interface unit 1
This data is written to the RAM 115 via the 144. The memory interface unit 1144 writes and reads image data to and from the RAM 115 according to the RAM address specified by the data manipulator 1142, and performs refresh driving of the RAM 115. The synchronization control unit 1145 is a block that generates a timing for outputting the image data stored in the RAM 115 to the outside, and according to the timing information set by the CPU 111, a vertical synchronization signal (SVSYNC) and a horizontal synchronization signal input from the outside. (SHSYNC),
Image data is output in accordance with the timing of the data enable signal (SENABLE) and the pixel clock (PCLK). Further, the synchronization control unit 1145 communicates with the RAM 1 via the memory interface unit 1144.
15, the image data is read out and stored in the FIFO 1146. The image data thus stored in the FIFO 1146 is processed in the order in which the image data is stored in the video signal synthesis processing unit 108.
Sent to

【0020】図3は、本発明の実施の形態に係る映像信
号合成処理部108の構成を示すブロック図である。
FIG. 3 is a block diagram showing a configuration of the video signal synthesis processing unit 108 according to the embodiment of the present invention.

【0021】映像復号部106からの映像情報は、解像
度変換処理部1081にて、CPU111により指定さ
れる表示サイズへの変換が行われた後、一旦、FIFO
1088に蓄えられる。またグラフィックコントローラ
114からの画像データと、CPU111からCPUバ
ス116を介してセットされる動画/静止画切換え情報
は、それぞれFIFO1089、FIFO1090に、
一旦蓄えられる。FIFO1088、FIFO108
9、FIFO1090のそれぞれに蓄えられたデータ
は、メモリ制御部1082を介してRAM109に記憶
される。このRAM109は、映像復号部106からの
映像情報を記憶する動画プレーン1097と、グラフィ
ックコントローラ114からの画像データを記憶する静
止画プレーン1098、及びCPU111によりセット
される動画/静止画切換え情報を記憶する動画/静止画
切換えプレーン1099とに、それぞれ分けて管理され
ているものとする。また、映像復号部106からの映像
情報と、グラフィックコントローラ114からの画像デ
ータは、1画素のデータをY,CB,CR(4:2:
2)の16ビットとし、それが2画素単位の32ビット
データとして送られてくるものとする。またCPU11
1によりセットされる動画/静止画切換え情報は1ビッ
トのデータであり、“1”の場合は映像復号部106か
らの映像情報の出力を示し、“0”の場合はグラフィッ
クコントローラ114からの画像データの出力を示し、
32ビット単位でCPU111からセットされるものと
する。
The video information from the video decoding unit 106 is temporarily converted to a display size specified by the CPU 111 by the resolution conversion
1088. The image data from the graphic controller 114 and the moving image / still image switching information set from the CPU 111 via the CPU bus 116 are stored in FIFO 1089 and FIFO 1090, respectively.
Once stored. FIFO1088, FIFO108
9. Data stored in each of the FIFOs 1090 is stored in the RAM 109 via the memory control unit 1082. The RAM 109 stores a moving image plane 1097 for storing video information from the video decoding unit 106, a still image plane 1098 for storing image data from the graphic controller 114, and moving image / still image switching information set by the CPU 111. It is assumed that the video / still image switching plane 1099 is separately managed. Further, the video information from the video decoding unit 106 and the image data from the graphic controller 114 are obtained by converting one pixel data into Y, CB, CR (4: 2:
It is assumed that 16 bits are set in 2), and the 16 bits are sent as 32-bit data in units of two pixels. CPU 11
The moving image / still image switching information set by 1 is 1-bit data. When "1", it indicates the output of the video information from the video decoding unit 106, and when "0", the image from the graphic controller 114 is Indicates the output of the data,
It is set from the CPU 111 in units of 32 bits.

【0022】RAM109へのデータの書き込み及び読
み出し等の制御はメモリ制御部1082が行い、RAM
109にデータを書き込む場合には32ビット単位で行
い、RAM109からデータを読み出す場合には64ビ
ット単位で行う。また映像復号部106からの映像情報
とグラフィックコントローラ114からの画像データ
は、同じ座標位置のデータが32ビットずつ読み出され
るものとする。
Control of writing and reading of data to and from the RAM 109 is performed by a memory control unit 1082.
When data is written to the RAM 109, data is written in units of 32 bits, and when data is read from the RAM 109, data is written in units of 64 bits. It is assumed that the video information from the video decoding unit 106 and the image data from the graphic controller 114 are read at the same coordinate position in 32-bit units.

【0023】タイミング制御部1087は、入力される
PCLK信号に同期して表示装置126に表示するため
のタイミング信号として垂直同期信号VSYNCや水平
同期信号HSYNCを生成するともに、ラインバッファ
1091と切換え機構部1084に対してデータを出力
するタイミングを示すENABLE信号を出力する。更
に、このタイミング制御部1087にて生成されたVS
YNC信号とHSYNC信号はメモリ制御部1082に
も入力され、メモリ制御部1082ではこれらの同期信
号に基づいてRAM109へのデータの読み書き動作を
行う。
The timing controller 1087 generates a vertical synchronizing signal VSYNC and a horizontal synchronizing signal HSYNC as timing signals to be displayed on the display device 126 in synchronization with the input PCLK signal, and also generates a line buffer 1091 and a switching mechanism. An ENABLE signal indicating a data output timing is output to 1084. Further, the VS generated by the timing control unit 1087
The YNC signal and the HSYNC signal are also input to the memory control unit 1082, and the memory control unit 1082 reads and writes data from and to the RAM 109 based on these synchronization signals.

【0024】本実施の形態に係る映像信号合成処理部1
08では、表示装置126に表示するためのタイミング
信号としての垂直同期信号(VSYNC)と水平同期信
号(HSYNC)が、グラフィックコントローラ114
への同期信号としての垂直同期信号(SVSYNC)と
水平同期信号(SHSYNC)としても出力される。ま
た、タイミング制御部1087から出力される、ライン
バッファ1091と切換え機構部1084に対するデー
タを出力するタイミングを示すENABLE信号も、グ
ラフィックコントローラ114へのデータイネーブル
(SENABLE)信号として出力される。これによ
り、グラフィックコントローラ114から画像データが
出力されるタイミングと、映像信号合成処理部108か
ら表示装置125へ表示データが出力されるタイミング
とが同じになることとなる。
Video signal synthesis processing section 1 according to the present embodiment
At 08, a vertical synchronization signal (VSYNC) and a horizontal synchronization signal (HSYNC) as timing signals for displaying on the display device 126 are transmitted to the graphic controller 114.
Are also output as a vertical synchronizing signal (SVSYNC) and a horizontal synchronizing signal (SHSYNC) as a synchronizing signal to the digital camera. Further, an ENABLE signal output from the timing control unit 1087 and indicating a timing of outputting data to the line buffer 1091 and the switching mechanism unit 1084 is also output as a data enable (SENABLE) signal to the graphic controller 114. As a result, the timing at which image data is output from the graphic controller 114 is the same as the timing at which display data is output from the video signal synthesis processing unit 108 to the display device 125.

【0025】図4(A),(B)は、本実施の形態に係
る映像信号合成処理部108における動作タイミングを
説明するタイミングチャートで、図4(A)は表示装置
126への表示データの出力タイミングを説明する図、
図4(B)はグラフィックコントローラ114からの画
像データの出力タイミングを説明するタイミング図であ
る。
FIGS. 4A and 4B are timing charts for explaining operation timings in the video signal synthesis processing unit 108 according to the present embodiment. FIG. A diagram for explaining output timing,
FIG. 4B is a timing chart for explaining the output timing of the image data from the graphic controller 114.

【0026】本実施の形態では、図4(A)に示すよう
に、グラフィックコントローラ114からの画像データ
は、イネーブル(SENABLE)信号が出力される場
合だけ出力される。即ち、グラフィックコントローラ1
14からは表示装置125の有する有効表示領域と同じ
領域分の画像データが出力されるため、グラフィックコ
ントローラ114から出力される画像データと、映像信
号合成処理部108から出力される表示データの水平方
向及び垂直方向のデータ量は同じとなる。
In the present embodiment, as shown in FIG. 4A, image data from the graphic controller 114 is output only when an enable (SENABLE) signal is output. That is, the graphic controller 1
14 outputs image data of the same area as the effective display area of the display device 125. Therefore, the image data output from the graphic controller 114 and the display data output from the video signal synthesis processing unit 108 in the horizontal direction And the data amount in the vertical direction is the same.

【0027】再び図3に戻り、比較器1092は、ライ
ンバッファ1091から読み出されて切換え機構部10
84に出力される、RAM109の動画プレーン109
7からの映像情報とRAM109の静止画プレーン10
98からの画像データのうち、静止画プレーン1098
からの画像データとグラフィックコントローラ114か
ら出力される画像データとを比較している。これによ
り、RAM109の静止画プレーン1098に記憶され
ている画像データと、新規にグラフィックコントローラ
114から出力される画像データとが同じか、変化して
いるかどうかを判断する。
Returning again to FIG. 3, the comparator 1092 reads out the data from the line buffer 1091 and
Moving picture plane 109 of RAM 109 output to 84
7 and the still image plane 10 of the RAM 109
98, the still image plane 1098
And the image data output from the graphic controller 114 are compared. Thus, it is determined whether the image data stored in the still image plane 1098 of the RAM 109 and the image data newly output from the graphic controller 114 are the same or have changed.

【0028】図5は、この比較器1092により静止画
プレーン1098からの画像データとグラフィックコン
トローラ114から出力される画像データとを比較する
様子を説明する図である。
FIG. 5 is a diagram for explaining how the comparator 1092 compares the image data from the still image plane 1098 with the image data output from the graphic controller 114.

【0029】メモリ制御部1082で、HSYNC信号
が変化したことを検出すると、まずRAM109の動画
/静止画切換えプレーン1099から1ライン分の動画
/静止画切換え情報を読み出し(501)、それを切換
え情報記憶部1083に送って保存する。次にFIFO
1088から映像復号部106からの映像情報を読み出
して動画プレーン1097に書き込む(500)。その
後、動画プレーン1097及び静止画プレーン1098
から、次のHSYNC信号のタイミングで、表示装置1
26に出力する表示データを読み出してラインバッファ
1091へ格納する。こうしてラインバッファ1091
に格納された表示データは、タイミング制御部1087
から出力されるENABLE信号により読み出される
(502)。予め動画/静止画切換えプレーン1099
から読み出されて切換え情報記憶部1083に記憶され
ている動画/静止画切換え情報に基づいて、切換え機構
部1084にて映像復号部106からの映像情報、或い
はグラフィックコントローラ114からの画像データの
いずれか一方が選択されてフォーマット変換部1085
へ出力される。フォーマット変換部1085は、2画素
単位の表示データを1画素ずつのデータに変換するとと
もに、Y,CB,CR(4:2:2)16ビットのデー
タを、R,G,B各8ビットの画像データに変換する。
その後、この画像データはD/A変換部1086にてデ
ジタル/アナログ変換されて表示装置126へ出力され
る。
When the memory control unit 1082 detects that the HSYNC signal has changed, it first reads one line of moving image / still image switching information from the moving image / still image switching plane 1099 of the RAM 109 (501), and switches it to the switching information. The data is sent to the storage unit 1083 and stored. Next, FIFO
From 1088, the video information from the video decoding unit 106 is read and written to the video plane 1097 (500). After that, the moving picture plane 1097 and the still picture plane 1098
From the display device 1 at the timing of the next HSYNC signal.
The display data to be output to 26 is read and stored in the line buffer 1091. Thus, the line buffer 1091
The display data stored in the timing control unit 1087
(502). Moving image / still image switching plane 1099 in advance
Based on the moving image / still image switching information stored in the switching information storage unit 1083, the switching mechanism unit 1084 determines whether the video information from the video decoding unit 106 or the image data from the graphic controller 114. Either is selected and the format conversion unit 1085
Output to The format conversion unit 1085 converts display data in units of two pixels into data of one pixel and converts 16-bit data of Y, CB, and CR (4: 2: 2) into 8-bit data of R, G, and B each. Convert to image data.
After that, the image data is digital-to-analog converted by the D / A converter 1086 and output to the display device 126.

【0030】また、グラフィックコントローラ114か
らは、ラインバッファ1091に格納された表示データ
が切換え機構部1084へ読み出されるのと同じタイミ
ングで画像データが出力される(503)。そこで、こ
の比較器1092は、同じタイミングで出力されてくる
ラインバッファ1091からの画像データと、グラフィ
ックコントローラ114からからの画像データとを比較
し、それらデータの一致/不一致を判断している。こう
して比較器1092において一致/不一致が判定された
結果は、比較器1092の有する、ライン単位に1ビッ
トの判定結果を格納するラインフラグレジスタ1092
1に反映される。
Further, image data is output from the graphic controller 114 at the same timing as when the display data stored in the line buffer 1091 is read out to the switching mechanism 1084 (503). Therefore, the comparator 1092 compares the image data output from the line buffer 1091 at the same timing with the image data output from the graphic controller 114, and determines whether or not the data match. The result of the match / mismatch determination in the comparator 1092 is stored in the line flag register 1092 of the comparator 1092, which stores a 1-bit determination result in line units.
1 is reflected.

【0031】図6は、本実施の形態に係るラインフラグ
レジスタ10921に一致/不一致の判定された結果が
反映される様子を説明する図である。
FIG. 6 is a diagram for explaining how the result of the match / mismatch determination is reflected in the line flag register 10921 according to the present embodiment.

【0032】図6において、データ放送の情報で構成さ
れる表示画面30は、文字や図形のような静止画データ
を中心に構成される。この表示画面30の中で、20は
写真画像を示している。ここでは、ニュース欄の“地
域”の項目510が視聴者によるリモコン122(図
1)の操作で選択されて、その枠が色付けされて表示さ
れている。このように“地域”の項目510が着色され
たことにより、比較器1092は、対応するラインの表
示データが変化したことを検出し、内蔵するラインフラ
グレジスタ10921の対応するライン(ライン300
乃至339)のビットに、変更があったことを示す
“1”をセットする。
In FIG. 6, a display screen 30 composed of data broadcast information is composed mainly of still image data such as characters and figures. In this display screen 30, reference numeral 20 denotes a photographic image. Here, the “region” item 510 in the news column is selected by the viewer's operation of the remote controller 122 (FIG. 1), and its frame is displayed in color. As described above, when the item 510 of “region” is colored, the comparator 1092 detects that the display data of the corresponding line has changed, and the corresponding line (line 300) of the built-in line flag register 10921 is changed.
To 339) are set to “1” indicating that there has been a change.

【0033】メモリ制御部1082は、VSYNC信号
が変化したことを検出すると、比較器1092のライン
フラグレジスタ10921に“1”がセットされている
かどうかを判定する。そして、1ビットでも“1”にセ
ットされているラインが存在する場合には、次のVSY
NC信号が変化するまでの期間は、RAM109への書
き込みは、FIFO1088に蓄えられている映像情報
ではなく、FIFO1089に蓄えられている画像デー
タを書き込む。
When detecting that the VSYNC signal has changed, the memory control unit 1082 determines whether or not “1” is set in the line flag register 10921 of the comparator 1092. If there is a line that is set to “1” even for one bit, the next VSY is set.
Until the NC signal changes, the writing to the RAM 109 is not the video information stored in the FIFO 1088, but the image data stored in the FIFO 1089.

【0034】図7は、ラインフラグレジスタ10921
の状態に応じて、FIFO1088に蓄えられている映
像情報、或いはFIFO1089に蓄えられている画像
データが選択して書き込むメモリ制御部1082による
処理を説明する図である。
FIG. 7 shows a line flag register 10921.
FIG. 11 is a diagram for describing processing by a memory control unit 1082 that selectively writes video information stored in a FIFO 1088 or image data stored in a FIFO 1089 in accordance with the state of FIG.

【0035】また図8は、メモリ制御部1082におけ
る一垂直走査期間における表示処理の流れを示すフロー
チャートである。
FIG. 8 is a flowchart showing the flow of display processing in one vertical scanning period in the memory control unit 1082.

【0036】図7において、VSYNC信号(520)
のタイミングで、これから表示しようとする静止画プレ
ーン情報の検出結果、即ち、比較器1092による、1
つ前のフレームのタイミングにおけるラインバッファ1
091からの画像データと、グラフィックコントローラ
114からの画像データとの比較結果を、ラインフラグ
レジスタ10921の値に基づいて検出する。この結
果、静止画プレーン情報が変化していると判定される
と、522で、グラフィックコントローラ114から送
られてFIFO1089に格納されている静止画データ
を静止画プレーン1098に書込む。なお、この場合、
この一垂直走査期間では、比較器1092における、次
のフレームの静止画プレーン情報が変化しているかどう
かの検出は行わない。これは、静止画プレーン情報が連
続して変更されていると、それだけ動画プレーン情報の
更新が連続して行われなくなり動画表示に支障がでるの
で、1回動画プレーン情報の更新を行わなかった場合に
は、次の動画表示を確実に行うようにしたものである。
In FIG. 7, the VSYNC signal (520)
, The detection result of the still image plane information to be displayed, ie, 1
Line buffer 1 at the timing of the previous frame
A comparison result between the image data from the image controller 091 and the image data from the graphic controller 114 is detected based on the value of the line flag register 10921. As a result, if it is determined that the still image plane information has changed, the still image data sent from the graphic controller 114 and stored in the FIFO 1089 is written to the still image plane 1098 at 522. In this case,
In this one vertical scanning period, the comparator 1092 does not detect whether the still image plane information of the next frame has changed. This is because when the still image plane information is continuously changed, the updating of the moving image plane information is not performed continuously, which hinders the display of the moving image. , The next moving image is surely displayed.

【0037】次にVSYNC信号(523)のタイミン
グでは、前のフレームでの静止画プレーン情報の変化が
検出されていないので、525で、FIFO1088に
格納されている動画プレーン情報がRAM109の動画
プレーン1097に書込まれる。これと並行して、52
4で、次に表示しようとする静止画プレーン情報におけ
る変更があるかどうかが、比較器1092により検出さ
れる。
Next, at the timing of the VSYNC signal (523), since no change in the still picture plane information in the previous frame has been detected, at 525, the moving picture plane information stored in the FIFO 1088 is transferred to the moving picture plane 1097 of the RAM 109. Is written to. In parallel, 52
At 4, the comparator 1092 detects whether there is a change in the still image plane information to be displayed next.

【0038】そして、静止画プレーン情報に変更がなか
った場合は、次のVSYNC信号(526)の周期内
で、動画プレーン情報が更新され(528)、又527
で示すように、比較器1092により、次に表示しよう
とする静止画プレーン情報における変更があるかどうか
が検出される。なお、524で、もし静止画プレーン情
報に変更があったことが検知されると、528で静止画
プレーン情報が更新され、527での、比較器1092
による、次に表示しようとする静止画プレーン情報にお
ける変更があるかどうかの検出処理が省略されることに
なる。
If there is no change in the still picture plane information, the moving picture plane information is updated (528) and 527 within the cycle of the next VSYNC signal (526).
As shown by, the comparator 1092 detects whether there is a change in the still image plane information to be displayed next. If it is detected at 524 that the still image plane information has been changed, the still image plane information is updated at 528 and the comparator 1092 at 527 is updated.
, The process of detecting whether there is a change in the still image plane information to be displayed next is omitted.

【0039】次に図8のフローチャートを参照して、メ
モリ制御部1082における制御処理を説明する。
Next, control processing in the memory control unit 1082 will be described with reference to the flowchart in FIG.

【0040】まずステップS101で、VSYNC信号
の変化を検出するとステップS102に進み、比較器1
092のラインフラグレジスタ10921に“1”がセ
ットされているかどうかを判定する。“1”がセットさ
れていない場合はステップS103に進み、RAM10
9の動画/静止画切換えプレーン1099からの1ライ
ン分の動画/静止画切換え情報の読み出す。次にステッ
プS104に進み、FIFO1088に蓄えられている
映像情報を読み出してRAM109の動画プレーン10
97に書き込む。そしてステップS105に進み、RA
M109の動画プレーン1097及び静止画プレーン1
098から、各HSYNC信号のタイミングで表示装置
126に出力する表示データを読み出してラインバッフ
ァ1091に出力して表示する。この処理を、このフレ
ームの画像表示が終了するまで繰り返す。
First, when a change in the VSYNC signal is detected in step S101, the process proceeds to step S102, where the comparator 1
It is determined whether or not “1” is set in the line flag register 10921 at 092. If “1” is not set, the process proceeds to step S103, and the RAM 10
The moving image / still image switching information for one line is read from the nine moving image / still image switching plane 1099. Next, in step S104, the video information stored in the FIFO 1088 is read, and the moving image plane 10 of the RAM 109 is read.
Write 97. Then, the process proceeds to step S105, where RA
Moving picture plane 1097 and still picture plane 1 of M109
From 098, display data to be output to the display device 126 at the timing of each HSYNC signal is read, output to the line buffer 1091 and displayed. This process is repeated until the image display of this frame is completed.

【0041】又ステップS102で、比較器1092の
ラインフラグレジスタ10921に“1”がセットされ
ている場合はステップS107に進み、RAM109の
動画/静止画切換えプレーン1099からの1ライン分
の動画/静止画切換え情報の読み出す。次にステップS
108に進み、FIFO1089に蓄えられている静止
画情報を読み出してRAM109の静止画プレーン10
98に書き込む。そしてステップS109に進み、RA
M109の動画プレーン1097及び静止画プレーン1
098から、各HSYNC信号のタイミングで表示装置
126に出力する表示データを読み出してラインバッフ
ァ1091に出力して表示する。この処理を、このフレ
ームの画像表示が終了するまで繰り返す。尚、このライ
ンフラグレジスタ10921の情報は、VSYNC信号
が変化した時点、即ち、フレームが切替わった時点で、
メモリ制御部1082により読み出されることにより
“0”にクリアされるものとする。
If it is determined in step S102 that "1" is set in the line flag register 10921 of the comparator 1092, the flow advances to step S107, and the moving image / still image for one line from the moving image / still image switching plane 1099 of the RAM 109 is processed. Read image switching information. Next, step S
In step 108, the still image information stored in the FIFO 1089 is read and the still image plane 10
Write to 98. Then, the process proceeds to step S109, where RA
Moving picture plane 1097 and still picture plane 1 of M109
From 098, display data to be output to the display device 126 at the timing of each HSYNC signal is read, output to the line buffer 1091 and displayed. This process is repeated until the image display of this frame is completed. Note that the information of the line flag register 10921 is determined when the VSYNC signal changes, that is, when the frame is switched.
It is assumed that it is cleared to “0” by being read by the memory control unit 1082.

【0042】図9は、本実施の形態に係る比較器109
2における処理を説明するフローチャートである。
FIG. 9 shows a comparator 109 according to this embodiment.
6 is a flowchart for explaining the processing in FIG.

【0043】この処理はVSYNC信号により起動さ
れ、まずステップS110で、前のフレームで静止画情
報が変更されたかどうかを調べ、変更されている場合
は、今度の垂直同期期間内では比較器1092による比
較判定を行わない。
This process is started by the VSYNC signal. First, at step S110, it is checked whether or not the still picture information has been changed in the previous frame. If the still picture information has been changed, the comparator 1092 within the next vertical synchronizing period. No comparison is made.

【0044】一方、ステップS110で、前のフレーム
で静止画情報が変更されていなかった場合はステップS
111に進み、比較器1092により、ラインバッファ
1091からのデータと、グラフィックコントローラ1
14からのデータとを比較する。そしてステップS11
2で、それらが一致しているかどうかを判定する。一致
していればステップS114に進むが、一致していない
時はステップS113に進み、その一致していないライ
ンのフラグ情報を“1”にする。そしてステップS11
4で、そのフレームの全走査線分のラインデータのチェ
ックが終了したかどうかを調べ、終了していない時はス
テップS111に戻り、前述の処理を繰り返す。
On the other hand, if the still image information has not been changed in the previous frame in step S110, the process proceeds to step S110.
In step 111, the data from the line buffer 1091 and the graphic controller 1
Compare with data from 14. And step S11
At 2, it is determined whether they match. If they match, the process proceeds to step S114. If they do not match, the process proceeds to step S113 to set the flag information of the non-matching line to "1". And step S11
In step 4, it is checked whether the checking of the line data for all the scanning lines in the frame has been completed. If the checking has not been completed, the process returns to step S111, and the above-described processing is repeated.

【0045】以上説明したように本実施の形態1によれ
ば、グラフィックコントローラ114から出力される画
像データが変化したかどうかをライン単位で検出し、そ
の変化したことを検出した場合にのみ、映像復号部10
6から出力される映像情報(動画)に代えて、グラフィ
ックコントローラ114から出力される画像データ(静
止画)をRAM109へ書き込む。これによりRAM1
09へのアクセスは、図5に示したように、1回の水平
同期期間中において、表示画面の1ライン分の表示デー
タのアクセス時間が省けることとなる。
As described above, according to the first embodiment, whether or not the image data output from the graphic controller 114 has changed is detected on a line-by-line basis. Decoding unit 10
The image data (still image) output from the graphic controller 114 is written in the RAM 109 instead of the video information (moving image) output from the RAM 6. Thereby, RAM1
As shown in FIG. 5, the access to 09 saves the access time of the display data for one line of the display screen during one horizontal synchronization period.

【0046】また本実施の形態1によれば、グラフィッ
クコントローラ114から出力される画像データ(静止
画データ)が変化した場合には、映像復号部106から
出力される映像情報(動画データ)による表示更新が行
われず、グラフィックコントローラ114から出力され
る画像データ(静止画データ)の更新だけが行われる。
このため、頻繁に静止画データの更新が行われた場合に
は、映像復号部106から出力される映像情報の更新レ
ートが半分に低下することになる。
According to the first embodiment, when the image data (still image data) output from the graphic controller 114 changes, the display based on the video information (moving image data) output from the video decoding unit 106. No update is performed, and only the image data (still image data) output from the graphic controller 114 is updated.
Therefore, when the still image data is frequently updated, the update rate of the video information output from the video decoding unit 106 is reduced by half.

【0047】しかし人間の目には、1画面の更新レート
が15Hz以上あれば違和感なく見ることができ、映像
復号部106から出力される映像情報の更新レートが6
0Hzとすれば、グラフィックコントローラ114から
出力される画像データが、例え連続して変化しても、映
像復号部106から出力される映像情報の更新レートは
30Hzに確保できるため、動画への影響は少ないと考
えられる。
However, if the update rate of one screen is 15 Hz or more, the image can be viewed without any discomfort by the human eye, and the update rate of the video information output from the video decoding unit 106 is 6 Hz.
If the frequency is 0 Hz, even if the image data output from the graphic controller 114 changes continuously, the update rate of the video information output from the video decoding unit 106 can be secured at 30 Hz. It is thought that there are few.

【0048】ここで図3に示すように、映像信号合成処
理部108に同期信号カウンタ1093を設け、VSY
NC信号の発生回数を同期信号カウンタ1093にて計
数し、所定回数を計数するとメモリ制御部1082に対
してOVER信号を発行している。メモリ制御部108
2は、この同期信号カウンタ1093から発行されるO
VER信号を入力すると、比較器1092のラインフラ
グレジスタ10921を読みに行く。これにより、映像
復号部106から出力される映像情報の更新がスキップ
される回数が、最大でもこの所定回数以下になるため、
動画の更新レートを更に高めることができる。
Here, as shown in FIG. 3, a synchronizing signal counter 1093 is provided in the video signal
The number of occurrences of the NC signal is counted by the synchronization signal counter 1093, and when the predetermined number is counted, an OVER signal is issued to the memory control unit 1082. Memory control unit 108
2 is O which is issued from the synchronization signal counter 1093.
When the VER signal is input, the line flag register 10921 of the comparator 1092 is read. As a result, the number of times the update of the video information output from the video decoding unit 106 is skipped is at most the predetermined number or less,
The update rate of the moving image can be further increased.

【0049】また、解像度変換処理部1081で処理さ
れて出力される表示サイズの情報が同期信号カウンタ1
093に入力されている。従って同期信号カウンタ10
93は、解像度変換処理部1081からに入力される表
示サイズの情報に基づいて、VSYNC信号の発生回数
を計数する値を変更する。これにより、映像復号部10
6から出力される映像情報の表示サイズに応じて映像復
号部106から出力される映像情報の更新レートを変え
ることができる。例えば、表示する映像情報のサイズが
小さい場合には、映像復号部106から出力される映像
情報の更新とグラフィックコントローラ114から出力
される画像データの更新とを交互に行い、表示する映像
情報のサイズが大きい場合には、映像復号部106から
出力される映像情報の更新回数を多くする。これによ
り、映像復号部106から出力される映像情報の更新レ
ートを高めるという制御が可能となる。
The display size information processed and output by the resolution conversion processing unit 1081 is stored in the synchronization signal counter 1.
093. Therefore, the synchronization signal counter 10
Reference numeral 93 changes a value for counting the number of occurrences of the VSYNC signal based on the display size information input from the resolution conversion processing unit 1081. Thereby, the video decoding unit 10
6, the update rate of the video information output from the video decoding unit 106 can be changed according to the display size of the video information output from the video decoding unit 6. For example, when the size of the video information to be displayed is small, the update of the video information output from the video decoding unit 106 and the update of the image data output from the graphic controller 114 are performed alternately, and the size of the video information to be displayed is changed. Is larger, the number of updates of the video information output from the video decoder 106 is increased. This enables control to increase the update rate of the video information output from the video decoding unit 106.

【0050】[実施の形態2]前述の実施の形態1で
は、グラフィックコントローラ114から出力される画
像データが変化したことを検出し、その変化を検出した
場合にのみ、映像復号部106から出力される映像情報
に代えて、グラフィックコントローラ114から出力さ
れる画像データをRAM109へ書き込むことにより、
RAM109にアクセスする要因を減らす場合を説明し
た。
[Second Embodiment] In the first embodiment, it is detected that the image data output from the graphic controller 114 has changed, and only when the change is detected, the image data output from the video decoding unit 106 is detected. By writing the image data output from the graphic controller 114 to the RAM 109 instead of the video information
The case where the factors for accessing the RAM 109 are reduced has been described.

【0051】これに対し実施の形態2では、グラフィッ
クコントローラ114から出力される画像データのRA
M109への書き込みは中断せずに、VSYNC信号前
後のブランキング期間を利用してグラフィックコントロ
ーラ114から出力される画像データをRAM109へ
書き込む場合で説明する。
On the other hand, in the second embodiment, the RA of the image data output from the graphic controller 114 is
The case where the image data output from the graphic controller 114 is written to the RAM 109 using the blanking period before and after the VSYNC signal without interrupting the writing to the M109 will be described.

【0052】表示装置126へ出力される同期信号の前
後には、例えば、CRTのように蛍光面への電子ビーム
の照射によって発光させるような表示装置において、水
平方向で左から右方向に走査するような場合、右端に走
査が到達した時点で左端に電子ビームの照射を戻すため
の水平帰線期間が設けられている。同様に、垂直方向で
は、下端にビーム走査が到達した時点で上端に電子ビー
ムの照射を戻すための垂直帰線期間が設けられている。
これら期間では表示データが出力されず、表示処理が実
行されないためブランキング期間と呼ばれている。
Before and after the synchronizing signal output to the display device 126, for example, in a display device such as a CRT that emits light by irradiating a phosphor screen with an electron beam, horizontal scanning is performed from left to right. In such a case, a horizontal retrace period for returning the irradiation of the electron beam to the left end when the scanning reaches the right end is provided. Similarly, in the vertical direction, a vertical blanking period is provided for returning the irradiation of the electron beam to the upper end when the beam scanning reaches the lower end.
In these periods, no display data is output and the display process is not performed, so this is called a blanking period.

【0053】本実施の形態2では、数ラインに亙って連
続する垂直帰線期間(Vブランキング期間)中に、グラ
フィックコントローラ114から出力される画像データ
のうち、変化したラインの画像データをRAM109へ
書き込む場合で説明する。尚、この実施の形態2におけ
る装置の全体構成は、前述の実施の形態1に係る図1及
び図3の構成と基本的に同様であるので、その説明を省
略する。
In the second embodiment, of the image data output from the graphic controller 114 during the vertical blanking period (V blanking period) which continues over several lines, the image data of the changed line is The case of writing to the RAM 109 will be described. Note that the overall configuration of the device according to the second embodiment is basically the same as the configuration of FIGS. 1 and 3 according to the first embodiment, and a description thereof will be omitted.

【0054】図10は、本発明の実施の形態2に係るグ
ラフィックコントローラ114aの構成を示すブロック
図で、前述の実施の形態1に係る構成と共通する部分は
同一記号で示し、その説明を省略する。
FIG. 10 is a block diagram showing a configuration of a graphic controller 114a according to the second embodiment of the present invention. Portions common to the configuration according to the above-described first embodiment are denoted by the same symbols, and description thereof is omitted. I do.

【0055】この実施の形態2におけるグラフィックコ
ントローラ114aは、外部から入力される同期信号
(SVSYNC,SHSYNC)とデータイネーブル信
号(SENABLE)に同期して画像データを出力する
以外に、本実施の形態2に係る映像信号合成処理部10
8a(後述する)からのALINFO信号にて指定され
る、RAM115のアドレス情報に対応した画像データ
を、そのALINFO信号で指定されるアドレス情報に
対応した画像データを出力していることを示すデータイ
ネーブル(RENABLE)信号と共に出力する機能を
有している。
The graphic controller 114a according to the second embodiment outputs image data in synchronization with a synchronization signal (SVSYNC, SHSYNC) and a data enable signal (SENABLE) input from outside. Video signal synthesis processing unit 10 according to
8a (to be described later) is a data enable indicating that image data corresponding to the address information of the RAM 115 specified by the ALINFO signal is output as image data corresponding to the address information specified by the ALINFO signal. It has a function of outputting together with the (RENABLE) signal.

【0056】図11(A),(B)は、本発明の実施の
形態2に係るグラフィックコントローラ114aにおけ
る制御処理を説明するためのタイミング図である。前述
の図4(A),(B)と比較すると明らかなように、図
11(B)においては、垂直ブランキング期間でも、デ
ータイネーブル(RENABLE)信号とともに画像デ
ータが出力されているのが分かる。
FIGS. 11A and 11B are timing charts for explaining control processing in the graphic controller 114a according to the second embodiment of the present invention. As is apparent from comparison with FIGS. 4A and 4B, in FIG. 11B, it is understood that image data is output together with the data enable (RENABLE) signal even in the vertical blanking period. .

【0057】図11(A)は、表示装置126への表示
データの出力タイミングを示し、図11(B)は、本実
施の形態2に係るグラフィックコントローラ114aか
らの画像データの出力タイミングを示している。
FIG. 11A shows the output timing of display data to the display device 126, and FIG. 11B shows the output timing of image data from the graphic controller 114a according to the second embodiment. I have.

【0058】図11(B)において、ALINFO信号
にて指定された、RAM115のアドレス情報に対応す
る画像データが、Vブランキング期間中にRENABL
E信号とともに出力されている。即ち、このグラフィッ
クコントローラ114aは、任意のタイミングでALI
NFO信号にてアドレス情報がセットされると、その後
のVブランキング期間に、そのALINFO信号にて指
定されたアドレス情報に対応する画像データを、メモリ
インターフェースユニット1144を介してRAM11
5から読み出している。この画像データは、FIFO1
146に一旦記憶された後、RENABLE信号ととも
に、映像信号合成処理部108に画像データとして出力
される。
In FIG. 11B, the image data corresponding to the address information of the RAM 115 specified by the ALINFO signal is supplied during the V blanking period.
It is output together with the E signal. That is, the graphic controller 114a operates the ALI at an arbitrary timing.
When the address information is set by the NFO signal, the image data corresponding to the address information specified by the ALINFO signal is transferred to the RAM 11 via the memory interface unit 1144 during the subsequent V blanking period.
5 is read. This image data is stored in FIFO1
After being temporarily stored in the 146, it is output as image data to the video signal synthesis processing unit 108 together with the RENABLE signal.

【0059】図12は、このALINFO信号にて指定
されるアドレス情報の一例を示す図である。
FIG. 12 is a diagram showing an example of the address information specified by the ALINFO signal.

【0060】図12に示すように、このALINFO信
号は、スタートビット(0)に続いて、アドレス情報が
出力される画像データの先頭のラインを示すライン指定
部(10ビット)と、そのライン指定部で指定されたラ
インから連続して出力されるライン数を指定するレング
ス指定部(10ビット)、及びこのALINFO信号の
終端を示すエンドビット(1)により構成されている。
例えば、図6に示した表示画面の例で説明すると、30
0ラインから339ラインまでの40ラインに相当する
画像データが変更されているので、ライン指定部には、
先頭ライン“300”の16進表示である“12C”
が、またレングス指定部には、連続する変更ライン数
“40”の16進表示である“028”がセットされ
る。これらの情報により構成されるアドレス情報は、P
CLK信号に同期して映像信号合成処理部108から出
力される。
As shown in FIG. 12, following the start bit (0), the ALINFO signal includes a line designating section (10 bits) indicating the head line of the image data from which the address information is output, and the line designating section (10 bits). The length designation unit (10 bits) for designating the number of lines continuously output from the line designated by the unit, and an end bit (1) indicating the end of the ALINFO signal.
For example, in the example of the display screen shown in FIG.
Since the image data corresponding to 40 lines from the 0th line to the 339th line has been changed, the line designation section includes
"12C" which is a hexadecimal display of the first line "300"
However, "028" which is a hexadecimal display of the number of continuous change lines "40" is set in the length designation portion. The address information composed of these information is P
The video signal is output from the video signal synthesis processing unit 108 in synchronization with the CLK signal.

【0061】図13は、本発明の実施の形態2に係る映
像信号合成処理部108aの構成を示すブロック図で、
前述の実施の形態1に係る構成と共通する部分は同一記
号で示し、その説明を省略する。
FIG. 13 is a block diagram showing a configuration of a video signal synthesis processing unit 108a according to Embodiment 2 of the present invention.
Portions common to the configuration according to the above-described first embodiment are denoted by the same reference numerals, and description thereof is omitted.

【0062】本実施の形態2に係る映像信号合成処理部
108aでは、比較器1092の有するラインフラグレ
ジスタ10921の情報は、同期信号カウンタ1093
から出力されるOVER信号のタイミングでアドレス生
成部1094にて読み出される。ここで、もしラインフ
ラグレジスタ10921に“1”がセットされている場
合には、対応するラインのアドレス情報を図12に示す
データフォーマットで、PCLK信号に同期してグラフ
ィックコントローラ114aに出力する。
In the video signal synthesizing processor 108a according to the second embodiment, the information of the line flag register 10921 of the comparator 1092 is stored in the synchronization signal counter 1093.
The data is read out by the address generation unit 1094 at the timing of the OVER signal output from. If "1" is set in the line flag register 10921, the address information of the corresponding line is output to the graphic controller 114a in the data format shown in FIG. 12 in synchronization with the PCLK signal.

【0063】図14は、本発明の実施の形態2に係る映
像信号合成処理部108aのメモリ制御部1082aに
おける処理を説明するフローチャートである。
FIG. 14 is a flowchart for explaining processing in the memory control unit 1082a of the video signal synthesis processing unit 108a according to the second embodiment of the present invention.

【0064】メモリ制御部1082aによるRAM10
9へのアクセスは、Vブランキング以外の期間において
は、前述の実施の形態1の図5に示したタイミングチャ
ートと同じとなる。
RAM 10 by memory control unit 1082a
9 is the same as the timing chart shown in FIG. 5 of the first embodiment during a period other than the V blanking.

【0065】この処理は、まずステップS201で、メ
モリ制御部1082aがVSYNC信号が変化したこと
を検出することにより開始され、ステップS202でV
ブランキング期間かどうかを判定し、そうでない時はス
テップS203に進む。ここでは、RAM109の動画
/静止画切換えプレーン1099から1ライン分の動画
/静止画切換え情報を読み出し、その情報を切換え情報
記憶部1083に保存する。次にステップS204に進
み、映像復号部106からの映像情報(動画)をFIF
O1088から読み出し、その動画情報を動画プレーン
1097に書き込む。そしてステップS205に進み、
動画プレーン1097及び静止画プレーン1098か
ら、各HSYNC信号のタイミングで、表示装置126
に出力する表示データを読み出してラインバッファ10
91へ格納する。これにより、ラインバッファ1091
に記憶された各ラインの表示データが、各水平同期信号
に同期して表示装置126に送られて表示される。
This processing is first started in step S201 when the memory control unit 1082a detects that the VSYNC signal has changed.
It is determined whether it is a blanking period, and if not, the process proceeds to step S203. Here, one line of moving image / still image switching information is read from the moving image / still image switching plane 1099 of the RAM 109, and the information is stored in the switching information storage unit 1083. Next, the process proceeds to step S204, where the video information (moving image) from the video decoding unit 106 is
The moving image information is read from O1088, and the moving image information is written in the moving image plane 1097. Then, the process proceeds to step S205,
At the timing of each HSYNC signal from the moving picture plane 1097 and the still picture plane 1098, the display device 126
Display data to be output to the line buffer 10
Stored in 91. Thereby, the line buffer 1091
Are transmitted to the display device 126 in synchronization with each horizontal synchronization signal and displayed.

【0066】また前述の図9のフローチャートで示した
ように、ラインバッファ1091に格納された表示デー
タが切換え情報記憶部1083へ読み出されるのと同じ
タイミングでグラフィックコントローラ114から画像
データが出力され、比較器1092により、その同じタ
イミングで出力されてくるラインバッファ1091から
の画像データとの一致/不一致を調べるために比較が行
われる。そして、その結果が、比較器1092のライン
フラグレジスタ10921にセットされる。
As shown in the flowchart of FIG. 9, image data is output from the graphic controller 114 at the same timing as when the display data stored in the line buffer 1091 is read out to the switching information storage unit 1083. The comparator 1092 makes a comparison in order to check the match / mismatch with the image data from the line buffer 1091 output at the same timing. Then, the result is set in the line flag register 10921 of the comparator 1092.

【0067】一方、ステップS202のVブランキング
期間では、HSYNC信号が変化したことを検出すると
ステップS207に進み、FIFO1088に一時的に
記憶されている映像復号部106からの映像情報を動画
プレーン1097へ書き込む。但し、この場合、動画/
静止画切換えプレーン1099からの動画/静止画切換
え情報の読み出しと、動画プレーン1097及び静止画
プレーン1098からの表示データの読み出し、及び比
較器1092におけるグラフィックコントローラ114
から出力される画像データとラインバッファ1091か
らの画像データとの比較が行われない。
On the other hand, during the V blanking period of step S202, when it is detected that the HSYNC signal has changed, the process proceeds to step S207, and the video information from the video decoding unit 106 temporarily stored in the FIFO 1088 is transferred to the moving picture plane 1097. Write. However, in this case,
Reading of moving image / still image switching information from the still image switching plane 1099, reading of display data from the moving image plane 1097 and the still image plane 1098, and the graphic controller 114 in the comparator 1092.
Is not compared with the image data output from the line buffer 1091.

【0068】そしてステップS208で、映像信号合成
処理部108aからALINFO信号にアドレス情報が
出力されると、グラフィックコントローラ114aから
はRENABLE信号とともに、要求したアドレス情報
に対応する画像情報が出力される。またメモリ制御部1
082aは、動画プレーン1097及び静止画プレーン
1098からの表示データの読み出しが行われていた期
間に、FIFO1089に一時的に記憶されているグラ
フィックコントローラ114からの画像データ(静止
画)を読み出し、その情報を静止画プレーン1098へ
書き込む(S209)。
In step S208, when the address information is output to the ALINFO signal from the video signal synthesizing processing unit 108a, the graphic controller 114a outputs the image information corresponding to the requested address information together with the RENABLE signal. Memory control unit 1
082a reads out image data (still image) from the graphic controller 114 temporarily stored in the FIFO 1089 while the display data is being read from the moving image plane 1097 and the still image plane 1098, and the information thereof is displayed. Is written to the still image plane 1098 (S209).

【0069】図15は、この場合の処理タイミングを示
すタイミングチャートである。
FIG. 15 is a timing chart showing the processing timing in this case.

【0070】図において、Vブランキング期間における
動作タイミングを示し、RENABLE信号が出力され
るタイミング531で、グラフィックコントローラ11
4aから出力される1ライン分の画像データが、RAM
109の静止画プレーン1098の対応するラインに格
納されている(530)。
In the figure, the operation timing in the V blanking period is shown. At the timing 531 at which the RENABLE signal is output, the graphic controller 11
Image data for one line output from the RAM 4a is stored in the RAM
It is stored in the corresponding line of the still image plane 1098 (step 530).

【0071】以上説明したように本実施の形態2によれ
ば、グラフィックコントローラ114aから出力される
画像データが変化したかどうかを検出し、変化したこと
を検出した場合には、VSYNC信号前後の垂直ブラン
キング期間を利用してグラフィックコントローラ114
aから出力される1ライン分の画像データをRAM10
9の静止画プレーン1098の対応するラインに書き込
む。これにより、RAM109へのアクセスは、図15
に示すように、1回の水平同期期間中において1ライン
分の表示データをアクセスする時間が省ける。
As described above, according to the second embodiment, it is detected whether or not the image data output from the graphic controller 114a has changed. If the change has been detected, the vertical data before and after the VSYNC signal is detected. Graphic controller 114 using blanking period
a of one line of image data output from the
9 is written to the corresponding line of the still image plane 1098. As a result, the access to the RAM 109 is performed as shown in FIG.
As shown in (1), the time for accessing one line of display data during one horizontal synchronization period can be saved.

【0072】また本実施の形態2によれば、限られたV
ブランキングの期間中に、画像データが変化したライン
の画像データだけをRAM109の静止画プレーン10
98に書き込んでいるため、変化したラインが多い場合
には、複数のVブランキング期間に跨ってRAM109
の画像データが更新されることになる。
According to the second embodiment, the limited V
During the blanking period, only the image data of the line where the image data has changed is stored in the still image plane 10 of the RAM 109.
If the number of changed lines is large, the RAM 109 is written over a plurality of V blanking periods.
Will be updated.

【0073】そこで、前述の図13に示す、本実施の形
態2に係る映像信号合成処理部108aにおいて、アド
レス生成部1094に、比較器1092から読み出した
ラインフラグレジスタ10921に“1”がセットされ
ている数を計数するカウンタを設け、そのカウントに計
数されたカウント値が所定値以上であるかどうかによ
り、処理を変更するようにしてもよい。即ち、そのカウ
ント値が所定値以上である場合には、前述の実施の形態
1と同様の処理を行う。
Therefore, in the video signal synthesizing processing section 108a according to the second embodiment shown in FIG. 13, "1" is set in the address generating section 1094 in the line flag register 10921 read from the comparator 1092. It is also possible to provide a counter for counting the number of operations, and change the processing depending on whether or not the count value counted in the count is equal to or greater than a predetermined value. That is, when the count value is equal to or more than the predetermined value, the same processing as in the first embodiment is performed.

【0074】これにより、グラフィックコントローラ1
14から出力される画像データで表示内容が更新された
ライン数が所定値を超えた場合であっても、1回の垂直
同期期間で、RAM109の静止画プレーン1098の
内容を全て更新することができる。
Thus, the graphic controller 1
Even when the number of lines whose display contents have been updated with the image data output from the output terminal 14 exceeds a predetermined value, it is possible to update all the contents of the still image plane 1098 of the RAM 109 in one vertical synchronization period. it can.

【0075】[実施の形態3]前述の実施の形態2で
は、ライン単位でグラフィックコントローラ114aか
ら出力される画像データが変化したことを検出し、Vブ
ランキング期間中に、グラフィックコントローラ114
aから出力される画像データのうち、その内容が変化し
たラインの画像データをRAM109へ書き込むことに
より、RAM109へアクセスする要因を減らす場合で
説明した。
[Third Embodiment] In the above-described second embodiment, it is detected that the image data output from the graphic controller 114a has changed in line units, and during the V blanking period, the graphic controller 114a is changed.
In the above description, of the image data output from a, the image data of the line whose content has changed has been written to the RAM 109, thereby reducing the factors for accessing the RAM 109.

【0076】次に、本発明の実施の形態3では、画像の
ライン単位での画像データの変化を検出する以外に、各
ラインの画素単位でも画像データの変化を検出する。そ
して、グラフィックコントローラ114aに対して、各
ラインのアドレス情報に加えて、その変化した画素のア
ドレス単位で指定できるようにする。これにより、HS
YNC信号前後のブランキング期間を利用して、グラフ
ィックコントローラ114aから出力される画像データ
をRAM109へ書き込むことができるようにしてい
る。
Next, in the third embodiment of the present invention, in addition to detecting a change in image data on a line-by-line basis, a change in image data is also detected on a pixel-by-line basis. Then, in addition to the address information of each line, the graphic controller 114a can be designated in the address unit of the changed pixel. Thereby, HS
The image data output from the graphic controller 114a can be written to the RAM 109 using a blanking period before and after the YNC signal.

【0077】図16は、本発明の実施の形態3に係る映
像信号合成処理部108bの構成を示すブロック図で、
前述の実施の形態に係る構成と共通する部分は同じ番号
で示し、それらの説明を省略する。
FIG. 16 is a block diagram showing a configuration of a video signal synthesis processing unit 108b according to Embodiment 3 of the present invention.
Portions common to the configuration according to the above-described embodiment are denoted by the same reference numerals, and description thereof will be omitted.

【0078】本実施の形態3に係る映像信号合成処理部
108bでは、比較器1092bに、縦方向のライン単
位での画像データの変化を示すラインフラグレジスタ1
0921に加えて、横方向の画素単位での画像データの
変化を示す画素フラグレジスタ10922が設けられて
いる。これらフラグレジスタ10921,10922の
情報は、同期信号カウンタ1093から出力されるOV
ER信号のタイミングでアドレス生成部1094により
読み出される。そして、もしこれらの情報に“1”がセ
ットされている場合は、対応するライン及び画素位置を
示すアドレス情報を、図17に示すフォーマットで、P
CLK信号に同期してグラフィックコントローラ114
aへ出力する。
In the video signal synthesizing processing unit 108b according to the third embodiment, the comparator 1092b stores the line flag register 1 indicating the change of the image data in the vertical line unit.
In addition to 0921, a pixel flag register 10922 indicating a change in image data in a horizontal pixel unit is provided. The information of the flag registers 10921 and 10922 is stored in the OV output from the synchronization signal counter 1093.
It is read by the address generation unit 1094 at the timing of the ER signal. If "1" is set in these pieces of information, address information indicating the corresponding line and pixel position is written in the format shown in FIG.
The graphic controller 114 is synchronized with the CLK signal.
Output to a.

【0079】図17は、横方向の画素単位で変化があっ
たことを示す情報を付加したアドレス情報の一例を示す
図である。
FIG. 17 is a diagram showing an example of address information to which information indicating that a change has occurred in a horizontal pixel unit has been added.

【0080】図17において、出力される画像データの
先頭のラインを示すライン指定部(10ビット)と、ラ
イン指定部で指定した先頭ラインから連続して出力され
るライン数を指定するVレングス指定部(10ビット)
に加えて、そのラインの先頭の画素位置を示す画素指定
部(11ビット)と、その画素指定部で指定した画素位
置から連続して出力される、変化した画素数を指定する
Hレングス指定部(11ビット)が含まれている。
In FIG. 17, a line designation section (10 bits) indicating the head line of the image data to be output, and a V length designation for designating the number of lines continuously output from the head line designated by the line designation section Part (10 bits)
In addition to the above, a pixel designation unit (11 bits) indicating the head pixel position of the line, and an H length designation unit designating the number of changed pixels continuously output from the pixel position designated by the pixel designation unit (11 bits).

【0081】例えば、図18に示した表示画面の例で説
明すると、項目「地域」510に対応して、300ライ
ンから339ラインまでの40ラインの表示内容が変更
され、更に横方向では、900画素から1259画素ま
での360画素に関して表示内容が変更されている。こ
の場合、ライン指定部には先頭ライン“300”の16
進表示である“12C”が、レングス指定部には連続す
るライン数“40”の16進表示である“028”が格
納される。更に、画素指定部には、先頭画素位置のアド
レス“900”の16進表示である“384”が、また
Hレングス指定部には、連続する画素数“360”の1
6進表示である“168”がセットされる。
For example, referring to the example of the display screen shown in FIG. 18, the display contents of 40 lines from 300 lines to 339 lines are changed corresponding to the item “region” 510, and 900 lines in the horizontal direction. The display contents are changed for 360 pixels from pixels to 1259 pixels. In this case, the line designating section stores 16 of the first line “300”.
"12C" which is a hexadecimal display, and "028" which is a hexadecimal display of a continuous line number "40" is stored in the length designation portion. Further, “384” which is a hexadecimal display of the address “900” of the head pixel position is displayed in the pixel designation section, and 1 of the continuous pixel number “360” is displayed in the H length designation section.
“168” which is a hexadecimal display is set.

【0082】更に、これらの情報の前後にはデータの始
まりと終わりを示すスタートビット(0)とエンドビッ
ト(1)が付加されている。また、Vレングス指定部と
画素指定部の間には、エンドビットと論理が逆である拡
張ビット(0)が付加されている。これにより、このア
ドレス情報を受取った側では、このアドレス情報が、前
述の実施の形態2に係る、ラインに関するアドレス情報
だけで終了しているのか、更に、実施の形態3の特徴で
ある、横方向の画素に関するアドレス情報も付加される
のかを判断することができる。
Further, before and after these pieces of information, a start bit (0) and an end bit (1) indicating the start and end of data are added. An extension bit (0) whose logic is opposite to that of the end bit is added between the V-length designation unit and the pixel designation unit. Thus, on the side receiving the address information, whether the address information ends with only the address information related to the line according to the above-described second embodiment, and further, the horizontal feature which is a feature of the third embodiment, It can be determined whether the address information on the pixel in the direction is also added.

【0083】これらの情報により構成されるアドレス情
報は、PCLK信号に同期して、映像信号合成処理部1
08bからグラフィックコントローラ114aへ出力さ
れる。
The address information composed of these pieces of information is synchronized with the PCLK signal, and
08b to the graphic controller 114a.

【0084】この実施の形態3における映像信号合成処
理部108bでは、HSYNC信号前後のブランキング
期間にRAM109へ書き込みが行える画素数が予めア
ドレス生成部1094に設定されている。更に、アドレ
ス生成部1094には、比較器1092から読み出した
画素フラグレジスタ10922に“1”が何画素分セッ
トされているかを計数するカウンタが設けられている。
そしてアドレス生成部1094は、この画素フラグレジ
スタ10922における“1”の数が予め設定されてい
る所定値以内かどうかを調べ、そうであればアドレス情
報に横方向の画素に関する情報を付加してアドレス情報
を出力する。一方、この画素フラグレジスタ10922
にセットされている“1”の数が予め設定されている所
定値より大きい場合には、アドレス情報に横方向の画素
に関する情報を付加することなく、Vレングス指定部の
後にエンドビット(1)を付加してアドレス情報を出力
する。
In the video signal synthesizing processing unit 108b according to the third embodiment, the number of pixels that can be written to the RAM 109 during the blanking period before and after the HSYNC signal is set in the address generation unit 1094 in advance. Further, the address generation unit 1094 is provided with a counter that counts how many “1” pixels are set in the pixel flag register 10922 read from the comparator 1092.
The address generation unit 1094 checks whether the number of “1” in the pixel flag register 10922 is within a predetermined value. If so, the address information is added to the address information by adding information about pixels in the horizontal direction. Output information. On the other hand, this pixel flag register 10922
When the number of "1" s set in the address information is larger than a predetermined value, the end bit (1) is added after the V-length designating unit without adding information about pixels in the horizontal direction to the address information. To output address information.

【0085】この映像信号合成処理部108bからAL
INFO信号にアドレス情報が出力されると、グラフィ
ックコントローラ114aは、アドレス情報に横方向の
画素に関する情報も付加されているかどうかを判断す
る。その横方向の画素に関する情報が付加されている場
合には、その要求されたアドレス情報に対応する画像デ
ータをHSYNC信号前後のブランキング期間に、メモ
リインターフェースユニット1144を介してRAM1
15から読み出す。そして、FIFO1146に一旦記
憶した後、RENABLE信号とともに画像データとし
て出力する。
The video signal synthesizing processing unit 108b
When the address information is output as the INFO signal, the graphic controller 114a determines whether or not the information on the horizontal pixels is also added to the address information. When the information about the pixel in the horizontal direction is added, the image data corresponding to the requested address information is stored in the RAM 1 via the memory interface unit 1144 during the blanking period before and after the HSYNC signal.
15 is read. Then, the image data is temporarily stored in the FIFO 1146, and then output as image data together with the RENABLE signal.

【0086】一方、横方向の画素に関する情報が付加さ
れていない場合には、前述の実施の形態2で説明したよ
うに、Vブランキングの期間中にライン単位で要求され
たアドレス情報に対応する画像データを、メモリインタ
ーフェースユニット1144を介してRAM115から
読み出し、FIFO1146に一旦記憶した後、REN
ABLE信号とともに画像データとして出力する。
On the other hand, when the information about the pixels in the horizontal direction is not added, as described in the second embodiment, it corresponds to the address information requested in units of lines during the V blanking period. The image data is read out from the RAM 115 via the memory interface unit 1144 and temporarily stored in the FIFO 1146.
It is output as image data together with the ABLE signal.

【0087】この実施の形態3に係るメモリ制御部10
82bにより、RAM109がアクセスされる様子を図
19のタイミングチャートに、また、その時の処理の流
れを図20のフローチャートで示す。
Memory control unit 10 according to the third embodiment
A state in which the RAM 109 is accessed by 82b is shown in a timing chart of FIG. 19, and a flow of processing at that time is shown in a flowchart of FIG.

【0088】ここでは、1回の水平同期期間にRAM1
09に対し、動画/静止画切換えプレーン1099から
の1ライン分の動画/静止画切換え情報の読み出し、F
IFO1088に蓄えられている映像情報の動画プレー
ン1097への書き込み、及び動画プレーン1097及
び静止画プレーン1098からの表示データの読み出し
が行われるが、360画素の画像データをRAM109
へ書き込むだけの時間の余裕が存在するものとし、この
期間を利用して変化した画像データをRAM109へ書
き込むこととなる。
Here, in one horizontal synchronization period, the RAM 1
In response to the reading of the moving image / still image switching information for one line from the moving image / still image switching plane 1099,
Writing of video information stored in the IFO 1088 to the moving picture plane 1097 and reading of display data from the moving picture plane 1097 and the still picture plane 1098 are performed.
It is assumed that there is enough time for writing to the RAM 109, and the changed image data is written to the RAM 109 using this period.

【0089】メモリ制御部1082bによるRAM10
9へのアクセスは、グラフィックコントローラ114a
から出力される画像データに変化がない場合は、前述の
実施の形態1での図5に示したタイミングチャートと同
じとなる。
The RAM 10 by the memory control unit 1082b
9 is accessed by the graphic controller 114a.
When there is no change in the image data output from, the timing chart is the same as the timing chart shown in FIG.

【0090】図19において、1900で、水平同期信
号(HSYNC)がアクティブになるとRAM109の
動画/静止画切換えプレーン1099から動画/静止画
切換え情報を読み出し(1901)、1902では、F
IFO1088に記憶されている動画データをRAM1
09の動画プレーン1097に書込む。また、この水平
同期信号(HSYNC)に同期してラインバッファ10
91からの表示データの読み出しが開始され(190
5)、ENABLE信号に同期して表示データが出力さ
れる(1907)。又、前のフレームの画像データにお
ける比較結果に基づいて、アドレス生成部1094から
ALINFO信号が出力されている場合(1908)
は、1909でRENABLE信号に同期して、グラフ
ィックコントローラ114aからRAM115に記憶さ
れているデータが読み出され、それが静止画プレーン1
098に書込まれる(1903)。そして、1904で
次のライン表示のための動画プレーン/静止画プレーン
からのデータの読み出しが行われ、1906で、ライン
バッファ1091の内容が次のラインの表示データに更
新される。
In FIG. 19, when the horizontal synchronizing signal (HSYNC) becomes active at 1900, moving image / still image switching information is read from the moving image / still image switching plane 1099 of the RAM 109 (1901).
The moving image data stored in the IFO 1088 is stored in the RAM 1
09 to the moving picture plane 1097. The line buffer 10 is synchronized with the horizontal synchronization signal (HSYNC).
The reading of the display data from 91 is started (190
5) The display data is output in synchronization with the ENABLE signal (1907). When the ALINFO signal is output from the address generation unit 1094 based on the comparison result of the image data of the previous frame (1908)
In step 1909, the data stored in the RAM 115 is read from the graphic controller 114a in synchronization with the RENABLE signal, and
098 (1903). Then, in 1904, data is read from the moving image plane / still image plane for displaying the next line, and in 1906, the contents of the line buffer 1091 are updated to the display data of the next line.

【0091】次に図20のフローチャートを参照して、
メモリ制御部1082bにおける処理を説明する。
Next, referring to the flowchart of FIG.
The processing in the memory control unit 1082b will be described.

【0092】まずステップS301で、VSYNC信号
の変化を検出するとステップS302に進み、HSYN
C信号の変化を検出すると、RAM109に対し、動画
/静止画切換えプレーン1099から1ライン分の動画
/静止画切換え情報を読み出す。次にステップS303
に進み、FIFO1088に蓄えられている映像情報を
読み出して動画プレーン1097に書き込む。次にステ
ップS304に進み、グラフィックコントローラ114
からのRENABLE信号により、FIFO1089に
画像データが蓄えられているかどうかを判断する。蓄え
られている場合にステップS306に進み、FIFO1
089から画像データを読み出し、その情報を静止画プ
レーン1098へ書き込む。このステップS306の
後、或いはステップS304で、FIFO1089に画
像データが蓄えられていない場合はステップS305に
進み、動画プレーン1097及び静止画プレーン109
8から、次のHSYNC信号のタイミングで表示装置1
26に出力する表示データの読み出しを行う。そしてス
テップS307に進み、1画面分の処理が終了したかを
調べ、終了していない時はステップS302に戻り、1
画面分の表示処理を終了するまで前述の処理を実行す
る。
First, in step S301, when a change in the VSYNC signal is detected, the flow advances to step S302, where HSYNC
When a change in the C signal is detected, one line of moving image / still image switching information is read from the moving image / still image switching plane 1099 to the RAM 109. Next, step S303
Then, the video information stored in the FIFO 1088 is read and written to the moving picture plane 1097. Next, the process proceeds to step S304, where the graphic controller 114
It is determined whether or not the image data is stored in the FIFO 1089 based on the RENABLE signal from the CPU. If it is stored, the process proceeds to step S306,
Image data is read from 089, and the information is written to the still image plane 1098. After step S306 or in step S304, if no image data is stored in the FIFO 1089, the process proceeds to step S305, where the moving image plane 1097 and the still image plane 109
8 and the display device 1 at the timing of the next HSYNC signal.
The display data to be output to 26 is read. Then, the process proceeds to step S307 to check whether the process for one screen has been completed.
The above processing is executed until the display processing for the screen is completed.

【0093】尚、この処理と並行して、比較器1092
bにおける、ラインバッファ1091からの画像データ
とグラフィックコントローラ114aからの画像データ
との比較が行われている。この処理は前述の図9の場合
とほぼ同様であるが、図9のステップS113で、一致
しなかったラインのフラグ情報を“1”にセットするだ
けでなく、その一致しない画素の位置をも検出し、その
画素位置に対応する画素フラグレジスタ10922の位
置に“1”をセットする点が前述の実施の形態と異なっ
ている。
In parallel with this processing, the comparator 1092
In b, the comparison between the image data from the line buffer 1091 and the image data from the graphic controller 114a is performed. This process is almost the same as that of FIG. 9 described above. In step S113 of FIG. 9, not only the flag information of the unmatched line is set to “1”, but also the position of the unmatched pixel is determined. This embodiment is different from the above-described embodiment in that the pixel is detected and the position of the pixel flag register 10922 corresponding to the pixel position is set to “1”.

【0094】ここで、アドレス生成部1094によりカ
ウントされた画素フラグレジスタ10922の“1”の
数が、予め設定されている所定値より大きい場合には、
グラフィックコントローラ114aに対して、画素位置
に関する情報は付加せずに、その一致しないラインだけ
を示す情報を含むアドレス情報を出力する。これによ
り、前述の実施の形態2で説明したように、Vブランキ
ング期間を利用して、グラフィックコントローラ114
aから出力される画像データをRAM109へ書き込
む。
Here, when the number of “1” of the pixel flag register 10922 counted by the address generation unit 1094 is larger than a predetermined value set in advance,
To the graphic controller 114a, address information including information indicating only the unmatched line is output without adding information on the pixel position. Thus, as described in the second embodiment, the graphic controller 114 is utilized by using the V blanking period.
The image data output from a is written into the RAM 109.

【0095】更に、アドレス生成部1094によりカウ
ントされたラインフラグレジスタ10921の“1”の
数が所定値以上である場合には、前述の実施の形態1で
説明したように、ブランキング期間以外の有効表示デー
タ出力期間中に、映像復号部106から出力される映像
情報に代えて、グラフィックコントローラ114から出
力される画像データをRAM109へ書き込むことにな
る。
Further, when the number of “1” s of the line flag register 10921 counted by the address generation unit 1094 is equal to or more than a predetermined value, as described in the first embodiment, other than during the blanking period. During the valid display data output period, the image data output from the graphic controller 114 is written into the RAM 109 instead of the video information output from the video decoding unit 106.

【0096】以上説明したように実施の形態3によれ
ば、ライン単位での画像データの変化を検出してライン
単位で記憶するだけでなく、各ラインにおける水平方向
の画素毎に画像データの変化を検出して、その画素位置
をも記憶することにより、グラフィックコントローラ1
14aに対して、画像が変化したラインだけでなく、そ
の画素単位で変更画像の範囲を指定できる。これによ
り、静止画データの転送時間を短縮できる。更には、H
SYNC信号前後のブランキング期間、或いは1回の水
平同期期間にRAM109にアクセスする際の空き時間
を利用してグラフィックコントローラ114から出力さ
れる画像データをRAM109へ書き込むことが可能と
なる。
As described above, according to the third embodiment, a change in image data is detected not only for each line but also for each horizontal pixel in each line, in addition to detecting a change in image data for each line. Is detected and the pixel position is also stored, so that the graphic controller 1
For 14a, the range of the changed image can be specified not only on the line where the image has changed, but also on a pixel-by-pixel basis. Thereby, the transfer time of still image data can be reduced. Furthermore, H
Image data output from the graphic controller 114 can be written to the RAM 109 using a blank time when accessing the RAM 109 during a blanking period before or after a SYNC signal or during one horizontal synchronization period.

【0097】[実施の形態4]前述の実施の形態1から
実施の形態3では、グラフィックコントローラから出力
される画像データが変化したことを映像信号合成処理部
が検出し、変化した箇所の画像データだけをRAM10
9へ書き込むことにより、RAM109へアクセスする
要因を減らす場合で説明した。
[Embodiment 4] In Embodiments 1 to 3 described above, the video signal synthesizing unit detects that the image data output from the graphic controller has changed, and the image data of the changed portion is detected. Only RAM10
9 has been described, the number of factors for accessing the RAM 109 is reduced.

【0098】これに対し本実施の形態4では、前のフレ
ームと比べて画像データが変化した箇所の情報をグラフ
ィックコントローラに持たせ、映像信号合成処理部がそ
の情報を読み出すことができるようにする。これによ
り、映像信号合成処理部は表示内容が更新される箇所の
情報を知ることができ、表示内容が更新される箇所の画
像データのみを出力するようにグラフィックコントロー
ラに対して指示できるようにしてRAM109の内容を
更新する場合で説明する。
On the other hand, in the fourth embodiment, the graphic controller has information on a portion where the image data has changed compared to the previous frame, so that the video signal synthesizing section can read the information. . Thereby, the video signal synthesis processing unit can know the information of the location where the display content is updated, and can instruct the graphic controller to output only the image data of the location where the display content is updated. The case where the content of the RAM 109 is updated will be described.

【0099】図21は、本発明の実施の形態4に係るグ
ラフィックコントローラ114cの構成を示すブロック
図である。
FIG. 21 is a block diagram showing a configuration of a graphic controller 114c according to Embodiment 4 of the present invention.

【0100】このグラフィックコントローラ114cで
は、同期信号(SVSYNC信号及びSHSYNC信
号)に同期して順次画像データが出力されるのではな
く、外部から入力されるALINFO信号にてアドレス
情報が指定された場合にのみ、そのアドレス情報に対応
する画像データがデータイネーブル信号(RENABL
E信号)と共に出力される。
The graphic controller 114c does not output image data sequentially in synchronization with synchronization signals (SVSYNC signal and SHSYNC signal), but outputs address data specified by an ALINFO signal input from the outside. Only when the image data corresponding to the address information is a data enable signal (RENABL)
E signal).

【0101】このグラフィックコントローラ114c
は、CPU111からCPUバス116を介してセット
されるコマンドや制御情報に従って、グラフィックコン
トローラ114cの有するアクセラレータ機能を用いて
描画データを生成する。そしてその結果をメモリインタ
ーフェースユニット1144を介してRAM115へ書
き込む。即ち、グラフィックコントローラ114cは、
表示領域のどの位置のデータが変更されたのかを把握し
ていることとなる。
This graphic controller 114c
Generates drawing data using the accelerator function of the graphic controller 114c in accordance with commands and control information set from the CPU 111 via the CPU bus 116. Then, the result is written to the RAM 115 via the memory interface unit 1144. That is, the graphic controller 114c
This means that the position of the data in the display area has been changed.

【0102】この実施の形態4おけるグラフィックコン
トローラ114cは、前述の実施の形態1で説明したラ
インフラグレジスタ10921と同じ機能を果たすライ
ンフラグレジスタ1147を有しており、CPU111
からCPUバス116を介してセットされるコマンドや
制御情報に従って、データマニピュレータ1142が生
成した画像データをRAM115へ書き込むためのメモ
リアドレスをメモリインターフェースユニット1144
に指示すると伴に、そのメモリアドレスに対応するライ
ンフラグレジスタ1147の位置に“1”をセットす
る。
The graphic controller 114c in the fourth embodiment has a line flag register 1147 that performs the same function as the line flag register 10921 described in the first embodiment.
A memory address for writing image data generated by the data manipulator 1142 into the RAM 115 in accordance with commands and control information set via the CPU bus 116 from the memory interface unit 1144.
Is set to "1" at the position of the line flag register 1147 corresponding to the memory address.

【0103】図22は、この実施の形態4に係る映像信
号合成処理部108cの構成を示すブロック図である。
FIG. 22 is a block diagram showing a configuration of a video signal synthesis processing unit 108c according to the fourth embodiment.

【0104】この映像信号合成処理部108cには、静
止画プレーン1098からの画像データとグラフィック
コントローラ114cから出力される画像データとを比
較する機能は有していない。アドレス生成部1094
は、グラフィックコントローラ114cから出力される
ラインフラグレジスタ10921の情報を入力し、同期
信号カウンタ1093から出力されるOVER信号のタ
イミングでグラフィックコントローラ114cのライン
フラグレジスタ情報を読み出し、“1”がセットされて
いるかどうかを判断する。一つでも“1”がセットされ
ているラインが存在する場合には、任意のタイミング
で、前述の実施の形態2で説明したアドレス情報をAL
INFO信号に出力する。
The video signal synthesizing section 108c does not have a function of comparing the image data from the still image plane 1098 with the image data output from the graphic controller 114c. Address generation unit 1094
Inputs the information of the line flag register 10921 output from the graphic controller 114c, reads the line flag register information of the graphic controller 114c at the timing of the OVER signal output from the synchronization signal counter 1093, and sets “1”. Judge whether it is. If there is at least one line in which “1” is set, the address information described in the above-described second embodiment is transferred to the AL at an arbitrary timing.
Output to INFO signal.

【0105】図23(A),(B)は、本実施の形態4
に係る映像信号合成処理部108cにおける動作タイミ
ングを説明するタイミングチャートで、図23(A)は
表示装置126への表示データの出力タイミングを説明
する図、図23(B)はグラフィックコントローラ11
4cからの画像データの出力タイミングを説明するタイ
ミング図で、ALINFO信号にて指定されたアドレス
情報に対応する画像データが、Vブランキング期間中に
RENABLE信号とともに出力される様子を示してい
る。
FIGS. 23A and 23B show Embodiment 4 of the present invention.
23A is a timing chart illustrating operation timings in the video signal synthesis processing unit 108c according to the first embodiment, FIG. 23A is a diagram illustrating output timing of display data to the display device 126, and FIG.
4C is a timing chart illustrating the output timing of the image data from FIG. 4C, showing how the image data corresponding to the address information specified by the ALINFO signal is output together with the RENABLE signal during the V blanking period.

【0106】グラフィックコントローラ114cは、任
意のタイミングでALINFO信号にてアドレス情報が
セットされると、その後、Vブランキング期間で、AL
INFO信号にて指定されたアドレス情報に対応する画
像データを出力メモリインターフェースユニット114
4を介してRAM115から読み出す。そして、その画
像データをFIFO1146に一旦記憶した後、REN
ABLE信号とともに画像データとして出力する。
When the address information is set by the ALINFO signal at an arbitrary timing, the graphic controller 114c thereafter sets the AL information in the V blanking period.
The image data corresponding to the address information specified by the INFO signal is output to the output memory interface unit 114.
4 from the RAM 115. Then, after temporarily storing the image data in FIFO 1146, REN
It is output as image data together with the ABLE signal.

【0107】この実施の形態4において、メモリ制御部
1082によるRAM109へのアクセスは、前述の実
施の形態2の図14のフローチャートで示した動作と同
じになる。
In the fourth embodiment, the access to the RAM 109 by the memory control unit 1082 is the same as the operation shown in the flowchart of FIG. 14 of the second embodiment.

【0108】尚、グラフィックコントローラ114cの
ラインフラグレジスタ1147の情報は、メモリ制御部
1082にて読み出されることにより“0”にクリアさ
れるものとする。
It is assumed that the information in the line flag register 1147 of the graphic controller 114c is cleared to "0" by being read by the memory control unit 1082.

【0109】以上説明したように本実施の形態4によれ
ば、グラフィックコントローラ114cから出力される
画像データが変化したかどうかを検出し、変化したこと
を検出した場合には、VSYNC信号前後のブランキン
グ期間を利用して、グラフィックコントローラ114c
から出力される画像データをRAM109へ書き込む。
これにより1回の水平同期期間において、表示画面の1
ライン分の表示データ分、RAM109へのアクセスが
省略でき、映像信号合成処理部の簡略化を図ることがで
きる。
As described above, according to the fourth embodiment, it is detected whether or not the image data output from the graphic controller 114c has changed. If the change has been detected, the block before and after the VSYNC signal is detected. Using the ranking period, the graphic controller 114c
Is written into the RAM 109.
As a result, in one horizontal synchronization period, one display screen is displayed.
Access to the RAM 109 for display data for lines can be omitted, and the video signal synthesis processing unit can be simplified.

【0110】なお本発明は、複数の機器(例えばホスト
コンピュータ、インターフェース機器、リーダ、プリン
タなど)から構成されるシステムに適用しても、一つの
機器からなる装置(例えば、複写機、ファクシミリ装置
など)に適用してもよい。
The present invention can be applied to a system composed of a plurality of devices (for example, a host computer, an interface device, a reader, a printer, etc.), but it can be applied to a single device (for example, a copying machine, a facsimile machine, etc.). ) May be applied.

【0111】また本発明の目的は、前述した実施形態の
機能を実現するソフトウェアのプログラムコードを記録
した記憶媒体(または記録媒体)を、システム或いは装
置に供給し、そのシステム或いは装置のコンピュータ
(またはCPUやMPU)が記憶媒体に格納されたプロ
グラムコードを読み出し実行することによっても達成さ
れる。この場合、記憶媒体から読み出されたプログラム
コード自体が前述した実施形態の機能を実現することに
なり、そのプログラムコードを記憶した記憶媒体は本発
明を構成することになる。また、コンピュータが読み出
したプログラムコードを実行することにより、前述した
実施形態の機能が実現されるだけでなく、そのプログラ
ムコードの指示に基づき、コンピュータ上で稼働してい
るオペレーティングシステム(OS)などが実際の処理
の一部または全部を行い、その処理によって前述した実
施形態の機能が実現される場合も含まれる。
Further, an object of the present invention is to supply a storage medium (or a recording medium) in which program codes of software for realizing the functions of the above-described embodiments are recorded to a system or an apparatus, and a computer (or a computer) of the system or the apparatus. This is also achieved by a CPU or an MPU) reading and executing the program code stored in the storage medium. In this case, the program code itself read from the storage medium implements the functions of the above-described embodiment, and the storage medium storing the program code constitutes the present invention. When the computer executes the readout program codes, not only the functions of the above-described embodiments are realized, but also an operating system (OS) running on the computer based on the instructions of the program codes. This also includes a case where some or all of the actual processing is performed and the functions of the above-described embodiments are realized by the processing.

【0112】さらに、記憶媒体から読み出されたプログ
ラムコードが、コンピュータに挿入された機能拡張カー
ドやコンピュータに接続された機能拡張ユニットに備わ
るメモリに書込まれた後、そのプログラムコードの指示
に基づき、その機能拡張カードや機能拡張ユニットに備
わるCPUなどが実際の処理の一部または全部を行い、
その処理によって前述した実施形態の機能が実現される
場合も含まれる。
Further, after the program code read from the storage medium is written into the memory provided in the function expansion card inserted into the computer or the function expansion unit connected to the computer, the program code is read based on the instruction of the program code. , The CPU provided in the function expansion card or the function expansion unit performs part or all of the actual processing,
The case where the function of the above-described embodiment is realized by the processing is also included.

【0113】以上説明したように本実施の形態によれ
ば、静止画と動画とを混在した画像を表示する際、デー
タが変化した静止画データのみをメモリに書き込むよう
にすることにより一水平走査期間で発生するメモリへの
アクセス回数を減らすことができる。これにより、高速
のメモリを必要とせず、装置のコストダウンを実現でき
る。
As described above, according to the present embodiment, when an image in which a still image and a moving image are mixed is displayed, only the still image data whose data has changed is written into the memory, thereby achieving one horizontal scanning. It is possible to reduce the number of accesses to the memory occurring during the period. This makes it possible to reduce the cost of the apparatus without requiring a high-speed memory.

【0114】[0114]

【発明の効果】以上説明したように本発明によれば、次
にフレームの静止画データが変化した場合に、その変化
した静止画データを表示用データを記憶しているメモリ
に書き込むことにより、そのメモリへのアクセス回数を
減らすことができる。
As described above, according to the present invention, when the still image data of the frame changes next, the changed still image data is written into the memory storing the display data. The number of accesses to the memory can be reduced.

【0115】また本発明によれば、次のフレームの静止
画データが変化した場合、その変化したライン、或いは
その画素データだけを更新することにより、表示用メモ
リへのアクセス回数を減らすことができるという効果が
ある。
According to the present invention, when the still image data of the next frame changes, the number of accesses to the display memory can be reduced by updating only the changed line or the pixel data. This has the effect.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施の形態に係るデジタル衛星放送
受信装置全体の構成を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of an entire digital satellite broadcast receiving apparatus according to an embodiment of the present invention.

【図2】本発明の実施の形態1に係るグラフィックコン
トローラの構成を示すブロック図である。
FIG. 2 is a block diagram showing a configuration of a graphic controller according to Embodiment 1 of the present invention.

【図3】本発明の実施の形態1に係る映像信号合成処理
部の構成を示すブロック図である。
FIG. 3 is a block diagram illustrating a configuration of a video signal synthesis processing unit according to Embodiment 1 of the present invention.

【図4】本発明の実施の形態1において、グラフィック
コントローラから画像データが出力される様子と、映像
信号合成処理部から表示データが出力される様子を説明
するタイミングチャートである。
FIG. 4 is a timing chart illustrating a state in which image data is output from a graphic controller and a state in which display data is output from a video signal synthesis processing unit according to the first embodiment of the present invention.

【図5】本実施の形態1に係る、一水平走査期間でのR
AMへのアクセス、ラインバッファの状態、及び静止画
データの比較を説明するタイミングチャートである。
FIG. 5 is a diagram illustrating R in one horizontal scanning period according to the first embodiment;
6 is a timing chart illustrating access to an AM, a state of a line buffer, and comparison of still image data.

【図6】本実施の形態に係る、表示データと、その変更
された箇所に応じたフラグレジスタの内容を説明する図
である。
FIG. 6 is a diagram illustrating display data and the contents of a flag register corresponding to a changed portion according to the present embodiment.

【図7】本実施の形態1に係る映像信号合成処理部から
メモリへのアクセスの様子を、比較器における比較結果
に基づいて説明するタイミングチャートである。
FIG. 7 is a timing chart illustrating access from a video signal synthesis processing unit to a memory according to the first embodiment based on a comparison result in a comparator.

【図8】本実施の形態1に係る映像信号合成処理部によ
る処理を説明するフローチャートである。
FIG. 8 is a flowchart illustrating a process performed by a video signal synthesis processing unit according to the first embodiment.

【図9】本実施の形態に係る比較器における処理を説明
するフローチャートである。
FIG. 9 is a flowchart illustrating processing in the comparator according to the present embodiment.

【図10】本発明の実施の形態2に係るグラフィックコ
ントローラの構成を示すブロック図である。
FIG. 10 is a block diagram showing a configuration of a graphic controller according to Embodiment 2 of the present invention.

【図11】本発明の実施の形態2において、グラフィッ
クコントローラから画像データが出力される様子と映像
信号合成処理部から表示データが出力される様子を説明
するタイミングチャートである。
FIG. 11 is a timing chart illustrating a state in which image data is output from a graphic controller and a state in which display data is output from a video signal synthesis processing unit in Embodiment 2 of the present invention.

【図12】本発明の実施の形態2におけるアドレス情報
のデータ構成を示す図である。
FIG. 12 is a diagram showing a data configuration of address information according to the second embodiment of the present invention.

【図13】実施の形態2に係る映像信号合成処理部の構
成を示すブロック図である。
FIG. 13 is a block diagram illustrating a configuration of a video signal synthesis processing unit according to Embodiment 2.

【図14】本実施の形態2に係る映像信号合成処理部に
よる処理を説明するフローチャートである。
FIG. 14 is a flowchart illustrating a process performed by a video signal synthesis processing unit according to the second embodiment.

【図15】本実施の形態2に係る、一水平走査期間での
RAMへのアクセスを説明するタイミングチャートであ
る。
FIG. 15 is a timing chart illustrating access to the RAM during one horizontal scanning period according to the second embodiment.

【図16】本発明の実施の形態3に係る映像信号合成処
理部の構成を示すブロック図である。
FIG. 16 is a block diagram illustrating a configuration of a video signal synthesis processing unit according to Embodiment 3 of the present invention.

【図17】実施の形態3に係るアドレス情報のデータ構
成を示す図である。
FIG. 17 is a diagram showing a data configuration of address information according to the third embodiment.

【図18】本実施の形態3に係る、表示データと、その
変更された箇所に応じたフラグレジスタ及び画素フラグ
レジスタの内容を説明する図である。
FIG. 18 is a diagram illustrating display data and the contents of a flag register and a pixel flag register according to a changed portion according to the third embodiment.

【図19】本実施の形態3に係る、一水平走査期間での
RAMへのアクセス、ラインバッファの状態、及び静止
画データの比較を説明するタイミングチャートである。
FIG. 19 is a timing chart illustrating access to a RAM, a state of a line buffer, and comparison of still image data during one horizontal scanning period according to the third embodiment.

【図20】本実施の形態4に係る映像信号合成処理部に
よる処理を説明するフローチャートである。
FIG. 20 is a flowchart illustrating a process performed by a video signal synthesis processing unit according to the fourth embodiment.

【図21】本発明の実施の形態4に係るグラフィックコ
ントローラの構成を示すブロック図である。
FIG. 21 is a block diagram showing a configuration of a graphic controller according to Embodiment 4 of the present invention.

【図22】実施の形態4に係る映像信号合成処理部の構
成を示すブロック図である。
FIG. 22 is a block diagram illustrating a configuration of a video signal synthesis processing unit according to Embodiment 4.

【図23】本発明の実施の形態4において、グラフィッ
クコントローラから画像データが出力される様子と、映
像信号合成処理部から表示データが出力される様子を説
明するタイミングチャートである。
FIG. 23 is a timing chart illustrating a state in which image data is output from a graphic controller and a state in which display data is output from a video signal synthesis processing unit in Embodiment 4 of the present invention.

【図24】従来のテレビジョン受像機における表示用メ
モりへの画像データのアクセスを説明するタイミングチ
ャートである。
FIG. 24 is a timing chart illustrating access of image data to a display memory in a conventional television receiver.

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H04N 5/907 G09G 5/36 520L (72)発明者 角田 孝 東京都大田区下丸子3丁目30番2号 キヤ ノン株式会社内 Fターム(参考) 5C052 AA17 AB04 AC02 CC12 DD04 DD06 5C053 FA06 FA07 FA20 GB15 HA04 HA22 KA01 KA24 LA06 LA07 5C082 AA02 BA02 BA12 BB22 CA55 DA64 EA08 MM02 MM07 ──────────────────────────────────────────────────の Continued on the front page (51) Int.Cl. 7 Identification symbol FI Theme coat ゛ (Reference) H04N 5/907 G09G 5/36 520L (72) Inventor Takashi Tsunoda 3- 30-2 Shimomaruko, Ota-ku, Tokyo F term in Canon Inc. (reference) 5C052 AA17 AB04 AC02 CC12 DD04 DD06 5C053 FA06 FA07 FA20 GB15 HA04 HA22 KA01 KA24 LA06 LA07 5C082 AA02 BA02 BA12 BB22 CA55 DA64 EA08 MM02 MM07

Claims (12)

【特許請求の範囲】[Claims] 【請求項1】 動画と静止画とを合成して表示できる表
示制御装置であって、 動画データと静止画データとをそれぞれ異なる領域に記
憶する記憶手段と、 前記記憶手段にアクセスして前記動画データと静止画デ
ータの読み出し及び更新を行うアクセス手段と、 前記アクセス手段によりアクセスされたデータを基に表
示装置に画像を表示させる表示手段と、 前記記憶手段に記憶されている静止画データと、次のフ
レームの静止画データとを比較して一致しているかどう
かを判定する判定手段と、 前記判定手段により一致していないと判定されると、前
記アクセス手段により前記次のフレームの静止画データ
を前記記憶手段に記憶させるとともに、前記判定手段に
より一致していると判定されると、前記アクセス手段に
より動画データを更新するように制御する制御手段と、
を有することを特徴とする表示制御装置。
1. A display control device capable of combining and displaying a moving image and a still image, comprising: storage means for storing moving image data and still image data in different areas, respectively; Access means for reading and updating data and still image data, display means for displaying an image on a display device based on the data accessed by the access means, still image data stored in the storage means, Determining means for comparing the still image data of the next frame with the still image data of the next frame to determine whether or not they match; Is stored in the storage means, and when the determination means determines that they match, the moving image data is updated by the access means. And control means for controlling so that,
A display control device comprising:
【請求項2】 前記判定手段は、各フレームの静止画デ
ータ同士をライン単位で比較して、2つのフレームの静
止画データが一致しているかどうかを判定することを特
徴とする請求項1に記載の表示制御装置。
2. The apparatus according to claim 1, wherein the determination unit compares the still image data of each frame with each other on a line basis to determine whether the still image data of the two frames match. The display control device according to the above.
【請求項3】 前記判定手段は、一致していないと判定
すると次のフレームでの判定処理をスキップすることを
特徴とする請求項1又は2に記載の表示制御装置。
3. The display control device according to claim 1, wherein the determination unit skips determination processing in a next frame when determining that the two do not match.
【請求項4】 前記判定手段は、 各フレームの静止画データ同士をライン単位、及び各ラ
インの各画素単位で比較する比較手段と、 前記ライン単位及び画素単位での比較結果を保持する保
持手段とを有し、 前記制御手段は、 前記判定手段により一致していないと判定されると、前
記アクセス手段により前記次のフレームの静止画データ
を、前記保持手段に保持されている比較結果に基づいて
該当するラインの画素単位で前記記憶手段に記憶させる
ことを特徴とする請求項1に記載の表示制御装置。
4. A comparing means for comparing the still image data of each frame with each other on a line-by-line basis and on a pixel-by-pixel basis on each line; When the determination unit determines that they do not match, the control unit converts the still image data of the next frame by the access unit based on the comparison result held in the holding unit. 2. The display control device according to claim 1, wherein the storage unit stores the image data in units of pixels of a corresponding line.
【請求項5】 前記制御手段は、前記判定手段により一
致していないと判定されると、前記表示手段における表
示のための垂直ブランキング期間で前記アクセス手段に
より前記次のフレームの静止画データを前記記憶手段に
記憶させることを特徴とする請求項1乃至4のいずれか
1項に記載の表示制御装置。
5. The control means, if it is determined by the determination means that they do not match, in the vertical blanking period for display on the display means, the control means converts the still image data of the next frame by the access means. The display control device according to any one of claims 1 to 4, wherein the display control device is stored in the storage unit.
【請求項6】 前記制御手段は、前記判定手段により一
致していないと判定されると、前記表示手段における表
示のための水平ブランキング期間で前記アクセス手段に
より前記次のフレームの静止画データを前記記憶手段に
記憶させることを特徴とする請求項1乃至4のいずれか
1項に記載の表示制御装置。
6. The control means, if it is determined by the determination means that they do not match, in the horizontal blanking period for display on the display means, the access means converts the still image data of the next frame by the access means. The display control device according to any one of claims 1 to 4, wherein the display control device is stored in the storage unit.
【請求項7】 動画と静止画とを合成して表示する表示
制御方法であって、 動画データと静止画データとをそれぞれ異なる領域に記
憶するメモリにアクセスして前記動画データと静止画デ
ータの読み出し及び更新を行うアクセス工程と、 前記アクセス工程でアクセスされたデータを基に表示装
置に画像を表示させる表示工程と、 前記メモリに記憶されている静止画データと、次のフレ
ームの静止画データとを比較して一致しているかどうか
を判定する判定工程と、 前記判定工程で一致していないと判定されると、前記ア
クセス工程で前記次のフレームの静止画データを前記メ
モリに記憶させるとともに、前記判定工程により一致し
ていると判定されると、前記アクセス工程で動画データ
を更新するように制御する制御工程と、を有することを
特徴とする表示制御方法。
7. A display control method for synthesizing and displaying a moving image and a still image, the method comprising accessing a memory storing the moving image data and the still image data in different areas, respectively. An access step of performing reading and updating; a display step of displaying an image on a display device based on the data accessed in the access step; a still image data stored in the memory; and a still image data of a next frame And determining whether or not they match each other, and when it is determined that they do not match in the determining step, the still image data of the next frame is stored in the memory in the accessing step. And controlling the moving image data to be updated in the accessing step when it is determined in the determining step that they match. Display control method according to claim.
【請求項8】 前記判定工程では、各フレームの静止画
データ同士をライン単位で比較して、2つのフレームの
静止画データが一致しているかどうかを判定することを
特徴とする請求項7に記載の表示制御方法。
8. The method according to claim 7, wherein, in the determining step, the still image data of each frame is compared on a line basis to determine whether the still image data of the two frames match. Display control method described.
【請求項9】 前記判定工程では、一致していないと判
定すると次のフレームでの判定処理をスキップすること
を特徴とする請求項7又は8に記載の表示制御方法。
9. The display control method according to claim 7, wherein in the determining step, when it is determined that they do not match, the determination process in the next frame is skipped.
【請求項10】 前記判定工程では、 各フレームの静止画データ同士をライン単位、及び各ラ
インの各画素単位で比較する比較工程と、 前記ライン単位及び画素単位での比較結果を保持する保
持工程とを有し、 前記制御工程では、 前記判定工程で一致していないと判定されると、前記ア
クセス工程で前記次のフレームの静止画データを、前記
保持工程で保持されている比較結果に基づいて該当する
ラインの画素単位で前記メモリに記憶させることを特徴
とする請求項7に記載の表示制御方法。
10. The comparing step of comparing still image data of each frame with each other on a line basis and on each pixel basis of each line, and a holding step of retaining the comparison results on a line basis and a pixel basis. In the control step, when it is determined that they do not match in the determination step, the still image data of the next frame in the access step is based on the comparison result held in the holding step. 8. The display control method according to claim 7, wherein the memory is stored in the memory in pixel units of a corresponding line.
【請求項11】 前記制御工程では、前記判定工程で一
致していないと判定されると、前記表示工程における表
示のための垂直ブランキング期間で、前記アクセス工程
で前記次のフレームの静止画データを前記メモリに記憶
させることを特徴とする請求項7乃至10のいずれか1
項に記載の表示制御方法。
11. In the control step, if it is determined in the determining step that they do not match, in the vertical blanking period for display in the display step, the still image data of the next frame is accessed in the access step. 11 is stored in the memory.
Display control method described in the section.
【請求項12】 前記制御工程では、前記判定工程で一
致していないと判定されると、前記表示工程における表
示のための水平ブランキング期間で、前記アクセス工程
で前記次のフレームの静止画データを前記メモリに記憶
させることを特徴とする請求項7乃至10のいずれか1
項に記載の表示制御方法。
12. In the control step, if it is determined in the determining step that they do not match, in the horizontal blanking period for display in the display step, the still image data of the next frame is displayed in the access step. 11 is stored in the memory.
Display control method described in the section.
JP2001065376A 2001-03-08 2001-03-08 Display control method and device Withdrawn JP2002271751A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001065376A JP2002271751A (en) 2001-03-08 2001-03-08 Display control method and device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001065376A JP2002271751A (en) 2001-03-08 2001-03-08 Display control method and device

Publications (1)

Publication Number Publication Date
JP2002271751A true JP2002271751A (en) 2002-09-20

Family

ID=18924039

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001065376A Withdrawn JP2002271751A (en) 2001-03-08 2001-03-08 Display control method and device

Country Status (1)

Country Link
JP (1) JP2002271751A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004348142A (en) * 2003-05-22 2004-12-09 Toppoly Optoelectronics Corp Device and method for operating partial display mode monitoring device
JP2010020186A (en) * 2008-07-11 2010-01-28 Canon Inc Image processing apparatus and control method thereof
JP2015145965A (en) * 2014-02-03 2015-08-13 ソフトバンクモバイル株式会社 display device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004348142A (en) * 2003-05-22 2004-12-09 Toppoly Optoelectronics Corp Device and method for operating partial display mode monitoring device
JP2010020186A (en) * 2008-07-11 2010-01-28 Canon Inc Image processing apparatus and control method thereof
JP2015145965A (en) * 2014-02-03 2015-08-13 ソフトバンクモバイル株式会社 display device

Similar Documents

Publication Publication Date Title
US7375769B2 (en) Image processing apparatus
US7626637B2 (en) Method and apparatus for capturing full-screen frames
JPH1075430A (en) Video data processor and video data display device
JP3428922B2 (en) Image display control method and apparatus
JPH10224748A (en) Index and storage system for data applied in vertical blanking time
JP3083652B2 (en) Teletext transmission and reception device
JP2975796B2 (en) Character display device
US6366325B1 (en) Single port video capture circuit and method
US6005630A (en) Method and apparatus for displaying images representing network application data along with interlaced images encoded in television signals.
JPH07262367A (en) Apparatus and method for processing of digital image signal
JP2002271751A (en) Display control method and device
EP1705558A2 (en) Method and apparatus for capturing full-screen frames
JP2002032063A (en) Liquid crystal display device and method for controlling window display magnification
JPH09116827A (en) Reduction video signal processing circuit
JP4717168B2 (en) Signal processing apparatus and signal processing method
US20240089476A1 (en) Video switching method and video processing system
JP3611815B2 (en) Video device
JPH06324669A (en) Device and method for composite display control
JPH0292083A (en) Teletext broadcast receiver
JPH1031479A (en) Display controller, display control method, and computer storage memory
JPH10149149A (en) Image processor
JPH10257454A (en) Graphics generator
JPS60108888A (en) Display circuit
JPH08251558A (en) Display control circuit
JPS6228786A (en) Still picture superimposing system

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20080513