JP2002123192A - Electrooptical device and its manufacturing method - Google Patents
Electrooptical device and its manufacturing methodInfo
- Publication number
- JP2002123192A JP2002123192A JP2000318543A JP2000318543A JP2002123192A JP 2002123192 A JP2002123192 A JP 2002123192A JP 2000318543 A JP2000318543 A JP 2000318543A JP 2000318543 A JP2000318543 A JP 2000318543A JP 2002123192 A JP2002123192 A JP 2002123192A
- Authority
- JP
- Japan
- Prior art keywords
- film
- electro
- optical device
- electrode
- scanning line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Thin Film Transistor (AREA)
Abstract
Description
【0001】[0001]
【発明の属する技術分野】本発明は、アクティブマトリ
クス駆動方式の電気光学装置の技術分野に属し、特に画
素電極に書き込まれた電位を保持するための蓄積容量
と、画素スイッチング用の薄膜トランジスタ(Thin Fil
m Transistor:以下適宜、TFTと称す)とを、基板上
の積層構造中に備えた形式の電気光学装置及びその製造
方法の技術分野に属する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention belongs to the technical field of an electro-optical device of an active matrix drive system, and particularly to a storage capacitor for holding a potential written in a pixel electrode and a thin film transistor for pixel switching.
m Transistor (hereinafter, appropriately referred to as TFT) in a laminated structure on a substrate, and belongs to the technical field of an electro-optical device and a method of manufacturing the same.
【0002】[0002]
【背景技術】TFTアクティブマトリクス駆動形式の電
気光学装置では、画像表示領域内において、走査線、デ
ータ線、容量線等の各種配線や画素スイッチング用のT
FT等が配置される領域における光抜けを防止するため
に、この領域にストライプ状又は格子状の遮光膜を形成
することにより或いはこれに代えて又は加えて各種配線
等を遮光膜から構成することにより、格子状の各画素の
非開口領域を規定している。また、この種の電気光学装
置では、各画素に設けられたTFTのチャネル領域に入
射光が照射されると光による励起で電流(光リーク電
流)が発生してTFTの特性が変化する。特に、プロジ
ェクタのライトバルブ用の電気光学装置の場合には、入
射光の強度が高いため、TFTのチャネル領域やその周
辺領域に対する入射光の遮光を行うことは重要となる。
そこで従来は、対向基板に設けられた各画素の非開口領
域を規定する遮光膜により、或いはTFTの上方を通過
すると共にAl(アルミニウム)等の遮光性のデータ線
等により、係るチャネル領域やその周辺領域を遮光する
ように構成されている。2. Description of the Related Art In an electro-optical device of a TFT active matrix drive type, various wirings such as scanning lines, data lines, and capacitance lines and T for pixel switching are provided in an image display area.
In order to prevent light leakage in the area where the FT or the like is arranged, a stripe-shaped or lattice-shaped light-shielding film is formed in this area, or various wirings and the like are formed of the light-shielding film. Defines the non-opening area of each pixel in a grid. In addition, in this type of electro-optical device, when incident light is applied to a channel region of a TFT provided in each pixel, a current (light leak current) is generated by light excitation, and the characteristics of the TFT change. In particular, in the case of an electro-optical device for a light valve of a projector, since the intensity of incident light is high, it is important to shield the channel region of the TFT and its peripheral region from incident light.
Conventionally, therefore, the channel region or its channel region is formed by a light-shielding film that defines a non-opening region of each pixel provided on the opposing substrate, or by a light-shielding data line such as Al (aluminum) that passes over the TFT. The surrounding area is configured to be shielded from light.
【0003】また、この種の電気光学装置においては一
般に、TFTのゲート電極に走査線を介して走査信号が
供給されると、TFTはオン状態とされ、データ線を介
して供給される画像信号が当該TFTのソース−ドレイ
ン間を介して画素電極に供給される。このような画像信
号の供給は、各TFTを介して画素電極毎に極めて短時
間しか行われないので、TFTを介して供給される画像
信号の電圧を、このオン状態とされた時間よりも遥かに
長時間に亘って保持するために、各画素電極には液晶容
量と並列に蓄積容量が付加されるのが一般的である。In general, in this type of electro-optical device, when a scanning signal is supplied to a gate electrode of a TFT via a scanning line, the TFT is turned on, and an image signal supplied via a data line is supplied. Is supplied to the pixel electrode via the source and the drain of the TFT. Since the supply of such an image signal is performed only for a very short time for each pixel electrode via each TFT, the voltage of the image signal supplied via the TFT is much longer than the time during which the TFT is turned on. In general, a storage capacitor is added to each pixel electrode in parallel with a liquid crystal capacitor in order to maintain the voltage for a long time.
【0004】更に、この種の電気光学装置では、画素電
極とTFTとの層間距離が長い場合に、両者間を小径の
一つのコンタクトホールで接続する技術的困難性を回避
するために、両者間に島状の中継層を設け、この中継層
を介して二つの小径のコンタクトホールにより両者間を
接続する技術も開発されている。特に、近年の表示画像
の高品位化という一般的要請に沿うべく電気光学装置の
高精細化或いは画素ピッチの微細化を図るに連れて、こ
のような中継層の存在が重要視されてきている。Furthermore, in this type of electro-optical device, when the interlayer distance between the pixel electrode and the TFT is long, it is necessary to avoid the technical difficulty of connecting the two with one small contact hole. Also, a technology has been developed in which an island-shaped relay layer is provided and two small-diameter contact holes are used to connect the two via the relay layer. In particular, the importance of the presence of such a relay layer has been emphasized as the electro-optical device has been improved in definition or the pixel pitch has been reduced in order to meet the general demand for higher quality display images in recent years. .
【0005】[0005]
【発明が解決しようとする課題】以上の如く、明るさ、
コントラスト比、精細度等を向上させる各種技術の導入
に伴って、TFTアレイ基板上に積層される導電膜の数
や層間絶縁膜の数は増加してきており、基板上に構築さ
れる積層構造は複雑化の一途を辿っている。As described above, the brightness,
With the introduction of various technologies to improve the contrast ratio, definition, etc., the number of conductive films and the number of interlayer insulating films laminated on the TFT array substrate have been increasing, and the laminated structure constructed on the substrate has It is becoming ever more complex.
【0006】これに対し、TFTアレイ基板上における
積層構造及び製造プロセスは、装置の小型軽量化、装置
の信頼性向上、コスト削減等の各種観点から、単純な方
が根本的に優れている。このため、例えば上述の如き蓄
積容量を構成する導電膜、TFTや走査線等を覆う遮光
膜、画素電極とTFTとを中継接続する中継層等の各種
導電膜のうち少なくとも二つを同一導電膜から構成した
り、或いは、このような導電膜を層間絶縁する絶縁膜を
同一絶縁膜から構成することで、積層構造中の導電膜の
総数の増加を抑制することが望まれる。[0006] On the other hand, a simple structure is fundamentally superior to a laminated structure and a manufacturing process on a TFT array substrate from various viewpoints such as reduction in size and weight of the device, improvement in reliability of the device, and cost reduction. For this reason, for example, at least two of various conductive films such as a conductive film forming a storage capacitor as described above, a light-shielding film covering a TFT and a scanning line, and a relay layer relaying a pixel electrode to a TFT are formed of the same conductive film. Or it is desired to suppress the increase in the total number of conductive films in the stacked structure by forming the same insulating film as the insulating film for interlayer insulating such a conductive film.
【0007】しかしながら、前述した従来の技術によれ
ば、例えば蓄積容量の誘電体膜は、蓄積容量を増大させ
るために薄くなければならない。他方で、TFTや走査
線とこれらを遮光する遮光膜との層間距離が余り小さい
と両者間に生じる寄生容量により、走査線の時定数が高
くなって信号遅延が生じたり、遮光膜の電位変動が走査
線上の信号に悪影響を及ぼすなどの不都合が生じる。ま
た、中継層は、TFTのドレインに直接接続され、その
電位は画素電極電位となって変動し、他方で、容量線は
固定電位とせねばならないなどの各種制約もある。これ
らの結果、遮光膜、蓄積容量、中継層等を構成する導電
膜や絶縁膜のいずれか二つ(或いはそれ以上)を同一膜
から構成して、基板上における積層構造の複雑化を避け
ることは、各種の不都合や制約から実際には非常に困難
である。However, according to the above-mentioned conventional technique, for example, the dielectric film of the storage capacitor must be thin in order to increase the storage capacity. On the other hand, if the interlayer distance between the TFT or the scanning line and the light shielding film that shields them is too small, the time constant of the scanning line increases due to the parasitic capacitance generated between them, and the signal delay occurs, and the potential fluctuation of the light shielding film. Causes adverse effects on signals on the scanning lines. In addition, the relay layer is directly connected to the drain of the TFT, and its potential varies as the pixel electrode potential, and on the other hand, there are various restrictions such as that the capacitance line must have a fixed potential. As a result, any two (or more) of the conductive film and the insulating film that constitute the light-shielding film, the storage capacitor, the relay layer, and the like are formed of the same film to avoid complication of the laminated structure on the substrate. Is actually very difficult due to various inconveniences and restrictions.
【0008】このように、従来の技術によれば、耐光性
を向上させると共に蓄積容量を作り込むためには、導電
膜数の増加や積層構造の複雑化を招かざるを得ず、逆
に、導電膜数の増加や積層構造の複雑化を避けようとす
れば、耐光性や蓄積容量をある程度犠牲にして画像品位
を落とさざるを得ないという問題点がある。As described above, according to the prior art, in order to improve the light resistance and to create a storage capacitor, the number of conductive films must be increased and the laminated structure must be complicated. If an attempt is made to avoid an increase in the number of conductive films and a complicated laminated structure, there is a problem in that image quality must be degraded at the expense of light resistance and storage capacity to some extent.
【0009】本発明は上述の問題点に鑑みなされたもの
であり、比較的単純な積層構造を採用しつつ耐光性に優
れ且つ蓄積容量を効率良く作り込むことが可能な電気光
学装置及びその製造方法を提供することを課題とする。SUMMARY OF THE INVENTION The present invention has been made in view of the above-mentioned problems, and an electro-optical device which has excellent light resistance and can efficiently produce a storage capacitor while adopting a relatively simple laminated structure, and manufacturing thereof. It is an object to provide a method.
【0010】[0010]
【課題を解決するための手段】本発明の電気光学装置は
上記課題を解決するために、基板上に、画素電極と、該
画素電極に接続された薄膜トランジスタと、該薄膜トラ
ンジスタに接続された走査線と、該走査線と同一層から
なり前記画素電極に付加された蓄積容量の第1電極部
と、前記第1電極部及び前記走査線上に積層された層間
絶縁膜と、該層間絶縁膜上に積層されており前記第1電
極部に前記層間絶縁膜を介して対向する前記蓄積容量の
第2電極部を含むと共に前記走査線を少なくとも部分的
に前記層間絶縁膜を介して上方から覆う遮光部を含む中
間導電層とを備えており、前記層間絶縁膜は、前記第1
電極部と前記第2電極部との間における膜厚が前記走査
線と前記遮光部との間における膜厚より薄く形成されて
いる。In order to solve the above-mentioned problems, an electro-optical device according to the present invention comprises, on a substrate, a pixel electrode, a thin film transistor connected to the pixel electrode, and a scanning line connected to the thin film transistor. A first electrode portion of a storage capacitor formed of the same layer as the scanning line and added to the pixel electrode; an interlayer insulating film stacked on the first electrode portion and the scanning line; A light-shielding portion that includes a second electrode portion of the storage capacitor that is stacked and faces the first electrode portion with the interlayer insulating film interposed therebetween and that covers the scanning line at least partially from above through the interlayer insulating film; And an intermediate conductive layer including:
The film thickness between the electrode portion and the second electrode portion is formed smaller than the film thickness between the scanning line and the light shielding portion.
【0011】本発明の電気光学装置によれば、画素電極
をこれに接続された薄膜トランジスタによりスイッチン
グ制御することにより、アクティブマトリクス駆動方式
による駆動を行なえる。そして、走査線は、中間導電層
の遮光部により、層間絶縁膜を介して上方から覆われて
いる。即ち、この部分における入射光に対する遮光性能
を、当該遮光部における光反射或いは光吸収により十分
高めることができる。従って、走査線に沿った方向につ
いての各画素の非開口領域を当該遮光部により規定する
ことができる。更に薄膜トランジスタのゲート電極を走
査線の一部から構成すれば、当該遮光部により、薄膜ト
ランジスタの少なくともチャネル領域を遮光でき、薄膜
トランジスタで光リーク電流が発生することによるトラ
ンジスタ特性の変化を低減できる。尚、このような遮光
機能を果たすべく中間導電層は、不透明或いは半透明の
遮光性の導電膜からなり、光を少なくとも部分的に反射
或いは吸収する性質を有する。According to the electro-optical device of the present invention, by performing switching control of the pixel electrode by the thin film transistor connected to the pixel electrode, it is possible to perform driving by the active matrix driving method. The scanning line is covered from above by a light-shielding portion of the intermediate conductive layer via an interlayer insulating film. That is, the light shielding performance for the incident light in this portion can be sufficiently enhanced by light reflection or light absorption in the light shielding portion. Therefore, the non-opening area of each pixel in the direction along the scanning line can be defined by the light shielding portion. Further, when the gate electrode of the thin film transistor is formed of a part of the scanning line, at least the channel region of the thin film transistor can be shielded from light by the light-shielding portion, and a change in transistor characteristics due to generation of a light leakage current in the thin film transistor can be reduced. The intermediate conductive layer is made of an opaque or translucent light-shielding conductive film so as to fulfill such a light-shielding function, and has a property of at least partially reflecting or absorbing light.
【0012】他方、走査線と同一層からなる第1電極部
と中間導電層の第2電極部とが層間絶縁膜を介して対向
配置されており、層間絶縁膜が誘電体膜として機能し
て、蓄積容量が構築される。On the other hand, a first electrode portion formed of the same layer as the scanning line and a second electrode portion of the intermediate conductive layer are arranged to face each other with an interlayer insulating film interposed therebetween, and the interlayer insulating film functions as a dielectric film. , Storage capacity is built.
【0013】ここで、蓄積容量を増大させる観点から
は、係る蓄積容量の誘電体膜としての層間絶縁膜は、膜
に欠陥が生じない限りにおいて、薄い程よい。これに対
して、走査線と遮光部との間にある層間絶縁膜は、両者
間の寄生容量を低減する観点からは厚い程よい。従って
このような積層構造における層間絶縁膜の膜厚に対する
要求は、これら二つの観点からは相反するものとなり、
両方の要求を満たすのは困難である。しかるに本発明で
は、第1電極部と第2電極部との間における層間絶縁膜
部分の膜厚を、走査線と遮光部との間における層間絶縁
膜部分の膜厚より薄く形成することにより、これら二つ
の相反する要求を同時に満たすことが可能となる。即
ち、層間絶縁膜のうち蓄積容量の誘電体膜として機能す
る部分の膜厚を薄くすることで、蓄積容量を増大でき
る。同時に、層間絶縁膜のうち遮光部と走査線との間に
介在する部分の膜厚を、両者間の寄生容量が走査線に供
給される走査信号等へ及ぼす悪影響が殆ど又は実用上表
面化しない程度にまで厚くしつつ、第2電極部と同一の
中間導電層から成る遮光部により、走査線を覆うことが
できる。係る層間絶縁膜の厚い部分の膜厚及び薄い部分
の膜厚は夫々、実際の装置仕様に応じて設定されるが、
いずれにせよ、蓄積容量の誘電体膜としての機能を有す
る第1電極部と第2電極部との間における層間絶縁膜の
膜厚を相対的に薄くし、寄生容量を低減する機能を有す
る走査線と中間導電層との間における層間絶縁膜の膜厚
を相対的に厚くすることで、本発明の効果が発揮され
る。Here, from the viewpoint of increasing the storage capacitance, the thinner the interlayer insulating film as the dielectric film of the storage capacitor, the better, as long as no defect occurs in the film. On the other hand, the interlayer insulating film between the scanning line and the light-shielding portion is preferably thicker from the viewpoint of reducing the parasitic capacitance between them. Therefore, the requirements for the thickness of the interlayer insulating film in such a laminated structure are contradictory from these two viewpoints.
It is difficult to meet both requirements. However, in the present invention, by forming the thickness of the interlayer insulating film portion between the first electrode portion and the second electrode portion to be smaller than the thickness of the interlayer insulating film portion between the scanning line and the light shielding portion, These two conflicting requirements can be met at the same time. That is, the storage capacitance can be increased by reducing the thickness of a portion of the interlayer insulating film that functions as a dielectric film of the storage capacitance. At the same time, the thickness of the portion of the interlayer insulating film interposed between the light-shielding portion and the scanning line is set to such an extent that the parasitic capacitance between them has little or no practical effect on the scanning signal supplied to the scanning line. The scanning lines can be covered with a light shielding portion made of the same intermediate conductive layer as the second electrode portion, while the thickness is increased. The thickness of the thick portion and the thickness of the thin portion of the interlayer insulating film are set according to actual device specifications, respectively.
In any case, the scanning having the function of reducing the parasitic capacitance by relatively reducing the thickness of the interlayer insulating film between the first electrode portion and the second electrode portion having a function as a dielectric film of the storage capacitor. The effect of the present invention is exerted by relatively increasing the thickness of the interlayer insulating film between the line and the intermediate conductive layer.
【0014】これらの結果、限られた各画素の非開口領
域に、比較的大きな蓄積容量を作り込むことが可能とな
り、同時に、遮光部及び走査線間の寄生容量を低減しつ
つ、走査線及び走査線の一部からなるゲート電極下にあ
るチャネル領域を遮光部により確実に遮光可能となる。
しかもこれらの蓄積容量の第2電極部と遮光部とは、中
間導電層と同一膜からなり、蓄積容量の誘電体膜と遮光
部及び走査線間に介在する層間絶縁膜とは、同一膜から
なり且つ容量線の一部である第1電極部と走査線とは同
一膜からなるため、基板上における積層構造中の導電膜
数や絶縁膜数の増加が抑えられている。従って、基板上
における積層構造や製造プロセスの複雑化を避けつつ、
蓄積容量を増大すると同時に、走査線付近における光抜
けを低減し、更に薄膜トランジスタにおける光リーク電
流の低減により、最終的にはコントラスト比が高く高品
位の画像を表示可能となる。As a result, a relatively large storage capacitance can be formed in a limited non-opening area of each pixel, and at the same time, the scanning lines and the parasitic capacitance between the scanning lines can be reduced while the scanning lines and the scanning lines can be reduced. The channel region below the gate electrode, which is a part of the scanning line, can be reliably shielded from light by the light shielding portion.
Moreover, the second electrode portion and the light-shielding portion of these storage capacitors are formed of the same film as the intermediate conductive layer, and the dielectric film of the storage capacitor, the light-shielding portion, and the interlayer insulating film interposed between the scanning lines are formed of the same film. Since the first electrode portion and the scanning line, which are part of the capacitance line, are formed of the same film, the number of conductive films and the number of insulating films in the stacked structure on the substrate is suppressed from increasing. Therefore, while avoiding the complexity of the laminated structure and manufacturing process on the substrate,
At the same time as increasing the storage capacity, light leakage near the scanning line is reduced, and furthermore, the light leakage current in the thin film transistor is reduced, so that a high contrast image and a high quality image can be finally displayed.
【0015】本発明の電気光学装置の一態様では、前記
中間導電層は、前記薄膜トランジスタと前記画素電極と
を中継接続する中継部を更に含む。In one embodiment of the electro-optical device according to the present invention, the intermediate conductive layer further includes a relay section for relay-connecting the thin film transistor and the pixel electrode.
【0016】この態様によれば、中間導電層は、上述し
た第2電極部分及び遮光部に加えて、薄膜トランジスタ
と画素電極とを中継接続する中継部を更に含む。このよ
うに中継部を用いれば、薄膜トランジスタ及び画素電極
間の層間距離が長い場合に、両者間を一つのコンタクト
ホールで接続する技術的困難性を回避しつつ、両者間を
中継部を介して二つ或いは二つ以上のコンタクトホール
で接続可能となる。尚、本発明では、中間導電層からな
るこれら三つの部分は、全て相互に連続形成されて同一
電位とされてもよい。或いは、これら三つの部分のうち
いずれか一つが他の二つの部分から分断形成されてもよ
いし、これら三つの部分が全て相互に分断形成されても
よい。更に、中間導電層が中継部を含まない場合にも、
中間導電層からなるこれら二つの部分は、相互に連続形
成されて同一電位とされてもよいし、相互に分断形成さ
れてもよい。According to this aspect, the intermediate conductive layer further includes, in addition to the above-described second electrode portion and light-shielding portion, a relay portion for relay-connecting the thin film transistor and the pixel electrode. In this way, when the relay section is used, when the interlayer distance between the thin film transistor and the pixel electrode is long, it is possible to avoid the technical difficulty of connecting them with one contact hole and to connect the two via the relay section. One or two or more contact holes can be connected. In the present invention, these three portions made of the intermediate conductive layer may all be formed continuously with each other and have the same potential. Alternatively, any one of these three parts may be cut off from the other two parts, or all three parts may be cut off from each other. Further, even when the intermediate conductive layer does not include a relay portion,
These two portions made of the intermediate conductive layer may be formed continuously with each other to have the same potential, or may be formed separately from each other.
【0017】本発明の電気光学装置の他の態様では、前
記第1電極部は、前記走査線と並行に配置された容量線
の一部からなり、前記第2電極部は、前記画素電極に接
続された画素電位側容量電極からなる。In another aspect of the electro-optical device according to the present invention, the first electrode portion is composed of a part of a capacitance line arranged in parallel with the scanning line, and the second electrode portion is connected to the pixel electrode. It is composed of a connected pixel potential side capacitance electrode.
【0018】この態様によれば、基板上には、走査線と
容量線とが並行に配置されており、容量線の一部からな
る第1電極部が、画素電位側容量電極たる第2電極部と
対向配置されて、蓄積容量が構築される。従って、走査
線及び遮光部間の寄生容量を抑制しつつ、走査線に沿っ
た平面領域に蓄積容量を構築できる。According to this aspect, the scanning lines and the capacitance lines are arranged in parallel on the substrate, and the first electrode portion, which is a part of the capacitance lines, is connected to the second electrode as the pixel potential side capacitance electrode. The storage capacitor is constructed by being arranged opposite to the storage unit. Therefore, it is possible to construct a storage capacitor in a plane area along the scanning line while suppressing the parasitic capacitance between the scanning line and the light shielding portion.
【0019】本発明の電気光学装置の他の態様では、前
記遮光部は、少なくとも前記走査線が前記薄膜トランジ
スタのゲート電極として機能する部分上に配置されてい
る。In another aspect of the electro-optical device of the present invention, the light-shielding portion is disposed on a portion where at least the scanning line functions as a gate electrode of the thin-film transistor.
【0020】この態様によれば、遮光部により、薄膜ト
ランジスタのゲート電極を上方から覆うことにより、少
なくともチャネル領域を遮光することができ、薄膜トラ
ンジスタにおける光リーク電流の発生を低減できる。According to this aspect, by covering the gate electrode of the thin film transistor from above with the light shielding portion, at least the channel region can be shielded from light, and the occurrence of light leakage current in the thin film transistor can be reduced.
【0021】但し、本発明では、中間導電層の遮光部
は、走査線のうちゲート電極として機能しない部分上に
も配置されてよいことは言うまでもなく、更に、ゲート
電極を、走査線と別途形成して走査線に画素毎に接続し
てもよい。However, in the present invention, it goes without saying that the light-shielding portion of the intermediate conductive layer may be arranged on a portion of the scanning line that does not function as a gate electrode, and the gate electrode is formed separately from the scanning line. Alternatively, it may be connected to the scanning line for each pixel.
【0022】本発明の電気光学装置の他の態様では、前
記中間導電層上に積層された他の層間絶縁膜と、該他の
層間絶縁膜上に積層されており前記走査線と交差し且つ
前記薄膜トランジスタに接続されたデータ線とを更に備
える。In another aspect of the electro-optical device of the present invention, another inter-layer insulating film laminated on the intermediate conductive layer and an inter-layer insulating film laminated on the other inter-layer insulating film and intersecting with the scanning line and A data line connected to the thin film transistor.
【0023】この態様によれば、データ線及び走査線を
夫々介して画像信号及び走査信号を薄膜トランジスタに
供給しつつ、画素電極を薄膜トランジスタによりスイッ
チング制御することで、アクティブマトリクス駆動方式
による駆動を行なえる。According to this aspect, while the image signal and the scanning signal are supplied to the thin film transistor through the data line and the scanning line, respectively, the switching of the pixel electrode is controlled by the thin film transistor, whereby the driving by the active matrix driving method can be performed. .
【0024】この態様では、前記中間導電層は、画素毎
に前記走査線に沿って伸びる第1部分と該第1部分から
折れ曲がって前記データ線に沿って伸びる第2部分とを
含む島状の平面形状を有するように構成してもよい。In this aspect, the intermediate conductive layer has an island-like shape including a first portion extending along the scanning line for each pixel and a second portion bent from the first portion and extending along the data line. It may be configured to have a planar shape.
【0025】このように構成すれば、走査線に沿った平
面領域には、第1部分を遮光部とすることで走査線を遮
光可能となると共に第1部分を第2電極部とすること
で、蓄積容量を作り込むことが可能となる。しかも、デ
ータ線に沿った領域には、第2部分を第2電極部とする
ことで、蓄積容量を作り込むことが可能となる。従っ
て、蓄積容量を作り込む面積の増大により、当該蓄積容
量を増大できる。尚、このように相互に交差して伸びる
第1部及び第2部を含む中間導電層の平面形状は、より
具体的には、例えばT字型、L字型或いは十字型とな
る。According to this structure, in the plane area along the scanning line, the scanning line can be shielded by using the first portion as a light shielding portion, and the first portion is used as the second electrode portion. , It is possible to build up a storage capacity. In addition, by forming the second portion as the second electrode portion in a region along the data line, a storage capacitor can be formed. Therefore, the storage capacity can be increased by increasing the area for forming the storage capacity. The planar shape of the intermediate conductive layer including the first portion and the second portion extending crossing each other in this manner is more specifically, for example, T-shaped, L-shaped, or cross-shaped.
【0026】本発明の電気光学装置の他の態様では、前
記中間導電層は、高融点金属を含む膜からなる。In another aspect of the electro-optical device according to the present invention, the intermediate conductive layer comprises a film containing a high melting point metal.
【0027】この態様によれば、高融点金属を含む膜か
らなる中間導電層により、遮光部を良好に機能させるこ
とができ、同時に第2電極部を良好に機能させることが
できる。高融点金属を含む膜としては、例えば、Ti
(チタン)、Cr(クロム)、W(タングステン)、T
a(タンタル)、Mo(モリブデン)、Pb(鉛)等の
高融点金属のうち少なくとも一つを含む、金属単体、合
金、金属シリサイド、ポリシリサイド、これらを積層し
たもの等が挙げられる。また、このような中間導電層
は、単一層膜から構成してもよいし、高融点金属膜を含
む膜を少なくとも一膜含む多層膜から構成してもよい。According to this aspect, the light-shielding portion can function well and the second electrode portion can function well by the intermediate conductive layer made of the film containing the high melting point metal. As a film containing a high melting point metal, for example, Ti
(Titanium), Cr (Chromium), W (Tungsten), T
A simple metal, an alloy, a metal silicide, a polysilicide containing at least one of high-melting metals such as a (tantalum), Mo (molybdenum), and Pb (lead), and a laminate of these are included. Further, such an intermediate conductive layer may be composed of a single layer film or a multilayer film containing at least one film containing a high melting point metal film.
【0028】本発明の電気光学装置の他の態様では、前
記中間導電層は、下側にシリコン膜が積層された多層膜
からなる。In another aspect of the electro-optical device according to the present invention, the intermediate conductive layer is formed of a multilayer film having a silicon film laminated on a lower side.
【0029】この態様によれば、中間導電層を構成する
多層膜のうち、下側に積層されたシリコン膜により、光
を吸収することで遮光性能を向上できる。特に、このよ
うなシリコン膜は下側に位置するため、基板の裏面反射
光や、複数の当該電気光学装置をライトバルブとして用
いた複板式のプロジェクタにおいて、他のライトバルブ
から出射されて合成光学系を突き抜けてくる投射光など
の戻り光を、少なくとも部分的に吸収除去することも可
能となる。更に、基板に対して斜めに入射した入射光が
当該電気光学装置の内面で反射されてなる内面反射光を
シリコン膜により少なくとも部分的に吸収除去すること
も可能となる。加えて、シリコン膜であれば、薄膜トラ
ンジスタの半導体層とのコンタクト抵抗を低くできる。According to this aspect, of the multilayer film constituting the intermediate conductive layer, light is absorbed by the silicon film laminated on the lower side, so that light shielding performance can be improved. In particular, since such a silicon film is located on the lower side, in a double-plate type projector using a plurality of the electro-optical devices as a light valve, the light reflected from the back surface of the substrate and the light emitted from another light valve are combined optically. It is also possible to at least partially absorb and remove return light such as projection light that penetrates the system. Further, it is possible to at least partially absorb and remove the internally reflected light obtained by reflecting the incident light obliquely incident on the substrate on the inner surface of the electro-optical device with the silicon film. In addition, with a silicon film, the contact resistance with the semiconductor layer of the thin film transistor can be reduced.
【0030】前述した容量線を備えた態様では、前記容
量線は、前記層間絶縁膜が薄く形成された領域に部分的
に配線されるように構成してもよい。In the above-described embodiment including the capacitance line, the capacitance line may be configured to be partially wired in a region where the interlayer insulating film is formed thin.
【0031】このように構成すれば、前述の如く容量線
が第1電極を含んで成る場合に蓄積容量を増大可能であ
ることに加えて、容量線が形成された平面領域を平坦化
できる。従ってこの領域に形成された画素電極部分の平
坦化が図られ、この領域付近における液晶の配向不良等
の電気光学物質の動作不良を低減することも可能とな
る。According to this structure, when the capacitance line includes the first electrode as described above, the storage capacitance can be increased, and the planar region where the capacitance line is formed can be flattened. Therefore, the pixel electrode portion formed in this region is flattened, and it is also possible to reduce malfunctions of the electro-optical material such as poor alignment of liquid crystal near this region.
【0032】前述したデータ線を備えた態様では、前記
データ線は、前記層間絶縁膜が薄く形成された領域に部
分的に配線されるように構成してもよい。In the above-described embodiment having the data line, the data line may be partially wired in a region where the interlayer insulating film is formed thin.
【0033】このように構成すれば、データ線が形成さ
れた平面領域を平坦化できる。従ってこの領域に形成さ
れた画素電極部分の平坦化が図られ、この領域付近にお
ける液晶の配向不良等の電気光学物質の動作不良を低減
することも可能となる。According to this structure, the plane area where the data lines are formed can be flattened. Therefore, the pixel electrode portion formed in this region is flattened, and it is also possible to reduce malfunctions of the electro-optical material such as poor alignment of liquid crystal near this region.
【0034】本発明の電気光学装置の他の態様では、前
記層間絶縁膜は、前記第1電極部と前記第2電極部との
間で薄く形成され且つ前記走査線と前記遮光部との間で
厚く形成された単一層膜からなる。In another aspect of the electro-optical device according to the present invention, the interlayer insulating film is thinly formed between the first electrode portion and the second electrode portion and between the scanning line and the light shielding portion. And a single-layer film formed thickly.
【0035】この態様によれば、単一層膜からなる層間
絶縁膜における膜厚を、第1電極部と前記第2電極部と
の間で薄く形成し、走査線と遮光部との間で厚く形成す
ることで、前述の如く蓄積容量の増大と走査線及び遮光
部間の寄生容量の低減とを同時に図ることが可能とな
る。According to this aspect, the thickness of the interlayer insulating film made of a single-layer film is formed thin between the first electrode portion and the second electrode portion, and thick between the scanning line and the light shielding portion. By forming them, it is possible to simultaneously increase the storage capacitance and reduce the parasitic capacitance between the scanning line and the light shielding portion as described above.
【0036】本発明の電気光学装置の他の態様では、前
記層間絶縁膜は、前記第1電極部と前記第2電極部との
間で第1膜から形成され且つ前記走査線と前記遮光部と
の間で該第1膜及び第2膜から形成された多層膜からな
る。In another aspect of the electro-optical device according to the present invention, the interlayer insulating film is formed from a first film between the first electrode portion and the second electrode portion, and is provided between the scanning line and the light shielding portion. And a multilayer film formed from the first film and the second film.
【0037】この態様によれば、層間絶縁膜のうち蓄積
容量の誘電体膜としての部分は、第1膜から形成される
ので、その厚みは、第1膜の膜厚となる。これに対し、
走査線及び遮光部間に介在する部分は、第1膜及び第2
膜から形成されるので、その厚みは、第1膜の膜厚と第
2膜の膜厚との合計膜厚となる。従って、比較的簡単な
構成により、前者を後者よりも薄くできる。According to this aspect, the portion of the interlayer insulating film serving as the dielectric film of the storage capacitor is formed from the first film, so that the thickness is the thickness of the first film. In contrast,
The portion interposed between the scanning line and the light-shielding portion includes the first film and the second film.
Since it is formed from a film, its thickness is the total film thickness of the first film thickness and the second film thickness. Therefore, the former can be made thinner than the latter with a relatively simple configuration.
【0038】この層間絶縁膜が多層膜からなる態様で
は、前記第1膜は、前記第2膜の下側に配置されている
ように構成してもよい。In the aspect in which the interlayer insulating film is formed of a multilayer film, the first film may be arranged below the second film.
【0039】このように構成すれば、第2膜が除去され
て第1膜が露出した領域における層間絶縁膜を、蓄積容
量の誘電体膜としての部分とすればよいので、比較的簡
単な構成により、蓄積容量の誘電体膜としての部分を、
走査線及び遮光部間に介在する部分よりも薄くできる。
また、両者間の膜厚制御も比較的簡単に行なえる。According to this structure, the interlayer insulating film in the region where the second film is removed and the first film is exposed may be used as the portion as the dielectric film of the storage capacitor. As a result, the portion of the storage capacitor as a dielectric film is
It can be made thinner than the part interposed between the scanning line and the light shielding part.
Further, the film thickness between the two can be controlled relatively easily.
【0040】尚、第1膜は、第2膜の上側に配置されて
いてもよい。Note that the first film may be arranged above the second film.
【0041】上記層間絶縁膜が多層膜からなる態様で
は、前記第1膜は、窒化シリコン膜からなり、前記第2
膜は、酸化シリコン膜からなるように構成してもよい。In the aspect in which the interlayer insulating film is formed of a multilayer film, the first film is formed of a silicon nitride film, and the second film is formed of a silicon nitride film.
The film may be composed of a silicon oxide film.
【0042】このように構成すれば、窒化シリコン膜が
蓄積容量の誘電体膜となるが、窒化シリコン膜は、酸化
シリコン膜と比べて誘電率が高いため且つ緻密であり非
常に薄く形成可能であるので、蓄積容量を増大させる上
で有利である。また、走査線及び遮光部間に介在する部
分には、窒化シリコン膜に加えて酸化シリコン膜を形成
することで、層間絶縁膜を厚く構成できる。加えて、窒
化シリコン膜は、耐水性、耐湿性が高いため、半導体層
への水分や湿気の侵入を効果的に防止できる。これによ
り、半導体層及び当該電気光学装置の寿命を延ばすこと
も可能となる。With this structure, the silicon nitride film becomes a dielectric film of the storage capacitor. However, the silicon nitride film has a higher dielectric constant than the silicon oxide film and is dense and can be formed very thin. This is advantageous in increasing the storage capacity. In addition, by forming a silicon oxide film in addition to the silicon nitride film in a portion interposed between the scanning line and the light-shielding portion, the thickness of the interlayer insulating film can be increased. In addition, since the silicon nitride film has high water resistance and high moisture resistance, entry of moisture and moisture into the semiconductor layer can be effectively prevented. Thus, the life of the semiconductor layer and the electro-optical device can be extended.
【0043】本発明の電気光学装置の一の製造方法は上
記課題を解決するために、上述した層間絶縁膜が単一層
膜からなる態様に係る本発明の電気光学装置を製造する
電気光学装置の製造方法であって、前記基板上に、前記
薄膜トランジスタ、前記走査線及び前記第1電極部を形
成する工程と、前記走査線及び前記第1電極部上に前記
層間絶縁膜を形成する工程と、前記層間絶縁膜上に前記
中間導電層を形成する工程と、前記中間導電層の上方に
前記画素電極を形成する工程とを備えており、前記層間
絶縁膜を形成する工程は、前記単一層膜に対するエッチ
ングの時間制御により前記第1電極部に重なる領域で前
記遮光部を薄く形成するエッチング工程を含む。According to another aspect of the invention, there is provided a method of manufacturing an electro-optical device for manufacturing an electro-optical device according to an aspect of the present invention, wherein the above-described interlayer insulating film comprises a single-layer film. A method of forming the thin film transistor, the scan line and the first electrode unit on the substrate, and forming the interlayer insulating film on the scan line and the first electrode unit, Forming the intermediate conductive layer on the interlayer insulating film; and forming the pixel electrode above the intermediate conductive layer, wherein the step of forming the interlayer insulating film includes the step of forming the single-layer film. An etching step of forming the light-shielding portion thinly in a region overlapping with the first electrode portion by controlling an etching time for the first electrode portion.
【0044】本発明の電気光学装置の一の製造方法によ
れば、層間絶縁膜を形成する工程に含まれるエッチング
工程で、単一層膜に対するエッチングの時間制御により
第1電極部に重なる領域で遮光部を薄く形成する。他
方、第2電極部が重ならない領域で層間絶縁膜をエッチ
ングしないことにより、走査線及び遮光部間に介在する
部分を厚く残す。従って、比較的容易に本発明の電気光
学装置を製造できる。According to one manufacturing method of the electro-optical device of the present invention, in the etching step included in the step of forming the interlayer insulating film, light is shielded in a region overlapping the first electrode portion by controlling the etching time for the single layer film. The part is formed thin. On the other hand, by not etching the interlayer insulating film in a region where the second electrode portion does not overlap, a portion interposed between the scanning line and the light shielding portion is left thick. Therefore, the electro-optical device of the present invention can be manufactured relatively easily.
【0045】本発明の電気光学装置の他の製造方法は上
記課題を解決するために、上述した層間絶縁膜が第2膜
の下側に第1膜が配置された多層膜からなる態様に係る
本発明の電気光学装置を製造する電気光学装置の製造方
法であって、前記基板上に、前記薄膜トランジスタ、前
記走査線及び前記第1電極部を形成する工程と、前記走
査線及び前記第1電極部上に前記層間絶縁膜を形成する
工程と、前記層間絶縁膜上に前記中間導電層を形成する
工程と、前記中間導電層の上方に前記画素電極を形成す
る工程とを備えており、前記層間絶縁膜を形成する工程
は、前記第1膜をエッチング選択比の高い膜から形成す
ると共に前記第2膜をエッチング選択比の低い膜から形
成して、前記第1電極部に重なる領域で前記第2膜をエ
ッチング除去すると共に前記第1膜を残すエッチング工
程を含む。Another method of manufacturing an electro-optical device according to the present invention relates to a mode in which the above-described interlayer insulating film is formed of a multilayer film in which a first film is disposed below a second film in order to solve the above-mentioned problems. A method of manufacturing an electro-optical device for manufacturing an electro-optical device according to the present invention, comprising: forming the thin film transistor, the scanning line, and the first electrode unit on the substrate; Forming the interlayer insulating film on the portion, forming the intermediate conductive layer on the interlayer insulating film, and forming the pixel electrode above the intermediate conductive layer, The step of forming an interlayer insulating film includes forming the first film from a film having a high etching selectivity and forming the second film from a film having a low etching selectivity, and forming the second film in a region overlapping with the first electrode portion. Etching away the second film Containing both an etching process to leave the first layer.
【0046】本発明の電気光学装置の他の製造方法によ
れば、層間絶縁膜を形成する工程に含まれるエッチング
工程で、第1膜をエッチング選択比の高い膜から形成す
ると共に第2膜をエッチング選択比の低い膜から形成し
て、第1電極部に重なる領域で、第2膜をエッチング除
去すると共に第1膜を残すことにより、第1電極部に重
なる領域で層間絶縁膜を薄く形成する。他方、第2電極
部が重ならない領域で第1膜及び第2膜をエッチングし
ないことにより、走査線及び遮光部間に介在する部分を
厚く残す。従って、特に第1膜が露出した際にエッチン
グを停止するのが容易であるため、薄い部分の膜厚制御
が簡単であり、比較的容易に本発明の電気光学装置を製
造できる。According to another manufacturing method of the electro-optical device of the present invention, in the etching step included in the step of forming the interlayer insulating film, the first film is formed from a film having a high etching selectivity and the second film is formed. By forming a film having a low etching selectivity and etching away the second film in a region overlapping the first electrode portion and leaving the first film, a thin interlayer insulating film is formed in a region overlapping the first electrode portion. I do. On the other hand, by not etching the first film and the second film in the region where the second electrode portion does not overlap, a portion interposed between the scanning line and the light shielding portion is left thick. Therefore, it is easy to stop the etching particularly when the first film is exposed, so that the thickness control of the thin portion is simple, and the electro-optical device of the present invention can be manufactured relatively easily.
【0047】本発明のこのような作用及び他の利得は次
に説明する実施の形態から明らかにされる。The operation and other advantages of the present invention will become more apparent from the embodiments explained below.
【0048】[0048]
【発明の実施の形態】以下、本発明の実施形態を図面に
基づいて説明する。以下の実施形態は、本発明の電気光
学装置を液晶装置に適用したものである。Embodiments of the present invention will be described below with reference to the drawings. In the following embodiments, the electro-optical device of the present invention is applied to a liquid crystal device.
【0049】先ず本発明の実施形態における電気光学装
置の画素部における構成について、図1から図3を参照
して説明する。図1は、電気光学装置の画像表示領域を
構成するマトリクス状に形成された複数の画素における
各種素子、配線等の等価回路である。図2は、データ
線、走査線、画素電極等が形成されたTFTアレイ基板
の相隣接する複数の画素群の平面図である。図3は、図
2のA−A’断面図である。尚、図3においては、各層
や各部材を図面上で認識可能な程度の大きさとするた
め、各層や各部材毎に縮尺を異ならしめてある。First, the configuration of the pixel portion of the electro-optical device according to the embodiment of the present invention will be described with reference to FIGS. FIG. 1 is an equivalent circuit of various elements, wiring, and the like in a plurality of pixels formed in a matrix forming an image display area of the electro-optical device. FIG. 2 is a plan view of a plurality of pixel groups adjacent to each other on a TFT array substrate on which data lines, scanning lines, pixel electrodes, and the like are formed. FIG. 3 is a sectional view taken along line AA ′ of FIG. In FIG. 3, the scale of each layer and each member is made different so that each layer and each member have a size recognizable in the drawing.
【0050】図1において、本実施形態における電気光
学装置の画像表示領域を構成するマトリクス状に形成さ
れた複数の画素には夫々、画素電極9aと当該画素電極
9aをスイッチング制御するためのTFT30とが形成
されており、画像信号が供給されるデータ線6aが当該
TFT30のソースに電気的に接続されている。データ
線6aに書き込む画像信号S1、S2、…、Snは、こ
の順に線順次に供給しても構わないし、相隣接する複数
のデータ線6a同士に対して、グループ毎に供給するよ
うにしても良い。また、TFT30のゲートに走査線3
aが電気的に接続されており、所定のタイミングで、走
査線3aにパルス的に走査信号G1、G2、…、Gm
を、この順に線順次で印加するように構成されている。
画素電極9aは、TFT30のドレインに電気的に接続
されており、スイッチング素子であるTFT30を一定
期間だけそのスイッチを閉じることにより、データ線6
aから供給される画像信号S1、S2、…、Snを所定
のタイミングで書き込む。画素電極9aを介して電気光
学物質の一例としての液晶に書き込まれた所定レベルの
画像信号S1、S2、…、Snは、対向基板(後述す
る)に形成された対向電極(後述する)との間で一定期
間保持される。液晶は、印加される電圧レベルにより分
子集合の配向や秩序が変化することにより、光を変調
し、階調表示を可能にする。ノーマリーホワイトモード
であれば、各画素の単位で印加された電圧に応じて入射
光に対する透過率が減少し、ノーマリーブラックモード
であれば、各画素の単位で印加された電圧に応じて入射
光に対する透過率が増加され、全体として電気光学装置
からは画像信号に応じたコントラストを持つ光が出射す
る。ここで、保持された画像信号がリークするのを防ぐ
ために、画素電極9aと対向電極との間に形成される液
晶容量と並列に蓄積容量70を付加する。蓄積容量70
は、容量線300の一部からなる固定電位側容量電極
と、TFT30のドレイン側及び画素電極に9aに接続
された画素電位側容量電極とを備える。In FIG. 1, each of a plurality of pixels formed in a matrix forming an image display area of the electro-optical device according to the present embodiment has a pixel electrode 9a and a TFT 30 for controlling the switching of the pixel electrode 9a. Are formed, and the data line 6a to which the image signal is supplied is electrically connected to the source of the TFT 30. The image signals S1, S2,..., Sn to be written to the data lines 6a may be supplied line-sequentially in this order, or may be supplied to a plurality of adjacent data lines 6a for each group. good. The scanning line 3 is connected to the gate of the TFT 30.
, Gm are electrically connected to the scanning line 3a in a pulsed manner at a predetermined timing.
Are applied line-sequentially in this order.
The pixel electrode 9a is electrically connected to the drain of the TFT 30. By closing the switch of the TFT 30 serving as a switching element for a certain period, the data line 6a is turned off.
The image signals S1, S2,..., Sn supplied from a are written at a predetermined timing. The image signals S1, S2,..., Sn of a predetermined level written in the liquid crystal as an example of the electro-optical material via the pixel electrode 9a are connected to a counter electrode (described later) formed on a counter substrate (described later). For a certain period of time. The liquid crystal modulates light by changing the orientation and order of the molecular assembly depending on the applied voltage level, thereby enabling gray scale display. In the normally white mode, the transmittance for the incident light decreases according to the voltage applied in each pixel unit, and in the normally black mode, the light enters according to the voltage applied in each pixel unit Light transmittance is increased, and light having a contrast corresponding to an image signal is emitted from the electro-optical device as a whole. Here, in order to prevent the held image signal from leaking, a storage capacitor 70 is added in parallel with a liquid crystal capacitor formed between the pixel electrode 9a and the counter electrode. Storage capacity 70
Includes a fixed-potential-side capacitance electrode formed of a part of the capacitance line 300, and a pixel-potential-side capacitance electrode connected to the drain side of the TFT 30 and the pixel electrode 9a.
【0051】図2において、電気光学装置のTFTアレ
イ基板上には、マトリクス状に複数の透明な画素電極9
a(点線部9a’により輪郭が示されている)が設けら
れており、画素電極9aの縦横の境界に各々沿ってデー
タ線6a、走査線3a及び容量線300が設けられてい
る。In FIG. 2, a plurality of transparent pixel electrodes 9 are arranged in a matrix on a TFT array substrate of the electro-optical device.
a (the outline is indicated by a dotted line portion 9a ′), and a data line 6a, a scanning line 3a, and a capacitance line 300 are provided along the vertical and horizontal boundaries of the pixel electrode 9a.
【0052】データ線6aは、コンタクトホール5を介
して例えばポリシリコン膜からなる半導体層1aのうち
後述のソース領域に電気接続されている。また、半導体
層1aのうち図中右下がりの細かい斜線領域で示したチ
ャネル領域1a’に対向するように走査線3aが配置さ
れており、走査線3aはゲート電極として機能する。こ
のように、走査線3aとデータ線6aとの交差する個所
には夫々、チャネル領域1a’に走査線3aがゲート電
極として対向配置された画素スイッチング用TFT30
が設けられている。The data line 6a is electrically connected to a source region described later in the semiconductor layer 1a made of, for example, a polysilicon film via the contact hole 5. Further, the scanning line 3a is arranged so as to face the channel region 1a 'indicated by a fine hatched region in the semiconductor layer 1a which is lower right in the figure, and the scanning line 3a functions as a gate electrode. As described above, at the intersections of the scanning lines 3a and the data lines 6a, the pixel switching TFTs 30 in which the scanning lines 3a are opposed to each other as gate electrodes in the channel region 1a 'are provided.
Is provided.
【0053】容量線300は、走査線3aに沿ってほぼ
直線状に伸びる本線部と、データ線6aと交差する箇所
からデータ線6aに沿って図2中上方に突出した突出部
とを有する。The capacitance line 300 has a main line portion extending substantially linearly along the scanning line 3a, and a protruding portion projecting upward in FIG. 2 along the data line 6a from a portion intersecting the data line 6a.
【0054】そして特に、図3に示すように、走査線3
a及び容量線300の上方に第1層間絶縁膜41を介し
て積層された中間導電層80は、蓄積容量70の第2電
極部80a、画素電極9aと半導体層1aの高濃度ドレ
イン領域1eとを中継接続する中継部80b及び走査線
3aを上方から覆う遮光部80cを含んでなる。図2に
示すように平面的に見て、中間導電層80は、画素毎に
TFT30から右側に走査線3a及び容量線300に沿
って伸びると共にTFT30から上下に伸びる(下側
は、下方のコンタクトホール5の手前まで伸びており、
上側は、隣接するTFT30のコンタクトホール5の手
前まで伸びる)左に倒れた略T字型をしている。In particular, as shown in FIG.
and the intermediate conductive layer 80 laminated above the capacitor line 300 with the first interlayer insulating film 41 interposed between the second electrode portion 80a of the storage capacitor 70, the pixel electrode 9a, and the high-concentration drain region 1e of the semiconductor layer 1a. And a light-shielding portion 80c that covers the scanning line 3a from above. As shown in FIG. 2, the intermediate conductive layer 80 extends from the TFT 30 to the right along the scanning line 3a and the capacitor line 300 and extends up and down from the TFT 30 for each pixel. It extends to just before Hall 5,
The upper side extends to a position just before the contact hole 5 of the adjacent TFT 30).
【0055】図3に示すように中間導電層80の下地と
して形成される第1層間絶縁膜41は、図2中右上がり
の粗い斜線領域で示した薄膜化領域41sにおいて薄膜
化されており、当該薄膜化領域41s上における中間導
電層80が、第2電極部80a及び中継部80bとされ
ている。逆に、薄膜化されていない領域上における中間
導電層80が、走査線3aを上方から覆う遮光部80c
とされている。As shown in FIG. 3, the first interlayer insulating film 41 formed as a base of the intermediate conductive layer 80 is thinned in a thinned region 41s indicated by a rough hatched region rising to the right in FIG. The intermediate conductive layer 80 on the thinned region 41s serves as the second electrode unit 80a and the relay unit 80b. Conversely, the intermediate conductive layer 80 on the non-thinned region forms the light shielding portion 80c that covers the scanning line 3a from above.
It has been.
【0056】第2電極部80aは、画素電極9aに接続
された画素電位側容量電極として、薄膜化された第1層
間絶縁膜41を誘電体膜として介して、容量線300の
一部からなる固定電位側容量電極と対向配置される。こ
れにより、蓄積容量70のうちの第1蓄積容量70−1
が構築されている。ここでは特に、第1層間絶縁膜41
の薄膜化の度合いに応じて、第1蓄積容量70−1の容
量値を増大できる。The second electrode portion 80a is a pixel potential side capacitor electrode connected to the pixel electrode 9a, and is composed of a part of the capacitor line 300 via the thinned first interlayer insulating film 41 as a dielectric film. It is arranged to face the fixed potential side capacitance electrode. Thereby, the first storage capacitor 70-1 of the storage capacitors 70.
Has been built. Here, in particular, the first interlayer insulating film 41
The capacitance value of the first storage capacitor 70-1 can be increased in accordance with the degree of film thickness reduction.
【0057】本実施形態では更に、半導体層1aの高濃
度ドレイン領域1eから延設された半導体層1aからな
る他の画素電位側容量電極としての第3電極部1fを備
えており、第3電極部1fと容量線300の一部からな
る固定電位側容量電極(第1電極部)とが、誘電体膜と
してTFT30のゲート絶縁膜と同一膜からなる絶縁薄
膜2を介して対向配置されることにより蓄積容量70の
うちの第2蓄積容量70−2が構築されている。即ち、
本実施形態では、蓄積容量70は、複数の並列接続され
た蓄積容量がTFTアレイ基板10に垂直な方向に立体
的に積み上げられた構造を有しており、容量線300の
一部からなる固定電位側容量電極(第1電極部)の上側
に第1蓄積容量70−1が構築され且つ容量線300の
一部からなる固定電位側容量電極(第1電極部)の下側
に第2蓄積容量70−2が構築されている。The present embodiment further includes a third electrode portion 1f as another pixel potential side capacitor electrode composed of the semiconductor layer 1a extending from the high-concentration drain region 1e of the semiconductor layer 1a. The portion 1f and the fixed potential side capacitor electrode (first electrode portion) composed of a part of the capacitor line 300 are opposed to each other via an insulating thin film 2 made of the same film as the gate insulating film of the TFT 30 as a dielectric film. , The second storage capacitor 70-2 of the storage capacitor 70 is constructed. That is,
In this embodiment, the storage capacitor 70 has a structure in which a plurality of storage capacitors connected in parallel are stacked three-dimensionally in a direction perpendicular to the TFT array substrate 10, A first storage capacitor 70-1 is constructed above the potential-side capacitance electrode (first electrode portion), and a second storage capacitor is formed below the fixed potential-side capacitance electrode (first electrode portion) which is a part of the capacitance line 300. The capacity 70-2 is constructed.
【0058】中継部80bは、半導体層1aの高濃度ド
レイン領域1eにコンタクトホール8aを介して接続さ
れ且つコンタクトホール8bを介して画素電極9aに接
続されている。即ち、画素電極9aは、中継部80bを
中継して半導体層1aの高濃度ドレイン領域1dに電気
接続されている。このように中継部80bを利用すれ
ば、画素電極9a及び半導体層1a間の層間距離が例え
ば2000nm程度に長くても、両者間を一つのコンタ
クトホールで接続する技術的困難性を回避しつつ比較的
小径の二つ以上の直列なコンタクトホール8a及び8b
で両者間を良好に接続でき、画素開口率を高めること可
能となり、更にコンタクトホール開孔時におけるエッチ
ングの突き抜け防止にも役立つ。The relay section 80b is connected to the high-concentration drain region 1e of the semiconductor layer 1a through the contact hole 8a and to the pixel electrode 9a through the contact hole 8b. That is, the pixel electrode 9a is electrically connected to the high-concentration drain region 1d of the semiconductor layer 1a via the relay section 80b. By using the relay section 80b in this way, even if the interlayer distance between the pixel electrode 9a and the semiconductor layer 1a is long, for example, about 2000 nm, the comparison can be made while avoiding the technical difficulty of connecting the two with one contact hole. Two or more series contact holes 8a and 8b having a very small diameter
As a result, the two can be connected well, the aperture ratio of the pixel can be increased, and it is also useful to prevent the penetration of the etching when the contact hole is opened.
【0059】遮光部80cは、走査線3a及びTFT3
0を、第1層間絶縁膜41を介して上方から覆うことに
より、走査線3aに沿った各画素の非開口領域を規定す
ると共に、TFT30のチャネル領域1a’及びその周
辺を遮光する。これにより、光リーク電流の発生によっ
てTFT30の特性が変化するのを防止している。ここ
では特に、第1層間絶縁膜41の膜厚に応じて、走査線
3a及び遮光部80c間の寄生容量の増大を抑制でき
る。The light shielding portion 80c is connected to the scanning line 3a and the TFT 3
By covering 0 from above via the first interlayer insulating film 41, the non-opening region of each pixel along the scanning line 3a is defined, and the channel region 1a 'of the TFT 30 and its periphery are shielded from light. This prevents the characteristics of the TFT 30 from changing due to the occurrence of a light leakage current. Here, in particular, an increase in the parasitic capacitance between the scanning line 3a and the light shielding portion 80c can be suppressed according to the thickness of the first interlayer insulating film 41.
【0060】また図3に示すように、このような第1層
間絶線膜41は、多層膜からなり、より具体的には、窒
化シリコン膜41aと酸化シリコン膜41bとを含んで
なる。このうち窒化シリコン膜41aは、例えば200
nm以下程度に薄い膜であり、酸化シリコン膜41b
は、例えば300nm以上程度に厚い膜である。そし
て、図2に示した薄膜化領域41sにおける第1層間絶
縁膜41は、窒化シリコン膜41aのみからなること
で、その膜厚は、窒化シリコン膜41aの膜厚とされ
る。他方、薄膜化されていない領域における第1層間絶
縁膜41は、窒化シリコン膜41aと酸化シリコン膜4
1bとからなることで、その膜厚は、窒化シリコン膜4
1aと酸化シリコン膜41bとの合計膜厚とされる。し
たがって、第1蓄積容量70−1の誘電体膜として機能
する薄膜化された層間絶縁膜41部分である窒化シリコ
ン膜41aは、誘電率が高く薄い膜から構成される。第
1蓄積容量70−1を増大させる観点からは、膜の信頼
性が十分に得られる限りにおいて薄い程良い。これらの
窒化シリコン膜41a及び酸化シリコン膜41bの膜厚
は夫々、実際の装置仕様に応じて適宜設定すればよい
が、いずれにせよ、第1蓄積容量70−1の誘電体膜と
しての機能を有する部分の膜厚を相対的に薄くし、走査
線3a及び遮光部80c間の寄生容量を低減する機能を
有する両者間における部分の膜厚を相対的に厚くする。As shown in FIG. 3, such a first interlayer insulating film 41 is formed of a multilayer film, and more specifically, includes a silicon nitride film 41a and a silicon oxide film 41b. Among them, the silicon nitride film 41a is, for example, 200
nm or less, and a silicon oxide film 41b
Is a film having a thickness of, for example, about 300 nm or more. Then, the first interlayer insulating film 41 in the thinned region 41s shown in FIG. 2 is made of only the silicon nitride film 41a, and its thickness is the same as the thickness of the silicon nitride film 41a. On the other hand, the first interlayer insulating film 41 in the non-thinned region includes a silicon nitride film 41a and a silicon oxide film 4a.
1b, the thickness of the silicon nitride film 4
1a and the total thickness of the silicon oxide film 41b. Therefore, the silicon nitride film 41a, which is a thinned portion of the interlayer insulating film 41 functioning as a dielectric film of the first storage capacitor 70-1, is formed of a thin film having a high dielectric constant. From the viewpoint of increasing the first storage capacitor 70-1, the thinner the better, the better the reliability of the film can be obtained. The thickness of each of the silicon nitride film 41a and the silicon oxide film 41b may be appropriately set according to the actual device specifications. In any case, the function of the first storage capacitor 70-1 as a dielectric film is provided. The thickness of the portion having the function of reducing the parasitic capacitance between the scanning line 3a and the light-shielding portion 80c is relatively increased.
【0061】このように第1層間絶縁膜41を構成すれ
ば、酸化シリコン膜41bと比べて誘電率が高く且つ緻
密であり非常に薄く形成可能である窒化シリコン膜41
aが、第1蓄積容量70−1の誘電体膜となるので、第
1蓄積容量70−1を増大させる上で非常に有利であ
る。加えて、窒化シリコン膜41aは、耐水性及び耐湿
性が高いため、半導体層1aへの水分や湿気の侵入を効
果的に防止できる。これにより、電気光学装置の連続通
電時の信頼性を大幅に向上させることができる。但し、
このような第1蓄積容量70−1の誘電体膜として機能
する薄膜化された第1層間絶縁膜41部分を、HTO
膜、LTO膜等の酸化シリコン膜から構成することも可
能である。When the first interlayer insulating film 41 is configured in this manner, the silicon nitride film 41 has a higher dielectric constant, is denser and can be formed very thin as compared with the silicon oxide film 41b.
Since a becomes the dielectric film of the first storage capacitor 70-1, it is very advantageous in increasing the first storage capacitor 70-1. In addition, since the silicon nitride film 41a has high water resistance and high moisture resistance, it is possible to effectively prevent moisture and moisture from entering the semiconductor layer 1a. Thus, the reliability of the electro-optical device during continuous energization can be significantly improved. However,
The thinned first interlayer insulating film 41 functioning as a dielectric film of the first storage capacitor 70-1 is formed by HTO
It is also possible to use a silicon oxide film such as a film or an LTO film.
【0062】本実施形態では特に、第2電極部80a、
中継部80b及び遮光部80cを含む中間導電層80
は、遮光性の導電膜からなる。即ち、中間導電層80
は、第2電極部80a及び中継部80bとして必要な導
電性を備えると共に遮光部80cとして必要な遮光性を
備える。例えば、中間導電層80は、不透明或いは半透
明の遮光性の導電膜からなり、光を少なくとも部分的に
反射或いは吸収する性質を有する。尚、第2電極部80
aや中継部80bの領域においても、遮光膜として機能
することは言うまでもない。In this embodiment, in particular, the second electrode portion 80a,
Intermediate conductive layer 80 including relay portion 80b and light shielding portion 80c
Is made of a light-shielding conductive film. That is, the intermediate conductive layer 80
Has the necessary conductivity as the second electrode portion 80a and the relay portion 80b, and also has the light blocking property required as the light blocking portion 80c. For example, the intermediate conductive layer 80 is made of an opaque or translucent light-shielding conductive film, and has a property of at least partially reflecting or absorbing light. The second electrode unit 80
It is needless to say that the light-shielding film also functions as the light-shielding film in the region of the relay portion 80a and the relay portion 80b.
【0063】他方、図3に示すように、TFTアレイ基
板10上におけるTFT30の下側には、下側遮光膜1
1aが格子状に設けられている。On the other hand, as shown in FIG. 3, below the TFT 30 on the TFT array substrate 10,
1a are provided in a lattice shape.
【0064】下側遮光膜11a及び遮光部80cを含む
中間導電層80は夫々、好ましくは、例えばTi、C
r、W、Ta、Mo、Pb等の高融点金属のうちの少な
くとも一つを含む、金属単体、合金、金属シリサイド、
ポリシリサイド、これらを積層した不透明な導電膜等か
らなる。或いは、光吸収性のシリコン膜などの半透過膜
等からなる。The intermediate conductive layer 80 including the lower light-shielding film 11a and the light-shielding portion 80c is preferably made of, for example, Ti, C
a simple metal, an alloy, a metal silicide, including at least one of refractory metals such as r, W, Ta, Mo, and Pb;
It is made of polysilicide, an opaque conductive film in which these are laminated, and the like. Alternatively, it is formed of a semi-transmissive film such as a light-absorbing silicon film.
【0065】本実施形態では特に、各画素の非開口領域
を走査線3aに沿った方向について遮光部80c或いは
下側遮光膜11aで規定することにより、対向基板20
上の遮光膜を少なくとも部分的に省略できる。これによ
り、両基板の貼り合わせ精度等によらずに透過率のばら
つきが大幅に低減されており装置信頼性の高い電気光学
装置を製造できる。In this embodiment, in particular, the non-opening area of each pixel is defined by the light-shielding portion 80c or the lower light-shielding film 11a in the direction along the scanning line 3a, so that the opposing substrate 20
The upper light-shielding film can be at least partially omitted. This makes it possible to manufacture an electro-optical device with high device reliability, in which the variation in transmittance is greatly reduced irrespective of the bonding accuracy of the two substrates.
【0066】図2及び図3に示すように、データ線6a
は、コンタクトホール5を介して半導体層1aの高濃度
ソース領域1dに電気的に接続されているが、データ線
6aと高濃度ソース領域1dとの間に島状の中継部を設
け、これを中継して二つのコンタクトホールで両者間を
接続することも可能である。係る中継部としては、中間
導電層80と同一膜から同時形成してもよいし、或いは
異なる導電膜から別途形成してもよい。As shown in FIGS. 2 and 3, the data line 6a
Is electrically connected to the high-concentration source region 1d of the semiconductor layer 1a through the contact hole 5, but an island-shaped relay portion is provided between the data line 6a and the high-concentration source region 1d. It is also possible to connect the two via two contact holes by relaying. Such a relay portion may be formed simultaneously from the same film as the intermediate conductive layer 80, or may be formed separately from a different conductive film.
【0067】容量線300は好ましくは、画素電極9a
が配置された画像表示領域からその周囲に延設され、定
電位源と電気的に接続されて、固定電位とされる。係る
定電位源としては、TFT30を駆動するための走査信
号を走査線3aに供給するための走査線駆動回路(後述
する)や画像信号をデータ線6aに供給するサンプリン
グ回路を制御するデータ線駆動回路(後述する)に供給
される正電源や負電源の定電位源でもよいし、対向基板
20の対向電極21に供給される定電位でも構わない。
更に、下側遮光膜11aについても、その電位変動がT
FT30に対して悪影響を及ぼすことを避けるために、
容量線300と同様に、画像表示領域からその周囲に延
設して定電位源に接続するとよい。The capacitance line 300 is preferably connected to the pixel electrode 9a.
Is extended from the image display area in which it is arranged to the periphery thereof, and is electrically connected to a constant potential source to have a fixed potential. As such a constant potential source, a scanning line driving circuit (described later) for supplying a scanning signal for driving the TFT 30 to the scanning line 3a and a data line driving circuit for controlling a sampling circuit for supplying an image signal to the data line 6a. A constant potential source such as a positive power supply or a negative power supply supplied to a circuit (described later) or a constant potential supplied to the counter electrode 21 of the counter substrate 20 may be used.
Further, the potential fluctuation of the lower light-shielding film 11a is also T
To avoid adverse effects on FT30,
As with the capacitance line 300, it is preferable to extend from the image display area to the periphery and connect to the constant potential source.
【0068】図3において、電気光学装置は、透明なT
FTアレイ基板10と、これに対向配置される透明な対
向基板20とを備えている。TFTアレイ基板10は、
例えば石英基板、ガラス基板、シリコン基板からなり、
対向基板20は、例えばガラス基板や石英基板からな
る。In FIG. 3, the electro-optical device has a transparent T
It includes an FT array substrate 10 and a transparent counter substrate 20 disposed opposite to the FT array substrate. The TFT array substrate 10
For example, a quartz substrate, a glass substrate, a silicon substrate,
The opposite substrate 20 is made of, for example, a glass substrate or a quartz substrate.
【0069】TFTアレイ基板10には、画素電極9a
が設けられており、その上側には、ラビング処理等の所
定の配向処理が施された配向膜16が設けられている。
画素電極9aは例えば、ITO(Indium Tin Oxide)膜
などの透明導電性膜からなる。また配向膜16は例え
ば、ポリイミド膜などの有機膜からなる。The TFT array substrate 10 has a pixel electrode 9a
And an alignment film 16 on which a predetermined alignment process such as a rubbing process is performed is provided on the upper side.
The pixel electrode 9a is made of, for example, a transparent conductive film such as an ITO (Indium Tin Oxide) film. The alignment film 16 is made of, for example, an organic film such as a polyimide film.
【0070】他方、対向基板20には、その全面に渡っ
て対向電極21が設けられており、その下側には、ラビ
ング処理等の所定の配向処理が施された配向膜22が設
けられている。対向電極21は例えば、ITO膜などの
透明導電性膜からなる。また配向膜22は、ポリイミド
膜などの有機膜からなる。On the other hand, a counter electrode 21 is provided on the entire surface of the counter substrate 20, and an alignment film 22 on which a predetermined alignment process such as a rubbing process is performed is provided below the counter electrode 21. I have. The counter electrode 21 is made of, for example, a transparent conductive film such as an ITO film. The alignment film 22 is made of an organic film such as a polyimide film.
【0071】対向基板20には、格子状又はストライプ
状の遮光膜を設けるようにしてもよい。このような構成
を採ることで、前述の如く走査線3aやTFT30を上
方から覆う中間導電層80及びデータ線6aと共に、当
該対向基板20上の遮光膜により、対向基板20側から
の入射光がチャネル領域1a’や低濃度ソース領域1b
及び低濃度ドレイン領域1cに侵入するのを、より確実
に阻止できる。更に、このような対向基板20上の遮光
膜は、少なくとも入射光が照射される面を高反射な膜で
形成することにより、電気光学装置の温度上昇を防ぐ働
きをする。尚、このように対向基板20上の遮光膜は好
ましくは、平面的に見て容量線300とデータ線6aと
からなる遮光層の内側に位置するように形成する。これ
により、対向基板20上の遮光膜により、各画素の開口
率を低めることなく、このような遮光及び温度上昇防止
の効果が得られる。The opposing substrate 20 may be provided with a lattice-shaped or stripe-shaped light-shielding film. By adopting such a configuration, incident light from the opposing substrate 20 side is formed by the light shielding film on the opposing substrate 20 together with the intermediate conductive layer 80 and the data line 6a covering the scanning line 3a and the TFT 30 from above as described above. Channel region 1a 'or low concentration source region 1b
And intrusion into the low-concentration drain region 1c can be more reliably prevented. Further, the light-shielding film on the counter substrate 20 functions to prevent a temperature rise of the electro-optical device by forming at least a surface to be irradiated with incident light with a highly reflective film. The light-shielding film on the opposing substrate 20 is preferably formed so as to be located inside the light-shielding layer composed of the capacitance line 300 and the data line 6a in plan view. As a result, the light-shielding film on the opposing substrate 20 can provide such effects of light-shielding and temperature rise prevention without lowering the aperture ratio of each pixel.
【0072】このように構成された、画素電極9aと対
向電極21とが対面するように配置されたTFTアレイ
基板10と対向基板20との間には、後述のシール材に
より囲まれた空間に電気光学物質の一例である液晶が封
入され、液晶層50が形成される。液晶層50は、画素
電極9aからの電界が印加されていない状態で配向膜1
6及び22により所定の配向状態をとる。液晶層50
は、例えば一種又は数種類のネマティック液晶を混合し
た液晶からなる。シール材は、TFTアレイ基板10及
び対向基板20をそれらの周辺で貼り合わせるための、
例えば光硬化性樹脂や熱硬化性樹脂からなる接着剤であ
り、両基板間の距離を所定値とするためのグラスファイ
バー或いはガラスビーズ等のギャップ材が混入されてい
る。The space between the TFT array substrate 10 and the opposing substrate 20 having the pixel electrode 9a and the opposing electrode 21 configured as described above is disposed in a space surrounded by a sealing material described later. Liquid crystal, which is an example of an electro-optical material, is sealed, and a liquid crystal layer 50 is formed. The liquid crystal layer 50 holds the alignment film 1 in a state where no electric field is applied from the pixel electrode 9a.
A predetermined orientation state is taken by 6 and 22. Liquid crystal layer 50
Is composed of, for example, a liquid crystal in which one or several kinds of nematic liquid crystals are mixed. The sealing material is used for bonding the TFT array substrate 10 and the opposing substrate 20 around them.
For example, it is an adhesive made of a photocurable resin or a thermosetting resin, and a gap material such as glass fiber or glass bead for mixing the distance between the two substrates to a predetermined value is mixed.
【0073】更に、画素スイッチング用TFT30の下
には、下地絶縁膜12が設けられている。下地絶縁膜1
2は、下側遮光膜11aからTFT30を層間絶縁する
機能の他、TFTアレイ基板10の全面に形成されるこ
とにより、TFTアレイ基板10の表面の研磨時におけ
る荒れや、洗浄後に残る汚れ等で画素スイッチング用T
FT30の特性の劣化を防止する機能を有する。Further, under the pixel switching TFT 30, a base insulating film 12 is provided. Base insulating film 1
2 has a function of interlayer insulating the TFT 30 from the lower light-shielding film 11a, and is formed on the entire surface of the TFT array substrate 10 so that the surface of the TFT array substrate 10 can be roughened at the time of polishing or stains remaining after cleaning. T for pixel switching
It has a function of preventing deterioration of characteristics of the FT 30.
【0074】図3において、画素スイッチング用TFT
30は、LDD(Lightly Doped Drain)構造を有して
おり、走査線3a、当該走査線3aからの電界によりチ
ャネルが形成される半導体層1aのチャネル領域1
a’、走査線3aと半導体層1aとを絶縁するゲート絶
縁膜を含む絶縁薄膜2、半導体層1aの低濃度ソース領
域1b及び低濃度ドレイン領域1c、半導体層1aの高
濃度ソース領域1d並びに高濃度ドレイン領域1eを備
えている。In FIG. 3, the pixel switching TFT
Reference numeral 30 denotes an LDD (Lightly Doped Drain) structure, and includes a scanning line 3a and a channel region 1 of a semiconductor layer 1a in which a channel is formed by an electric field from the scanning line 3a.
a ', an insulating thin film 2 including a gate insulating film for insulating the scanning line 3a from the semiconductor layer 1a, a low-concentration source region 1b and a low-concentration drain region 1c of the semiconductor layer 1a, a high-concentration source region 1d of the semiconductor layer 1a, and a high-concentration source region. It has a concentration drain region 1e.
【0075】同一の導電性ポリシリコン膜等からなる走
査線3a及び容量線300上には、前述の如き多層構造
をもつ第1層間絶縁膜41が形成されており、これに対
し、高濃度ソース領域1dへ通じるコンタクトホール5
及び高濃度ドレイン領域1eへ通じるコンタクトホール
8aが各々開孔されている。On the scanning line 3a and the capacitor line 300 made of the same conductive polysilicon film or the like, the first interlayer insulating film 41 having a multilayer structure as described above is formed. Contact hole 5 leading to region 1d
And a contact hole 8a leading to the high-concentration drain region 1e.
【0076】第1層間絶縁膜41上には中間導電層80
が形成されており、これらの上には、中継部80b及び
高濃度ソース領域1dへ夫々通じるコンタクトホール8
b及びコンタクトホール5が各々開孔された第2層間絶
縁膜42が形成されている。The intermediate conductive layer 80 is formed on the first interlayer insulating film 41.
Are formed thereon, and contact holes 8 respectively leading to the relay portion 80b and the high-concentration source region 1d are formed thereon.
A second interlayer insulating film 42 in which b and the contact hole 5 are respectively formed is formed.
【0077】第2層間絶縁膜42上にはデータ線6aが
形成されており、これらの上には、中継部80bへ通じ
るコンタクトホール8bが形成された第3層間絶縁膜4
3が形成されている。画素電極9aは、このように構成
された第3層間絶縁膜43の上面に設けられている。The data lines 6a are formed on the second interlayer insulating film 42, and the third interlayer insulating film 4 having a contact hole 8b leading to the relay portion 80b is formed thereon.
3 are formed. The pixel electrode 9a is provided on the upper surface of the third interlayer insulating film 43 configured as described above.
【0078】以上説明したように本実施形態によれば、
第1層間絶縁膜41のうち第1蓄積容量70−1の誘電
体膜として機能する部分の膜厚を薄くすることで、第1
蓄積容量70−1を増大できる。同時に、第1層間絶縁
膜41のうち遮光部80cと走査線3aとの間に介在す
る部分の膜厚を、両者間の寄生容量が走査線3aに供給
される走査信号等へ及ぼす悪影響が殆ど又は実用上全く
表面化しない程度にまで厚くしつつ、遮光部80cによ
り、走査線3a及びTFT30を上方から遮光できる。
そして、中間導電層80との同一導電膜から、第2電極
部80a、中継部80b及び遮光部80cという異なる
機能を有する部分が形成されており、第1電極部を含む
容量線300と走査線3aとが、同一導電膜からなり、
第1蓄積容量70−1の誘電体膜と遮光部80c及び走
査線3a間に介在する層間絶縁膜41部分とは、同一膜
からなり、第2蓄積容量70−2の誘電体膜とTFT3
0のゲート絶縁膜は同一の絶縁薄膜2からなり、第2蓄
積容量70−2の第3電極部はTFT30の半導体層と
同一膜からなるため、TFTアレイ基板10上における
積層構造中の導電膜数や絶縁膜数の増加が極力抑えられ
ている。As described above, according to the present embodiment,
By reducing the thickness of the portion of the first interlayer insulating film 41 that functions as the dielectric film of the first storage capacitor 70-1, the first
The storage capacity 70-1 can be increased. At the same time, the thickness of the portion of the first interlayer insulating film 41 interposed between the light-shielding portion 80c and the scanning line 3a has almost no adverse effect on the scanning signal and the like that is supplied by the parasitic capacitance between the two. Alternatively, the scanning lines 3a and the TFTs 30 can be shielded from above by the light shielding portions 80c, while the thickness is reduced to such a degree that the surface is not practically used.
A portion having a different function, that is, a second electrode portion 80a, a relay portion 80b, and a light shielding portion 80c is formed from the same conductive film as the intermediate conductive layer 80, and the capacitor line 300 including the first electrode portion and the scanning line are formed. 3a is made of the same conductive film,
The dielectric film of the first storage capacitor 70-1 and the portion of the interlayer insulating film 41 interposed between the light shielding portion 80c and the scanning line 3a are made of the same film, and the dielectric film of the second storage capacitor 70-2 and the TFT 3
Since the gate insulating film of No. 0 is made of the same insulating thin film 2 and the third electrode portion of the second storage capacitor 70-2 is made of the same film as the semiconductor layer of the TFT 30, the conductive film in the laminated structure on the TFT array substrate 10 The increase in the number and the number of insulating films is suppressed as much as possible.
【0079】加えて、本実施形態では特に、第1層間絶
縁膜41が薄膜化された領域に、データ線6aや容量線
300の大部分が形成されているため(図2参照)、こ
れらの上方に位置する画素電極9aの下地表面の平坦化
を促進することができる。従って、液晶層50の層厚の
凹凸に起因した液晶の配向不良を低減できる。更に、第
1層間絶縁膜41が薄膜化されていない領域に走査線3
aが形成されているため、画素電極9aの下地表面は走
査線3aに沿った領域で土手状に盛り上がっている(図
3参照)。このため、直流電圧の印加による液晶の劣化
防止や、表示画像におけるフリッカ予防のために、液晶
に印加する電圧を画像信号のフィールド毎或いはフレー
ム毎等に走査線3aに沿った画素群単位で反転させる走
査線反転駆動方式で当該電気光学装置を駆動した場合
に、縦方向に相隣接する画素電極9a間で発生する横電
界の悪影響を低減し得る。より具体的には、走査線反転
駆動方式において横電界が発生する領域において土手状
に盛り上がった分だけ、画素電極9aの縁部及び対向電
極21間の距離を狭めることにより、両者間における縦
電界を局所的に強める。これにより、横電界を相対的に
弱め、横電界の発生領域における液晶の配向不良を低減
し得る。In addition, in this embodiment, in particular, most of the data lines 6a and the capacitance lines 300 are formed in the region where the first interlayer insulating film 41 is thinned (see FIG. 2). The flattening of the underlying surface of the pixel electrode 9a located above can be promoted. Therefore, poor alignment of the liquid crystal due to unevenness in the thickness of the liquid crystal layer 50 can be reduced. Further, the scanning line 3 is formed in a region where the first interlayer insulating film 41 is not thinned.
Since a is formed, the underlying surface of the pixel electrode 9a rises like a bank in a region along the scanning line 3a (see FIG. 3). Therefore, in order to prevent the deterioration of the liquid crystal due to the application of the DC voltage and to prevent the flicker in the display image, the voltage applied to the liquid crystal is inverted for each pixel group along the scanning line 3a for each field or frame of the image signal. When the electro-optical device is driven by the scanning line inversion driving method, the adverse effect of the horizontal electric field generated between the vertically adjacent pixel electrodes 9a can be reduced. More specifically, by reducing the distance between the edge of the pixel electrode 9a and the opposing electrode 21 by the amount of the bank-like swelling in the region where the horizontal electric field is generated in the scanning line inversion driving method, the vertical electric field between the two is reduced. Strengthen locally. As a result, the lateral electric field can be relatively weakened, and poor alignment of the liquid crystal in the region where the lateral electric field is generated can be reduced.
【0080】以上説明した実施形態では、TFTアレイ
基板10、下地絶縁膜12、第1層間絶縁膜41、第2
層間絶縁膜42及び第3層間絶縁膜43のうち少なくと
も一つに溝を設けて、これに走査線3a、データ線6
a、TFT30等の配線や素子等を埋め込むことによ
り、画素電極9aの下地となる第3層間絶縁膜43の表
面を平坦化してもよい。このように構成すれば、最終的
には段差に起因した液晶の配向不良等の画像不良を低減
できる。或いは、第3層間絶縁膜43や第2層間絶縁膜
42の上面の段差をCMP(Chemical Mechanical Poli
shing)処理等で研磨することにより、或いは有機や無
機のSOGを用いて平らに形成することにより、当該平
坦化処理を行ってもよい。In the embodiment described above, the TFT array substrate 10, the base insulating film 12, the first interlayer insulating film 41, the second
At least one of the interlayer insulating film 42 and the third interlayer insulating film 43 is provided with a groove, and the scanning line 3a and the data line 6 are formed in the groove.
a, the surface of the third interlayer insulating film 43 serving as a base of the pixel electrode 9a may be planarized by embedding a wiring or an element such as the TFT 30. With this configuration, it is possible to finally reduce image defects such as defective alignment of the liquid crystal due to the steps. Alternatively, a step on the upper surface of the third interlayer insulating film 43 or the second interlayer insulating film 42 may be formed by CMP (Chemical Mechanical Polishing).
The flattening process may be performed by polishing with a shinging process or the like, or by flattening using an organic or inorganic SOG.
【0081】更に以上説明した実施形態では、画素スイ
ッチング用TFT30は、好ましくは図3に示したよう
にLDD構造を持つが、低濃度ソース領域1b及び低濃
度ドレイン領域1cに不純物の打ち込みを行わないオフ
セット構造を持ってよいし、走査線3aの一部からなる
ゲート電極をマスクとして高濃度で不純物を打ち込み、
自己整合的に高濃度ソース及びドレイン領域を形成する
セルフアライン型のTFTであってもよい。また本実施
形態では、画素スイッチング用TFT30のゲート電極
を高濃度ソース領域1d及び高濃度ドレイン領域1e間
に1個のみ配置したシングルゲート構造としたが、これ
らの間に2個以上のゲート電極を配置してもよい。この
ようにデュアルゲート或いはトリプルゲート以上でTF
Tを構成すれば、チャネルとソース及びドレイン領域と
の接合部のリーク電流を防止でき、オフ時の電流を低減
することができる。In the embodiment described above, the pixel switching TFT 30 preferably has an LDD structure as shown in FIG. 3, but does not implant impurities into the low-concentration source region 1b and the low-concentration drain region 1c. An impurity may be implanted at a high concentration using an offset structure, or using a gate electrode formed of a part of the scanning line 3a as a mask.
A self-aligned TFT that forms high-concentration source and drain regions in a self-aligned manner may be used. Further, in the present embodiment, a single gate structure in which only one gate electrode of the pixel switching TFT 30 is disposed between the high-concentration source region 1d and the high-concentration drain region 1e, but two or more gate electrodes are provided therebetween. It may be arranged. In this way, TF is required for dual gate or triple gate or more.
When T is formed, a leak current at a junction between the channel and the source / drain region can be prevented, and a current in an off state can be reduced.
【0082】(変形形態)次に以上の如く構成された実
施形態の各種の変形形態について図4から図6を参照し
て説明する。ここに、図4は、一の変形形態における蓄
積容量70の断面構造を示す電気光学装置の部分的な拡
大断面図であり、図5は、他の変形形態における蓄積容
量70の断面構造を示す電気光学装置の部分的な拡大断
面図であり、図6は、更に他の変形形態における走査線
3a及び遮光部80aの断面構造を示す電気光学装置の
部分的な拡大断面図である。(Modifications) Next, various modifications of the embodiment configured as described above will be described with reference to FIGS. Here, FIG. 4 is a partially enlarged cross-sectional view of the electro-optical device showing a cross-sectional structure of the storage capacitor 70 in one modification, and FIG. 5 shows a cross-sectional structure of the storage capacitor 70 in another modification. FIG. 6 is a partially enlarged cross-sectional view of the electro-optical device, and FIG. 6 is a partially enlarged cross-sectional view of the electro-optical device showing a cross-sectional structure of a scanning line 3a and a light shielding portion 80a according to still another modification.
【0083】図4に示す変形形態では、第1層間絶縁膜
41は単一層膜から構成される。その他の構成について
は図1から図3で示した実施形態と同様である。この変
形形態における第1層間絶縁膜41は、例えばエッチン
グの時間制御により、第1蓄積容量70−1の誘電体膜
となる部分が局所的に薄膜化される。他方、容量線30
0に重ならない領域ではエッチングしないことにより、
第1層間絶縁膜41のうち走査線3a及び遮光部80c
間に介在する部分を相対的に厚膜化する。In the modification shown in FIG. 4, the first interlayer insulating film 41 is formed of a single-layer film. Other configurations are the same as those of the embodiment shown in FIGS. In the first interlayer insulating film 41 in this modification, the portion of the first storage capacitor 70-1 that becomes the dielectric film is locally thinned by, for example, controlling the etching time. On the other hand, the capacitance line 30
By not etching in areas that do not overlap with zero,
The scanning line 3a and the light shielding portion 80c of the first interlayer insulating film 41
The portion interposed therebetween is made relatively thick.
【0084】図5に示す変形形態では、第1層間絶縁膜
41の積層構造中、窒化シリコン膜41a’を上側に積
層し且つ酸化シリコン膜41b’を下側に積層してい
る。その他の構成については図1から図3で示した実施
形態と同様である。この変形形態における第1層間絶縁
膜41は、例えば酸化シリコン膜41b’を容量線30
0上で局所的に除去した後に、窒化シリコン膜41a’
を積層することで、第1蓄積容量70−1の誘電体膜と
なる部分が薄膜化される。In the modification shown in FIG. 5, in the laminated structure of the first interlayer insulating film 41, the silicon nitride film 41a 'is laminated on the upper side and the silicon oxide film 41b' is laminated on the lower side. Other configurations are the same as those of the embodiment shown in FIGS. The first interlayer insulating film 41 in this modification is formed, for example, by forming a silicon oxide film 41 b ′ on the capacitor line 30.
0, the silicon nitride film 41a '
Are stacked, the portion of the first storage capacitor 70-1 which will be a dielectric film is thinned.
【0085】図6に示す変形形態では、中間導電層80
は、下側にシリコン膜80a1が積層され且つ上側に高
融点金属膜80a2が積層された多層膜からなる。その
他の構成については図1から図3で示した実施形態と同
様である。このように構成すれば、中間導電層80から
なる遮光部80aにおける上側の高融点金属膜80a2
により、光を主に反射することで遮光性能を向上でき
る。更に、下側のシリコン膜80a1により、光を吸収
することで遮光性能を向上できる。特に、このようなシ
リコン膜80a1は下側に位置するので、図中下方から
来る戻り光を、少なくとも部分的に吸収除去できる。更
に、TFTアレイ基板10に対して斜めに入射した入射
光が当該電気光学装置の内面で反射されてなる内面反射
光や多重反射光をシリコン膜80a1により少なくとも
部分的に吸収除去できる。加えて、シリコン膜80a1
であれば、中継部80bにおけるコンタクトホール8a
での半導体層1aとのコンタクト抵抗を低くできる。In the modification shown in FIG. 6, the intermediate conductive layer 80
Consists of a multilayer film in which a silicon film 80a1 is laminated on the lower side and a high melting point metal film 80a2 is laminated on the upper side. Other configurations are the same as those of the embodiment shown in FIGS. With such a configuration, the upper refractory metal film 80a2 in the light shielding portion 80a formed of the intermediate conductive layer 80 is formed.
Thereby, light shielding performance can be improved by mainly reflecting light. Further, the light shielding performance can be improved by absorbing light by the lower silicon film 80a1. In particular, since such a silicon film 80a1 is located on the lower side, return light coming from below in the figure can be at least partially absorbed and removed. In addition, the silicon film 80a1 can at least partially absorb and remove the internal reflected light and the multiple reflected light, which are the incident light obliquely incident on the TFT array substrate 10 reflected on the inner surface of the electro-optical device. In addition, the silicon film 80a1
If so, the contact hole 8a in the relay portion 80b
Contact resistance with the semiconductor layer 1a can be reduced.
【0086】(電気光学装置の製造プロセス)次に、本
発明の実施形態における電気光学装置を構成するTFT
アレイ基板側の製造プロセスについて、図7及び図8を
参照して説明する。尚、図7及び図8は、各工程におけ
るTFTアレイ基板側の各層を、図3と同様に図2のA
−A’断面に対応させて示す工程図である。(Manufacturing Process of Electro-Optical Device) Next, the TFT constituting the electro-optical device according to the embodiment of the present invention will be described.
The manufacturing process on the array substrate side will be described with reference to FIGS. FIGS. 7 and 8 show each layer on the TFT array substrate side in each step, as in FIG.
It is a process drawing shown corresponding to -A 'cross section.
【0087】先ず図7の工程(1)に示すように、薄膜
形成技術を用いて、TFTアレイ基板10上に、TFT
30と共に第2蓄積容量70−2を形成する。First, as shown in step (1) of FIG. 7, a TFT is formed on a TFT array substrate 10 by using a thin film forming technique.
Along with 30, a second storage capacitor 70-2 is formed.
【0088】より具体的には、先ず石英基板、ハードガ
ラス基板、シリコン基板等のTFTアレイ基板10を用
意する。続いてこの上に、スパッタリング等で高融点金
属からなる遮光膜を形成した後、フォトリソグラフィ工
程、エッチング工程等を施すことにより、図2に示した
如き所定の平面パターンを有する遮光膜11aを形成す
る。続いて、例えば常圧又は減圧CVD法等によりTE
OS(テトラ・エチル・オルソ・シリケート)ガス、T
EB(テトラ・エチル・ボートレート)ガス、TMOP
(テトラ・メチル・オキシ・フォスレート)ガス等を用
いて、NSG、PSG、BSG、BPSGなどのシリケ
ートガラス膜、窒化シリコン膜や酸化シリコン膜等から
なり、膜厚が約500〜2000nmの下地絶縁膜12
を形成する。次に、下地絶縁膜12の上に、減圧CVD
等によりアモルファスシリコン膜を形成し熱処理を施す
ことにより、ポリシリコン膜を固相成長させる。或い
は、アモルファスシリコン膜を経ないで、減圧CVD法
等によりポリシリコン膜を直接形成しても良い。次に、
このポリシリコン膜に対し、フォトリソグラフィ工程、
エッチング工程等を施すことにより、図2に示した如き
第3電極部1fを含む所定パターンを有する半導体層1
aを形成する。次に、熱酸化すること等により、TFT
30のゲート絶縁膜と共に第2蓄積容量70−2形成用
の誘電体膜を含む絶縁薄膜2を形成する。この結果、半
導体層1aの厚さは、約30〜150nmの厚さ、好ま
しくは約35〜50nmの厚さとなり、絶縁薄膜2の厚
さは、約20〜150nmの厚さ、好ましくは約30〜
100nmの厚さとなる。次に、減圧CVD法等により
ポリシリコン膜を約100〜500nmの厚さに堆積
し、このポリシリコン膜を導電化した後、フォトリソグ
ラフィ工程、エッチング工程等により、図2に示した如
き所定パターンの走査線3a及び容量線300を形成す
る。尚、走査線3a及び容量線300は、高融点金属や
金属シリサイド等の金属合金膜で形成しても良いし、ポ
リシリコン膜等と組み合わせた多層配線としても良い。
次に、低濃度及び高濃度の2段階で不純物をドープする
ことにより、低濃度ソース領域1b及び低濃度ドレイン
領域1c、高濃度ソース領域1d及び高濃度ドレイン領
域1eを含む、LDD構造の画素スイッチング用TFT
30を形成する。More specifically, first, a TFT array substrate 10 such as a quartz substrate, a hard glass substrate, or a silicon substrate is prepared. Subsequently, a light-shielding film 11a having a predetermined plane pattern as shown in FIG. 2 is formed thereon by forming a light-shielding film made of a high melting point metal by sputtering or the like, and then performing a photolithography step, an etching step, and the like. I do. Subsequently, for example, TE or TE pressure is applied by normal pressure or low pressure CVD.
OS (tetra-ethyl-ortho-silicate) gas, T
EB (Tetra ethyl boat rate) gas, TMOP
(Tetra-methyl-oxy-foslate) gas, etc., a silicate glass film such as NSG, PSG, BSG, BPSG, etc., a silicon nitride film or a silicon oxide film, etc. Membrane 12
To form Next, low pressure CVD is performed on the base insulating film 12.
The polysilicon film is grown in solid phase by forming an amorphous silicon film and performing heat treatment. Alternatively, a polysilicon film may be directly formed by a low pressure CVD method or the like without passing through the amorphous silicon film. next,
A photolithography process,
The semiconductor layer 1 having a predetermined pattern including the third electrode portion 1f as shown in FIG.
a is formed. Then, by thermal oxidation, etc., the TFT
The insulating thin film 2 including the dielectric film for forming the second storage capacitor 70-2 is formed together with the gate insulating film 30. As a result, the thickness of the semiconductor layer 1a is about 30 to 150 nm, preferably about 35 to 50 nm, and the thickness of the insulating thin film 2 is about 20 to 150 nm, preferably about 30 to 150 nm. ~
The thickness is 100 nm. Next, a polysilicon film is deposited to a thickness of about 100 to 500 nm by a low pressure CVD method or the like, and after this polysilicon film is made conductive, a predetermined pattern as shown in FIG. The scanning line 3a and the capacitance line 300 are formed. The scanning line 3a and the capacitance line 300 may be formed of a metal alloy film such as a high melting point metal or a metal silicide, or may be a multilayer wiring in combination with a polysilicon film or the like.
Next, by doping impurities in two steps of low concentration and high concentration, the pixel switching of the LDD structure including the low concentration source region 1b and the low concentration drain region 1c, the high concentration source region 1d and the high concentration drain region 1e is performed. TFT
Form 30.
【0089】そして、減圧CVD法、プラズマCVD法
等により、窒化シリコン膜41aを約200nm以下の
比較的薄い厚さに堆積する。この窒化シリコン膜41a
の膜厚は、第1蓄積容量70−1に十分な蓄積容量を付
与可能なように、装置仕様に応じて比較的薄く設定され
る。Then, a silicon nitride film 41a is deposited to a relatively small thickness of about 200 nm or less by a low pressure CVD method, a plasma CVD method, or the like. This silicon nitride film 41a
Is set relatively thin in accordance with the device specifications so that a sufficient storage capacity can be provided to the first storage capacitor 70-1.
【0090】尚、上記工程(1)と並行して、TFTか
ら構成されるデータ線駆動回路、走査線駆動回路等の周
辺回路をTFTアレイ基板10上の周辺部に形成しても
よい。Incidentally, in parallel with the above step (1), peripheral circuits such as a data line driving circuit and a scanning line driving circuit composed of TFTs may be formed in a peripheral portion on the TFT array substrate 10.
【0091】次に図7の工程(2)では、減圧CVD
法、プラズマCVD法等により、高温酸化シリコン膜
(HTO膜)等の酸化シリコン膜41bを約300nm
以上程度の比較的厚い厚さに堆積する。この酸化シリコ
ン膜41bの膜厚は、遮光部80c及び走査線3a間の
寄生容量による悪影響が表面化しないように、装置仕様
に応じて比較的厚く設定される。Next, in step (2) of FIG.
Oxide film 41b, such as a high-temperature silicon oxide film (HTO film), having a thickness of about 300 nm
It is deposited to a relatively thick thickness of about the above. The thickness of the silicon oxide film 41b is set relatively large according to the device specifications so that the adverse effect due to the parasitic capacitance between the light shielding portion 80c and the scanning line 3a does not surface.
【0092】次に図7の工程(3)に示すように、図2
に示した薄膜化領域41sにおける酸化シリコン膜41
aを、反応性イオンエッチング、反応性イオンビームエ
ッチング等のドライエッチング或いはウエットエッチン
グにより除去する。これにより、薄膜化領域41sにお
いて窒化シリコン膜41bが露出する。尚、このように
窒化シリコン膜41aが露出した段階で停止するエッチ
ングは、酸化シリコン膜41bよりも窒化シリコン膜4
1aの方が選択比が大きいため、比較的容易に制御でき
る。これと並行して、図2及び図3に示した如きコンタ
クトホール5の一部5’を酸化シリコン膜41bに開孔
する。この段階で、薄膜化領域41sにおいて薄膜化さ
れた第1層間絶縁膜41が完成する。Next, as shown in step (3) of FIG.
Silicon oxide film 41 in the thinned region 41s shown in FIG.
a is removed by dry etching such as reactive ion etching or reactive ion beam etching or wet etching. Thereby, the silicon nitride film 41b is exposed in the thinned region 41s. The etching that is stopped at the stage where the silicon nitride film 41a is exposed is more effective than the silicon oxide film 41b.
Since 1a has a higher selection ratio, it can be controlled relatively easily. In parallel with this, a part 5 'of the contact hole 5 as shown in FIGS. 2 and 3 is opened in the silicon oxide film 41b. At this stage, the first interlayer insulating film 41 thinned in the thinned region 41s is completed.
【0093】次に図7の工程(4)に示すように、露出
した窒化シリコン膜41aに対し、反応性イオンエッチ
ング、反応性イオンビームエッチング等のドライエッチ
ング或いはウエットエッチングにより、半導体層1aの
高濃度ドレイン領域1eと中継部80bとを接続するた
めのコンタクトホール8aを開孔する。Next, as shown in step (4) of FIG. 7, the exposed silicon nitride film 41a is subjected to dry etching such as reactive ion etching, reactive ion beam etching or the like or wet etching to increase the height of the semiconductor layer 1a. A contact hole 8a for connecting the concentration drain region 1e and the relay portion 80b is opened.
【0094】次に図7の工程(5)に示すように、更
に、この上に、Ti、Cr、W、Ta、Mo及びPb等
の金属や金属シリサイド等の金属合金膜をスパッタリン
グにより堆積して、50〜500nm程度の膜厚の導電
膜を形成し、これにフォトリソグラフィ工程及びエッチ
ング工程等を施すことにより、第2電極部80a、中継
部80b及び遮光部80cを含む所定パターンの中間導
電層80を形成する。従って、容量線300の第1電極
部と中間導電層80の一部である第2電極部80aとが
第1層間絶縁膜41のうち薄膜化された部分(即ち、窒
化シリコン膜41のみからなる部分)を誘電体膜として
介して対向配置され、第1蓄積容量70−1が構築され
る。この結果、第1蓄積容量70−1と第2蓄積容量7
0−2とが、容量線300の一部である第1電極部を共
通として並列接続されており、立体構造を有する蓄積容
量70が完成する。尚、蓄積容量70を形成する中間導
電層80はポリシリコンと組み合わせて多層膜にしても
良い。Next, as shown in step (5) of FIG. 7, a metal such as Ti, Cr, W, Ta, Mo and Pb, and a metal alloy film such as metal silicide are further deposited thereon by sputtering. Then, a conductive film having a thickness of about 50 to 500 nm is formed, and a photolithography process, an etching process, and the like are performed on the conductive film to form an intermediate conductive film of a predetermined pattern including the second electrode portion 80a, the relay portion 80b, and the light shielding portion 80c. The layer 80 is formed. Therefore, the first electrode portion of the capacitor line 300 and the second electrode portion 80a which is a part of the intermediate conductive layer 80 are formed by thinning the first interlayer insulating film 41 (that is, only the silicon nitride film 41). The first storage capacitor 70-1 is disposed opposite to the first storage capacitor 70-1 via a dielectric film. As a result, the first storage capacitor 70-1 and the second storage capacitor 7
0-2 are connected in parallel with the first electrode portion that is a part of the capacitance line 300, thereby completing the storage capacitor 70 having a three-dimensional structure. Incidentally, the intermediate conductive layer 80 forming the storage capacitor 70 may be a multilayer film in combination with polysilicon.
【0095】次に図8の工程(6)に示すように、中間
導電層80及び第1層間絶縁膜41を覆うように、例え
ば、常圧又は減圧CVD法やTEOSガス等を用いて、
NSG、PSG、BSG、BPSGなどのシリケートガ
ラス膜、窒化シリコン膜や酸化シリコン膜等からなり膜
厚が約500〜1500nmである第2層間絶縁膜42
を形成する。この際、第2層間絶縁膜42に対して、7
00℃以上の温度で熱焼成を施す。尚、この熱焼成と並
行して或いは相前後して、半導体層1aを活性化するた
めに約1000℃の熱処理を行ってもよい。Next, as shown in step (6) of FIG. 8, the intermediate conductive layer 80 and the first interlayer insulating film 41 are covered by, for example, normal pressure or reduced pressure CVD, TEOS gas, or the like.
A second interlayer insulating film 42 made of a silicate glass film such as NSG, PSG, BSG, BPSG, etc., a silicon nitride film, a silicon oxide film or the like and having a thickness of about 500 to 1500 nm;
To form At this time, the second interlayer insulating film 42
Thermal calcination is performed at a temperature of 00 ° C. or higher. Incidentally, a heat treatment at about 1000 ° C. may be performed in parallel with or before or after this thermal baking to activate the semiconductor layer 1a.
【0096】次に図8の工程(7)において、反応性イ
オンエッチング、反応性イオンビームエッチング等のド
ライエッチング或いはウエットエッチングにより、デー
タ線6aと半導体層1aの高濃度ソース領域1dを電気
接続するためのコンタクトホール5を開孔する。この
際、走査線3aや容量線300を基板周辺領域において
図示しない配線と接続するためのコンタクトホールも、
同一の工程により開孔することができる。Next, in step (7) of FIG. 8, the data line 6a and the high-concentration source region 1d of the semiconductor layer 1a are electrically connected by dry etching or wet etching such as reactive ion etching or reactive ion beam etching. A contact hole 5 is formed. At this time, contact holes for connecting the scanning lines 3a and the capacitance lines 300 to wirings (not shown) in the peripheral region of the substrate are also provided.
Holes can be opened by the same process.
【0097】次に図8の工程(8)において、第2層間
絶縁膜42の上に、スパッタリング等により、Al等の
低抵抗金属膜や金属シリサイド膜を約100〜500n
mの厚さに堆積した後、フォトリソグラフィ工程及びエ
ッチング工程等により、所定パターンのデータ線6aを
形成する。Next, in step (8) of FIG. 8, a low-resistance metal film such as Al or a metal silicide film is formed on the second interlayer insulating film 42 by sputtering or the like for about 100 to 500 nm.
After being deposited to a thickness of m, a data line 6a having a predetermined pattern is formed by a photolithography process, an etching process, or the like.
【0098】次に図8の工程(9)に示すように、デー
タ線6a上に、例えば、常圧又は減圧CVD法やTEO
Sガス等を用いて、NSG、PSG、BSG、BPSG
などのシリケートガラス膜、窒化シリコン膜や酸化シリ
コン膜等からなり膜厚が約500〜1500nmである
第3層間絶縁膜43を形成する。更に、画素電極9aと
高濃度ドレイン領域1eとを電気接続するためのコンタ
クトホール8を、反応性イオンエッチング、反応性イオ
ンビームエッチング等のドライエッチング或いはウエッ
トエッチングにより形成する。続いて、第3層間絶縁膜
43の上に、スパッタリング等により、ITO膜等の透
明導電性膜を、約50〜200nmの厚さに堆積し、更
にフォトリソグラフィ工程及びエッチング工程等によ
り、画素電極9aを形成する。尚、当該電気光学装置を
反射型として用いる場合には、Al等の反射率の高い不
透明な材料から画素電極9aを形成してもよい。Next, as shown in step (9) of FIG. 8, a normal pressure or low pressure CVD method or a TEO
NSG, PSG, BSG, BPSG using S gas etc.
A third interlayer insulating film 43 made of a silicate glass film, a silicon nitride film, a silicon oxide film, or the like and having a thickness of about 500 to 1500 nm is formed. Further, a contact hole 8 for electrically connecting the pixel electrode 9a and the high-concentration drain region 1e is formed by dry etching such as reactive ion etching, reactive ion beam etching, or wet etching. Subsequently, a transparent conductive film such as an ITO film is deposited on the third interlayer insulating film 43 by sputtering or the like to a thickness of about 50 to 200 nm, and further, a pixel electrode is formed by a photolithography step, an etching step, and the like. 9a is formed. When the electro-optical device is used as a reflection type, the pixel electrode 9a may be formed from an opaque material having a high reflectance such as Al.
【0099】以上のように本実施形態の製造方法によれ
ば、第1層間絶縁膜41を形成する工程(1)〜工程
(3)において、下側の膜をエッチング選択比の高い窒
化シリコン膜41aから形成すると共に上側の膜をエッ
チング選択比の低い酸化シリコン膜41bから形成し、
容量線300上の第1蓄積容量70−1の形成領域で、
酸化シリコン膜41bをエッチング除去すると共に窒化
シリコン膜41aを残すことにより、この領域では、第
1層間絶縁膜41を薄く形成する。他方、容量線300
に重ならない領域で、酸化シリコン膜41b及び窒化シ
リコン膜41aをエッチングしないことにより、走査線
3a及び遮光部80c間に介在する部分を厚く残す。こ
のように、前述した本発明の電気光学装置を比較的容易
に製造できる。As described above, according to the manufacturing method of the present embodiment, in the steps (1) to (3) for forming the first interlayer insulating film 41, the lower film is made of a silicon nitride film having a high etching selectivity. 41a and the upper film is formed from a silicon oxide film 41b having a low etching selectivity,
In the formation region of the first storage capacitor 70-1 on the capacitance line 300,
By removing the silicon oxide film 41b by etching and leaving the silicon nitride film 41a, the first interlayer insulating film 41 is formed thin in this region. On the other hand, the capacitance line 300
By not etching the silicon oxide film 41b and the silicon nitride film 41a in a region that does not overlap with the above, a portion interposed between the scanning line 3a and the light shielding portion 80c is left thick. Thus, the above-described electro-optical device of the present invention can be manufactured relatively easily.
【0100】(電気光学装置の全体構成)以上のように
構成された実施形態における電気光学装置の全体構成を
図9及び図10を参照して説明する。尚、図9は、TF
Tアレイ基板10をその上に形成された各構成要素と共
に対向基板20の側から見た平面図であり、図10は、
図9のH−H’断面図である。(Overall Configuration of Electro-Optical Device) The overall configuration of the electro-optical device in the embodiment configured as described above will be described with reference to FIGS. 9 and 10. FIG. FIG. 9 shows TF
FIG. 10 is a plan view of the T array substrate 10 together with the components formed thereon as viewed from the counter substrate 20 side.
It is HH 'sectional drawing of FIG.
【0101】図9において、TFTアレイ基板10の上
には、シール材52がその縁に沿って設けられており、
その内側に並行して、画像表示領域10aの周辺を規定
する額縁としての遮光膜53が設けられている。シール
材52の外側の領域には、データ線6aに画像信号を所
定タイミングで供給することによりデータ線6aを駆動
するデータ線駆動回路101及び外部回路接続端子10
2がTFTアレイ基板10の一辺に沿って設けられてお
り、走査線3aに走査信号を所定タイミングで供給する
ことにより走査線3aを駆動する走査線駆動回路104
が、この一辺に隣接する2辺に沿って設けられている。
走査線3aに供給される走査信号遅延が問題にならない
のならば、走査線駆動回路104は片側だけでも良いこ
とは言うまでもない。また、データ線駆動回路101を
画像表示領域10aの辺に沿って両側に配列してもよ
い。更にTFTアレイ基板10の残る一辺には、画像表
示領域10aの両側に設けられた走査線駆動回路104
間をつなぐための複数の配線105が設けられている。
また、対向基板20のコーナー部の少なくとも1箇所に
おいては、TFTアレイ基板10と対向基板20との間
で電気的に導通をとるための導通材106が設けられて
いる。そして、図10に示すように、図9に示したシー
ル材52とほぼ同じ輪郭を持つ対向基板20が当該シー
ル材52によりTFTアレイ基板10に固着されてい
る。In FIG. 9, a sealing material 52 is provided on the TFT array substrate 10 along the edge thereof.
In parallel with the inside, a light-shielding film 53 is provided as a frame that defines the periphery of the image display area 10a. A data line driving circuit 101 for driving the data line 6a by supplying an image signal to the data line 6a at a predetermined timing and an external circuit connection terminal 10 are provided outside the sealing material 52.
2 is provided along one side of the TFT array substrate 10, and supplies a scanning signal to the scanning line 3a at a predetermined timing to drive the scanning line 3a so as to drive the scanning line 3a.
Are provided along two sides adjacent to this one side.
If the delay of the scanning signal supplied to the scanning line 3a does not matter, it goes without saying that the scanning line driving circuit 104 may be provided on only one side. Further, the data line driving circuits 101 may be arranged on both sides along the side of the image display area 10a. Further, on one remaining side of the TFT array substrate 10, the scanning line driving circuits 104 provided on both sides of the image display area 10a are provided.
A plurality of wirings 105 for connecting between them are provided.
In at least one of the corners of the opposing substrate 20, a conductive material 106 for electrically connecting the TFT array substrate 10 and the opposing substrate 20 is provided. Then, as shown in FIG. 10, the opposite substrate 20 having substantially the same contour as the sealing material 52 shown in FIG. 9 is fixed to the TFT array substrate 10 by the sealing material 52.
【0102】尚、TFTアレイ基板10上には、これら
のデータ線駆動回路101、走査線駆動回路104等に
加えて、複数のデータ線6aに画像信号を所定のタイミ
ングで印加するサンプリング回路、複数のデータ線6a
に所定電圧レベルのプリチャージ信号を画像信号に先行
して各々供給するプリチャージ回路、製造途中や出荷時
の当該電気光学装置の品質、欠陥等を検査するための検
査回路等を形成してもよい。Note that, on the TFT array substrate 10, in addition to the data line driving circuit 101, the scanning line driving circuit 104, etc., a sampling circuit for applying an image signal to a plurality of data lines 6a at a predetermined timing, a plurality of Data line 6a
A precharge circuit for supplying a precharge signal of a predetermined voltage level prior to the image signal, an inspection circuit for inspecting the quality, defects, and the like of the electro-optical device during manufacturing or shipping. Good.
【0103】以上図1から図10を参照して説明した実
施形態では、データ線駆動回路101及び走査線駆動回
路104をTFTアレイ基板10の上に設ける代わり
に、例えばTAB(Tape Automated bonding)基板上に
実装された駆動用LSIに、TFTアレイ基板10の周
辺部に設けられた異方性導電フィルムを介して電気的及
び機械的に接続するようにしてもよい。また、対向基板
20の投射光が入射する側及びTFTアレイ基板10の
出射光が出射する側には各々、例えば、TN(Twisted
Nematic)モード、VA(Vertically Aligned)モー
ド、PDLC(Polymer Dispersed Liquid Crystal)モー
ド等の動作モードや、ノーマリーホワイトモード/ノー
マリーブラックモードの別に応じて、偏光フィルム、位
相差フィルム、偏光板などが所定の方向で配置される。In the embodiment described above with reference to FIGS. 1 to 10, instead of providing the data line driving circuit 101 and the scanning line driving circuit 104 on the TFT array substrate 10, for example, a TAB (Tape Automated bonding) substrate The drive LSI mounted thereon may be electrically and mechanically connected via an anisotropic conductive film provided on the periphery of the TFT array substrate 10. For example, TN (Twisted) is provided on each of the side of the opposite substrate 20 on which the projected light is incident and the side of the TFT array substrate 10 on which the emitted light is emitted.
Nematic) mode, VA (Vertically Aligned) mode, PDLC (Polymer Dispersed Liquid Crystal) mode and other operation modes, and normally white mode / normally black mode, depending on the polarizing film, retardation film, polarizing plate, etc. They are arranged in a predetermined direction.
【0104】以上説明した実施形態における電気光学装
置は、プロジェクタに適用されるため、3枚の電気光学
装置がRGB用のライトバルブとして各々用いられ、各
ライトバルブには各々RGB色分解用のダイクロイック
ミラーを介して分解された各色の光が投射光として各々
入射されることになる。従って、各実施形態では、対向
基板20に、カラーフィルタは設けられていない。しか
しながら、画素電極9aに対向する所定領域にRGBの
カラーフィルタをその保護膜と共に、対向基板20上に
形成してもよい。このようにすれば、プロジェクタ以外
の直視型や反射型のカラー電気光学装置について、各実
施形態における電気光学装置を適用できる。また、対向
基板20上に1画素1個対応するようにマイクロレンズ
を形成してもよい。あるいは、TFTアレイ基板10上
のRGBに対向する画素電極9a下にカラーレジスト等
でカラーフィルタ層を形成することも可能である。この
ようにすれば、入射光の集光効率を向上することで、明
るい電気光学装置が実現できる。更にまた、対向基板2
0上に、何層もの屈折率の相違する干渉層を堆積するこ
とで、光の干渉を利用して、RGB色を作り出すダイク
ロイックフィルタを形成してもよい。このダイクロイッ
クフィルタ付き対向基板によれば、より明るいカラー電
気光学装置が実現できる。Since the electro-optical device in the embodiment described above is applied to a projector, three electro-optical devices are used as light valves for RGB, and each light valve has a dichroic for RGB color separation. The light of each color decomposed via the mirror is respectively incident as projection light. Therefore, in each embodiment, the opposing substrate 20 is not provided with a color filter. However, an RGB color filter may be formed on the opposing substrate 20 in a predetermined area facing the pixel electrode 9a together with the protective film. In this way, the electro-optical device in each embodiment can be applied to a direct-view or reflective color electro-optical device other than the projector. Further, a micro lens may be formed on the counter substrate 20 so as to correspond to one pixel. Alternatively, it is also possible to form a color filter layer with a color resist or the like under the pixel electrode 9a facing the RGB on the TFT array substrate 10. By doing so, a bright electro-optical device can be realized by improving the light collection efficiency of incident light. Furthermore, the counter substrate 2
A dichroic filter that produces RGB colors using light interference may be formed by depositing many interference layers having different refractive indices on the zero. According to the counter substrate with the dichroic filter, a brighter color electro-optical device can be realized.
【0105】本発明は、上述した実施形態に限られるも
のではなく、請求の範囲及び明細書全体から読み取れる
発明の要旨或いは思想に反しない範囲で適宜変更可能で
あり、そのような変更を伴なう電気光学装置及びその製
造方法もまた本発明の技術的範囲に含まれるものであ
る。The present invention is not limited to the above-described embodiment, but can be appropriately modified without departing from the spirit and spirit of the invention which can be read from the claims and the entire specification. The electro-optical device and the manufacturing method thereof are also included in the technical scope of the present invention.
【図1】本発明の実施形態の電気光学装置における画像
表示領域を構成するマトリクス状の複数の画素に設けら
れた各種素子、配線等の等価回路である。FIG. 1 is an equivalent circuit of various elements, wiring, and the like provided in a plurality of pixels in a matrix forming an image display area in an electro-optical device according to an embodiment of the present invention.
【図2】実施形態の電気光学装置におけるデータ線、走
査線、画素電極等が形成されたTFTアレイ基板の相隣
接する複数の画素群の平面図である。FIG. 2 is a plan view of a plurality of pixel groups adjacent to each other on a TFT array substrate on which data lines, scanning lines, pixel electrodes, and the like are formed in the electro-optical device of the embodiment.
【図3】図2のA−A’断面図である。FIG. 3 is a sectional view taken along line A-A ′ of FIG. 2;
【図4】一の変形形態における蓄積容量付近の断面図で
ある。FIG. 4 is a cross-sectional view showing the vicinity of a storage capacitor according to a modification.
【図5】他の変形形態における蓄積容量付近の断面図で
ある。FIG. 5 is a cross-sectional view around a storage capacitor according to another modification.
【図6】他の変形形態におけるTFT及びその遮光部付
近の断面図である。FIG. 6 is a cross-sectional view of the vicinity of a light-shielding portion and a TFT according to another modification.
【図7】実施形態の電気光学装置の製造プロセスを示す
工程図(その1)である。FIG. 7 is a process chart (1) illustrating a manufacturing process of the electro-optical device according to the embodiment.
【図8】実施形態の電気光学装置の製造プロセスを示す
工程図(その2)である。FIG. 8 is a process diagram (part 2) illustrating a process for manufacturing the electro-optical device of the embodiment.
【図9】実施形態の電気光学装置におけるTFTアレイ
基板をその上に形成された各構成要素と共に対向基板の
側から見た平面図である。FIG. 9 is a plan view of a TFT array substrate in the electro-optical device according to the embodiment together with components formed thereon viewed from a counter substrate side.
【図10】図9のH−H’断面図である。FIG. 10 is a sectional view taken along line H-H ′ of FIG. 9;
1a…半導体層 1a’…チャネル領域 1b…低濃度ソース領域 1c…低濃度ドレイン領域 1d…高濃度ソース領域 1e…高濃度ドレイン領域 1f…第3電極部 2…絶縁薄膜 3a…走査線 6a…データ線 5、8a、8b…コンタクトホール 9a…画素電極 10…TFTアレイ基板 11a…下側遮光膜 12…下地絶縁膜 16…配向膜 20…対向基板 21…対向電極 22…配向膜 30…TFT 41…第1層間絶縁膜 41a…窒化シリコン膜 41b…酸化シリコン膜 42…第2層間絶縁膜 43…第3層間絶縁膜 50…液晶層 70…蓄積容量 70−1…第1蓄積容量 70−2…第2蓄積容量 80…中間導電層 80a…第2電極部 80b…中継部 80c…遮光部 300…容量線 1a ... semiconductor layer 1a '... channel region 1b ... low-concentration source region 1c ... low-concentration drain region 1d ... high-concentration source region 1e ... high-concentration drain region 1f ... third electrode unit 2 ... insulating thin film 3a ... scanning line 6a ... data Line 5, 8a, 8b Contact hole 9a Pixel electrode 10 TFT array substrate 11a Lower light-shielding film 12 Base insulating film 16 Alignment film 20 Counter substrate 21 Counter electrode 22 Alignment film 30 TFT 41 1st interlayer insulating film 41a ... silicon nitride film 41b ... silicon oxide film 42 ... 2nd interlayer insulating film 43 ... 3rd interlayer insulating film 50 ... liquid crystal layer 70 ... storage capacitance 70-1 ... 1st storage capacitance 70-2 ... 2 storage capacitor 80 ... intermediate conductive layer 80a ... second electrode part 80b ... relay part 80c ... light shielding part 300 ... capacitance line
───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 2H092 GA29 JA24 JA46 JB22 JB51 JB69 KB25 MA17 NA21 NA25 NA27 RA05 5C094 AA42 AA43 AA44 AA45 BA03 CA19 DA13 EA03 EA04 EA07 EA10 FB19 GB01 5F110 AA06 AA16 BB02 CC02 DD02 DD03 DD05 DD12 DD13 DD14 EE04 EE05 EE09 EE14 EE28 EE45 FF02 FF23 GG02 GG13 GG24 GG25 GG47 HJ12 HJ23 HL02 HL04 HL05 HL06 HL23 HM15 NN03 NN04 NN23 NN24 NN35 NN44 NN46 NN54 NN72 NN73 PP01 QQ04 QQ05 QQ19 ──────────────────────────────────────────────────続 き Continued on the front page F term (reference) 2H092 GA29 JA24 JA46 JB22 JB51 JB69 KB25 MA17 NA21 NA25 NA27 RA05 5C094 AA42 AA43 AA44 AA45 BA03 CA19 DA13 EA03 EA04 EA07 EA10 FB19 GB01 5F110 AA06 AA12 DD03 DD02 DD02 DD02 EE04 EE05 EE09 EE14 EE28 EE45 FF02 FF23 GG02 GG13 GG24 GG25 GG47 HJ12 HJ23 HL02 HL04 HL05 HL06 HL23 HM15 NN03 NN04 NN23 NN24 NN35 NN44 NN46 NN54 NN72 NN73 Q01Q19 Q19Q
Claims (16)
積容量の第1電極部と、 前記第1電極部及び前記走査線上に積層された層間絶縁
膜と、 該層間絶縁膜上に積層されており前記第1電極部に前記
層間絶縁膜を介して対向する前記蓄積容量の第2電極部
を含むと共に前記走査線を少なくとも部分的に前記層間
絶縁膜を介して上方から覆う遮光部を含む中間導電層と
を備えており、 前記層間絶縁膜は、前記第1電極部と前記第2電極部と
の間における膜厚が前記走査線と前記遮光部との間にお
ける膜厚より薄く形成されていることを特徴とする電気
光学装置。1. A pixel electrode, a thin film transistor connected to the pixel electrode, a scan line connected to the thin film transistor, and a storage capacitor formed of the same layer as the scan line and added to the pixel electrode on a substrate. A first electrode unit, an interlayer insulating film stacked on the first electrode unit and the scanning line, and stacked on the interlayer insulating film and facing the first electrode unit via the interlayer insulating film. An intermediate conductive layer including a second electrode portion of the storage capacitor and a light-shielding portion that covers the scanning line from above at least partially through the interlayer insulating film. An electro-optical device, wherein a film thickness between one electrode portion and the second electrode portion is formed smaller than a film thickness between the scanning line and the light shielding portion.
タと前記画素電極とを中継接続する中継部を更に含むこ
とを特徴とする請求項1に記載の電気光学装置。2. The electro-optical device according to claim 1, wherein the intermediate conductive layer further includes a relay unit that relay-connects the thin film transistor and the pixel electrode.
配置された容量線の一部からなり、 前記第2電極部は、前記画素電極に接続された画素電位
側容量電極からなることを特徴とする請求項1又は2に
記載の電気光学装置。3. The first electrode section is composed of a part of a capacitance line arranged in parallel with the scanning line, and the second electrode section is composed of a pixel potential side capacitance electrode connected to the pixel electrode. The electro-optical device according to claim 1, wherein:
前記薄膜トランジスタのゲート電極として機能する部分
上に配置されていることを特徴とする請求項1から3の
いずれか一項に記載の電気光学装置。4. The electro-optical device according to claim 1, wherein the light shielding unit is arranged at least on a portion where the scanning line functions as a gate electrode of the thin film transistor. apparatus.
絶縁膜と、 該他の層間絶縁膜上に積層されており前記走査線と交差
し且つ前記薄膜トランジスタに接続されたデータ線とを
更に備えたことを特徴とする請求項1から4のいずれか
一項に記載の電気光学装置。5. An inter-layer insulating film laminated on the intermediate conductive layer, and a data line laminated on the other inter-layer insulating film and intersecting with the scanning line and connected to the thin film transistor. The electro-optical device according to claim 1, further comprising:
に沿って伸びる第1部分と該第1部分から折れ曲がって
前記データ線に沿って伸びる第2部分とを含む島状の平
面形状を有することを特徴とする請求項5に記載の電気
光学装置。6. The island-shaped planar shape including a first portion extending along the scanning line for each pixel and a second portion bent from the first portion and extending along the data line for each pixel. The electro-optical device according to claim 5, comprising:
からなることを特徴とする請求項1から6のいずれか一
項に記載の電気光学装置。7. The electro-optical device according to claim 1, wherein the intermediate conductive layer is made of a film containing a high melting point metal.
積層された多層膜からなることを特徴とする請求項1か
ら7のいずれか一項に記載の電気光学装置。8. The electro-optical device according to claim 1, wherein the intermediate conductive layer is formed of a multilayer film in which a silicon film is stacked on a lower side.
成された領域に部分的に配線されることを特徴とする請
求項3に記載の電気光学装置。9. The electro-optical device according to claim 3, wherein the capacitance line is partially wired in a region where the interlayer insulating film is formed thin.
く形成された領域に部分的に配線されることを特徴とす
る請求項5又は6に記載の電気光学装置。10. The electro-optical device according to claim 5, wherein the data line is partially wired in a region where the interlayer insulating film is formed thin.
前記第2電極部との間で薄く形成され且つ前記走査線と
前記遮光部との間で厚く形成された単一層膜からなるこ
とを特徴とする請求項1から10のいずれか一項に記載
の電気光学装置。11. The interlayer insulating film is a single-layer film formed thin between the first electrode portion and the second electrode portion and thick between the scanning line and the light-shielding portion. The electro-optical device according to claim 1, wherein:
前記第2電極部との間で第1膜から形成され且つ前記走
査線と前記遮光部との間で該第1膜及び第2膜から形成
された多層膜からなることを特徴とする請求項1から1
0のいずれか一項に記載の電気光学装置。12. The inter-layer insulating film is formed of a first film between the first electrode portion and the second electrode portion, and is formed between the scanning line and the light shielding portion. 2. A multi-layer film comprising two films.
The electro-optical device according to any one of items 0 to 10.
置されていることを特徴とする請求項12に記載の電気
光学装置。13. The electro-optical device according to claim 12, wherein the first film is disposed below the second film.
り、前記第2膜は、酸化シリコン膜からなることを特徴
とする請求項12又は13に記載の電気光学装置。14. The electro-optical device according to claim 12, wherein the first film is made of a silicon nitride film, and the second film is made of a silicon oxide film.
造する電気光学装置の製造方法であって、 前記基板上に、前記薄膜トランジスタ、前記走査線及び
前記第1電極部を形成する工程と、 前記走査線及び前記第1電極部上に前記層間絶縁膜を形
成する工程と、 前記層間絶縁膜上に前記中間導電層を形成する工程と、 前記中間導電層の上方に前記画素電極を形成する工程と
を備えており、 前記層間絶縁膜を形成する工程は、前記単一層膜に対す
るエッチングの時間制御により前記第1電極部に重なる
領域で前記遮光部を薄く形成するエッチング工程を含む
ことを特徴とする電気光学装置の製造方法。15. A method of manufacturing an electro-optical device for manufacturing the electro-optical device according to claim 11, wherein: forming the thin film transistor, the scanning line, and the first electrode unit on the substrate; Forming the interlayer insulating film on the scanning line and the first electrode unit; forming the intermediate conductive layer on the interlayer insulating film; forming the pixel electrode above the intermediate conductive layer The step of forming the interlayer insulating film includes an etching step of forming the light-shielding portion thin in a region overlapping with the first electrode portion by controlling an etching time of the single-layer film. Of manufacturing an electro-optical device.
造する電気光学装置の製造方法であって、 前記基板上に、前記薄膜トランジスタ、前記走査線及び
前記第1電極部を形成する工程と、 前記走査線及び前記第1電極部上に前記層間絶縁膜を形
成する工程と、 前記層間絶縁膜上に前記中間導電層を形成する工程と、 前記中間導電層の上方に前記画素電極を形成する工程と
を備えており、 前記層間絶縁膜を形成する工程は、前記第1膜をエッチ
ング選択比の高い膜から形成すると共に前記第2膜をエ
ッチング選択比の低い膜から形成して、前記第1電極部
に重なる領域で前記第2膜をエッチング除去すると共に
前記第1膜を残すエッチング工程を含むことを特徴とす
る電気光学装置の製造方法。16. A method for manufacturing an electro-optical device for manufacturing the electro-optical device according to claim 13, wherein: forming the thin film transistor, the scanning line, and the first electrode unit on the substrate; Forming the interlayer insulating film on the scanning line and the first electrode unit; forming the intermediate conductive layer on the interlayer insulating film; forming the pixel electrode above the intermediate conductive layer And forming the interlayer insulating film, wherein the first film is formed from a film having a high etching selectivity and the second film is formed from a film having a low etching selectivity. A method for manufacturing an electro-optical device, comprising: an etching step of etching away the second film in a region overlapping one electrode portion and leaving the first film.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000318543A JP3931547B2 (en) | 2000-10-18 | 2000-10-18 | Electro-optical device and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000318543A JP3931547B2 (en) | 2000-10-18 | 2000-10-18 | Electro-optical device and manufacturing method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2002123192A true JP2002123192A (en) | 2002-04-26 |
JP3931547B2 JP3931547B2 (en) | 2007-06-20 |
Family
ID=18797150
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000318543A Expired - Fee Related JP3931547B2 (en) | 2000-10-18 | 2000-10-18 | Electro-optical device and manufacturing method thereof |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3931547B2 (en) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004046154A (en) * | 2002-06-03 | 2004-02-12 | Lg Phillips Lcd Co Ltd | Active matrix organic electroluminescent display device and manufacturing method therefor |
JP2004102058A (en) * | 2002-09-11 | 2004-04-02 | Seiko Epson Corp | Electrooptical device and electronic equipment |
US7094624B2 (en) | 2001-12-29 | 2006-08-22 | Lg.Philips Lcd Co., Ltd. | Active matrix organic electroluminescent display device and fabricating method thereof |
WO2007097078A1 (en) * | 2006-02-24 | 2007-08-30 | Sharp Kabushiki Kaisha | Active matrix substrate, display, and television set |
JP2008097024A (en) * | 2007-11-22 | 2008-04-24 | Seiko Epson Corp | Electrooptical substrate, electrooptical device including the same, and electronic apparatus |
US7795796B2 (en) | 2005-01-18 | 2010-09-14 | Seiko Epson Corporation | Wiring substrate, electro optic device and electronic equipment |
JP2014056212A (en) * | 2012-09-14 | 2014-03-27 | Seiko Epson Corp | Electro-optic device, method for manufacturing electro-optic device, and electronic equipment |
JP2015179810A (en) * | 2013-08-23 | 2015-10-08 | 株式会社半導体エネルギー研究所 | Capacitative element and semiconductor device |
JP2017120893A (en) * | 2015-12-28 | 2017-07-06 | エルジー ディスプレイ カンパニー リミテッド | Thin film transistor substrate |
JP2018117157A (en) * | 2011-10-13 | 2018-07-26 | 株式会社半導体エネルギー研究所 | Semiconductor device |
JP2018151668A (en) * | 2008-03-05 | 2018-09-27 | 株式会社半導体エネルギー研究所 | Electronic apparatus |
JP2018170511A (en) * | 2012-12-25 | 2018-11-01 | 株式会社半導体エネルギー研究所 | Semiconductor device |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2000039634A1 (en) * | 1998-12-28 | 2000-07-06 | Seiko Epson Corporation | Electrooptic device, method of manufacture thereof, and electronic device |
JP2000267596A (en) * | 1999-03-16 | 2000-09-29 | Seiko Epson Corp | Electrooptical device and its production |
JP2000267131A (en) * | 1999-03-12 | 2000-09-29 | Seiko Epson Corp | Electro-optical device and manufacture thereof |
JP2000286425A (en) * | 1999-01-28 | 2000-10-13 | Seiko Epson Corp | Electro-optic device, manufacture of the electro-optic device and electronic apparatus |
-
2000
- 2000-10-18 JP JP2000318543A patent/JP3931547B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2000039634A1 (en) * | 1998-12-28 | 2000-07-06 | Seiko Epson Corporation | Electrooptic device, method of manufacture thereof, and electronic device |
JP2000286425A (en) * | 1999-01-28 | 2000-10-13 | Seiko Epson Corp | Electro-optic device, manufacture of the electro-optic device and electronic apparatus |
JP2000267131A (en) * | 1999-03-12 | 2000-09-29 | Seiko Epson Corp | Electro-optical device and manufacture thereof |
JP2000267596A (en) * | 1999-03-16 | 2000-09-29 | Seiko Epson Corp | Electrooptical device and its production |
Cited By (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7094624B2 (en) | 2001-12-29 | 2006-08-22 | Lg.Philips Lcd Co., Ltd. | Active matrix organic electroluminescent display device and fabricating method thereof |
JP2004046154A (en) * | 2002-06-03 | 2004-02-12 | Lg Phillips Lcd Co Ltd | Active matrix organic electroluminescent display device and manufacturing method therefor |
JP2004102058A (en) * | 2002-09-11 | 2004-04-02 | Seiko Epson Corp | Electrooptical device and electronic equipment |
US7019807B2 (en) | 2002-09-11 | 2006-03-28 | Seiko Epson Corporation | Electrooptic device and electronic equipment |
US7795796B2 (en) | 2005-01-18 | 2010-09-14 | Seiko Epson Corporation | Wiring substrate, electro optic device and electronic equipment |
US8023056B2 (en) | 2006-02-24 | 2011-09-20 | Sharp Kabushiki Kaisha | Active matrix substrate, display device, and television receiver |
JP4685154B2 (en) * | 2006-02-24 | 2011-05-18 | シャープ株式会社 | Active matrix substrate, display device, television receiver |
WO2007097078A1 (en) * | 2006-02-24 | 2007-08-30 | Sharp Kabushiki Kaisha | Active matrix substrate, display, and television set |
JP2008097024A (en) * | 2007-11-22 | 2008-04-24 | Seiko Epson Corp | Electrooptical substrate, electrooptical device including the same, and electronic apparatus |
JP2018151668A (en) * | 2008-03-05 | 2018-09-27 | 株式会社半導体エネルギー研究所 | Electronic apparatus |
JP2018117157A (en) * | 2011-10-13 | 2018-07-26 | 株式会社半導体エネルギー研究所 | Semiconductor device |
JP2014056212A (en) * | 2012-09-14 | 2014-03-27 | Seiko Epson Corp | Electro-optic device, method for manufacturing electro-optic device, and electronic equipment |
JP2018170511A (en) * | 2012-12-25 | 2018-11-01 | 株式会社半導体エネルギー研究所 | Semiconductor device |
JP2015179810A (en) * | 2013-08-23 | 2015-10-08 | 株式会社半導体エネルギー研究所 | Capacitative element and semiconductor device |
US10134781B2 (en) | 2013-08-23 | 2018-11-20 | Semiconductor Energy Laboratory Co., Ltd. | Capacitor and semiconductor device |
KR20170077920A (en) * | 2015-12-28 | 2017-07-07 | 엘지디스플레이 주식회사 | Thin Film Transistor Substrate And Display Using The Same |
US9954014B2 (en) | 2015-12-28 | 2018-04-24 | Lg Display Co., Ltd. | Thin film transistor substrate and display using the same |
JP2017120893A (en) * | 2015-12-28 | 2017-07-06 | エルジー ディスプレイ カンパニー リミテッド | Thin film transistor substrate |
KR102465559B1 (en) * | 2015-12-28 | 2022-11-11 | 엘지디스플레이 주식회사 | Thin Film Transistor Substrate And Display Using The Same |
Also Published As
Publication number | Publication date |
---|---|
JP3931547B2 (en) | 2007-06-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100484343B1 (en) | Electro-optical device | |
JP3753613B2 (en) | Electro-optical device and projector using the same | |
JP2002108248A (en) | Electro-optical device, substrate therefor, and projection type display device | |
JP2004046091A (en) | Electro-optic device and electronic device | |
JP2001356709A (en) | Optoelectronic device and method for manufacturing the same | |
JP4599655B2 (en) | Electro-optical device and projector | |
JP3821067B2 (en) | Electro-optical device and electronic apparatus | |
JP3743291B2 (en) | Electro-optical device and projector | |
JP3931547B2 (en) | Electro-optical device and manufacturing method thereof | |
JP3608531B2 (en) | Electro-optical device and projection display device | |
JP2002156652A (en) | Electro-optical device and its manufacturing method | |
KR20040055688A (en) | Manufacturing method for electrooptical substrate, electrooptical apparatus, and manufacturing method for same | |
JP3849434B2 (en) | Electro-optical device and projection display device | |
JP2001265253A (en) | Electro-optical device | |
JP4496600B2 (en) | Electro-optical device and projector | |
JP2003140566A (en) | Electrooptical device, its manufacturing method and electronic equipment | |
JP3965935B2 (en) | Electro-optical device and projection display device | |
JP4023107B2 (en) | Electro-optical device and electronic apparatus including the same | |
JP2001330859A (en) | Electrooptical device | |
JP3736330B2 (en) | Electro-optic device | |
JP2003337553A (en) | Electro-optical device and electronic equipment | |
JP3807230B2 (en) | Electro-optical device and projector | |
JP3731460B2 (en) | Electro-optical device and projector | |
JP4000827B2 (en) | ELECTRO-OPTICAL DEVICE, MANUFACTURING METHOD THEREOF, AND ELECTRONIC DEVICE | |
JP2002182238A (en) | Optoelectronic device, method for manufacturing the same, substrate device and method for manufacturing the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20050308 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050705 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050826 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20070220 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070305 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 3931547 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100323 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110323 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120323 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120323 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130323 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140323 Year of fee payment: 7 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |