JP2000031271A - Manufacture of multi-layer interconnection semiconductor device - Google Patents
Manufacture of multi-layer interconnection semiconductor deviceInfo
- Publication number
- JP2000031271A JP2000031271A JP10193515A JP19351598A JP2000031271A JP 2000031271 A JP2000031271 A JP 2000031271A JP 10193515 A JP10193515 A JP 10193515A JP 19351598 A JP19351598 A JP 19351598A JP 2000031271 A JP2000031271 A JP 2000031271A
- Authority
- JP
- Japan
- Prior art keywords
- insulating film
- wiring
- resist
- contact hole
- etching
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Formation Of Insulating Films (AREA)
Abstract
Description
【0001】[0001]
【発明の属する技術分野】本発明は、半導体装置の製造
方法に関し、多層配線層間の絶縁膜を形成した半導体装
置を製造するための方法に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for manufacturing a semiconductor device, and more particularly to a method for manufacturing a semiconductor device having an insulating film formed between multilayer wiring layers.
【0002】[0002]
【従来の技術】従来技術では、多層配線層間の絶縁膜と
して、エッチング条件に対しエッチングレートに有意差
の少ない絶縁膜を用いている。図2は、従来による多層
配線の半導体装置の製造工程の断面図である。基板ウエ
ハ21上に第1の酸化シリコン膜22を堆積する(図2
(a))。第1の酸化シリコン膜22上にレジスト23
を塗布し、パターンを形成する(図2(b))。エッチ
ングを行い、コンタクト孔を形成する(図2(c))。
レジスト23を除去し、第1の配線24を形成する(図
2(d))。第1の配線24が形成された第1の酸化シ
リコン膜22上に第2の酸化シリコン膜25を堆積する
(図2(e))。第2の酸化シリコン膜25上にレジス
ト26を塗布し、パターンを形成する(図2(f))。
エッチングを行い、コンタクト孔を形成する。レジスト
26を除去し、第2の配線27を形成する。第2の配線
27は、形成されたコンタクト孔を介して電気的に導通
されるべき下層の第1の配線24のみと接続される。し
かし、第1の配線24とパターンにズレが生じてエッチ
ングを行った場合、下層の第1の酸化シリコン膜22ま
でコンタクト孔が形成される(図2(g))。レジスト
26を除去し、第2の配線27を形成すると、下層の基
板ウエハ21とも電気的に接続される(図2(h))。2. Description of the Related Art In the prior art, an insulating film having a small difference in etching rate with respect to etching conditions is used as an insulating film between multilayer wiring layers. FIG. 2 is a cross-sectional view of a manufacturing process of a conventional semiconductor device having a multilayer wiring. A first silicon oxide film 22 is deposited on a substrate wafer 21 (see FIG. 2).
(A)). Resist 23 on first silicon oxide film 22
Is applied to form a pattern (FIG. 2B). Etching is performed to form a contact hole (FIG. 2C).
The resist 23 is removed, and a first wiring 24 is formed (FIG. 2D). A second silicon oxide film 25 is deposited on the first silicon oxide film 22 on which the first wiring 24 is formed (FIG. 2E). A resist 26 is applied on the second silicon oxide film 25 to form a pattern (FIG. 2F).
Etching is performed to form a contact hole. The resist 26 is removed, and a second wiring 27 is formed. The second wiring 27 is connected to only the lower first wiring 24 to be electrically connected through the formed contact hole. However, when the pattern is displaced from the first wiring 24 and etching is performed, a contact hole is formed up to the lower first silicon oxide film 22 (FIG. 2G). When the resist 26 is removed and the second wiring 27 is formed, it is also electrically connected to the underlying substrate wafer 21 (FIG. 2 (h)).
【0003】[0003]
【発明が解決しようとする課題】このように多層配線層
間の絶縁膜としてエッチングレートに有意差の少ない絶
縁膜を用いた多層配線の半導体装置の製造方法では、コ
ンタクト孔形成のためのリソグラフィで電気的に導通さ
れるべき下層の配線金属に対して合わせズレを起こしエ
ッチングを行った場合、さらに下層の絶縁膜までコンタ
クト孔が形成され、通常電気的に導通してはならない配
線と配線、または配線と基板ウエハが導通するという問
題が起こる。本発明の目的は、リソグラフィでの合わせ
ズレが起きても通常の動作が確保される多層配線の半導
体装置の製造方法を提供するものである。As described above, in a method of manufacturing a semiconductor device of a multi-layer wiring using an insulating film having a small difference in etching rate as an insulating film between the multi-layer wiring layers, the lithography for forming a contact hole is performed by an electric lithography. If the lower wiring metal that is to be electrically conductive is misaligned and etched, a contact hole is further formed to the lower insulating film, and wiring and wiring or wiring that should not normally be electrically conductive And the substrate wafer conducts. SUMMARY OF THE INVENTION An object of the present invention is to provide a method of manufacturing a multi-layer wiring semiconductor device in which normal operation is ensured even when misalignment occurs in lithography.
【0004】[0004]
【課題を解決するための手段】この発明による多層配線
の半導体装置の製造方法は、基板ウエハ上に第1の絶縁
膜を堆積する工程と、第1の絶縁膜上に前記第1の絶縁
膜よりもエッチングレートの低い第2の絶縁膜を堆積す
る工程と、前記第2の絶縁膜上にレジストを塗布し、パ
ターンを形成する工程と、第1および第2の絶縁膜をエ
ッチングし、コンタクト孔を形成する工程と、レジスト
を除去し、第1の配線を形成する工程と、前記第1の配
線が形成された前記第2の絶縁膜上に第3の絶縁膜を堆
積する工程と、前記第3の絶縁膜上にレジストを塗布
し、パターンを形成する工程と、第3の絶縁膜をエッチ
ングし、コンタクト孔を形成する工程と、レジストを除
去し、第2の配線を形成する工程とを備えたことを特徴
としている。According to the present invention, there is provided a method of manufacturing a semiconductor device having a multilayer wiring, comprising: depositing a first insulating film on a substrate wafer; and forming the first insulating film on the first insulating film. Depositing a second insulating film having a lower etching rate, applying a resist on the second insulating film to form a pattern, etching the first and second insulating films, Forming a hole, removing a resist, forming a first wiring, and depositing a third insulating film on the second insulating film on which the first wiring is formed; A step of applying a resist on the third insulating film to form a pattern, a step of etching the third insulating film to form a contact hole, and a step of removing the resist and forming a second wiring It is characterized by having.
【0005】また、基板ウエハ上に第1の絶縁膜を堆積
する工程と、第1の絶縁膜上に前記第1の絶縁膜よりも
エッチングレートの低い第2の絶縁膜を堆積する工程
と、前記第2の絶縁膜上にレジストを塗布し、パターン
を形成する工程と、第1および第2の絶縁膜をエッチン
グし、コンタクト孔を形成する工程と、レジストを除去
し、第1の配線を形成する工程と、前記第1の配線が形
成された前記第2の絶縁膜上に第3の絶縁膜を堆積する
工程と、前記第3の絶縁膜上に前記第3の絶縁膜よりも
エッチングレートの低い第4の絶縁膜を堆積する工程
と、前記第4の絶縁膜上にレジストを塗布し、パターン
を形成する工程と、第4の絶縁膜をエッチングし、コン
タクト孔を形成する工程と、第3の絶縁膜をエッチング
し、コンタクト孔を形成する工程と、レジストを除去
し、第2の配線を形成する工程とを備えたことを特徴と
している。A step of depositing a first insulating film on the substrate wafer; a step of depositing a second insulating film having a lower etching rate than the first insulating film on the first insulating film; Applying a resist on the second insulating film to form a pattern, etching the first and second insulating films to form a contact hole, removing the resist, and forming a first wiring Forming, depositing a third insulating film on the second insulating film on which the first wiring is formed, and etching on the third insulating film more than the third insulating film. Depositing a fourth insulating film having a low rate, applying a resist on the fourth insulating film to form a pattern, and etching the fourth insulating film to form a contact hole; , Etching the third insulating film to form a contact hole A step of, the resist is removed, it is characterized by comprising a step of forming a second wiring.
【0006】また、前記第3の絶縁膜をエッチングし、
コンタクト孔を形成する工程は、前記第2の絶縁膜上で
止まることを特徴としている。この発明によれば、多層
配線層間の絶縁膜の形成において、第1の絶縁膜を堆積
後、コンタクトエッチング条件に対し第1の絶縁膜より
もエッチングレートの低い第2の絶縁膜を堆積すること
によって、リソグラフィでの合わせズレが起きた場合で
も、さらに下層の絶縁膜までエッチングされることを防
止できるため、通常の動作が確保された多層配線の半導
体装置ができる。Further, the third insulating film is etched,
The step of forming the contact hole stops on the second insulating film. According to the present invention, in forming an insulating film between multilayer wiring layers, after depositing the first insulating film, depositing a second insulating film having a lower etching rate than the first insulating film with respect to contact etching conditions. Accordingly, even when misalignment in lithography occurs, it is possible to prevent further etching of the lower insulating film, so that a multi-layered wiring semiconductor device in which normal operation is ensured can be obtained.
【0007】[0007]
【発明の実施の形態】以下、本発明の実施の形態につい
て説明する。図1は、本発明の第1の実施の形態による
多層配線の半導体装置の製造工程を示す断面図である。
基板ウエハ11上に第1の絶縁膜である酸化シリコン膜
12をCVD(Chemical Vapour De
position)法等により堆積し、酸化シリコン膜
12上に第2の絶縁膜である窒化シリコン膜13をプラ
ズマCVD法等により堆積する(図1(a))。窒化シ
リコン膜13上にレジスト14を塗布し、パターンを形
成する(図1(b))。RIE(Reactive I
on Etching)により窒化シリコン膜13のエ
ッチングを行う(図1(c))。次に、RIEにより酸
化シリコン膜12のエッチングを行う(図1(d))。
レジスト14を除去し、第1のアルミ配線15をスパッ
タリング等により形成する(図1(e))。配線は、ア
ルミニウム以外にもタングステン等である導電体であれ
ば何でもよい。第1のアルミ配線15が形成された窒化
シリコン膜13上に、第3の絶縁膜である酸化シリコン
膜16をCVD法等により堆積する(図1(f))。酸
化シリコン膜16上にレジスト18を塗布し、パターン
を形成する(図1(g))。RIEによ酸化シリコン膜
16のエッチングを行う(図1(h))。下層の第2の
絶縁膜である窒化シリコン膜13にはコンタクト孔が形
成されない。レジスト18を除去する。第2のアルミ配
線19をスパッタリング等により形成する(図1
(i))。図1(g)において、導通させるべき下層の
第1のアルミ配線15とパターンに合わせズレが生じて
いる。Embodiments of the present invention will be described below. FIG. 1 is a sectional view showing a manufacturing process of a semiconductor device having a multilayer wiring according to a first embodiment of the present invention.
A silicon oxide film 12 as a first insulating film is formed on a substrate wafer 11 by CVD (Chemical Vapor Depletion).
A silicon nitride film 13, which is a second insulating film, is deposited on the silicon oxide film 12 by a plasma CVD method or the like (FIG. 1A). A resist 14 is applied on the silicon nitride film 13 to form a pattern (FIG. 1B). RIE (Reactive I
The silicon nitride film 13 is etched by “on etching” (FIG. 1C). Next, the silicon oxide film 12 is etched by RIE (FIG. 1D).
The resist 14 is removed, and a first aluminum wiring 15 is formed by sputtering or the like (FIG. 1E). The wiring may be made of any conductor other than aluminum, such as tungsten. On the silicon nitride film 13 on which the first aluminum wiring 15 is formed, a silicon oxide film 16 as a third insulating film is deposited by a CVD method or the like (FIG. 1F). A resist 18 is applied on the silicon oxide film 16 to form a pattern (FIG. 1G). The silicon oxide film 16 is etched by RIE (FIG. 1H). No contact hole is formed in the silicon nitride film 13, which is the lower second insulating film. The resist 18 is removed. A second aluminum wiring 19 is formed by sputtering or the like (FIG. 1).
(I)). In FIG. 1 (g), there is a misalignment with the pattern of the lower first aluminum wiring 15 to be conducted.
【0008】第1の絶縁膜である酸化シリコン膜12上
に第2の絶縁膜である窒化シリコン膜13を堆積するこ
とにより、窒化シリコン膜13上に堆積した第3の絶縁
膜である酸化シリコン膜16をエッチングした時、下層
の窒化シリコン膜13までエッチングされず、コンタク
ト孔が形成されないため、通常電気的に導通されない基
板ウエハ11との導通を防ぐことができ、通常の動作を
確保できる。また、配線と配線の幅を狭くできるので、
微細配線加工が可能となり、チップサイズを小さくでき
る。[0008] By depositing a silicon nitride film 13 as a second insulating film on a silicon oxide film 12 as a first insulating film, a silicon oxide film as a third insulating film deposited on the silicon nitride film 13 is formed. When the film 16 is etched, the underlying silicon nitride film 13 is not etched, and no contact hole is formed. Therefore, conduction with the substrate wafer 11 that is not normally electrically conducted can be prevented, and normal operation can be ensured. Also, since the width of the wiring can be reduced,
Fine wiring processing becomes possible, and the chip size can be reduced.
【0009】また、本発明による第2の実施の形態によ
る半導体装置の製造工程について説明する。第3の絶縁
膜である酸化シリコン膜16を、第1のアルミ配線15
が形成された第2の絶縁膜である窒化シリコン膜13上
に堆積する工程(図1(f))までは、第1の実施の形
態による半導体装置の製造工程と同様である。A description will be given of a manufacturing process of the semiconductor device according to the second embodiment of the present invention. The silicon oxide film 16 as the third insulating film is replaced with the first aluminum wiring 15
The steps up to the step of depositing on the silicon nitride film 13 as the second insulating film on which is formed (FIG. 1F) are the same as the steps of manufacturing the semiconductor device according to the first embodiment.
【0010】第3の絶縁膜である酸化シリコン膜上に第
4の絶縁膜である窒化シリコン膜をプラズマCVD法等
により堆積する。第4の絶縁膜である窒化シリコン膜上
にレジストを塗布し、パターンを形成する。RIEによ
り第4の絶縁膜である窒化シリコン膜のエッチングを行
う。RIEにより第3の絶縁膜である酸化シリコン膜の
エッチングを行う。下層の第2の絶縁膜である第2の窒
化シリコン膜にはコンタクト孔が形成されない。レジス
トを除去する。第2のアルミ配線をスパッタリング等に
より形成する。A silicon nitride film as a fourth insulating film is deposited on the silicon oxide film as a third insulating film by a plasma CVD method or the like. A resist is applied on the silicon nitride film as the fourth insulating film to form a pattern. The silicon nitride film serving as the fourth insulating film is etched by RIE. The silicon oxide film as the third insulating film is etched by RIE. No contact hole is formed in the second silicon nitride film, which is the lower second insulating film. The resist is removed. A second aluminum wiring is formed by sputtering or the like.
【0011】第1の絶縁膜である酸化シリコン膜上に第
2の絶縁膜である窒化シリコン膜を堆積することによ
り、第3および第4の絶縁膜を各々エッチングした時、
下層の第2の窒化シリコン膜までエッチングされず、コ
ンタクト孔が形成されないため、通常電気的に導通され
ない基板ウエハとの導通を防ぐことができ、通常の動作
を確保できる。また、配線と配線の幅を狭くできるの
で、微細配線加工が可能となり、チップサイズを小さく
できる。When the third and fourth insulating films are etched by depositing a silicon nitride film as a second insulating film on a silicon oxide film as a first insulating film,
Since the lower second silicon nitride film is not etched and no contact hole is formed, conduction with a substrate wafer which is not normally electrically conducted can be prevented, and normal operation can be ensured. Further, since the width of the wiring can be reduced, fine wiring processing can be performed, and the chip size can be reduced.
【0012】本発明による第2の実施の形態において、
酸化シリコン膜上に窒化シリコン膜を堆積する工程を繰
り返すことによって、さらに多層配線の半導体装置を作
ることができる。通常電気的に導通されない下層の配線
との導通を防ぐことができ、通常の動作を確保できる。In a second embodiment of the present invention,
By repeating the step of depositing the silicon nitride film on the silicon oxide film, a semiconductor device with more multilayer wiring can be manufactured. It is possible to prevent conduction with a lower wiring that is not normally electrically conducted, and normal operation can be ensured.
【0013】[0013]
【発明の効果】本発明によれば、第1の絶縁膜を堆積
後、コンタクトエッチング条件に対し第1の絶縁膜より
もエッチングレートの低い第2の絶縁膜を堆積し、第2
の絶縁膜および第1の絶縁膜を各々エッチングすること
により、下層の絶縁膜までコンタクト孔が形成されず、
通常電気的に導通されない下層の配線または基板ウエハ
との導通を防ぐことができ、通常の動作が確保された半
導体装置ができる。According to the present invention, after depositing a first insulating film, a second insulating film having an etching rate lower than that of the first insulating film with respect to contact etching conditions is deposited.
By etching each of the insulating film and the first insulating film, no contact hole is formed up to the underlying insulating film,
It is possible to prevent conduction with a lower layer wiring or a substrate wafer which is not normally electrically conducted, and a semiconductor device in which normal operation is ensured can be obtained.
【図1】本発明による多層配線の半導体装置の製造工程
の断面図FIG. 1 is a sectional view of a manufacturing process of a semiconductor device having a multilayer wiring according to the present invention.
【図2】従来技術による多層配線の半導体装置の製造工
程の断面図FIG. 2 is a sectional view of a manufacturing process of a semiconductor device having a multilayer wiring according to a conventional technique.
【符号の説明】 11…基板ウエハ 12、16…酸化シリコン膜 13…窒化シリコン膜 14、17…レジスト 15…第1のアルミ配線 18…第2のアルミ配線 21…基板ウエハ 22…第1の酸化シリコン膜 23、26…レジスト 24…第1のアルミ配線 25…第2の酸化シリコン膜 27…第2のアルミ配線[Description of Signs] 11 ... Substrate wafer 12, 16 ... Silicon oxide film 13 ... Silicon nitride film 14, 17 ... Resist 15 ... First aluminum wiring 18 ... Second aluminum wiring 21 ... Substrate wafer 22 ... First oxidation Silicon film 23, 26 resist 24 first aluminum wiring 25 second silicon oxide film 27 second aluminum wiring
Claims (3)
工程と、 第1の絶縁膜上に前記第1の絶縁膜よりもエッチングレ
ートの低い第2の絶縁膜を堆積する工程と、 前記第2の絶縁膜上にレジストを塗布し、パターンを形
成する工程と、 第2の絶縁膜をエッチングし、コンタクト孔を形成する
工程と、 第1の絶縁膜をエッチングし、コンタクト孔を形成する
工程と、 レジストを除去し、第1の配線を形成する工程と、 前記第1の配線が形成された前記第2の絶縁膜上に第3
の絶縁膜を堆積する工程と、 前記第3の絶縁膜上にレジストを塗布し、パターンを形
成する工程と、 第3の絶縁膜をエッチングし、コンタクト孔を形成する
工程と、 レジストを除去し、第2の配線を形成する工程とを備え
たことを特徴とする多層配線の半導体装置の製造方法。A step of depositing a first insulating film on a substrate wafer; a step of depositing a second insulating film having a lower etching rate than the first insulating film on the first insulating film; A step of applying a resist on the second insulating film to form a pattern; a step of etching the second insulating film to form a contact hole; and a step of etching the first insulating film to form a contact hole. Removing the resist to form a first wiring; and forming a third wiring on the second insulating film on which the first wiring is formed.
Depositing an insulating film, applying a resist on the third insulating film to form a pattern, etching the third insulating film to form a contact hole, and removing the resist. Forming a second wiring, and a method of manufacturing a semiconductor device having a multilayer wiring.
工程と、 第1の絶縁膜上に前記第1の絶縁膜よりもエッチングレ
ートの低い第2の絶縁膜を堆積する工程と、 前記第2の絶縁膜上にレジストを塗布し、パターンを形
成する工程と、 第2の絶縁膜をエッチングし、コンタクト孔を形成する
工程と、 第1の絶縁膜をエッチングし、コンタクト孔を形成する
工程と、 レジストを除去し、第1の配線を形成する工程と、 前記第1の配線が形成された前記第2の絶縁膜上に第3
の絶縁膜を堆積する工程と、 前記第3の絶縁膜上に前記第3の絶縁膜よりもエッチン
グレートの低い第4の絶縁膜を堆積する工程と、 前記第4の絶縁膜上にレジストを塗布し、パターンを形
成する工程と、 第4の絶縁膜をエッチングし、コンタクト孔を形成する
工程と、 第3の絶縁膜をエッチングし、コンタクト孔を形成する
工程と、 レジストを除去し、第2の配線を形成する工程とを備え
たことを特徴とする多層配線の半導体装置の製造方法。A step of depositing a first insulating film on the substrate wafer; a step of depositing a second insulating film having a lower etching rate than the first insulating film on the first insulating film; A step of applying a resist on the second insulating film to form a pattern; a step of etching the second insulating film to form a contact hole; and a step of etching the first insulating film to form a contact hole. Removing the resist to form a first wiring; and forming a third wiring on the second insulating film on which the first wiring is formed.
Depositing a fourth insulating film having a lower etching rate than the third insulating film on the third insulating film; and depositing a resist on the fourth insulating film. Applying, forming a pattern; etching a fourth insulating film to form a contact hole; etching a third insulating film to form a contact hole; removing the resist; Forming a second wiring. 2. A method of manufacturing a semiconductor device having a multilayer wiring, comprising:
タクト孔を形成する工程は、前記第2の絶縁膜上で止ま
ることを特徴とする請求項1または請求項2記載の多層
配線の半導体装置の製造方法。3. The semiconductor of claim 1 or 2, wherein the step of etching the third insulating film to form a contact hole stops on the second insulating film. Device manufacturing method.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10193515A JP2000031271A (en) | 1998-07-09 | 1998-07-09 | Manufacture of multi-layer interconnection semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10193515A JP2000031271A (en) | 1998-07-09 | 1998-07-09 | Manufacture of multi-layer interconnection semiconductor device |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2000031271A true JP2000031271A (en) | 2000-01-28 |
Family
ID=16309357
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10193515A Pending JP2000031271A (en) | 1998-07-09 | 1998-07-09 | Manufacture of multi-layer interconnection semiconductor device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2000031271A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005197602A (en) * | 2004-01-09 | 2005-07-21 | Renesas Technology Corp | Semiconductor device and method of manufacturing the same |
-
1998
- 1998-07-09 JP JP10193515A patent/JP2000031271A/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005197602A (en) * | 2004-01-09 | 2005-07-21 | Renesas Technology Corp | Semiconductor device and method of manufacturing the same |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH04290232A (en) | Formation method of groove-buried interconnection | |
KR900001834B1 (en) | Method of manufacturing semiconductor device | |
US4855252A (en) | Process for making self-aligned contacts | |
JPH04290249A (en) | Manufacture of semiconductor device | |
JP2000031271A (en) | Manufacture of multi-layer interconnection semiconductor device | |
US6352919B1 (en) | Method of fabricating a borderless via | |
KR100514523B1 (en) | Method for metal interconnection of semiconductor device | |
KR20040057517A (en) | Method of forming a dual damascene pattern | |
JPH0856024A (en) | Manufacture of integrated circuit | |
JPH05226475A (en) | Manufacture of semiconductor device | |
JPH08274098A (en) | Semiconductor device and its manufacture | |
KR950011554B1 (en) | Multi-layer metalizing method of semiconductor device | |
JPH08330422A (en) | Semiconductor device and manufacture of the same | |
JP2636753B2 (en) | Method for manufacturing semiconductor device | |
JPH06349828A (en) | Manufacture of integrated circuit device | |
JPS60227440A (en) | Manufacture of semiconductor device | |
JPH0555385A (en) | Manufacture of semiconductor device | |
KR20040022597A (en) | Method for forming a metal layer of semiconductor device | |
JPH0488634A (en) | Formation of thin film wiring | |
JP2001127154A (en) | Manufacturing method for semiconductor device | |
JPH08213395A (en) | Manufacture of semiconductor device | |
KR20040057518A (en) | Method of forming a dual damascene pattern | |
JPH10256234A (en) | Manufacture of multi-layer wiring | |
JPH05206285A (en) | Formation of multilayer interconnection | |
JPS61288445A (en) | Manufacture of semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20050414 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20050606 |