JP2000075941A - Semiconductor device - Google Patents
Semiconductor deviceInfo
- Publication number
- JP2000075941A JP2000075941A JP10244716A JP24471698A JP2000075941A JP 2000075941 A JP2000075941 A JP 2000075941A JP 10244716 A JP10244716 A JP 10244716A JP 24471698 A JP24471698 A JP 24471698A JP 2000075941 A JP2000075941 A JP 2000075941A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- transistor
- current
- output
- conductivity type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Continuous-Control Power Sources That Use Transistors (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
Abstract
Description
【0001】[0001]
【発明の属する技術分野】本発明は、電圧変換回路に関
し、特に、半導体チップに組み込まれ電源電圧が2.5
V以下で負荷電流が大きく負荷までの配線抵抗が大きい
場合に、その電圧降下分を補償し、負荷の高速動作を可
能にする技術に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a voltage conversion circuit, and more particularly, to a power supply voltage of 2.5 V which is incorporated in a semiconductor chip.
The present invention relates to a technology for compensating for a voltage drop when a load current is large below V and a wiring resistance to a load is large, thereby enabling a high-speed operation of the load.
【0002】[0002]
【従来の技術】外部から供給される電源電圧を降圧して
内部電圧として利用するための電圧変換回路の一つとし
て特開平10−64261号公報の図1に記載される回
路が知られている。2. Description of the Related Art A circuit shown in FIG. 1 of JP-A-10-64261 is known as one of voltage conversion circuits for stepping down a power supply voltage supplied from the outside and using it as an internal voltage. .
【0003】[0003]
【発明が解決しようとする課題】近年、メモリやマイク
ロプロセッサ等の半導体装置では、ユーザーの使いよい
外部単一電源化や素子性能の向上、低消費電力化のため
にチップ内に電源電圧の降圧回路を設けることが多くな
っている。降圧回路は、通常負荷の電流変化に対してほ
ぼ一定の電圧を保つようにネガティブフィードバックル
ープを持つ。これらの降圧回路では、デバイスの微細
化、高集積化にともなう動作電圧の低減により高精度化
と負荷動作時の電圧降下量低減の要求が厳しくなってき
ている。しかし、デバイスの微細化、高集積化に伴い、
逆にチップ内部の電源配線による電圧降下が大きくな
り、それらの降圧回路の供給能力を向上させても負荷端
の電圧降下量を低減することが困難になってきている。
特にDRAMのセンスアンプでは、ビット線振幅の半分
の電圧でプリチャージするいわゆるハーフプリチャージ
方式を採用しているため、その電圧降下による動作速度
の低下が問題になっている。このため、電源配線抵抗に
よるセンスアンプ端の電圧降下の少ない電源供給方式が
求められていることが本願発明者等によって明らかにさ
れた。In recent years, in a semiconductor device such as a memory or a microprocessor, a power supply voltage is reduced in a chip in order to provide a user-friendly external single power supply, improve element performance, and reduce power consumption. Circuits are increasingly provided. The step-down circuit usually has a negative feedback loop so as to maintain a substantially constant voltage with respect to a change in load current. In these step-down circuits, demands for higher accuracy and a reduction in voltage drop during load operation have become stricter due to a reduction in operation voltage accompanying miniaturization and higher integration of devices. However, with the miniaturization and high integration of devices,
Conversely, the voltage drop due to the power supply wiring inside the chip has increased, and it has become difficult to reduce the amount of voltage drop at the load end even if the supply capability of those step-down circuits is improved.
In particular, since the sense amplifier of the DRAM employs a so-called half precharge method of precharging at a voltage half the bit line amplitude, there is a problem that the operating speed is reduced due to the voltage drop. For this reason, the inventors of the present application have clarified that a power supply method in which the voltage drop at the sense amplifier end due to the power supply wiring resistance is small is required.
【0004】図4に特開平10−64261号公報の図
1の降圧回路の例を示す。この回路は、誤差増幅部(M
1〜M9)とバッファ回路(M10、M11)から構成
される。誤差増幅部は、精度と安定性の良さから通常差
動増幅器で構成される。差動増幅器は、基準電圧VRと
出力電圧outの差を検出増幅し、それをバッファ回路
に伝達する。これにより、outのレベルがout>V
Rとなったなら、差動増幅器はこの差を増幅し、その出
力ノード(M8のドレイン)の電圧は上がる。このため
M10のゲート−ソース電圧が小さくなり、供給電流が
減少してoutは下がる。out>VRの場合は逆に差
動増幅器の出力ノードが下がり、M10の駆動能力が大
きくなりoutはあがる。これを自動的に繰返すので負
荷電流ILが変動してもoutはほぼVRに保たれる。
そこで、これを電圧変換回路(ボルテージレギュレー
タ)とも呼ぶ。FIG. 4 shows an example of the step-down circuit shown in FIG. 1 of Japanese Patent Laid-Open No. 10-64261. This circuit includes an error amplifier (M
1 to M9) and buffer circuits (M10, M11). The error amplifying unit is usually composed of a differential amplifier because of its good accuracy and stability. The differential amplifier detects and amplifies a difference between the reference voltage VR and the output voltage out, and transmits the difference to the buffer circuit. As a result, the level of out becomes out> V
Once at R, the differential amplifier amplifies this difference and the voltage at its output node (M8 drain) rises. As a result, the gate-source voltage of M10 decreases, the supply current decreases, and out decreases. If out> VR, on the contrary, the output node of the differential amplifier goes down, the driving capability of M10 increases, and out rises. Since this is automatically repeated, out is substantially maintained at VR even if the load current IL fluctuates.
Therefore, this is also called a voltage conversion circuit (voltage regulator).
【0005】図5に本願発明者等によって検討された半
導体チップにおける降圧回路と負荷回路の関係を示す。
通常、降圧回路は、消費電力と占有面積の関係からチッ
プ上に数個しか配置されない。このため、そこから負荷
までAl配線を引き接続する必要がある。チップサイズ
は、メモリで10〜20mm、Al配線のシート抵抗は
0.1Ω/□程度なので電源配線には10Ω程度の抵抗
が付くことになる。このため、たとえば50mAの電流
が流れたら0.5Vもの電圧降下を起こすことになる。
消費電流と抵抗は、素子の微細化、低電源電圧化により
さらに増加する傾向にあるので、電圧降下も増加し、そ
の割合は、まうます増加することになる。また、図3に
示すように降圧回路にも出力抵抗があるのでさらにこの
量は増加する。これは、負荷の動作速度の低下を招く。FIG. 5 shows the relationship between a step-down circuit and a load circuit in a semiconductor chip studied by the present inventors.
Normally, only a few step-down circuits are arranged on a chip due to the relationship between power consumption and occupied area. For this reason, it is necessary to connect the Al wiring from there to the load. The chip size of the memory is 10 to 20 mm, and the sheet resistance of the Al wiring is about 0.1 Ω / □, so that the power wiring has a resistance of about 10 Ω. Therefore, if a current of, for example, 50 mA flows, a voltage drop of 0.5 V will occur.
Since current consumption and resistance tend to increase further due to miniaturization of elements and reduction in power supply voltage, the voltage drop also increases, and the rate of the drop increases more and more. Further, since the step-down circuit also has an output resistance as shown in FIG. 3, this amount further increases. This causes a decrease in the operation speed of the load.
【0006】以上のように図3の降圧回路では、その出
力抵抗と負荷までの配線抵抗により電圧降下が生じ負荷
端では、所望の電圧レベルよりも下がってしまい動作速
度の低下を招いてしまう。本発明の目的の一つは、配線
抵抗が大きくても負荷端で所望の電圧を得ることにあ
る。As described above, in the step-down circuit of FIG. 3, a voltage drop occurs due to the output resistance and the wiring resistance to the load, and at the load end, the voltage drops below a desired voltage level, resulting in a decrease in operating speed. An object of the present invention is to obtain a desired voltage at a load terminal even when wiring resistance is large.
【0007】[0007]
【課題を解決するための手段】上記課題を解決するため
の代表的な手段は、負荷電流が増加すると出力電圧が高
くなる特性を持った降圧回路を設けることにより達成す
る。A typical means for solving the above problems is achieved by providing a step-down circuit having a characteristic that the output voltage increases as the load current increases.
【0008】[0008]
【発明の実施の形態】図1は、本発明の第1の実施例で
ある。本発明の特徴は、負荷電流が増加した場合、バッ
ファ回路の出力トランジスタM10のゲート電圧を下げ
るように、そのゲートに、負荷電流に比例した電流をV
SSに向けて流すトランジスタM14を接続したことで
ある。FIG. 1 shows a first embodiment of the present invention. A feature of the present invention is that when the load current increases, a current proportional to the load current is applied to the gate of the output transistor M10 to reduce the gate voltage of the output transistor M10.
This means that the transistor M14 flowing toward SS is connected.
【0009】本回路の動作を以下に説明する。本回路
は、ダブルエンド型の差動増幅器(M1〜M5)とその
2つの出力をシングルエンドプッシュプル出力に変換す
る回路(M6〜M9)、出力トランジスタM10、出力
電流モニタ回路(M12、13)および電流制御トラン
ジスタM14、M15から構成される。まず、負荷に電
流ILが流れたとする。そうすると、M10とゲート、
ソースが共通に接続されたM12にILに比例した電流
kILが流れる。ここで、M13、M14、M15はカ
レントミラー接続されているから、それらにもILに比
例した電流、nIL、mILが流れる。ここでM14は
プッシュプル変換回路の出力に接続されているためIL
が増加するとそのノード電位を引き下げる。このため、
M10のゲート−ソース電圧は増加し、出力outのレ
ベルは上昇する。ここで、M15は、差動増幅器の入力
トランジスタの共通ソースに接続されるが、これは、I
Lが増加したとき差動増幅器およびプッシュプル変換回
路の電流を増加させ、それらの応答速度を速くするため
である。通常、LSI内部ではILが増大するというこ
とは、その変動が大きくなることを意味するため、この
差動増幅器電流の増加は、outの過渡変動量を少なく
する効果がある。以上のように本実施例によれば、負荷
電流が増加するとその出力電圧が増加するので、降圧回
路から負荷回路までの配線抵抗や出力トランジスタのオ
ン抵抗による電圧降下を補償することができる。また、
降圧回路の差動増幅器電流も負荷電流の増加に合わせて
増加させているので負荷電流が変動してもその出力電圧
の変動は小さくなる。The operation of the circuit will be described below. This circuit comprises a double-ended differential amplifier (M1 to M5), a circuit for converting the two outputs to a single-ended push-pull output (M6 to M9), an output transistor M10, and an output current monitor circuit (M12, 13). And current control transistors M14 and M15. First, it is assumed that the current IL flows through the load. Then, M10 and the gate,
A current kIL proportional to IL flows through M12 whose sources are commonly connected. Here, since M13, M14, and M15 are current mirror-connected, a current proportional to IL, nIL, and mIL, flow through them. Here, since M14 is connected to the output of the push-pull conversion circuit,
Increases, the node potential is lowered. For this reason,
The gate-source voltage of M10 increases and the level of output out increases. Here, M15 is connected to the common source of the input transistors of the differential amplifier,
This is because when L increases, the currents of the differential amplifier and the push-pull conversion circuit are increased, and their response speed is increased. Normally, an increase in IL inside the LSI means that the fluctuation increases, and therefore, the increase in the differential amplifier current has an effect of reducing the amount of transient fluctuation of out. As described above, according to this embodiment, when the load current increases, the output voltage increases, so that it is possible to compensate for the voltage drop due to the wiring resistance from the step-down circuit to the load circuit and the ON resistance of the output transistor. Also,
Since the differential amplifier current of the step-down circuit is also increased in accordance with the increase of the load current, the fluctuation of the output voltage becomes small even if the load current fluctuates.
【0010】図2は、本発明の第2の実施例である。本
発明の特徴は、本発明の第1の実施例で示した電流吐き
出し型の降圧回路に加えて、電流吸い込み型の降圧回路
を接続したことである。さらに、後者のセンスレベル
は、前者より少し高くし、前者と同様ILが増加したら
高くなるようにしたことである。これにより、M10か
らM25を通しての貫通電流を防ぐとともに、負荷電流
が急速に減少してもoutのレベルがもとの高いレベル
のままになることを防ぐことができる。FIG. 2 shows a second embodiment of the present invention. A feature of the present invention is that a current sink type step-down circuit is connected in addition to the current source type step-down circuit shown in the first embodiment of the present invention. Further, the latter has a sense level slightly higher than the former, and becomes higher as IL increases as in the former. As a result, it is possible to prevent a through current from M10 to M25 and prevent the out level from remaining at the original high level even if the load current decreases rapidly.
【0011】本回路の動作は以下の通りである。同図に
おいて回路の上半分のLM1は、図1のVREGと同じ
である。また、下半分のLM2の中でM16〜M24、
M26、M27までは、図1のM1〜M9、M14、M
15と同一の回路構成である。ここで、トランジスタの
チャネル幅Wは、W(M2)>W(M1)またはW(M
16)>W(M17)としておく。これらの対策は、L
M2のセンスレベルをLM1のそれよりも若干高く設定
することにより、アンプのオフセットや利得が有限なこ
とによって生ずるM10とM25との間の貫通電流を防
ぐためである。さてここでILが増加すると、前述のよ
うにLM1の出力電圧は上昇する。一方、LM2のM2
6、M27にもM14、M15と同じILに比例した電
流が流れる。M26の電流はM25のゲート電圧を引き
下げるように働く。この量は、LM1と同じである。こ
れにより、M25の電流は減少するのでその出力レベル
が上昇する。すなわち、センスレベルが上昇する。ここ
で、M25のgmをM10と同じにしておけば、LM1
の出力レベルの上昇分と同じだけセンスレベルが上昇す
る。したがって、負荷電流がどのように変動してもM1
0とM25との間には貫通電流が流れることはない。さ
らに、負荷電流が急速に減少した場合、outのレベル
もそれに合わせて下げなければならないが、LM1では
それをM11を通して流れる数μAの電流で行わなけれ
ばならない。それで高速にそのレベルを下げることはで
きない。しかし、LM2の付加によりそれが可能になる
ので、たとえ負荷電流が急速に変化しても所望の負荷電
流に比例する出力電圧特性を得ることができる。The operation of this circuit is as follows. In the figure, LM1 in the upper half of the circuit is the same as VREG in FIG. In the lower half LM2, M16 to M24,
Up to M26 and M27, M1 to M9, M14, and M in FIG.
This is the same circuit configuration as 15. Here, the channel width W of the transistor is W (M2)> W (M1) or W (M1).
16)> W (M17). These measures, L
By setting the sense level of M2 slightly higher than that of LM1, a through current between M10 and M25 caused by the finite offset and gain of the amplifier is prevented. Now, when IL increases, the output voltage of LM1 increases as described above. On the other hand, M2 of LM2
6, the same current as M14 and M15 in proportion to IL flows through M27. The current in M26 acts to lower the gate voltage of M25. This amount is the same as LM1. As a result, the current of M25 decreases and its output level increases. That is, the sense level increases. Here, if the gm of M25 is the same as that of M10, LM1
The sense level rises by the same amount as the rise in the output level of. Therefore, no matter how the load current fluctuates, M1
No through current flows between 0 and M25. In addition, if the load current decreases rapidly, the level of out must also be reduced accordingly, but in LM1 it must be done with a current of several μA flowing through M11. So you can't reduce that level quickly. However, the addition of LM2 makes this possible, so that even if the load current changes rapidly, an output voltage characteristic proportional to the desired load current can be obtained.
【0012】図3は、降圧回路における本発明と図4の
回路の負荷電流依存性を比較したものである。図4の回
路では、負荷電流が増加すると出力インピーダンスが有
限の値をとるため徐々に降下する特性となった。しか
し、本発明では、上記のように負荷電流が増加すると逆
に出力電圧を増加させることができる。その増加率は図
1のM10とM12のミラー比kに依存する。すなわち
kを大きくするほどそれを大きくすることができる。FIG. 3 compares the load current dependence of the present invention and the circuit of FIG. 4 in a step-down circuit. In the circuit of FIG. 4, when the load current increases, the output impedance takes a finite value, so that the output impedance gradually decreases. However, in the present invention, the output voltage can be increased when the load current increases as described above. The rate of increase depends on the mirror ratio k between M10 and M12 in FIG. That is, as k is increased, it can be increased.
【0013】図6に電源配線抵抗を考慮した場合の降圧
回路の負荷電流依存性を示す。図4の回路では、出力端
では出力インピーダンス分降下し、さらに負荷端ではそ
の電源配線抵抗分だけ低下する。負荷電流は通常、低電
圧化されても集積度が高くなっているので負荷電流は前
の世代と変わらないか逆に増加する。このため、その変
動率は低電圧化される程大きくなってくる。このため図
4の回路のままでは、動作速度の低下が起こる。一方、
本発明による降圧回路では、出力端では、負荷電流に比
例して増加する。このため、負荷端で所望の電圧が得ら
れることになる。このため、速度の低下が起こらない。FIG. 6 shows the load current dependency of the step-down circuit in consideration of the power supply wiring resistance. In the circuit of FIG. 4, at the output end, the output impedance drops, and at the load end, the power supply wiring resistance lowers. Normally, even if the load current is lowered, the integration degree is high, so that the load current does not change from the previous generation or conversely increases. For this reason, the fluctuation rate increases as the voltage decreases. For this reason, if the circuit of FIG. 4 is used, the operation speed is reduced. on the other hand,
In the step-down circuit according to the present invention, the voltage increases at the output terminal in proportion to the load current. For this reason, a desired voltage is obtained at the load end. Therefore, the speed does not decrease.
【0014】図7は、本発明のDRAMのメモリアレー
への適用例である。DRAMでは、メモリセルから信号
を読み出す場合は、ワード線Wi(i=0〜n)の内か
ら一本を選択し、それに付いているメモリセルすべてか
ら一度に信号を読み出す。そして、それらの信号を一度
にセンスアンプSAで増幅する。このとき1000本以
上のビット線(Bi、/Bi;i=0〜n)が一度に充
放電される。この充放電されるビット線の容量は合計で
数100pF、チップ全体で数1000pFになる。こ
のときの充電電流は、VREGから電源配線LPを介し
てセンスアンプのドライブトランジスタMP、そしてセ
ンスアンプからビット線へと流れる。一方放電電流は、
ビット線からセンスアンプ、センスアンプのドライブト
ランジスタMN、電源配線LNを介してVSSへと流れ
る。ここで、電源配線LP、LNには寄生抵抗Rpが付
いている。このため、センスアンプが動作した直後のノ
ードN2、N4は、図8の波線で示すように大きな電圧
降下と上昇を生ずる。このため、センスアンプを構成す
るトランジスタに印加される電圧が小さくなり動作速度
が低下する。特にDRAMのセンスアンプでは、ビット
線振幅の半分の電圧でプリチャージするいわゆるハーフ
プリチャージ方式を採用しているため、その電圧降下に
よる動作速度の低下が著しい。この電圧低下量は高集積
化されるほどまた、メモリ容量が大きくなるほど顕著に
なる。FIG. 7 shows an example of application of the DRAM of the present invention to a memory array. In a DRAM, when reading a signal from a memory cell, one of the word lines Wi (i = 0 to n) is selected, and a signal is read from all the memory cells attached thereto at one time. Then, those signals are amplified at once by the sense amplifier SA. At this time, 1000 or more bit lines (Bi, / Bi; i = 0 to n) are charged and discharged at a time. The capacity of the charged / discharged bit line is several hundred pF in total, and several thousand pF in the whole chip. At this time, the charging current flows from VREG to the drive transistor MP of the sense amplifier via the power supply line LP, and from the sense amplifier to the bit line. On the other hand, the discharge current is
It flows from the bit line to VSS via the sense amplifier, the drive transistor MN of the sense amplifier, and the power supply line LN. Here, the power supply lines LP and LN are provided with a parasitic resistance Rp. For this reason, the nodes N2 and N4 immediately after the operation of the sense amplifier cause a large voltage drop and a rise as shown by a broken line in FIG. For this reason, the voltage applied to the transistor constituting the sense amplifier is reduced, and the operation speed is reduced. In particular, since the sense amplifier of the DRAM employs a so-called half precharge method of precharging at a voltage half the bit line amplitude, the operation speed is significantly reduced due to the voltage drop. This voltage drop becomes more remarkable as the degree of integration increases and as the memory capacity increases.
【0015】このメモリアレーに、VREGに図4の回
路を採用した場合は、Rpに加えてその出力インピーダ
ンスも加わるのでさらにその電圧低下量は大きくなる。
一方、VREGに本発明の降圧回路を採用した場合に
は、同図の実線で示すように、配線抵抗による降下分だ
け出力端で電圧を上げておくことができるので、負荷端
であるノードN2、N4の電圧をほぼ所望の値にするこ
とができる。このため、センスアンプの速度低下はほと
んど生じなくなる。以上のように本発明をDRAMのメ
モリアレーに適用することにより、配線抵抗よる電圧降
下を補償できるのでセンスアンプをより高速に動作させ
ることができる。When the circuit of FIG. 4 is used for VREG in this memory array, the output impedance is added in addition to Rp, so that the voltage drop is further increased.
On the other hand, when the step-down circuit of the present invention is employed for VREG, the voltage can be increased at the output terminal by the drop due to the wiring resistance as shown by the solid line in FIG. , N4 can be made almost desired values. Therefore, the speed of the sense amplifier hardly decreases. As described above, by applying the present invention to a memory array of a DRAM, a voltage drop due to wiring resistance can be compensated, so that a sense amplifier can be operated at higher speed.
【0016】図9は、本発明の第3の実施例である。本
回路の特徴は、図4に示す回路による降圧回路の差動増
幅器部に正帰還用トランジスタMA、MB、MC、MD
を付加したことである。正帰還によりループ利得が極め
て高くなるので図10に示すように出力電圧の精度が向
上し、さらに負荷に対する電流依存性も小さくすること
ができる。したがって、これを前述のDRAMのセンス
アンプLSIチップ内の回路に適用すれば、負荷端にお
ける電圧降下を小さくすることができるので負荷を高速
に動作させることができる。ここで、MAとMD、MB
とMCが直列に接続されその中点にコンデンサを付加し
ているがこれは、差動増幅器の高周波領域での利得を下
げてループの安定化を図るためである。これにより、降
圧回路の高利得化による発振やオーバーシュートを防ぐ
ことができる。また、図1、2、4、9において出力端
に抵抗RcとコンデンサCcの直列接続されたものが付
加されているがこれは、出力端にゼロ点を発生させるこ
とにより差動増幅器部のポールを打ち消し、位相の回転
を少なくしループの安定化を図るためである。これによ
り、降圧回路の発振やオーバーシュートを防ぐことがで
きる。FIG. 9 shows a third embodiment of the present invention. The feature of this circuit is that positive feedback transistors MA, MB, MC, MD are provided in the differential amplifier section of the step-down circuit by the circuit shown in FIG.
Is added. Since the loop gain becomes extremely high due to the positive feedback, the accuracy of the output voltage is improved as shown in FIG. 10, and the current dependency on the load can be reduced. Therefore, if this is applied to the above-described circuit in the sense amplifier LSI chip of the DRAM, the voltage drop at the load terminal can be reduced, and the load can be operated at high speed. Here, MA, MD, MB
And MC are connected in series, and a capacitor is added at the midpoint of this in order to lower the gain of the differential amplifier in the high frequency region and to stabilize the loop. As a result, oscillation and overshoot caused by increasing the gain of the step-down circuit can be prevented. In FIGS. 1, 2, 4, and 9, a resistor Rc and a capacitor Cc connected in series are added to the output terminal. To cancel the phase rotation and reduce the phase rotation to stabilize the loop. Thereby, oscillation and overshoot of the step-down circuit can be prevented.
【0017】なお、これまでの説明では、説明を容易に
するため電圧変換回路はすべて電流吐き出し型の降圧回
路で説明してきたが、DRAMにおけるBSG(ブース
テッドセンスグランド)方式の低電位側の電圧変換回路
や負電圧の安定化回路のように吸い込み型の電圧変換回
路もある。この場合には、前述の説明とは逆に電流が負
荷から電圧変換回路に向かって流れ込んでくるので負荷
端の電位が上昇する。したがって、この場合は、電圧変
換回路の出力端電位を負荷電流が大きくなると下がるよ
うに制御すればその上昇分を補償することができる。こ
のためには、たとえば、図1や図2の実施例のpMOS
とnMOSの関係をすべて逆にしてさらにVDDとVS
Sを逆にする構成とすればよい。In the above description, all the voltage conversion circuits have been described as current source type step-down circuits for the sake of simplicity. However, the low-potential-side voltage of the BSG (boosted sense ground) method in the DRAM is used. There are also suction-type voltage conversion circuits such as conversion circuits and negative voltage stabilization circuits. In this case, contrary to the above description, the current flows from the load toward the voltage conversion circuit, so that the potential at the load terminal increases. Therefore, in this case, if the output terminal potential of the voltage conversion circuit is controlled to decrease as the load current increases, the increase can be compensated. For this purpose, for example, the pMOS of the embodiment shown in FIGS.
And nMOS are all reversed, and VDD and VS
The configuration may be such that S is reversed.
【0018】以上の実施例による作用効果をまとめると
以下の通りである。チップ内に入力電圧よりその絶対値
が小さい電圧を発生し、負荷回路に電流を供給、または
負荷回路からの電流を吸い込む降圧回路を少なくとも一
つ含む半導体装置において、該降圧回路は、負荷回路に
電流を供給する場合は、負荷電流に比例して出力電圧が
上昇し、負荷回路からの電流を吸い込む場合は、降下す
る構成とする。これにより配線抵抗により電圧降下が生
じても負荷端の電圧を所望の値にすることができ負荷を
高速に動作させることができる。The functions and effects of the above embodiment are summarized as follows. In a semiconductor device including a step-down circuit that generates a voltage whose absolute value is smaller than an input voltage in a chip and supplies a current to a load circuit, or sinks a current from the load circuit, the step-down circuit includes a load circuit. When supplying current, the output voltage increases in proportion to the load current, and decreases when current from the load circuit is drawn. Thus, even if a voltage drop occurs due to wiring resistance, the voltage at the load terminal can be set to a desired value, and the load can be operated at high speed.
【0019】上記の降圧回路において、該降圧回路は、
差動増幅器とソース接地型バッファ回路から構成され、
該差動増幅器の一方の入力端子は該降圧回路のソース接
地バッファの出力端子に直接または、分圧回路を介して
接続され、該差動増幅器のもう一方の端子は、外部電源
電圧より低い電圧を発生する回路の出力に接続されてお
り、該差動増幅器は対をなすダイオード接続された第1
導電型の第1、第2のトランジスタとそれらのドレイン
とそれぞれ接続された第2導電型の第3、第4のトラン
ジスタ、および該第3、第4のトランジスタの共通ソー
スにドレインが接続された第2導電型の第5のトランジ
スタ、および該第1、第2のトランジスタと同一導電型
でそれぞれカレントミラー回路を構成する第6、第7の
トランジスタ、該第6のトランジスタのドレインとドレ
インおよびゲートが接続された第2導電型の第8のトラ
ンジスタ、第7のトランジスタのドレインとドレインが
接続され、第8のトランジスタのゲートとそのゲートを
接続された第2導電型の第9のトランジスタ、該第3、
第4のトランジスタの共通ソースにドレインが接続され
た第2導電型の第10のトランジスタ、第9のトランジ
スタのドレインとそのドレインが接続された第11のト
ランジスタから構成され、該第7のトランジスタのドレ
インは、該バッファ回路の第1導電型の駆動トランジス
タのゲートに接続され、該第10および第11のトラン
ジスタのゲートは、該駆動トランジスタのゲートにその
ゲートが接続されかつ、そのドレインが第2導電型の第
12のトランジスタのドレインおよびゲートに接続され
た第13のトランジスタの該ドレインに接続される構成
とする。これにより負荷電流が増加すると該バッファ回
路の第1導電型の駆動トランジスタのゲート−ソース間
電圧が増加するので、もしバッファ回路が電流吐き出し
型の場合は、その出力電圧が上昇し、吸い込み型の場合
は、その出力電圧が降下する。このため、配線抵抗によ
り電圧降下が生じても負荷端の電圧を所望の値にするこ
とができ負荷を高速に動作させることができる。In the above step-down circuit, the step-down circuit includes:
It consists of a differential amplifier and a common source buffer circuit,
One input terminal of the differential amplifier is connected to the output terminal of the common source buffer of the step-down circuit directly or through a voltage divider circuit, and the other terminal of the differential amplifier has a voltage lower than the external power supply voltage. The differential amplifier is connected to the output of a pair of diode-connected first
Drains are connected to first and second conductivity type transistors and third and fourth transistors of second conductivity type respectively connected to their drains, and a common source of the third and fourth transistors. Fifth transistor of second conductivity type, sixth and seventh transistors each having the same conductivity type as the first and second transistors and forming a current mirror circuit, and drain, drain and gate of the sixth transistor An eighth transistor of the second conductivity type to which is connected the drain and the drain of the seventh transistor, a gate of the eighth transistor and a ninth transistor of the second conductivity type to which the gate is connected, Third,
A tenth transistor of the second conductivity type, the drain of which is connected to the common source of the fourth transistor, a drain of the ninth transistor and an eleventh transistor whose drain is connected, The drain is connected to the gate of the driving transistor of the first conductivity type of the buffer circuit, the gates of the tenth and eleventh transistors are connected to the gate of the driving transistor, and the drain is connected to the second. The thirteenth transistor connected to the drain and the gate of the twelfth transistor of the conductivity type is connected to the drain. As a result, when the load current increases, the gate-source voltage of the drive transistor of the first conductivity type of the buffer circuit increases. Therefore, if the buffer circuit is of a current discharge type, its output voltage increases, and In that case, the output voltage drops. Therefore, even if a voltage drop occurs due to wiring resistance, the voltage at the load terminal can be set to a desired value, and the load can be operated at high speed.
【0020】上記の降圧回路において、その出力端子に
該駆動トランジスタとは逆方向に電流を流す第1導電型
のもう一つの駆動トランジスタを接続し、そのもう一つ
の駆動トランジスタのゲートを、上記差動増幅器と比べ
て該第12と該第13のトランジスタ相当するトランジ
スタがなくかつ、該第10と該第11のトランジスタに
相当するトランジスタのゲートが、該第13のトランジ
スタのドレインに接続されていることを除いては同一構
成の第2の差動増幅器で駆動する構成とする。これによ
り負荷電流が増加から急速に減少に転じても高速にもと
のレベルにまで復帰させることができる。In the above step-down circuit, another driving transistor of the first conductivity type, which allows a current to flow in the opposite direction to the driving transistor, is connected to its output terminal, and the gate of the other driving transistor is connected to the differential transistor. There is no transistor corresponding to the twelfth and thirteenth transistors compared to the operational amplifier, and the gates of the transistors corresponding to the tenth and eleventh transistors are connected to the drain of the thirteenth transistor Except for this, the configuration is such that it is driven by the second differential amplifier having the same configuration. Thus, even if the load current rapidly changes from an increase to a decrease, the load current can be returned to the original level at a high speed.
【0021】上記の降圧回路において、第1の差動増幅
器の出力が遷移する入力レベルの方が、第2の差動増幅
器の出力が遷移する入力レベルより低くなるような回路
構成とする。これにより、二つの駆動トランジスタ間に
流れる貫通電流をなくすことができるので無駄な消費電
流をなくすことができる。In the above-mentioned step-down circuit, the input level to which the output of the first differential amplifier transitions is lower than the input level to which the output of the second differential amplifier transitions. As a result, it is possible to eliminate a through current flowing between the two drive transistors, thereby eliminating unnecessary current consumption.
【0022】上記の降圧回路において、その負荷がDR
AMのメモリアレーを含む構成とする。これにより配線
抵抗よる電圧降下を補償できるのでセンスアンプをより
高速に動作させることができる。In the above step-down circuit, the load is DR
The configuration includes an AM memory array. As a result, the voltage drop due to the wiring resistance can be compensated, so that the sense amplifier can be operated at higher speed.
【0023】チップ内に入力電圧より低い電圧を負荷回
路に供給する降圧回路を含む半導体集積回路において、
該降圧回路は、差動増幅器とソース接地型バッファ回路
から構成され、該差動増幅器の一方の入力端子は該降圧
回路のソース接地バッファの出力端子に直接または、分
圧回路を介して接続され、該差動増幅器のもう一方の端
子は、外部電源電圧より低い電圧を発生する回路の出力
に接続されており、該差動増幅器は対をなすダイオード
接続された第1導電型の第1、第2のトランジスタとそ
れらのドレインとそれぞれ接続された第2導電型の第
3、第4のトランジスタ、および該第3、第4のトラン
ジスタの共通ソースにドレインが接続された第2導電型
の第5のトランジスタ、および該第1、第2のトランジ
スタと同一導電型でそれぞれカレントミラー回路を構成
する第6、第7のトランジスタ、該第6のトランジスタ
のドレインとドレインおよびゲートが接続された第2導
電型の第8のトランジスタ、第7のトランジスタのドレ
インとドレインが接続され、第8のトランジスタのゲー
トとそのゲートを接続された第2導電型の第9のトラン
ジスタ、該第1、第2のトランジスタのゲートおよびソ
ースにそれぞれのゲートおよびソースが接続された第1
導電型の第10および第11のトランジスタ、該第10
および第11のトランジスタのそれぞれのドレインにそ
れぞれのソースが接続された第12および第13のトラ
ンジスタ、一端を該第12および該13のトランジスタ
のそれぞれのソースに接続され他の一端を一定電位に保
った第1および第2のコンデンサから構成され、該第1
2および該13のトランジスタのソースはそれぞれ該第
4のトランジスタのドレインおよび該第3のトランジス
タのドレインに接続され、該第7のトランジスタのドレ
インは、該バッファ回路の第1導電型の駆動トランジス
タのゲートに接続される構成とする。これにより、降圧
回路の出力インピーダンスが低くなるので負荷端の電圧
をより小さくすることができ負荷を高速に動作させるこ
とができる。In a semiconductor integrated circuit including a step-down circuit for supplying a voltage lower than an input voltage to a load circuit in a chip,
The step-down circuit includes a differential amplifier and a common-source buffer circuit, and one input terminal of the differential amplifier is connected to an output terminal of the common-source buffer of the step-down circuit directly or via a voltage dividing circuit. The other terminal of the differential amplifier is connected to an output of a circuit that generates a voltage lower than the external power supply voltage, and the differential amplifier is a pair of diode-connected first conductive type first and second conductive type. Third and fourth transistors of second conductivity type respectively connected to the second transistor and their drains, and second and third transistors of second conductivity type whose drains are connected to a common source of the third and fourth transistors. 5th transistor, 6th and 7th transistors each having the same conductivity type as the first and 2nd transistors and forming a current mirror circuit, and drain and drain of the 6th transistor. And an eighth transistor of the second conductivity type having a gate connected thereto, a drain of the seventh transistor connected to the drain thereof, a ninth transistor of the second conductivity type having the gate connected to the gate of the eighth transistor and the gate thereof , The first and second transistors having their gates and sources connected to the gates and sources thereof, respectively.
Tenth and eleventh transistors of conductivity type;
And the twelfth and thirteenth transistors each having a source connected to each drain of the eleventh transistor. One end is connected to each source of the twelfth and thirteenth transistors and the other end is kept at a constant potential. First and second capacitors,
The sources of the second and thirteenth transistors are connected to the drain of the fourth transistor and the drain of the third transistor, respectively, and the drain of the seventh transistor is connected to the driving transistor of the first conductivity type of the buffer circuit. It is configured to be connected to the gate. As a result, the output impedance of the step-down circuit is reduced, so that the voltage at the load terminal can be further reduced and the load can be operated at high speed.
【0024】上記の降圧回路において、その負荷がDR
AMのメモリアレーを含む構成とする。これによりその
出力インピーダンスを低減できるのでセンスアンプ端の
電圧降下を小さくできセンスアンプをより高速に動作さ
せることができる。In the above step-down circuit, the load is DR
The configuration includes an AM memory array. As a result, the output impedance can be reduced, so that the voltage drop at the end of the sense amplifier can be reduced and the sense amplifier can operate at higher speed.
【0025】[0025]
【発明の効果】降圧回路の出力インピーダンスと電源配
線の抵抗による電圧降下を補償することができるように
なる。The voltage drop due to the output impedance of the step-down circuit and the resistance of the power supply wiring can be compensated.
【図1】本発明の第1の実施例を示す図である。FIG. 1 is a diagram showing a first embodiment of the present invention.
【図2】本発明の第2の実施例を示す図である。FIG. 2 is a diagram showing a second embodiment of the present invention.
【図3】本発明と従来技術の負荷電流依存性の比較を示
す図である。FIG. 3 is a diagram showing a comparison of load current dependency between the present invention and the prior art.
【図4】従来技術による降圧回路を示す図である。FIG. 4 is a diagram showing a step-down circuit according to the related art.
【図5】半導体チップにおける降圧回路と負荷の関係を
示す図である。FIG. 5 is a diagram showing a relationship between a step-down circuit and a load in a semiconductor chip.
【図6】電源配線抵抗を考慮した場合の降圧回路の負荷
電流依存性の比較を示す図である。FIG. 6 is a diagram showing a comparison of load current dependence of a step-down circuit in consideration of power supply wiring resistance.
【図7】DRAMにおける降圧回路とメモリアレーの関
係を示す図である。FIG. 7 is a diagram showing a relationship between a step-down circuit and a memory array in a DRAM.
【図8】本発明と従来技術におけるセンスアンプ動作の
比較を示す図である。FIG. 8 is a diagram showing a comparison between sense amplifier operations according to the present invention and the prior art.
【図9】本発明の第3の実施例を示す図である。FIG. 9 is a diagram showing a third embodiment of the present invention.
【図10】本発明の第3の実施例と従来技術の負荷電流
依存性の比較を示す図である。FIG. 10 is a diagram showing a comparison of load current dependency between the third embodiment of the present invention and the prior art.
VREG,LM1,LM2…降圧回路、 VR…基準電
圧、 out…降圧回路の出力端子、 VDD…電源電
圧(高電位側)、 VSS…電源電圧(低電位側)、
IL…負荷電流、 M1〜M27,MA,MB,MC,
MD,MN,MP…MOSトランジスタ、 VG…ゲー
トバイアス電圧、 Rp…配線抵抗、 Cc,C1,C
2…位相補償容量、 Rc…位相補償抵抗、 LP,L
N…センスアンプ用電源配線、 Wi(i=0〜n)…
ワード線、 Bi,/Bi(i=0〜n)…ビット線、
SAi(i=0〜n)…センスアンプ、 PC…ビッ
ト線プリチャージ信号、 FP,FN…センスアンプ活
性化信号、 CP,CN…センスアンプのコモンソース
線、 MCA#i(i=0〜n)…DRAMのメモリセ
ルアレー。VREG, LM1, LM2: step-down circuit, VR: reference voltage, out: output terminal of the step-down circuit, VDD: power supply voltage (high potential side), VSS: power supply voltage (low potential side),
IL: load current, M1 to M27, MA, MB, MC,
MD, MN, MP: MOS transistor, VG: Gate bias voltage, Rp: Wiring resistance, Cc, C1, C
2: Phase compensation capacitance, Rc: Phase compensation resistance, LP, L
N: power supply wiring for sense amplifier, Wi (i = 0 to n) ...
Word line, Bi, / Bi (i = 0 to n) ... bit line,
SAi (i = 0 to n): sense amplifier, PC: bit line precharge signal, FP, FN: sense amplifier activation signal, CP, CN: common source line of sense amplifier, MCA # i (i = 0 to n) ) ... DRAM memory cell array.
フロントページの続き (71)出願人 590000879 テキサス インスツルメンツ インコーポ レイテツド アメリカ合衆国テキサス州ダラス,ノース セントラルエクスプレスウエイ 13500 (72)発明者 田中 均 東京都小平市上水本町5丁目22番1号 株 式会社日立超エル・エス・アイ・システム ズ内 (72)発明者 海老原 隆 東京都小平市上水本町5丁目22番1号 株 式会社日立超エル・エス・アイ・システム ズ内 (72)発明者 岩崎 秀昭 茨城県稲敷郡美浦村木原2350 日本テキサ ス・インスツルメンツ株式会社内 Fターム(参考) 5B015 AA00 BA51 CA03 CA04 5B024 AA15 BA27 CA07 5H430 BB01 BB05 BB09 BB11 BB12 EE06 EE07 EE12 EE13 EE17 EE18 FF03 FF13 HH03 JJ01 JJ04 JJ07 LA22 Continuing from the front page (71) Applicant 590000879 Texas Instruments Incorporated Rated 13500 North Central Expressway, Dallas, Texas, USA 13500 (72) Inventor Hitoshi Tanaka 5-22-1, Josuihoncho, Kodaira-shi, Tokyo Hitachi, Ltd.・ S.I.Systems Co., Ltd. (72) Inventor Takashi Ebihara 5-22-1, Kamizuhoncho, Kodaira-shi, Tokyo Co., Ltd. Hitachi Ultra-Ls.I.Systems Co., Ltd. 2350 Kihara, Miura-mura, Inashiki-gun, Japan F-term (reference) in Nippon Texas Instruments Co., Ltd.
Claims (5)
な第2電圧を出力する電圧変換回路と、前記第2電圧が
供給される負荷回路とを有する半導体装置であって、前
記電圧変換回路は、前記負荷回路に電流を供給する場合
は、負荷電流に比例してその出力電圧が上昇し、前記負
荷回路からの電流を吸い込む場合は、その出力電圧が降
下することを特徴とする半導体装置。1. A semiconductor device comprising: a voltage conversion circuit receiving a first voltage and outputting a second voltage smaller than the first voltage; and a load circuit to which the second voltage is supplied, wherein the voltage conversion circuit supplies the second voltage. The conversion circuit is characterized in that, when supplying current to the load circuit, its output voltage increases in proportion to the load current, and when sinking current from the load circuit, its output voltage drops. Semiconductor device.
ドを持つバッファ回路と、前記出力ノードに結合される
第1入力ノードと所定の基準電圧が結合される第2入力
ノードとを有する差動増幅器とを含み、 前記差動増幅器は、それぞれのゲート前記第1及び第2
入力ノードがとなりそのソースが共通接続された第1導
電型の対をなす第1及び第2トランジスタと、前記第1
及び第2トランジスタのドレインにそれぞれ結合された
第2導電型の第3及び第4トランジスタと、前記第3及
び第4トランジスタに対しそれぞれカレントミラー回路
を構成する前記第2導電形の第5及び第6トランジスタ
と、そのドレイン及びゲートが前記第5トランジスタの
ドレインと接続された第1導電型の第7トランジスタ
と、そのドレインが前記第6トランジスタのドレインと
接続されるとともにそのゲートが前記第7トランジスタ
のゲートと接続された前記第1導電型の第8トランジス
タと、前記第1及び第2の共通ソースに接続された電流
源と、そのドレインが前記第1及び第2トランジスタの
共通ソースに接続された前記第1導電型の第9トランジ
スタと、そのドレインが前記第8トランジスタのドレイ
ンと接続された前記第1導電型の第10トランジスタを
含み、 前記第6トランジスタのドレインは、前記バッファ回路
に含まれる第1導電型の駆動トランジスタのゲートに接
続されることを特徴とする半導体装置。2. The voltage conversion circuit according to claim 1, wherein the voltage conversion circuit includes a buffer circuit having an output node for outputting the second voltage, a first input node coupled to the output node, and a predetermined reference voltage. And a differential amplifier having a second input node, wherein the differential amplifier has respective gates of the first and second gates.
A first conductivity type pair of a first conductivity type having an input node serving as an input node and having a source connected in common;
Third and fourth transistors of the second conductivity type respectively coupled to the drains of the first and second transistors, and fifth and fifth transistors of the second conductivity type forming current mirror circuits for the third and fourth transistors, respectively. A sixth transistor, a seventh transistor of the first conductivity type having a drain and a gate connected to the drain of the fifth transistor, and a drain connected to the drain of the sixth transistor and a gate connected to the seventh transistor. An eighth transistor of the first conductivity type connected to the gate of the first transistor, a current source connected to the first and second common sources, and a drain connected to a common source of the first and second transistors. And a ninth transistor of the first conductivity type, the drain of which is connected to the drain of the eighth transistor. 1 includes a tenth transistor conductivity type, the drain of the sixth transistor, wherein a is connected to the gate of the driving transistor of the first conductivity type contained in said buffer circuit.
前記出力ノードに前記駆動トランジスタとは逆方向に電
流を流すための第2導電型の第2駆動トランジスタと、
前記出力ノードに結合される第3入力ノードと前記所定
の基準電圧が結合される第4入力ノードとを有する第2
差動増幅器とを備えることを特徴とする半導体装置。3. The voltage conversion circuit according to claim 2,
A second conductivity-type second drive transistor for causing a current to flow through the output node in a direction opposite to the drive transistor;
A second input node having a third input node coupled to the output node and a fourth input node coupled to the predetermined reference voltage;
A semiconductor device comprising a differential amplifier.
負荷回路は、1個のトランジスタと1個のキャパシタを
含むダイナミック形メモリセルを複数含むメモリアレイ
であることを特徴とする半導体装置。4. The semiconductor device according to claim 1, wherein the load circuit is a memory array including a plurality of dynamic memory cells including one transistor and one capacitor.
が遷移する入力レベルの方が、前記第2差動増幅器の出
力が遷移する入力レベルより低いことを特徴とする半導
体装置。5. The semiconductor device according to claim 3, wherein an input level at which the output of the differential amplifier transitions is lower than an input level at which the output of the second differential amplifier transitions.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10244716A JP2000075941A (en) | 1998-08-31 | 1998-08-31 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10244716A JP2000075941A (en) | 1998-08-31 | 1998-08-31 | Semiconductor device |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2000075941A true JP2000075941A (en) | 2000-03-14 |
Family
ID=17122855
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10244716A Withdrawn JP2000075941A (en) | 1998-08-31 | 1998-08-31 | Semiconductor device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2000075941A (en) |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002157031A (en) * | 2000-09-20 | 2002-05-31 | Texas Instruments Inc | Pmos low dropout voltage regulator using non-inverting variable gain stage |
JP2002163024A (en) * | 2000-11-28 | 2002-06-07 | Mitsumi Electric Co Ltd | Series regulator |
JP2002232243A (en) * | 2001-02-01 | 2002-08-16 | Hitachi Ltd | Semiconductor integrated circuit device |
JP2003015750A (en) * | 2001-05-01 | 2003-01-17 | Agere Systems Guardian Corp | Dynamic input stage bias for low quiescent current amplifier |
JP2003195956A (en) * | 2001-12-25 | 2003-07-11 | Hitachi Ltd | Semiconductor integrated circuit device |
JP2005174208A (en) * | 2003-12-15 | 2005-06-30 | Ricoh Co Ltd | Constant voltage power supply device |
US7208924B2 (en) | 2002-06-20 | 2007-04-24 | Renesas Technology Corporation | Semiconductor integrated circuit device |
JP2008033971A (en) * | 2007-10-22 | 2008-02-14 | Ricoh Co Ltd | Constant voltage power source |
JP2016015076A (en) * | 2014-07-03 | 2016-01-28 | 株式会社デンソー | Regulator circuit |
JP2017512341A (en) * | 2014-02-19 | 2017-05-18 | 日本テキサス・インスツルメンツ株式会社 | Low dropout voltage regulator circuit |
JP2018185595A (en) * | 2017-04-25 | 2018-11-22 | 新日本無線株式会社 | Constant voltage power supply circuit |
JP2019160010A (en) * | 2018-03-15 | 2019-09-19 | エイブリック株式会社 | Voltage regulator |
CN117970990A (en) * | 2024-03-29 | 2024-05-03 | 华南师范大学 | Multi-loop fully integrated low-voltage-drop linear voltage stabilizer |
-
1998
- 1998-08-31 JP JP10244716A patent/JP2000075941A/en not_active Withdrawn
Cited By (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002157031A (en) * | 2000-09-20 | 2002-05-31 | Texas Instruments Inc | Pmos low dropout voltage regulator using non-inverting variable gain stage |
JP4623248B2 (en) * | 2000-11-28 | 2011-02-02 | ミツミ電機株式会社 | IC for series regulator |
JP2002163024A (en) * | 2000-11-28 | 2002-06-07 | Mitsumi Electric Co Ltd | Series regulator |
JP2002232243A (en) * | 2001-02-01 | 2002-08-16 | Hitachi Ltd | Semiconductor integrated circuit device |
JP2003015750A (en) * | 2001-05-01 | 2003-01-17 | Agere Systems Guardian Corp | Dynamic input stage bias for low quiescent current amplifier |
JP2003195956A (en) * | 2001-12-25 | 2003-07-11 | Hitachi Ltd | Semiconductor integrated circuit device |
US7208924B2 (en) | 2002-06-20 | 2007-04-24 | Renesas Technology Corporation | Semiconductor integrated circuit device |
US7320482B2 (en) | 2002-06-20 | 2008-01-22 | Hitachi Ulsi Systems Co., Ltd. | Semiconductor integrated circuit device |
JP2005174208A (en) * | 2003-12-15 | 2005-06-30 | Ricoh Co Ltd | Constant voltage power supply device |
JP2008033971A (en) * | 2007-10-22 | 2008-02-14 | Ricoh Co Ltd | Constant voltage power source |
JP4642827B2 (en) * | 2007-10-22 | 2011-03-02 | 株式会社リコー | Constant voltage power supply |
JP2017512341A (en) * | 2014-02-19 | 2017-05-18 | 日本テキサス・インスツルメンツ株式会社 | Low dropout voltage regulator circuit |
JP2016015076A (en) * | 2014-07-03 | 2016-01-28 | 株式会社デンソー | Regulator circuit |
JP2018185595A (en) * | 2017-04-25 | 2018-11-22 | 新日本無線株式会社 | Constant voltage power supply circuit |
JP2019160010A (en) * | 2018-03-15 | 2019-09-19 | エイブリック株式会社 | Voltage regulator |
CN110275562A (en) * | 2018-03-15 | 2019-09-24 | 艾普凌科株式会社 | Voltage regulator |
TWI804589B (en) * | 2018-03-15 | 2023-06-11 | 日商艾普凌科有限公司 | Voltage regulator |
CN117970990A (en) * | 2024-03-29 | 2024-05-03 | 华南师范大学 | Multi-loop fully integrated low-voltage-drop linear voltage stabilizer |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7495422B2 (en) | Area-efficient capacitor-free low-dropout regulator | |
JP3120795B2 (en) | Internal voltage generation circuit | |
US5087834A (en) | Buffer circuit including comparison of voltage-shifted references | |
JP3085562B2 (en) | Reference voltage generation circuit and internal step-down circuit | |
EP0573240B1 (en) | Reference voltage generator | |
US6437645B1 (en) | Slew rate boost circuitry and method | |
US3984780A (en) | CMOS voltage controlled current source | |
JP3087838B2 (en) | Constant voltage generator | |
KR19980018962A (en) | Semiconductor integrated circuit with voltage conversion circuit effective at low operating voltage | |
JPH07101374B2 (en) | Power supply voltage adjustment circuit | |
JP2003015750A (en) | Dynamic input stage bias for low quiescent current amplifier | |
US5369354A (en) | Intermediate voltage generating circuit having low output impedance | |
US6433637B1 (en) | Single cell rail-to-rail input/output operational amplifier | |
JP2000075941A (en) | Semiconductor device | |
JPH02260915A (en) | Transistor circuit | |
JP2002373942A (en) | Semiconductor integrated circuit | |
WO2006134175A2 (en) | Cmos integrated circuit for correction of duty cycle of clock signal | |
JPH04352508A (en) | Cmos transconductance amplifier with floating operating point | |
EP0451870B1 (en) | Reference voltage generating circuit | |
US6583669B1 (en) | Apparatus and method for a compact class AB turn-around stage with low noise, low offset, and low power consumption | |
US5732028A (en) | Reference voltage generator made of BiMOS transistors | |
US6127881A (en) | Multiplier circuit | |
US5889395A (en) | Integrated low voltage regulator for high capacitive loads | |
US20060186865A1 (en) | Voltage regulator | |
US7746164B2 (en) | Voltage generating circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Withdrawal of application because of no request for examination |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20051101 |