ES2219069T3 - Un sistema para extraccion mejorada en sistemas cdma. - Google Patents
Un sistema para extraccion mejorada en sistemas cdma.Info
- Publication number
- ES2219069T3 ES2219069T3 ES99950998T ES99950998T ES2219069T3 ES 2219069 T3 ES2219069 T3 ES 2219069T3 ES 99950998 T ES99950998 T ES 99950998T ES 99950998 T ES99950998 T ES 99950998T ES 2219069 T3 ES2219069 T3 ES 2219069T3
- Authority
- ES
- Spain
- Prior art keywords
- signal
- interference
- signals
- bit rate
- received
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
- H04B1/7097—Interference-related aspects
- H04B1/7103—Interference-related aspects the interference being multiple access interference
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Mobile Radio Communication Systems (AREA)
- Noise Elimination (AREA)
Abstract
Un sistema para la extracción de una señal deseada codificada, a partir de una señal recibida compuesta, que comprende la señal codificada deseada y una, o mas, señales de interferencia, empleando el sistema señales codificadas en un sistema de comunicación, que comprende los pasos de: a) determinar una tasa de bits para, al menos una de, las señales de interferencia en una trama; b) asignar la tasa de bits determinada de la, al menos una, señal de interferencia a, al menos, una señal de interferencia, en una trama recibida subsiguientemente; c) determinar la, al menos una, señal de interferencia (182) en la trama recibida subsiguientemente, empleando la tasa de bits determinada; y d) extraer la señal codificada deseada, en la trama recibida subsiguientemente, llevando a cabo para ello la sustracción de la, al menos una, señal (182) determinada, de la señal compuesta (108, 198) en la trama recibida subsiguientemente.
Description
Un sistema para extracción mejorada en sistemas
CDMA.
La presente invención se refiere a mejoras en, o
relacionadas con, la extracción de señal, y se ocupa, mas en
particular, de la extracción de una señal deseada a partir de una
pluralidad de señales que interfieren con la señal deseada.
El acceso de radio terrestre (UTRA), del sistema
de telecomunicaciones móviles universales (UMTS), emplea acceso
múltiple por división de código (CDMA), como técnica de múltiple
acceso. En el enlace ascendente (sentido terminal móvil a estación
base), son empleados códigos no ortogonales, en combinación con
control de potencia. Sin embargo, debido a que los códigos no son
ortogonales, la capacidad del enlace ascendente está limitada por la
interferencia del acceso múltiple. La especificación UTRA tiene en
cuenta el uso opcional de códigos cortos, para permitir el uso de
diversas técnicas de receptor en la estación base, lo que se apoya
en el hecho de que la interferencia de canal múltiple no es ruido,
si no que está, de hecho, constituida por otras señales. Las
técnicas de receptor que trabajan de este modo son, en general,
conocidas como cancelación de interferencia y detección de la
conexión.
Una implementación de la cancelación de
interferencia funciona mediante la acción de deshacer la modulación
primero de los datos, en la totalidad de las señales dirigidas a la
estación base, para formar estimaciones de los datos. El
conocimiento de estas estimaciones de los datos, junto con las
estimaciones del canal, permite la generación de réplicas
aproximadas, retardadas, de la señal recibida desde cada uno de los
terminales móviles. Para cada señal deseada, las réplicas para las
otras señales son sumadas, en conjunto, y restadas respecto de una
versión retardada de la señal compuesta recibida. Así, en este punto
la interferencia ha sido, mas o menos, cancelada para esa señal.
Cuando se lleva a cabo la acción de deshacer la modulación
(incluyendo deshacer el ensanchamiento), la tasa de errores de bits
(BER) debería reducirse. El proceso entero puede repetirse varias
veces, empleando cada vez las estimaciones mejoradas de los datos
recibidos para construir las réplicas aproximadas.
Una implementación de la detección de conexión
funciona tratando la suma de las señales como una señal compuesta
que ha viajado a través de una trayectoria, con componentes
referidos a las componentes de señal individual. La trayectoria es
entonces igualada, de forma lineal o no lineal, para permitir la
acción de deshacer la modulación, sobre la totalidad de los datos
para la totalidad de las señales.
Tanto en las técnicas de cancelación de
interferencia, como en las técnicas de detección de conexión, es
necesario tener conocimiento de las tasas de bits (y, por lo tanto,
de los factores de ensanchamiento), para cada una de las señales
recibidas. En el dúplex por división de frecuencias (FDD) del UTRA,
el formato de señal consiste en tramas de 10 ms de duración. Hay dos
canales para cada señal, a saber, el canal de control físico
dedicado (DPCCH), y el canal de datos físico dedicado (DPDCH).
El DPCCH es un canal de tasa de bits constante,
de baja potencia. Consiste en 16 segmentos de tiempo que comprenden,
cada uno, símbolos piloto, datos de indicador de formato de
transporte (TFI), codificados, con corrección de errores hacia
delante (FEC), y datos de control de la potencia de transmisión
(TPC). El DPDCH consiste en datos codificados FEC intercalados en el
tiempo. Tiene una tasa de bits que puede variar entre una trama y la
siguiente, cuya tasa de bits es portada por los datos TFI en el
DPCCH de la misma trama. En el enlace ascendente, en una transmisión
de código ensanchado, el DPDCH es ensanchado primero para constituir
el canal en fase (I), y el DPCCH es ensanchado para constituir el
canal de cuadratura de fase (Q). Después se efectúa una encriptación
global de la señal combinada.
Los datos TFI son ensanchados a través de la
trama y no pueden ser descodificados, de forma fiable, hasta que la
totalidad de la trama en curso ha sido recibida. Esto produce dos
problemas.
Primero, la razón para aplicar cancelación de
interferencia o detección de conexión, es incrementar la capacidad
del sistema permitiendo para ello la recepción de señales con una
tasa, de señal frente a ruido mas interferencia, menor que la que
sería posible sin emplear estas técnicas. Esto significa que antes
de la aplicación de la cancelación de interferencia, puede ser
imposible deshacer la modulación de los bits TFI, lo que conduce a
una situación de punto muerto. Esto es cierto, incluso, aunque el
DPCCH y el DPDCH sean transmitidos en canales nominalmente
ortogonales (I y Q), puesto que la trayectoria múltiple degradará
seriamente este carácter ortogonal, y debido a que las distintas
señales serán recibidas en la estación base con respectivas fases de
onda portadora arbitrarias.
En segundo lugar, la información del control de
potencia está generada haciendo medidas de señal frente a ruido mas
interferencia, en el DPCCH, dentro del periodo de tiempo de la
trama. Así, si la cancelación de interferencia, o la detección de
conexión, no pueden ser aplicadas hasta la finalización de la trama,
estas medidas necesitarán estar basadas en la razón de la señal
frente al ruido mas la interferencia (SNI), sin el beneficio de la
cancelación de interferencia ni el de la detección de conexión. Si
el umbral de la medida del control de potencia está basado en la
razón SNI adecuada en esta etapa, entonces la razón SNI resultante
después de la operación de la cancelación de interferencia, o de la
detección de conexión, será mayor que la necesaria. Por otra parte,
los intentos de basar las medidas del control de potencia, en que
sean de una razón SNI adecuada después de la operación de la
cancelación de interferencia o la conexión, es problemático debido
a: a) la razón SNI en la etapa de medida será muy baja -
probablemente demasiado baja para ser medida, y b) no es posible
predecir, a priori, como de efectiva será la cancelación de
interferencia, o la detección de la conexión, en un segmento
cualquiera dado.
La publicación
US-A-5151919 (Ericsson) proporciona
un sistema para deshacer la modulación de CDMA, por sustracción, que
descodifica de manera óptima un sistema codificado inmerso en
cualesquiera otras señales solapadas, que constituyen una señal
compuesta recibida. Un receptor de radio correlacionó un único
código, correspondiente a la señal deseada para ser decodificada con
la señal compuesta. La publicación WO96/24206 (Nokia) proporciona un
sistema CDMA en el que varios usuarios se comunican simultáneamente
en la misma banda de frecuencia, y en el que cada usuario tiene su
propio código de ensanchamiento.
Es, por tanto, un objeto de la presente invención
proporcionar un método mejorado para extraer una señal, que supere
los problemas mencionados arriba.
De acuerdo con un aspecto de la presente
invención, se proporciona un método para extraer una señal
codificada, deseada, a partir de una señal compuesta recibida que
comprende la señal codificada deseada y una o mas señales de
interferencia, método que emplea señales codificadas en un sistema
de comunicación, y que comprende los pasos de:
a) determinar una tasa de bits para, al menos una
de, las señales de interferencia en una trama;
b) asignar la tasa de bits determinada de la, al
menos una, señal de interferencia a, al menos una, señal de
interferencia en una trama recibida subsiguientemente;
c) determinar la, al menos una, señal de
interferencia en la trama recibida subsiguientemente, empleando la
tasa de bits determinada; y
d) extraer la señal codificada deseada en la
trama recibida subsiguientemente, mediante la sustracción de la, al
menos una, señal de interferencia, desde la señal compuesta en la
trama recibida subsiguientemente.
Ventajosamente, el método comprende además los
pasos de:
e) deshacer la modulación de la mencionada trama
recibida subsiguientemente, respecto de la mencionada, al menos una,
señal de interferencia, empleando la mencionada tasa de bits
asignada, para aislar al menos una señal de interferencia respecto
de las otras señales de interferencia.
El paso e) puede producir una pluralidad de
señales de control para extraer la mencionada señal deseada,
comprendiendo la mencionada pluralidad de señales de control una
señal de indicador de formato de transporte, una señal de control de
potencia de transmisión, y una señal, de señal frente a ruido mas
interferencia.
En una realización de la presente invención, el
paso e) es llevado a cabo empleando cancelación de interferencia. En
otra realización de la presente invención, el paso e) es llevado a
cabo empleando la detección de conexión.
El método de la presente invención, de forma
conveniente, también comprende los pasos de:
f) determinar una tasa de bits real para la
mencionada trama subsiguientemente recibida, de la mencionada, al
menos una, señal de interferencia; y
g) deshacer la modulación de la mencionada trama
subsiguientemente recibida, respecto de la mencionada, al menos una,
señal de interferencia, empleando la mencionada tasa de bits real
para extraer la mencionada señal deseada.
El paso g) puede ser llevado a cabo empleando
detección de conexión, o usando por lo menos un receptor Rake. Una
pluralidad de señales de control para extraer la mencionada señal
deseada, pueden ser producidas, donde la pluralidad de señales de
control comprende una señal de indicador de formato de transporte
(TFI), una señal de control de potencia transmitida (TPC), y una
señal, de señal frente a ruido mas interferencia (SNI).
El paso a) puede comprender aislar la mencionada
señal de indicador de formato de transporte, para la mencionada
trama de la mencionada señal de interferencia, y emplear la
mencionada señal de indicador para determinar una tasa de bits real
para esa trama.
La presente invención tiene la ventaja de que la
cancelación de interferencia, y la detección de conexión, pueden ser
aplicadas segmento por segmento, a través de una trama de la señal
recibida, proporcionando de ese modo beneficios para la acción de
deshacer la modulación de los datos TFI, y para las medidas del
control de potencia.
De acuerdo con una aspecto mas de la invención,
se proporciona un aparato que se puede emplear para extraer una
señal codificada deseada, desde una señal recibida compuesta que
comprende la señal codificada deseada y una o mas señales de
interferencia, empleando, el aparato, señales codificadas en un
sistema de comunicación que comprende:
a) un primer procesador de señal, que puede
funcionar para determinar una tasa de bis para, al menos una de, las
señales de interferencia en una trama;
b) un segundo procesador de señal que puede
funcionar para asignar la tasa de bits determinada de la, al menos
una, señal de interferencia, a al menos una señal de interferencia
en una trama recibida subsiguientemente;
c) un tercer procesador de señal para determinar
la, al menos una, señal de interferencia en la trama recibida
subsiguientemente, empleando la tasa de bits determinada; y
d) medios de substracción, para extraer la señal
codificada deseada en la trama recibida subsiguientemente, mediante
substraer la, al menos una, señal de interferencia determinada,
desde la señal compuesta en la trama recibida subsiguientemente.
El primer procesador de señal puede emplearse
para procesar señales individuales, para cada código de señal
recibido, y circuitos de compensación y descodificación determinan
las señales del indicador de formato de transporte (TFI), para
proporcionar una tasa de bits de una trama para, al menos, una señal
de interferencia. También se proporciona un divisor de trayectoria,
para dividir la trayectoria de señal TFI en las primera y segunda
trayectorias de señal; donde, en la primera trayectoria de señal,
las señales TFI se pasan por vía de un cerrojo para suministrar, al
primer procesador de señal, una señal TFI, lo que supone asignar la
tasa de bits determinada para la mencionada última trama, para la
siguiente trama; y donde, en la segunda trayectoria, se pasan
señales TFI a un procesador de señal adicional, para ajustar la tasa
de bits de una señal de salida.
Oportunamente, el aparato está diseñado de forma
que el primer procesador de señal comprende un bloque de receptores
Rake, siendo cada receptor Rake capaz de deshacer la modulación y de
deshacer el ensanchamiento, solo de las señales que tienen un código
asociado con el receptor Rake, pudiendo cada receptor Rake funcionar
para producir a la salida una señal variable de decisión, que es
aplicada a un dispositivo de decisión, al que se puede hacer que
limite la salida y, siendo posible hacer que el dispositivo de
decisión suministre su salida a una unidad, encargada de volver a
modular y a ensanchar, que puede proporcionar una señal modulada de
nuevo y ensanchada de nuevo a un filtro de reconstrucción del canal,
pudiendo trabajar el filtro para recibir una señal de estimación de
canal (CEI) desde un receptor Rake para proporcionar una señal
reconstruida que es suministrada a un sumador para proporcionar una
señal que es después substraída en un bloque de dispositivos de
substracción que funcionan para substraer una señal que corresponde
a la señal reconstruida individual. Este aparato puede comprender un
receptor Rake adicional, y una memoria de TFI, donde el receptor
Rake adicional puede funcionar para procesar la señal desde el
dispositivo de substracción, para proporcionar;
i. una señal en la que se ha deshecho la
modulación y se ha deshecho el ensanchamiento, a la memoria del
canal de datos físico dedicado (DPDCH); y
ii. una señal de indicador de formato de
transporte (TFI);
donde la señal TFI es almacenada en la memoria
TFI, y se determina la tasa de bits, y es pasada al circuito
ajustador de tasa de bits.
En una realización alternativa, el primer
procesador de señal comprende un dispositivo de detección de
conexión, pudiendo el dispositivo de detección de conexión trabajar
para procesar señales con respecto a sus códigos de señal, mediante
lo cual determina señales TFI.
Tal primer procesador de señal, puede utilizarse
para proporcionar una pluralidad de señales de control adicionales
para extraer la mencionada señal deseada.
Para una mejor comprensión de la presente
invención, se hará referencia ahora, a modo de ejemplo únicamente, a
los dibujos anexos, en los cuales:
la figura 1 ilustra un diagrama de bloques de una
realización de una parte de una estación base de un sistema de
telecomunicaciones, según la presente invención; y
la figura 2 ilustra un diagrama de bloques de
otra realización de una parte de una estación base, según la
presente invención.
De acuerdo con la presente invención, una primera
realización de cancelación de interferencia, o detección de
conexión, es llevada a cabo sobre señales entrantes, sobre la base
de que las tasas de bits para todas las señales son las mismas, como
lo eran para la misma señal en la trama anterior. Aunque está
asunción puede no ser cierta para todas las señales, debería ser
cierta para la inmensa mayoría de las señales, toda vez que un gran
número de señales este presente. Si la velocidad de trama es
correcta, por ejemplo, para el 90% de las señales, entonces
nominalmente el 90% de la interferencia debería poder ser cancelada.
El intento fallido de cancelar el restante 10%, añadiría un 10%
adicional, dejando la interferencia en un 20% en el caso ideal. Esto
proporciona una reducción de la interferencia de 7dB - un comienzo
muy prometedor.
Se apreciará que, si el número de señales activas
es pequeño, entonces el funcionamiento de la cancelación de
interferencia o la detección de conexión, no serán necesarios en
modo alguno.
Como se ha discutido anteriormente, para deshacer
la modulación de una señal CDMA de forma efectiva, es necesario
determinar la tasa de bits de la señal. Sin embargo, debido a la
interferencia producida por la presencia de otras señales de canal
propio, es necesario eliminar de la señal tal interferencia, antes
de que la tasa de bits pueda ser determinada. Como se ha discutido
previamente, hay dos métodos principales para eliminar los efectos
de tal interferencia, a saber, cancelación de interferencia y
detección de la conexión. La presente invención se describe, mas
abajo, con respecto a ambas técnicas, con referencia a las figuras 1
y 2 respectivamente.
En relación primero a la figura 1, se muestra una
parte de la estación base que comprende una antena receptora
(R_{x}) 100, una antena transmisora (T_{x}) 300, y un circuito
de procesado para realizar una conversión de frecuencia de radio (o
"radiofrecuencia", RF) a frecuencia intermedia (FI), de las
señales recibidas, y realizar una conversión ascendente de las
señales que van a ser transmitidas. La antena 100 recibe un número
de señales de radio a partir de un número de terminales móviles (no
mostrado), en una célula de telecomunicaciones que incluye la
estación base. Las señales recibidas son pasadas desde la antena 100
al mezclador 102, donde reciben una conversión de RF a FI, empleando
la salida de un oscilador local 104. Como es el caso con CDMA, cada
señal de radio tiene un código único, de forma que puede ser
distinguida de otras señales de radio recibidas al mismo tiempo. La
señales convertidas, de RF a FI, son pasadas al filtro 106, y a
continuación la salida filtrada 108 se pasa a un bloque 110 de
receptores Blake. En la realización ilustrada, se muestra cuatro
receptores Rake 112, 114, 116, 118, pero se apreciará fácilmente que
cualquier número de receptores Rake puede ser empleado, de acuerdo
con la capacidad receptora de la estación base. Cada receptor Rake
112, 114, 116, 118 trabaja en un código distinto, de forma que cada
señal recibida puede ser procesada individualmente. En este ejemplo,
el receptor Rake 112 trabaja en el código 1, el receptor Rake 114
trabaja en el código 2, el receptor Rake 116 trabaja en el código 3,
y el receptor Rake 118 trabaja en el código 4.
Cada receptor Rake 112, 114, 116, 118 recibe toda
la variedad de señales filtradas, pero solo lleva a cabo el trabajo
de deshacer la modulación y deshacer el ensanchamiento de la señal
que tiene el código asociado con tal receptor, y produce una señal
variable de decisión de acuerdo con tales operaciones de deshacer la
modulación y deshacer el ensanchamiento. A continuación la señal
variable de decisión que sale de cada receptor Rake 112, 114, 116,
118 es suministrada, a cada uno de los respectivos dispositivos de
decisión 122, 124, 126, 128, que pueden ser dispositivos
limitadores. A continuación, las salidas limitadas son suministradas
a las respectivas unidades encargadas de volver a modular/ensanchar
132, 134, 136, 138, en las cuales las señales son de nuevo moduladas
y ensanchadas, antes de ser suministradas a los respectivos filtros
de reconstrucción de canal 142, 144, 146, 148.
Cada receptor Rake 112, 114, 116 y 118 produce
también una señal CE de estimación de canal - habiéndose mostrado
solo la señal CE1 de estimación, procedente del receptor Rake 112.
Cada señal CE de estimación de canal es introducida a cada uno de
los respectivos filtros de reconstrucción de canal 142, 144, 146,
148 para permitir la reconstrucción de cada señal con modulación
deshecha y ensanchamiento deshecho. Debe notarse que, aunque por
claridad solo se muestra la señal CE1 de estimación de canal, se
apreciará que los receptores Rake 114, 116 y 118 producen las
respectivas señales de estimación de canal CE2, CE3 y CE4 (no
mostradas), que son suministradas a los correspondientes filtros de
reconstrucción 144, 146 y 148.
Después de que las señales han sido
reconstruidas, son sumadas en el sumador 150 para formar la señal
155, que es una estimación de una versión retardada de la señal
filtrada 108 introducida en bloque 110 de receptores Rake, como se
ha descrito anteriormente. Entonces, la señal 155 es suministrada a
un bloque de dispositivos de substracción 162, 164, 166, 168. Se
apreciará que se proporciona un dispositivo de substracción para
cada señal a ser extraída, y se requerirá más dispositivos de
sustracción, si van a sustraerse más de cuatro señales, cual es el
caso en la realización ilustrada. También son suministradas a los
dispositivos de sustracción 162, 164, 166, 168 las respectivas
señales 172, 174, 176, 178, que son desviadas (previo a su entrada)
del sumador de entrada de señales 150, correspondiendo cada señal a
las señales individuales reconstruidas. Los dispositivos de
sustracción 162, 164, 166, 168 sustraen las señales 172, 174, 176,
178 de la señal 155, para proporcionar las señales de salida 182,
184, 186, 188, que representan la "interferencia" producida por
la presencia de otras señales. Por ejemplo, la señal de salida 182,
corresponde a la señal entrante 108 (la misma que la señal 155, como
se ha discutido más arriba) menos la señal 172, esto es, la señal
que tiene código 1. Análogamente, la señal de salida 184 corresponde
a la señal 108 menos la señal 174 (código 2), la señal de salida 186
corresponde a la señal 108 menos la señal 176 (código 3), y la señal
de salida 188 corresponde a la señal 108 menos la señal 178 (código
4).
Por claridad, se describe el procesamiento
subsiguiente de la señal 182, pero se apreciará fácilmente que las
señales 184, 186 y 188 son procesadas de un modo análogo.
Después la señal 182 se pasa a un dispositivo de
substracción 190 adicional, donde la señal 182 es substraída de una
versión retardada de la señal 108. Como se ha mostrado, la señal 108
es suministrada a un circuito de retardo 196, para proporcionar la
señal retardada 198. El retardo, introducido por el circuito de
retardo 196, es equivalente al tiempo para que la señal 108 sea
procesada por el bloque de receptores Rake 110, los dispositivos de
decisión 122, 124, 126, 128, las unidades encargadas de realizar de
nuevo la modulación/amplificación 132, 134, 136, 138, los filtros de
reconstrucción del canal 142, 144, 146, 148, el sumador 150, y los
dispositivos de sustracción 162, 164, 166, 168. El dispositivo de
sustracción 190 produce una señal de salida 192, que representa la
señal que tiene código 1. Análogamente, las señales de salida 184,
186 y 188 son también pasadas a los dispositivos de substracción (no
mostrado por claridad), donde son substraídas de la señal 198, para
proporcionar señales de salida, que representan las señales que
tienen los códigos 2, 3 y 4.
Cada señal de salida correspondiente a cada uno
de los códigos 2, 3 y 4, son también pasadas a los respectivos
receptores Rake adicionales (no mostrados) y procesadas de idéntica
forma para proporcionar las señales de salida, descritas antes con
referencia al código 1.
Después se pasa la señal de salida 192 a un
receptor Rake 202 adicional, donde se produce la retirada de su
modulación y su ensanchamiento, para producir las señales de salida
212, 222, 232, 242. La señal de salida 212 corresponde a una señal
DPDCH provisional, que se pasa a una memoria DPDCH 252. La señal
provisional DPDCH comprende variables de la decisión blanda,
obtenidas sobre la base de la acción de suprimir el ensanchamiento
acorde al factor mas bajo, de la acción de suprimir el
ensanchamiento, disponible en el momento. La salida desde la memoria
252, se pasa al circuito 262, donde es ajustada la tasa de bits, y
el DPDCH es descodificado, para proporcionar una señal de datos de
salida 280. Sin embargo, el circuito 262 no puede ajustar la tasa de
bits y proporcionar la señal de datos de salida 280, sin conocer la
tasa de bits. La señal de salida 222 comprende una señal TFI, que se
pasa a una memoria TFI 254. La salida desde la memoria 254 se pasa
al circuito 264, donde es descodificada la señal TFI, y se determina
la tasa de bits. La señal de salida 274, desde el circuito 264, se
pasa al circuito 262, para ajustar la tasa de bits y para hacer
posible la salida de la señal de datos 280 La señal de salida 274
también se pasa a un cerrojo 290, que se conecta al receptor Rake
112, para introducir la tasa de bits determinada a partir de la
última trama. A continuación, la tasa de bits es empleada como una
estimación para la próxima trama.
La señal 232 comprende una señal TPC, que se usa
para controlar la potencia a la que el terminal móvil necesita ser
transmitido por la estación base.
La señal 242 comprende una señal SNI, que se usa
para proporcionar una medida de la razón, de señal frente a ruido
mas interferencia, que es experimentada por la señal concreta que
está siendo recibida en código 1. La señal 242 se compara con un
valor umbral en un comparador 272 para generar una serie de bits de
TPC para la trayectoria terminal móvil a estación base, que indican
al terminal relevante si su potencia debería ser reducida o
incrementada. La salida del comparador 272 es modulada en el
modulador 284, mezclada con otros datos en el dispositivo 286 para
transmisión de varios mensajes sobre un canal, ensanchada en el
dispositivo para ensanchar 288, convertida ascendentemente en el
mezclador 292, alimentado por un oscilador local 294, y amplificada
por el amplificador 296, antes de ser transmitida por la antena
300.
La otra entrada de datos al dispositivo 286 para
transmisión de varios mensajes sobre un canal, incluirá señales SNI
análogamente procesadas desde otros receptores Rake adicionales (no
mostrados), que corresponden a los códigos 2, 3 y 4.
En referencia ahora a la figura 2, se muestra un
arreglo que emplea detección de conexión para eliminar señales no
deseadas. Los componentes que han sido previamente descritos con
referencia a la figura 1, están igualmente denotados.
En la figura 2, se muestra una parte de la
estación base que comprende una antena receptora (R_{X}) 100, una
antena transmisora (T_{X}) 300, y circuitos de procesamiento para
convertir, de RF a FI, señales recibidas, y convertir
ascendentemente señales para transmisión. La antena 100 recibe una
pluralidad de señales de radio, desde una pluralidad de terminales
móviles (no mostrado), en una célula de telecomunicaciones que
incluye la estación base. Por simplicidad en la explicación, el
procesamiento de las señales recibidas está descrito con referencia
a cuatro señales, que tienen cada una un único código, por ejemplo
código 1, código 2, código 3 y código 4, como anteriormente. Las
señales recibidas, se pasan de una antena 100 a un mezclador 102,
donde son convertidas de RF a FI, empleando la salida procedente de
un oscilador local 104. Como es el caso con CDMA, cada señal de
radio tiene un único código, de forma que puede ser distinguida
respecto de otras señales de radio recibidas al mismo tiempo. Las
señales convertidas de RF a FI se pasan al filtro 106, y entonces la
salida filtrada 108 se pasa a un dispositivo de detección de
conexión 400. El dispositivo 400 procesa la salida filtrada 108,
para generar una señal TFI, una señal TPC y una señal SNI para cada
código - por simplicidad, solo están mostrados los códigos 1 y 4,
pero se apreciará inmediatamente que los códigos 2 y 3 son
idénticos.
Para el código 1, se muestra el dispositivo 400
produciendo una señal TFI 402, una señal TPC 404 y una señal SNI
406. Análogamente, para el código 4, se muestran la señal TFI 412,
la señal TPC 414, y la señal SNI 416. Las señales TFI 402, 412 se
pasan a los respectivos circuitos 420, 430, donde son almacenadas y
descodificadas. Las señales 422, 432 de salida desde los circuitos
420, 430, se pasan a un segundo dispositivo de detección de conexión
500. Las señales 422, 432 también se pasan a los respectivos
dispositivos de cerrojo de trama 440, 450, siendo utilizadas, las
salidas 442, 452 de estos, para introducir información de la tasa de
bits al dispositivo de detección de conexión 400, para la siguiente
trama de las respectivas señales con código 1 y código 4.
Las señales TPC 404, 414 son empleadas para
proporcionar información para el control de la potencia a la que el
terminal móvil necesita ser transmitido por la estación base. Las
señales SNI 406, 416 son empleadas para proporcionar una indicación,
al terminal móvil, de la interferencia que está siendo
soportada.
Por claridad, el proceso subsiguiente es mostrado
solo para la señal 406. La señal 406 es comparada con un valor
umbral en un comparador 272, y si la señal 406 está por encima del
umbral, se produce una señal de salida que, pasa a través del
conmutador 282, se modula en el modulador 284, se mezcla con otros
datos en el dispositivo 286 para transmisión de varios mensajes
sobre un canal, se ensancha en el ensanchador 288, se convierte
ascendentemente en el mezclador 292 alimentado por el oscilador
local 294, y se amplifica mediante el amplificador 296, antes de ser
transmitida por la antena 300.
Las otras entradas de datos, al dispositivo 286
para transmisión de varios mensajes sobre un canal, incluirán
señales SNI, análogamente procesadas desde los otros receptores Rake
adicionales (no mostrados) que corresponden a los códigos 2, 3 y
4.
Las señales de entrada filtradas 108 son también
suministradas a un circuito de retardo 196. El retardo del circuito
196, se elige para compensar los retardos introducidos durante la
detección de la conexión en el dispositivo 400, y el almacenamiento
y la decodificación en los circuitos 420, 430. La señal retardada
198 proporciona la entrada al dispositivo de detección de la
conexión 500, como se ha ilustrado. Según se ha discutido
anteriormente, las señales 422, 432 se emplean para proporcionar
información de la tasa de bits, que se usa para proporcionar las
señales DPDCH 510, 520, 530, 540 desde el dispositivo 500.
En una realización adicional de la presente
invención (no ilustrada), el primer bloque 110 de receptores Rake
112, 114, 116, 118 puede ser reemplazado con un dispositivo de
detección de conexión 400, para determinar la tasa de bits, de forma
que las señales puedan ser descodificadas en receptores Rake
adicionales, como se ha descrito anteriormente.
Claims (20)
1. Un sistema para la extracción de una señal
deseada codificada, a partir de una señal recibida compuesta, que
comprende la señal codificada deseada y una, o mas, señales de
interferencia, empleando el sistema señales codificadas en un
sistema de comunicación, que comprende los pasos de:
a) determinar una tasa de bits para, al menos una
de, las señales de interferencia en una trama;
b) asignar la tasa de bits determinada de la, al
menos una, señal de interferencia a, al menos, una señal de
interferencia, en una trama recibida subsiguientemente;
c) determinar la, al menos una, señal de
interferencia (182) en la trama recibida subsiguientemente,
empleando la tasa de bits determinada; y
d) extraer la señal codificada deseada, en la
trama recibida subsiguientemente, llevando a cabo para ello la
sustracción de la, al menos una, señal (182) determinada, de la
señal compuesta (108, 198) en la trama recibida
subsiguientemente.
2. Un sistema de acuerdo con la reivindicación 1,
que comprende además el paso de:
e) retirar la modulación de la mencionada trama
recibida subsiguientemente, de la mencionada, al menos una, señal de
interferencia, empleando la mencionada tasa de bits asignada, para
aislar la mencionada, al menos una, señal de interferencia respecto
de las otras señales de interferencia.
3. Un sistema de acuerdo con la reivindicación 2,
en el que el paso e) produce una pluralidad de señales de control,
para extraer la mencionada señal deseada.
4. Un sistema de acuerdo con la reivindicación 3,
en el que la mencionada pluralidad de señales de control comprende
una señal de indicador de formato de transporte (TFI), una señal de
control de potencia de transmisión (TPC), y una señal, de señal
frente a ruido mas interferencia (SNI).
5. Un sistema de acuerdo con cualquiera de las
reivindicaciones 2 a 4, en el que el paso e) es llevado a cabo
empleando cancelación de interferencia.
6. Un sistema de acuerdo con cualquiera de las
reivindicaciones 2 a 4, en el que el paso e) es llevado a cabo
empleando detección de conexión.
7. Un sistema de acuerdo con cualquiera de las
reivindicaciones 2 a 4, que comprende además los pasos de:
f) determinar una tasa de bits real para la
mencionada trama recibida subsiguientemente, de la mencionada, al
menos una, señal de interferencia; y
g) quitar la modulación de la mencionada trama
recibida subsiguientemente, de la mencionada, al menos una, señal de
interferencia, empleando la mencionada tasa de bits real para
extraer la mencionada señal deseada.
8. Un sistema de acuerdo con la reivindicación 7,
en el que el paso g) es llevado a cabo empleando detección de
conexión.
9. Un sistema de acuerdo con la reivindicación 7,
en el que el paso g) es llevado a cabo empleando, al menos, un
receptor Rake (112-118).
10. Un sistema de acuerdo con una de las
reivindicaciones 7 a 9, en el que el paso g) produce una pluralidad
de señales de control, para extraer la mencionada señal deseada.
11. Un sistema de acuerdo con la reivindicación
10, en el que la mencionada pluralidad de señales de control
comprende una señal de indicador de formato de transporte, una señal
de control de potencia de transmisión, y una señal, de señal frente
a ruido mas interferencia.
12. Un sistema de acuerdo con la reivindicación 4
o la 11, en el que el paso a) comprende aislar la mencionada señal
de indicador de formato de transporte, para la mencionada trama de
la mencionada señal de interferencia, y emplear la mencionada señal
de indicador de transporte, para determinar una tasa de bits real
para esa trama.
13. Un aparato al que se puede hacer extraer una
señal codificada deseada desde una señal recibida compuesta, que
comprende la señal deseada codificada y una o mas señales de
interferencia, empleando, el aparato, señales codificadas en un
sistema de comunicaciones, y que comprende:
a) un primer procesador de señal (112), al que se
puede hacer determinar una tasa de bits para, al menos una de, las
señales de interferencia en una trama:
b) un segundo procesador de señal (114), al que
se puede hacer asignar la tasa de bits determinada de la, al menos
una, señal de interferencia a, al menos, una señal de interferencia
en una trama recibida subsiguientemente;
c) un tercer procesador de señal (116), para
determinar la, al menos una, señal de interferencia en la trama
recibida subsiguientemente, empleando la tasa de bits determinada;
y
d) medios de substracción
(162-168), para extraer la señal codificada deseada
en la trama recibida subsiguientemente, llevando a cabo para ello la
substracción de la determinada, al menos una, señal de
interferencia, desde la señal compuesta en la trama recibida
subsiguientemente.
14. Un aparato de acuerdo con la reivindicación
13, en el que el primer procesador de señal comprende un bloque de
receptores Rake (112-118), siendo cada receptor Rake
(112-118) capaz de suprimir la modulación y el
ensanchamiento solo a las señales que tienen un código asociado con
el receptor Rake, siendo capaz cada receptor Rake
(112-118) de producir una señal variable de decisión
que es aplicada a un dispositivo de decisión
(122-128), al cual se puede hacer que limite la
salida y, siendo el dispositivo de decisión
(122-128) capaz de entregar la salida a una unidad
que vuelve a modular/ensanchar (132-138), que es
capaz de proporcionar una señal, de nuevo amplificada y ensanchada,
a un filtro de reconstrucción de canal (142-148),
siendo el filtro (142-148) capaz de recibir un señal
de estimación de canal (CE1) desde el mencionado receptor Rake
(112-118), para proporcionar un señal reconstruida
que es suministrada a un sumador (150), para proporcionar una señal
(155) que es entonces substraída, en un bloque de dispositivos de
substracción (162-168) que son manejables para
substraer una señal (172-178), que corresponde a la
señal individual reconstruida (182-188).
15. Un aparato de acuerdo con la reivindicación
14, que comprende un receptor Rake adicional (202), y una memoria
TFI (254), donde se puede hacer que el receptor Rake adicional
procese la señal desde el dispositivo de substracción, para
proporcionar:
i. una señal en la que se han suprimido la
modulación y el ensanchamiento, a la memoria (252) del canal de
datos físico dedicado (DPDCH); y
ii. una señal de indicador de formato de
transporte (TFI) (222);
donde la señal TFI se almacena en la memoria TFI,
y la tasa de bits se determina y se pasa al circuito ajustador de la
tasa de bits (264).
16. Un aparato según la reivindicación 15, en el
que se puede hacer que el receptor Rake adicional (202) proporcione
una señal de control de potencia de transmisión (TPC), mediante la
que se capacita, al transmisor, para transmitir señales, al
receptor, a un nivel de potencia adecuado.
17. Una aparato de acuerdo con la reivindicación
15, en el que el se puede hacer que cada receptor Rake adicional
(202) proporcione una señal, de señal frente a ruido mas
interferencia (SNI) (242).
18. Un aparato según la reivindicación 13, en el
que el primer procesador de señal comprende un primer dispositivo de
detección de conexión (400), siendo, el dispositivo de detección de
conexión, capaz de procesar señales con respecto a sus códigos de
señal, y mediante lo cual es capaz de determinar señales TFI.
19. Un aparato según la reivindicación 18, en el
que se puede hacer que el primer procesador de señal proporcione una
pluralidad de señales de control adicionales, para extraer la
mencionada señal deseada.
20. Un aparato de acuerdo a la reivindicación 18,
en el que la mencionada pluralidad de señales de control adicionales
comprende una señal de control de potencia de transmisión (TPC), y
una señal, de señal frente a ruido mas interferencia (SNI).
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GBGB9823439.6A GB9823439D0 (en) | 1998-10-27 | 1998-10-27 | Method of extracting a desired signal |
GB9823439 | 1998-10-27 | ||
GB9913872A GB2343343B (en) | 1998-10-27 | 1999-06-16 | Improvements in or relating to signal extraction |
GB9913872 | 1999-06-16 |
Publications (1)
Publication Number | Publication Date |
---|---|
ES2219069T3 true ES2219069T3 (es) | 2004-11-16 |
Family
ID=26314570
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES99950998T Expired - Lifetime ES2219069T3 (es) | 1998-10-27 | 1999-10-26 | Un sistema para extraccion mejorada en sistemas cdma. |
Country Status (7)
Country | Link |
---|---|
US (1) | US7050481B1 (es) |
EP (1) | EP1125369B1 (es) |
JP (1) | JP2002528992A (es) |
CN (2) | CN1134119C (es) |
DE (1) | DE69915854T2 (es) |
ES (1) | ES2219069T3 (es) |
WO (1) | WO2000025438A1 (es) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6885652B1 (en) | 1995-06-30 | 2005-04-26 | Interdigital Technology Corporation | Code division multiple access (CDMA) communication system |
US7020111B2 (en) | 1996-06-27 | 2006-03-28 | Interdigital Technology Corporation | System for using rapid acquisition spreading codes for spread-spectrum communications |
US7929498B2 (en) | 1995-06-30 | 2011-04-19 | Interdigital Technology Corporation | Adaptive forward power control and adaptive reverse power control for spread-spectrum communications |
ZA965340B (en) | 1995-06-30 | 1997-01-27 | Interdigital Tech Corp | Code division multiple access (cdma) communication system |
US7123600B2 (en) * | 1995-06-30 | 2006-10-17 | Interdigital Technology Corporation | Initial power control for spread-spectrum communications |
US6498784B1 (en) * | 1998-10-20 | 2002-12-24 | Interdigital Technology Corporation | Cancellation of pilot and traffic signals |
EP1303928B1 (en) | 2000-07-27 | 2005-09-14 | Interdigital Technology Corporation | Adaptive uplink/downlink timeslot assignment in a hybrid wireless time division multiple access/code division multiple access communication system |
US7342908B2 (en) * | 2000-12-04 | 2008-03-11 | Mitsubishi Denki Kabushiki Kaisha | Radio communication method and device |
US6591109B2 (en) | 2001-08-17 | 2003-07-08 | Interdigital Technology Corporation | Cross cell user equipment interference reduction in a time division duplex communication system using code division multiple access |
US7239677B2 (en) | 2003-04-29 | 2007-07-03 | Telefonaktiebolaget L M Ericsson (Publ) | Method and apparatus for soft symbol scaling |
US7116998B2 (en) | 2003-05-14 | 2006-10-03 | Telefonaktiebolaget L M Ericsson (Publ) | Subtractive multipath delay detection |
KR100712323B1 (ko) * | 2003-10-02 | 2007-05-02 | 삼성전자주식회사 | 패킷 통신 시스템에서 빠른 전송율 변화를 지원하는 역방향 전송율 스케쥴링 방법 및 장치 |
GB2417167B (en) * | 2004-08-13 | 2007-02-14 | Ipwireless Inc | Apparatus and method for communicating user equipment specific information in cellular communication system |
EP1811680A4 (en) * | 2004-10-15 | 2008-09-03 | Ntt Docomo Inc | RADIO BASE STATION, RADIO LINE CONTROL STATION, MOBILE COMMUNICATION SYSTEM, AND MOBILE COMMUNICATION METHOD |
US7675872B2 (en) * | 2004-11-30 | 2010-03-09 | Broadcom Corporation | System, method, and apparatus for displaying pictures |
JP4832087B2 (ja) * | 2005-01-26 | 2011-12-07 | パナソニック株式会社 | 無線基地局装置及び端末装置 |
CN101119134B (zh) * | 2006-08-04 | 2011-01-05 | 华为技术有限公司 | 一种控制线路通讯质量的方法 |
US8315344B2 (en) * | 2009-04-09 | 2012-11-20 | Telefonaktiebolaget Lm Ericsson (Publ) | Blind detection of the transport format (TF) of a signal |
TWI412114B (zh) | 2009-12-31 | 2013-10-11 | Advanced Semiconductor Eng | 半導體封裝結構及其製造方法 |
CN104378172B (zh) * | 2013-08-14 | 2019-07-26 | 中兴通讯股份有限公司 | 数据信道干扰抵消的方法和系统 |
US10623986B2 (en) * | 2015-10-22 | 2020-04-14 | Photonic Systems, Inc. | RF signal separation and suppression system and method |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5151919A (en) * | 1990-12-17 | 1992-09-29 | Ericsson-Ge Mobile Communications Holding Inc. | Cdma subtractive demodulation |
BR9506001A (pt) | 1994-06-03 | 1997-08-19 | Motorola Inc | Processo e aparelho para ajuste do nível de potência do assinante em sistema de comunicação celular |
FI97583C (fi) * | 1995-02-02 | 1997-01-10 | Nokia Mobile Phones Ltd | Tiedonsiirtomenetelmä, lähetin ja vastaanotin |
US5644592A (en) | 1995-04-24 | 1997-07-01 | California Institute Of Technology | Parallel interference cancellation for CDMA applications |
JP2850858B2 (ja) * | 1996-06-21 | 1999-01-27 | 日本電気株式会社 | Cdma送受信方式 |
JP3006679B2 (ja) * | 1997-01-16 | 2000-02-07 | 日本電気株式会社 | セルラー移動電話システム |
US6335922B1 (en) * | 1997-02-11 | 2002-01-01 | Qualcomm Incorporated | Method and apparatus for forward link rate scheduling |
US6507568B2 (en) * | 1997-08-27 | 2003-01-14 | Lucent Technologies Inc. | Enhanced access in wireless communication systems under rapidly fluctuating fading conditions |
JP3406831B2 (ja) * | 1998-03-19 | 2003-05-19 | 富士通株式会社 | 無線基地局のアレーアンテナシステム |
-
1999
- 1999-10-26 ES ES99950998T patent/ES2219069T3/es not_active Expired - Lifetime
- 1999-10-26 CN CNB998125288A patent/CN1134119C/zh not_active Expired - Fee Related
- 1999-10-26 CN CNA031522025A patent/CN1496043A/zh active Pending
- 1999-10-26 JP JP2000578920A patent/JP2002528992A/ja active Pending
- 1999-10-26 EP EP99950998A patent/EP1125369B1/en not_active Expired - Lifetime
- 1999-10-26 WO PCT/GB1999/003546 patent/WO2000025438A1/en active IP Right Grant
- 1999-10-26 DE DE69915854T patent/DE69915854T2/de not_active Expired - Fee Related
- 1999-10-26 US US09/830,466 patent/US7050481B1/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP1125369A1 (en) | 2001-08-22 |
CN1134119C (zh) | 2004-01-07 |
CN1496043A (zh) | 2004-05-12 |
DE69915854D1 (de) | 2004-04-29 |
DE69915854T2 (de) | 2005-03-17 |
WO2000025438A1 (en) | 2000-05-04 |
CN1324523A (zh) | 2001-11-28 |
US7050481B1 (en) | 2006-05-23 |
JP2002528992A (ja) | 2002-09-03 |
EP1125369B1 (en) | 2004-03-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES2219069T3 (es) | Un sistema para extraccion mejorada en sistemas cdma. | |
Laneman et al. | Distributed space-time coded protocols for exploiting cooperative diversity in wireless networks | |
ES2236811T3 (es) | Unidad de abonado para un sistema de comunicacion inalambrica cdma. | |
ES2211442T3 (es) | Dispositivo de emision y de recepcion y procedimiento de control de la potencia de emision. | |
JP4944258B2 (ja) | ディープ・ページングの方法 | |
ES2345279T3 (es) | Unidad de abonado y procedimiento para su uso en un sistema de comunicacion inalambrica. | |
RU2600564C2 (ru) | Спутниковый ретранслятор для широкополосных сигналов со скачкообразной перестройкой частоты с необрабатываемой передачей | |
CA2158391C (en) | Apparatus for and method of broadcast satellite network return-link signal transmission | |
Rankov et al. | Spectral efficient protocols for half-duplex fading relay channels | |
ES2329775T3 (es) | Cancelacion de señales piloto y de trafico indeseadas en un sistema cdma. | |
TW576050B (en) | Method and apparatus for time efficient retransmission using symbol accumulation | |
US5469468A (en) | Overlaying spread-spectrum satellite system and method | |
US6535502B1 (en) | Pilot symbols | |
US20110019719A1 (en) | Adaptive link communications using adaptive chaotic spread waveform | |
WO2013043932A1 (en) | Wifi distance measurement using location packets | |
Hofmann et al. | Ultranarrowband waveform for IoT direct random multiple access to GEO satellites | |
ES2311054T3 (es) | Sistema y metodo para el uso eficiente de frecuencias en un sistema hibrida multihaz de radiodifusion por satelite. | |
ES2617324T3 (es) | Sistema de comunicación inalámbrica, aparato de transmisión, aparato de recepción y método de comunicación inalámbrica | |
GB2343343A (en) | Signal extraction | |
Moon et al. | Collaborative mitigation of partial-time jamming on nonfading channels | |
Coakley et al. | A hybrid CDMA scheme and demodulator structure for Ka band operation | |
McGrath | Coding Applications in Satellite Communication Systems | |
Ilcev | Code division multiple access (CDMA) applicable for mobile satellite communications | |
ES2367924T3 (es) | Cancelación de interferencia usando estimación de potencia y seguimiento para comunicación inalámbrica. | |
FI94304C (fi) | Menetelmä suorasekvenssihajoitusta käyttävän hajaspektrivastaanottimen automaattiseksi vahvistuksen säätämiseksi ja menetelmää soveltava vastaanotin |