DE3235677A1 - Feldeffekttransistor des verarmungstyps und verfahren zu seiner herstellung - Google Patents
Feldeffekttransistor des verarmungstyps und verfahren zu seiner herstellungInfo
- Publication number
- DE3235677A1 DE3235677A1 DE19823235677 DE3235677A DE3235677A1 DE 3235677 A1 DE3235677 A1 DE 3235677A1 DE 19823235677 DE19823235677 DE 19823235677 DE 3235677 A DE3235677 A DE 3235677A DE 3235677 A1 DE3235677 A1 DE 3235677A1
- Authority
- DE
- Germany
- Prior art keywords
- region
- doping
- effect transistor
- field effect
- area
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 230000005669 field effect Effects 0.000 title claims abstract description 18
- 238000000034 method Methods 0.000 title claims description 7
- 239000004065 semiconductor Substances 0.000 claims abstract description 18
- 238000004519 manufacturing process Methods 0.000 claims description 7
- 239000002019 doping agent Substances 0.000 claims description 6
- 239000010409 thin film Substances 0.000 claims description 6
- 239000010408 film Substances 0.000 claims description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 3
- 210000004556 brain Anatomy 0.000 claims 1
- 230000015654 memory Effects 0.000 abstract description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 239000004020 conductor Substances 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000012777 electrically insulating material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000005728 strengthening Methods 0.000 description 1
- 238000012549 training Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7838—Field effect transistors with field effect produced by an insulated gate without inversion channel, e.g. buried channel lateral MISFETs, normally-on lateral MISFETs, depletion-mode lateral MISFETs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Thin Film Transistor (AREA)
Description
SIEMENS AKTIENGESELLSCHAFT Unser Zeichen
Berlin -und München VPA 82 P 18 5 9
Feldeffekttransistor des Verarmungstyps 1^d Verfahren zu
seiner Herstellung
Die Erfindung bezieht sich auf einen Feldeffekttransistor des Yerarmungstyps nach dem Oberbegriff des Patentanspruchs
1 und auf ein Verfahren zu seiner Herstellung«
Derartige Transistoren werden beispielsweise als Lastelemente
geschaltet und in die Stromzweige von statischen Speicherzellen eingefügt, die als Flip-Flop-Schaltungen
aufgebaut sind.
Aufgabe der Erfindung ist es, einen Feldeffekttransistor der eingangs angedeuteten Art anzugeben, dessen Kanalwiderstand
größer ist als der von vergleichbaren Transistoren, ohne daß hierzu aufwendige oder die benötigte Halbleiterfläche
vergrößernde Schaltungsmaßnahmen getroffen werden müssen. Das wird erfindungsgemäß durch eine Ausbildung
des Feldeffekttransistors nach dem kennzeichnenden Teil des'Patentanspruchs 1 sowie durch Herstellungsverfahren
. gemäß den Patentansprüchen 5 oder 6 erreicht.
Der mit der Erfindung erzielbare Vorteil besteht insbesondere darin, daß das im Kanalbereich vorgesehene Gebiet,
welches eine die Grunddotierung des Halbleiterkörpers verstärkende Dotierung (Enhancement-Dotierung) aufweist,
den Flächenbedarf des Feldeffekttransistors nicht erhöht und in einfacher Weise, d. h. mittels eines zusätzlichen
Dotierungsschrittes und einer Abänderung der Dotierungsmaske eines anderen, unabhängig hiervon erforderlichen
Dotierungsschrittes vorgesehen werden kann.
82P 18 59 OE
Die Ansprüche 2 "bis 4 sind auf bevorzugte Ausgestaltungen
und Weiterbildungen der Erfindung gerichtet, die Ansprüche 5 und 6 auf bevorzugte Verfahren zur Herstellung erfindungsgemäßer
Transistoren.
5
5
Die Erfindung wir nachfolgend anhand der Zeichnung näher
erläutert. Dabei zeigen:
Fig. 1 den Entwurf eines erfindungsgemäß ausgebildeten Feldeffekttransistors, der als Lastelement geschaltet
ist,
Fig. 2 einen Querschnitt längs der Linie II-II in Fig. 1,
Fig. 3 einen Querschnitt längs der Linie III-III in Fig.
1 und
Figuren 4 bis 6 einzelne Yerfahrensschritte bei der Herstellung eines erfindungsgemäßen Transistors, ι
Figuren 4 bis 6 einzelne Yerfahrensschritte bei der Herstellung eines erfindungsgemäßen Transistors, ι
In Fig. 1 ist ein dotierter Halbleiterkörper T dargestellt, der s. B. aus p-leitendem Silizium besteht. Wie
aus Fig. 2 hervorgeht, ist seine Grenzfläche 1a mit einer Schicht aus elektrisch isolierendem Material, z. B. aus
SiOp, bedeckt, die in einen Dünnschichtbereich 2a und einen Dickschichtbereich 2b aufgeteilt ist. Die Grenze
zwischen beiden verläuft entlang der Linie 3 in Fig. 1. Für den Fall, daß die genannte Schicht aus SiOp besteht,
bezeichnet man 2a auch als Gateoxidschicht, 2b als Feldoxidschicht. Unterhalb von 2b ist der Halbleiterkörper T
an seiner Grenzfläche 1a mit einer die Grunddotierung ver-; stärkenden Dotierung, z. B. einer sogenannten Feldimplantation
4, versehen.
In den Halbleiterkörper 1 sind Halbleitergebiete 5 und 6
eingefügt, die entgegengesetzt zur Grunddotierung von 1 dotiert sind. Im vorliegenden Fall sind diese Gebiete also
η-leitend. Sie sind in Fig. 1 der besseren Übersicht wegen schraffiert dargestellt. 5*und 6 bilden das Draingebiet
und das Sourcegebiet eines Feldeffekttransistors, wobei eine Verlängerung 5a des Draingebietes als eine in
TOA 82 P 1 8 5 9 OE
1 eingefügte Zuleitung aufgefaßt werden kann. Der Bereich 2a der Isolierschicht ist mit einem rechteckförmigen Kontaktloch
7 versehen, dessen Tertikaie Abmessung in 3?ig. 1 mit a "bezeichnet ist. Auf dem Bereich 2a ist eine G-ateelektrode
8 angeordnet, die aus polykristallinem Silizium besteht. Ihre Abmessung in Source-Drain-Richtung ist ein- .
schließlich einer das Sourcegebiet kontaktierenden Randzone mit b bezeichnet. Die G-ateelektrode füllt mit dieser
Randzone einen Teil des Eontaktloches 7 aus und kontaktiert das Sourcegebiet β, das sich ja bis zum oberen Rand
γόη 7 erstreckt. Fig. 3 zeigt deutlicher, daß das Sourcegebiet
6 aus einem ersten Teil 6a besteht, der unterhalb des Eontaktloches 7 liegt, und aus einem zweiten Teil 6b,
der sich an den ersten anschließt und unterhalb der Schicht 2a liegt.
Das Eanalgebiet des Feldeffekttransistors liegt zwischen den schraffierten Gebieten 5 und 6 und weist eine Länge c
auf (Fig. 1). Es besteht aus zwei seitlichen Teilen 9a und 9b, die η-leitend sind, und einem mittleren, p-leitenden
Teil 9c. Dieser letztere trägt nicht zum Stromfluß durch den Kanal bei, so daß sich die wirksame Kanalbreite
nur nach den beiden erstgenannten Teilen 9a und 9b berechnet. Damit wird erreicht, daß der Kanalwiderstand des
Feldeffekttransistors bzw. des Lastelements wesentlich vergrößert wird,
Fig. 4 zeigt das Ergebnis eines ersten Abschnitts des Herst ellungSTerfahrens für das erfindungsgemäße Lastelement
nach Fig« 1. Dargestellt ist ein Halbleiterkörper 1 aus p-leitendem Silizium, der mit einem innerhalb der Linie 3
liegenden Dünnschichtbereich 2a und einem außerhalb τοη 3
liegenden Dickschichtbereich 2b einer elektrisch isolierenden Schicht bedeckt ist. Weiterhin weist der Halbleiterkörper
1 unterhalb τοη 2b eine Feldimplantation auf. Hiervon ausgehend ward mit einem ersten Dotierungsschritt
die G-runddotierung interhalb von 2a verstärkt (Enhance-
¥ΡΑ82Ρ 18 59
ment-Dotierung). Dabei bildet der Dickschiehtbereich 2b
eine Dotierungsmaske. Es folgt ein zweiter Dotierungsschritt (Figo 5) mit einem Dotierungsstoff, der eine zu
der Grunddotierung entgegengesetzte Leitfähigkeit erzeugt. Dabei wird eine Dotierungsmaske 10 verwendet, die bewirkt,
daß innerhalb der gestrichelten Linie 10 die durch den vorherigen Dotierungsschritt erzielte Enhancement-Dotierund
nicht beeinflußt wird. Es entstehen die n-leitenden
Kanalteile 9a und 9b. Gemäß Fig. 6 folgt das Anbringen des Kontaktloches 7 und ein ganzflächiges Aufbringen
einer polykristallinen Siliziumschicht, die stark n-dotiert wird und schließlich mittels an sich bekannter fotolithographischer
Schritte gemäß der Linie 11 definiert wird, so daß die Gateelektrode 8 entsteht (Fig. 1)* Bereits
während der starken η-Dotierung bildet sich unterhalb des Kontaktloches 7 der erste Teil 6a des Sourcegebietes
6 aus (Fig. 3). Als nächster Schritt erfolgt dann eine ganzflächige starke η-Dotierung, durch die das Draingebiet
5 und der restliche Teil des Sourcegebietes 6 entstehen.
Bei einer anderen Ausführungsform des Lastelements nach
Fig. 1 wird anstelle der Dotierungsmaske 10 eine Dotierungsmaske 10' verwendet, die in Fig. 5 strichpunktiert
ist. Diese deckt den Kanalbereich einseitig ab, so daß nur ein linksseitiger Kanalteil 9a gebildet wird, dessen
Breite dann durch die linke Kante der Maske 10' bestimmt ist, während der rechte Kanalteil 9b entfällt. Hierbei
ergibt sich der weitere Vorteil, daß die Maske 10' (z. B.
mit ihrer rechten Kante) für den gleichen Yerfahrensschritt
bei der Herstellung weiterer, auf demselben Halbleiterkörper 1 angeordneter, zu dem betrachteten Lastelement
benachbarter Lastelemente herangezogen werden kann.
Der Feldeffekttransistor nach der Erfindung kann auch ohne Kontaktloch 7 ausgebildet sein, wobei das Gate 8
eine Länge c aufweist, wie in Fig. 1 gestrichelt angedeu-
TTA 82 P 1 859OE
tet ist. Der Seil 6a des SoureegeMetes entfällt hierbei
■und wird durch, den entsprechend vergrößerten Teil 6b ersetzt,
der dann den gesamten in Fig. 1 mit 6 bezeichneten lind schraffierten ZLächenanteil einnimmt.
β Patentansprüche
6 Piguren
6 Piguren
Leerseite
Claims (1)
- ^ 82 P 18 5 9Patentansprüche1, !Feldeffekttransistor des Yerarraungstyps, "bestehend aus einem Sourcegebiet und einem Braingebiet, die in einen Halbleiterkörper eines ersten Leitungstyps eingefügt sind •und den zweiten Leitungstyp aufweisen, und aus einer G-ate elektrode, die das Kanalgebiet zwischen dem Sourcegebiet und dem Drainge~biet überdeckt und durch eine dünne elektrisch isolierende Schicht von dem Kanalgebiet getrennt ist, dadurch gekennzeichnet, daß das Kanalgebiet in Source-Drain-Richtung längsgeteilt ist, so daß wenigstens ein erstes Teilgebiet (9a, 9b) vorhanden ist, das einen zu dem Leitungstyp des Halbleiterkörpers (1) entgegengesetzten leitungstyp aufweist, und daneben ein zweites !eilgebiet (9c), das denselben Leitungstyp wie der Halbleiterkörper (1) besitzt.2ο Feldeffekttransistor nach Anspruch 1, dadurch gekennzeichnet , daß zwei an den seitlichen Rändern des Kanalgebiets liegende erste Teilgebiete (9a, 9b) Torgesehen sind, die durch ein zweites Teilgebiet (9c) voneinander getrennt sind.3· Feldeffekttransistor nach Anspruch 1, dadurch gekennzeichnet, daß das Kanalgebiet in ein erstes und ein zweites Teilgebiet aufgeteilt ist.4. Feldeffekttransistor nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß oberhalb des Sourcegebietes (6) ein Kontaktloch (7) in der dünnen elektrisch isolierenden Schicht vorgesehen ist, das wenigstens teilweise von der G-ateelektrode (8) ausgefüllt wird.5. Verfahren zur Herstellung eines Feldeffekttransistors nach Anspruch 1, dadurch gekennzeich net, daß auf e'.nem mit einer G-runddotierung versehe-BAD ORIGINAL82 P 1 8 5 9 OEneu Halbleiterkörper (1) an einer Grenzfläche■(1a) eine aus einem Dünnschichtbereich. (2a) und einem Dickschichtbereich (2b) bestehende elektrisch isolierende Schicht aufgebracht wird, wobei der Dünnschichtbereich (2a) einen streifenartigen !eil aufweist, daß eine erste ganzflächige Dotierung mit einem Dotierstoff, der eine der G-runddotierung entsprechende,erste Leitfähigkeit erzeugt, vorgenommen wird, daß anschließend eine zweite Dotierung mit einem Dotierstoff, der eine zweite Leitfähigkeit erzeugt, Torgenommen wird, wobei eine Dotierungsmaske (10) verwendet wird, die einen in Längsrichtung verlaufenden Teilbereich des streifenartigen Teils des Dünnschichtbereiches (2a) abdeckt, daß eine Schicht aus polykristallinem Silizium ganzflächig aufgebracht und mit einem Dotierstoff stärkt dotiert wird, daß aus der letztgenannten Schicht mittels fotolitographischer Schritte oberhalb des streifenartigen Teils (2a) die Gateelektrode definiert wird und daß schließlich eine ganzflächige Dotierung mit einem die zweite Leitfähigkeit erzeugenden Dotierstoff zur BiI-dung des Source- und Draingebietes (5 und 6) erfolgte6. Verfahren nach Anspruch 5 zur Herstellung eines Feldeffekttransistors nach .Anspruch 4, dadurch gekennzeichnet , daß nach der zweiten Dotierung ein Kontaktloch (7) in dem streifenartigen Teil des Dünnschichtbereiches (2a) vorgesehen wird und daß die starke Dotierung der polykristallinen Schicht mit einem Dotierstoff vorgenommen wird, der die zweite Leitfähigkeit erzeugt.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19823235677 DE3235677A1 (de) | 1982-09-27 | 1982-09-27 | Feldeffekttransistor des verarmungstyps und verfahren zu seiner herstellung |
FR8314855A FR2533752B1 (fr) | 1982-09-27 | 1983-09-19 | Transistor a effet de champ du type a appauvrissement et procede pour sa fabrication |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19823235677 DE3235677A1 (de) | 1982-09-27 | 1982-09-27 | Feldeffekttransistor des verarmungstyps und verfahren zu seiner herstellung |
Publications (1)
Publication Number | Publication Date |
---|---|
DE3235677A1 true DE3235677A1 (de) | 1984-03-29 |
Family
ID=6174237
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19823235677 Withdrawn DE3235677A1 (de) | 1982-09-27 | 1982-09-27 | Feldeffekttransistor des verarmungstyps und verfahren zu seiner herstellung |
Country Status (2)
Country | Link |
---|---|
DE (1) | DE3235677A1 (de) |
FR (1) | FR2533752B1 (de) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3995172A (en) * | 1975-06-05 | 1976-11-30 | International Business Machines Corporation | Enhancement-and depletion-type field effect transistors connected in parallel |
DE2911726A1 (de) * | 1978-03-27 | 1979-10-11 | Ncr Co | Halbleitervorrichtung und verfahren zu deren herstellung |
US4212683A (en) | 1978-03-27 | 1980-07-15 | Ncr Corporation | Method for making narrow channel FET |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1527773A (en) * | 1974-10-18 | 1978-10-11 | Matsushita Electric Ind Co Ltd | Mos type semiconductor device |
DE3146910A1 (de) * | 1981-11-26 | 1983-06-01 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Halbleiterbauelement mit einer feldeffekttransistorstruktur |
-
1982
- 1982-09-27 DE DE19823235677 patent/DE3235677A1/de not_active Withdrawn
-
1983
- 1983-09-19 FR FR8314855A patent/FR2533752B1/fr not_active Expired
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3995172A (en) * | 1975-06-05 | 1976-11-30 | International Business Machines Corporation | Enhancement-and depletion-type field effect transistors connected in parallel |
DE2911726A1 (de) * | 1978-03-27 | 1979-10-11 | Ncr Co | Halbleitervorrichtung und verfahren zu deren herstellung |
US4212683A (en) | 1978-03-27 | 1980-07-15 | Ncr Corporation | Method for making narrow channel FET |
Non-Patent Citations (3)
Title |
---|
US-Z: IBM Techn.Discl.Bull., Bd.22., 1980, S.4144,4145 * |
US-Z: IBM Techn.Discl.Bull., Bd.24., 1981, S.3642-3644 * |
US-Z: IEEE J.Solid-State Circuits, Bd.SC-11, 1976, S.443 * |
Also Published As
Publication number | Publication date |
---|---|
FR2533752A1 (fr) | 1984-03-30 |
FR2533752B1 (fr) | 1985-06-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69124009T2 (de) | Dünnfilmtransistor und Verfahren zur Herstellung | |
DE2930630C2 (de) | Halbleiterbauelement sowie Verfahren zu seiner Herstellung | |
DE3852444T2 (de) | Verfahren zur Herstellung einer Halbleiteranordnung mit isoliertem Gatter. | |
DE3123876C2 (de) | Nicht-flüchtige Halbleiter-Speichervorrichtung | |
DE69331793T2 (de) | Integriertes Leistungshalbleiterschaltkreisbauelement mit gleichförmiger elektrischer Feldverteilung | |
DE2903534A1 (de) | Feldeffekttransistor | |
DE3601326A1 (de) | Halbleiter, insbesondere hochspannungs-mos-feldeffekt-halbleiter | |
EP0033003B1 (de) | Zweifach diffundierter Metalloxidsilicium-Feldeffekttransistor und Verfahren zu seiner Herstellung | |
DE19623846A1 (de) | Halbleitereinrichtung | |
DE2408527A1 (de) | Anordnung mit leiterbahnen auf verschiedenen pegeln und mit verbindungen zwischen diesen leiterbahnen | |
DE3021042C2 (de) | Widerstandselement mit hoher Durchbruchsspannung für integrierte Schaltungen | |
DE3930016A1 (de) | Halbleitereinrichtung mit feldabschirmtrennung | |
DE2704647A1 (de) | Widerstand mit gesteuert einstellbarer groesse | |
DE102013215378B4 (de) | Lateraler Hochspannungstransistor und Verfahren zu seiner Herstellung | |
DE69329543T2 (de) | Herstellung eines Feldeffekttransistors mit integrierter Schottky-Klammerungsdiode | |
DE102006061172A1 (de) | Metall-Oxid-Halbleiter-Transistor mit geringer Breite | |
DE2044027A1 (de) | Halbleiteranordnung zur Unterdrückung der Stör MOSFET Bildung bei integrierten Schaltungen | |
DE3124283A1 (de) | Halbleiteranordnung und verfahren zu dessen herstellung | |
DE1464395A1 (de) | Feldeffekt-Transistor | |
DE3932445C2 (de) | Komplementäre Halbleitereinrichtung mit einem verbesserten Isolationsbereich | |
DE19525576B4 (de) | Verfahren zur Herstellung eines Dünnfilmtransistors | |
DE2842589A1 (de) | Feldeffekttransistor mit verringerter substratsteuerung der kanalbreite | |
DE69231030T2 (de) | Entwurf statischer Speicherzellen | |
DE69212897T2 (de) | Herstellungsverfahren für MIS-Halbleiterbauelement | |
DE69007961T2 (de) | Verfahren zum herstellen eines nur-lese-halbleiterspeichers. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OM8 | Search report available as to paragraph 43 lit. 1 sentence 1 patent law | ||
8139 | Disposal/non-payment of the annual fee |