CN1452248A - 存储器结构 - Google Patents
存储器结构 Download PDFInfo
- Publication number
- CN1452248A CN1452248A CN03107797A CN03107797A CN1452248A CN 1452248 A CN1452248 A CN 1452248A CN 03107797 A CN03107797 A CN 03107797A CN 03107797 A CN03107797 A CN 03107797A CN 1452248 A CN1452248 A CN 1452248A
- Authority
- CN
- China
- Prior art keywords
- memory
- electrode
- storage element
- memory storage
- control element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 title claims abstract description 129
- 230000005055 memory storage Effects 0.000 claims abstract description 107
- 239000004020 conductor Substances 0.000 claims description 52
- 238000010276 construction Methods 0.000 claims description 48
- 238000003860 storage Methods 0.000 claims description 26
- 239000000463 material Substances 0.000 claims description 12
- 238000009434 installation Methods 0.000 claims description 8
- XEEYBQQBJWHFJM-UHFFFAOYSA-N Iron Chemical compound [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 claims description 4
- 238000007743 anodising Methods 0.000 claims description 4
- 239000012782 phase change material Substances 0.000 claims description 4
- 230000005355 Hall effect Effects 0.000 claims description 3
- 230000006698 induction Effects 0.000 claims description 3
- 238000004519 manufacturing process Methods 0.000 claims description 3
- 239000003990 capacitor Substances 0.000 claims description 2
- 229910052742 iron Inorganic materials 0.000 claims description 2
- 239000002184 metal Substances 0.000 description 20
- 229910052751 metal Inorganic materials 0.000 description 20
- 230000003647 oxidation Effects 0.000 description 15
- 238000007254 oxidation reaction Methods 0.000 description 15
- 150000002739 metals Chemical class 0.000 description 13
- 238000010586 diagram Methods 0.000 description 8
- 239000000758 substrate Substances 0.000 description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000005755 formation reaction Methods 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 239000013081 microcrystal Substances 0.000 description 2
- 238000005240 physical vapour deposition Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 238000001505 atmospheric-pressure chemical vapour deposition Methods 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000005622 photoelectricity Effects 0.000 description 1
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000012797 qualification Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B99/00—Subject matter not provided for in other groups of this subclass
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/18—Auxiliary circuits, e.g. for writing into memory
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B61/00—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
- H10B61/10—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having two electrodes, e.g. diodes or MIM elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/20—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
- H10B63/22—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes of the metal-insulator-metal type
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/80—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
- H10B63/84—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/80—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
- H10B63/84—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
- H10B63/845—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays the switching components being connected to a common vertical conductor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
- H10N70/231—Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
- H10N70/823—Device geometry adapted for essentially horizontal current flow, e.g. bridge type devices
Landscapes
- Semiconductor Memories (AREA)
- Mram Or Spin Memory Techniques (AREA)
Abstract
一种存储结构,它包括:第一电极(35、835、135、335、435、635);第二电极(37、27、139a、139b、339a、339b、439a、439b、639a、639b);第三电极(33、833、133、141、333、341、433、441、633、641);设置在第一电极和第二电极之间的预定器件类型的控制元件(25);以及设置在第二电极和第三电极之间的预定器件类型的存储器存储元件(23)。所述存储器存储元件的截面面积小于所述控制元件的截面面积。
Description
技术领域
本发明涉及存储器结构。
背景技术
由于计算机和其他电气设备的价格在不断降低,存储装置如存储器装置、硬盘驱动器等生产商也被迫降低他们的元件价格。同时,计算机、电视游戏、电视和其他电装置市场需要越来越多的存储器来存储图像、照片、录像、电影、音乐和其他存储密集型数据。因此,除了降低价格以外,存储装置的生产商还必须提高他们装置的存储密度。这种在生产存储器时既要降低价格又要提高存储密度的趋势已经持续了许多年,而即使是光存储器,如CD-ROM、CD/R、CD-R/W、DVD和DVD-R等变体也受到存储器尺寸限制和价格挑战。因此,存在对经济的、高容量存储器结构的需求。
发明内容
根据本发明的第一方面,提供一种存储器结构,它包括:第一电极;第二电极;第三电极;预定器件类型的存储器存储元件,它设置在所述第三电极和所述第二电极之间,所述存储器存储元件具有存储器存储元件截面面积并配置成作为存储器存储元件可预期击穿;以及预定器件类型的控制元件,它设置在所述第二电极和所述第一电极之间,所述控制元件具有控制截面面积并配置成用于所述存储器存储元件的控制元件;其中,所述控制元件的截面面积大于所述存储器存储元件的截面面积。
所述第一电极包括具有顶面的第一导体;所述第三电极包括在水平方向上与所述第一导体相邻并具有顶面的第二导体;所述控制元件设置在所述第一导体的所述顶面上;而所述存储器存储元件设置在所述第二导体的所述顶面上。
所述第三电极包括具有垂直引伸的导体结构。
所述第三电极包括导电槽。
所述第三电极包括导电柱。
所述第三电极包括截头导电锥。
所述第二电极包括导电板。
所述第二电极包括导电槽。
所述存储器存储元件包括隧道结器件。
所述存储器存储元件包括所述第二电极的氧化物。
所述存储器存储元件包括不同于所述第二电极的氧化物的其他氧化物。
所述存储器存储元件从包括以下材料的组中选择:逆熔丝、熔丝、电荷存储器件、电阻材料、陷阱感应滞后材料、电铁体电容器材料、霍尔效应材料和隧道磁阻材料。
所述存储器存储元件包括可改写相变材料。
所述控制元件包括隧道结器件。
所述控制元件包括所述第一电极的氧化物。
所述控制元件包括不同于所述第一电极氧化物的其他氧化物。
根据本发明的第二方面,提供一种配置成接纳上述存储器结构的电子装置。
根据本发明的第三方面,提供一种包括上述存储器结构的电子装置。
根据本发明的第四方面,提供一种存储器结构,它包括多层存储单元,每个存储单元包括第一电极、第二电极、设置在所述第二电极和所述第三电极之间的存储器存储元件(23)和设置在所述第一电极和所述第二电极之间的控制元件(25)。所述控制元件的截面面积大于所述存储器存储元件的截面面积。
根据本发明的第五方面,提供一种制造存储器结构的方法,它包括:产生第一电极;在所述第一电极上形成预定器件类型的控制元件;产生第二电极;以及形成预定器件类型的存储器存储元件,其截面面积小于所述控制元件的截面面积。
附图说明
结合附图阅读,从下面的详细描述中,本专业的技术人员将很容易理解本发明的特征和优点,附图中:
图1是交叉点存储阵列实施例的示意图,其中可以使用所述公开的存储单元结构。
图2是存储单元实施例的方框示意图,它包括存储器存储元件以及所述存储器存储元件的控制元件。
图3是示意地描绘存储器结构实施例的截面图而图4是其平面图,所述存储器结构包括存储器存储元件和控制元件,所述控制元件的截面面积大于所述存储器存储元件的截面面积。
图5和图6是示意地描绘存储器结构的另一实施例的截面图,所述存储器结构包括存储器存储元件和控制元件,所述控制元件的截面面积大于所述存储器存储元件的截面面积。
图7是示意地描绘存储器结构实施例的截面图而图8是其平面图,所述存储器结构包括存储器存储元件和控制元件,所述控制元件的截面面积大于所述存储器存储元件的截面面积。
图9是示意地描绘存储器结构实施例的截面图而图10是其平面图,所述存储器结构包括存储器存储元件和控制元件,所述控制元件的截面面积大于所述存储器存储元件的截面面积。
图11是示意地描绘存储器结构实施例的截面图而图12是其平面图,所述存储器结构包括存储器存储元件和控制元件,所述控制元件的截面面积大于所述存储器存储元件的截面面积。
图13是示意地描绘存储器结构实施例的截面图而图14是其平面图,所述存储器结构包括存储器存储元件和控制元件,所述控制元件的截面面积大于所述存储器存储元件的截面面积。
图15是存储器载体实施例的示意的方框图,所述存储器载体包括至少一个所述公开的存储元件。
图16是诸如计算机系统的电子装置的示意的方框图,它包括至少一个所述公开的存储元件。
图17是所述公开的存储元件制造过程的实施例的流程图。
具体实施方式
图1是交叉点存储阵列10的实施例的简化的示意图,其中可以使用所述公开的存储单元结构。存储装置10包括行选择导线R0、R1和R2以及列选择导线C0、C1和C2。存储单元20连接在每条行选择导线R0、R1和R2与每条列选择导线C0、C1和C2之间。应当指出,为了方便,用术语“行”和“列”来表示行选择导线和列选择导线,但是,在实际的实施方案中,存储单元20不一定要实际地排列成行和列。每个存储单元基本上由可以以不同方式取向的第一选择线和第二选择线唯一地存取或选择。而且,列线不一定要和行线垂直,但为了便于理解,图示为垂直的形式。
图2是存储单元20的实施例的简化的电方框图,它包括存储器存储元件23,后者通过电极E2电连接到控制元件25。存储器存储元件23和控制元件25串联连接在电极E1和E3之间。电极E1-E3包括导电元件、例如导体、导电区域或其他导电特征,应当指出,电极E2可以包括一个或多个导电元件。
存储器存储元件23配置成变化状态的存储器存储元件,而控制元件25配置成变化状态的存储器存储元件的控制元件,并向存储器存储元件提供电流。更具体地说,存储器存储元件配置成可预测地而且可靠地以低于控制元件的能级击穿,同时,为了持续操作,控制隧道结区域配置成所述存储器的控制元件。
存储器存储元件23和控制元件25分别包括电流流经其中的截面。例如,可以通过元件与该元件任一侧电极之间的界面的重叠来形成这种区域。例如,在所述公开的存储器结构中,控制元件25和存储器元件23可以具有相同的器件类型,并且控制元件25的截面面积大于存储器存储元件23的截面面积、使得存储器存储元件以低于控制元件的能级击穿,换言之,可以这样选择控制元件截面面积和存储器存储元件截面面积之间的比例、使得存储器存储元件起变化状态的存储器存储元件的作用,同时,作为所述存储器存储元件的控制元件,所述控制元件具有配置成用于持续操作的控制截面面积。因此,存储器存储元件23以低于控制元件25的能级改变状态,这允许对所述存储器存储元件进行编程。以这种方式,通过选择性地向所述单元提供足够的能量使存储单元击穿,从而被编程。通过向单元提供较少量的能量并检测电流是否流经所述单元来读出存储单元。
作为说明性的例子,控制元件的截面面积和存储器存储元件的截面面积的比例可以在大约2到20的范围之内。
存储器存储元件23可以是逆熔丝器件,如可编程隧道结器件。逆熔丝器件可以是介质割裂型的器件或隧道结器件。隧道结可以由氧化的金属、热生长氧化物、或者淀积的氧化物或氮化物做成。也可以借助于例如多晶硅、无定形硅、微晶体硅的半导体材料,金属灯丝电迁移、陷阱感应滞后、铁电电容器、霍耳效应和多晶硅电阻器来实现存储器存储元件。存储器存储元件的其他实施例还可以包括作为浮动栅极的隧道效应磁致电阻或电容元件。而且,存储器存储元件可以是只读LeComber或硅化物开关或可改写相变材料、包括写一擦一写相变材料。存储器存储元件还可以包括PIN二极管或肖特基二极管。
控制元件25可以包括隧道结器件或PN,PIN或肖特基二极管。其他可以使用的二极管包括齐纳二极管、雪崩二极管、隧道二极管和四层二极管,例如可控硅整流器。控制元件25也可以是结型场效应晶体管或双极晶体管。选择控制元件25的尺寸、使其足以承载足够的电流、以便能够改变存储元件23的状态。当控制元件为二极管的时候,它可以用掺杂质的多晶硅、无定形硅或微晶体硅制成。
存储器存储元件23和控制元件也可以具有相同的器件类型,其中两者都可以包括例如隧道结型器件、肖特基二极管或PIN二极管。
为了简明扼要,把所述公开的存储器结构描绘成采用隧道结型器件作为存储器存储元件和控制元件,并且应当指出,可以如前所述那样实现存储器存储元件和控制元件。
作为说明性的例子,将把所述公开的存储器结构表示为集成电路,后者包括诸如二氧化硅、氮化硅或原硅酸四乙酯(TEOS)的层间介质,所述层间介质在集成电路的各种不同结构之间提供支持或隔离。可以利用若干种不同的工艺、例如化学汽相淀积(CVD)、大气压CVD、低压CVD、等离子体增强CVD、物理汽相淀积(PVD)和溅射来淀积所述层间介质(ILD)。为了方便,附图中用参考符号ILD标识这样一些介质区域或层。
图3和图4示意地描绘了存储单元的实施例,所述存储单元包括设置在第一导体33上面的存储器存储元件23。在以侧面或横向地与第一导体33相邻的第二导体35上设置控制元件25。因而存储器存储元件23和控制元件25就水平地、或横向地、或在侧面上彼此分离,而且各自具有总体上水平的平面引伸。第一导体33和第二导体35可以基本上在同一平面上,存储器存储元件23和控制元件25也可以在同一平面上。介质层41设置在第一导体33和第二导体35上面,并且包括存储器存储元件23和控制元件25上的开口47和49。导电层37设置在介质层41上面,并延伸至开口47、49中,以便在存储器存储元件23和控制元件25之间形成电极。
存储器存储元件23可以由第一导体33的氧化物构成,而控制元件25可以由下面的第二导体35的氧化物构成。或者,存储器存储元件23可以由不同于第一导体33氧化物的其他氧化物构成,而控制元件25可以由不同于第二导体35氧化物的其他氧化物构成。例如,存储器存储元件23也可以是无图案氧化层的一部分,所述无图案氧化层可以是淀积的氧化层或者完全氧化的淀积的金属层。同样地,例如,控制元件25可以是无图案氧化层的一部分,所述无图案氧化层可以是淀积的氧化层或者完全氧化的淀积的金属层。
图5和图6示意地描绘包括多个存储单元的存储器结构,其中每个存储单元包括存储器存储元件23,后者设置在导电阱或槽27和与所述边缘在垂直方向上相邻的导体833或837之间。每个存储单元还包括控制元件25,后者设置在导电槽27的基底和在垂直方向上与所述基底相邻的导体833或835之间。存储器存储元件23和/或控制元件25可以具有在水平方向上的平面引伸,并且在垂直方向上分离。
例如,图5和图6的存储单元可以用堆叠的层来实现,其中与已知导电槽27的边缘在垂直方向上相邻的导体833和相邻层的导电槽27的基底也在垂直方向上相邻。
作为说明性的例子,在交叉点存储阵列中,导体833可以是行选择线,而导体835和837可以是列选择线。同样,作为说明性的例子,导电槽27可以相对于导体833横向偏移,其中导体833与这样的导电槽27的边缘在垂直方向上相邻,例如,以便控制存储器隧道结氧化区域23的面积。结果,导电槽27相对于在相邻层的另一个在垂直方向上相邻的导电槽27横向偏移。
存储器存储元件23可以由导电槽27的氧化物构成,而控制元件25可以由在垂直方向上相邻于导电槽27基底的导体833或835的氧化物构成。或者,存储器隧道结氧化区域23可以由不同于导电槽27边缘氧化物的其他氧化物构成,而控制隧道结氧化区域25可以由不同于导体833或835氧化物的其他氧化物构成。存储器存储元件23还可以是无图案氧化层的一部分,所述无图案氧化层例如可以是淀积的氧化层或完全氧化的淀积的金属层。同样地,控制元件25可以是无图案氧化层的一部分,例如,所述无图案氧化层可以是淀积的氧化层或完全氧化的淀积的金属层。
图7和图8示意地描绘包括多个存储单元的存储器结构的实施例,其中,每个存储单元包括存储器存储元件23,后者设置在导电阱或槽133和与所述导电槽133横向相邻的导电区域或块139之间。控制元件25设置在导电块139和与其横向相邻的导体135之间。因此,图7和图8的存储器存储元件23和存储元件的控制元件25在水平方向上分离,并且每一个都是具有垂直方向上的引伸的平面形的。导电块139可以是截头楔块,而存储器存储元件23和控制元件25与截头楔块相对的两面接触。在导电阱133内设置垂直的导电通路或导电柱141,并且所述导电通路或导电柱141可以伸展到导电槽133基底上的小孔。导电柱141和导电槽133构成具有垂直引伸的导电结构。可以省略导电槽133、使得存储器存储元件23设置在导电柱141和导电块139之间。
如图7和图8所示,可以在导电槽133的两个相对的侧面上形成存储单元。而且,可以分层地形成存储单元,其中,一层包括水平方向上排列的导电槽133和存储单元,而且这些层这样叠加在一起、使得不同层的相应的导电柱141叠加、形成列导电柱141。列导电柱141可以包括立体存储器结构的垂直存储器选择线,同时,导体135可以包括行存储器选择线。在立体存储器结构中,行或列存储器选择线被安排成三维(3-D)结构,例如同时提交的、共同转让的并且共同未决的序列号------的美国专利申请(代理人备审目录为10018288)中所描述的那样。
存储器存储元件23可以由横向邻接的导电块139的氧化物构成,而控制元件25可以由横向邻接的导体135的氧化物构成。此外,存储器存储元件23还可以由不同于导电块139的氧化物的其他氧化物构成,而控制元件25也可以由不同于导体135的氧化物的其他氧化物构成。存储器存储元件23还可以是无图案氧化层的一部分,例如可以是淀积的氧化层或完全氧化的淀积的金属层。同样地,控制元件25也可以是无图案氧化层的一部分,例如可以是淀积氧化层或完全氧化的淀积的金属层。
图9和图10示意地描绘包括各个存储单元的存储器结构的实施例,每一个存储单元包括设置在导电槽333和水平导电板339a边缘之间的存储器存储元件23。非水平导电板339b连接到水平导电板339a并与其横向相邻,而控制元件25设置在非水平导电板339b和与其横向相邻的导体335之间。垂直导电通路或柱341嵌套在导电槽333内部并且穿过导电槽333的基底中的小孔。垂直导电通路或柱341和导电槽333形成具有垂直引伸的导电结构。导电槽333可以省略、使得存储器存储元件23设置在导电柱341和水平导电板339a之间。
如图9和图10所示,存储单元可以在导电槽333的两个相对的侧面上构成。而且,可以分层地构成存储单元,其中,一层包括水平排列的导电柱341和存储单元,而且这些层这样叠加在一起、使得不同层的相应的导电柱341叠加、形成导电柱列341。导电柱列341可以是立体存储器结构的垂直存储器选择线,而导体335可以是行存储器选择线。
存储器存储元件23可以由横向邻接的水平板339a的氧化物构成,而控制元件25可以由横向邻接的导体335的氧化物构成。此外,存储器存储元件23还可以由不同于水平板339a的氧化物的其他氧化物构成,而控制元件25也可以由不同于导体335的氧化物的其他氧化物构成。存储器存储元件23还可以是无图案氧化层的一部分,例如可以是淀积的氧化层或完全氧化的淀积的金属层。同样地,控制元件25也可以是无图案氧化层的一部分,例如可以是淀积的氧化层或完全氧化的淀积的金属层。
图11和图12示意地描绘包括各个存储单元的存储器结构的实施例,其中,每一个存储单元包括设置在导电槽433和水平导电板439a之间的存储器存储元件23。非水平导电板439b连接到水平导电板439a并与其横向相邻,控制元件25设置在非水平导电板439b和与其横向相邻的导体435之间。垂直导电通路或柱441嵌套在导电槽433内部并且穿过导电槽433的基底中的小孔。垂直导电通路或柱441和导电槽433形成具有垂直引伸的导电结构。导电槽433可以省略、使得存储器存储元件23设置在导电柱441和水平导电板439a之间。
如图11和图12所示,存储单元可以在导电槽433的两个相对的侧面上构成。而且,可以分层地构成存储单元,其中,一层包括水平排列的导电柱441和存储单元,而且这些层这样叠加在一起、使得不同层的相应的导电柱441叠加,形成列导电柱441。列导电柱441可以是立体存储器结构的垂直存储器选择线,而导体435可以是行存储器选择线。
存储器存储元件23可以由横向邻接的水平板439a的氧化物构成,而控制元件25可以由横向邻接的导体435的氧化物构成。存储器存储元件23还可以由不同于水平板439a的氧化物的其他氧化物构成,而控制元件25也可以由不同于导体435的氧化物的其他氧化物构成。存储器存储元件23还可以是无图案氧化层的一部分,例如淀积的氧化层或完全氧化的淀积的金属层。同样地,控制元件25也可以是无图案氧化层的一部分,例如淀积的氧化层或完全氧化的淀积的金属层。
图13和图14示意地描绘包括各个存储单元的存储器结构的实施例,每一存储单元包括设置在导电阱或槽633和水平导电板639a边缘之间的存储器存储元件23。非水平导电板639b连接到水平导电板639a并与其横向相邻,并且控制元件25设置在非水平导电板639b的表面和细长的电壁635的表面之间,所述细长的电壁635具有垂直引伸并且与导电板639b在横向上并且叠片式地相邻。垂直导电通路或柱641设置在导电槽633中并且在所述导电槽的基底中的开口处与所述槽连接。垂直导电通路或柱641和导电槽633形成具有垂直引伸的导电结构。导电槽633可以省略、使得存储器存储元件23设置在导电柱641和水平导电板639a之间。
如图13和图14所示,存储单元可以在导电槽633的两个相对的侧面上构成。而且,可以分层地构成存储单元,一层包括水平排列的导电柱641和存储单元,而且这些层这样叠加在一起、使得不同层的相应的导电柱641叠加、形成列导电柱641。列导电柱641可以是立体存储器结构的列存储器选择线,而导体635可以是行存储器选择线。
存储器存储元件23可以由横向邻接的水平板639a的氧化物构成,而控制元件25可以由横向邻接的导体635的氧化物构成。或者,存储器存储元件23还可以由不同于水平板639a的氧化物的其他氧化物构成,并且控制元件25也可以由不同于导体635的氧化物的其他氧化物构成。存储器存储元件23还可以是无图案氧化层的一部分,例如淀积的氧化层或完全氧化的淀积的金属层。同样地,控制元件25也可以是无图案氧化层的一部分,例如淀积的氧化层或完全氧化的淀积的金属层。
图15是存储器载体70的方框图,所述存储器载体包括本发明的至少一个实施例。存储器载体表示任何一种标准或专有的存储卡格式,举几个例子,例如PCMCIA、PC卡、智能存储器、存储条、数字胶片、ATA和小型快速存储器。存储器载体70包括机械界面71,后者提供与用于所实现的存储器载体的特定连接器的机械连接和电连接。光电界面73与机械连接器71上的电触点进行电耦合,并利用包括本发明至少一个实施例的一组存储器IC80,提供例如安全、地址解码、电压变换、写入保护或其他典型的界面功能。载体75,例如印刷电路板或陶瓷衬底通常用于物理地支撑存储器IC80、电界面73和机械界面71。本专业的技术人员应该理解,某些电气装置包括电界面73的功能,因此在存储器载体70中可以省略电界面73。
图16是电子装置的方框图,在此例中为计算机系统90,它包括本发明至少一实施例。具体地说,对于计算机系统,如图所示的几个不同的电气装置可以包括在所述外壳中。例如,微处理器91连接到用于存储计算机可执行指令和/或用户数据的存储器电路93。示范性的存储电路93包括BIOS存储器、随机存取存储器(RAM)、只读存储器(RAM)和各种不同等级的内部或外部高速缓冲存储器。微处理器91还连接到存储装置95,例如硬盘驱动器、软盘、CD/DVD驱动器、磁带驱动器或其他大容量存储器装置,例如包括利用本发明的半导体存储器IC的装置。微处理器91可以包括利用本发明的内部高速缓冲存储器。存储器93也可以包括利用本发明的存储器IC。所述微处理器还连接到包括利用本发明的存储器IC的显示装置97。所述电子装置也可以配置成能够接受图15的存储器载体70。
所述公开的存储器结构可以利用半导体设备来实现。例如,可以通过淀积金属层、然后利用摄影遮光和蚀刻以构成图案来形成所述导体。可以通过淀积电介质材料来形成所述电介质区域,而可以通过淀积氧化物、淀积金属(随后使淀积的金属氧化)或金属零件的氧化来形成所述氧化层。可以采用化学机械磨光(CMP)使所需的区域变平和/或露出。而且,还可以采用诸如双镶嵌的镶嵌工艺。在双镶嵌工艺中,对ILD进行蚀刻,在蚀刻后的ILD上淀积金属,并进行CMP。
现参考图17,所述公开的结构总的来说可以如下所述那样制造。在101,通过例如淀积金属层并将其构成图案以形成导体35、导线135或各个导体235来产生第一电极。在103,,例如通过如上所述将电极氧化或形成无图案氧化层而在第一电极上形成预定类型器件的控制元件。在105,例如通过淀积金属层并将其构成图案以形成合适的导体来产生第二电极。在107,例如通过如上所述将电极氧化或形成无图案氧化层而在第二电极上形成预定器件类型的存储器存储元件。所述存储器存储元件的存储器截面面积小于控制元件的所述截面面积。
虽然以上描述并举例说明了本发明的具体实施例,但是本专业的技术人员可以在不超出以下权利要求书限定的本发明的范围和精神的情况下对其作出各种各样的修改和变化。
Claims (20)
1.一种存储器结构,它包括:
第一电极(35、835、135、335、435、635);
第二电极(37、27、139a、139b、339a、339b、439a、439b、639a、639b);
第三电极(33、833、133、141、333、341、433、441、633、641);
预定器件类型的存储器存储元件(23),它设置在所述第三电极和所述第二电极之间,所述存储器存储元件具有存储器存储元件截面面积并配置成作为存储器存储元件可预期击穿;
预定器件类型的控制元件(25),它设置在所述第二电极和所述第一电极之间,所述控制元件具有控制截面面积并配置成用于所述存储器存储元件的控制元件;以及
所述控制元件的截面面积大于所述存储器存储元件的截面面积。
2.如权利要求1所述的存储器结构,其特征在于:
所述第一电极包括具有顶面的第一导体;
所述第三电极包括在水平方向上与所述第一导体相邻并具有顶面的第二导体;
所述控制元件设置在所述第一导体的所述顶面上;以及
所述存储器存储元件设置在所述第二导体的所述顶面上。
3.如权利要求1所述的存储器结构,其特征在于:所述第三电极包括具有垂直引伸的导体结构。
4.如权利要求1所述的存储器结构,其特征在于:所述第三电极包括导电槽。
5.如权利要求1所述的存储器结构,其特征在于:所述第三电极包括导电柱。
6.如权利要求1所述的存储器结构,其特征在于:所述第三电极包括截头导电锥。
7.如权利要求1所述的存储器结构,其特征在于:所述第二电极包括导电板。
8.如权利要求1所述的存储器结构,其特征在于:所述第二电极包括导电槽。
9.如权利要求1、2、3、4、5、6、7或8所述的存储器结构,其特征在于:所述存储器存储元件包括隧道结型器件。
10.如权利要求1、2、3、4、5、6、7或8所述的存储器结构,其特征在于:所述存储器存储元件包括所述第二电极的氧化物。
11.如权利要求1、2、3、4、5、6、7或8所述的存储器结构,其特征在于:所述存储器存储元件包括不同于所述第二电极的氧化物的其他氧化物。
12.如权利要求1、2、3、4、5、6、7或8所述的存储器结构,其特征在于:所述存储器存储元件从包括以下材料的组中选择:逆熔丝、熔丝、电荷存储器件、电阻材料、陷阱感应滞后材料、电铁体电容器材料、霍尔效应材料和隧道磁阻材料。
13.如权利要求1、2、3、4、5、6、7或8所述的存储器结构,其特征在于:所述存储器存储元件包括可改写相变材料。
14.如权利要求1、2、3、4、5、6、7或8所述的存储器结构,其特征在于:所述控制元件包括隧道结器件。
15.如权利要求1、2、3、4、5、6、7或8所述的存储器结构,其特征在于:所述控制元件包括所述第一电极的氧化物。
16.如权利要求1、2、3、4、5、6、7或8所述的存储器结构,其特征在于:所述控制元件包括不同于所述第一电极氧化物的其他氧化物。
17.一种配置成接收权利要求1、2、3、4、5、6、7或8的存储器结构的电子装置。
18.一种包括权利要求1、2、3、4、5、6、7或8的存储器结构的电子装置。
19.一种存储器结构,它包括:
多层存储单元
每个存储单元包括第一电极(835、135、335、435、635)、第二电极(27、139a、139b、339a、339b、439a、439b、639a、639b)、设置在所述第二电极和所述第三电极之间的存储器存储元件(23)、设置在所述第一电极和所述第二电极之间的控制元件(25);以及
所述控制元件的截面面积大于所述存储器存储元件的截面面积。
20.一种制造存储器结构的方法,它包括:
产生第一电极;
在所述第一电极上形成预定器件类型的控制元件;
产生第二电极;以及
形成预定器件类型的存储器存储元件,其截面面积小于所述控制元件的截面面积。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/116497 | 2002-04-02 | ||
US10/116,497 US6967350B2 (en) | 2002-04-02 | 2002-04-02 | Memory structures |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1452248A true CN1452248A (zh) | 2003-10-29 |
Family
ID=28041088
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN03107797A Pending CN1452248A (zh) | 2002-04-02 | 2003-04-02 | 存储器结构 |
Country Status (7)
Country | Link |
---|---|
US (2) | US6967350B2 (zh) |
EP (1) | EP1351306A2 (zh) |
JP (1) | JP2004006777A (zh) |
KR (1) | KR20030079732A (zh) |
CN (1) | CN1452248A (zh) |
DE (1) | DE60324725D1 (zh) |
TW (1) | TW200305273A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103119717A (zh) * | 2011-09-16 | 2013-05-22 | 松下电器产业株式会社 | 非易失性存储元件的制造方法及非易失性存储元件 |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6967350B2 (en) * | 2002-04-02 | 2005-11-22 | Hewlett-Packard Development Company, L.P. | Memory structures |
US6821848B2 (en) * | 2002-04-02 | 2004-11-23 | Hewlett-Packard Development Company, L.P. | Tunnel-junction structures and methods |
US6818549B2 (en) * | 2003-03-05 | 2004-11-16 | Hewlett-Packard Development Company, L.P. | Buried magnetic tunnel-junction memory cell and methods |
US6858883B2 (en) * | 2003-06-03 | 2005-02-22 | Hewlett-Packard Development Company, L.P. | Partially processed tunnel junction control element |
US7095644B2 (en) * | 2003-12-22 | 2006-08-22 | Unity Semiconductor Corporation | Conductive memory array having page mode and burst mode read capability |
US7099179B2 (en) * | 2003-12-22 | 2006-08-29 | Unity Semiconductor Corporation | Conductive memory array having page mode and burst mode write capability |
DE102004014435A1 (de) * | 2004-03-24 | 2005-11-17 | Siemens Ag | Anordnung mit einem integrierten Schaltkreis |
US7485540B2 (en) * | 2005-08-18 | 2009-02-03 | International Business Machines Corporation | Integrated BEOL thin film resistor |
KR100764056B1 (ko) * | 2006-09-14 | 2007-10-08 | 삼성전자주식회사 | 상변화 기억 장치 및 그 제조 방법 |
WO2008047530A1 (en) | 2006-10-16 | 2008-04-24 | Panasonic Corporation | Non-volatile storage device and method for manufacturing the same |
CN101861649B (zh) * | 2007-11-15 | 2012-10-31 | 松下电器产业株式会社 | 非易失性存储装置及其制造方法 |
JP5159270B2 (ja) * | 2007-11-22 | 2013-03-06 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
CN102177584B (zh) * | 2008-10-08 | 2014-05-07 | 密执安大学评议会 | 具有可调电阻的硅基纳米级电阻器件 |
KR20100041155A (ko) * | 2008-10-13 | 2010-04-22 | 삼성전자주식회사 | 저항성 메모리 소자 |
US8586959B2 (en) * | 2010-04-28 | 2013-11-19 | Hewlett-Packard Development Company, L.P. | Memristive switch device |
WO2012114744A1 (ja) * | 2011-02-23 | 2012-08-30 | パナソニック株式会社 | 不揮発性記憶素子及びその製造方法 |
CN108630810B (zh) * | 2018-05-14 | 2022-07-19 | 中国科学院微电子研究所 | 1s1r存储器集成结构及其制备方法 |
US20250054859A1 (en) * | 2023-08-08 | 2025-02-13 | Nanya Technology Corporation | Semiconductor device and method of forming the same |
Family Cites Families (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3271591A (en) | 1963-09-20 | 1966-09-06 | Energy Conversion Devices Inc | Symmetrical current controlling device |
US3530441A (en) | 1969-01-15 | 1970-09-22 | Energy Conversion Devices Inc | Method and apparatus for storing and retrieving information |
BE755039A (fr) | 1969-09-15 | 1971-02-01 | Ibm | Memoire semi-conductrice permanente |
IL61678A (en) | 1979-12-13 | 1984-04-30 | Energy Conversion Devices Inc | Programmable cell and programmable electronic arrays comprising such cells |
US4499557A (en) | 1980-10-28 | 1985-02-12 | Energy Conversion Devices, Inc. | Programmable cell for use in programmable electronic arrays |
US5335219A (en) | 1991-01-18 | 1994-08-02 | Ovshinsky Stanford R | Homogeneous composition of microcrystalline semiconductor material, semiconductor devices and directly overwritable memory elements fabricated therefrom, and arrays fabricated from the memory elements |
US5625220A (en) | 1991-02-19 | 1997-04-29 | Texas Instruments Incorporated | Sublithographic antifuse |
US5349220A (en) * | 1993-08-10 | 1994-09-20 | United Microelectronics Corporation | Flash memory cell and its operation |
US5485031A (en) | 1993-11-22 | 1996-01-16 | Actel Corporation | Antifuse structure suitable for VLSI application |
US5751012A (en) | 1995-06-07 | 1998-05-12 | Micron Technology, Inc. | Polysilicon pillar diode for use in a non-volatile memory cell |
US5659500A (en) | 1995-09-26 | 1997-08-19 | Texas Instruments Incorporated | Nonvolatile memory array with compatible vertical source lines |
US5783467A (en) | 1995-12-29 | 1998-07-21 | Vlsi Technology, Inc. | Method of making antifuse structures using implantation of both neutral and dopant species |
US5835396A (en) | 1996-10-17 | 1998-11-10 | Zhang; Guobiao | Three-dimensional read-only memory |
US6026017A (en) | 1997-04-11 | 2000-02-15 | Programmable Silicon Solutions | Compact nonvolatile memory |
US6002607A (en) | 1998-02-24 | 1999-12-14 | National Semiconductor Corporation | Read-only-memory (ROM) having a memory cell that stores a plurality of bits of information |
US6185121B1 (en) | 1998-02-26 | 2001-02-06 | Lucent Technologies Inc. | Access structure for high density read only memory |
US5942777A (en) | 1998-05-05 | 1999-08-24 | Sun Microsystems, Inc. | Memory device including a memory array having a combination of trench capacitor DRAM cells and stacked capacitor DRAM cells |
US6262487B1 (en) | 1998-06-23 | 2001-07-17 | Kabushiki Kaisha Toshiba | Semiconductor integrated circuit device, semiconductor integrated circuit wiring method, and cell arranging method |
US6372633B1 (en) * | 1998-07-08 | 2002-04-16 | Applied Materials, Inc. | Method and apparatus for forming metal interconnects |
US6033955A (en) | 1998-09-23 | 2000-03-07 | Advanced Micro Devices, Inc. | Method of making flexibly partitioned metal line segments for a simultaneous operation flash memory device with a flexible bank partition architecture |
US6034882A (en) | 1998-11-16 | 2000-03-07 | Matrix Semiconductor, Inc. | Vertically stacked field programmable nonvolatile memory and method of fabrication |
US6351406B1 (en) | 1998-11-16 | 2002-02-26 | Matrix Semiconductor, Inc. | Vertically stacked field programmable nonvolatile memory and method of fabrication |
US6380003B1 (en) * | 1999-12-22 | 2002-04-30 | International Business Machines Corporation | Damascene anti-fuse with slot via |
US6251710B1 (en) * | 2000-04-27 | 2001-06-26 | International Business Machines Corporation | Method of making a dual damascene anti-fuse with via before wire |
US6888750B2 (en) | 2000-04-28 | 2005-05-03 | Matrix Semiconductor, Inc. | Nonvolatile memory on SOI and compound semiconductor substrates and method of fabrication |
US6515888B2 (en) * | 2000-08-14 | 2003-02-04 | Matrix Semiconductor, Inc. | Low cost three-dimensional memory array |
JP4726292B2 (ja) * | 2000-11-14 | 2011-07-20 | ルネサスエレクトロニクス株式会社 | 薄膜磁性体記憶装置 |
US6591394B2 (en) * | 2000-12-22 | 2003-07-08 | Matrix Semiconductor, Inc. | Three-dimensional memory array and method for storing data bits and ECC bits therein |
JP4667594B2 (ja) * | 2000-12-25 | 2011-04-13 | ルネサスエレクトロニクス株式会社 | 薄膜磁性体記憶装置 |
US6771473B2 (en) * | 2001-01-22 | 2004-08-03 | Matsushita Electric Industrial Co., Ltd. | Magnetoresistive element and method for producing the same |
US6744086B2 (en) * | 2001-05-15 | 2004-06-01 | Nve Corporation | Current switched magnetoresistive memory cell |
US6717215B2 (en) * | 2001-06-21 | 2004-04-06 | Hewlett-Packard Development Company, L.P. | Memory structures |
US6576969B2 (en) * | 2001-09-25 | 2003-06-10 | Hewlett-Packard Development Company, L.P. | Magneto-resistive device having soft reference layer |
US6534841B1 (en) * | 2001-12-14 | 2003-03-18 | Hewlett-Packard Company | Continuous antifuse material in memory structure |
US6559516B1 (en) * | 2002-01-16 | 2003-05-06 | Hewlett-Packard Development Company | Antifuse structure and method of making |
US6625059B1 (en) * | 2002-03-06 | 2003-09-23 | Hewlett-Packard Development Company, L.P. | Synthetic ferrimagnet reference layer for a magnetic storage device |
US6940085B2 (en) * | 2002-04-02 | 2005-09-06 | Hewlett-Packard Development Company, I.P. | Memory structures |
US6643159B2 (en) * | 2002-04-02 | 2003-11-04 | Hewlett-Packard Development Company, L.P. | Cubic memory array |
US6821848B2 (en) * | 2002-04-02 | 2004-11-23 | Hewlett-Packard Development Company, L.P. | Tunnel-junction structures and methods |
US6967350B2 (en) * | 2002-04-02 | 2005-11-22 | Hewlett-Packard Development Company, L.P. | Memory structures |
US20030183868A1 (en) * | 2002-04-02 | 2003-10-02 | Peter Fricke | Memory structures |
-
2002
- 2002-04-02 US US10/116,497 patent/US6967350B2/en not_active Expired - Lifetime
- 2002-09-06 US US10/236,274 patent/US6711045B2/en not_active Expired - Fee Related
-
2003
- 2003-01-22 TW TW092101392A patent/TW200305273A/zh unknown
- 2003-03-31 DE DE60324725T patent/DE60324725D1/de not_active Expired - Lifetime
- 2003-03-31 EP EP03252042A patent/EP1351306A2/en not_active Withdrawn
- 2003-04-01 KR KR10-2003-0020377A patent/KR20030079732A/ko not_active Ceased
- 2003-04-01 JP JP2003097941A patent/JP2004006777A/ja not_active Withdrawn
- 2003-04-02 CN CN03107797A patent/CN1452248A/zh active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103119717A (zh) * | 2011-09-16 | 2013-05-22 | 松下电器产业株式会社 | 非易失性存储元件的制造方法及非易失性存储元件 |
Also Published As
Publication number | Publication date |
---|---|
JP2004006777A (ja) | 2004-01-08 |
KR20030079732A (ko) | 2003-10-10 |
US6711045B2 (en) | 2004-03-23 |
TW200305273A (en) | 2003-10-16 |
EP1351306A2 (en) | 2003-10-08 |
DE60324725D1 (de) | 2009-01-02 |
US6967350B2 (en) | 2005-11-22 |
US20030185034A1 (en) | 2003-10-02 |
US20030183849A1 (en) | 2003-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1452248A (zh) | 存储器结构 | |
US6707087B2 (en) | Structure of chalcogenide memory element | |
KR100994868B1 (ko) | 불휘발성 반도체 기억 장치 및 그 제조 방법 | |
CN1199193C (zh) | 只读存储器和只读存储器件 | |
CN1449047A (zh) | 存储器结构 | |
RU2000108482A (ru) | Постоянная память и постоянное запоминающее устройство | |
US8835241B2 (en) | Method of manufacturing a semiconductor memory device | |
CN1870246A (zh) | 形成闪速存储器器件位线的方法 | |
RU2000108581A (ru) | Постоянная память и постоянные запоминающие устройства | |
CN1469480A (zh) | 存储器的存储装置 | |
US6717215B2 (en) | Memory structures | |
CN116209258B (zh) | 存储单元的存储结构和制备方法 | |
CN1653549A (zh) | 于镶嵌结构中制造磁性随机存取内存补偿单元的方法 | |
US7158220B2 (en) | Three-dimensional memory system-on-a-chip | |
US20030186468A1 (en) | Tunnel-junction structures and methods | |
CN1449046A (zh) | 存储器结构 | |
CN1440037A (zh) | 共享全局性字线磁性随机存取存储器 | |
KR20210154263A (ko) | 메모리 어레이 및 메모리 어레이의 형성에서 사용되는 방법 | |
CN1202569C (zh) | 在铜镶嵌制程中形成金属-绝缘-金属型(mim)电容器的方法 | |
CN1485925A (zh) | 三维存储器之只读存储元 | |
CN119108001A (zh) | 反熔丝单元、反熔丝阵列结构、编程方法以及读取方法 | |
HK1056257A (zh) | 存儲體結構 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |