[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN113589609B - Goa电路、显示面板和显示装置 - Google Patents

Goa电路、显示面板和显示装置 Download PDF

Info

Publication number
CN113589609B
CN113589609B CN202110804633.8A CN202110804633A CN113589609B CN 113589609 B CN113589609 B CN 113589609B CN 202110804633 A CN202110804633 A CN 202110804633A CN 113589609 B CN113589609 B CN 113589609B
Authority
CN
China
Prior art keywords
goa circuit
signal line
sub
clock signal
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110804633.8A
Other languages
English (en)
Other versions
CN113589609A (zh
Inventor
刘净
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
TCL China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL China Star Optoelectronics Technology Co Ltd filed Critical TCL China Star Optoelectronics Technology Co Ltd
Priority to CN202110804633.8A priority Critical patent/CN113589609B/zh
Publication of CN113589609A publication Critical patent/CN113589609A/zh
Application granted granted Critical
Publication of CN113589609B publication Critical patent/CN113589609B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2202/00Materials and properties
    • G02F2202/22Antistatic materials or arrangements

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本申请提供了一种GOA电路、显示面板和显示装置,其中,GOA电路,应用于显示面板,包括:多条连接线;多条时钟信号线,至少一条所述时钟信号线包括第一部分和第二部分,所述第一部分的宽度大于所述第二部分的宽度;GOA电路单元,所述GOA电路单元通过所述连接线与对应的所述时钟信号线的第二部分连接。本申请将时钟信号线的设置成第一部分和第二部分,且第二部分的宽度小于第一部分的宽度,相比于现有技术本实施例设置连接线与时钟信号线的第二部分连接,减小了连接线与时钟信号线的接触面积,进而改善了时钟信号线与连接线连接处存在容易发生静电放电的问题。

Description

GOA电路、显示面板和显示装置
【技术领域】
本申请涉及液晶显示技术领域,尤其涉及一种GOA电路、显示装置和显示装置。
【背景技术】
阵列基板行驱动(GOA,Gate Driver On Array或Gate On Array)电路,是利用现有薄膜晶体管显示装置(TFT-LCD)阵列(Array)制程将栅线(Gate)行扫描驱动信号电路制作在阵列基板上,以实现对栅线逐行扫描的驱动方式的一项技术。
但是,在现有的GOA电路中,时钟信号线与连接线连接处存在容易发生静电放电的问题。
【申请内容】
本申请的目的在于提供一种GOA电路、显示装置和显示装置,解决现有的GOA电路中,时钟信号线与连接线连接处存在容易发生静电放电的问题。
本申请的技术方案如下:一种GOA电路,应用于显示面板,所述GOA电路包括:
多条连接线;
多条时钟信号线,至少一条所述时钟信号线包括第一部分和第二部分,所述第一部分的宽度大于所述第二部分的宽度;
GOA电路单元,所述GOA电路单元通过所述连接线与对应的所述时钟信号线的第二部分连接。
可选的,所述第二部分包括多条子信号线,所述多条子信号线的总宽度小于所述第一部分的宽度,位于同一所述时钟信号线的多条子信号线均连接于一所述连接线一端。
可选的,位于同一所述时钟信号线的多条所述子信号线的宽度均相等。
可选的,位于同一所述时钟信号线的多条所述子信号线间隔同一距离设置。
可选的,所述第二部分包括间隔设置的第一子信号线和第二子信号线,所述第一子信号线位于所述第二子信号线和所述GOA电路之间,第一子信号线朝向GOA电路一侧与第一部分朝向GOA电路一侧齐平,第二子信号线远离GOA电路一侧与第一部分远离GOA电路一侧齐平。
可选的,所述第二部分包括至少一条所述子信号线,所述子信号线的数量在1至10之间。
可选的,多条所述时钟信号线之间等距排列。
可选的,每一所述时钟信号线包括多个所述第一部分和多个所述第二部分,所述第一部分和所述第二部分间隔设置。
本实施例还提供一种显示面板,所述显示面板包括上述任一项所述的GOA电路。
本实施例还提供一种显示装置,所述显示装置包括上述显示面板。
本申请的有益效果在于:本申请中GOA电路应用于显示面板,该GOA电路包括多条连接线、多条时钟信号线和GOA电路单元,其中,至少一条时钟信号线包括第一部分和第二部分,且第一部分的宽度大于第二部分的宽度。GOA电路单元通过连接线与对应的时钟信号线的第二部分连接,且该连接线与第二部分为同层设置。本申请将时钟信号线的设置成第一部分和第二部分,且第二部分的宽度小于第一部分的宽度,相比于现有技术中通过连接线与时钟信号线的第一部分连接,本实施例设置连接线与时钟信号线的第二部分连接,减小了连接线与时钟信号线的接触面积,进而改善了时钟信号线与连接线连接处存在容易发生静电放电的问题。
【附图说明】
图1为本申请实施例提供的GOA电路的第一种结构示意图;
图2为图1所示的GOA电路中时钟信号线的结构示意图;
图3为本申请实施例提供的GOA电路的第二种结构示意图;
图4为本申请实施例提供的GOA电路的第三种结构示意图;
图5为本申请实施例提供的GOA电路的第四种结构示意图。
【具体实施方式】
附图作为本申请的一部分,用来提供对本申请的进一步的理解,本申请的示意性实施例及其说明用于解释本申请,但不构成对本申请的不当限定。显然,下面描述中的附图仅仅是一些实施例,对于本领域普通技术人员来说,在不付出创造性劳动的前提下,还可以根据这些附图获得其他附图。下面结合附图和实施方式对本申请作进一步说明。
GOA技术(Gate Driver on Array)即阵列基板行驱动技术,是运用液晶显示面板的阵列制程将栅极驱动电路制作在TFT阵列基板上,从而实现对栅极逐行扫描的驱动方式。GOA技术能减少外接IC的焊接工序,可以提升产能并降低产品成本,而且可以更适合制作窄边框或无边框的显示产品。在利用GOA电路进行逐行扫描时,需要一些时钟信号(CK)控制,多条时钟信号线互相平行排列,多条连接线与时钟信号线垂直交叉相连,连接线的另一端连接着GOA电路从而达到控制GOA电路的作用。
但是在实际制程过程中,由于CK线上信号loading,通常CK设计的较宽,CK线设计的越宽,CK线与连接线连接的爬坡处越容易发生静电放电(Electro-Static Discharge),从而产生面板炸伤及良率问题。
基于上述问题,本实施例提供一种GOA电路、显示装置和显示装置来解决上述问题,下面将结合附图进行详细描述。
请参阅图1至图3,图1为本申请实施例提供的GOA电路的第一种结构示意图,图2为图1所示的GOA电路中时钟信号线的结构示意图,图3为本申请实施例提供的GOA电路的第二种结构示意图。本实施例提供了一种GOA电路100,该GOA电路100包括多条连接线30、多条时钟信号线20和GOA电路单元10,时钟信号线20用于传输时钟信号。其中,至少一条时钟信号线20包括第一部分210和第二部分220,第一部分210的宽度大于第二部分220的宽度,GOA电路单元10通过连接线30与对应的时钟信号线20的第二部分220连接,且连接线30和第二部分220为同层设置。本实施例通过将GOA电路100中的连接线30与时钟信号线20中宽度较小的第二部分220连接,相比于现有技术中连接线30与时钟信号线20的连接点,本实施例减小了连接线30与时钟信号线20的接触面积,进而改善了时钟信号线20与连接线30连接处存在容易发生静电放电的问题。
第二部分220包括至少一条子信号线,子信号线的数目在1至10之间。在一些实施例中,第二部分220只包括一条子信号线,第二部分220的宽度小于第一部分210的宽度,在其他一些实施例中,第二部分220包括子信号线的数目在2至10之间,每条子信号线之间间隔设置,多条子信号线的总宽度小于第一部分210的宽度。
示例性的,当第二部分220只包括一条子信号线时,子信号线的宽度小于第一部分210的宽度。可以理解的是,在保证时钟信号线20正常输出信号的前提下,第一部分210的宽度可以尽可能的小,以此减小连接线30与时钟信号线20的连接面积。
需要说明的是,子信号线的设置位置可以是随意的,示例性的,在一些实施例中,子信号线朝向GOA电路100一侧可以与第一部分210朝向GOA电路100一侧齐平。在一些实施例中,子信号线远离GOA电路100一侧与第一部分210远离GOA电路100一侧齐平。在一些实施例中,子信号线可以不与第二部分220朝向GOA电路100一侧齐平,也不与第二部分220远离GOA电路100一侧齐平。子信号线设置的具体位置可以根据实际情况进行设定,在此不作具体的限定。
示例性的,当第二部分220包括第一子信号线221和第二子信号线222时,第一子信号线221和第二子信号线222间隔设置,第一子信号线221的宽度和第二子信号线222的宽度可以相等也可以不相等,第一子信号线221的宽度和第二子信号线222的宽度具体数据根据实际应用情况进行设置,在此不作具体的限定。
当第一子信号线221位于第二子信号线222和GOA电路100之间时,第一子信号线221朝向GOA电路100一侧与第一部分210朝向GOA电路100一侧齐平,第二子信号线222远离GOA电路100一侧与第一部分210远离GOA电路100一侧齐平。在一些实施例中,第一子信号线221朝向GOA电路100一侧与第一部分210朝向GOA电路100一侧齐平,第二子信号线222远离GOA电路100一侧与第一部分210远离GOA电路100一侧不齐平。在一些实施例中,第一子信号线221朝向GOA电路100一侧与第一部分210朝向GOA电路100一侧不齐平,第二子信号线222远离GOA电路100一侧与第一部分210远离GOA电路100一侧齐平。在一些实施例中,第一子信号线221朝向GOA电路100一侧与第一部分210朝向GOA电路100一侧不齐平,第二子信号线222远离GOA电路100一侧与第一部分210远离GOA电路100一侧不齐平。
示例性的,结合图2,当子信号线的数目大于或等于2时,位于同一时钟信号线20的第二部分220的多条子信号线的宽度均相等。可以理解的是,在一些实施例中,第二部分220中的多条子信号线的宽度可以不相等,在保证时钟信号线20正常输出信号的前提下,可以将部分子信号线的宽度减小。示例性的,第二部分220包括第一子信号线221、第二子信号线222和第三子信号线223,当第一子信号线221的宽度和第二子信号线222的宽度可以保证时钟线正常输出信号时,第三子信号线223的宽度可以减小。在其他一些实施例中,当第一子信号线221的宽度和第二子信号线222的宽度可以保证时钟线正常输出信号时,可以将第二子信号线222设置成宽度更小的多个子信号线,多个子信号线的数目在此不作具体地限定,只需保证多个子信号线的宽度总和与第一子信号线221的宽度可以保证时钟线正常输出信号即可。
多条子信号线间隔同一距离设置,示例性的,第二部分220包括第一子信号线221、第二子信号线222和第三子信号线223,第一子信号线221和第二子信号线222之间的距离等于第二子信号线222和第三子信号线223之间的距离。在一些实施例中,第一子信号线221和第二子信号线222之间的距离大于第二子信号线222和第三子信号线223之间的距离。在其他一些实施例中,第一子信号线221和第二子信号线222之间的距离小于第二子信号线222和第三子信号线223之间的距离。
请参阅图4和图5,图4为本申请实施例提供的GOA电路的第三种结构示意图,图5为本申请实施例提供的GOA电路的第四种结构示意图,本实施例提供的GOA电路100包括多条时钟信号线20,时钟信号线20的数量为4条,分别为第一时钟信号线201、第二时钟信号线202、第三时钟信号线203、第四时钟信号线204。需要说明的是,在本发明的其他实施例中,时钟信号线20也可以为2条、3条或大于4条,可针对不同的GOA显示面板驱动能力进行调整,驱动能力越高,时钟信号CK的数量越大。在此本申请对时钟信号线20的具体数量不作限定,根据实际情况进行设置。
多条时钟信号线20在GOA电路100一侧远离GOA的方向依次间隔排列且相互平行,多条时钟信号线20之间等距排列,在一些实施例中,任意两条相邻的时钟信号线20之间的距离不相等。
多条时钟信号线20的形状相同,每条时钟信号线20包括多个第一部分210和多个第二部分220,第一部分210和第二部分220间隔设置且依次连接。在一些实施例中,多条时钟信号线20的形状不全相同,示例性的,第一时钟信号线201的宽度大于第二时钟信号线202的宽度,第二时钟信号线202的宽度大于第三时钟信号线203的宽度。在其他一些实施例中,当第一时钟信号线201的第一部分210的宽度和第二时钟信号的第一部分210的宽度相同时,第一时钟信号线201的第二部分220的宽度和第二时钟信号线202的第二部分220的宽度不同。在其他一些实施例中,当第一时钟信号线201的第一部分210的宽度和第二时钟信号的第一部分210的宽度相同时,第一时钟信号线201的第二部分220的宽度总和与第二时钟信号线202的第二部分220的宽度总和相同,但是第一时钟信号线201的第二部分220中子信号线的数目、宽度和位置等等和第二时钟信号线202的第二部分220中子信号线的数目、宽度和位置等等不相同。可以理解的是,GOA电路100中多个时钟信号线20可以相同也可以不相同,具体的设置可以根据实际应用进行设计,在此不作具体的限定。
多条连接线30相互间隔设置,每条连接线30的一端连接GOA单元,另一端连接时钟信号线20的第二部分220,且该连接线30与第二部分220为同层设置。所有连接线30同层设置,且厚度相同。
示例性的,连接线包括第一连接线301、第二连接线302、第三连接线303和第四连接线304。第一连接线301的一端和GOA电路单元10相连,第一连接线301的另一端和靠近GOA电路单元10的第一时钟信号线201连接。第二连接线302的一端和GOA电路单元10相连,第二连接线302的另一端和靠近GOA电路单元10的第二时钟信号线202连接。第三连接线303的一端和GOA电路单元10相连,第三连接线303的另一端和靠近GOA电路单元10的第三时钟信号线203连接。第四连接线304的一端和GOA电路单元10相连,第四连接线304的另一端和靠近GOA电路单元10的第四时钟信号线204连接。其中,第一连接线301连接的第一时钟信号线201的第二部分220、第二连接线302连接的第二时钟信号线202的第二部分220、第三连接线303连接的第三时钟信号线203的第二部分220和第四连接线304连接的第四时钟信号线204的第二部分220不在同一层,错开设置。
在一些实施例中,由于远离GOA电路单元10的时钟信号线20需要跨越其它时钟信号线20,以将对应的时钟信号传输给对应的GOA单元,可将时钟信号线20与连接线30异层设置,时钟信号线20利用通孔通过连接线30与对应的GOA单元连接,比较简单易行,且能减小显示面板的厚度。
在一些实施例中,所有连接线30所采用的材料相同,例如,均为铜(Cu)或均为铝(Al)。
在一些实施例中,所有连接线30的等效阻值相同。通过设计出传输信号的连接线30等阻值的GOA电路100,避免了连接线30阻值不相同导致的光配向时输入面板信号不相同,有效改善了光配向(HVA curing)时输入面板信号差异,避免形成水平方向的线缺陷,提升了显示面板产品良率。
GOA电路100包括多个GOA电路单元10,在一些实施例中,多个GOA电路单元10级联,可以理解的是,级联关系可以为隔一级级联,隔两级级联,或隔多级级联。本申请实施例并未对GOA电路单元10之间的级联关系进行限制,GOA电路单元10之间的级联关系可以根据具体需要进行设置。例如,GOA电路单元10之间隔一级级联具体为:第1级GOA电路单元10与第2级电路GOA单元电性连接,第2级GOA电路单元10与第3级GOA电路单元10电性连接,以此类推,第n-1级GOA电路单元10与第n级GOA电路单元10电性连接。再例如,GOA电路单元10之间隔两级级联具体为:第1级GOA电路单元10与第3级电路GOA单元电性连接,第3级GOA电路单元10与第5级GOA电路单元10电性连接,以此类推,第n-2级GOA电路单元10与第n级GOA电路单元10电性连接,其中,n为大于2的正整数。
本申请还提供一种显示面板,该显示面板包括上述任一项GOA电路100。具体详情见上述,在此本申请不再赘述。
本申请还提供一种显示装置,其显示装置包括上述任一项显示面板,具体详情见上述,在此本申请不再赘述。
本申请通过将时钟信号线20设置成宽度不一样的第一部分210和第二部分220,且第二部分220的宽度小于第一部分210,将连接线30与时钟信号线20接触面积减小,改善了现有技术中连接线30与时钟信号线20连接处产生静电放电(Electro-Static Discharge),从而导致面板炸伤及良率的问题。且在保证时钟信号线20正常输出信号的下,将第二部分220设置成多个宽度更小的子信号线,可以有效的降低CK线处的静电放电率,从而提高面板品质和良率。并且,第二部分220中多个子信号线的数目、位置和宽度以及多个子信号线之间的距离都可以根据实际应用情况进行设置,增加了GOA电路100的多样式,进而增加了GOA电路100的实用性。
以上对本申请实施例提供的一种制冰装置和冰箱进行了详细介绍。本文中应用了具体条例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请。同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上,本说明书内容不应理解为对本申请的限制。

Claims (9)

1.一种GOA电路,应用于显示面板,其特征在于,所述GOA电路包括:
多条连接线;
多条时钟信号线,至少一条所述时钟信号线包括第一部分和第二部分,所述第一部分的宽度大于所述第二部分的宽度,所述第二部分包括多条子信号线,所述多条子信号线的总宽度小于所述第一部分的宽度,位于同一所述时钟信号线的多条子信号线均连接于一所述连接线一端;
GOA电路单元,所述GOA电路单元通过所述连接线与对应的所述时钟信号线的第二部分连接。
2.根据权利要求1所述的GOA电路,其特征在于,位于同一所述时钟信号线的多条所述子信号线的宽度均相等。
3.根据权利要求1所述的GOA电路,其特征在于,位于同一所述时钟信号线的多条所述子信号线间隔同一距离设置。
4.根据权利要求1所述的GOA电路,其特征在于,所述第二部分包括间隔设置的第一子信号线和第二子信号线,所述第一子信号线位于所述第二子信号线和所述GOA电路之间,第一子信号线朝向GOA电路一侧与第一部分朝向GOA电路一侧齐平,第二子信号线远离GOA电路一侧与第一部分远离GOA电路一侧齐平。
5.根据权利要求1所述的GOA电路,其特征在于,所述第二部分包括至少一条所述子信号线,所述子信号线的数量在1至10之间。
6.根据权利要求1所述的GOA电路,其特征在于,多条所述时钟信号线之间等距排列。
7.根据权利要求1所述的GOA电路,其特征在于,每一所述时钟信号线包括多个所述第一部分和多个所述第二部分,所述第一部分和所述第二部分间隔设置。
8.一种显示面板,其特征在于,所述显示面板包括权利要求1至7任一项所述的GOA电路。
9.一种显示装置,其特征在于,所述显示装置包括权利要求8所述的显示面板。
CN202110804633.8A 2021-07-16 2021-07-16 Goa电路、显示面板和显示装置 Active CN113589609B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110804633.8A CN113589609B (zh) 2021-07-16 2021-07-16 Goa电路、显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110804633.8A CN113589609B (zh) 2021-07-16 2021-07-16 Goa电路、显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN113589609A CN113589609A (zh) 2021-11-02
CN113589609B true CN113589609B (zh) 2023-04-04

Family

ID=78247973

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110804633.8A Active CN113589609B (zh) 2021-07-16 2021-07-16 Goa电路、显示面板和显示装置

Country Status (1)

Country Link
CN (1) CN113589609B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105182646A (zh) * 2015-10-13 2015-12-23 京东方科技集团股份有限公司 阵列基板、显示装置
CN111384066A (zh) * 2020-03-19 2020-07-07 京东方科技集团股份有限公司 阵列基板、显示装置
CN112433415A (zh) * 2020-12-02 2021-03-02 深圳市华星光电半导体显示技术有限公司 阵列基板、显示面板及电子设备

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101341911B1 (ko) * 2009-09-25 2013-12-13 엘지디스플레이 주식회사 표시장치용 게이트 구동회로
CN104680990A (zh) * 2015-01-20 2015-06-03 上海天马微电子有限公司 栅极驱动单元、包括其的显示面板及显示器
TWI667646B (zh) * 2018-06-22 2019-08-01 友達光電股份有限公司 顯示面板
CN111292696B (zh) * 2020-02-27 2021-07-06 深圳市华星光电半导体显示技术有限公司 Goa驱动电路及其goa阵列基板、显示面板、显示装置
CN111091774B (zh) * 2020-03-22 2020-06-19 深圳市华星光电半导体显示技术有限公司 一种显示面板

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105182646A (zh) * 2015-10-13 2015-12-23 京东方科技集团股份有限公司 阵列基板、显示装置
CN111384066A (zh) * 2020-03-19 2020-07-07 京东方科技集团股份有限公司 阵列基板、显示装置
CN112433415A (zh) * 2020-12-02 2021-03-02 深圳市华星光电半导体显示技术有限公司 阵列基板、显示面板及电子设备

Also Published As

Publication number Publication date
CN113589609A (zh) 2021-11-02

Similar Documents

Publication Publication Date Title
US10983618B2 (en) Display substrate and display device
US7499141B2 (en) Display panels with RC delay compensation in signal lines
KR100455437B1 (ko) 유리기판의 효율이 향상된 액정표시소자
CN106226963B (zh) 一种阵列基板、显示面板及显示装置
US11194205B2 (en) Pixel array substrate
US20160284262A1 (en) Array substrate and method for manufacturing the same, flexible display device and electronic product
WO2021031280A1 (zh) 栅极驱动阵列型显示面板
US10585314B2 (en) Array substrate, liquid crystal display panel and display apparatus
CN111540297B (zh) 一种显示面板及显示装置
CN107966860B (zh) 一种goa电路、显示面板及显示装置
US20210295795A1 (en) Gate drive circuit and display panel
US9425166B2 (en) GOA layout method, array substrate and display device
CN110518019B (zh) 阵列基板及显示面板
WO2021208119A1 (zh) 显示面板和显示装置
CN113589609B (zh) Goa电路、显示面板和显示装置
CN111540298B (zh) 一种显示面板及显示装置
US6587161B1 (en) Liquid crystal display device and method for producing the same
WO2021217758A1 (zh) 拼接显示装置
WO2020173347A1 (zh) 显示基板的修复方法、显示基板及显示装置
CN115202114B (zh) 阵列基板及显示面板
WO2020151050A1 (zh) Goa电路以及液晶显示装置
WO2022048007A1 (zh) 显示面板和显示装置
CN112927639A (zh) 阵列基板、显示面板和显示装置
US20240030232A1 (en) Display panel and display device
CN112578602B (zh) 显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant