CN1175589C - 采用正交发送分集的码分多址通信系统中扩展信道数据的设备和方法 - Google Patents
采用正交发送分集的码分多址通信系统中扩展信道数据的设备和方法 Download PDFInfo
- Publication number
- CN1175589C CN1175589C CNB008051909A CN00805190A CN1175589C CN 1175589 C CN1175589 C CN 1175589C CN B008051909 A CNB008051909 A CN B008051909A CN 00805190 A CN00805190 A CN 00805190A CN 1175589 C CN1175589 C CN 1175589C
- Authority
- CN
- China
- Prior art keywords
- code
- code element
- quasiorthogonal
- length
- adder
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/14—Relay systems
- H04B7/15—Active relay systems
- H04B7/204—Multiple access
- H04B7/216—Code division or spread-spectrum multiple access [CDMA, SSMA]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/02—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
- H04B7/04—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
- H04B7/06—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the transmitting station
- H04B7/0613—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the transmitting station using simultaneous transmission
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J13/00—Code division multiplex systems
- H04J13/0007—Code type
- H04J13/0022—PN, e.g. Kronecker
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J13/00—Code division multiplex systems
- H04J13/10—Code generation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Radio Transmission System (AREA)
- Mobile Radio Communication Systems (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Radio Relay Systems (AREA)
Abstract
一种CDMA通信系统中的信道扩展方法,所述CDMA通信系统采用具有给定长度的准正交码对通过重复第一码元而获得的一对码元进行扩展,以通过第一天线发送扩展码元,同时,采用所述准正交码对所述码元和所述码元的反相码元进行扩展,以通过第二天线发送扩展码元。该方法包括:采用所述准正交码的一部分对所述码元对之一进行扩展,并且采用所述准正交码的余下的部分对所述码元对的另一码元进行扩展;和采用所述准正交码的一部分对所述码元进行扩展,并且采用所述准正交码的余下的部分对所述反相码元进行扩展。
Description
技术领域
本发明一般涉及一种CDMA通信系统中扩展信道数据的设备和方法,尤其涉及一种采用正交发送分集的码分多址通信系统中扩展信道数据的设备和方法。
背景技术
为了提高信道容量,CDMA(码分多址)通信系统采用正交码来扩展信道。例如,IMT-2000系统的前向链路采用正交码来执行信道扩展。反向链路也通过时间校准来执行信道扩展。正交码的示例为通常使用的沃尔什(Walsh)码。
可用正交码的数目是根据调制方法和最小数据速率来确定的。但是,在所提出的IMT-2000 CDMA系统中,将提高指定给用户的信道数目,以便改善系统性能。为此,未来的CDMA系统包括多个公共信道和专用信道,并且将信道指定给移动台,从而提高信道容量。
但是,即使在所提出的IMT-2000 CDMA系统中,信道利用的增大限制了可用正交码的数目。另外,可用沃尔什正交码的数目减少将限制信道容量的提高。为了解决该问题,已提出了一种采用用于信道扩展码的准正交码的方法,该准正交码与正交码的干扰最小,并且具有可变数据速率。
在IMT-2000系统中,1x系统采用扩展码速率1的扩展码组,3x系统采用具有扩展码速率3的扩展码组。在1x系统中,扩展码产生器存储最大长度为128的扩展码,并且产生对应于所指定的扩展码索引的扩展码,以采用所产生的扩展码对代码码元进行扩展。另外,在3x系统中,扩展码产生器存储最大长度为256的扩展码,并且产生对应于所指定的扩展码索引的扩展码,以采用所产生的扩展码对代码码元进行扩展。
IMT-2000系统支持通常采用正交发送分集(ODT)方案的发送分集。另外,IMT-2000系统可支持多载波系统。因此,根据环境,IMT-2000系统可对1x直接扩展(DS)系统采用或不采用正交发送分集。另外,对应3x系统,IMT-2000系统能够支持多载波系统和直接扩展系统两者,其中对应直接扩展系统,可采用或不采用正交发送分集。
正交发送分集方案通过分割向第一和第二天线输入编码码元,然后通过多路分解将输入到第一和第二天线的信号再次分割为两个分量,以经不同的天线对其进行发送。此时,码元速率降低一半,这是因为输入到第一和第二天线的信号被多路分解器分割为两个分量。因此,为了使减半的码元速率与总码元速率相匹配,重复所分割的输入码元,并且对码元对(原始和重复的码元)进行正交扩展。所分割的分量之一进到第一天线,第二个分割的分量进到第二天线。输入到第一和第二天线的信号通过多路复用被再次分割为两个分量,这就从原始信号中得出总共4个分量。然后,采用独立的正交码对这4个分量进行正交扩展。
在正交发送分集方案中,各分量码元在正交扩展之前进行重复。采用各扩展因子对重复的码元进行扩展等效于采用两倍的扩展因子对一个码元进行扩展。然后,接收器在扩展过程中在两倍的扩展因子期间对码片进行累积,并且对累积的码片进行多路复用。由于采用准正交码对码片进行扩展等效于在正交发送分集方案中对每个分量码片以两倍的扩展因子进行扩展,因此,准正交码相关特性可能改变。实际上,当采用长度为256的正交码时,256码片期间的相关性为±16和±16j。因此,当选择准正交码以用于采用准正交码的扩展方案时,任何正交发送分集方案均应考虑到以两倍的扩展因子对码片进行扩展的效果。
图1表示的是采用正交发送分集的发送器。参照图1,信道编码器110将输入数据编码为编码码元,交织器130对编码码元进行交织,并且将交织过的码元提供给加法器120。此时,长码产生器100产生长码,抽取器105抽取所产生的长码,并且将所抽取的长码提供给加法器120。加法器120将抽取的长码与交织的编码码元相加,多路分解器140将从加法器120输入的信号多路分解到第一和第二天线。
多路分解到第一和第二天线的信号被输入到多路分解器150和155。多路分解器150将第一天线的输入信号的I分量多路分解为I1和Q1分量,并且将I1和Q1分量分别提供给码元重复器160和162。类似地,多路分解器155将第二天线的输入信号的Q分量多路分解为I2和Q2分量,并且将I2和Q2分量分别提供给码元重复器164和166。码元重复器160和162将它们的输入信号I1和Q1分别重复两次。码元重复器164将I2信号输出一次,然后输出反转的输入信号。类似地,码元重复器166将Q2信号输出一次,然后输出反转的输入信号。这里,反转的码元将被称作反转码元。为了保持由多路分解器140多路分解的第一和第二天线信号之间的正交性,码元重复器160和162以与码元重复器164和166不同的方式对输入码元进行重复。尽管码元重复器160和162的操作与现有码元重复的类似,但是,码元重复器164和166以不同的方式重复输入码元。例如,当接收到输入信号‘1’时,重复器164和166输出码元‘1’和反转码元“-1”。
此后,扩展器170接收从码元重复器160和162输出的信号,与此同时,扩展码产生器180产生对应于输入的扩展码索引k1的扩展码,并且将所产生的扩展码提供给扩展器170。然后,扩展器170采用该扩展码对从码元重复器160和162输出的信号进行扩展。另外,扩展器175接收从码元重复器164和166输出的信号,与此同时,扩展码产生器185产生对应于输入的扩展码索引k2的扩展码,并且将所产生的扩展码提供给扩展器175。然后,扩展器175采用该扩展码对从码元重复器164和166输出的信号进行扩展。
图2表示的是采用正交发送分集的接收器。参照图2,解扩器270接收输入数据rI1和rQ1,与此同时,扩展码产生器280产生对应于输入的扩展码索引k1的扩展码,并且将所产生的扩展码提供给解扩器270。然后,解扩器采用由扩展码产生器280提供的扩展码对输入数据rI1和rQ1进行解扩,并且将解扩信号提供给多路复用器250。类似地,解扩器275接收输入数据rI2和rQ2,与此同时,扩展码产生器285产生对应于输入的扩展码索引k2的扩展码,并且将所产生的扩展码提供给解扩器275。然后,解扩器采用由扩展码产生器285提供的扩展码对输入数据rI2和rQ2进行解扩,并且将解扩信号提供给多路复用器255。
多路复用器250对从解扩器270输出的信号进行多路复用,以输出第一天线分量,多路复用器255对从解扩器275输出的信号进行多路复用,以输出第二天线分量。多路复用器240对第一和第二天线分量进行多路复用,并且多路复用信号提供给加法器220。与此同时,长码产生器200产生长码,抽取器205抽取该长码,并且将所抽取的长码提供给加法器220。然后,加法器220将所抽取的长码与从多路复用器240输出的代码相加,去交织器230对从加法器220输出的信号进行去交织。信道解码器210对从去交织器230输出的信号进行解码。
图3表示的是不采用正交发送分集的直接扩展方案。参照图3,信道编码器310将输入数据编码为编码码元,交织器330对编码码元进行交织,并且交织过的码元提供给加法器320。与此同时,长码产生器300产生长码,抽取器305抽取该长码,并且将所抽取的长码提供给加法器320。加法器320将抽取的长码与交织的编码码元相加,并且将其输出提供给多路分解器340。多路分解器340将输入信号多路分解为I分量和Q分量。扩展器370接收该I分量和Q分量信号,与此同时,扩展码产生器380产生对应于输入的扩展码索引k的扩展码,并且将所产生的扩展码提供给扩展器370。然后,扩展器370采用该扩展码对从多路分解器340输出的I分量和Q分量信号进行扩展。
图4表示的是不采用正交发送分集的接收器。参照图4,解扩器470接收输入数据I和Q,与此同时,扩展码产生器480向解扩器470提供对应于输入的扩展码索引k的扩展码。解扩器470采用从扩展码产生器480提供的扩展码对输入数据I和Q进行解扩,并且将解扩信号提供给多路复用器440。多路复用器440对解扩的I和Q分量进行多路复用,并且将多路复用信号提供给加法器420。此时,长码产生器400产生长码,抽取器405抽取该长码,并且将所抽取的长码提供给加法器420。加法器420将所抽取的长码与从多路复用器440提供的代码相加,并且将其输出信号提供给去交织器430。去交织器430对输入信号进行去交织,信道解码器410对去交织过的信号进行解码。
采用上述扩展方案的IMT-2000系统支持多载波系统。对于1x系统,多载波移动通信系统以1.25MHz带宽的一个载波发送信号,而对应3x系统,以3个载波发送信号。给各载波指定独立的正交码。当1x系统与3x系统重叠时,若采用不同长度的正交码则会引起系统之间的干扰。这里,假设1x系统采用长度为128的掩码函数来产生准正交码,而3x系统采用长度为256的掩码函数来产生准正交码。在这种情况下,由于不保证均在1.25MHz带宽情况下采用扩展速率1的掩码函数的长度为128的扩展码与采用扩展速率3的掩码函数的长度为128的扩展码之间的良好相关特性,因此在采用扩展速率1的掩码函数的用户与采用扩展速率3的掩码函数的用户之间干扰可能增大。
当1x系统采用准正交码而3x系统采用正交码时,1x系统的准正交码(QOFm+Wk)用户从3x系统的正交码(Wj)用户那里所受到的干扰可由下面的方程式表示:
亦即,干扰满足准正交码相关性的上限公式。因此,在这种情况下,没有太大的问题。但是,当1x系统和3x系统均采用准正交码时,1x系统的准正交码(QOFm+Wk)用户从3x系统的正交码(QOFn+Wj)用户那里所受到的干扰不满足准正交码相关性的上限公式,如下面的方程式(2)所示:
在这种情况下,各信道之间的相互干扰增大。
因此,当采用具有不同长度的扩展码组的准正交码时,移动通信系统存储不同长度的扩展码,从而加大了硬件复杂性。另外,在重叠方案中采用具有不同扩展速率的扩展码时两个用户之间的干扰特性恶化,从而使性能下降。
图5表示的是3x多载波系统的发送器。参照图5,信道编码器500将输入信号编码为编码码元,交织器505对该编码码元进行交织。长码扩展器510采用从长码产生器515输出的长码对交织过的码元进行扩展。多路分解器580将扩展信号多路分解为3个分量,其每个被再次分成I分量和Q分量,并且多路分解器580将该I和Q分量提供给扩展器520、522和524。
当扩展器520从多路分解器580接收信号时,扩展码产生器540产生对应于表示指定给用户的信道的输入扩展码索引k的长度为256的扩展码,并且将所产生的扩展码提供给扩展器520。通过以扩展码的特定数目个码片(256/2n,0≤n≤6)对输入信号的每个码元进行运算,扩展器520以1.2288Mcps的码片率对长码扩展信号进行扩展。当扩展信号被输入到PN扩展器530时,短PN码产生器550产生短PN码,并且以1.2288Mcps的码片率输出所产生的短PN码。PN扩展器530以从短PN码产生器550输出的短PN码对输入信号进行PN扩展。由于其他扩展器和扩展码产生器具有相同的操作,因此,为了避免重复,不再进行详细描述。
图6表示的是3x多载波系统的接收器。参照图6,当扩展信号被输入到PN解扩器630时,短PN码产生器650产生短PN码,并且以1.2288Mcps的码片率输出所产生的短PN码。PN解扩器630对输入信号和短PN码以码片为单位进行运算,以输出PN解扩的信号。
当PN解扩信号被输入到解扩器620时,扩展码产生器640产生对应于表示指定给用户的信道的输入扩展码索引k的最大长度256的扩展码,并且将所产生的扩展码提供给解扩器620。然后,解扩器620以扩展码的特定数目个码片(256/2n,0≤n≤6)对PN解扩信号的每个码元进行运算,并且累积信号。来自解扩器620的解扩信号被提供给多路复用器680。以相同的方式,输入到PN解扩器632和634的信号在解扩之后被提供给多路复用器680。然后,多路复用器680以与发送器中执行的信号多路分解相反的顺序对通过3个不同的通路解扩的输入信号进行多路复用。当多路复用信号被输入到长码解扩器610时,长码产生器615产生长码。长码解扩器610采用从长码产生器615输出的长码对多路复用信号进行解扩。去交织器605对长码解扩信号进行去交织,并且信道解码器600对去交织信号进行解码。
在采用正交发送分集的CDMA通信系统中,即使当对发送到各天线的信号进行扩展时重复相同的码元两次,但是也不得不根据各码元的扩展速率采用正交码对码元进行扩展。
发明内容
因此,本发明的一个目的是提供一种在采用正交发送分集的CDMA通信系统中以具有至少两倍的码片扩展速率中的扩展因子的扩展码对发送信号进行扩展的设备和方法。
本发明的另一目的是提供一种在CDMA通信系统中使具有不同的扩展速率的两个用户采用相同长度的扩展码扩展发送信号的设备和方法。
为了实现上述目的,提供了一种CDMA通信系统中的信道扩展方法,所述CDMA通信系统采用具有给定长度的准正交码对通过重复第一码元而获得的第一对码元进行扩展,以通过第一天线发送扩展码元,同时,采用所述准正交码对包括第二码元和通过重复所述第二码元而获得的所述第二码元的反相码元的第二对码元进行扩展,以通过第二天线发送扩展码元,所述方法包括下列步骤:采用所述准正交码的第一半周期对所述第一对码元中的一个码元进行扩展,并且采用所述准正交码的第二半周期对所述第一对码元中的另一码元进行扩展;和采用所述准正交码的第一半周期对所述第二对码元中的所述第二码元进行扩展,并且采用所述准正交码的第二半周期对所述第二对码元中的所述第二码元的所述反相码元进行扩展。
为了实现上述目的,还提供了一种CDMA通信系统中的信道扩展设备,其中所述CDMA通信系统具有第一和第二天线,以执行正交发送分集功能,包括:第一发送器,其具有第一扩展器,用于采用具有给定长度的准正交码对通过重复第一码元而获得的第一对码元进行扩展,以通过第一天线发送扩展码元,采用所述准正交码的第一半周期对所述第一对码元中的一个码元进行扩展,并且采用所述准正交码的第二半周期对所述第一对码元中的另一码元进行扩展;和第二发送器,其具有第二扩展器,用于采用所述准正交码对包括第二码元和通过重复所述第二码元而获得的所述第二码元的反相码元的第二对码元进行扩展,以通过第二天线发送扩展码元,采用所述准正交码的第一半周期对所述第二对码元中的所述第二码元进行扩展,并且采用所述准正交码的第二半周期对所述第二对码元中的所述第二码元的所述反相码元进行扩展。
附图说明
通过参照附图对本发明的如下详细描述,本发明的上述和其他目的、特征和优点将变得更加清楚,附图中:
图1的示意图表示的是移动通信系统中采用正交发送分集的发送器;
图2的示意图表示的是移动通信系统中采用正交发送分集的接收器;
图3的示意图表示的是移动通信系统中不采用正交发送分集的发送器;
图4的示意图表示的是移动通信系统中不采用正交发送分集的接收器;
图5的示意图表示的是3x多载波移动通信系统中的发送器;
图6的示意图表示的是3x多载波移动通信系统中的接收器;
图7的示意图表示的是根据本发明实施例用于移动通信系统中的发送器和接收器的扩展方案;
图8的示意图表示的是根据本发明实施例用于发送器的图7的扩展方案中的旋转器;
图9的示意图表示的是根据本发明实施例用于接收器的图7的解扩方案中的旋转器;
图10A的时序图解释根据本发明第一实施例在不采用正交发送分集的1x直接扩展系统中的扩展器的操作;
图10B的时序图解释根据本发明第一实施例在采用正交发送分集的1x直接扩展系统中在第一天线上的扩展器的操作;
图10C的时序图解释根据本发明第一实施例在采用正交发送分集的1x直接扩展系统中在第二天线上的扩展器的操作;
图10D的时序图解释根据本发明第一实施例在不采用正交发送分集的3x直接扩展系统中的扩展器的操作;
图10E的时序图解释根据本发明第一实施例在采用正交发送分集的3x直接扩展系统中在第一天线上的扩展器的操作;
图10F的时序图解释根据本发明第一实施例在采用正交发送分集的3x直接扩展系统中在第二天线上的扩展器的操作;
图10G的时序图解释根据本发明第一实施例在采用正交发送分集的3x多载波系统中的扩展器的操作;
图11A的时序图解释根据本发明第二实施例在不采用正交发送分集的1x直接扩展系统中的扩展器的操作;
图11B的时序图解释根据本发明第二实施例在采用正交发送分集的1x直接扩展系统中在第一天线上的扩展器的操作;
图11C的时序图解释根据本发明第二实施例在采用正交发送分集的1x直接扩展系统中在第二天线上的扩展器的操作;
图11D的时序图解释根据本发明第二实施例在不采用正交发送分集的3x直接扩展系统中的扩展器的操作;
图11E的时序图解释根据本发明第二实施例在采用正交发送分集的3x直接扩展系统中在第一天线上的扩展器的操作;
图11F的时序图解释根据本发明第二实施例在采用正交发送分集的3x直接扩展系统中在第二天线上的扩展器的操作;
图11G的时序图解释根据本发明第二实施例在采用正交发送分集的3x多载波系统中的扩展器的操作;
图12A的时序图解释根据本发明第三实施例在不采用正交发送分集的1x直接扩展系统中的扩展器的操作;
图12B的时序图解释根据本发明第三实施例在采用正交发送分集的1x直接扩展系统中在第一天线上的扩展器的操作;
图12C的时序图解释根据本发明第三实施例在采用正交发送分集的1x直接扩展系统中在第二天线上的扩展器的操作;
图12D的时序图解释根据本发明第三实施例在不采用正交发送分集的3x直接扩展系统中的扩展器的操作;
图12E的时序图解释根据本发明第三实施例在采用正交发送分集的3x直接扩展系统中在第一天线上的扩展器的操作;
图12F的时序图解释根据本发明第三实施例在采用正交发送分集的3x直接扩展系统中在第二天线上的扩展器的操作;和
图12G的时序图解释根据本发明第三实施例在采用正交发送分集的3x多载波系统中的扩展器的操作。
具体实施方式
下面将参照附图对本发明的优选实施例进行详细描述。在下面的描述中,没有对公知的功能或结构进行详细描述,以免它们以不必要的细节混淆本发明。
这里所使用的术语“正交扩展”与术语“信道扩展”具有相同的含义。另外,术语“相同长度的扩展码”是指具有相同长度的准正交码集。
在本发明的示范性实施例中,将描述IMT-2000基站和移动台的扩展和解扩操作,其中1x系统和3x系统采用相同长度的扩展码。也可将本发明应用于采用不同长度的扩展码的系统中。
前面已对图1至6中的发送器和接收器中的扩展器进行了描述。这里,除旋转器的操作以外,发送器和接收器的扩展器是相同的。
图7表示的是根据本发明实施例的CDMA通信系统的扩展器。这里,准正交码是通过将沃尔什正交码与QOF掩码相混合而产生的代码,其中QOF掩码由符号代码QOFsign和相位代码QOFrot组成。另外,相位代码的值与特定沃尔什正交码的值相同。
参照图7,当加法器710和715接收I和Q信号时,加法器700将第一沃尔什码Walsh1与符号分量QOFsign相加,并且将其输出提供给加法器710和715。这里,第一沃尔什码Walsh1是用于产生准正交码的沃尔什码。加法器710将输入信号I和加法器700的输出信号相加,并且将其输出提供给旋转器720,加法器715将输入信号Q和加法器700的输出信号相加,并且将其输出提供给旋转器720。然后,旋转器720根据QOFrot对从加法器710和715输入的信号进行旋转。这里,QOFrot被用于控制扩展信号的相位。
图8表示的是用于发送器的图7的扩展器中的旋转器720。参照图8,从加法器710输出的信号被输入到选择器800的D1节点和选择器810的D2节点,并且从加法器715输出的信号被输入到反相器820和选择器810的D1节点。反相器820通过将输入信号与‘-1’相乘来对其进行反相,并且将反相信号提供给选择器800的D2节点。当QOFrot为‘0’时,选择器800和810输出在其D1节点接收到的信号,否则输出在其D2节点接收到的信号。
在本发明的实施例中,采用长度为128的准正交序列掩码函数和长度为256的准正交序列,其公开于韩国专利申请第99-888号和第99-1339号中。长度为128的准正交序列掩码函数和长度为256的准正交序列应具有:(1)与沃尔什正交码的良好的全相关特性;(2)准正交码之间的良好的全相关特性;和(3)与沃尔什正交码的良好的完全部分相关特性。另外,它们应在准正交码之间具有良好的部分相关特性。本发明还提供满足上述条件的长度为128的准正交序列和长度为256的准正交序列。
在下面的实施例中,正交发送分集方案采用准正交序列。另外,多载波系统也采用准正交序列。在下面的各实施例中,除扩展器之外总的系统操作类似。另外,由于仅有用于处理不同长度的扩展码的处理改变,因此,将参照用于图7的旋转器720中的码元的时序图来对本发明进行描述。
A.第一实施例
在第一实施例中,1x直接扩展系统采用长度为128的准正交序列,3x直接扩展系统采用长度为256的准正交序列,而3x多载波系统则采用长度为256的准正交序列。
下面将参照图7和10A来描述不采用正交发送分集的1x直接扩展系统(或1x非OTD直接扩展系统)中的扩展操作。如图10A所示,不采用正交发送分集的1x直接扩展系统使用从图7的旋转器720输出的长度为128的扩展码。在图7中,当将I和Q分量码元输入到加法器710和715时,加法器700将长度为128的沃尔什码和长度为128的准正交序列的符号分量QOFsign相加,如图10A所示,并且将其输出提供给加法器710和715。加法器710和715分别将I和Q分量输入码元与加法器700的输出相加,并且将它们的输出提供给旋转器720。旋转器720根据长度为128的准正交码的输入相位分量QOFrot对128码片的输入信号进行旋转。参照图10A,一个输入码元与长度为128的沃尔什正交码及长度为128的准正交码的符号分量QOFsign相加,然后根据长度为128的准正交码的输入相位分量QOFrot进行旋转。
接下来将参照图7、10B和10C描述采用正交发送分集的1x直接扩展系统(或1x OTD直接扩展系统)中的扩展操作,其中,图10B和10C分别表示的是第一和第二天线的时序图。
在第一实施例中,采用正交发送分集的1x直接扩展系统采用长度为128的扩展码,并且对于第一天线,从图7的旋转器720输出的扩展码如图10B所示。当将由图1的码元重复器160和162重复的码元中的第一I和Q分量码元输入到图7的加法器710和715时,加法器700将长度为128的沃尔什码和长度为128的准正交序列的符号分量QOFsign相加,如图10B所示,并且将其输出提供给加法器710和715。加法器710和715分别将I和Q分量输入码元与加法器700的输出相加,并且将它们的输出提供给旋转器720。然后,旋转器720根据长度为128的准正交码的输入相位分量QOFrot对128码片的输入信号进行旋转。
当将由图1的码元重复器160和162重复的码元中的第二I和Q分量码元输入到图7的加法器710和715时,加法器700将长度为128的沃尔什码和长度为128的准正交序列的符号分量QOFsign相加,如图10B所示,并且将其输出提供给加法器710和715。加法器710和715分别将I和Q分量输入码元与加法器700的输出相加,并且将它们的输出提供给旋转器720。然后,旋转器720根据长度为128的准正交码的输入相位分量QOFrot对128码片的输入信号进行旋转。参照图10B,第一输入码元与长度为128的沃尔什正交码及长度为128的准正交码的符号分量QOFsign相加,然后根据长度为128的准正交码的相位分量QOFrot进行旋转。接下来,以同样方式,第二输入码元与长度为128的沃尔什正交码及长度为128的准正交码的符号分量QOFsign相加,然后根据长度为128的准正交码的相位分量QOFrot进行旋转。
对于第二天线,从图7的旋转器720输出的扩展码如图10C所示。当将由图1的码元重复器164和166重复的码元中的第一I和Q分量码元输入到图7的加法器710和715时,加法器700将长度为128的沃尔什码和长度为128的准正交序列的符号分量QOFsign相加,如图10C所示,并且将其输出提供给加法器710和715。加法器710和715分别将I和Q分量输入码元与加法器700的输出相加,并且将它们的输出提供给旋转器720。然后,旋转器720根据长度为128的准正交码的输入相位分量QOFrot对128码片的输入信号进行旋转。
由码元重复器164和166重复的码元中的第二I和Q分量码元是通过将第一码元与‘-1’相乘而得到的反相码元。当反相码元被输入到图7的加法器710和715时,加法器700将长度为128的沃尔什码和长度为128的准正交序列的符号分量QOFsign相加,如图10C所示,并且将其输出提供给加法器710和715。加法器710和715分别将I和Q分量输入码元与加法器700的输出相加,并且将它们的输出提供给旋转器720。然后,旋转器720根据长度为128的准正交码的输入相位分量QOFrot对128码片的输入信号进行旋转。
参照图10C,由码元重复器160和162重复的码元中的第一输入码元与长度为128的沃尔什正交码及长度为128的准正交码的符号分量QOFsign相加,然后根据长度为128的准正交码的相位分量QOFrot进行旋转。接下来,以同样方式,通过对第一码元反相而获得的第二输入码元与长度为128的沃尔什正交码及长度为128的准正交码的符号分量QOFsign相加,然后根据长度为128的准正交码的相位分量QOFrot进行旋转。
下面将参照图7和10D来描述不采用正交发送分集的3x直接扩展系统中的扩展操作。如图10D所示,不采用正交发送分集的3x直接扩展系统使用从图7的旋转器720输出的长度为256的扩展码。在图7中,当将I和Q分量码元输入到加法器710和715时,加法器700将长度为256的沃尔什码和长度为256的准正交序列的符号分量QOFsign相加,如图10D所示,并且将其输出提供给加法器710和715。然后,加法器710和715分别将I和Q分量输入码元与加法器700的输出相加,并且将它们的输出提供给旋转器720。之后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。参照图10D,一个输入码元与长度为256的沃尔什正交码及长度为256的准正交码的符号分量QOFsign相加,然后根据长度为256的准正交码的输入相位分量QOFrot进行旋转。
接下来将参照图7、10E和10F描述采用正交发送分集的3x直接扩展系统中的扩展操作,其中,图10E和10F分别表示的是第一和第二天线的时序图。
在第一实施例中,采用正交发送分集的3x直接扩展系统采用长度为256的扩展码,并且对于第一天线,从图7的旋转器720输出的扩展码如图10E所示。当将由图1的码元重复器160和162重复的码元中的第一I和Q分量码元输入到图7的加法器710和715时,加法器700将长度为256的沃尔什码和长度为256的准正交序列的符号分量QOFsign相加,如图10E所示,并且将其输出提供给加法器710和715。加法器710和715分别将I和Q分量输入码元与加法器700的输出相加,并且将它们的输出提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。
当将由图1的码元重复器160和162重复的码元中的第二I和Q分量码元输入到图7的加法器710和715时,加法器700将长度为256的沃尔什码和长度为256的准正交序列的符号分量QOFsign相加,如图10E所示,并且将其输出提供给加法器710和715。加法器710和715分别将I和Q分量输入码元与加法器700的输出相加,并且将它们的输出提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。参照图10E,第一输入码元与长度为256的沃尔什正交码及长度为256的准正交码的符号分量QOFsign相加,然后根据长度为256的准正交码的相位分量QOFrot进行旋转。接下来,以同样方式,第二输入码元与长度为256的沃尔什正交码及长度为256的准正交码的符号分量QOFsign相加,然后根据长度为256的准正交码的相位分量QOFrot进行旋转。
对于第二天线,从图7的旋转器720输出的扩展码如图10F所示。当将由图1的码元重复器164和166重复的码元中的第一I和Q分量码元输入到图7的加法器710和715时,加法器700将长度为256的沃尔什码和长度为256的准正交序列的符号分量QOFsign相加,如图10F所示,并且将其输出提供给加法器710和715。加法器710和715分别将I和Q分量输入码元与加法器700的输出相加,并且将它们的输出提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。
由码元重复器164和166重复的码元中的第二I和Q分量码元是通过将第一码元与‘-1’相乘而得到的反相码元。当反相码元被输入到图7的加法器710和715时,加法器700将长度为256的沃尔什码和长度为256的准正交序列的符号分量QOFsign相加,如图10F所示,并且将其输出提供给加法器710和715。加法器710和715分别将I和Q分量输入码元与加法器700的输出相加,并且将它们的输出信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。
参照图10F,第一输入码元与长度为256的沃尔什正交码及长度为256的准正交码的符号分量QOFsign相加,然后根据长度为256的准正交码的相位分量QOFrot进行旋转。接下来,以同样方式,通过对第一码元反相而获得的第二输入码元与长度为256的沃尔什正交码及长度为256的准正交码的符号分量QOFsign相加,然后根据长度为256的准正交码的相位分量QOFrot进行旋转。
下面将参照图7和10G来描述3x多载波系统中的扩展操作。在根据第一实施例的3x多载波系统中,对于全部3个载波,扩展器采用长度为256的扩展码,图10G中示出了从图7的旋转器720输出的扩展码。
在图7中,当将I和Q分量码元输入到加法器710和715时,加法器700将长度为256的沃尔什码与长度为256的准正交序列的符号分量QOFsign相加,并且将其输出提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与加法器700的输出相加,并且将它们的输出提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。参照图10G,一个输入码元与长度为256的沃尔什正交码及长度为256的准正交码的符号分量QOFsign相加,然后根据长度为256的准正交码的输入相位分量QOFrot进行旋转。
B.第二实施例
在第二实施例中,1x直接扩展系统采用长度为256的准正交序列,3x直接扩展系统采用长度为256的准正交码,而3x多载波系统则采用长度为256的准正交码。
下面将参照图7和11A来描述不采用正交发送分集的1x直接扩展系统中的扩展操作。第二实施例的1x非OTD直接扩展系统采用长度为256的准正交码,并且图11A中示出了从图7的旋转器输出的扩展码。
在图7中,当将I和Q分量码元输入到加法器710和715时,加法器700将长度为128的沃尔什码和长度为256的准正交序列的符号分量QOFsign的开头的128码片部分相加,如图11A所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。旋转器720根据长度为256的准正交码的输入相位分量QOFrot的开头的128码片部分对128码片的输入信号进行旋转。在该处理之后,当将接下来的I和Q分量码元输入到加法器710和715时,加法器700将长度为128的沃尔什码和长度为256的准正交序列的符号分量QOFsign的接下来的128码片部分相加,如图11A所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot的接下来的128码片部分对128码片的输入信号进行旋转。
参照图11A,一个输入码元与长度为128的沃尔什正交码的开头的128码片部分及长度为256的准正交码的符号分量QOFsign的开头的128码片部分相加,然后根据长度为256的准正交码的相位分量QOFrot的开头的128码片部分进行旋转。接下来,下一个输入码元与长度为128的沃尔什正交码的及长度为256的准正交码的符号分量QOFsign的接下来的128码片部分相加,然后根据长度为256的准正交码的相位分量QOFrot的接下来的128码片部分进行旋转。
接下来将参照图7、11B和11C描述1x OTD直接扩展系统中的扩展操作,其中,图11B表示第一天线的时序图,11C分别表示的是第二天线的时序图。第二实施例的1x OTD直接扩展系统采用长度为256的准正交扩展码,并且图11B中示出了从图7的旋转器输出的扩展码。
图7中,当将由图1的码元重复器160和162重复的码元中的第一I和Q分量码元输入到加法器710和715时,加法器700将长度为128的沃尔什码和长度为256的准正交序列的符号分量QOFsign的开头的128码片部分相加,如图11B所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量输入码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的相位分量QOFrot的开头的128码片部分对128码片的输入信号进行旋转。此后,当将由图1的码元重复器160和162重复的码元中的第二I和Q分量码元输入到加法器710和715时,加法器700将长度为128的沃尔什码和长度为256的准正交序列的符号分量QOFsign的接下来的128码片部分相加,如图11B所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量输入码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot的接下来的128码片部分对128码片的输入信号进行旋转。
参照图11B,由图1的码元重复器160和162重复的码元中的第一输入码元与长度为128的沃尔什码及长度为256的准正交码的符号分量QOFsign的开头的128码片部分相加,然后根据长度为256的准正交码的相位分量QOFrot的开头的128码片部分进行旋转。接下来,以同样方式,第二输入码元与长度为128的沃尔什码及度为256的准正交码的符号分量QOFsign的接下来的128码片部分相加,然后根据长度为256的准正交码的输入相位分量QOFrot的接下来的128码片部分进行旋转。
对于第二天线,从图7的旋转器720输出的扩展码如图11C所示。当将由图1的码元重复器164和166重复的码元中的第一I和Q分量码元输入到图7的加法器710和715时,加法器700将长度为128的沃尔什码及长度为256的准正交序列的符号分量QOFsign的开头的128码片部分相加,如图11C所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot的开头的128码片部分进行旋转。
由图1的码元重复器164和166重复的码元中的第二I和Q分量码元是通过将第一码元与‘-1’相乘而得到的反相码元。当反相码元被输入到加法器710和715时,加法器700将长度为128的沃尔什码和长度为256的准正交序列的符号分量QOFsign的接下来的128码片部分相加,如图11C所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量输入码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot的接下来的128码片部分进行旋转。
参照图11C,由图1的码元重复器164和166重复的码元中的第一输入码元与长度为128的沃尔什码及长度为256的准正交码的符号分量QOFsign的开头的128码片部分相加,然后根据长度为256的准正交码的相位分量QOFrot的开头的128码片部分进行旋转。接下来,以同样方式,通过对第一输入码元反相而获得的第二输入码元与长度为128的沃尔什码及长度为256的准正交码的符号分量QOFsign的接下来的128码片部分相加,然后根据长度为256的准正交码的输入相位分量QOFrot的接下来的128码片部分进行旋转。
此外,将参照图7和11D来描述3x非OTD直接扩展系统中的扩展操作。根据第二实施例的3x非OTD直接扩展系统使用长度为256的准正交扩展码,并且,从图7的旋转器720输出的扩展码示于图11D中。
在图7中,当将I和Q分量码元输入到加法器710和715时,加法器700将长度为256的沃尔什码和长度为256的准正交序列的符号分量QOFsign相加,如图11D所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。之后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。参照图11D,一个输入码元与长度为256的沃尔什码及长度为256的准正交码的符号分量QOFsign相加,然后根据长度为256的准正交码的相位分量QOFrot进行旋转。
接下来将参照图7、11E和11F描述3x OTD直接扩展系统中的扩展操作,其中,图11E表示第一天线的时序图,和11F表示的是第二天线的时序图。
根据第二实施例的3x OTD直接扩展系统采用长度为256的扩展码,并且对于第一天线,从图7的旋转器720输出的扩展码如图11E所示。当将由图1的码元重复器160和162重复的码元中的第一I和Q分量码元输入到图7的加法器710和715时,加法器700将长度为256的沃尔什码和长度为256的准正交序列的符号分量QOFsign相加,如图11E所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量输入码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。
当将由图1的码元重复器160和162重复的码元中的第二I和Q分量码元输入到图7的加法器710和715时,加法器700将长度为256的沃尔什码和长度为256的准正交序列的符号分量QOFsign相加,如图11E所示,并且将相加信号提供给加法器710和715。之后,加法器710和715分别将I和Q分量码元与从加法器700输出的相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。
参照图11E,由图1的码元重复器160和162重复的码元中的第一输入码元与长度为256的沃尔什码及长度为256的准正交码的符号分量QOFsign相加,然后根据长度为256的准正交码的相位分量QOFrot进行旋转。接下来,以同样方式,第二输入码元与长度为256的沃尔什码及长度为256的准正交码的符号分量QOFign相加,然后根据长度为256的准正交码的相位分量QOFrot进行旋转。
对于第二天线,从图7的旋转器720输出的扩展码如图11F所示。当将由图1的码元重复器164和166重复的码元中的I和Q分量码元分别输入到图7的加法器710和715时,加法器700将长度为256的沃尔什码和长度为256的准正交序列的符号分量QOFsign相加,如图11F所示,并且将相加信号提供给加法器710和715。加法器710和715分别将I和Q分量输入码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。
由码元重复器164和166重复的码元中的第二I和Q码元是通过将第一码元反相而得到的反相码元。当反相码元被分别输入到加法器710和715时,加法器700将长度为256的沃尔什码和长度为256的准正交序列的符号分量QOFsign相加,如图11F所示,并且将相加信号提供给加法器710和715。之后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。
参照图11F,由图1的码元重复器164和166重复的码元中的第一输入码元与长度为256的沃尔什码及长度为256的准正交码的符号分量QOFsign相加,然后根据长度为256的准正交码的相位分量QOFrot进行旋转。接下来,以同样方式,通过对第一码元反相而获得的第二输入码元与长度为256的沃尔什码及长度为256的准正交码的符号分量QOFsign相加,然后根据长度为256的准正交码的相位分量QOFrot进行旋转。
下面将参照图7和11G来描述3x多载波系统中的扩展操作。对于全部3个载波,根据第二实施例的3x多载波系统采用长度为256的扩展码。图11G中示出了从图7的旋转器720输出的扩展码。
当将I和Q分量码元输入到加法器710和715时,加法器700将长度为256的沃尔什码与长度为256的准正交序列的符号分量QOFsign相加,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。
参照图11G,一个输入码元与长度为256的沃尔什码及长度为256的准正交码的符号分量QOFsign相加,然后根据长度为256的准正交码的输入相位分量QOFrot进行旋转。
C.第三实施例
在第三实施例中,1x直接扩展系统采用长度为256的准正交码,3x直接扩展系统采用长度为512的准正交码,而3x多载波系统采用长度为256的准正交码。
根据第三实施例的3x直接扩展系统需要长度为512的掩码函数。在本文中,准正交序列应具有:(1)与沃尔什正交码良好的全相关特性;(2)准正交码之间的良好的全相关特性;及(3)与沃尔什正交码良好的部分相关特性,其公开于由本申请人提交的韩国专利申请第99-888号和第99-1339号。另外,它们应具有良好的准正交码之间的部分相关特性。本发明提供了满足上述条件的准正交码。
下面的表格示出了长度为512的准正交序列掩码。更具体地讲,表1和3示出了满足上述条件的以四进制表示的准正交码,其中‘0’表示‘1’,‘1’表示‘j’,‘2’表示‘-1’,而‘3’表示‘-j’。另外,表2和4表示的是以包括符号分量QOFsign和相位分量QOFrot的极坐标表示的准正交码,其中相位分量等于特定的沃尔什码。因此,各信号由Wi表示。
表1
f(x)=1+x1+x2+x4+x5+x7+x9g(x)=3+3x1+x2+x4+3x5+2x6+3x7+2x8+x9 |
e1:02113122221333021300021111202213003111202033130011202213130002111322023311022231023331002231332011022231132202330013110220111322312202111120003102111300003133023302221313002033003133020211130020113100223111021322201133202231223111022011310011020013310002332213112002111300330222133122021102111300221311201300203311200031110200131322201100133320201131003100023333202231201131000013332033020031130002110031112002113122130002113302003120331300221333020013110202333100332000131322023320111322223133201322023333200013 |
e2:02223331311122202022113113110020333102222220311133130200220231330222333131112220202211311311002011132000000213331131202200201311131122020200113113332220022211132202131111310200000231113331200031330020202233133111000220003331220213111131020000023111333120000002311111130222002031331131020013332220200033313133002002001131222013333331200022021311331320221333222020003331313300200200113133130200002013111113200022203111202211313133220220001113311122203313020000201311111320002220311102003313131100200222333113330002 |
e3:013030232330122312010130300123301003033210210310211010032132102132030310322103320310102103321003011212232312302312232330302301300332100303101021322103323203031012012312300101120130120123303001122301123023231201123001231212012132102121101003102103101003033210032110320303100332100321323203013012010112122330230130300101122330122323121201122301121201013010210310322121100310320321101003 |
12010130122301122312120123301223033232212132102110030332320321320310102121103221102121323221033230010112302301300112122301301201 |
e4:01213010232112103032232112320121121001031232012101213010010330321030210132300301212332300323103003011012032310301030210110122123010330322303123230102303121001033010230330322321232112102303123232300301103021010323103021233230032310300301101210122123103021012101103003013230323021231030032310120301103003232101103021231012301001211210232123213032012112320103121001211232301001213032010321231012032332123212210110120301321221013230212303013230032332121210232130100121012112322321303201211232010312103032010330100121 |
表2
f(x)=1+x1+x2+x4+x5+x7+x9g(x)=3+3x1+x2+x4+3x5+2x6+3x7+2x8+x9 |
Sign:01001011110111010100010000101101001000101011010000101101010001000111011100011110011110001110111000011110011101110001000110000111101101000010001001000100001011011101110101001011001011010100010010001000111000010111100011101110111000011000100000010001100001111101001001000100110111011011010001000100110100100100101100100010000100010111100000011110100010001000011111101110100010000001111011010010010001000010001001001011010001001101001010110100110111010001000101111000111000010111011110000111111011100111011111100001 |
rot: W214 |
Sign:01111110100011101011001001000010111001111110100011010100110110110111111010001110101100100100001000011000000101110010101100100100010011010100001001111110011100011101010000100100000110001110100010110010101111011000000110001110110101000010010000011000111010000001100000010111001010110010010001111110100011101011001001000010111001111110100011010100110110110111111010001110101100100100001011010100001001000001100011101000101100101011110110000001100011101101010000100100000110001110100001001101010000100111111001110001 |
rot: W172 |
Sign:00101011111001110100001010001110000101110010010010000001101100101101010011100111010000100111000100010111110110110111111010110010011100010100001011100111110101000100110110000001001001001110100001110001101111010001100011010100101100101000000100100100000101110001100011010100011100011011110100100100000101111011001010000001111001111101010001110001010000100010010011101000010011011000000101000010011100011101010011100111011111101011001000010111110110110100001010001110001010111110011110000001101100100001011100100100 |
rot: W375 |
Sign:0010100011100100101111100111001001000001011100100010100000011011001010001110010010111110011100100100000101110010001010000001101100011011110101111000110101000001100011011011111011100100110101111110010000101000011100101011111001110010010000010001101100101000 |
1000001001001110111010110010011100010100001001111000001010110001100000100100111011101011001001110001010000100111100000101011000110110001011111011101100000010100110110001110101101001110011111010100111010000010001001111110101100100111000101001011000110000010 |
Rot: W117 |
表3
f(x)=1+x2+x3+x5+x6+x8+x9g(x)=3+2x1+3x2+3x3+2x4+3x5+x6+3x8+x9 |
e1:01211030212312102101123223213230101201031232210130320301103001211210030110302303101223213010210121013010010332302303103021233032323023213010032312102123321223032303321203013032032330100103101221013010010332302303103021233032121003011030230310122321301021011210030110302303101223213010210103231232232110120121321203011210012110302123121021011232232132303230232130100323121021233212230303231232232110120121321203011210121003011030230310122321301021011012010312322101303203011030012123033212030130320323301001031012 |
e2:02223133113122202000131111312220313302222220113131330222000233130020111313330200002011133111202233312202202231111113002020223111311102002202111331110200002033310200311111132202202213331113220233132220200031331131000220003133000211311311022200021131313320002000313333132220200031331131000213110222000211313133200000021131220211133111020000203331311102001113220202003111111322022022133331112022220233311333020022023331020013331113002002001333333122023313000220001311331300020222313300023313131120002220113113112000 |
e3:02112231132233021322112002110013310011202033001302110013132211203122110202332213201122131300110202332213312211023122332002330031001320333302132233023100001302111120310022310211001302113302310011023122003120112213201133203122003120111102312211021300003102333100330220332231021122311322330220332231310033023100112020330013201122131300110213003320201100313122332002330031201100311300332033023100001302112231021111203100001302113302310033021322001320330031023311021300110231220031201133203122221320110031201111023122 |
e4:01302330302312233023300101300112031003321021100310213221031021102312011230231223302330012312233003100332320332213203100303102110013001121201122312013001013023300310211032031003320332210310033223122330120112231201300123120112031021101021322110211003031003321021100321322110031021103203100330231223231201120130011212011223320332212132211003102110102132213023122301302330231223301201122310213221031021102132211032033221302330010130011223120112120130013203100303102110213221101021100330233001231223300130233012013001 |
表4
f(x)=1+x2+x3+x5+x6+x8+x9g(x)=3+2x1+3x2+3x3+2x4+3x5+x6+3x8+x9 |
Sign:00100010101101001000011111101110000100010111100010110100001000100100010000101101000111101000100010001000000111101101001010111011111011101000011101001011110111011101110101001011011110000001000110001000000111101101001010111011010001000010110100011110100010000100010000101101000111101000100001110111111000010010110101000100001000101011010010000111111011101110111010000111010010111101110101110111111000010010110101000100010001000010110100011110100010000001000101111000101101000010001011011101010010110111100000010001 |
rot: W485 |
Sign:01111011001011101000010000101110101101111110001010110111000111010010000101110100001000011000101111101101101110000001001010111000100001001101000110000100001011100100100000011101101101110001110111011110100010110010000110001011000100100100011100010010101110001000101111011110100010110010000101000111000100101011100000010010110100011000010000101110100001000001110101001000000111011011011110001011110111100111010011011110010001110001001001000111111011011101000110000100110100010111101100011101010010001110001001001000 |
rot: W172 |
Sign:01001110011111010111001001000001100000101011000101000001011100101011000101111101100011010100000101111101101100011011111001110010000110111101011111011000000101000010100011100100000101001101100000011011001010001101100011101011001010000001101100010100001001111000110110111110010011100111110110111110100011011000001010110001100011010100000101001110100000101011111001110010100000100100111011011000000101001110010000101000000101001101100011010111000110110010011100010100000110110010100011101011110110000010100000011011 |
rot: W378 |
Sign:00101110101101111011100000100001010001110010000100101110010010001101000110110111101110001101111001000111110111101101000101001000001000010100011101001000001011100100100011010001110111100100011111011110010001110100100011010001010010000010111000100001010001110010000110111000010010001101000110110111110100010010000101000111110111101011100001001000001011101011011100101110110111100100011100101110010010001011100011011110101110000010000111010001010010001101000101001000101110000010000110111000110111100010111001001000 |
rot: W283 |
首先,将参照图7和12A来描述1x非OTD直接扩展系统中的扩展操作。根据第三实施例的1x非OTD直接扩展系统采用长度为256的准正交扩展码,从图7的旋转器720输出的扩展码示于图12A中。
图7中,当将I和Q分量码元输入到加法器710和715时,加法器700将长度为128的沃尔什码和长度为256的准正交序列的符号分量QOFsign的开头的128码片部分相加,如图12A所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量输入码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的相位分量QOFrot的开头的128码片部分对128码片的输入信号进行旋转。此处理之后,当将下一个I和Q分量码元输入到加法器710和715时,加法器700将长度为128的沃尔什码和长度为256的准正交序列的符号分量QOFsign的接下来的128码片部分相加,如图12A所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量输入码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交序列的相位分量QOFrot的接下来的128码片部分对128码片的输入信号进行旋转。
参照图12A,一个输入码元与长度为128的沃尔什码及长度为256的准正交码的符号分量QOFsign的开头的128码片部分相加,然后根据长度为256的准正交码的相位分量QOFrot的开头的128码片部分进行旋转。接下来,以相同方式,下一个输入码元与长度为128的沃尔什码及长度为256的准正交码的符号分量QOFsign的接下来的128码片部分相加,然后根据长度为256的准正交码的相位分量QOFrot的接下来的128码片部分进行旋转。
接下来将参照图7、12B和12C描述1x OTD直接扩展系统中的扩展操作,其中,图12B表示第一天线的时序图,12C表示的是第二天线的时序图。第三实施例的1x OTD直接扩展系统采用长度为256的准正交扩展码,并且对于第一天线,图12B中示出了从图7的旋转器720输出的扩展码。
图7中,当将由图1的码元重复器160和162重复的码元中的第一I和Q分量码元输入到图7的加法器710和715时,加法器700将长度为128的沃尔什码和长度为256的准正交序列的符号分量QOFsign的开头的128码片部分相加,如图12B所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量输入码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot的开头的128码片部分对128码片的输入信号进行旋转。此后,当将由图1的码元重复器160和162重复的码元中的第二I和Q分量码元分别输入到图7的加法器710和715时,加法器700将长度为128的沃尔什码和长度为256的准正交序列的符号分量QOFsign的接下来的128码片部分相加,如图12B所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot的接下来的128码片部分对128码片的输入信号进行旋转。
参照图12B,由图1的码元重复器160和162重复的码元中的第一输入码元与长度为128的沃尔什码及长度为256的准正交码的符号分量QOFsign的开头的128码片部分相加,然后根据长度为256的准正交码的相位分量QOFrot的开头的128码片部分进行旋转。接下来,以同样方式,第二输入码元与长度为128的沃尔什码及度为256的准正交码的符号分量QOFsign的接下来的128码片部分相加,然后根据长度为256的准正交码的输入相位分量QOFrot的接下来的128码片部分进行旋转。
对于第二天线,从图7的旋转器720输出的扩展码如图12C所示。当将由图1的码元重复器164和166重复的码元中的第一I和Q分量码元分别输入到图7的加法器710和715时,加法器700将长度为128的沃尔什码及长度为256的准正交序列的符号分量QOFsign的开头的128码片部分相加,如图12C所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot的开头的128码片部分进行旋转。
由图1的码元重复器164和166重复的码元中的第二I和Q分量码元是通过对第一I和Q分量码元反相而得到的反相码元。当反相码元被输入到加法器710和715时,加法器700将长度为128的沃尔什码和长度为256的准正交序列的符号分量QOFsign的接下来的128码片部分相加,如图12C所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot的接下来的128码片部分进行旋转。
参照图12C,由图1的码元重复器164和166重复的码元中的第一输入码元与长度为128的沃尔什码及长度为256的准正交码的符号分量QOFsign的开头的128码片部分相加,然后根据长度为256的准正交码的相位分量QOFrot的开头的128码片部分进行旋转。接下来,以同样方式,通过对第一输入码元反相而获得的第二输入码元与长度为128的沃尔什码及长度为256的准正交码的符号分量QOFsign的接下来的128码片部分相加,然后根据长度为256的准正交码的相位分量QOFrot的接下来的128码片部分进行旋转。
接下来,将参照图7和12D来描述3x非OTD直接扩展系统中的扩展操作。根据第三实施例的3x非OTD直接扩展系统使用长度为512的准正交扩展码,并且,从图7的旋转器720输出的扩展码示于图12D中。
在图7中,当将I和Q分量码元分别输入到加法器710和715时,加法器700将长度为256的沃尔什码和长度为512的准正交序列的符号分量QOFsign的开头的256码片部分相加,如图12D所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。之后,旋转器720根据长度为512的准正交码的输入相位分量QOFrot的开头的256码片部分对256码片的输入信号进行旋转。此处理之后,当将接下来的I和Q分量码元输入到加法器710和715时,加法器700将长度为256的沃尔什码和长度为512的准正交序列的符号分量QOFsign的接下来的256码片部分相加,如图12D所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。之后,旋转器720根据长度为512的准正交码的输入相位分量QOFrot的接下来的256码片部分对256码片的输入信号进行旋转。
参照图12D,一个输入码元与长度为256的沃尔什码及长度为512的准正交码的符号分量QOFsign的开头的256码片部分相加,然后根据长度为512的准正交码的相位分量QOFrot的开头的256码片部分进行旋转。接下来,以同样方式,下一个输入码元与长度为256的沃尔什码及长度为512的准正交码的符号分量QOFsign的接下来的256码片部分相加,然后根据长度为512的准正交码的相位分量QOFrot的接下来的256码片部分进行旋转。
另外,将参照图7、12E和12F来描述3x OTD直接扩展系统中的扩展操作,其中,图12E表示第一天线的时序图,和12F表示的是第二天线的时序图。根据第三实施例的3x OTD直接扩展系统采用长度为512的扩展码。
对于第一天线,从图7的旋转器720输出的扩展码如图12E所示。图7中,当将I和Q分量码元分别输入到加法器710和715时,加法器700将长度为256的沃尔什码和长度为512的准正交序列的符号分量QOFsign的开头的256码片部分相加,如图12E所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为512的准正交码的输入相位分量QOFrot的开头的256码片部分对256码片的输入信号进行旋转。当将由图1的码元重复器160和162重复的码元中的第二I和Q分量码元分别输入到加法器710和715时,加法器700将长度为256的沃尔什码和长度为512的准正交序列的符号分量QOFsign的接下来的256码片部分相加,如图12E所示,并且将相加信号提供给加法器710和715。之后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为512的准正交码的输入相位分量QOFrot的接下来的256码片部分对256码片的输入信号进行旋转。
参照图12E,由图1的码元重复器160和162重复的码元中的第一输入码元与长度为256的沃尔什码及长度为512的准正交码的符号分量QOFsign的开头的256码片部分相加,然后根据长度为512的准正交码的相位分量QOFrot的开头的256码片部分进行旋转。接下来,以同样方式,第二输入码元与长度为256的沃尔什码及长度为512的准正交码的符号分量QOFsign的接下来的256码片部分相加,然后根据长度为512的准正交码的相位分量QOFrot的接下来的256码片部分进行旋转。
对于第二天线,从图7的旋转器720输出的扩展码如图12F所示。当将由图1的码元重复器164和166重复的码元中的I和Q分量码元分别输入到图7的加法器710和715时,加法器700将长度为256的沃尔什码和长度为512的准正交序列的符号分量QOFsign的接下来的256码片部分相加,如图12F所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为512的准正交码的输入相位分量QOFrot的开头的256码片部分对256码片的输入信号进行旋转。
由码元重复器164和166重复的码元中的第二I和Q码元是通过将第一码元反相而得到的反相码元。当反相码元被分别输入到加法器710和715时,加法器700将长度为256的沃尔什码和长度为512的准正交序列的符号分量QOFsign的接下来的256码片部分相加,如图12F所示,并且将相加信号提供给加法器710和715。之后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为512的准正交码的输入相位分量QOFrot的接下来的256码片部分对256码片的输入信号进行旋转。
参照图12F,由图1的码元重复器164和166重复的码元中的第一输入分量码元与长度为256的沃尔什码及长度为512的准正交码的符号分量QOFsign的开头的256码片部分相加,然后根据长度为512的准正交码的相位分量QOFrot的开头的256码片部分进行旋转。接下来,以同样方式,通过对第一码元反相而获得的第二输入码元与长度为256的沃尔什码及长度为512的准正交码的符号分量QOFsign的接下来的256码片部分相加,然后根据长度为512的准正交码的相位分量QOFrot的接下来的256码片部分进行旋转。
接着将参照图7和12G来描述3x多载波系统中的扩展操作。对于全部3个载波,根据第三实施例的3x多载波系统采用长度为256的扩展码。图12G中示出了从图7的旋转器720输出的扩展码。
当将I和Q分量码元分别输入到加法器710和715时,加法器700将长度为256的沃尔什码与长度为256的准正交序列的符号分量QOFsign相加,如图12G所示,并且将相加信号提供给加法器710和715。然后,加法器710和715分别将I和Q分量码元与从加法器700输出的信号相加,并且将相加信号提供给旋转器720。然后,旋转器720根据长度为256的准正交码的输入相位分量QOFrot对256码片的输入信号进行旋转。
参照图12G,一个输入码元与长度为256的沃尔什码及长度为256的准正交码的符号分量QOFsign相加,然后根据长度为256的准正交码的相位分量QOFrot进行旋转。
如上所述,本新颖的设备和方法能够使OTD直接扩展系统和多载波系统中扩展码之间的干扰最小化。特别是,当在多载波系统中在某个载波上出现重叠时,可以使1x用户和3x用户之间的干扰最小。
尽管以确定的优选实施例对本发明进行了图示和描述,但本领域的技术人员应理解的是,可在不背离由所附权利要求限定的本发明的范围和宗旨的情况下,对这些实施例作出各种形式和细节上变更。
Claims (6)
1、一种CDMA通信系统中的信道扩展方法,所述CDMA通信系统采用具有给定长度的准正交码对通过重复第一码元而获得的第一对码元进行扩展,以通过第一天线发送扩展码元,同时,采用所述准正交码对包括第二码元和通过重复所述第二码元而获得的所述第二码元的反相码元的第二对码元进行扩展,以通过第二天线发送扩展码元,所述方法包括下列步骤:
采用所述准正交码的第一半周期对所述第一对码元中的一个码元进行扩展,并且采用所述准正交码的第二半周期对所述第一对码元中的另一码元进行扩展;和
采用所述准正交码的第一半周期对所述第二对码元中的所述第二码元进行扩展,并且采用所述准正交码的第二半周期对所述第二对码元中的所述第二码元的所述反相码元进行扩展。
2、如权利要求1所述的信道扩展方法,其中,所述准正交码扩展步骤包括如下步骤:将所述第一对码元/所述第二对码元中的一个码元与所述准正交码的所述第一半周期的码片信号进行混合,并且将所述第一对码元中的另一码元/所述第二对码元中的所述第二码元的所述反相码元与所述准正交码的所述第二半部分的码片信号进行混合。
3、如权利要求2所述的信道扩展方法,还包括下列步骤:
产生对应于输入索引的掩码索引和沃尔什码索引,用于产生准正交码;
产生对应于所述掩码索引的准正交码的索引,并且产生对应于所述沃尔什码索引的沃尔什码;和
将通过将所产生的该准正交码的掩码与所述沃尔什码混合而产生的准正交码作为准正交码输出。
4、一种CDMA通信系统中的信道扩展设备,其中所述CDMA通信系统具有第一和第二天线,以执行正交发送分集功能,包括:
第一发送器,其具有第一扩展器,用于采用具有给定长度的准正交码对通过重复第一码元而获得的第一对码元进行扩展,以通过第一天线发送扩展码元,采用所述准正交码的第一半周期对所述第一对码元中的一个码元进行扩展,并且采用所述准正交码的第二半周期对所述第一对码元中的另一码元进行扩展;和
第二发送器,其具有第二扩展器,用于采用所述准正交码对包括第二码元和通过重复所述第二码元而获得的所述第二码元的反相码元的第二对码元进行扩展,以通过第二天线发送扩展码元,采用所述准正交码的第一半周期对所述第二对码元中的所述第二码元进行扩展,并且采用所述准正交码的第二半周期对所述第二对码元中的所述第二码元的所述反相码元进行扩展。
5、如权利要求4所述的信道扩展设备,其中,所述第一和第二扩展器中的每一个将所述第一对码元/所述第二对码元中的一个码元与所述准正交码的所述第一半周期的码片信号进行混合,并且将所述第一对码元中的另一码元/所述第二对码元中的所述第二码元的所述反相码元与所述准正交码的所述第二半部分的码片信号进行混合,从而在一个准正交码的持续期间对两个码元进行扩展。
6、如权利要求5所述的信道扩展设备,还包括:
控制器,用于产生对应于输入索引的掩码索引和沃尔什码索引,用于产生该准正交码;
掩码产生器,用于产生对应于所述掩码索引的该准正交码的索引;
沃尔什码产生器,用于产生对应于所述沃尔什码索引的沃尔什码;和
扩展码产生器,用于将通过将所产生的该准正交码的掩码与所述沃尔什码混合而产生的准正交码作为准正交码输出。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1999-0004899A KR100442607B1 (ko) | 1999-02-04 | 1999-02-04 | 이동통신시스템의 채널확산 장치 및 방법 |
KR19994899 | 1999-02-04 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1351780A CN1351780A (zh) | 2002-05-29 |
CN1175589C true CN1175589C (zh) | 2004-11-10 |
Family
ID=19574172
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB008051909A Expired - Fee Related CN1175589C (zh) | 1999-02-04 | 2000-02-07 | 采用正交发送分集的码分多址通信系统中扩展信道数据的设备和方法 |
Country Status (11)
Country | Link |
---|---|
US (1) | US6963601B1 (zh) |
EP (1) | EP1188248B1 (zh) |
JP (1) | JP3599708B2 (zh) |
KR (1) | KR100442607B1 (zh) |
CN (1) | CN1175589C (zh) |
AU (1) | AU767511B2 (zh) |
BR (1) | BR0007876A (zh) |
CA (1) | CA2363428C (zh) |
DE (1) | DE60036281D1 (zh) |
RU (1) | RU2216858C2 (zh) |
WO (1) | WO2001076083A1 (zh) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2003017558A2 (en) * | 2001-08-21 | 2003-02-27 | Morphics Technology, Inc. | Method and apparatus for enhancing data rates in spread spectrum communication systems |
KR20060086673A (ko) * | 2005-01-27 | 2006-08-01 | 학교법인연세대학교 | Dblast시스템의 송신기 및 수신기 |
EP1985023A4 (en) * | 2006-01-25 | 2014-08-13 | Texas Instruments Inc | METHOD AND APPARATUS FOR INCREASING THE NUMBER OF ORTHOGONAL SIGNALS USING BLOCK SHIFTING |
KR100862726B1 (ko) * | 2006-12-01 | 2008-10-10 | 한국전자통신연구원 | 통신 시스템의 신호 송신 방법 및 수신 방법 |
WO2008066348A1 (en) * | 2006-12-01 | 2008-06-05 | Electronics And Telecommunications Research Institute | Method of transmitting and receiving signal in communication system |
HUE042669T2 (hu) * | 2008-02-04 | 2019-07-29 | Nokia Technologies Oy | Eljárás és berendezés antennaelrendezési információ maszkolással történõ átadására |
US8958460B2 (en) | 2008-03-18 | 2015-02-17 | On-Ramp Wireless, Inc. | Forward error correction media access control system |
US8363699B2 (en) | 2009-03-20 | 2013-01-29 | On-Ramp Wireless, Inc. | Random timing offset determination |
US7702290B1 (en) * | 2009-04-08 | 2010-04-20 | On-Ramp Wirless, Inc. | Dynamic energy control |
US9166855B2 (en) * | 2013-03-11 | 2015-10-20 | Sony Corporation | MIMO communication method, MIMO transmitting device, and MIMO receiving device |
US9014300B2 (en) * | 2013-09-12 | 2015-04-21 | Qualcomm Incorporated | Switched-mode high-linearity transmitter using pulse width modulation |
KR101853752B1 (ko) | 2013-11-20 | 2018-05-02 | 후아웨이 테크놀러지 컴퍼니 리미티드 | 폴라 코드 처리 방법 및 장치 |
WO2015180187A1 (zh) * | 2014-05-30 | 2015-12-03 | 华为技术有限公司 | 一种打孔的极化码的构造方法和装置 |
CN108574493B (zh) * | 2017-03-10 | 2021-12-24 | 华为技术有限公司 | 数据处理的方法和装置 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5103459B1 (en) * | 1990-06-25 | 1999-07-06 | Qualcomm Inc | System and method for generating signal waveforms in a cdma cellular telephone system |
US5305353A (en) | 1992-05-29 | 1994-04-19 | At&T Bell Laboratories | Method and apparatus for providing time diversity |
US5289499A (en) * | 1992-12-29 | 1994-02-22 | At&T Bell Laboratories | Diversity for direct-sequence spread spectrum systems |
US5680414A (en) * | 1994-09-09 | 1997-10-21 | Omnipoint Corporation | Synchronization apparatus and method for spread spectrum receiver |
JPH08195703A (ja) * | 1995-01-17 | 1996-07-30 | Toshiba Corp | 無線通信装置 |
JP3000037B2 (ja) * | 1995-09-08 | 2000-01-17 | エヌ・ティ・ティ移動通信網株式会社 | 通信方法及び同通信方法のための装置 |
US6275519B1 (en) * | 1996-11-21 | 2001-08-14 | Dsp Group, Inc. | Frame synchronization in a digital communications system |
US6173007B1 (en) * | 1997-01-15 | 2001-01-09 | Qualcomm Inc. | High-data-rate supplemental channel for CDMA telecommunications system |
JP3796870B2 (ja) * | 1997-01-21 | 2006-07-12 | ソニー株式会社 | 受信装置及び受信方法、並びに携帯電話システムの端末装置 |
US6359874B1 (en) | 1998-05-21 | 2002-03-19 | Ericsson Inc. | Partially block-interleaved CDMA coding and decoding |
KR100407342B1 (ko) * | 1998-05-30 | 2003-11-28 | 삼성전자주식회사 | 부호분할다중접속 통신시스템의 통신장치 및 방법 |
US6424631B1 (en) * | 1998-06-11 | 2002-07-23 | Infineon Technologies North America Corp. | Apparatus and methods for determining rate of transmitted variable rate data |
CN1156106C (zh) * | 1998-09-29 | 2004-06-30 | 三星电子株式会社 | 在码分多址通信系统中生成扩展码和利用扩展码扩展信道信号的设备和方法 |
JP6620858B2 (ja) * | 2017-10-24 | 2019-12-18 | 三菱マテリアル株式会社 | 錫又は錫合金めっき堆積層の形成方法 |
-
1999
- 1999-02-04 KR KR10-1999-0004899A patent/KR100442607B1/ko not_active IP Right Cessation
-
2000
- 2000-02-04 US US09/497,743 patent/US6963601B1/en not_active Expired - Fee Related
- 2000-02-07 AU AU24643/00A patent/AU767511B2/en not_active Ceased
- 2000-02-07 WO PCT/KR2000/000084 patent/WO2001076083A1/en active IP Right Grant
- 2000-02-07 BR BR0007876A patent/BR0007876A/pt not_active IP Right Cessation
- 2000-02-07 CN CNB008051909A patent/CN1175589C/zh not_active Expired - Fee Related
- 2000-02-07 CA CA 2363428 patent/CA2363428C/en not_active Expired - Fee Related
- 2000-02-07 JP JP2001573646A patent/JP3599708B2/ja not_active Expired - Fee Related
- 2000-02-07 DE DE60036281T patent/DE60036281D1/de not_active Expired - Lifetime
- 2000-02-07 EP EP00903002A patent/EP1188248B1/en not_active Expired - Lifetime
- 2000-02-07 RU RU2001121728A patent/RU2216858C2/ru not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
WO2001076083A1 (en) | 2001-10-11 |
KR100442607B1 (ko) | 2004-08-02 |
EP1188248A1 (en) | 2002-03-20 |
JP2003530000A (ja) | 2003-10-07 |
BR0007876A (pt) | 2002-04-09 |
CA2363428A1 (en) | 2001-10-11 |
RU2216858C2 (ru) | 2003-11-20 |
US6963601B1 (en) | 2005-11-08 |
AU767511B2 (en) | 2003-11-13 |
EP1188248B1 (en) | 2007-09-05 |
AU2464300A (en) | 2001-10-15 |
KR20000055966A (ko) | 2000-09-15 |
EP1188248A4 (en) | 2005-06-29 |
DE60036281D1 (de) | 2007-10-18 |
CA2363428C (en) | 2007-05-29 |
JP3599708B2 (ja) | 2004-12-08 |
CN1351780A (zh) | 2002-05-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1150796C (zh) | 在cdma通信系统中进行软越区切换的方法和装置 | |
CN1175589C (zh) | 采用正交发送分集的码分多址通信系统中扩展信道数据的设备和方法 | |
CN1119883C (zh) | 码分多址通信系统中消除码间干扰的装置和方法 | |
CN1159932C (zh) | 窄带时分双工码分多址系统中控制传输功率的装置和方法 | |
CN1263339C (zh) | 移动通信系统中执行频间切换的方法和装置 | |
CN1310440C (zh) | 窄带时分双工码分多址移动通信系统的功率控制装置和方法 | |
CN100352186C (zh) | 码分多址通信中的四相扩频码 | |
CN1149711C (zh) | 自适应阵列装置 | |
CN1294771C (zh) | 通信方法和发射方法 | |
CN1349691A (zh) | 形成或者确定同步序列的方法、同步方法、发送单元和接收单元 | |
CN1160885C (zh) | 在异步移动通信系统中生成多个加扰码的装置和方法 | |
CN1364358A (zh) | 无线通信装置和无线通信方法 | |
CN1256822A (zh) | 码分多址通信系统中交换不同长度的帧消息的装置和方法 | |
CN1196273C (zh) | 减少cdma通信系统中峰值均值比的方法和设备 | |
CN1241439C (zh) | 基站装置和无线通信方法 | |
CN1257625C (zh) | 多载波传输的传输器和多载波传输方法 | |
CN1258272C (zh) | 码分多址通信系统中的选通发送设备和方法 | |
CN1516384A (zh) | 在多载波通信系统中发送同步信道消息的方法和装置 | |
CN1302492A (zh) | 宽带码分多址通信系统中使信道同步的设备和方法 | |
CN1256033A (zh) | 具有专用控制信道的移动通信系统的数据通信装置和方法 | |
CN1234657A (zh) | 减轻多径衰落效应的无线远程通信系统 | |
CN1290439A (zh) | 码分多址通信系统中的信道分配设备和方法 | |
CN1179502C (zh) | 码分多址通信设备及方法 | |
CN1599991A (zh) | 在通信系统内处理共享子分组的方法 | |
CN1150697C (zh) | 一种用于无线系统物理层的tdd成帧方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20041110 |