[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN114530478A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN114530478A
CN114530478A CN202111333429.9A CN202111333429A CN114530478A CN 114530478 A CN114530478 A CN 114530478A CN 202111333429 A CN202111333429 A CN 202111333429A CN 114530478 A CN114530478 A CN 114530478A
Authority
CN
China
Prior art keywords
pixel
light emitting
disposed
scan
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111333429.9A
Other languages
English (en)
Inventor
李柔辰
田武经
郑美惠
朴喜眞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN114530478A publication Critical patent/CN114530478A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/129Chiplets
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0804Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0232Special driving of display border areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Geometry (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本公开的实施例涉及一种显示装置。根据公开的实施例,一种显示装置包括:基底,包括第一显示区域和至少部分围绕第一显示区域的第二显示区域;第一像素,设置在第一显示区域中;第二像素,设置在第二显示区域中;以及扫描级,设置在第二显示区域中并且将扫描信号施加到第一像素和第二像素。第一像素包括第一像素驱动器和连接到第一像素驱动器的第一像素发光器件,第一像素驱动器包括第一像素晶体管。第二像素包括第二像素驱动器和连接到第二像素驱动器的第二像素发光器件,第二像素驱动器包括第二像素晶体管。第二像素驱动器设置在沿着第一方向彼此相邻的扫描级之间。

Description

显示装置
技术领域
本公开涉及一种显示装置。
背景技术
随着信息社会的发展,对用于显示图像的显示装置的需求以各种形式增加。例如,显示装置应用于各种电子装置(诸如,智能电话、数码相机、笔记本计算机、导航系统和智能电视)。
显示装置可以包括平面显示装置(诸如,液晶显示装置、场发射显示装置、发光显示装置等)。发光显示装置包括:包括有机发光元件的有机发光显示装置、包括无机发光元件(诸如,无机半导体)的无机发光显示装置以及包括超紧凑型发光元件的超紧凑型发光显示装置。
发光显示装置可以包括显示区域和非显示区域,显示区域包括用于显示图像的像素,在非显示区域中不显示图像并且非显示区域包括用于驱动像素的扫描驱动器。近来,需要其中非显示区域的面积减小使得显示区域的面积可以增大的显示装置。
发明内容
本公开的实施例提供了一种显示装置,其中,用于显示图像的像素布置在其中设置有扫描驱动器的区域中,使得可以减小其中不显示图像的非显示区域的面积,从而增大其中显示图像的显示区域的面积。
根据公开的实施例,一种显示装置包括:基底,包括第一显示区域和至少部分围绕第一显示区域的第二显示区域;第一像素,设置在第一显示区域中;第二像素,设置在第二显示区域中;以及扫描级,设置在第二显示区域中并且将扫描信号施加到第一像素和第二像素。第一像素包括第一像素驱动器和连接到第一像素驱动器的第一像素发光器件,第一像素驱动器包括第一像素晶体管。第二像素包括第二像素驱动器和连接到第二像素驱动器的第二像素发光器件,第二像素驱动器包括第二像素晶体管。第二像素驱动器设置在沿着第一方向彼此相邻的扫描级之间。
第二像素驱动器和第二像素发光器件可以被设置为在平面图中彼此不叠置。
显示装置还可以包括将第二像素驱动器连接到第二像素发光器件的连接线。
第二像素发光器件可以在平面图中与扫描级之中的一个扫描级叠置。
连接线可以在平面图中与所述一个扫描级叠置。
显示装置还可以包括扫描控制线,扫描控制线设置在第二显示区域中并且连接到扫描级。第二像素发光器件可以在平面图中与扫描控制线之中的至少一条扫描控制线叠置。
连接线可以在平面图中与所述至少一条扫描控制线叠置。
显示装置还可以包括:发光级,设置在第二显示区域中并且将发光信号施加到第一像素和第二像素;以及发光控制线,设置在第二显示区域中并且连接到发光级。
第二像素发光器件可以在平面图中与发光级之中的一个发光级叠置。
连接线可以在平面图中与所述一个发光级叠置。
第二像素发光器件可以在平面图中与发光控制线之中的至少一条发光控制线叠置。
连接线可以在平面图中与所述至少一条发光控制线叠置。
显示装置还可以包括设置在第二显示区域中并且连接到第二像素驱动器的数据线。
数据线可以在平面图中与扫描级之中的至少一个扫描级叠置。
连接线可以在平面图中与所述至少一个扫描级叠置。
显示装置还可以包括:第一平坦化膜,设置在第一像素晶体管和第二像素晶体管上,第一像素晶体管和第二像素晶体管设置在基底上;数据线,设置在第一平坦化膜上并且连接到第二像素驱动器;以及第二平坦化膜,设置在数据线上。
第二像素发光器件包括:像素电极,设置在第二平坦化膜上;发光层,设置在像素电极上;以及公共电极,设置在发光层上。连接线可以由与像素电极的材料相同的材料制成,并且与像素电极设置在同一层上。
显示装置还可以包括:第一平坦化膜,设置在第一像素晶体管和第二像素晶体管上,第一像素晶体管和第二像素晶体管设置在基底上;屏蔽电极,设置在第一平坦化膜上;第二平坦化膜,设置在屏蔽电极上;数据线,设置在第二平坦化膜上并且连接到第二像素驱动器;以及第三平坦化膜,设置在数据线上。
第二像素发光器件可以包括:像素电极,设置在第三平坦化膜上;发光层,设置在像素电极上;以及公共电极,设置在发光层上。连接线可以由与像素电极的材料相同的材料制成,并且与像素电极设置在同一层上。
屏蔽电极可以电连接到公共电极。
显示装置还可以包括:第一平坦化膜,设置在第一像素晶体管和第二像素晶体管上,第一像素晶体管和第二像素晶体管设置在基底上;数据线,设置在第一平坦化膜上并且连接到第二像素驱动器;以及第二平坦化膜,设置在数据线上。连接线设置在第二平坦化膜上。
第二像素发光器件可以包括:像素电极,设置在第三平坦化膜上,第三平坦化膜设置在连接线上;发光层,设置在像素电极上;以及公共电极,设置在发光层上。
根据公开的实施例,一种显示装置包括:基底,包括前部、从前部的第一侧延伸的第一侧部、从前部的第二侧延伸的第二侧部以及设置在第一侧部与第二侧部之间的拐角部;第一显示区域,设置在基底的前部上并且包括用于显示图像的第一像素;以及第二显示区域,设置在基底的第一侧部和拐角部上,并且包括用于显示图像的第二像素和将扫描信号施加到第一像素和第二像素的扫描级。扫描级之中的第一侧部的扫描级的水平长度大于拐角部的扫描级的水平长度。
第一侧部的扫描级的竖直长度可以小于拐角部的扫描级的竖直长度。
第二显示区域还可以包括将发光信号施加到第一像素和第二像素的发光级。发光级之中的第一侧部的发光级的水平长度大于拐角部的发光级的水平长度。
第一侧部的发光级的竖直长度可以小于拐角部的发光级的竖直长度。
第一像素可以包括第一像素驱动器和连接到第一像素驱动器的第一像素发光器件,第一像素驱动器包括第一像素晶体管,第二像素包括第二像素驱动器和连接到第二像素驱动器的第二像素发光器件,第二像素驱动器包括第二像素晶体管,并且第二像素驱动器设置在沿着第一方向彼此相邻的扫描级之间。
根据公开的实施例,设置在第一显示区域与非显示区域之间的第二显示区域包括第二像素,并且包括扫描驱动器和光发射驱动器,扫描驱动器和光发射驱动器不仅将扫描信号和发光信号施加到用于显示图像的第二像素,而且还将扫描信号和发光信号施加到第一显示区域中的第一像素和第二显示区域中的第二像素,因此显示区域的面积可以被增大。此外,扫描驱动器和光发射驱动器不设置在非显示区域中,因此非显示区域的面积可以被减小。
根据公开的实施例,第二像素的第二像素驱动器和第二像素发光器件可以设置为彼此间隔开并且可以连接到连接线。具体地,第二像素驱动器可以设置在相邻的扫描级之间或相邻的发光级之间。在这种情况下,第二像素发光器件可以设置在相邻的扫描级中的任何一个或相邻的发光级中的任何一个上。因此,对于每个第二像素,第二像素驱动器与第二像素发光器件之间的距离差异可以被最小化。因此,对于每个第二像素,由于将第二像素驱动器连接到第二像素发光器件的连接线之间的线电阻的差异,可以最小化或防止在第二像素发光器件之间产生灰度差异或亮度差异。
应注意的是,本公开的效果不限于上述那些效果,并且根据以下描述,本公开的其他效果对于本领域技术人员而言将是明显的。
附图说明
通过参照附图详细描述发明构思的实施例,发明构思的以上和其他特征将变得更加明显,在附图中:
图1是示出根据实施例的显示装置的透视图;
图2是示出根据实施例的显示装置的展开图;
图3是示出根据实施例的显示装置的剖视图;
图4是示出根据实施例的显示面板的第一侧部的第一显示区域、第二显示区域和非显示区域的布局图;
图5是示出图4的第一显示区域中的第一像素的第一子像素的示例的电路图;
图6是示出图4的扫描级的示例的图;
图7是示出图4的发光级的示例的图;
图8A是示出图4的第一像素的示例的布局图;
图8B是示出图4的第一像素的另一示例的布局图;
图8C是示出图4的第一像素的又一示例的布局图;
图9是示出沿图8A的线II-II'截取的显示面板的示例的剖视图;
图10是详细示出图4的第二显示区域的示例的图;
图11是详细示出图10的第二显示区域中的第二像素的第二像素驱动器和第二像素发光器件的示例的布局图;
图12是示出沿图11的线III-III'截取的显示面板的示例的剖视图;
图13A是示出沿图11的线IV-IV'截取的显示面板的示例的剖视图;
图13B是示出沿图11的线VIII-VIII'截取的显示面板的示例的剖视图;
图14是示出沿图11的线III-III'截取的显示面板的另一示例的剖视图;
图15是示出沿图11的线IV-IV'截取的显示面板的另一示例的剖视图;
图16是详细示出图10的第二显示区域中的第二像素的第二像素驱动器和第二像素发光器件的另一示例的布局图;
图17是示出沿图16的线V-V'截取的显示面板的另一示例的剖视图;
图18是示出沿图16的线VI-VI'截取的显示面板的另一示例的剖视图;
图19是示出根据实施例的显示面板的第一拐角部的第一显示区域、第二显示区域和非显示区域的布局图;
图20是示出根据另一实施例的显示面板的第一拐角部的第一显示区域、第二显示区域和非显示区域的布局图;
图21是示出根据另一实施例的显示装置的透视图;
图22是示出根据另一实施例的显示装置的展开图;
图23是示出根据另一实施例的显示装置的剖视图;
图24是详细示出根据实施例的设置在显示面板的第一拐角部中的第一显示区域至第三显示区域和非显示区域的布局图;
图25是示出图24的第三显示区域的示例的布局图;以及
图26是示出沿图25的线IX-IX'截取的显示面板的示例的剖视图。
具体实施方式
现在将在下文中参照附图更全面地描述发明构思,在附图中示出了各种实施例。然而,本发明构思可以以许多不同的形式实现,并且不应被解释为限于在此阐述的实施例。相反,提供这些实施例使得本公开将是彻底和完整的,并且将向本领域技术人员充分传达发明构思的范围。同样的附图标记始终表示同样的元件。
还将理解的是,当层被称为“在”另一层或基底“上”时,该层可以直接在所述另一层或基底上,或者也可以存在中间层。相反,当元件被称为“直接在”另一元件“上”时,不存在中间元件。
将理解的是,尽管在此可以使用术语“第一”、“第二”、“第三”等来描述各种元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应受这些术语的限制。这些术语仅用于将一个元件、一个组件、一个区域、一个层或一个部分与另一元件、另一组件、另一区域、另一层或另一部分区分开。因此,在不脱离在此的教导的情况下,下面讨论的“第一元件”、“第一组件”、“第一区域”、“第一层”或“第一部分”可以被称为“第二元件”、“第二组件”、“第二区域”、“第二层”或“第二部分”。
在此使用的术语仅用于描述特定实施例的目的,而不意图成为限制性的。除非内容另外明确指示,否则如在此所使用的,单数形式“一”、“一个(者/种)”和“该(所述)”意图包括复数形式,包括“至少一个(者/种)”。“或”表示“和/或”。“A和B中的至少一个(者/种)”表示“A和/或B”。如在此所使用的,术语“和/或”包括一个或更多个相关所列项的任何组合和所有组合。还将理解的是,当在本说明书中使用术语“包括”和/或“包含”及其变型时,说明存在所陈述的特征、区域、整体、步骤、操作、元件和/或组件,但不排除存在或添加一个或更多个其他特征、区域、整体、步骤、操作、元件、组件和/或它们的组。
此外,在此可以使用相对术语(诸如,“下”或“底部”和“上”或“顶部”)来描述如附图中所示的一个元件与另一元件(或另外元件)的关系。将理解的是,除了附图中描绘的方位之外,相对术语意图包含装置的不同方位。例如,如果附图中的一个的装置被翻转,则被描述为在其他元件的“下”侧上的元件将随后被定位在所述其他元件的“上”侧上。因此,术语“下”可以根据附图的特定方位包含“下”和“上”两种方位。类似地,如果附图中的一个中的装置被翻转,则被描述为“在”其他元件“下方”或“之下”的元件将随后被定位为“在”所述其他元件“上方”。因此,术语“在……下方”或“在……之下”可以包含上方和下方两种方位。
如在此所使用的“约”或“大约(近似)”包括所陈述的值,并且意指在本领域普通技术人员考虑到所讨论的测量和与特定量的测量相关的误差(即,测量系统的限制)所确定的特定值的可接受偏差范围内。
除非另外定义,否则在此使用的所有术语(包括技术术语和科学术语)具有与本公开所属领域的普通技术人员通常理解的含义相同的含义。还将理解的是,术语(诸如,在通用词典中定义的术语)应被解释为具有与其在相关领域和公开的上下文中的含义一致的含义,并且将不以理想化或过于正式的含义来解释,除非在此明确地如此定义。
在此参照作为理想化实施例的示意性图示的剖视图示来描述实施例。如此,将预期例如由制造技术和/或公差引起的图示的形状的变化。因此,在此描述的实施例不应被解释为限于如在此所示的区域的特定形状,而是将包括例如由制造引起的形状的偏差。例如,示出或描述为平坦的区域通常可以具有粗糙特征和/或非线性特征。此外,示出的锐角可以被倒圆。因此,附图中示出的区域本质上是示意性的,并且它们的形状不意图示出区域的精确形状,也不意图限制本权利要求的范围。
在下文中,将参照附图详细描述本公开的发明构思的实施例。
图1是示出根据实施例的显示装置的透视图。
根据实施例的显示装置10可以是便携式电子装置(诸如,移动电话、智能电话、平板个人计算机(PC)、移动通信终端、电子记事本、电子书、便携式多媒体播放器(PMP)、导航系统、超移动PC(UMPC)等)。可选地,根据实施例的显示装置10可以是电视、笔记本计算机、监视器、广告牌和物联网(IoT)装置的显示单元。可选地,根据实施例的显示装置10可以是可穿戴装置(诸如,智能手表、手表电话、眼镜型显示器或头戴式显示器(HMD))。可选地,根据实施例的显示装置10可以是汽车的仪表板、汽车的中央仪表、设置在汽车的仪表板上的中央信息显示器(CID)、代替汽车的侧视镜的室内镜显示器或者设置在汽车的前座的后表面上用作后排乘客娱乐的显示器。
参照图1,根据实施例的显示装置10包括显示面板100。
在本说明书中,第一方向(X轴方向)可以是显示面板100的短边方向(例如,显示面板100的横向方向)。第二方向(Y轴方向)可以是显示面板100的长边方向(例如,显示面板100的纵向方向)。第三方向(Z轴方向)可以是显示面板100的厚度方向。
显示面板100可以是包括发光元件的发光显示面板。例如,显示面板100可以是使用包括有机发光层的有机发光二极管(LED)的有机发光显示面板、使用微型LED的微型发光二极管显示面板、使用包括量子点发光层的量子点LED的量子点发光显示面板或者使用包括无机半导体的无机LED的无机发光显示面板。在下文中,将主要描述作为有机发光显示面板的显示面板100。
显示面板100可以包括主区域MA和子区域SBA。主区域MA可以包括前部FS、第一侧部SS1和第二侧部SS2。
前部FS可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边,但是本说明书的实施例不限于此。前部FS可以具有另一多边形平面形状、圆形平面形状或椭圆形平面形状。前部FS的在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边相遇的拐角可以被倒圆以具有预定曲率,或者可以以直角形成。前部FS被示出为平坦地形成,但是本说明书的实施例不限于此。例如,前部FS可以包括弯曲表面。
第一侧部SS1可以从前部FS的左侧延伸。第一侧部SS1可以沿着前部FS的左侧的第一弯曲线BL1弯曲,并且可以具有第一曲率半径。
第二侧部SS2可以从前部FS的右侧延伸。第二侧部SS2可以沿着前部FS的右侧的第二弯曲线BL2弯曲,并且可以具有第二曲率半径。第二曲率半径可以与第一曲率半径基本相同或不同。
在图1中,主区域MA被示出为包括从前部FS弯曲以具有第一曲率半径的第一侧部SS1和从前部FS弯曲以具有第二曲率半径的第二侧部SS2,但是本说明书的实施例不限于此。例如,主区域MA可以仅包括平坦的前部FS。
子区域SBA可以从前部FS的下侧在第二方向(Y轴方向)上突出。子区域SBA在第一方向(X轴方向)上的长度可以小于前部FS在第一方向(X轴方向)上的长度,并且子区域SBA在第二方向(Y轴方向)上的长度可以小于前部FS在第二方向(Y轴方向)上的长度,但是本说明书的实施例不限于此。子区域SBA可以弯曲并且可以设置在前部FS下方。在这种情况下,子区域SBA可以在第三方向(Z轴方向)上与前部FS叠置。
图2是示出根据实施例的显示装置的展开图。在图2中,以子区域SBA不弯曲并且被展开的状态示出显示装置10。
参照图2,显示面板100可以包括前部FS、第一侧部SS1和第二侧部SS2。第一侧部SS1可以包括第一拐角部CS1和第四拐角部CS4,并且第二侧部SS2可以包括第二拐角部CS2和第三拐角部CS3。在一些实施例中,第一侧部SS1可以不包括第一拐角部CS1和第四拐角部CS4,并且第二侧部SS2可以不包括第二拐角部CS2和第三拐角部CS3,也就是说,第一侧部SS1可以与第一拐角部CS1和第四拐角部CS4区分开,第二侧部SS2可以与第二拐角部CS2和第三拐角部CS3区分开。
第一拐角部CS1可以设置在第一侧部SS1的下侧处,并且第二拐角部CS2可以设置在第二侧部SS2的下侧处。第三拐角部CS3可以设置在第二侧部SS2的上侧处,并且第四拐角部CS4可以设置在第一侧部SS1的上侧处。
第一显示区域DA1和第二显示区域DA2指其中包括像素以显示图像的区域。非显示区域NDA指其中不包括像素而不显示图像的区域。用于驱动像素的电力线可以设置在非显示区域NDA中。
第一显示区域DA1可以是显示面板100的主显示区域。第一显示区域DA1可以包括前部FS、第一侧部SS1的部分和第二侧部SS2的部分。第一侧部SS1的所述部分指从前部FS的左侧延伸的区域,并且第二侧部SS2的所述部分指从前部FS的右侧延伸的区域。第一显示区域DA1可以占据前部FS的大部分。第一显示区域DA1的拐角中的每个可以被倒圆以具有预定的曲率半径。
第二显示区域DA2可以是显示面板100的辅助显示区域。第二显示区域DA2的分辨率可以与第一显示区域DA1的分辨率不同。例如,由于第二显示区域DA2用于辅助第一显示区域DA1,因此第二显示区域DA2的分辨率可以低于第一显示区域DA1的分辨率。也就是说,第二显示区域DA2中的每单位面积的第二像素PX2(见图4)的数量(每平方英寸的像素的数量)可以小于第一显示区域DA1中的每单位面积的第一像素PX1(见图4)的数量。然而,本说明书的实施例不限于此,第二显示区域DA2的分辨率可以与第一显示区域DA1的分辨率基本相同。例如,单位面积可以是与在第一方向(X轴方向)上的1英寸和在第二方向(Y轴方向)上的1英寸的区域对应的正方形的面积,但是本说明书的实施例不限于此。
第二显示区域DA2可以包括第一侧部SS1的另一部分和第二侧部SS2的另一部分。第一侧部SS1的另一部分指从第一侧部SS1的所述部分延伸的区域,并且第二侧部SS2的另一部分指从第二侧部SS2的所述部分延伸的区域。
非显示区域NDA可以设置在显示面板100的边缘上。非显示区域NDA可以被设置为围绕第一显示区域DA1和第二显示区域DA2。非显示区域NDA可以被设置为完全围绕第一显示区域DA1和第二显示区域DA2。非显示区域NDA可以设置在第一显示区域DA1的下外侧和上外侧以及第二显示区域DA2的左外侧和右外侧上。非显示区域NDA可以设置在前部FS、第一侧部SS1和第二侧部SS2上。
子区域SBA可以包括弯曲部BA和垫部(pad portion,或称为“焊盘部”)PDA。弯曲部BA可以如图3中所示弯曲。弯曲部BA可以在前部FS的下侧处沿着第三弯曲线BL3弯曲。垫部PDA可以沿着弯曲部BA的下侧处的第四弯曲线BL4弯曲。
显示驱动电路200和显示电路板300可以设置在垫部PDA上。显示驱动电路200可以通过塑料上芯片(COP)方法或超声方法附接到垫部PDA上。垫部PDA可以包括垫DP。可以使用低电阻和高可靠性材料(诸如,各向异性导电膜或自组装各向异性导电膏(SAP))将显示电路板300附接到显示面板100的子区域SBA的垫部PDA的垫DP上。
在第一显示区域DA1和第二显示区域DA2中,扫描线SL可以在第一方向(X轴方向)上延伸,并且可以在第二方向(Y轴方向)上设置。在第一显示区域DA1中,数据线DL可以在第二方向(Y轴方向)上延伸,并且可以在第一方向(X轴方向)上设置。在第一显示区域DA1中,数据线DL可以与扫描线SL交叉。
显示驱动电路200可以通过显示电路板300接收数字视频数据、控制信号和电力电压,并且产生和输出用于驱动显示面板100的信号和电压。显示驱动电路200可以附接到显示面板100的子区域SBA上。可选地,显示驱动电路200可以附接到显示电路板300上。
显示电路板300可以是可以弯曲的柔性印刷电路板、硬且不容易弯曲的刚性印刷电路板或者包括刚性印刷电路板和柔性印刷电路板两者的复合印刷电路板。显示电路板300可以附接到显示面板100的子区域SBA上。
如图2中所示,由于显示面板100的前部FS、第一侧部SS1和第二侧部SS2包括其中显示图像的显示区域DA1和DA2,因此用户不仅可以观看显示在显示面板100的前部FS上的图像,而且可以观看显示在侧部SS1和SS2上的图像。
图3是示出根据实施例的显示装置的剖视图。在图3中,示出了显示装置10的沿图1的线I-I'截取的示例。
参照图3,显示装置10还可以包括覆盖显示面板100的覆盖窗CW和偏振膜PF。显示面板100可以包括基底SUB1、显示层DISL和传感器电极层SENL。偏振膜PF可以设置在显示面板100上,并且覆盖窗CW可以设置在偏振膜PF上。
显示层DISL可以设置在基底SUB1上。显示层DISL可以包括显示区域DA1、DA2(见图2)和非显示区域NDA。换句话说,基底SUB1可以包括显示区域DA1、DA2和非显示区域NDA,基底SUB1可以包括前部FS、第一侧部SS1和第二侧部SS2。显示层DISL可以包括薄膜晶体管层TFTL(见图9)、其中设置有发射光的发光元件的发光元件层EML(见图9)以及用于封装发光元件层EML的封装层(或称为薄膜封装层)TFE(见图9)。
传感器电极层SENL可以设置在显示层DISL上。传感器电极层SENL可以包括传感器电极。传感器电极层SENL可以使用传感器电极感测人或物体的触摸。
偏振膜PF可以设置在传感器电极层SENL上。偏振膜PF可以包括第一基础构件、线性偏振片、相位延迟膜(诸如,四分之一波(λ/4)片和/或半波(λ/2)片)和第二基础构件。例如,第一基础构件、线性偏振片、λ/4片、λ/2片和第二基础构件可以顺序地堆叠在传感器电极层SENL上。
覆盖窗CW可以设置在偏振膜PF上。覆盖窗CW可以使用透明粘合剂层(诸如,光学透明粘合剂(OCA)膜或光学透明树脂(OCR))附接到偏振膜PF上。覆盖窗CW可以由无机材料(诸如,玻璃)制成,或者可以由有机材料(诸如,塑料或聚合物材料)制成。
弯曲部BA可以沿着第三弯曲线BL3弯曲,并且垫部PDA可以沿着第四弯曲线BL4弯曲,并且设置在显示面板100的与前部FS相对的下表面上。垫部PDA可以使用粘合构件ADH附接到显示面板100的与前部FS相对的下表面上。粘合构件ADH可以是压敏粘合剂。
图4是示出根据实施例的显示面板的第一侧部的第一显示区域、第二显示区域和非显示区域的布局图。在图4中,示出了图2的区域A的布局。
参照图4,第一显示区域DA1包括第一像素PX1。第一像素PX1可以在第一方向(X轴方向)和第二方向(Y轴方向)上以矩阵形式布置。第一像素PX1中的每个可以包括发射预定的光的第一像素发光器件PEU1(见图8A至图8C)和向第一像素发光器件PEU1(见图8A至图8C)的第一像素电极171(见图9)施加驱动电流或驱动电压的第一像素驱动器PDU1(见图8A至图8C)。下面将参照图8A至图8C给出第一像素PX1中的每个的第一像素驱动器PDU1(见图8A至图8C)和第一像素发光器件PEU1(见图8A至图8C)的描述。
第二显示区域DA2包括第二像素PX2、包括多个扫描级SST的扫描驱动器SDU、包括多个发光级EST的光发射驱动器EDU、扫描控制线SCL和发光控制线ECL。
扫描驱动器SDU可以包括多个扫描级SST。多个扫描级SST各自可以连接到扫描控制线SCL中的一条。多个扫描级SST可以响应于扫描控制线SCL的扫描控制信号而生成扫描信号,并且将生成的扫描信号输出到扫描线SLk-1和SLk1(见图6)。
在第一侧部SS1中,扫描级SST可以在第二方向(Y轴方向)上布置。在第一侧部SS1中,扫描级SST中的每个的水平长度H1可以大于竖直长度V1。在第一侧部SS1中,扫描级SST中的每个的水平长度H1可以是在第一方向(X轴方向)上的长度,并且竖直长度V1可以是在第二方向(Y轴方向)上的长度。
在第一侧部SS1中,扫描控制线SCL可以在第二方向(Y轴方向)上延伸。扫描控制线SCL可以在第一方向(X轴方向)上设置在扫描驱动器SDU与光发射驱动器EDU之间。扫描控制线SCL可以电连接到显示驱动电路200。扫描控制线SCL可以从显示驱动电路200接收扫描控制信号。扫描控制信号可以包括扫描时钟信号和扫描起始信号。
光发射驱动器EDU可以被设置成比扫描驱动器SDU远离第一显示区域DA1。光发射驱动器EDU可以设置成比扫描驱动器SDU靠近非显示区域NDA。
光发射驱动器EDU可以包括多个发光级EST。多个发光级EST各自可以与发光控制线ECL中的一条连接。多个发光级EST可以响应于从发光控制线ECL接收的发光控制信号而产生发光信号,并且将产生的发光信号输出到发光线ELk-1和ELk1(见图7)。
在第一侧部SS1中,发光级EST可以在第二方向(Y轴方向)上布置。在第一侧部SS1中,发光级EST中的每个的水平长度H2可以大于竖直长度V2。在第一侧部SS1中,发光级EST中的每个的水平长度H2可以是在第一方向(X轴方向)上的长度,并且竖直长度V2可以是在第二方向(Y轴方向)上的长度。
在第一侧部SS1中,发光控制线ECL可以在第二方向(Y轴方向)上延伸。发光控制线ECL可以在第一方向(X轴方向)上设置在光发射驱动器EDU与非显示区域NDA之间。发光控制线ECL可以电连接到显示驱动电路200。发光控制线ECL可以从显示驱动电路200接收发光控制信号。发光控制信号可以包括发光时钟信号和发光起始信号。
第二像素PX2中的每个可以包括发射预定的光的第二像素发光器件PEU2和向第二像素发光器件PEU2的第二像素电极171'(见图12)施加驱动电流或驱动电压的第二像素驱动器PDU2。第二像素驱动器PDU2和第二像素发光器件PEU2可以设置为彼此间隔开。第二像素驱动器PDU2和第二像素发光器件PEU2可以设置为在平面图中彼此不叠置。第二像素驱动器PDU2和第二像素发光器件PEU2可以通过连接线CL1、CL2和CL3连接(见图10)。
第二像素发光器件PEU2可以在第一方向(X轴方向)上以第一间隔设置。第二像素发光器件PEU2可以在第二方向(Y轴方向)上以第二间隔设置。第二间隔可以与第一间隔基本相同或不同。
第二像素发光器件PEU2可以在第三方向(Z轴方向)上与发光控制线ECL中的至少一条叠置。第二像素发光器件PEU2可以在第三方向(Z轴方向)上与发光级EST中的一个叠置。第二像素发光器件PEU2可以在第三方向(Z轴方向)上与发光控制线ECL中的至少一条和发光级EST中的一个叠置。
第二像素发光器件PEU2可以在第三方向(Z轴方向)上与扫描控制线SCL中的至少一条叠置。第二像素发光器件PEU2可以在第三方向(Z轴方向)上与扫描级SST中的一个叠置。第二像素发光器件PEU2可以在第三方向(Z轴方向)上不与扫描控制线SCL、扫描级SST、发光控制线ECL和发光级EST叠置。
第二像素驱动器PDU2中的一些可以设置在沿第二方向(Y轴方向)彼此相邻的扫描级SST之间。第二像素驱动器PDU2的另一部分可以设置在沿第二方向(Y轴方向)彼此相邻的发光级EST之间。第二像素驱动器PDU2可以在第三方向(Z轴方向)上不与发光控制线ECL和扫描控制线SCL叠置。
如图4中所示,第二像素驱动器PDU2和第二像素发光器件PEU2可以布置成在平面图中彼此不叠置,而是可以通过连接线CL1、CL2和CL3(见图10)连接。具体地,第二像素驱动器PDU2可以设置在沿第二方向(Y轴方向)彼此相邻的扫描级SST之间,或者可以设置在沿第二方向(Y轴方向)彼此相邻的发光级EST之间。在这种情况下,第二像素发光器件PEU2可以设置在沿第二方向(Y轴方向)彼此相邻的扫描级SST中的任何一个上,或者可以设置在沿第二方向(Y轴方向)彼此相邻的发光级EST中的任何一个上。因此,对于每个第二像素PX2,第二像素驱动器PDU2与第二像素发光器件PEU2之间的距离偏差可以被最小化。因此,对于每个第二像素PX2,由于将第二像素驱动器PDU2连接到第二像素发光器件PEU2的连接线CL1、CL2和CL3(见图10)之间的线电阻的差异,可以最小化或防止在第二像素发光器件PEU2之间产生灰度差或亮度差。
非显示区域NDA包括第一电力线VSL和第一坝DAM1。
在第一侧部SS1中,第一电力线VSL可以在第二方向(Y轴方向)上延伸。第一电力线VSL可以在第一方向(X轴方向)上设置在发光控制线ECL与第一坝DAM1之间。第一电力线VSL可以电连接到显示驱动电路200。第一电力线VSL可以从显示驱动电路200接收第一电力电压。由于第一电力线VSL电连接到第一像素发光器件PEU1的公共电极173(见图9)和第二像素发光器件PEU2的公共电极173'(见图12),因此第一电力电压可以被供应到第一像素发光器件PEU1的公共电极173(见图9)和第二像素发光器件PEU2的公共电极173'(见图12)。
第一坝DAM1是用于防止封装层TFE(见图9)的封装有机膜TFE2(见图9)溢出到显示面板100的边缘的结构。在第一侧部SS1中,第一坝DAM1可以在第二方向(Y轴方向)上延伸。第一坝DAM1可以设置在显示面板100的边缘处,以完全围绕第一显示区域DA1和第二显示区域DA2。
同时,由于第二侧部SS2的第一显示区域DA1、第二显示区域DA2和非显示区域NDA与参照图4描述的第一显示区域DA1、第二显示区域DA2和非显示区域NDA基本相同,因此将省略其描述。然而,由于第一侧部SS1和第二侧部SS2的第一拐角部CS1、第二拐角部CS2、第三拐角部CS3和第四拐角部CS4的第一显示区域DA1、第二显示区域DA2和非显示区域NDA与图4的实施例中的第一显示区域DA1、第二显示区域DA2和非显示区域NDA不同,因此下面将参照图19和图20给出其描述。
如图4中所示,由于第二显示区域DA2包括用于不仅将扫描信号和发光信号施加到用于显示图像的第二像素PX2而且将扫描信号和发光信号施加到第一显示区域DA1的第一像素PX1和第二显示区域DA2的第二像素PX2的扫描驱动器SDU和光发射驱动器EDU,因此显示区域的面积可以被增大。此外,由于扫描驱动器SDU和光发射驱动器EDU没有设置在非显示区域NDA中,因此非显示区域NDA的面积可以被减小。
图5是示出图4的第一显示区域中的第一像素的第一子像素的示例的电路图。
参照图5,第一像素PX1(见图4)的第一子像素SP1可以连接到扫描线SL中的任何两条、发光线EL中的任何一条和数据线DL中的任何一条。例如,如图5中所示,第一子像素SP1可以连接到写入扫描线GWL、初始化扫描线GIL、扫描控制线SCL、发光线EL和数据线DL。在实施例中,写入扫描线GWL和扫描控制线SCL可以是图6的第k扫描线SLk,并且初始化扫描线GIL可以是图6的第k-1扫描线SLk-1,但是本说明书的实施例不限于此。此外,发光线EL可以是图7的第k发光线ELk,但是本说明书的实施例不限于此。
如图5中所示,第一子像素SP1包括具有发光元件LEL的第一子像素发光器件SPEU1(见图8A至图8C)以及具有驱动晶体管DT、开关元件和电容器C1的第一子像素驱动器SPDU1(见图8A至图8C)。
驱动晶体管DT包括栅电极、第一电极和第二电极。驱动晶体管DT根据施加到栅电极的数据电压来控制在第一电极与第二电极之间流动的漏极-源极电流(在下文中,称为“驱动电流”)。
发光元件LEL根据驱动电流发光。从发光元件LEL发射的光的量可以与驱动电流成比例。
发光元件LEL可以是包括阳极电极、阴极电极和设置在阳极电极与阴极电极之间的有机发光层的有机发光二极管。可选地,发光元件LEL可以是包括阳极电极、阴极电极以及设置在阳极电极与阴极电极之间的无机半导体的无机发光元件。可选地,发光元件LEL可以是包括阳极电极、阴极电极以及设置在阳极电极与阴极电极之间的量子点发光层的量子点发光元件。可选地,发光元件LEL可以为微型发光二极管。
发光元件LEL的阳极电极可以连接到第五晶体管ST5的第一电极和第六晶体管ST6的第二电极,并且阴极电极可以连接到第一电力线VSL。寄生电容Cel会形成在发光元件LEL的阳极电极与阴极电极之间。
电容器C1形成在驱动晶体管DT的控制电极(或称为栅电极)与第二电力线VDL之间。电容器C1的一个电极可以连接到驱动晶体管DT的控制电极,并且另一电极可以连接到第二电力线VDL。
当第一晶体管ST1、第二晶体管ST2、第三晶体管ST3、第四晶体管ST4、第五晶体管ST5以及第六晶体管ST6中的每个的第一电极和驱动晶体管DT的第一电极是源电极时,第一晶体管ST1、第二晶体管ST2、第三晶体管ST3、第四晶体管ST4、第五晶体管ST5和第六晶体管ST6中的每个的第二电极以及驱动晶体管DT的第二电极可以是漏电极。可选地,当第一晶体管ST1、第二晶体管ST2、第三晶体管ST3、第四晶体管ST4、第五晶体管ST5和第六晶体管ST6中的每个的第一电极以及驱动晶体管DT的第一电极是漏电极时,第一晶体管ST1、第二晶体管ST2、第三晶体管ST3、第四晶体管ST4、第五晶体管ST5和第六晶体管ST6中的每个的第二电极以及驱动晶体管DT的第二电极可以是源电极。
第一晶体管ST1、第二晶体管ST2、第三晶体管ST3、第四晶体管ST4、第五晶体管ST5和第六晶体管ST6中的每个的有源层以及驱动晶体管DT的有源层可以由多晶硅、非晶硅和氧化物半导体中的任何一种形成。当第一晶体管ST1、第二晶体管ST2、第三晶体管ST3、第四晶体管ST4、第五晶体管ST5和第六晶体管ST6中的每个的半导体层和驱动晶体管DT的半导体层由多晶硅形成时,用于形成半导体层的工艺可以是低温多晶硅(LTPS)工艺。
此外,在图5中,第一晶体管ST1、第二晶体管ST2、第三晶体管ST3、第四晶体管ST4、第五晶体管ST5和第六晶体管ST6以及驱动晶体管DT主要被描述为形成为P型金属氧化物半导体场效应晶体管(MOSFET),但是本说明书的实施例不限于此,并且第一晶体管ST1、第二晶体管ST2、第三晶体管ST3、第四晶体管ST4、第五晶体管ST5和第六晶体管ST6以及驱动晶体管DT可以被形成为N型MOSFET。在一些实施例中,第一晶体管ST1可以包括第1-1晶体管ST1-1和第1-2晶体管ST1-2,第三晶体管ST3可以包括第3-1晶体管ST3-1和第3-2晶体管ST3-2,第六晶体管ST6的第一电极可以连接到初始化电压线VIL。
同时,如图8A至图8C中所示,第一像素PX1可以包括多个子像素。在这种情况下,第一像素PX1的其余子像素也可以与参照图5描述的子像素基本相同。
图6是示出图4的扫描级的示例的电路图。
参照图6,扫描级SST可以包括第一子扫描级SST1和第二子扫描级SST2。
第一子扫描级SST1和第二子扫描级SST2可以顺序地输出扫描信号。例如,第一子扫描级SST1可以连接到第k-1扫描线SLk-1以输出第k-1扫描信号。第二子扫描级SST2可以连接到第k扫描线SLk以输出第k扫描信号。
第一子扫描级SST1和第二子扫描级SST2可以连接到扫描控制线SCL。扫描控制线SCL可以包括施加有前端子级的输出信号的第一前端进位线PCL1、施加有扫描时钟信号的扫描时钟线SCL1和SCL2、第一栅极导通电压线VGHL1以及第一栅极截止电压线VGLL1。第一级可以包括作为扫描控制线SCL的施加有扫描起始信号的扫描起始信号线,而不是第一前端进位线PCL1。
如图6中所示,第一子扫描级SST1和第二子扫描级SST2中的每个包括第一上拉节点NQ1、第一下拉节点NQB1、在第一上拉节点NQ1具有第一栅极导通电压时导通的第一上拉晶体管TU1、在第一下拉节点NQB1具有第一栅极导通电压时导通的第一下拉晶体管TD1以及用于控制第一上拉节点NQ1和第一下拉节点NQB1的充电和放电的第一节点控制器NC1。
第一节点控制器NC1包括第一起始端子STR1、第一复位端子RT1、第一栅极导通电压端子VGHT1、第一栅极截止电压端子VGLT1、第一时钟端子CT1和第一输出端子OT1。第一起始端子STR1可以连接到施加有扫描起始信号的扫描起始信号线,或者连接到施加有前端子级的输出信号的第一前端进位线PCL1。第一复位端子RT1可以连接到后端级的输出信号被输入到其的第一后端进位线RCL1。第一栅极导通电压端子VGHT1可以连接到施加有第一栅极导通电压的第一栅极导通电压线VGHL1。第一栅极截止电压端子VGLT1可以连接到施加有第一栅极截止电压的第一栅极截止电压线VGLL1。第一栅极导通电压可以是第一电平电压,并且第一栅极截止电压可以是第二电平电压。第一节点控制器NC1可以包括多个薄膜晶体管。
第一时钟端子CT1可以连接到施加有第一扫描时钟信号的第一扫描时钟线SCL1和施加有第二扫描时钟信号的第二扫描时钟线SCL2中的任何一条。子扫描级可以交替地连接到第一扫描时钟线SCL1和第二扫描时钟线SCL2。例如,当第一子扫描级SST1的第一时钟端子CT1连接到第一扫描时钟线SCL1时,第二子扫描级SST2的第一时钟端子CT1可以连接到第二扫描时钟线SCL2。在图6中,第一子扫描级SST1和第二子扫描级SST2被示出为交替地连接到两条扫描时钟线SCL1和SCL2,但是本说明书的实施例不限于此。例如,第一子扫描级SST1和第二子扫描级SST2可以交替地连接到三条或更多条扫描时钟线。
第一输出端子OT1可以连接到扫描线SLk-1和SLk中的任何一条。子扫描级SST1和SST2可以顺序地连接到扫描线SLk-1和SLk。例如,第一子扫描级SST1的第一输出端子OT1可以连接到第k-1扫描线SLk-1,并且第二子扫描级SST2的第一输出端子OT1可以连接到第k扫描线SLk。
此外,在图6中,第一子扫描级SST1和第二子扫描级SST2中的每个的第一上拉晶体管TU1、第一下拉晶体管TD1和第一节点控制器NC1的多个晶体管被示出为形成为P型MOSFET,但是本说明书的实施例不限于此。也就是说,第一子扫描级SST1和第二子扫描级SST2中的每个的第一上拉晶体管TU1、第一下拉晶体管TD1和第一节点控制器NC1的多个晶体管可以形成为N型MOSFET。
图7是示出图4的发光级的示例的电路图。
参照图7,发光级EST可以包括第一子发光级EST1和第二子发光级EST2。
第一子发光级EST1和第二子发光级EST2可以顺序地输出发光信号。例如,第一子发光级EST1可以连接到第k-1发光线ELk-1以输出第k-1发光信号。第二子发光级EST2可以连接到第k发光线ELk以输出第k发光信号。
第一子发光级EST1和第二子发光级EST2可以连接到发光控制线ECL。发光控制线ECL包括施加有前端子发光级的输出信号的第二前端进位线PCL2、施加有发光时钟信号的发光时钟线ECL1和ECL2、第二栅极导通电压线VGHL2和第二栅极截止电压线VGLL2。第一子发光级可以包括作为发光控制线ECL的施加有发射起始信号的发射起始信号线,而不是第二前端进位线PCL2。
如图7中所示,第一子发光级EST1和第二子发光级EST2中的每个包括第二上拉节点NQ2、第二下拉节点NQB2、在第二上拉节点NQ2具有第二栅极导通电压时导通的第二上拉晶体管TU2、在第二下拉节点NQB2具有第二栅极导通电压时导通的第二下拉晶体管TD2以及用于控制第二上拉节点NQ2和第二下拉节点NQB2的充电和放电的第二节点控制器NC2。
由于第一子发光级EST1和第二子发光级EST2接收与扫描起始信号不同的发光起始信号和与扫描时钟信号不同的发光时钟信号,因此第一子发光级EST1和第二子发光级EST2与参照图6描述的第一子扫描级SST1和第二子扫描级SST2的不同之处在于输出了与扫描信号不同的发光信号。例如,在图7中示出的附图标记ST2、RT2、VGHT2、CT2、OT2、BGLT2和RCL2可以参照图6中示出的附图标记ST1、RT1、VGHT1、CT1、OT1、BGLT1和RCL1来解释。因此,在图7中,将省略对第一子发光级EST1和第二子发光级EST2的描述。
图8A是示出图4的第一像素的示例的布局图。
参照图8A,第一像素PX1中的每个包括第一像素驱动器PDU1和第一像素发光器件PEU1。第一像素驱动器PDU1可以包括第一子像素驱动器SPDU1、第二子像素驱动器SPDU2、第三子像素驱动器SPDU3和第四子像素驱动器SPDU4,并且第一像素发光器件PEU1可以包括第一子像素发光器件SPEU1、第二子像素发光器件SPEU2、第三子像素发光器件SPEU3和第四子像素发光器件SPEU4。第一子像素驱动器SPDU1、第二子像素驱动器SPDU2、第三子像素驱动器SPDU3和第四子像素驱动器SPDU4中的每个可以包括图5的驱动晶体管DT、第一晶体管ST1、第二晶体管ST2、第三晶体管ST3、第四晶体管ST4、第五晶体管ST5、第六晶体管ST6和电容器C1。第一子像素发光器件SPEU1、第二子像素发光器件SPEU2、第三子像素发光器件SPEU3和第四子像素发光器件SPEU4中的每个可以包括图5的发光元件LEL。
第一像素PX1中的每个可以包括第一子像素SP1、第二子像素SP2、第三子像素SP3和第四子像素SP4。第一子像素SP1、第二子像素SP2、第三子像素SP3和第四子像素SP4可以在第一方向(X轴方向)上顺序地布置。第一子像素SP1和第三子像素SP3可以在第二方向(Y轴方向)上交替布置。第二子像素SP2和第四子像素SP4可以在第二方向(Y轴方向)上交替布置。
第一子像素SP1可以包括发射第一颜色的光的第一子像素发光器件SPEU1和向第一子像素发光器件SPEU1施加驱动电流或驱动电压的第一子像素驱动器SPDU1。第二子像素SP2可以包括发射第二颜色的光的第二子像素发光器件SPEU2和向第二子像素发光器件SPEU2施加驱动电流或驱动电压的第二子像素驱动器SPDU2。第三子像素SP3可以包括发射第三颜色的光的第三子像素发光器件SPEU3和向第三子像素发光器件SPEU3施加驱动电流或驱动电压的第三子像素驱动器SPDU3。第四子像素SP4可以包括发射第四颜色的光的第四子像素发光器件SPEU4和向第四子像素发光器件SPEU4施加驱动电流或驱动电压的第四子像素驱动器SPDU4。
第一子像素驱动器SPDU1和第一子像素发光器件SPEU1可以在第三方向(Z轴方向)上彼此叠置。第一子像素驱动器SPDU1的面积可以大于第一子像素发光器件SPEU1的面积。第一子像素驱动器SPDU1可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边。第一子像素发光器件SPEU1可以具有具备在第四方向DR4上的边和在第五方向DR5上的边的矩形平面形状或菱形平面形状。第四方向DR4和第五方向DR5可以是彼此正交的方向。第四方向DR4可以是相对于第一方向(X轴方向)倾斜45度的对角线方向。
第二子像素驱动器SPDU2和第二子像素发光器件SPEU2可以在第三方向(Z轴方向)上彼此叠置。第二子像素驱动器SPDU2的面积可以大于第二子像素发光器件SPEU2的面积。第二子像素驱动器SPDU2可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边,并且第二子像素发光器件SPEU2可以具有矩形平面形状,该矩形平面形状具有在第五方向DR5上的短边和在第四方向DR4上的长边。
第三子像素驱动器SPDU3和第三子像素发光器件SPEU3可以在第三方向(Z轴方向)上彼此叠置。第三子像素驱动器SPDU3的面积可以大于第三子像素发光器件SPEU3的面积。第三子像素驱动器SPDU3可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边。第三子像素发光器件SPEU3可以具有具备在第四方向DR4上的边和在第五方向DR5上的边的矩形平面形状或菱形平面形状。
第四子像素驱动器SPDU4和第四子像素发光器件SPEU4可以在第三方向(Z轴方向)上彼此叠置。第四子像素驱动器SPDU4的面积可以大于第四子像素发光器件SPEU4的面积。第四子像素驱动器SPDU4可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边,并且第四子像素发光器件SPEU4可以具有矩形平面形状,该矩形平面形状具有在第五方向DR5上的长边和在第四方向DR4上的短边。
第一子像素发光器件SPEU1的面积可以是最大的,并且第二子像素发光器件SPEU2的面积和第四子像素发光器件SPEU4的面积可以是最小的。第二子像素发光器件SPEU2的面积可以与第四子像素发光器件SPEU4的面积基本相同。
第一子像素发光器件SPEU1、第二子像素发光器件SPEU2、第三子像素发光器件SPEU3和第四子像素发光器件SPEU4可以发射不同颜色的光。可选地,第一子像素发光器件SPEU1、第二子像素发光器件SPEU2、第三子像素发光器件SPEU3和第四子像素发光器件SPEU4中的至少任意两个可以发射相同颜色的光。例如,第二子像素发光器件SPEU2和第四子像素发光器件SPEU4可以发射相同颜色的光。在这种情况下,第一颜色可以是红色,第二颜色和第四颜色可以是绿色,并且第三颜色可以是蓝色。
图8B是示出图4的第一像素的另一示例的布局图。
图8B的示例与图8A的示例的不同之处在于:第一像素PX1中的每个包括三个子像素SP1、SP2、SP3,并且第一子像素发光器件SPEU1、第二子像素发光器件SPEU2和第三子像素发光器件SPEU3中的每个具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边。在图8B中,将主要描述与图8A的示例的不同之处。
参照图8B,第一像素驱动器PDU1可以包括第一子像素驱动器SPDU1、第二子像素驱动器SPDU2和第三子像素驱动器SPDU3,并且第一像素发光器件PEU1可以包括第一子像素发光器件SPEU1、第二子像素发光器件SPEU2和第三子像素发光器件SPEU3。第一子像素驱动器SPDU1、第二子像素驱动器SPDU2和第三子像素驱动器SPDU3中的每个可以包括图5的驱动晶体管DT、第一晶体管ST1、第二晶体管ST2、第三晶体管ST3、第四晶体管ST4、第五晶体管ST5、第六晶体管ST6和电容器C1。第一子像素发光器件SPEU1、第二子像素发光器件SPEU2和第三子像素发光器件SPEU3中的每个可以包括图5的发光元件LEL。
第一像素PX1中的每个可以包括第一子像素SP1、第二子像素SP2和第三子像素SP3。第一子像素SP1、第二子像素SP2和第三子像素SP3可以在第一方向(X轴方向)上顺序地布置。第一子像素SP1可以在第二方向(Y轴方向)上设置。第二子像素SP2可以在第二方向(Y轴方向)上设置。第三子像素SP3可以在第二方向(Y轴方向)上设置。
第一子像素发光器件SPEU1、第二子像素发光器件SPEU2和第三子像素发光器件SPEU3中的每个可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边。
第一子像素发光器件SPEU1、第二子像素发光器件SPEU2和第三子像素发光器件SPEU3可以发射不同颜色的光。在这种情况下,第一颜色可以是红色,第二颜色可以是绿色,第三颜色可以是蓝色。
图8C是示出图4的第一像素的又一示例的布局图。
图8C的示例与图8A的示例的不同之处在于:第一像素PX1中的每个包括三个子像素SP1、SP2和SP3,第一子像素发光器件SPEU1和第二子像素发光器件SPEU2具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的长边和在第二方向(Y轴方向)上的短边,并且第三子像素发光器件SPEU3具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边。在图8C中,将主要描述与图8A的示例的不同之处。
参照图8C,第一像素驱动器PDU1可以包括第一子像素驱动器SPDU1、第二子像素驱动器SPDU2和第三子像素驱动器SPDU3,并且第一像素发光器件PEU1可以包括第一子像素发光器件SPEU1、第二子像素发光器件SPEU2和第三子像素发光器件SPEU3。第一子像素驱动器SPDU1、第二子像素驱动器SPDU2和第三子像素驱动器SPDU3中的每个可以包括图5的驱动晶体管DT、第一晶体管ST1、第二晶体管ST2、第三晶体管ST3、第四晶体管ST4、第五晶体管ST5、第六晶体管ST6和电容器C1。第一子像素发光器件SPEU1、第二子像素发光器件SPEU2和第三子像素发光器件SPEU3中的每个可以包括图5的发光元件LEL。
第一像素PX1中的每个可以包括第一子像素SP1、第二子像素SP2和第三子像素SP3。第一子像素驱动器SPDU1、第二子像素驱动器SPDU2和第三子像素驱动器SPDU3可以在第一方向(X轴方向)上顺序地布置。第一子像素发光器件SPEU1和第二子像素发光器件SPEU2可以在第二方向(Y轴方向)上交替地设置。第三子像素发光器件SPEU3可以在第二方向(Y轴方向)上设置。第三子像素发光器件SPEU3可以设置在沿第一方向(X轴方向)彼此相邻的第一子像素发光器件SPEU1之间以及沿第一方向(X轴方向)彼此相邻的第二子像素发光器件SPEU2之间。
第一子像素发光器件SPEU1可以在第三方向(Z轴方向)上与第一子像素驱动器SPDU1和第二子像素驱动器SPDU2叠置。第二子像素发光器件SPEU2可以在第三方向(Z轴方向)上与第一子像素驱动器SPDU1和第二子像素驱动器SPDU2叠置。第三子像素发光器件SPEU3可以在第三方向(Z轴方向)上与第三子像素驱动器SPDU3叠置。
同时,第一像素PX1不限于图8A至图8C的示例中的第一像素PX1。例如,除了图8A至图8C的示例中的子像素之外,第一像素PX1可以包括具有不同的结构或形状的子像素。
图9是示出沿图8A的线II-II'截取的显示面板的示例的剖视图。在图9中,示出了第一子像素SP1的第一子像素驱动器SPDU1的一部分和第一子像素发光器件SPEU1。
参照图9,缓冲膜BF1可以设置在基底SUB1上。基底SUB1可以由绝缘材料(诸如,聚合物树脂等)制成。例如,基底SUB1可以包括聚酰亚胺。基底SUB1可以是可弯曲、可折叠或可卷曲的柔性基底。
缓冲膜BF1是用于保护薄膜晶体管层TFTL的晶体管和发光元件层EML的发光层172免受湿气影响的膜,所述湿气穿过容易发生湿气渗透的基底SUB1。缓冲膜BF1可以由多个交替堆叠的无机膜形成。例如,缓冲膜BF1可以由其中交替堆叠一个或多个无机膜(诸如,氮化硅层、氮氧化硅层、氧化硅层、氧化钛层和氧化铝层)的多个膜形成。
第一像素PX1的第一像素晶体管PST1可以设置在缓冲膜BF1上。第一像素晶体管PST1可以包括第一有源层ACT1、第一栅电极G1、第一源电极S1和第一漏电极D1。第一像素晶体管PST1被示出为图5的驱动晶体管DT,其中,省略了连接在驱动晶体管DT与发光元件LEL之间的第五晶体管ST5,但是本说明书的实施例不限于此。
第一像素晶体管PST1的第一有源层ACT1、第一源电极S1和第一漏电极D1可以设置在缓冲膜BF1上。第一像素晶体管PST1的第一有源层ACT1可以包括多晶硅、单晶硅、低温多晶硅、非晶硅或氧化物半导体。在作为基底SUB1的厚度方向的第三方向(Z轴方向)上与第一栅电极G1叠置的第一有源层ACT1可以被定义为沟道区。第一源电极S1和第一漏电极D1是在第三方向(Z轴方向)上不与第一栅电极G1叠置的区域,并且硅半导体或氧化物半导体掺杂有离子或杂质,使得第一源电极S1和第一漏电极D1可以具有导电性。
栅极绝缘膜130可以设置在第一像素晶体管PST1的第一有源层ACT、第一源电极S1和第一漏电极D1上。栅极绝缘膜130可以由无机膜(例如,氮化硅层、氮氧化硅层、氧化硅层、氧化钛层或氧化铝层)形成。
第一像素晶体管PST1的第一栅电极G1可以设置在栅极绝缘膜130上。第一栅电极G1可以在第三方向(Z轴方向)上与第一有源层ACT1叠置。第一栅电极G1可以由单层或多层形成,所述单层或多层由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)和铜(Cu)中的任何一种或者它们的合金制成。
第一层间绝缘膜141可以设置在第一像素晶体管PST1的第一栅电极G1上。第一层间绝缘膜141可以由无机膜(例如,氮化硅层、氮氧化硅层、氧化硅层、氧化钛层或氧化铝层)形成。第一层间绝缘膜141可以包括多个无机膜。
电容器电极CAE可以设置在第一层间绝缘膜141上。电容器电极CAE可以在第三方向(Z轴方向)上与第一像素晶体管PST1的第一栅电极G1叠置。由于第一层间绝缘膜141具有预定的介电常数,因此电容器可以由电容器电极CAE、第一栅电极G1和设置在电容器电极CAE与第一栅电极G1之间的第一层间绝缘膜141形成。电容器电极CAE可以由单层或多层形成,所述单层或多层由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)和铜(Cu)中的任何一种或者它们的合金制成。
第二层间绝缘膜142可以设置在电容器电极CAE上。第二层间绝缘膜142可以由无机膜(例如,氮化硅层、氮氧化硅层、氧化硅层、氧化钛层或氧化铝层)形成。第二层间绝缘膜142可以包括多个无机膜。在一些实施例中,第一层间绝缘膜141和第二层间绝缘膜142可以统称为层间绝缘膜140。
第一连接电极ANDE1可以设置在第二层间绝缘膜142上。第一连接电极ANDE1可以通过穿过栅极绝缘膜130、第一层间绝缘膜141和第二层间绝缘膜142的第一连接接触孔ANCT1连接到第一像素晶体管PST1的第一漏电极D1。第一连接电极ANDE1可以由单层或多层形成,所述单层或多层由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)和铜(Cu)中的任何一种或者它们的合金制成。
用于由第一像素晶体管PST1引起的平坦化步骤的第一平坦化膜160可以设置在第一连接电极ANDE1上。第一平坦化膜160可以由有机膜(诸如,丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂、聚酰亚胺树脂等)形成。
第二连接电极ANDE2可以设置在第一平坦化膜160上。第二连接电极ANDE2可以通过穿过第一平坦化膜160的第二连接接触孔ANCT2连接到第一连接电极ANDE1。第二连接电极ANDE2可以由单层或多层形成,所述单层或多层由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)和铜(Cu)中的任何一种或它们的合金制成。
第二平坦化膜180可以设置在第二连接电极ANDE2上。第二平坦化膜180可以由有机膜(诸如,丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂、聚酰亚胺树脂等)形成。
发光元件LEL和堤190可以设置在第二平坦化膜180上。发光元件LEL中的每个可以包括第一像素电极171、第一发光层172和公共电极173。
第一像素电极171可以形成在第二平坦化膜180上。第一像素电极171可以通过穿过第二平坦化膜180的第三连接接触孔ANCT3连接到第二阳极连接电极ANDE2。
在光穿过公共电极173发射的顶部发射结构中,第一像素电极171可以由具有高反射率的金属材料(诸如,其中堆叠有铝和钛的结构(Ti/Al/Ti)、其中堆叠有铝和氧化铟锡(ITO)的结构(ITO/Al/ITO)、APC合金以及其中堆叠有APC合金和ITO的结构(ITO/APC/ITO))形成。APC合金是银(Ag)、钯(Pd)和铜(Cu)的合金。
堤190可以形成为在第二平坦化膜180上分隔第一像素电极171,以限定子像素发光器件SPEU1、SPEU2、SPEU3和SPEU4的发光区域。堤190可以形成为覆盖第一像素电极171的边缘。堤190可以由有机膜(诸如,丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂)形成。
子像素发光器件SPEU1、SPEU2、SPEU3和SPEU4中的每个指如下所述的区域:在该区域中,第一像素电极171、第一发光层172和公共电极173顺序层叠,使得来自第一像素电极171的空穴与来自公共电极173的电子在第一发光层172中结合,从而发射光。
在图9中,为了便于描述,仅示出了第一子像素发光器件SPEU1。第二子像素发光器件SPEU2、第三子像素发光器件SPEU3和第四子像素发光器件SPEU4可以与参照图9描述的第一子像素发光器件SPEU1基本相同。
第一发光层172形成在第一像素电极171和堤190上。第一发光层172可以包括有机材料并且发射预定颜色的光。例如,第一发光层172可以包括空穴传输层、有机材料层和电子传输层。
公共电极173形成在第一发光层172上。公共电极173可以被形成为覆盖第一发光层172。公共电极173可以是共同形成在子像素发光器件SPEU1、SPEU2、SPEU3和SPEU4中的公共层。覆盖层195可以形成在公共电极173上。
在顶部发射结构中,公共电极173可以由光可以穿过的透明导电金属材料(TCO)(诸如,ITO或氧化铟锌(IZO))或半透射导电金属材料(诸如,镁(Mg)、银(Ag)、或者镁(Mg)和银(Ag)的合金)形成。当公共电极173由半透射导电金属材料形成时,由于微腔,光发射效率可以被提高。
封装层TFE可以设置在公共电极173上。封装层TFE可以包括至少一个无机膜,以防止氧或湿气渗透到发光元件层EML中。此外,封装层TFE可以包括至少一个有机膜,以保护发光元件层EML免受异物(诸如,灰尘)的影响。例如,封装层TFE可以包括第一封装无机膜TFE1、封装有机膜TFE2和第二封装无机膜TFE3。
第一封装无机膜TFE1可以在覆盖层195上设置在公共电极173上,封装有机膜TFE2可以设置在第一封装无机膜TFE1上,并且第二封装无机膜TFE3可以设置在封装有机膜TFE2上。第一封装无机膜TFE1和第二封装无机膜TFE3可以由其中交替地堆叠有一个或更多个无机膜(诸如,氮化硅层、氮氧化硅层、氧化硅层、氧化钛层和氧化铝层)的多个膜形成。封装有机膜TFE2可以是诸如丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂、聚酰亚胺树脂等的有机膜。
图10是详细示出图4的第二显示区域的示例的图。
在图10中,为了便于描述,省略了发光控制线ECL和扫描控制线SCL。
参照图10,第二像素PX2中的每个包括第二像素驱动器PDU2和第二像素发光器件PEU2。第二像素驱动器PDU2和第二像素发光器件PEU2可以设置成在平面图中彼此间隔开而不彼此叠置。第二像素驱动器PDU2可以包括第一子像素驱动器SPDU1'、第二子像素驱动器SPDU2'和第三子像素驱动器SPDU3',并且第二像素发光器件PEU2可以包括第一子像素发光器件SPEU1'、第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'。第一子像素驱动器SPDU1'、第二子像素驱动器SPDU2'和第三子像素驱动器SPDU3'中的每个可以包括图5的驱动晶体管DT、第一晶体管ST1、第二晶体管ST2、第三晶体管ST3、第四晶体管ST4、第五晶体管ST5、第六晶体管ST6和电容器C1。第一子像素发光器件SPEU1'、第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'中的每个可以包括图5的发光元件LEL。
第二像素PX2中的每个可以包括第一子像素SP1'、第二子像素SP2'和第三子像素SP3'。第一子像素SP1'可以包括发射第一颜色的光的第一子像素发光器件SPEU1'和向第一子像素发光器件SPEU1'施加驱动电流或驱动电压的第一子像素驱动器SPDU1'。第二子像素SP2'可以包括发射第二颜色的光的第二子像素发光器件SPEU2'和向第二子像素发光器件SPEU2'施加驱动电流或驱动电压的第二子像素驱动器SPDU2'。第三子像素SP3'可以包括发射第三颜色的光的第三子像素发光器件SPEU3'和向第三子像素发光器件SPEU3'施加驱动电流或驱动电压的第三子像素驱动器SPDU3'。第一颜色可以是红色,第二颜色可以是绿色,第三颜色可以是蓝色。
第一子像素驱动器SPDU1'和第一子像素发光器件SPEU1'可以被设置为在平面图中彼此间隔开而不彼此叠置。第一子像素驱动器SPDU1'和第一子像素发光器件SPEU1'可以通过第一连接线CL1连接。
第一连接线CL1的一端可以连接到第一子像素驱动器SPDU1',另一端可以连接到第一子像素发光器件SPEU1'。第一子像素驱动器SPDU1'可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边。第一子像素发光器件SPEU1'可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的长边和在第二方向(Y轴方向)上的短边。
第二子像素驱动器SPDU2'和第二子像素发光器件SPEU2'可以被设置为在平面图中彼此间隔开而不彼此叠置。第二子像素驱动器SPDU2'和第二子像素发光器件SPEU2'可以通过第二连接线CL2连接。第二连接线CL2的一端可以连接到第二子像素驱动器SPDU2',另一端可以连接到第二子像素发光器件SPEU2'。第二子像素驱动器SPDU2'可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边。第二子像素发光器件SPEU2'可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的长边和在第二方向(Y轴方向)上的短边。
第三子像素驱动器SPDU3'和第三子像素发光器件SPEU3'可以被设置为在平面图中彼此间隔开而不彼此叠置。第三子像素驱动器SPDU3'和第三子像素发光器件SPEU3'可以通过第三连接线CL3连接。第三连接线CL3的一端可以连接到第三子像素驱动器SPDU3',另一端可以连接到第三子像素发光器件SPEU3'。第三子像素驱动器SPDU3'可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边。第三子像素发光器件SPEU3'可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边。
第一子像素发光器件SPEU1'和第二子像素发光器件SPEU2'可以在第二方向(Y轴方向)上设置。第一子像素发光器件SPEU1'和第三子像素发光器件SPEU3'可以在第一方向(X轴方向)上设置。第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'可以在第一方向(X轴方向)上设置。第三子像素发光器件SPEU3'在第二方向(Y轴方向)上的长度可以大于第一子像素发光器件SPEU1'在第二方向(Y轴方向)上的长度与第二子像素发光器件SPEU2'在第二方向(Y轴方向)上的长度之和。
第二像素发光器件PEU2的第一子像素发光器件SPEU1'、第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'中的至少一个可以在第三方向(Z轴方向)上与发光控制线ECL中的至少一条叠置。例如,第二像素发光器件PEU2的第一子像素发光器件SPEU1'和第二子像素发光器件SPEU2'可以在第三方向(Z轴方向)上与发光控制线ECL中的至少一条叠置。
第二像素发光器件PEU2的第一子像素发光器件SPEU1'、第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'中的至少一个可以在第三方向(Z轴方向)上与发光级EST叠置。例如,第二像素发光器件PEU2的第三子像素发光器件SPEU3'可以在第三方向(Z轴方向)上与发光级EST叠置。
如图11中所示,第二像素发光器件PEU2的第一子像素发光器件SPEU1'、第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'中的至少一个可以在第三方向(Z轴方向)上与扫描控制线SCL中的至少一条叠置。例如,如图11中所示,第二像素发光器件PEU2的第一子像素发光器件SPEU1'、第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'中的每个可以在第三方向(Z轴方向)上与扫描控制线SCL中的至少一条叠置。在这种情况下,第一子像素发光器件SPEU1'和第二子像素发光器件SPEU2'可以在第三方向(Z轴方向)上与同一扫描控制线SCL叠置。此外,第一子像素发光器件SPEU1'和第三子像素发光器件SPEU3'可以在第三方向(Z轴方向)上与不同的扫描控制线SCL叠置。此外,第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'可以在第三方向(Z轴方向)上与不同的扫描控制线SCL叠置。
第二像素发光器件PEU2的第一子像素发光器件SPEU1'、第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'中的至少一个可以在第三方向(Z轴方向)上与扫描级SST叠置。例如,第二像素发光器件PEU2的第一子像素发光器件SPEU1'、第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'可以在第三方向(Z轴方向)上与扫描级SST叠置。
第二像素发光器件PEU2的第一子像素发光器件SPEU1'、第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'可以在第三方向(Z轴方向)上不与扫描控制线SCL、扫描级SST、发光控制线ECL和发光级EST叠置。
无机封装部分IEU可以在第一方向(X轴方向)上设置在扫描级SST与发光级EST之间。无机封装部分IEU可以在第一侧部SS1中在第二方向(Y轴方向)上延伸。由于无机封装部分IEU仅包括无机膜,因此可以阻挡第一平坦化膜160和第二平坦化膜180的湿气和氧的移动。例如,如图13B中所示,可以阻挡湿气和氧通过设置在发光级EST的发光晶体管上的第一平坦化膜160和第二平坦化膜180移动到设置在扫描级SST的扫描晶体管SCT(见图12)上的第一平坦化膜160和第二平坦化膜180。因此,如图13B中所示,通过无机封装部分IEU,可以防止第一显示区域DA1的第一像素PX1和第二显示区域DA2的第二像素PX2由于通过设置在发光级EST的发光晶体管上的第一平坦化膜160和第二平坦化膜180的湿气和氧而被氧化。
如图10中所示,第二像素驱动器PDU2的第一子像素驱动器SPDU1'、第二子像素驱动器SPDU2'和第三子像素驱动器SPDU3'以及第二像素发光器件PEU2的第一子像素发光器件SPEU1'、第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'可以被设置为在平面图中彼此间隔开而不彼此叠置,但可以通过第一连接线CL1、第二连接线CL2和第三连接线CL3连接。具体地,第二像素驱动器PDU2的第一子像素驱动器SPDU1'、第二子像素驱动器SPDU2'和第三子像素驱动器SPDU3'可以设置在沿第二方向(Y轴方向)彼此相邻的扫描级SST之间,或者沿第二方向(Y轴方向)彼此相邻的发光级EST之间。在这种情况下,第二像素发光器件PEU2的第一子像素发光器件SPEU1'、第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'可以设置在沿第二方向(Y轴方向)相邻的扫描级SST中的任何一个上,或者沿第二方向(Y轴方向)相邻的发光级EST中的任何一个上。因此,对于每个第二像素PX2,可以使第二像素驱动器PDU2与第二像素发光器件PEU2之间的距离差异最小化。因此,可以最小化或防止由于连接线的长度差而在第二像素发光器件PEU2之间产生灰度差或亮度差。
在图10中,将第二像素PX2的子像素发光器件SPEU1'、SPEU2'和SPEU3'示出为具有与图8C的第一像素PX1的子像素发光器件SPEU1、SPEU2和SPEU3的结构或形状类似的结构或形状,但是本说明书的实施例不限于此。例如,第二像素PX2的子像素发光器件可以具有与图8A和图8B的示例的结构或形状类似的结构或形状。可选地,第二像素PX2的子像素发光器件可以包括替代图8A至图8C的示例中示出的结构或形状的具有各种结构或形状的子像素发光器件。
图11是详细示出图10的第二显示区域中的第二像素的第二像素驱动器和第二像素发光器件的示例的布局图。图11是详细示出图10的区域A-1的布局图。
参照图11,第二数据线DL2可以在第二方向(Y轴方向)上延伸。第二数据线DL2可以被定义为设置在第二显示区域DA2中的数据线。第二数据线DL2可以电连接到显示驱动电路200。因此,第二数据线DL2可从显示驱动电路200接收数据电压。
第二数据线DL2中的每条可以在第三方向(Z轴方向)上与第一子像素驱动器SPDU1'、第二子像素驱动器SPDU2'和第三子像素驱动器SPDU3'中的至少一个叠置。第二数据线DL2中的每条可以电连接到第一子像素驱动器SPDU1'、第二子像素驱动器SPDU2'和第三子像素驱动器SPDU3'中的至少一个。
第二数据线DL2可以在第三方向(Z轴方向)上与发光级EST叠置。可选地,第二数据线DL2可以在第三方向(Z轴方向)上与第二像素PX2的第一子像素发光器件SPEU1'、第二子像素发光器件SPEU2'和第三子像素发光器件SPEU3'中的至少一个叠置。
第一连接线CL1将第二像素PX2的第一子像素驱动器SPDU1'和第一子像素发光器件SPEU1'连接。第一连接线CL1的一端可以通过多个第一接触孔CNT1中的一个连接到第一子像素驱动器SPDU1'。第一连接线CL1的另一端可以直接连接到第一子像素发光器件SPEU1'的第二像素电极171'(未示出)。也就是说,第一连接线CL1可以与第一子像素发光器件SPEU1'的第二像素电极171'(未示出)设置在同一层上,并且可以由与第二像素电极171'的材料相同的材料形成。
第一连接线CL1可以在第三方向(Z轴方向)上与至少一条第二数据线DL2和至少一条发光控制线ECL叠置。可选地,第一连接线CL1可以在第三方向(Z轴方向)上与至少一条第二数据线DL2和至少一条扫描控制线SCL叠置。
第二连接线CL2将第二像素PX2的第二子像素驱动器SPDU2'和第二子像素发光器件SPEU2'连接。第二连接线CL2的一端可以通过多个第一接触孔CNT1中的一个连接到第二子像素驱动器SPDU2'。第二连接线CL2的另一端可以直接连接到第二子像素发光器件SPEU2'的第二像素电极171'(见图12)。也就是说,第二连接线CL2可以与第二子像素发光器件SPEU2'的第二像素电极171'(见图12)设置在同一层上,并且可以由与第二像素电极171'的材料相同的材料形成。
第二连接线CL2可以在第三方向(Z轴方向)上与至少一条第二数据线DL2和至少一条发光控制线ECL叠置。可选地,第二连接线CL2可以在第三方向(Z轴方向)上与至少一条第二数据线DL2和至少一条扫描控制线SCL叠置。
第三连接线CL3将第三像素PX3的第三子像素驱动器SPDU3'和第三子像素发光器件SPEU3'连接。第三连接线CL3的一端可以通过多个第一接触孔CNT1中的一个连接到第三子像素驱动器SPDU3'。第三连接线CL3的另一端可以直接连接到第三子像素发光器件SPEU3'的第二像素电极171'(见图13A)。也就是说,第三连接线CL3可以与第三子像素发光器件SPEU3'的第二像素电极171'(见图13A)设置在同一层上,并且可以由与第二像素电极171'的材料相同的材料形成。
第三连接线CL3可以在第三方向(Z轴方向)上与至少一条第二数据线DL2和发光级EST叠置。可选地,第三连接线CL3可以在第三方向(Z轴方向)上与至少一条第二数据线DL2和扫描级SST叠置。
图12是示出沿图11的线III-III'截取的显示面板的示例的剖视图。图13A是示出沿图11的线IV-IV'截取的显示面板的示例的剖视图。
参照图12和图13A,第二像素PX2的第二像素晶体管PST2可以设置在缓冲膜BF1上。此外,扫描级SST(见图11)的扫描晶体管SCT和发光级EST(见图11)的发光晶体管可以设置在缓冲膜BF1上。第二像素晶体管PST2可以是图5的驱动晶体管DT,其中,省略了连接在驱动晶体管DT与发光元件LEL之间的第五晶体管ST5,但是本说明书的实施例不限于此。扫描晶体管SCT中的每个可以是图6的第一上拉晶体管TU1、第一下拉晶体管TD1和第一节点控制器NC1的晶体管中的任何一个。发光晶体管中的每个可以是图7的第二上拉晶体管TU2、第二下拉晶体管TD2和第二节点控制器NC2的晶体管中的任何一个。
第二像素晶体管PST2可以包括第二有源层ACT2、第二栅电极G2、第二源电极S2和第二漏电极D2。扫描晶体管SCT中的每个可以包括扫描有源层SACT、扫描栅电极SG、扫描源电极SS和扫描漏电极SD。
第二有源层ACT2、第二源电极S2和第二漏电极D2可以设置在缓冲膜BF1上。此外,扫描有源层SACT、扫描源电极SS和扫描漏电极SD可以设置在缓冲膜BF1上。
第二有源层ACT2、第二源电极S2、第二漏电极D2、扫描有源层SACT、扫描源电极SS和扫描漏电极SD可以与第一有源层ACT1、第一源电极S1和第一漏电极D1设置在同一层上,并且可以由与第一有源层ACT1、第一源电极S1和第一漏电极D1的材料相同的材料形成。
在第三方向(Z轴方向)上与第二栅电极G2叠置的第二有源层ACT2可以被定义为沟道区。第二源电极S2和第二漏电极D2是在第三方向(Z轴方向)上不与第二栅电极G2叠置的区域,并且硅半导体或氧化物半导体掺杂有离子或杂质,使得第二源电极S2和第二漏电极D2可以具有导电性。
在第三方向(Z轴方向)上与扫描栅电极SG叠置的扫描有源层SACT可以被定义为沟道区。扫描源电极SS和扫描漏电极SD是在第三方向(Z轴方向)上不与扫描栅电极SG叠置的区域,并且硅半导体或氧化物半导体掺杂有离子或杂质,使得扫描源电极SS和扫描漏电极SD可以具有导电性。第二像素晶体管PST2的第二栅电极G2和扫描晶体管SCT的扫描栅电极SG可以设置在栅极绝缘膜130上。第二栅电极G2和扫描栅电极SG可以与第一栅电极G1设置在同一层上,并且可以由与第一栅电极G1的材料相同的材料形成。
第一连接电极ANDE1'可以设置在第二层间绝缘膜142上。第一连接电极ANDE1'可以通过穿过栅极绝缘膜130、第一层间绝缘膜141和第二层间绝缘膜142的第一连接接触孔ANCT1'连接到第二像素晶体管PST2的第二漏电极D2。第一连接电极ANDE1'可以由单层或多层形成,所述单层或多层由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)和铜(Cu)中的任何一种或者它们的合金制成。
第二数据线DL2和第二连接电极ANDE2'可以设置在第一平坦化膜160上。第二连接电极ANDE2'可以通过穿过第一平坦化膜160的第二连接接触孔ANCT2'连接到第一连接电极ANDE1'。第二数据线DL2和第二连接电极ANDE2'可以由单层或多层形成,所述单层或多层由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)和铜(Cu)中的任何一种或者它们的合金制成。
由于第二像素电极171'、第二发光层172'和公共电极173'与参照图9描述的第一像素电极171、第一发光层172和公共电极173基本相同,因此将省略其描述。
第一连接线CL1(未示出)、第二连接线CL2和第三连接线CL3可以设置在第二平坦化膜180上。第一连接线CL1、第二连接线CL2和第三连接线CL3可以与第一像素电极171和第二像素电极171'设置在同一层上,并且可以由与第一像素电极171和第二像素电极171'的材料相同的材料形成。
第一连接线CL1、第二连接线CL2和第三连接线CL3中的每条可以通过穿过第二平坦化膜180形成的第一接触孔CNT1连接到对应的第二连接电极ANDE2。第一连接线CL1、第二连接线CL2和第三连接线CL3中的每条可以直接连接到第二像素电极171'。
第一连接线CL1、第二连接线CL2和第三连接线CL3中的每条可以在第三方向(Z轴方向)上与至少一条第二数据线DL2叠置。第一连接线CL1、第二连接线CL2和第三连接线CL3中的每条可以在第三方向(Z轴方向)上与扫描控制线SCL中的至少一条叠置。可选地,第一连接线CL1、第二连接线CL2和第三连接线CL3中的每条可以在第三方向(Z轴方向)上与发光控制线ECL中的至少一条叠置。
如图12和图13A中所示,第二数据线DL2可以与第二连接电极ANDE2'设置在同一层上,并且可以由与第二连接电极ANDE2'的材料相同的材料形成,并且第一连接线CL1、第二连接线CL2和第三连接线CL3可以与第一像素电极171和第二像素电极171'设置在同一层上,并且可以由与第一像素电极171和第二像素电极171'的材料相同的材料形成。因此,当形成第二数据线DL2、第一连接线CL1、第二连接线CL2和第三连接线CL3时,可以不需要任何附加工艺。
图14是示出沿图11的线III-III'截取的显示面板的另一示例的剖视图。
图15是示出沿图11的线IV-IV'截取的显示面板的又一示例的剖视图。
图14和图15中公开的示例与图12和图13A的示例的不同之处可以在于:第三连接电极ANDE3'附加地设置在第二平坦化膜180上,第三平坦化膜181设置在第三连接电极ANDE3'上,并且第一连接线CL1、第二连接线CL2和第三连接线CL3设置在第三平坦化膜181上。在图14和图15中,将主要描述与图12和图13A的示例的不同之处。
参照图14和图15,屏蔽电极VSE可以设置在第一平坦化膜160上。屏蔽电极VSE可以与第二连接电极ANDE2'设置在同一层上,并且可以由与第二连接电极ANDE2'的材料相同的材料形成。屏蔽电极VSE可以电连接到第一电力线VSL(见图4)。因此,可以将第一电力电压施加到屏蔽电极VSE。
第二数据线DL2和第三连接电极ANDE3'可以设置在第二平坦化膜180上。第三连接电极ANDE3'可以通过穿过第二平坦化膜180形成的第三连接接触孔ANCT3'连接到第二连接电极ANDE2'。第二数据线DL2和第三连接电极ANDE3'可以由单层或多层形成,所述单层或多层由钼(Mo)、铝(Al)、铬(Cr)、金(Au)、钛(Ti)、镍(Ni)、钕(Nd)和铜(Cu)中的任何一种或者它们的合金制成。
第三平坦化膜181可以设置在第二数据线DL2和第三连接电极ANDE3'上。第三平坦化膜181可以由有机膜(诸如,丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂、聚酰亚胺树脂等)形成。第二像素电极171'以及第一连接线CL1、第二连接线CL2和第三连接线CL3可以设置在第三平坦化膜181上。
如图14和图15中所示,由于屏蔽电极VSE设置在第一平坦化膜160上,因此屏蔽电极VSE可以设置在第二数据线DL2与扫描控制线SCL之间,所述第二数据线DL2设置在第二平坦化膜180上,所述扫描控制线SCL设置在第二层间绝缘膜142上。因此,可以由于屏蔽电极VSE而防止第二数据线DL2和扫描控制线SCL受到彼此的影响。
图16是详细示出图10的第二显示区域中的第二像素的第二像素驱动器和第二像素发光器件的又一示例的布局图。
图16的示例与图11的示例的不同之处在于:第一连接线CL1通过多个第二接触孔CNT2中的一个连接到第一子像素发光器件SPEU1'的第二像素电极171',第二连接线CL2通过多个第二接触孔CNT2中的一个连接到第二子像素发光器件SPEU2'的第二像素电极171',第三连接线CL3通过多个第二接触孔CNT2中的一个连接到第三子像素发光器件SPEU3'的第二像素电极171',并且第一连接线CL1在第三方向(Z轴方向)上与第二子像素发光器件SPEU2'叠置。
如图16中所示,当第一连接线CL1通过多个第二接触孔CNT2中的一个连接到第一子像素发光器件SPEU1'的第二像素电极171'时,第一连接线CL1可以在第三方向(Z轴方向)上与第二子像素发光器件SPEU2'和/或第三子像素发光器件SPEU3'叠置。此外,当第二连接线CL2通过多个第二接触孔CNT2中的一个连接到第二子像素发光器件SPEU2'的第二像素电极171'时,第二连接线CL2可以在第三方向(Z轴方向)上与第一子像素发光器件SPEU1'和/或第三子像素发光器件SPEU3'叠置。此外,当第三连接线CL3通过多个第二接触孔CNT2中的一个连接到第三子像素发光器件SPEU3'的第二像素电极171'时,第三连接线CL3可以在第三方向(Z轴方向)上与第一子像素发光器件SPEU1'和/或第二子像素发光器件SPEU2'叠置。因此,与图11的示例相比,可以提高第一连接线CL1、第二连接线CL2和第三连接线CL3的布置的设计的自由度。
图17是示出沿图16的线V-V'截取的显示面板的又一示例的剖视图。图18是示出沿图16的线VI-VI'截取的显示面板的又一示例的剖视图。
图17和图18的示例与图12和图13A的示例的不同之处在于:第二子像素发光器件SPEU2'的第二像素电极171'通过穿过第三平坦化膜181形成的多个第二接触孔CNT2中的一个连接到第二连接线CL2,并且第三子像素发光器件SPEU3'的第二像素电极171'通过穿过第三平坦化膜181形成的多个第二接触孔CNT2中的一个连接到第三连接线CL3。在这种情况下,第一子像素发光器件SPEU1'的第二像素电极171'也可以通过穿过第三平坦化膜181形成的多个第二接触孔CNT2中的一个连接到第一连接线CL1。
图19是示出根据实施例的显示面板的第一拐角部的第一显示区域、第二显示区域和非显示区域的布局图。在图19中,示出了图2的区域B的布局的示例。
图19的示例与图4的示例的不同之处在于:设置了虚设扫描级DSST和虚设发光级DEST来替代第二像素PX2的第二像素驱动器PDU2。虚设扫描级DSST是不连接到扫描线的扫描级,虚设发光级DEST是不连接到发光线的发光级。在图19中,将主要描述与图4的示例的不同之处。
参照图19,虚设扫描级DSST可以设置在相邻的扫描级SST之间。虚设发光级DEST可以设置在相邻的发光级EST之间。
当第一拐角部CS1被倒圆以具有如图2中所示的预定曲率半径时,第一拐角部CS1的外部长度可以大于第一拐角部CS1的内部长度。相反,第一侧部SS1的内部长度可以与外部长度基本相同。
第一像素PX1可以与第一侧部SS1的内侧和第一拐角部CS1的内侧相邻地设置,并且扫描级SST可以与第一侧部SS1的外侧和第一拐角部CS1的外侧相邻地设置。因此,第一拐角部CS1中的第一像素PX1之间的间隔可以与第一侧部SS1中的第一像素PX1之间的间隔基本相同。相反,第一拐角部CS1中的扫描级SST之间的间隔可以大于第一侧部SS1中的扫描级SST之间的间隔。当第一拐角部CS1中的扫描级SST之间的间隔被设计为与第一侧部SS1中的扫描级SST之间的间隔相同时,一些空间可以保留在第一拐角部CS1中的扫描级SST之间。虚设扫描级DSST可以设置在第一拐角部CS1中的扫描级SST之间保留的空间中。
当虚设扫描级DSST不设置在所述空间中时,与所述空间相邻的扫描级SST的一些晶体管的有源层、栅电极、源电极和漏电极会被过蚀刻。因此,与所述空间相邻的扫描级SST的驱动会受到影响。例如,在与所述空间相邻的扫描级SST的扫描信号和不与所述空间相邻的其他扫描级SST的扫描信号之间会存在差异。因此,虚设扫描级DSST设置在如图19中所示的所述空间中,因此可以防止与所述空间相邻的第一子扫描级SST1和第二子扫描级SST2的一些晶体管的有源层、栅电极、源电极和漏电极被过蚀刻。
此外,当第一拐角部CS1被倒圆以具有如图2中所示的预定曲率时,一些空间可以保留在发光级EST之间。当虚设发光级DEST不设置在所述空间中时,与所述空间相邻的发光级EST的一些晶体管的有源层、栅电极、源电极和漏电极会被过蚀刻。因此,虚设发光级DEST设置在如图19中所示的所述空间中,因此可以防止与所述空间相邻的发光级EST的一些晶体管的有源层、栅电极、源电极和漏电极被过蚀刻。
图20是示出根据另一实施例的显示面板的第一拐角部的第一显示区域、第二显示区域和非显示区域的布局图。在图20中,示出了图2的区域B的布局的另一示例。
参照图20,在第一拐角部CS1中,可以去除虚设扫描级DSST和虚设发光级DEST,以布置第二像素PX2的第二像素驱动器PDU2。也就是说,用于将第二像素PX2布置在第一拐角部CS1中的空间比用于将第二像素PX2布置在第一侧部SS1而不是第一拐角部CS1中的空间大。
因此,第一拐角部CS1的扫描级SST的竖直长度V3可以大于第一侧部SS1的区域A的扫描级SST的竖直长度V1。第一拐角部CS1的扫描级SST的面积可以与第一侧部SS1的区域A的扫描级SST的面积基本相同。因此,第一拐角部CS1的扫描级SST的水平长度H3可以小于第一侧部SS1的区域A的扫描级SST的水平长度H1。
此外,第一拐角部CS1的发光级EST的竖直长度V4可以大于第一侧部SS1的区域A的发光级EST的竖直长度V2。第一拐角部CS1的发光级EST的面积可以与第一侧部SS1的区域A的发光级EST的面积基本相同。因此,第一拐角部CS1的发光级EST的水平长度H4可以小于第一侧部SS1的区域A的发光级EST的水平长度H2。
图21是示出根据另一实施例的显示装置的透视图。
参照图21,显示装置10可以包括显示面板100,显示面板100包括前部FS、第一侧部SS1、第二侧部SS2、第三侧部SS3、第四侧部SS4、第一拐角部CS1、第二拐角部CS2、第三拐角部CS3和第四拐角部CS4。
前部FS可以具有矩形平面形状,该矩形平面形状具有在第一方向(X轴方向)上的短边和在第二方向(Y轴方向)上的长边,但是本说明书的实施例不限于此。前部FS可以具有另一多边形平面形状、圆形平面形状或椭圆形平面形状。在图21中,前部FS被示出为形成为平坦的,但是本说明书的实施例不限于此。前部FS可以包括弯曲的表面。
第一侧部SS1可以从前部FS的第一侧延伸。如图21中所示,第一侧部SS1可以沿着前部FS的第一侧的第一弯曲线BL1(见图22)弯曲,因此,可以具有第一曲率半径。前部FS的第一侧可以是前部FS的左侧。
第二侧部SS2可以从前部FS的第二侧延伸。第二侧部SS2可以沿着前部FS的第二侧的第二弯曲线BL2(见图22)弯曲,因此,可以具有第二曲率半径。第二曲率半径可以与第一曲率半径不同,但是本说明书的实施例不限于此。如图21中所示,前部FS的第二侧可以是前部FS的下侧。
第三侧部SS3可以从前部FS的第三侧延伸。第三侧部SS3可以沿着前部FS的第三侧的第三弯曲线BL3(见图22)弯曲,因此,可以具有第三曲率半径。第三曲率半径可以与第一曲率半径相同,但是本说明书的实施例不限于此。如图21中所示,前部FS的第三侧可以是前部FS的右侧。
第四侧部SS4可以从前部FS的第四侧延伸。第四侧部SS4可以沿着前部FS的第四侧的第四弯曲线BL4(见图22)弯曲,因此,可以具有第四曲率半径。第四曲率半径可以与第二曲率半径相同,但是本说明书的实施例不限于此。如图21中所示,前部FS的第四侧可以是前部FS的上侧。
第一拐角部CS1可以设置在第一侧部SS1与第二侧部SS2之间。具体地,第一拐角部CS1可以连接到第一侧部SS1的下侧和第二侧部SS2的左侧。第一拐角部CS1可以是具有双曲率半径的区域,该区域以第一侧部SS1的第一曲率半径和第二侧部SS2的第二曲率半径弯曲。因此,由于第一拐角部CS1通过其以第一侧部SS1的第一曲率半径弯曲的力和第一拐角部CS1通过其以第二侧部SS2的第二曲率半径弯曲的力,应变会被施加到第一拐角部CS1。
第二拐角部CS2可以设置在第二侧部SS2与第三侧部SS3之间。具体地,第二拐角部CS2可以连接到第二侧部SS2的右侧和第三侧部SS3的下侧。第二拐角部CS2可以是具有双曲率半径的区域,该区域以第二侧部SS2的第二曲率半径和第三侧部SS3的第三曲率半径弯曲。因此,由于第二拐角部CS2通过其以第二侧部SS2的第二曲率半径弯曲的力和第二拐角部CS2通过其以第三侧部SS3的第三曲率半径弯曲的力,应变会被施加到第二拐角部CS2。
第三拐角部CS3可以设置在第三侧部SS3与第四侧部SS4之间。具体地,第三拐角部CS3可以连接到第三侧部SS3的上侧和第四侧部SS4的右侧。第三拐角部CS3可以是具有双曲率半径的区域,该区域以第三侧部SS3的第三曲率半径和第四侧部SS4的第四曲率半径弯曲。因此,由于第三拐角部CS3通过其以第三侧部SS3的第三曲率半径弯曲的力和第三拐角部CS3通过其以第四侧部SS4的第四曲率半径弯曲的力,应变会被施加到第三拐角部CS3。
第四拐角部CS4可以设置在第一侧部SS1与第四侧部SS4之间。具体地,第四拐角部CS4可以连接到第一侧部SS1的上侧和第四侧部SS4的左侧。第四拐角部CS4可以是具有双曲率半径的区域,该区域以第一侧部SS1的第一曲率半径和第四侧部SS4的第四曲率半径弯曲。因此,由于第四拐角部CS4通过其以第一侧部SS1的第一曲率半径弯曲的力和第四拐角部CS4通过其以第四侧部SS4的第四曲率半径弯曲的力,应变会被施加到第四拐角部CS4。
第一拐角部CS1、第二拐角部CS2、第三拐角部CS3和第四拐角部CS4中的每个可以包括如图24中所示的由切口部划分的切口图案,以减小由双曲率半径引起的应变。下面将参照图24给出切口图案的描述。
图22是示出根据另一实施例的显示装置的展开图。
参照图22,显示面板100还可以包括弯曲部BA和垫部PDA。显示面板100可以包括第一显示区域DA1至第三显示区域DA3、非显示区域NDA、弯曲部BA以及垫部PDA。
第一显示区域DA1至第三显示区域DA3指包括像素或发光区域并且其中显示图像的区域。非显示区域NDA指不包括像素或发光区域并且其中不显示图像的区域。在非显示区域NDA中,可以设置扫描驱动器或用于驱动像素或发光区域的信号线。
第一显示区域DA1是显示面板100的主显示区域,并且可以包括前部FS、第一侧部SS1的部分、第二侧部SS2的部分、第三侧部SS3的部分和第四侧部SS4的部分。第一侧部SS1的部分指从前部FS的第一侧延伸的区域,并且第二侧部SS2的部分指从前部FS的第二侧延伸的区域。第三侧部SS3的部分指从前部FS的第三侧延伸的区域,并且第四侧部SS4的部分指从前部FS的第四侧延伸的区域。第一显示区域DA1的拐角中的每个可以被倒圆以具有预定曲率。
第二显示区域DA2可以是辅助作为主显示区域的第一显示区域DA1的辅助显示区域。第二显示区域DA2的分辨率可以与第一显示区域DA1的分辨率不同。例如,由于第二显示区域DA2用于辅助第一显示区域DA1,因此第二显示区域DA2的分辨率可以低于第一显示区域DA1的分辨率。也就是说,第二显示区域DA2中每单位面积的第二像素PX2(见图4)的数量可以小于第一显示区域DA1中每单位面积的第一像素PX1(见图4)的数量。然而,本说明书的实施例不限于此,第二显示区域DA2的分辨率可以与第一显示区域DA1的分辨率基本相同。
第二显示区域DA2可以设置在第一显示区域DA1的边缘中的任何一个的外侧上。第二显示区域DA2的至少一部分可以设置在拐角部CS1至CS4中的任何一个处。此外,第二显示区域DA2的至少一部分可以沿着第一侧部SS1至第四侧部SS4中的任何两个设置。
例如,第二显示区域DA2的设置在第一显示区域DA1的下侧和左侧相遇的拐角外侧的至少一部分可以设置在第一拐角部CS1、第一侧部SS1和第二侧部SS2处。第二显示区域DA2的设置在第一显示区域DA1的下侧和右侧相遇的拐角外侧的至少一部分可以设置在第二拐角部CS2、第二侧部SS2和第三侧部SS3处。第二显示区域DA2的设置在第一显示区域DA1的上侧和右侧相遇的拐角外侧的至少一部分可以设置在第三拐角部CS3、第三侧部SS3和第四侧部SS4处。第二显示区域DA2的设置在第一显示区域DA1的上侧和左侧相遇的拐角外侧的至少一部分可以设置在第四拐角部CS4、第一侧部SS1和第四侧部SS4处。
第三显示区域DA3可以是辅助作为主显示区域的第一显示区域DA1的辅助显示区域。第三显示区域DA3的分辨率可以与第一显示区域DA1的分辨率不同。例如,由于第三显示区域DA3用于辅助第一显示区域DA1,因此第三显示区域DA3的分辨率可以低于第一显示区域DA1的分辨率。也就是说,第三显示区域DA3中的每单位面积的第三像素PX3(见图25)的数量可以小于第一显示区域DA1中的每单位面积的第一像素PX1(见图4)的数量。然而,本说明书的实施例不限于此,第三显示区域DA3的分辨率可以与第一显示区域DA1的分辨率基本相同。
第三显示区域DA3可以设置在第二显示区域DA2的外侧。因此,第二显示区域DA2可以设置在第一显示区域DA1与第三显示区域DA3之间。第三显示区域DA3的至少一部分可以设置在拐角部CS1至CS4中的任何一个处。此外,第三显示区域DA3的至少一部分可以设置在第一侧部SS1至第四侧部SS4中的任何两个处。
例如,第三显示区域DA3的设置在第一显示区域DA1的下侧和左侧相遇的拐角外侧的至少一部分可以设置在第一拐角部CS1、第一侧部SS1和第二侧部SS2处。第三显示区域DA3的设置在第一显示区域DA1的下侧和右侧相遇的拐角外侧的至少一部分可以设置在第二拐角部CS2、第二侧部SS2和第三侧部SS3处。第三显示区域DA3的设置在第一显示区域DA1的上侧和右侧相交的拐角外侧的至少一部分可以设置在第三拐角部CS3、第三侧部SS3和第四侧部SS4处。第三显示区域DA3的设置在第一显示区域DA1的上侧和左侧相遇的拐角外侧的至少一部分可以设置在第四拐角部CS4、第一侧部SS1和第四侧部SS4处。
非显示区域NDA可以包括在第一侧部SS1、第二侧部SS2、第三侧部SS3、第四侧部SS4、第一拐角部CS1、第二拐角部CS2、第三拐角部CS3和第四拐角部CS4处。非显示区域NDA可以在侧部SS1、SS2、SS3和SS4处设置在第一显示区域DA1的外侧。例如,非显示区域NDA可以设置在第一侧部SS1的左边缘、第二侧部SS2的下边缘、第三侧部SS3的右边缘和第四侧部SS4的上边缘上。
非显示区域NDA可以在拐角部CS1、CS2、CS3和CS4处设置在第三显示区域DA3的外侧上。例如,非显示区域NDA可以设置在第一拐角部CS1的外侧、第二拐角部CS2的外侧、第三拐角部CS3的外侧以及第四拐角部CS4的外侧。
弯曲部BA可以从第二侧部SS2的下侧延伸。弯曲部BA可以设置在第二侧部SS2与垫部PDA之间。弯曲部BA在第一方向(X轴方向)上的长度可以小于第二侧部SS2在第一方向(X轴方向)上的长度。弯曲部BA可以沿着第二侧部SS2的下侧的第五弯曲线BL5弯曲。
垫部PDA可以从弯曲部BA的下侧延伸。垫部PDA在第一方向(X轴方向)上的长度可以大于弯曲部BA在第一方向(X轴方向)上的长度,但是本说明书的实施例不限于此。垫部PDA在第一方向(X轴方向)上的长度可以与弯曲部BA在第一方向(X轴方向)上的长度基本相同。垫部PDA可以沿着弯曲部BA的下侧的第六弯曲线BL6弯曲。垫部PDA可以设置在显示面板100的与前部FS相对的下表面上。
显示驱动电路200和垫DP可以设置在垫部PDA上。显示驱动电路200可以形成为集成电路(IC)。显示驱动电路200可以通过COP方法或超声方法附接到垫部PDA上。可选地,显示驱动电路200可以设置在附接到垫部PDA的垫DP的显示电路板300上。
可以使用各向异性导电膜将显示电路板300附接到垫部PDA的垫DP上。因此,垫部PDA的垫DP可以电连接到显示电路板300。
如图22中所示,显示区域DA1、DA2和DA3可以设置在显示面板100的前部FS、第一侧部SS1、第二侧部SS2、第三侧部SS3、第四侧部SS4、第一拐角部CS1、第二拐角部CS2、第三拐角部CS3和第四拐角部CS4上。因此,不仅可以在显示面板100的前部FS、第一侧部SS1、第二侧部SS2、第三侧部SS3和第四侧部SS4上显示图像,而且可以在第一拐角部CS1、第二拐角部CS2、第三拐角部CS3和第四拐角部CS4上显示图像。
图23是示出根据另一实施例的显示装置的剖视图。在图23中,示出了沿图21的线VII-VII'截取的显示装置10的示例。
参照图23,显示装置10还可以包括设置在显示面板100上的覆盖窗CW和偏振膜PF。显示面板100可以包括基底SUB1、显示层DISL和传感器电极层SENL。偏振膜PF可以设置在显示面板100上,并且覆盖窗CW可以设置在偏振膜PF上。
显示层DISL可以设置在基底SUB1上。显示层DISL可以包括显示区域DA1、DA2和DA3(见图22)以及非显示区域NDA。显示层DISL可以包括薄膜晶体管层TFTL(见图9)、其中设置有发射光的发光元件的发光元件层EML(见图9)以及用于封装发光元件层EML(见图9)的封装层TFE(见图9)。
传感器电极层SENL、偏振膜PF和覆盖窗CW可以设置在第二侧部SS2和第四侧部SS4上。此外,传感器电极层SENL、偏振膜PF和覆盖窗CW可以设置在第一侧部SS1和第三侧部SS3上。
弯曲部BA可以沿着第五弯曲线BL5弯曲,并且可以设置在显示面板100的与第二侧部SS2相对的下表面上。垫部PDA可以沿着第六弯曲线BL6弯曲,并且可以设置在显示面板100的与前部FS相对的下表面上。垫部PDA可以使用粘合构件ADH附接到显示面板100的与前部FS相对的下表面上。粘合构件ADH可以是压敏粘合剂。
图24是详细示出根据实施例的设置在显示面板的第一拐角部处的第一显示区域至第三显示区域以及非显示区域的布局图。在图24中,示出了图22的区域C的放大视图。
参照图24,第一弯曲线BL1和第二弯曲线BL2的交点CRP可以设置在第一显示区域DA1中。在这种情况下,第一显示区域DA1可以设置在前部FS、第一侧部SS1、第二侧部SS2和第一拐角部CS1处。第二显示区域DA2可以设置在第一侧部SS1、第二侧部SS2和第一拐角部CS1处。第三显示区域DA3可以设置在第一侧部SS1、第二侧部SS2和第一拐角部CS1处。非显示区域NDA可以设置在第一侧部SS1、第二侧部SS2和第一拐角部CS1处。
同时,第一弯曲线BL1和第二弯曲线BL2的交点CRP的位置不限于图24中示出的位置,并且第一弯曲线BL1和第二弯曲线BL2的交点CRP可以设置在第二显示区域DA2或第三显示区域DA3处。
第一显示区域DA1可以包括用于显示图像的第一像素PX1(见图4)。第二显示区域DA2可以设置在第一显示区域DA1的外侧。第二显示区域DA2可以包括用于显示图像的第二像素PX2(见图4)。
当第二显示区域DA2为非显示区域时,用户会识别出第一显示区域DA1与第三显示区域DA3之间的非显示区域。也就是说,用户会识别出显示在第一显示区域DA1中的图像与显示在第三显示区域DA3中的图像之间的间隙。当包括第二像素PX2(见图4)的第二显示区域DA2设置在第一显示区域DA1与第三显示区域DA3之间时,可以防止显示在第一显示区域DA1中的图像与显示在第三显示区域DA3中的图像之间的间隙被用户在视觉上识别。
第三显示区域DA3可以设置在第二显示区域DA2的外侧上。非显示区域NDA可以设置在第三显示区域DA3的外侧。第三显示区域DA3可以包括用于显示图像的第三像素PX3(见图25)。
第三显示区域DA3可以包括切口图案CP和切口部CG。第三像素PX3(见图25)可以设置在切口图案CP上。切口图案CP可以通过诸如使用激光切割显示面板100的基底SUB1(见图23)的工艺、通过蚀刻工艺蚀刻基底SUB1(见图23)的工艺等各种工艺来形成。例如,当基底SUB1(见图23)由聚酰亚胺形成时,可以通过蚀刻聚酰亚胺的工艺形成切口图案CP。在这种情况下,蚀刻工艺可以是通过等离子体中的离子或自由基粒子的物理反应或化学反应来蚀刻聚酰亚胺的干蚀刻工艺。
相邻的切口图案CP可以被设置为由于切口部CG而彼此间隔开。由于切口部CG,可以在相邻的切口图案CP之间提供空间。因此,即使当第一拐角部CS1具有双曲率半径时,第一拐角部CS1也可以拉伸和收缩,因此施加到第一拐角部CS1的应变可以由于切口部CG而减小。
切口图案CP中的每个的一端可以连接到第二显示区域DA2,另一端可以连接到非显示区域NDA。切口图案CP中的每个的宽度可以从第二显示区域DA2朝向非显示区域NDA减小。切口图案CP的连接到第二显示区域DA2的宽度可以大于切口图案CP的连接到非显示区域NDA的宽度。
第三显示区域DA3的外曲率半径可以大于第三显示区域DA3的内曲率半径。例如,第三显示区域DA3可以具有新月形的平面形状。因此,第一拐角部CS1中的切口图案CP的面积可以彼此不同。此外,第一拐角部CS1中的切口图案CP的长度可以彼此不同。第一拐角部CS1中的切口图案CP中的每个的长度可以是切口图案CP和第二显示区域DA2连接的位置与切口图案CP和非显示区域NDA连接的位置之间的最小长度。
多个切口图案CP可以设置在第一拐角部CS1中,并且至少一个切口图案CP可以设置在第一侧部SS1或第二侧部SS2中。第一侧部SS1和第二侧部SS2中的每个的切口图案CP中的每个的面积可以大于第一拐角部CS1中的切口图案CP中的任何一个的面积。
将扫描信号施加到第一显示区域DA1的第一像素PX1(见图4)、第二显示区域DA2的第二像素PX2(见图4)和第三显示区域DA3的第三像素PX3(见图25)的扫描驱动器以及将发光信号施加到第一像素PX1、第二像素PX2和第三像素PX3的光发射驱动器可以设置在第二显示区域DA2中。
同时,图22中示出的设置在第二拐角部CS2、第三拐角部CS3和第四拐角部CS4中的显示区域DA1、DA2和DA3以及非显示区域NDA可以与参照图24描述的显示区域DA1、DA2和DA3以及非显示区域NDA相似。因此,将省略对第二拐角部CS2、第三拐角部CS3和第四拐角部CS4的描述。
此外,由于图24的区域C-1与参照图4描述的图2的区域A基本相同,因此将省略对图24的区域C-1的描述。
此外,由于图24的区域C-2与参照图4描述的图2的区域B基本相同,因此将省略对图24的区域C-2的描述。
图25是示出图24的第三显示区域的示例的布局图。在图25中,示出图24的区域C-3的示例。
参照图25,第三显示区域DA3可以包括多个切口图案CP和切口部CG。因此,切口部CG可以存在于相邻的切口图案CP之间。切口图案CP中的每个的一端可以连接到第二显示区域DA2,另一端可以连接到非显示区域NDA。
第三像素PX3和坝DAM2可以设置在切口图案CP中的每个中。
第三像素PX3可以大致在A方向DRA上布置,在图25中,B方向DRB可以是与A方向DRA基本垂直的方向。第三像素PX3中的每个可以包括多个发光器件SPEU1"、SPEU2"和SPEU3"。第三像素PX3中的每个的发光器件SPEU1"、SPEU2"和SPEU3"可以与参照图8C描述的第一像素PX1中的每个的发光器件SPEU1、SPEU2和SPEU3基本相同。因此,将省略对第三像素PX3中的每个的发光器件SPEU1"、SPEU2"、SPEU3"的描述。
坝DAM2可以设置为围绕第三像素PX3。坝DAM2可以设置在切口图案CP中的每个的边缘上。
如图25中所示,当第三显示区域DA3包括切口图案CP和切口部CG时,由于切口部CG而在相邻的切口图案CP之间提供间隙。因此,即使当第一拐角部CS1具有双曲率半径时,第一拐角部CS1也可以拉伸和收缩,因此施加到第一拐角部CS1的应变可以由于切口部CG而减小。
图26是示出沿图25的线IX-IX'截取的显示面板的示例的剖视图。
参照图26,薄膜晶体管层TFTL可以包括第三薄膜晶体管PST3。第三薄膜晶体管PST3可以包括第三有源层ACT3、第三栅电极G3、第三源电极S3和第三漏电极D3。由于第三薄膜晶体管PST3的第三有源层ACT3、第三栅电极G3、第三源电极S3和第三漏电极D3与参照图9描述的第一晶体管ST1的第一有源层ACT1、第一栅电极G1、第一源电极S1和第一漏电极D1基本相同,因此将省略对第三薄膜晶体管PST3的描述。
此外,由于发光元件层EML的第三像素电极171"、第三发光层172"和第三公共电极173"与参照图9描述的第一像素电极171、第一发光层172和公共电极173基本相同,因此将省略它们的描述。
此外,由于薄膜封装层TFE与参照图9描述的薄膜封装层TFE基本相同,因此将省略对薄膜封装层TFE的描述。
坝DAM2可以包括由与第二平坦化膜180的材料相同的材料形成的第一子坝SDAM1'以及由与堤190的材料相同的材料形成的第二子坝SDAM2'。坝DAM2还可以包括设置在第二子坝SDAM2'上的第三子坝(未示出)。
坝孔DMH可以设置在坝DAM2内侧。第一浮动图案FP1、第二浮动图案FP2和第一封装无机膜TFE1可以设置在坝孔DMH中,并且坝孔DMH可以填充有封装有机膜TFE2。在这种情况下,第三发光层172"和第三公共电极173"会具有差的阶梯覆盖性。因此,第三发光层172"和第三公共电极173"可以不设置在坝孔DMH的侧壁上。因此,第三发光层172"和第三公共电极173"会在坝孔DMH中断开。阶梯覆盖性指共形性,共形性是相对于顶部区域在特征的底部/侧壁上有多少涂层的量度。具有良好的阶梯覆盖性表示通过预定沉积方法沉积的膜即使在形成有阶梯的部分也被形成为连接而不断开。
第一浮动图案FP1可以在坝孔DMH中设置在第二平坦化膜180上。第一浮动图案FP1可以是在形成第三发光层172"时同时形成的第三发光层172"。因为第三发光层172"不是共形膜,所以第一浮动图案FP1可以与第三发光层172"断开。第一浮动图案FP1可以由与第三发光层172"的材料相同的材料制成。当坝孔DMH的尺寸小时,可以不形成第一浮动图案FP1。也就是说,第一浮动图案FP1可以不形成在坝孔DMH中。同时,第一浮动图案FP1可以设置在第二子坝SDAM2'上。
此外,第二浮动图案FP2可以在坝孔DMH中设置在第一浮动图案FP1上。第二浮动图案FP2可以是在形成第三公共电极173"时同时形成的第三公共电极173"。因为第三公共电极173"不是共形膜,所以第二浮动图案FP2可以与第三公共电极173"断开。第二浮动图案FP2可以由与第三公共电极173"的材料相同的材料制成。当坝孔DMH的尺寸小时,可以不形成第二浮动图案FP2。也就是说,第二浮动图案FP2可以不形成在坝孔DMH中。同时,第二浮动图案FP2可以设置在第二子坝SDAM2'上。
此外,第一封装无机膜TFE1和第二封装无机膜TFE3可以设置在切口图案CP的切口表面或侧表面上。例如,第一封装无机膜TFE1和第二封装无机膜TFE3可以设置在切口图案CP的基底SUB1、第一缓冲膜BF1、栅极绝缘膜130、第一层间绝缘膜141、第二层间绝缘膜142和第一平坦化膜160的切口表面或侧表面上。因为第一封装无机膜TFE1和第二封装无机膜TFE3是具有优异阶梯覆盖性的共形膜,所以第一封装无机膜TFE1和第二封装无机膜TFE3可以形成在切口图案CP的基底SUB1、第一缓冲膜BF1、栅极绝缘膜130、第一层间绝缘膜141、第二层间绝缘膜142和第一平坦化膜160的切口表面或侧面上。因此,可以防止第三发光层172"由于通过切口图案CP的切口表面或侧面引入的湿气或氧而损坏。
本公开不应被解释为限于在此阐述的实施例。相反,提供这些实施例使得本公开将是彻底和完整的,并且将向本领域技术人员充分传达发明构思的构思。
虽然已经参照本公开的一些实施例具体示出和描述了本公开,但是本领域普通技术人员将理解的是,在不脱离由权利要求限定的本公开的精神和范围的情况下,可以在其中进行形式和细节上的各种改变。

Claims (27)

1.一种显示装置,所述显示装置包括:
基底,包括第一显示区域和至少部分围绕所述第一显示区域的第二显示区域;
第一像素,设置在所述第一显示区域中;
第二像素,设置在所述第二显示区域中;以及
扫描级,设置在所述第二显示区域中并且将扫描信号施加到所述第一像素和所述第二像素,
其中,所述第一像素包括第一像素驱动器和连接到所述第一像素驱动器的第一像素发光器件,所述第一像素驱动器包括第一像素晶体管,所述第二像素包括第二像素驱动器和连接到所述第二像素驱动器的第二像素发光器件,所述第二像素驱动器包括第二像素晶体管,并且
其中,所述第二像素驱动器设置在沿着第一方向彼此相邻的扫描级之间。
2.如权利要求1所述的显示装置,其中,所述第二像素驱动器和所述第二像素发光器件被设置为在平面图中彼此不叠置。
3.如权利要求1所述的显示装置,所述显示装置还包括将所述第二像素驱动器连接到所述第二像素发光器件的连接线。
4.如权利要求3所述的显示装置,其中,所述第二像素发光器件在平面图中与所述扫描级之中的一个扫描级叠置。
5.如权利要求4所述的显示装置,其中,所述连接线在平面图中与所述一个扫描级叠置。
6.如权利要求3所述的显示装置,所述显示装置还包括扫描控制线,所述扫描控制线设置在所述第二显示区域中并且连接到所述扫描级,
其中,所述第二像素发光器件在平面图中与所述扫描控制线之中的至少一条扫描控制线叠置。
7.如权利要求6所述的显示装置,其中,所述连接线在平面图中与所述至少一条扫描控制线叠置。
8.如权利要求3所述的显示装置,所述显示装置还包括:
发光级,设置在所述第二显示区域中并且将发光信号施加到所述第一像素和所述第二像素;以及
发光控制线,设置在所述第二显示区域中并且连接到所述发光级。
9.如权利要求8所述的显示装置,其中,所述第二像素发光器件在平面图中与所述发光级之中的一个发光级叠置。
10.如权利要求9所述的显示装置,其中,所述连接线在平面图中与所述一个发光级叠置。
11.如权利要求8所述的显示装置,其中,所述第二像素发光器件在平面图中与所述发光控制线之中的至少一条发光控制线叠置。
12.如权利要求11所述的显示装置,其中,所述连接线在平面图中与所述至少一条发光控制线叠置。
13.如权利要求3所述的显示装置,所述显示装置还包括设置在所述第二显示区域中并且连接到所述第二像素驱动器的数据线。
14.如权利要求13所述的显示装置,其中,所述数据线在平面图中与所述扫描级之中的至少一个扫描级叠置。
15.如权利要求14所述的显示装置,其中,所述连接线在平面图中与所述至少一个扫描级叠置。
16.如权利要求3所述的显示装置,所述显示装置还包括:
第一平坦化膜,设置在所述第一像素晶体管和所述第二像素晶体管上,所述第一像素晶体管和所述第二像素晶体管设置在所述基底上;
数据线,设置在所述第一平坦化膜上并且连接到所述第二像素驱动器;以及
第二平坦化膜,设置在所述数据线上。
17.如权利要求16所述的显示装置,其中,所述第二像素发光器件包括:
像素电极,设置在所述第二平坦化膜上;
发光层,设置在所述像素电极上;以及
公共电极,设置在所述发光层上,并且
其中,所述连接线由与所述像素电极的材料相同的材料制成,并且与所述像素电极设置在同一层上。
18.如权利要求3所述的显示装置,所述显示装置还包括:
第一平坦化膜,设置在所述第一像素晶体管和所述第二像素晶体管上,所述第一像素晶体管和所述第二像素晶体管设置在所述基底上;
屏蔽电极,设置在所述第一平坦化膜上;
第二平坦化膜,设置在所述屏蔽电极上;
数据线,设置在所述第二平坦化膜上并且连接到所述第二像素驱动器;以及
第三平坦化膜,设置在所述数据线上。
19.如权利要求18所述的显示装置,其中,所述第二像素发光器件包括:
像素电极,设置在所述第三平坦化膜上;
发光层,设置在所述像素电极上;以及
公共电极,设置在所述发光层上,并且
其中,所述连接线由与所述像素电极的材料相同的材料制成,并且与所述像素电极设置在同一层上。
20.如权利要求19所述的显示装置,其中,所述屏蔽电极电连接到所述公共电极。
21.如权利要求3所述的显示装置,所述显示装置还包括:
第一平坦化膜,设置在所述第一像素晶体管和所述第二像素晶体管上,所述第一像素晶体管和所述第二像素晶体管设置在所述基底上;
数据线,设置在所述第一平坦化膜上并且连接到所述第二像素驱动器;以及
第二平坦化膜,设置在所述数据线上,
其中,所述连接线设置在所述第二平坦化膜上。
22.如权利要求21所述的显示装置,其中,所述第二像素发光器件包括:
像素电极,设置在第三平坦化膜上,所述第三平坦化膜设置在所述连接线上;
发光层,设置在所述像素电极上;以及
公共电极,设置在所述发光层上。
23.一种显示装置,所述显示装置包括:
基底,包括前部、从所述前部的第一侧延伸的第一侧部、从所述前部的第二侧延伸的第二侧部以及设置在所述第一侧部与所述第二侧部之间的拐角部;
第一显示区域,设置在所述基底的所述前部上并且包括用于显示图像的第一像素;以及
第二显示区域,设置在所述基底的所述第一侧部和所述拐角部上,并且包括用于显示图像的第二像素和将扫描信号施加到所述第一像素和所述第二像素的扫描级,
其中,所述扫描级之中的所述第一侧部的扫描级的水平长度大于所述拐角部的扫描级的水平长度。
24.如权利要求23所述的显示装置,其中,所述第一侧部的所述扫描级的竖直长度小于所述拐角部的所述扫描级的竖直长度。
25.如权利要求23所述的显示装置,其中,所述第二显示区域还包括将发光信号施加到所述第一像素和所述第二像素的发光级,并且
其中,所述发光级之中的所述第一侧部的发光级的水平长度大于所述拐角部的发光级的水平长度。
26.如权利要求25所述的显示装置,其中,所述第一侧部的所述发光级的竖直长度小于所述拐角部的所述发光级的竖直长度。
27.如权利要求23所述的显示装置,其中:
所述第一像素包括第一像素驱动器和连接到所述第一像素驱动器的第一像素发光器件,所述第一像素驱动器包括第一像素晶体管;
所述第二像素包括第二像素驱动器和连接到所述第二像素驱动器的第二像素发光器件,所述第二像素驱动器包括第二像素晶体管;并且
所述第二像素驱动器设置在沿着第一方向彼此相邻的扫描级之间。
CN202111333429.9A 2020-11-23 2021-11-11 显示装置 Pending CN114530478A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2020-0157619 2020-11-23
KR1020200157619A KR20220072003A (ko) 2020-11-23 2020-11-23 표시 장치

Publications (1)

Publication Number Publication Date
CN114530478A true CN114530478A (zh) 2022-05-24

Family

ID=81618609

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111333429.9A Pending CN114530478A (zh) 2020-11-23 2021-11-11 显示装置

Country Status (3)

Country Link
US (2) US11727884B2 (zh)
KR (1) KR20220072003A (zh)
CN (1) CN114530478A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230087120A1 (en) * 2021-09-20 2023-03-23 Osram Opto Semiconductiors Gmbh Method for Producing a Structured Wavelength Conversion Layer and Optoelectronic Device with a Structured Wavelength Conversion Layer
US11966544B2 (en) * 2022-07-29 2024-04-23 Apple Inc. Data line shielding for electronic device displays with touch sensors

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5299730B2 (ja) 2006-10-13 2013-09-25 Nltテクノロジー株式会社 表示装置
KR101338251B1 (ko) * 2012-06-13 2013-12-12 삼성디스플레이 주식회사 유기 발광 표시 장치
KR101420332B1 (ko) 2012-11-14 2014-07-16 삼성디스플레이 주식회사 유기 발광 디스플레이 장치
CN106797684B (zh) * 2014-10-17 2020-06-05 株式会社半导体能源研究所 发光装置、模块、电子设备以及发光装置的制造方法
US9614183B2 (en) * 2015-04-01 2017-04-04 Apple Inc. Organic light-emitting diode displays with crack detection and crack propagation prevention circuitry
US11482176B2 (en) * 2016-02-29 2022-10-25 Samsung Display Co., Ltd. Display device
KR102526724B1 (ko) * 2016-05-19 2023-05-02 삼성디스플레이 주식회사 표시 장치
KR20180030325A (ko) 2016-09-13 2018-03-22 삼성디스플레이 주식회사 표시장치
KR102559096B1 (ko) * 2016-11-29 2023-07-26 삼성디스플레이 주식회사 표시 장치
KR102391474B1 (ko) * 2017-05-30 2022-04-28 삼성디스플레이 주식회사 표시 장치
KR20190036461A (ko) 2017-09-27 2019-04-04 엘지디스플레이 주식회사 Oled 표시패널과 이를 이용한 oled 표시 장치
KR102458254B1 (ko) * 2018-04-17 2022-10-26 삼성디스플레이 주식회사 표시 장치
CN114822414A (zh) * 2020-06-29 2022-07-29 京东方科技集团股份有限公司 显示基板及显示装置
CN114616614B (zh) * 2020-08-03 2024-04-05 京东方科技集团股份有限公司 显示基板和显示装置

Also Published As

Publication number Publication date
US20230386412A1 (en) 2023-11-30
US12106721B2 (en) 2024-10-01
KR20220072003A (ko) 2022-06-02
US20220165217A1 (en) 2022-05-26
US11727884B2 (en) 2023-08-15

Similar Documents

Publication Publication Date Title
US11568785B2 (en) Display device
US12106721B2 (en) Display device
EP3896741A2 (en) Display device
CN115513255A (zh) 显示装置
US20220310736A1 (en) Display apparatus
KR20210157926A (ko) 표시 장치
CN116456748A (zh) 显示装置
US12016216B2 (en) Display device with improved display characteristics at a corner thereof
CN116403526A (zh) 显示面板和显示设备
CN116709846A (zh) 显示装置
CN114256310A (zh) 显示装置
KR20230000509A (ko) 표시 패널 및 이를 구비한 전자 기기
KR20210129765A (ko) 표시 장치
US20240284731A1 (en) Display device
US12106732B2 (en) Display device
US20240324349A1 (en) Display apparatus
US20230247870A1 (en) Display device
US20220352485A1 (en) Display device
US20230397462A1 (en) Display device
CN118695675A (zh) 显示装置
CN113903775A (zh) 显示装置和制造显示装置的方法
KR20240144671A (ko) 표시 장치
KR20240015818A (ko) 디스플레이 패널 및 디스플레이 장치
CN114530477A (zh) 透明显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination