[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN103906305B - 驱动电路与驱动方法 - Google Patents

驱动电路与驱动方法 Download PDF

Info

Publication number
CN103906305B
CN103906305B CN201210587364.5A CN201210587364A CN103906305B CN 103906305 B CN103906305 B CN 103906305B CN 201210587364 A CN201210587364 A CN 201210587364A CN 103906305 B CN103906305 B CN 103906305B
Authority
CN
China
Prior art keywords
mentioned
square
signal
wave signal
luminescence unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201210587364.5A
Other languages
English (en)
Other versions
CN103906305A (zh
Inventor
苏锦标
陈炯宏
许建德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Princeton Technology Corp
Original Assignee
Princeton Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Princeton Technology Corp filed Critical Princeton Technology Corp
Priority to CN201210587364.5A priority Critical patent/CN103906305B/zh
Publication of CN103906305A publication Critical patent/CN103906305A/zh
Application granted granted Critical
Publication of CN103906305B publication Critical patent/CN103906305B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/40Control techniques providing energy savings, e.g. smart controller or presence detection

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

一种驱动电路与驱动方法,该驱动电路包括:第一PWM驱动模块以及第二PWM驱动模块。第一PWM驱动模块根据数据流的第一数据信号产生第一方波信号,用以驱动第一发光单元,其中第一方波信号代表第一发光单元于显示周期的发光时间,并且第一方波信号的上升沿位于显示周期内的起始点。第二PWM驱动模块根据数据流的第二数据信号产生第二方波信号,用以驱动第二发光单元,其中第二方波信号代表第二发光单元于显示周期的发光时间,第二方波信号的下降沿位于显示周期内的结束点,并且第二方波信号的上升沿晚于第一方波信号的上升沿。本发明使得显示周期内每一时间点产生电流的几率较为平均,从而能在发光单元于同一单位时间导通时降低在电源线上造成的瞬间负载。

Description

驱动电路与驱动方法
技术领域
本发明有关于一种发光系统,特别是有关于一种驱动电路。
背景技术
图1A为一发光系统的示意图。如图1A所示,发光系统100具有驱动电路110和发光模块120。驱动电路110具有n个信道来驱动发光单元ED1~EDn,每个发光单元ED1~EDn接连接到电源线Vp。
图1B为电源在线的电流与时间的关系图。如图1B所示,波形Cv1代表第1通道的电流,波形Cv2代表第2通道的电流,波形Cv3代表第3通道的电流,波形Cvn代表第n通道的电流。波形Cvs代表波形Cv1至波形Cvn的总电流,亦为电源线Vp上的电流。
明显地,由于n个信道在每个显示周期DP的一开始时同时导通,电源线Vp上的电流由零瞬间激增至单一通道的电流值的n倍,此举将造成噪声过度集中于显示周期DP的一开始。因此,亟需一种驱动电路与驱动方法,将电源线Vp上的导通电流平均分配至显示周期DP上。
发明内容
有鉴于此,本发明提供一种驱动电路,包括:一第一PWM驱动模块,根据一数据流的一第一数据信号产生一第一方波信号,用以驱动一第一发光单元,其中上述第一方波信号代表上述第一发光单元于一显示周期的发光时间,并且上述第一方波信号的上升沿位于上述显示周期内的起始点;以及一第二PWM驱动模块,根据上述数据流的一第二数据信号产生一第二方波信号,用以驱动一第二发光单元,其中上述第二方波信号代表上述第二发光单元于上述显示周期的发光时间,上述第二方波信号的下降沿位于上述显示周期内的结束点,并且上述第二方波信号的上升沿晚于上述第一方波信号的上升沿。
本发明亦提供一种驱动方法,适用于驱动一第一发光单元以及一第二发光单元,上述驱动方法包括:根据一数据流的一第一数据信号产生一第一方波信号,其中上述第一方波信号代表上述第一发光单元于一显示周期的发光时间,并且上述第一方波信号的上升沿位于一显示周期内的起始点;根据上述第一方波信号驱动上述第一发光单元;根据上述数据流的一第二数据信号产生一第二方波信号,其中上述第二方波信号代表上述第一发光单元于上述显示周期的发光时间,上述第二方波信号的下降沿位于上述显示周期内的结束点,并且上述第二方波信号的上升沿晚于上述第一方波信号的上升沿;以及根据上述第二方波信号驱动上述第二发光单元。
本发明使得显示周期内每一时间点产生电流的几率较为平均,从而能在发光单元于同一单位时间导通时降低在电源线上造成的瞬间负载。
附图说明
图1A为一发光系统的示意图。
图1B为电源在线的电流与时间的关系图。
图2为本发明的驱动电路的一示意图。
图3为本发明的驱动模块的一实施例。
图4为电源在线的电流与时间的关系图。
图5为根据本发明另一实施例的电源在线的电流与时间的关系图。
图6为根据本发明另一实施例的电源在线的电流与时间的关系图。
图7为电流几率分布图。
图8为本发明的驱动电路的一示意图。
图9为本发明的发光单元的驱动方法的一流程图。
附图中符号的简单说明如下:
100:发光系统;Id:电流;110、210、310、810:驱动电路;120、220、320、820:发光模块;DM1~DMn:驱动模块;ED1~EDn:发光单元;Vp:电源线;330、830:PWM产生单元;331、831:计数器;332、832:比较器;340、840:驱动单元;DP:显示周期;833:PWM缓存器;850:缓存单元;Sct:计数信号;Sdt:数据信号;Ssq:方波信号;CLK:时脉信号;DL:数据线;Cv1、Cv2、Cvs、Cv2’、Cvs’:波形;Cp1、Cp2、Cps、Cp2’、Cps’:波形。
具体实施方式
为使本发明的上述和其它目的、特征和优点能更明显易懂,下文特举出较佳实施例,并配合所附图式,作详细说明如下。
以下说明是执行本发明的最佳模式。本领域技术人员应能知悉在不脱离本发明的精神和架构的前提下,当可作些许更动、替换和置换。本发明的范畴当视所附申请专利范围而定。
图2为本发明的驱动电路的一示意图。如图2所示,驱动电路210包括多个PWM驱动模块DM1~DMn,用以分别驱动发光模块220中的多个发光单元ED1~EDn,其中发光单元ED1~EDn并联耦接,并且每个发光单元ED1~EDn具有第一端耦接至一电源线Vp、以及第二端耦接至所对应的PWM驱动模块DM1~DMn。根据本发明的另一实施例,发光模块220中的多个发光单元ED1~EDn可以上述第一端耦接至对应的PWM驱动模块DM1~DMn,而第二端耦接至接地端。
图3为本发明的驱动模块的一实施例。PWM驱动模块330根据数据信号Sdt决定发光模块320的发光单元ED1~EDn在一显示周期中的发光时间。发光单元ED1~EDn并联耦接发光单元ED1~EDn可以是发光二极管(lightemittingdiode,LED)。详细而言,如图3所示,每个PWM驱动模块DM1~DMn至少包括脉冲宽度调制(Pulse-widthmodulation,PWM)产生单元330(以下简称PWM产生单元)和驱动单元340。PWM产生单元330用以根据数据信号Sdt输出一方波信号Ssq。驱动单元340耦接至PWM产生单元330,用以根据方波信号Ssq驱动发光单元ED1。其中数据信号Sdt包含显示周期的占空比(发光时间与显示周期的比例)。
PWM产生单元330至少包括计数器331和比较器332。计数器331用以计数一时脉信号CLK,以便输出一计数信号Sct。在本发明实施例中,一部分的PWM驱动模块的计数器331可以是上数式计数器(uptypecounter),或是下数式计数器(downtypecounter)。举例来说,当计数器331为上数式计数器并且收到时脉信号CLK的第1个脉冲时,计数信号Sct的值为1。类似地,当计数器331收到时脉信号CLK的第2个脉冲时,计数信号Sct的值为2。类似地,当计数器331收到时脉信号CLK的第255个脉冲时,计数信号Sct的值为255,当计数器331收到时脉信号CLK的第256个脉冲时,计数器331被重置并且计数信号Sct的值为0。
当计数器331为下数式计数器并且收到时脉信号CLK的第1个脉冲时,计数信号Sct的值为255。类似地,当计数器331收到时脉信号CLK的第2个脉冲时,计数信号Sct的值为254。类似地,当计数器331收到时脉信号CLK的第255个脉冲时,计数信号Sct的值为1,当计数器331收到时脉信号CLK的第256个脉冲时,计数器331被重置并且计数信号Sct的值为0。
比较器332用以根据计数信号Sct和数据信号Sdt产生方波信号Ssq。在本发明实施例中,比较器332具有一正端耦接至计数器331、以及一负端耦接至该PWM缓存器,使得当计数信号Sct大于该数据信号时,该方波信号为高电压电平。当计数信号Sct小于该数据信号时,该方波信号为低电压电平。
以数据信号Sdt为04,并且显示周期具有255个单位时间UT1~UT255为例。在单位时间UT1~UT4时,上数式计数器的计数信号Sct为001~004(不大于004),因此方波信号Ssq为低电压电平。在单位时间UT5~UT255时,上数式计数器的计数信号Sct为005~255(大于004),因此方波信号Ssq为高电压电平。相反地,在单位时间UT1~UT251时,下数式计数器的计数信号Sct为255~005(大于004),因此方波信号Ssq为高电压电平。在单位时间UT252~UT255时,下数式计数器的计数信号Sct为004~001(不大于004),因此方波信号Ssq为低电压电平。
因此,当计数器331为上数式计数器,并且在每个显示周期的单位时间UT1时,几乎所有的发光单元都会被导通,使得电源线Vp会产生最大电流。然而,当所有发光单元ED1~EDn皆于每个显示周期的单位时间UT1时同时导通,电源线Vp必须提供最大电流,并且此时电流由零增加至最大电流将对电路造成不良的影响,甚至因而产生噪声。因此,在本发明实施例中,PWM驱动模块DM1~DMn被分成多个集合,所述集合至少具有第一集合和第二集合,且驱动第一集合的方波信号与驱动第一集合的方波信号互为反向,使得第一集合的发光单元与第二集合的发光单元的导通时间以及关闭时间恰巧相反,进而将原本电源线Vp所必须承受的最大电流平均分摊至显示周期的各个单位时间。
根据本发明的一实施例,其中第一集合所包含的计数器为上数式计数器,以及第二集合所包含的计数器为下数式计数器,使得部分发光单元ED1~EDn不会在单位时间UT1被开启,减少发光单元ED1~EDn在同一单位时间导通而造成电源线Vp上的负担。
举例来说,发光模块220具有发光单元ED1~ED16(n=16),则驱动电路100具有16信道(即驱动模块DM1~DM16)。驱动模块DM1~DM16可以分成2个集合,第1集合为驱动模块DM1~DM8,第2集合为驱动模块DM9~DM16。其中驱动模块DM1~DM8的计数器为上数式计数器,驱动模块DM9~DM16的计数器为下数式计数器。驱动模块的分组为说明之用,但不限于此。例如,亦可将DMi(i为奇数)当作第1集合,将DMj(j为偶数)当作第2集合。
图4为电源在线的电流与时间的关系图。根据PWM的驱动方式,图4所示的电流波形将与PWM的方波信号相同或为反向。根据本发明图3的实施例,电流的波形与方波信号Ssq恰为反向。根据本发明的另一实施例,多个发光单元ED1~EDn可以第一端耦接至对应的PWM驱动模块DM1~DMn,而第二端耦接至接地端,其中的电流波形与方波信号Ssq相同。
如图4所示,第1集合于电源线Vp所产生的电流如波形Cv1所示,波形Cv2为第2集合在电源线Vp上所产生的电流,波形Cvs为第1集合以及第2集合在电源线Vp上所产生的电流,其中第1集合与第2集合的计数器皆为上数式计数器。波形Cv2’为第2集合在电源线Vp上所产生的电流,其中第2集合的计数器为下数式计数器,波形Cvs’为波形Cv1与波形Cv2’的总合。明显地可以看到,通过将发光单元分为第1集合以及第2集合并于一导通周期DP内错开第1集合以及第2集合的导通时间,电源线Vp上所负载的电流由集中于导通周期DP中的某部分时间,转而分散至整个导通周期DP,使得电流分布较为平均(波形Cvs’与波形Cvs相比)。在此实施例中,波形Cv1的上升沿位于显示周期DP内的起始点,波形Cv2’的下降沿位于显示周期DP内的结束点,并且波形Cv2’的上升沿与波形Cv1的下降沿同时出现。
图5为根据本发明另一实施例的电源在线的电流与时间的关系图。根据PWM的驱动方式,图5所示的电流的波形将与PWM的方波信号相同或为反向。根据本发明图3的实施例,电流的波形与方波信号Ssq恰为反向。根据本发明的另一实施例,多个发光单元ED1~EDn可以第一端耦接至对应的PWM驱动模块DM1~DMn,而第二端耦接至接地端,其中的电流波形与方波信号Ssq相同。
如图5所示,第1集合于电源线Vp所产生的电流如波形Cv1所示,波形Cv2’为第2集合在电源线Vp上所产生的电流,波形Cvs’为第1集合以及第2集合在电源线Vp上所产生的电流,其中第1集合与第2集合的计数器皆为上数式计数器。在此实施例中,波形Cv1的上升沿位于显示周期DP内的起始点,波形Cv2’的下降沿位于显示周期DP内的结束点,并且波形Cv2’的上升沿晚于波形Cv1的上升沿,因而造成代表总电流的波形Cvs’的波形。除此之外,波形Cv1与Cv2’在不同的显示周期中宽度(工作周期)可以不同。
图6根据本发明另一实施例的电源在线的电流与时间的关系图。根据PWM的驱动方式,图6所示的电流的波形将与PWM的方波信号相同或为反向。根据本发明图3的实施例,电流的波形与方波信号Ssq恰为反向。根据本发明的另一实施例,多个发光单元ED1~EDn可以第一端耦接至对应的PWM驱动模块DM1~DMn,而第二端耦接至接地端,其中的电流波形与方波信号Ssq相同。
如图6所示,第1集合于电源线Vp所产生的电流如波形Cv1所示,波形Cv2’为第2集合在电源线Vp上所产生的电流,波形Cvs’为第1集合以及第2集合在电源线Vp上所产生的电流,其中波形Cv2’的上升沿晚于波形Cv1的下降沿。除此之外,波形Cv1与Cv2’在不同的显示周期中宽度(工作周期)可以不同。
图7为电流几率分布图。如图7所示,第1集合于电源线Vp所产生的电流几率分布图如波形Cp1所示,波形Cp2为第2集合在电源线Vp上所产生的电流几率分布图,其中第1集合与第2集合的计数器皆为上数式计数器。由于波形Cp1以及波形Cp2皆是由显示周期DP的起始点开始驱动相对应的发光单元,使得电流都是于显示周期DP的起始点开始产生,因此在显示周期DP的起始点产生电流的几率最高。然而,在显示周期DP的结束点通常不会有电流,使得在显示周期DP的结束点产生电流的几率几乎为零。波形Cps为第1集合以及第2集合在电源线Vp上所产生的总电流的几率分布图。相同相位的第1集合以及第2集合共同在电源线Vp上所产生的电流几率分布与波形Cp1以及波形Cp2相同,使得代表第1集合以及第2集合在电源线Vp上所产生的总电流的几率分布图波形Cps亦与波形Cp1以及波形Cp2的几率分布相同。
波形Cp2’为第2集合在电源线Vp上所产生的电流几率分布图,其中第2集合的计数器为下数式计数器,波形Cps’为第1集合以及第2集合在电源线Vp上所产生的总电流的几率分布图。明显地可以看到,通过将发光单元分为第1集合以及第2集合并利用上数式计数器以及下数式计数器分别改变驱动单元所输出的电流的起始点以及结束点,使得在显示周期DP内的每一时间点产生电流的几率会较为平均,以降低在电源线Vp上所造成的瞬间负载。
图8为本发明的驱动电路的一示意图。如图8所示,驱动电路810与驱动电路310相似,差别在于每个PWM驱动模块DM1~DMn包括缓存单元850,用以缓存数据线DL上的数据信号Sdt,并且将数据信号Sdt输出至PWM产生单元830。每个PWM产生单元830内包括脉冲宽度调制缓存器833(以下简称PWM缓存器),用以储存来自于缓存单元850的数据信号Sdt,并且将数据信号Sdt输入至比较器832。
在本发明实施例中,比较器832具有一正端耦接至该计数器、以及一负端耦接至该PWM缓存器833,使得当计数信号Sct大于数据信号Sdt时,方波信号Ssq为高电压电平。在某些实施例中,比较器832具有一正端耦接至PWM缓存器833、以及一负端耦接至计数器831,使得当数据信号Sdt大于计数信号Sct时,方波信号Ssq为高电压电平。
图9为本发明的驱动方法的一流程图,如图9所示,驱动方法包括下列步骤。
于步骤S91,将所述PWM驱动模块DM1~DMn至少分成第一集合和第二集合,其中第一集合中的PWM驱动模块所包含的计数器为上数式计数器,并且第二集合中的PWM驱动模块所包含的计数器为下数式计数器。于步骤S92,通过每一PWM驱动模块中的计数器831从对应的起始值计数时脉信号CLK,以便输出计数信号Sct。于步骤S93,每一PWM驱动模块中的比较器832根据计数信号Sct和对应的数据信号Sdt产生方波信号Ssq。于步骤S94,通过每一PWM驱动模块中的驱动单元810根据方波信号Ssq分别驱动对应的发光单元ED1~EDn。
综上所述,本发明的第1集合的计数器331和第2集合的计数器331的计数模式不相同,因此减少发光单元ED1~EDn在显示周期的起始单位时间(例如UT1)或最后单位时间(例如UT255)一起导通的机会,降低在电源线Vp上所造成的负载。
以上所述仅为本发明较佳实施例,然其并非用以限定本发明的范围,任何熟悉本项技术的人员,在不脱离本发明的精神和范围内,可在此基础上做进一步的改进和变化,因此本发明的保护范围当以本申请的权利要求书所界定的范围为准。

Claims (14)

1.一种驱动电路,其特征在于,包括:
一第一PWM驱动模块,根据一数据流的一第一数据信号产生一第一方波信号,用以驱动一第一发光单元,其中上述第一方波信号代表上述第一发光单元于一显示周期的发光时间,并且上述第一方波信号的上升沿位于上述显示周期内的起始点;以及
一第二PWM驱动模块,根据上述数据流的一第二数据信号产生一第二方波信号,用以驱动一第二发光单元,其中上述第二方波信号代表上述第二发光单元于上述显示周期的发光时间,上述第二方波信号的下降沿位于上述显示周期内的结束点,并且上述第二方波信号的上升沿晚于上述第一方波信号的上升沿,
其中,上述第一PWM驱动模块包括一第一PWM产生单元,上述第二PWM驱动模块包括一第二PWM产生单元,上述第一PWM产生单元包括:
一第一计数器,用以计数一时脉信号,以便输出一第一计数信号;以及
一第一比较器,用以根据上述第一计数信号和上述第一数据信号产生上述第一方波信号,当上述第一计数信号大于上述第一数据信号时,上述第一方波信号为高电压电平,当上述第一计数信号小于上述第一数据信号时,上述第一方波信号为低电压电平,
上述第二PWM产生单元包括:
一第二计数器,用以计数上述时脉信号,以便输出一第二计数信号;以及
一第二比较器,用以根据上述第二计数信号和上述第二数据信号产生上述第二方波信号,当上述第二计数信号大于上述第二数据信号时,上述第二方波信号为高电压电平,当上述第二计数信号小于上述第二数据信号时,上述第二方波信号为低电压电平,其中上述第一计数器为上数式计数器,上述第二计数器为下数式计数器。
2.一种驱动电路,其特征在于,包括:
一第一PWM驱动模块,根据一数据流的一第一数据信号产生一第一方波信号,用以驱动一第一发光单元,其中上述第一方波信号代表上述第一发光单元于一显示周期的发光时间,并且上述第一方波信号的上升沿位于上述显示周期内的起始点;以及
一第二PWM驱动模块,根据上述数据流的一第二数据信号产生一第二方波信号,用以驱动一第二发光单元,其中上述第二方波信号代表上述第二发光单元于上述显示周期的发光时间,上述第二方波信号的下降沿位于上述显示周期内的结束点,并且上述第二方波信号的上升沿晚于上述第一方波信号的上升沿,
其中,上述第一PWM驱动模块包括一第一PWM产生单元,上述第二PWM驱动模块包括一第二PWM产生单元,上述第一PWM产生单元包括:
一第一计数器,用以计数一时脉信号,以便输出一第一计数信号;以及
一第一比较器,用以根据上述第一计数信号和上述第一数据信号产生上述第一方波信号,当上述第一数据信号大于上述第一计数信号时,上述第一方波信号为高电压电平,当上述第一数据信号小于上述第一计数信号时,上述第一方波信号为低电压电平,
上述第二PWM产生单元包括:
一第二计数器,用以计数上述时脉信号,以便输出一第二计数信号;以及
一第二比较器,用以根据上述第二计数信号和上述第二数据信号产生上述第二方波信号,当上述第二数据信号大于上述第二计数信号时,上述第二方波信号为高电压电平,当上述第二数据信号小于上述第二计数信号时,上述第二方波信号为低电压电平,其中上述第一计数器为上数式计数器,上述第二计数器为下数式计数器。
3.根据权利要求1或2所述的驱动电路,其特征在于,上述第二方波信号的上升沿晚于上述第一方波信号的下降沿。
4.根据权利要求1或2所述的驱动电路,其特征在于,上述第一PWM驱动模块还包括:
一第一驱动单元,耦接至上述第一PWM产生单元,根据上述第一方波信号驱动上述第一发光单元,并且上述第二PWM驱动模块还包括:
一第二驱动单元,耦接至上述第二PWM产生单元,根据上述第二方波信号驱动上述第二发光单元。
5.根据权利要求1或2所述的驱动电路,其特征在于,上述第一发光单元与上述第二发光单元并联耦接,并且上述第一发光单元与上述第二发光单元的第一端耦接至一电源线,上述第一发光单元的第二端耦接至上述第一PWM驱动模块,上述第二发光单元的第二端耦接至上述第二PWM驱动模块。
6.根据权利要求1或2所述的驱动电路,其特征在于,上述第一PWM驱动模块还包括:
一第一缓存单元,用以接收上述第一数据信号,并输出上述第一数据信号至上述第一PWM驱动模块,并且上述第二PWM驱动模块还包括:
一第二缓存单元,用以接收上述第二数据信号,并输出上述第二数据信号至上述第二PWM驱动模块。
7.根据权利要求6所述的驱动电路,其特征在于,上述第一PWM产生单元还包括:
一第一PWM缓存器,耦接至上述第一缓存单元与上述第一比较器之间,用以储存上述第一数据信号,并且上述第二PWM产生单元还包括:
一第二PWM缓存器,耦接至上述第二缓存单元与上述第二比较器之间,用以储存上述第二数据信号。
8.根据权利要求7所述的驱动电路,其特征在于,上述第一比较器具有一正端耦接至上述第一计数器、以及一负端耦接至上述第一PWM缓存器,使得当上述第一计数信号大于上述第一数据信号时,上述第一方波信号为高电压电平,并且上述第二比较器具有一正端耦接至上述第二计数器,且一负端耦接至上述第二PWM缓存器,使得当上述第二计数信号大于上述第二数据信号时,上述第二方波信号为高电压电平。
9.根据权利要求7所述的驱动电路,其特征在于,上述第一比较器具有一正端耦接至上述第一PWM缓存器、以及一负端耦接至上述第一计数器,使得当上述第一数据信号大于上述第一计数信号时,上述第一方波信号为高电压电平,并且上述第二比较器具有一正端耦接至上述第二PWM缓存器、以及一负端耦接至上述第二计数器,使得当上述第二数据信号大于上述第二计数信号时,上述第二方波信号为高电压电平。
10.根据权利要求1或2所述的驱动电路,其特征在于,上述第一发光单元以及上述第二发光单元为发光二极管。
11.一种驱动方法,其特征在于,适用于驱动一第一发光单元以及一第二发光单元,上述驱动方法包括:
根据一数据流的一第一数据信号产生一第一方波信号,其中上述第一方波信号代表上述第一发光单元于一显示周期的发光时间,并且上述第一方波信号的上升沿位于一显示周期内的起始点;
根据上述第一方波信号驱动上述第一发光单元;
根据上述数据流的一第二数据信号产生一第二方波信号,其中上述第二方波信号代表上述第一发光单元于上述显示周期的发光时间,上述第二方波信号的下降沿位于上述显示周期内的结束点,并且上述第二方波信号的上升沿晚于上述第一方波信号的上升沿;以及
根据上述第二方波信号驱动上述第二发光单元,
其中,产生上述第一方波信号与上述第二方波信号的步骤包括:
通过一上数式计数器计数一时脉信号,以便输出一第一计数信号;
通过一下数式计数器计数上述时脉信号,以便输出一第二计数信号;
比较上述第一计数信号与上述第一数据信号,以产生上述第一方波信号,当上述第一计数信号大于上述第一数据信号时,上述第一方波信号为高电压电平,当上述第一计数信号小于上述第一数据信号时,上述第一方波信号为低电压电平;以及
比较上述第二计数信号与上述第二数据信号,以产生上述第二方波信号,当上述第二计数信号大于上述第二数据信号时,上述第二方波信号为高电压电平,当上述第二计数信号小于上述第二数据信号时,上述第二方波信号为低电压电平。
12.一种驱动方法,其特征在于,适用于驱动一第一发光单元以及一第二发光单元,上述驱动方法包括:
根据一数据流的一第一数据信号产生一第一方波信号,其中上述第一方波信号代表上述第一发光单元于一显示周期的发光时间,并且上述第一方波信号的上升沿位于一显示周期内的起始点;
根据上述第一方波信号驱动上述第一发光单元;
根据上述数据流的一第二数据信号产生一第二方波信号,其中上述第二方波信号代表上述第一发光单元于上述显示周期的发光时间,上述第二方波信号的下降沿位于上述显示周期内的结束点,并且上述第二方波信号的上升沿晚于上述第一方波信号的上升沿;以及
根据上述第二方波信号驱动上述第二发光单元,
其中,产生上述第一方波信号与上述第二方波信号的步骤包括:
通过一上数式计数器计数一时脉信号,以便输出一第一计数信号;
通过一下数式计数器计数上述时脉信号,以便输出一第二计数信号;
比较上述第一计数信号与上述第一数据信号,以产生上述第一方波信号,当上述第一数据信号大于上述第一计数信号时,上述第一方波信号为高电压电平,当上述第一数据信号小于上述第一计数信号时,上述第一方波信号为低电压电平;以及
比较上述第二计数信号与上述第二数据信号,以产生上述第二方波信号,当上述第二数据信号大于上述第二计数信号时,上述第二方波信号为高电压电平,当上述第二数据信号小于上述第二计数信号时,上述第二方波信号为低电压电平。
13.根据权利要求11或12所述的驱动方法,其特征在于,上述第二方波信号的上升沿晚于上述第一方波信号的下降沿。
14.根据权利要求11或12所述的驱动方法,其特征在于,上述第一发光单元以及上述第二发光单元为发光二极管。
CN201210587364.5A 2012-12-28 2012-12-28 驱动电路与驱动方法 Expired - Fee Related CN103906305B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210587364.5A CN103906305B (zh) 2012-12-28 2012-12-28 驱动电路与驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210587364.5A CN103906305B (zh) 2012-12-28 2012-12-28 驱动电路与驱动方法

Publications (2)

Publication Number Publication Date
CN103906305A CN103906305A (zh) 2014-07-02
CN103906305B true CN103906305B (zh) 2016-06-15

Family

ID=50997391

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210587364.5A Expired - Fee Related CN103906305B (zh) 2012-12-28 2012-12-28 驱动电路与驱动方法

Country Status (1)

Country Link
CN (1) CN103906305B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW247359B (en) * 1993-08-30 1995-05-11 Hitachi Seisakusyo Kk Liquid crystal display and liquid crystal driver
CN1758306A (zh) * 2004-06-30 2006-04-12 佳能株式会社 显示元件的驱动电路、图像显示装置、电视装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002096503A (ja) * 1999-12-22 2002-04-02 Fuji Photo Film Co Ltd 多チャンネルパルス幅変調装置及びダウンカウンタ
JP2008009398A (ja) * 2006-05-29 2008-01-17 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置、光源装置、および光源制御方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW247359B (en) * 1993-08-30 1995-05-11 Hitachi Seisakusyo Kk Liquid crystal display and liquid crystal driver
CN1758306A (zh) * 2004-06-30 2006-04-12 佳能株式会社 显示元件的驱动电路、图像显示装置、电视装置

Also Published As

Publication number Publication date
CN103906305A (zh) 2014-07-02

Similar Documents

Publication Publication Date Title
CN102881255B (zh) 主动式有机发光二极管电路及其操作方法
CN109979378A (zh) 像素驱动电路和显示面板
CN1151662C (zh) 用于控制显示板的灰度级的设备和方法
CN105989794B (zh) Oled显示装置
CN107507557B (zh) 一种led驱动脉冲宽度分割方法及系统
CN105374317A (zh) 一种led显示屏驱动控制方法及驱动控制电路
CN103093729A (zh) 具有双boost升压线路的背光驱动电路
CN101246669B (zh) 扫描型led显示单元及方法
CN103531150A (zh) 一种交流驱动的像素电路、驱动方法及显示装置
CN103824547A (zh) 一种液晶显示装置的背光源及其驱动电路
CN105405378A (zh) 数码管驱动装置及显示设备
CN104464613B (zh) 发光二极管驱动系统及控制方法
CN103874270B (zh) 发光二极管驱动方法及装置
CN101345021B (zh) 应用于大屏幕的场致发射显示器的图像灰度调制方法及驱动电路
CN103582221B (zh) 发光二极管驱动电路、驱动系统与其驱动方法
CN103906305B (zh) 驱动电路与驱动方法
CN103886836B (zh) 发光控制电路
TWI478631B (zh) 發光二極體驅動電路及方法
CN103050091B (zh) 发光二极管的驱动电路与其残影消除电路
CN104751770A (zh) 发射控制驱动电路及使用该电路的有机发光显示器
CN102142230B (zh) Led扫描屏消隐方法、装置以及led扫描屏
CN103906300B (zh) 驱动电路与驱动方法
CN114464126B (zh) 一种Micro LED的扫描驱动电路及其驱动方法
TWI478621B (zh) 驅動電路與驅動方法
CN103730084B (zh) 驱动电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160615

Termination date: 20171228