CN101926080A - 使用开关电路提供电力的系统和方法 - Google Patents
使用开关电路提供电力的系统和方法 Download PDFInfo
- Publication number
- CN101926080A CN101926080A CN2008801254915A CN200880125491A CN101926080A CN 101926080 A CN101926080 A CN 101926080A CN 2008801254915 A CN2008801254915 A CN 2008801254915A CN 200880125491 A CN200880125491 A CN 200880125491A CN 101926080 A CN101926080 A CN 101926080A
- Authority
- CN
- China
- Prior art keywords
- group transistor
- transistor
- power
- group
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017581—Coupling arrangements; Interface arrangements programmable
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00346—Modifications for eliminating interference or parasitic voltages or currents
- H03K19/00361—Modifications for eliminating interference or parasitic voltages or currents in field effect transistor circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Electronic Switches (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
在一特定说明性实施例中,揭示一种系统,其包含响应于第一电力开关电路的第一功率域和响应于第二电力开关电路的第二功率域。所述系统还包含适于选择性地激活所述第一电力开关电路和所述第二电力开关电路的逻辑电路。所述第一电力开关电路和所述第二电力开关电路中的至少一者包含适于在第一加电阶段期间激活的第一组晶体管和适于在激活所述第一组晶体管中的至少一者之后在第二加电阶段期间激活的第二组晶体管。
Description
技术领域
本发明大体上涉及一种使用开关电路提供电力的系统和方法。
背景技术
一般来说,集成电路装置可包含多个电路组件,其由电源供电。常规上,移动电话和其它便携式计算装置包含集成电路,例如处理器、存储器电路和其它类型的电路,其依赖于例如电池等便携式电源。因此,需要减少整体功率消耗以便延长装置的电池使用寿命。
在一些电路中,泄漏电流代表功率资源的显著外流。虽然磁头开关或脚踏开关有时用于减少泄漏电流,但此类开关的激活和减活可引入较大的电流尖峰。具体来说,电路装置的电力网可代表较大的电容(C)。当激活磁头开关或脚踏开关以启用电力网的充电时,可能引入较大的瞬时电流(ipower_up)。举例来说,从电气接地电压电平处或附近的电压电平到大致等于电源电压电平(例如,VDD)的电压电平(VDDx)的电力网的轨对轨充电可引入显著的电流(例如,)。此较大的瞬时电流(ipower_up)可能导致电源皱曲(buckling)和可能的金属互连电迁移。另外,当特定的存储器块穿过电力循环时,可依据电源IR降将噪声引入到相邻的块中。
发明内容
在一特定说明性实施例中,揭示一种系统,其包含响应于第一电力开关电路的第一功率域和响应于第二电力开关电路的第二功率域。所述系统还包含适于选择性地激活所述第一电力开关电路和所述第二电力开关电路的逻辑电路。所述第一电力开关电路或所述第二电力开关电路中的至少一者包含适于在第一加电阶段期间激活的第一组晶体管和适于在激活所述第一组晶体管中的至少一者之后在第二加电阶段期间激活的第二组晶体管。
在另一特定实施例中,揭示一种将电力提供到装置的方法,其包含在第一加电阶段期间选择性地激活第一组晶体管,以将电力轨预充电到小于电源的电源电压电平的电压电平。所述方法还包含当在所述第一加电阶段期间激活所述第一组晶体管中的至少一者之后在第二加电阶段期间激活第二组晶体管。
在又一特定实施例中,在第一阶段期间,一种方法包含汲取具有第一信号特征的第一电流。在第二阶段期间,所述方法包含汲取具有第二信号特征的第二电流,其中所述第二特征包含锯齿型图案。
在再一特定实施例中,揭示一种无线通信装置,所述无线通信装置包含:天线;无线控制器,其耦合到所述天线;以及处理器,其耦合到所述无线控制器。所述无线通信装置还包含:电力开关电路,其包含第一组晶体管和第二组晶体管;以及电力控制逻辑电路,其耦合到所述电力开关电路。所述电力控制逻辑电路适于在第一加电阶段期间选择性地激活第一组晶体管以及在第二加电阶段期间激活第二组晶体管。
提供由电力开关电路的实施例提供的一个特定优点:减少与电力网的充电相关联的浪涌电流。
另一特定优点在于,通过接通第一组晶体管(滴入式装置(trickle device))并随后接通第二组晶体管(灌注式装置(flood device)),可将电力网预充电到小于电源电压电平的电压电平,且随后将电力网斜升到电源电压电平,从而减少归因于与电力网相关联的电容而引起的浪涌电流。在一特定实例中,可将电力网预充电到电源电压电平的约一半(即,)。一旦将电力网预充电,就可激活第二组晶体管以将电力网充电到电源电压电平(VDD)。通过在若干阶段中将电力提供到电力网,减少了加电过程期间的浪涌电流。
再一优点在于,保护耦合到电路的电力网的低功率电路免受加电或唤醒相关的浪涌电流的影响。具体来说,电力开关电路的实施例可提供受控的加电序列以将电源浪涌电流减小到不导致电源皱曲或金属互连电迁移的电平,且减少依据电源IR降而引入到相邻块中的噪声。
提供又一特定优点:减少的浪涌电流还减少交叉耦合噪声且增强邻近组的装置之间的电源抗噪性(noise immunity)。
提供另一优点:以二维栅格形式分布磁头开关实现具有非常低的瞬时IR降和较高速度开关的电力网设计。
在审阅整个申请案之后,将明白本发明的其它方面、优点和特征,申请案包含以下部分:附图说明、具体实施方式和权利要求书。
附图说明
图1是使用开关电路提供电力的电路装置的特定说明性实施例的框图;
图2是使用开关电路提供电力的电路装置的第二特定说明性实施例的框图;
图3是将电力提供到电路的电路装置的第三特定说明性实施例的框图;
图4是将电力提供到电路装置的功率域的电路装置的第三特定说明性实施例的框图;
图5是耦合到图1到图4的电力递送电路装置中的一者的电源处的电源电流的特定说明性实施例的图;
图6是使用开关电路提供电力的方法的特定说明性实施例的流程图;
图7是使用开关电路提供电力的方法的第二特定说明性实施例的流程图;以及
图8是可包含图1到图4中所说明的电路中的任一者的代表性无线通信装置的框图。
具体实施方式
图1是使用开关电路提供电力的电路装置100的特定说明性实施例的框图。电路装置100包含经由第一电力开关电路106和第二电力开关电路108而响应于电路装置104的电力控制逻辑电路102。电力控制逻辑电路102适于选择性地激活第一电力开关电路106和第二电力开关电路108。电路装置104包含响应于第一电力开关电路106的第一功率域110和响应于第二电力开关电路108的第二功率域112。第一电力开关电路106包含第一组晶体管114和第二组晶体管116。第二电力开关电路108包含第三组晶体管118和第四组晶体管120。第一组晶体管114、第二组晶体管116、第三组晶体管118和第四组晶体管120可包含p沟道晶体管、n沟道晶体管或其任何组合。在一特定实施例中,第一组晶体管114、第二组晶体管116、第三组晶体管118和第四组晶体管120为p沟道晶体管。
在一特定实施例中,电路装置104可包含多个电路。另外,第一功率域110和第二功率域112可代表电路装置。在一特定实例中,电路装置104可为包含存储器阵列的存储器装置,且第一功率域110和第二功率域112可为存储器的部分,例如存储器阵列内的子阵列或存储器块。在另一特定实例中,电路装置104可为包含多个处理器电路的数字信号处理器,且第一功率域110和第二功率域112代表数字信号处理器的部分,例如数字信号处理器的子电路。
在一特定说明性实施例中,在加电过程期间,电力控制逻辑电路102适于选择性地激活第一电力开关电路106的第一组晶体管114和第二组晶体管116中的至少一者以将电力提供到电路装置104的第一功率域110。在另一特定说明性实施例中,在加电过程期间,电力控制逻辑电路102可选择性地激活第二电力开关电路108的第三组晶体管118和第四组晶体管120中的至少一者以将电力提供到电路装置104的第二功率域112。
在一特定说明性实施例中,由电力控制逻辑电路102控制第一电力开关电路106和第二电力开关电路108以在供电阶段中将电源提供到电路装置104的第一功率域110和第二功率域112。举例来说,在第一供电阶段期间,激活第一组晶体管114以将电路装置104的电力轨预充电到小于与电源相关联的电源电压电平的电压电平。在一特定实例中,电源可具有电源电平(VDD),且第一组晶体管114适于将电力轨预充电到大致等于电源电压电平的一半的电压电平(即,约VDD/2)。在第二供电阶段期间,在激活第一组晶体管中的至少一者之后激活第二组晶体管116以将电力提供到电力轨。
在一特定说明性实施例中,电路装置104为存储器装置且第一功率域110和第二功率域112代表存储器装置内的独立存储器单元。在另一特定实施例中,第一功率域110与离散电路组件、电负载、子电路、电路驱动器、另一电路装置,或其任何组合相关联。在另一特定实施例中,电力控制逻辑电路102包含解码器以通过选择性地减活第一电力开关电路106或第二电力开关电路108来选择性地减活第一功率域110或第二功率域112。
在一特定说明性实施例中,电路装置104的第一功率域110在不工作周期期间在降低功率模式(例如,休眠模式)下操作。响应于激活、唤醒指令、中断、另一指示符或其任何组合,电力控制逻辑电路102将加电信号发送到第一电力开关电路106,从而激活第一组晶体管114以将与电路装置104的第一功率域110相关联的电源轨预充电。在第一组晶体管114中的至少一个晶体管工作之后,激活第二组晶体管116以将电力提供到电力轨。在一特定实例中,第二组晶体管116包含多个晶体管,其比第一组晶体管114的晶体管宽且传导更多的电流。在一特定实施例中,可经由来自电力控制逻辑电路102的控制信号选择性地激活第一组晶体管114和第二组晶体管116。在另一特定实施例中,第一组晶体管114和第二组晶体管116经电耦合,使得来自电力控制逻辑电路102的单一控制信号激活第一组晶体管114和第二组晶体管116。在一特定实施例中,可相对于第一组晶体管114的激活而延迟第二组晶体管116的激活。
在一特定实施例中,电力控制逻辑电路102在第一加电阶段期间选择性地激活第三组晶体管118,以将与电路装置104的第二功率域112相关联的第二电力轨预充电。可将第二电力轨充电到大致等于电源的电压电平的一半的电源电压电平。在激活第三组晶体管118中的至少一者后,在第二加电阶段期间激活第四组晶体管120。
图2是使用开关电路提供电力的电路装置200的第二特定说明性实施例的框图。电源202耦合到电力开关电路204,所述电力开关电路204响应于电力控制逻辑电路206。电力开关电路204还耦合到包含功率域208的电路装置。电力开关电路204包含第一组晶体管210、第二组晶体管212和任选的延迟元件222。第一组晶体管210和第二组晶体管212经由端子214耦合到电源202。第一组晶体管210经由控制端子216耦合到电力控制逻辑电路206。第一组晶体管210经由反馈回路218耦合到第二组晶体管212。任选地,第一组晶体管210经由任选的延迟元件222耦合到第二组晶体管212。
在一特定说明性实施例中,电力控制逻辑电路206经由控制线216处的控制信号选择性地激活第一组晶体管210。激活第一组晶体管210中的至少一个晶体管以将节点220预充电,所述节点220可代表或耦合到包含功率域208的电路装置的电源轨。在激活第一组晶体管210中的晶体管中的至少一者后,经由反馈回路218传播控制信号以激活第二组晶体管212,以将节点220完全充电到所要的电源电压电平。在一特定说明性实施例中,可使用任选的延迟元件222延迟反馈回路218处的控制信号以延迟对第二组晶体管212的激活。举例来说,依据第一组晶体管210的晶体管的大小,可需要延迟以允许在激活第二组晶体管212之前第一组晶体管210有时间将节点220预充电。
在一特定实施例中,通过在若干阶段中将节点220(即,包含功率域208的电路装置的电力轨)充电,减少了加电浪涌电流。通过减少加电电流浪涌,可保护耦合到节点220的低功率电路。具体来说,由于移动装置常在不工作周期期间使用休眠模式和其它降低功率模式来减少功率消耗,所以频繁发生从休眠模式的加电,且除非控制加电过程,否则频繁(重复)的休眠/加电序列可由于瞬时浪涌电流的缘故而损坏低功率电路。通过将加电过程分段,此类浪涌电流受到限制以保护低功率电路。
图3是使用开关电路提供电力的电路装置300的第三特定说明性实施例的框图。电路装置300包含衬底302,衬底302具有耦合到电力控制逻辑电路304的控制端子306。衬底300还包含多个电源轨308。另外,衬底300包含多个组310、312、314、316、318、320、322、324、326、328、330、332、334和336,其可经独立激活以将电力选择性地提供到相关联电路的一个或一个以上功率域。组324包含耦合到控制端子306并耦合到第一组晶体管339的第一驱动器电路338,且包含耦合到第二组晶体管341并耦合到反馈回路343(其耦合到第一组晶体管339)的第二驱动器电路340。具体来说,反馈回路343将第一组晶体管339的栅极耦合到第二组晶体管341的栅极。一般来说,组310、312、314、316、318、320、322、324、326、328、330、332、334和336中的每一者包含第一组晶体管和第二组晶体管。举例来说,组336包含第一组晶体管358和通过反馈回路362耦合到第一组晶体管358的第二组晶体管360。
以分解图342说明来自第一组晶体管339的第一晶体管346和来自第二组晶体管341的第二晶体管352。第一晶体管346包含耦合到节点344的第一端子,所述节点344耦合到电源轨308。所述第一晶体管346还包含耦合到第一组晶体管339中的其它晶体管的每一者的栅极的控制端子348,所述第一组晶体管339耦合到第一驱动器电路338。第一晶体管346还包含耦合到节点350的第三端子。可通过来自电力控制逻辑电路304的控制信号来选择性地激活第一晶体管346以将节点350预充电。第二晶体管352包含耦合到节点344的第一端子。第二晶体管352还包含耦合到第二组晶体管341中的其它晶体管的每一者的栅极的控制端子354,所述第二组晶体管341耦合到第二驱动器电路340。第二晶体管352还包含耦合到节点350的第三端子。第一组晶体管339的栅极(包含第一晶体管346的控制端子348)经由反馈回路343电耦合到第二组晶体管341的栅极(包含第二晶体管352的控制端子354)。在一特定实施例中,在激活第一组晶体管339中的至少一个晶体管后激活第二晶体管352。在一特定实例中,反馈回路343可在第二组晶体管341的激活过程中引入延迟,使得在激活第一组晶体管339中的至少一者后激活第二晶体管352。在激活后,第二组晶体管341的第二晶体管352和其它晶体管适于将节点350完全充电,以将电力提供到电路块356的功率域。
在一特定说明性实施例中,电力控制逻辑电路304包含解码器以选择性地激活多个组310、312、314、316、318、320、322、324、326、328、330、332、334和336中的选定组,以便将电力提供到选定功率域。在一特定实施例中,第一组晶体管339和第二组晶体管341中的晶体管的每一者可为p沟道金属氧化物半导体场效应晶体管(MOSFET或PMOS装置)。
图4是将电力提供到电路装置的装置400的第三特定说明性实施例的框图。装置400包含电力控制逻辑电路402,其耦合到电力开关电路404以将电力从电源端子406选择性地提供到电路装置408的一个或一个以上功率域。电力开关电路404包含适于将电源节点436、438和440预充电的滴入式电路410,且包含用以将电源节点436、438和440完全充电的灌注式电路412。滴入式电路410包含第一驱动器电路414以将控制信号提供到p沟道晶体管418、420和422的控制端子416。p沟道晶体管418、420和422的控制端子(即,栅极)彼此电耦合。p沟道晶体管418、420和422中的每一者耦合到电源端子406并耦合到节点436、438和440中的相应一者。反馈回路424将p沟道晶体管422的栅极耦合到灌注式电路412的第二驱动器电路426。灌注式电路412包含驱动器电路426以将控制信号提供到p沟道晶体管430、432和434的控制端子428。p沟道晶体管430、432和434的控制端子(即,栅极)经电耦合。另外,p沟道晶体管430、432和434中的每一者耦合到电源端子406并耦合到节点436、438和440中的相应一者。
在一特定说明性实施例中,电力控制逻辑电路402适于通过将控制信号提供到滴入式电路410而选择性地激活电力开关电路404,所述控制信号激活晶体管418、420和422中的每一者以将相应节点436、438和440预充电到小于电源端子406的电压电平的功率电平。应理解,滴入式电路410可包含任何数目的晶体管以将任何数目的相应节点预充电。灌注式电路412的第二驱动器电路426可为经由反馈回路424接收的控制信号提供延迟。可通过经由反馈回路424接收的控制信号来激活灌注式电路412的晶体管430、432和434以进一步将相应节点436、438和440充电。应理解,灌注式电路412可包含任何数目的晶体管以将任何数目的相应节点充电。
在一特定实施例中,灌注式电路412的晶体管430、432和434比滴入式电路410的晶体管418、420和422宽。较宽的晶体管430、432和434比滴入式电路410的晶体管传导更多的电流。在一特定实施例中,首先激活滴入式电路410以将节点436、438和440处的虚拟电源预充电到电源电压的约一半(即,约Vdd/2)。随后激活灌注式电路412的驱动器电路426以将节点436、438和440处的虚拟电源斜升到约电源电压(即,约Vdd),进而限制加电期间的浪涌电流。
一般来说,虽然已将图1到图4的电路装置说明为两组晶体管(即,滴入式电路410和灌注式电路412),但应理解,多个阶段可包含在电力开关电路中以提供额外的预充电电压电平。举例来说,如果电力开关电路包含四组晶体管,那么电力开关装置可在四个阶段期间开关节点处的功率电平,所述阶段中的每一者向耦合到电路装置的功率域的节点贡献电源电压电平的约四分之一。依据特定实施方案,可包含任何数目组的晶体管以提供额外的预充电供电阶段。
图5是耦合到图1到图4的电路装置中的一者的电源处的电源电流的特定说明性实施例的图500。图500说明具有带有第一信号特征的第一电流504的第一阶段502。在一特定实施例中,第一信号特征代表到实质上恒定电流的斜升。图500还说明具有带有第二信号特征的第二电流508的第三阶段506。第二信号特征代表锯齿型图案。在一特定实施例中,第二信号特征包含第一锯齿信号元素512和第二锯齿信号元素514。图500还说明包含第三信号特征518的第三阶段510。
在一特定说明性实施例中,第一阶段502代表与第一组晶体管(例如,图3中所说明的第一组晶体管339)的激活相关联的第一加电阶段。在另一特定说明性实施例中,第二阶段代表与第二组晶体管(例如,图3中所说明的第二组晶体管341)的激活相关联的第二加电阶段。在一特定说明性实施例中,锯齿型图案包含若干锯齿信号元素,例如第一锯齿信号元素512和第二锯齿信号元素514。第二阶段可包含任何数目的锯齿信号元素,如虚线516所指示。特定数目的锯齿信号元素(例如,锯齿信号元素512和锯齿信号元素514)可代表至少第二组晶体管中的若干晶体管。在另一特定实施例中,锯齿信号元素的数目可代表包含于电力开关电路中的阶段或晶体管组的数目。
图6是使用开关电路提供电力的方法的特定说明性实施例的流程图。在602处,在第一加电阶段期间选择性地激活第一组晶体管以将电力轨预充电到小于电源的电源电压电平的电压电平。在一特定说明性实施例中,第一组晶体管的每一栅极经电耦合。继续到604,使用适于将第二组晶体管的每一栅极耦合到第一组晶体管的至少一个栅极的电路延迟组件在第二组晶体管处接收来自反馈回路的反馈。移动到606,使用耦合到第一组晶体管的反馈回路,在激活第一组晶体管中的至少一者之后在第二加电阶段期间激活第二组晶体管。在一特定说明性实施例中,在第二加电阶段期间,可激活第一组晶体管和第二组晶体管以汲取来自电源的电流,以将一个或一个以上供应轨充电,其中所述电流具有锯齿型特征。所述方法终止于608处。
在一特定说明性实施例中,第一组晶体管和第二组晶体管包含p沟道晶体管装置。在另一特定说明性实施例中,第一组晶体管和第二组晶体管包含n沟道晶体管装置。在一特定说明性实施例中,第一组晶体管包含窄宽度晶体管装置且第二组晶体管包含宽宽度晶体管装置。在又一特定实施例中,第一组晶体管和第二组晶体管耦合到电源。在一特定实施例中,第一组晶体管和第二组晶体管并联耦合于电源与和电路装置相关联的功率域之间。在一特定说明性实施例中,当第一组晶体管和第二组晶体管不工作时,第一组晶体管和第二组晶体管减少从电源到电路装置的泄漏电流。举例来说,当第一组晶体管和第二组晶体管不工作时,电源不将电力供应到电路装置的供应轨。第一组晶体管和第二组晶体管可作为脚踏开关或磁头开关操作以防止电流从电源流动到电路装置。在不工作周期期间,可减活第一组晶体管和第二组晶体管以防止从电源到电路装置的电流路径,进而减少电流泄漏。
图7是使用供电阶段提供电力的方法的第二特定说明性实施例的流程图。在702处,在第一阶段期间汲取具有第一信号特征的第一电流。在一特定说明性实施例中,第一信号特征包含实质上恒定的电流电平。前进到704,在第二阶段期间汲取具有第二信号特征的第二电流,其中所述第二信号特征包含锯齿型图案。在一特定说明性实施例中,所述锯齿型图案包含对应于至少第二组晶体管中的晶体管数目的一定数目的锯齿信号元素。在一特定实施例中,所述第一阶段包含与第一组晶体管的激活相关联的第一加电阶段,且第二阶段包含与第二组晶体管的激活相关联的第二加电阶段。继续到706,在第三阶段期间汲取第三电流,其中所述第三电流具有第三信号特征。所述方法终止于708处。
图8是可包含图1到图4中所说明的电路的代表性无线通信装置800的框图。通信装置800包含耦合到控制逻辑电路861的一个或一个以上电力开关电路860以及耦合到控制逻辑电路868的一个或一个以上电力开关电路864。所述一个或一个以上电力开关电路860和864以及控制逻辑电路864和868适于将电力提供到相应的功率域,如关于图1到图7所描述。在一特定说明性实施例中,所述一个或一个以上电力开关电路860和控制逻辑电路861可包含于数字信号处理器(DSP)810中。所述一个或一个以上电力开关电路864可包含于非易失性存储器862(例如,快闪存储器、硬盘、其它非易失性存储器或其任何组合)中。另外,控制逻辑868可包含于非易失性存储器862中,或可适于与非易失性存储器862内的一个或一个以上电力开关电路864通信。在另一特定实施例中,通信装置800还可包含易失性存储器870,例如随机存取存储器(RAM)、磁性RAM(MRAM)、其它易失性存储器装置,或其任何组合,其中任一者均可包含所述一个或一个以上电力开关电路,例如关于图1到图4所描述的电力开关电路。此类易失性存储器870还可包含控制逻辑,例如控制逻辑868。
图8还展示显示控制器826,其耦合到数字信号处理器810并耦合到显示器828。编码器/解码器(CODEC)834也可耦合到数字信号处理器810。扬声器836和麦克风838可耦合到CODEC 834。
图8还指示无线控制器840可耦合到数字信号处理器810并耦合到无线天线842。在一特定实施例中,输入装置830和电源844耦合到芯片上系统822。另外,在一特定实施例中,如图8中所说明,显示器828、输入装置830、扬声器836、麦克风838、无线天线842和电源844处于芯片上系统822的外部。然而,每一者均可耦合到芯片上系统822的组件,例如接口或控制器。在一特定实施例中,电源844可包含电池845。
技术人员将进一步了解,结合本文中所揭示的实施例而描述的各种说明性逻辑块、配置、模块、电路和算法步骤可实施为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件与软件的此互换性,上文已依据其功能性大体上描述了各种说明性组件、块、配置、模块、电路和步骤。将此功能性实施为硬件还是软件取决于特定应用和强加于整个系统的设计约束。对于每一特定应用,熟练的技术人员可以不同的方式实施所描述的功能性,但不应将此类实施决策解释为导致脱离本发明的范围。
提供对所揭示实施例的先前描述以使所属领域的任何技术人员能够制作或使用所揭示的实施例。所属领域的技术人员将容易明白对这些实施例的各种修改,且在不脱离本发明的精神或范围的情况下,可将本文中所界定的一般原理应用于其它实施例。因此,不希望将本发明限于本文中所示的实施例,而是本发明应被赋予与所附权利要求书所界定的原理和新颖特征一致的可能的最广泛范围。
Claims (25)
1.一种将电力提供到装置的方法,所述方法包括:
在第一加电阶段期间选择性地激活第一组晶体管,以将电力轨预充电到小于电源的电源电压电平的电压电平;以及
在所述第一加电阶段期间激活所述第一组晶体管中的至少一者之后,在第二加电阶段期间激活第二组晶体管。
2.根据权利要求1所述的方法,其中在所述第二加电阶段期间,所述第一组和第二组晶体管从所述电源汲取具有锯齿型特征的电流。
3.根据权利要求1所述的方法,其中所述第一组晶体管包含窄宽度晶体管装置,且所述第二组晶体管包含宽宽度晶体管装置。
4.根据权利要求1所述的方法,其中所述第一组晶体管和所述第二组晶体管耦合到所述电源。
5.根据权利要求1所述的方法,其中所述第一组晶体管和所述第二组晶体管并联耦合于所述电源与和电路装置相关联的功率域之间。
6.根据权利要求1所述的方法,其中将所述第一组晶体管的每一栅极电耦合。
7.根据权利要求6所述的方法,其进一步包括使用具有适于将所述第二组晶体管的每一栅极耦合到所述第一组晶体管的至少一个栅极的电路延迟组件的反馈回路来延迟反馈。
8.根据权利要求1所述的方法,其中所述第一组晶体管和所述第二组晶体管包括p沟道晶体管装置。
9.根据权利要求1所述的方法,其中所述第一组晶体管和所述第二组晶体管包括n沟道晶体管装置。
10.根据权利要求1所述的方法,其中当所述第一组和第二组晶体管不工作时,所述第一组和第二组晶体管减少从所述电源到电路装置的泄漏电流。
11.根据权利要求1所述的方法,其进一步包括:
在所述第一加电阶段期间选择性地激活第三组晶体管,以将第二电力轨预充电到大致等于所述电源的电压电平的一半的电源电压电平;以及
使用将第四组晶体管耦合到所述第三组晶体管的反馈回路,在激活所述第三组晶体管中的至少一者之后,在所述第二加电阶段期间激活所述第四组晶体管。
12.一种系统,其包括:
第一功率域,其响应于第一电力开关电路;
第二功率域,其响应于第二电力开关电路;以及
逻辑电路,其适于选择性地激活所述第一电力开关电路和所述第二电力开关电路;
其中所述第一电力开关电路和所述第二电力开关电路中的至少一者包含适于在第一加电阶段期间激活的第一组晶体管和适于在激活所述第一组晶体管中的至少一者之后在第二加电阶段期间激活的第二组晶体管。
13.根据权利要求12所述的系统,其中所述第一功率域包括多个存储器单元。
14.根据权利要求12所述的系统,其中所述第一功率域包括离散电路装置、电负载、子电路、驱动器电路、另一电路装置,或其任何组合。
15.根据权利要求12所述的系统,其中所述逻辑电路进一步包括解码器以选择性地减活所述第一功率域和所述第二功率域中的至少一者。
16.根据权利要求12所述的系统,其中所述第一组和第二组晶体管中的每一晶体管包括耦合到电源的第一端子、控制端子和耦合到电路的电力轨的第二端子,其中所述第一组晶体管的所述控制端子串联耦合到所述第二组晶体管的所述控制端子。
17.一种将电力提供到电路装置的方法,所述方法包括:
在第一阶段期间,汲取具有第一信号特征的第一电流;以及
在第二阶段期间,汲取具有第二信号特征的第二电流,所述第二信号特征包含锯齿型图案。
18.根据权利要求17所述的方法,其中在第三阶段期间,汲取具有第三信号特征的第三电流。
19.根据权利要求17所述的方法,其中所述第一信号特征包括实质上恒定的电流电平。
20.根据权利要求17所述的方法,其中所述第一阶段包括与第一组晶体管的激活相关联的加电阶段,且其中所述第二阶段包括与第二组晶体管的激活相关联的加电阶段。
21.根据权利要求20所述的方法,其中所述锯齿型图案包括对应于至少所述第二组晶体管中的晶体管数目的一定数目的锯齿信号元素。
22.一种无线通信装置,其包括:
天线;
无线控制器,其耦合到所述天线;
处理器,其耦合到所述无线控制器;
电力开关电路,其包含第一组晶体管和第二组晶体管;以及
电力控制逻辑电路,其耦合到所述电力开关电路,且适于在第一加电阶段期间选择性地激活所述第一组晶体管以及在激活所述第一组晶体管中的至少一个晶体管之后在第二加电阶段期间激活所述第二组晶体管。
23.根据权利要求22所述的无线通信装置,其中所述电力开关电路耦合到电路装置的功率域。
24.根据权利要求23所述的无线通信装置,其中所述电路装置包括存储器的一部分。
25.根据权利要求23所述的无线通信装置,其中所述电路装置包括数字信号处理器的一部分。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/962,195 | 2007-12-21 | ||
US11/962,195 US8183713B2 (en) | 2007-12-21 | 2007-12-21 | System and method of providing power using switching circuits |
PCT/US2008/087752 WO2009086149A1 (en) | 2007-12-21 | 2008-12-19 | System and method of providing power using switching circuits |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2013100013079A Division CN103078623A (zh) | 2007-12-21 | 2008-12-19 | 使用开关电路提供电力的系统和方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101926080A true CN101926080A (zh) | 2010-12-22 |
CN101926080B CN101926080B (zh) | 2016-12-21 |
Family
ID=40524862
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200880125491.5A Active CN101926080B (zh) | 2007-12-21 | 2008-12-19 | 使用开关电路提供电力的系统和方法 |
CN2013100013079A Pending CN103078623A (zh) | 2007-12-21 | 2008-12-19 | 使用开关电路提供电力的系统和方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2013100013079A Pending CN103078623A (zh) | 2007-12-21 | 2008-12-19 | 使用开关电路提供电力的系统和方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8183713B2 (zh) |
EP (2) | EP2675066A1 (zh) |
JP (1) | JP5341102B2 (zh) |
KR (1) | KR101226596B1 (zh) |
CN (2) | CN101926080B (zh) |
WO (1) | WO2009086149A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107688383A (zh) * | 2016-08-05 | 2018-02-13 | 爱思开海力士有限公司 | 电流断路电路、具有其的半导体器件及其操作方法 |
CN109075789A (zh) * | 2016-05-27 | 2018-12-21 | 高通股份有限公司 | 自适应控制从功率多路复用系统中的供电轨到被供电电路的经多路复用电源的驱动强度 |
CN111954985A (zh) * | 2018-04-20 | 2020-11-17 | Arm有限公司 | 对于功能电路块的电力分配 |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8074086B1 (en) * | 2006-12-11 | 2011-12-06 | Cypress Semiconductor Corporation | Circuit and method for dynamic in-rush current control in a power management circuit |
JP4535134B2 (ja) * | 2008-01-16 | 2010-09-01 | ソニー株式会社 | 半導体集積回路およびその電源制御方法 |
JP2011150482A (ja) * | 2010-01-20 | 2011-08-04 | Sanyo Electric Co Ltd | 電源回路 |
US8421499B2 (en) * | 2010-02-15 | 2013-04-16 | Apple Inc. | Power switch ramp rate control using programmable connection to switches |
US8362805B2 (en) * | 2010-02-15 | 2013-01-29 | Apple Inc. | Power switch ramp rate control using daisy-chained flops |
US9013851B2 (en) * | 2010-02-22 | 2015-04-21 | Broadcom Corporation | Inrush current control circuit and method for utilizing same |
US8484497B2 (en) * | 2010-07-27 | 2013-07-09 | Arm Limited | Power supply control within an integrated circuit |
US8504967B2 (en) | 2010-09-10 | 2013-08-06 | Apple Inc. | Configurable power switch cells and methodology |
EP2429079B1 (en) * | 2010-09-10 | 2015-01-07 | Apple Inc. | Configurable power switch cells and methodology |
EP2779456B1 (en) | 2013-03-15 | 2018-08-29 | Dialog Semiconductor B.V. | Method for reducing overdrive need in mos switching and logic circuit |
US9564898B2 (en) | 2015-02-13 | 2017-02-07 | Apple Inc. | Power switch ramp rate control using selectable daisy-chained connection of enable to power switches or daisy-chained flops providing enables |
US9977480B2 (en) * | 2015-04-15 | 2018-05-22 | Qualcomm Incorporated | Selective coupling of power rails to a memory domain(s) in a processor-based system |
US9407264B1 (en) * | 2015-05-17 | 2016-08-02 | Freescale Semiconductor, Inc. | System for isolating integrated circuit power domains |
US9647551B2 (en) | 2015-08-14 | 2017-05-09 | Qualcomm Incorporated | Switched power control circuits for controlling the rate of providing voltages to powered circuits, and related systems and methods |
US20170293445A1 (en) * | 2016-04-07 | 2017-10-12 | Intel Corporation | Dynamic voltage regulator sensing and reference voltage setting techniques for multiple gated loads |
KR102577748B1 (ko) * | 2018-11-29 | 2023-09-14 | 에스케이하이닉스 주식회사 | 전원 제어 회로 및 이를 이용하는 반도체 장치 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH075937A (ja) * | 1993-06-18 | 1995-01-10 | Fukushima Nippon Denki Kk | 突入電流防止回路 |
US20040155614A1 (en) * | 2001-01-30 | 2004-08-12 | Turnils Ab | Drive assembly for a covering of an architectural opening |
CN1781229A (zh) * | 2003-03-18 | 2006-05-31 | 高通股份有限公司 | 电池管理 |
CN1841874A (zh) * | 2005-03-18 | 2006-10-04 | 株式会社理光 | 电源开关电路 |
WO2007012788A1 (en) * | 2005-07-25 | 2007-02-01 | Arm Limited | Power controlling integrated circuit cell |
US20070046323A1 (en) * | 2005-08-25 | 2007-03-01 | Kuang Jente B | Control circuitry for power gating virtual power supply rails at differing voltage potentials |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11275759A (ja) * | 1998-03-23 | 1999-10-08 | Sony Corp | 電子回路における突入電流抑制回路 |
US6903946B1 (en) * | 2003-11-04 | 2005-06-07 | Lockheed Martin Corporation | Paralleled power factor correcting AC-to-DC converters with improved current balance |
TWI234326B (en) * | 2003-12-30 | 2005-06-11 | Delta Electronics Inc | Master-slave current distribution circuit |
DE102004017146B4 (de) * | 2004-04-07 | 2006-02-16 | Infineon Technologies Ag | Schaltwandler mit wenigstens zwei Wandlerstufen |
US7659746B2 (en) * | 2005-02-14 | 2010-02-09 | Qualcomm, Incorporated | Distributed supply current switch circuits for enabling individual power domains |
JP4851201B2 (ja) * | 2005-03-18 | 2012-01-11 | 株式会社リコー | 電源スイッチ回路 |
US8780777B2 (en) * | 2007-04-20 | 2014-07-15 | Blackberry Limited | Method and apparatus for user equipment for long term evolution multimedia broadcast multicast services |
-
2007
- 2007-12-21 US US11/962,195 patent/US8183713B2/en active Active
-
2008
- 2008-12-19 KR KR1020107016359A patent/KR101226596B1/ko active IP Right Grant
- 2008-12-19 EP EP20130184206 patent/EP2675066A1/en not_active Ceased
- 2008-12-19 EP EP08866087A patent/EP2235815A1/en not_active Ceased
- 2008-12-19 WO PCT/US2008/087752 patent/WO2009086149A1/en active Application Filing
- 2008-12-19 CN CN200880125491.5A patent/CN101926080B/zh active Active
- 2008-12-19 CN CN2013100013079A patent/CN103078623A/zh active Pending
- 2008-12-19 JP JP2010539891A patent/JP5341102B2/ja active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH075937A (ja) * | 1993-06-18 | 1995-01-10 | Fukushima Nippon Denki Kk | 突入電流防止回路 |
US20040155614A1 (en) * | 2001-01-30 | 2004-08-12 | Turnils Ab | Drive assembly for a covering of an architectural opening |
CN1781229A (zh) * | 2003-03-18 | 2006-05-31 | 高通股份有限公司 | 电池管理 |
CN1841874A (zh) * | 2005-03-18 | 2006-10-04 | 株式会社理光 | 电源开关电路 |
WO2007012788A1 (en) * | 2005-07-25 | 2007-02-01 | Arm Limited | Power controlling integrated circuit cell |
US20070046323A1 (en) * | 2005-08-25 | 2007-03-01 | Kuang Jente B | Control circuitry for power gating virtual power supply rails at differing voltage potentials |
Non-Patent Citations (1)
Title |
---|
ROYANNEZ P ET AL: ""90nm low leakage SoC design techniques for wireless applications"", 《SOLID-STATE CIRCUITS CONFERENCE,2005.DIGEST OF TECHNICAL PAPERS.ISS CC.2005 IEEE INTERNATIONAL SAN FRANCISCO》 * |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109075789A (zh) * | 2016-05-27 | 2018-12-21 | 高通股份有限公司 | 自适应控制从功率多路复用系统中的供电轨到被供电电路的经多路复用电源的驱动强度 |
CN107688383A (zh) * | 2016-08-05 | 2018-02-13 | 爱思开海力士有限公司 | 电流断路电路、具有其的半导体器件及其操作方法 |
CN111954985A (zh) * | 2018-04-20 | 2020-11-17 | Arm有限公司 | 对于功能电路块的电力分配 |
CN111954985B (zh) * | 2018-04-20 | 2024-01-23 | Arm有限公司 | 对于功能电路块的电力分配 |
Also Published As
Publication number | Publication date |
---|---|
KR101226596B1 (ko) | 2013-01-28 |
EP2235815A1 (en) | 2010-10-06 |
JP5341102B2 (ja) | 2013-11-13 |
JP2011508582A (ja) | 2011-03-10 |
US8183713B2 (en) | 2012-05-22 |
WO2009086149A1 (en) | 2009-07-09 |
CN103078623A (zh) | 2013-05-01 |
US20090160253A1 (en) | 2009-06-25 |
KR20100091263A (ko) | 2010-08-18 |
CN101926080B (zh) | 2016-12-21 |
EP2675066A1 (en) | 2013-12-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101926080A (zh) | 使用开关电路提供电力的系统和方法 | |
KR102379554B1 (ko) | 보호 회로 | |
US20090051413A1 (en) | Apparatus and method for increasing charge pump efficiency | |
US9990022B2 (en) | Adaptive power multiplexing with a power distribution network | |
JP2007501599A (ja) | 低電力チャージポンプ | |
US20030218478A1 (en) | Regulation of crowbar current in circuits employing footswitches/headswitches | |
CN101309071A (zh) | 一种抑制音频功率放大器瞬态噪声的装置 | |
US9948179B2 (en) | Apparatus for charge recovery during low power mode | |
EP1882306B1 (en) | Integrated circuit, electronic device and integrated circuit control method | |
CN101636905B (zh) | 控制电压摆动的电路装置和方法 | |
WO2011011640A1 (en) | Integrated negative voltage generator | |
EP2025059A1 (en) | System and method of power distribution control of an integrated circuit | |
CN103988434A (zh) | 用于功率切换的方法和装置 | |
CN103208989A (zh) | 在过放电池充电时使电子设备立即开机的装置 | |
US20060077002A1 (en) | Apparatus and methods for saving power and reducing noise in integrated circuits | |
CN103078597B (zh) | 一种偏置电路 | |
JP2007282368A (ja) | 負電圧放電回路、電源装置、電気機器 | |
US7667498B1 (en) | Relatively low standby power | |
CN104659872B (zh) | 用于多输入开关充电器的预充电装置 | |
US7443205B2 (en) | Relatively low standby power | |
CN112350390B (zh) | 充电电路、充电芯片、终端和充电系统 | |
TWI229449B (en) | Four-phase dual pumping circuit | |
Rai et al. | A New Power Gating Structure for Low Voltage Low Power MTCMOS Design | |
Mohammad et al. | Switched polarity charge pump for NOR-type flash memories | |
KR20000031892A (ko) | 반도체 장치의 입력 버퍼 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C53 | Correction of patent of invention or patent application | ||
CB03 | Change of inventor or designer information |
Inventor after: Rao Hari M. Inventor after: Chen Nan Inventor after: Chaba Ritu Inventor before: Rao Hari M. Inventor before: Chen Chen Inventor before: Chaba Ritu |
|
COR | Change of bibliographic data |
Free format text: CORRECT: INVENTOR; FROM: RAO HARI M. CHEN CHEN CHABA RITU TO: RAO HARI M. CHEN NAN CHABA RITU |
|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |