[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN101694512A - 测试电路和片上系统 - Google Patents

测试电路和片上系统 Download PDF

Info

Publication number
CN101694512A
CN101694512A CN200910178653A CN200910178653A CN101694512A CN 101694512 A CN101694512 A CN 101694512A CN 200910178653 A CN200910178653 A CN 200910178653A CN 200910178653 A CN200910178653 A CN 200910178653A CN 101694512 A CN101694512 A CN 101694512A
Authority
CN
China
Prior art keywords
pin
reset signal
signal
test
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200910178653A
Other languages
English (en)
Other versions
CN101694512B (zh
Inventor
宋海镇
朱镇太
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020050010048A external-priority patent/KR100706240B1/ko
Priority claimed from KR1020050010748A external-priority patent/KR100706241B1/ko
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN101694512A publication Critical patent/CN101694512A/zh
Application granted granted Critical
Publication of CN101694512B publication Critical patent/CN101694512B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3172Optimisation aspects, e.g. using functional pin as test pin, pin multiplexing
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31723Hardware for routing the test signal within the device under test to the circuits to be tested, e.g. multiplexer for multiple core testing, accessing internal nodes
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31725Timing aspects, e.g. clock distribution, skew, propagation delay

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明提供了一种测试电路以及片上系统。所述测试电路包括:输入/输出引脚,用于接收测试数据;延迟复位信号生成器,用于延迟复位信号;计数器,用于响应于所述复位信号而对时钟信号计数以生成计数值;模式寄存器,用于存储所述测试数据;以及解码器,用于生成到所述模式寄存器的选择信号,以指定在所述模式寄存器中写入测试数据的位置。

Description

测试电路和片上系统
本申请是申请日为2006年2月5日、申请号为200610007145.X、发明名称为“使用最少引脚而被测试的半导体器件、以及测试其的方法”的发明专利申请的分案申请。
相关申请的交叉引用
本申请要求于2005年2月3日提交的韩国专利申请第2005-10048号以及于2005年2月4日提交的韩国专利申请第2005-10748号的优先权,通过引用将其内容合并于此。
技术领域
本发明涉及一种片上系统(system-on-chip)和测试其的方法,并且,更具体地,涉及一种能够通过使用一个测试引脚或不需要任何测试引脚而被测试的片上系统、以及测试其的方法。
背景技术
通常,片上系统尺寸和功耗可由于引脚被添加到芯片上而增加。因此,最好减少或移除仅用于测试器件的一个或多个测试引脚。
在引脚仅被提供用来接收时钟信号和复位信号的图像芯片的情况中,不存在用于在测试期间根据测试向量而接收测试信号的备用引脚。由此,需要一个或多个引脚来测试图像芯片。
此外,需要开发新技术以在不需要附加测试引脚的情况下设置各种测试模式,这是因为在具有少量引脚的芯片(如仅使用功能引脚作为测试引脚的图像芯片)中设置各种测试模式是很复杂的。
由于例如移动设备的电子设备要求最小化的尺寸,所以,期望在电子设备中使用的芯片的尺寸减小。在减小芯片尺寸的情况中,适当地将诸如数据输入/输出引脚和电源引脚的输入/输出引脚排列在一侧或两侧上是很复杂的。由此,消除测试引脚是有益的。另外,用于便携式电子设备中的芯片的测试项已增加,从而导致包括更多的测试引脚。
图1示出了具有在其三个侧面上布置的测试引脚的传统片上系统的引脚排列,而图2示出了具有在其两个侧面上布置的测试引脚的传统片上系统的引脚排列。
图1中的芯片具有:例如四个的多个测试引脚TEST_1至TEST_4、RESET引脚;CLK引脚、以及多个输入/输出引脚IO_1至IO_7。输入/输出引脚IO_1至IO_7专用于操作的正常模式。图2中的芯片具有测试引脚TEST、复位引脚RESET、时钟引脚CLK、以及多个输入/输出引脚IO_1至IO_7。输入/输出引脚IO_1至IO_7的一部分可用于操作的测试模式。如果芯片具有更少的输入/输出引脚,则基于图2的测试系统而执行操作的测试模式是很复杂的。
发明内容
本发明的一个方面提供了一种能够使用一个测试引脚而被测试的片上系统、以及测试其的方法。
根据本发明的此方面的半导体器件包括:测试引脚,用于输入/输出测试数据;操作模式控制器,用于响应于外部复位信号和时钟信号而激活使能信号;操作模式存储装置,用于响应于使能信号,通过测试引脚而与时钟信号相同步地接收串行数据;以及操作模式解码器,用于响应于存储在操作模式存储装置中的串行数据而生成操作模式选择信号。
在一个示范实施例中,操作模式控制器包括:位计数器,用于响应于复位信号的低至高逻辑电平转换,而在时钟信号的上升沿计数;以及比较器,用于将位计数器的输出值与操作模式数相比较,以在该输出值小于操作模式数时激活使能信号。在此实施例中,通过串行数据来确定操作模式数。
在一个示范实施例中,从复位信号的低至高逻辑电平转换直到计数值达到操作模式数为止,使能信号处于高逻辑电平。
在一个示范实施例中,操作模式存储装置响应于来自操作模式控制器的使能信号,与时钟信号相同步地对串行数据移位。
在一个示范实施例中,将操作模式存储装置设为指示操作模式。
在一个示范实施例中,将操作模式存储装置设为指示属于操作模式的低级操作模式和测试目标。在此实施例中,测试目标是要测试的半导体器件中的组件。
在一个示范实施例中,测试目标包括输入/输出接口、存储器和内部逻辑。
在一个示范实施例中,复位信号与时钟信号CLK的下降沿相同步地从低转换至高逻辑电平。
在一个示范实施例中,操作模式包括正常操作模式,其中,半导体器件执行正常功能,并且,在移位寄存器中指示正常操作模式。
在一个示范实施例中,半导体器件还包括多路复用器,用于响应于来自操作模式控制器的使能信号的高至低逻辑电平转换,而输出操作模式选择信号。
本发明的另一个方面提供了一种测试半导体器件的方法,其包括:响应于复位信号而激活使能信号;响应于使能信号,通过测试引脚而与时钟信号相同步地接收串行数据;通过确定是否完全地输入了串行数据而去激活使能信号;以及在使能信号被去激活时,响应于串行数据而生成操作模式选择信号。
在一个示范实施例中,使能信号通过低至高逻辑电平转换而被激活,并通过高至低逻辑电平转换而被去激活。
在一个示范实施例中,生成操作模式选择信号的步骤还包括生成测试信号。
在一个示范实施例中,测试信号用于指示通过操作模式选择信号而设置的操作模式的低级操作模式和测试目标。在此实施例中,测试目标是要测试的半导体器件中的组件。
本发明的另一个方面提供了一种能够使用输入/输出引脚而不需要任何测试引脚来被测试的片上系统、以及测试其的方法。根据本发明的此方面的测试电路包括:输入/输出引脚,用于在测试模式中接收测试数据;延迟复位信号生成器,用于将复位信号延迟;计数器,用于响应于复位信号而对时钟信号计数以生成计数值;模式寄存器,用于存储测试数据;以及解码器,用于生成到模式寄存器的选择信号,以指定在模式寄存器中写入测试数据的位置。
在一个示范实施例中,该测试电路还包括输入/输出控制器,该输入/输出控制器包括:第一三态缓冲器,其输入端连接到内部逻辑,而输出端连接到输入/输出引脚,从而将测试数据从内部逻辑发送到输入/输出引脚;第二三态缓冲器,其输入端连接到该引脚,而输出端连接到模式寄存器,从而将测试数据从该引脚发送到测试模式寄存器;以及或门,其输出端连接到第一和第二三态缓冲器的使能端,第一输入端连接到延迟复位信号生成器,而第二输入端连接到计数器。在此实施例中,通过或门的输出信号而使能第一和第二三态缓冲器。
在一个示范实施例中,在计数器的计数值达到预定值时,计数器生成到或门的一个输出端的计数结束信号。在此实施例中,计数结束信号处于高逻辑电平。
在一个示范实施例中,延迟复位信号生成器将延迟的复位信号输出到或门的第二输出端,并且,延迟复位信号生成器取决于测试模式的数目而将复位信号延迟。
在一个示范实施例中,在复位信号处于低逻辑电平时,计数器具有值“0”。
在一个示范实施例中,将复位信号至少延迟时钟信号的|log2N|个周期,并且,N为测试模式的数目。
本发明的另一个方面提供了一种片上系统,其包括:输入/输出引脚,用于输入和输出测试数据;时钟输入,用于接收时钟信号;复位输入,用于接收复位信号;延迟复位信号生成器,用于将复位信号延迟,以生成延迟复位信号;输入/输出控制器,用于在从复位信号的低至高逻辑电平转换到延迟复位信号的低至高逻辑电平转换的时间周期期间使输入/输出引脚用作输入引脚;计数器,用于与复位信号的低至高逻辑电平转换相同步地对时钟信号计数;模式寄存器,用于响应于来自解码器的选择信号而存储测试数据;以及解码器,用于生成选择信号,以取决于计数器的输出值而指定在模式寄存器中来自输入/输出控制器的测试数据的位置。
在一个示范实施例中,该片上系统还包括:第一三态缓冲器,其输入端连接到输入/输出控制器,而输出端连接到输入/输出引脚,从而将测试数据从内部逻辑发送到输入/输出引脚;第二三态缓冲器,其输入端连接到输入/输出引脚,而输出端连接到测试模式寄存器,从而将测试数据从输入/输出引脚发送到模式寄存器;以及或门,其输出端连接到第一和第二三态缓冲器的使能端,第一输入端连接到延迟复位信号生成器,而第二输入端连接到计数器。在此实施例中,通过或门的输出信号而使能第一和第二三态缓冲器。
在一个示范实施例中,在计数值达到预定值时,计数器生成到或门的第一输出端的高逻辑电平的计数结束信号。
在一个示范实施例中,延迟复位信号生成器取决于测试模式的数目而将复位信号延迟,并且,在复位信号处于低逻辑电平时,计数器具有值“0”。
在一个示范实施例中,延迟复位信号生成器将复位信号至少延迟时钟信号的|log2N|个周期,并且,N为测试模式的数目。
在一个示范实施例中,片上系统还包括多路分解器,其输入端连接到输入引脚,第一输出端连接到内部逻辑,而第二输出端连接到测试模式寄存器。在此实施例中,通过计数结束信号和延迟复位信号的逻辑组合而使能多路分解器,并且,输入/输出引脚用作输入引脚。
附图说明
包括了附图以提供本发明的进一步理解、图解本发明的示范实施例、并与描述一起来说明本发明的原理。附图中:
图1示出了具有在其三个侧面上布置的测试引脚的传统片上系统的引脚排列;
图2示出了具有在其两个侧面上布置的测试引脚的传统片上系统的引脚排列;
图3示出了根据本发明的片上系统的引脚排列;
图4是图解根据本发明的图3的片上系统的内部结构的框图;
图5和6是根据本发明的时序图;
图7是根据本发明的另一个实施例的片上系统的框图;
图8是根据本发明的另一个实施例的图7的输入/输出控制器的电路图;
图9是根据本发明的另一个实施例的图7的片上系统的时序图;
图10是根据本发明的另一个实施例的片上系统的框图;以及
图11是根据本发明的另一个实施例的图10的片上系统的时序图。
具体实施方式
下面将通过参照附图而详细地描述本发明的优选实施例。然而,本发明可以不同形式实现,并不应被解释为限于在这里阐述的实施例。相反,提供了这些实施例,使得此公开将透彻且完整,并将向本领域的技术人员完全地传达本发明的范围。在说明书中,相同的附图标记表示相同的元素。
下文中,将描述能够通过使用一个测试引脚而被测试、以减小芯片尺寸的片上系统、以及测试其的方法。
图3示出了根据本发明的片上系统的引脚排列。参照图3,片上系统100包括测试引脚IO_TEST、复位引脚IO_RESET、时钟输入引脚IO_CLK、以及例如七个的多个输入/输出引脚IO_1至IO_7。为了设置片上系统100的操作的测试模式,通过测试引脚IO_TEST而输入串行数据SD。在操作的测试模式期间,不使用所述多个输入/输出引脚IO_1至IO_7。
图4是图解根据本发明的图3的片上系统的内部结构的框图。参照图4,片上系统100包括操作模式控制器110、操作模式存储装置120、操作模式解码器130、多路复用器160、以及例如k个的多个内部测试模块140至150。
在此示范实施例中,假定设置操作模式所需的信号具有log2N位(N=N1+N2+...+Nk,即操作模式数)。操作模式控制器110包括位计数器(bitcounter)111和比较器112。位计数器111与通过图3中的复位引脚IO_RESET而输入的复位信号RESET的低至高逻辑电平转换相同步地启动。位计数器111在通过复位引脚IO_RESET接收的时钟信号CLK的上升沿计数,以生成到比较器112的计数值Y1。位计数器111的位数M为整数“log2N”。
比较器112将位计数器111的输出值Y1与操作模式数N相比较。如果输出值Y1小于操作模式数N,则比较器112生成使能信号Y2。在此情况下,使能信号Y2具有高逻辑电平(“1”)。操作模式存储装置120包括响应于使能信号Y2而操作的k+1个移位寄存器121至123。在复位信号RESET被禁用时(即,在复位信号RESET具有低到高逻辑电平转换时),k+1个移位寄存器121至123与时钟信号CLK相同步地依次对外部输入的串行数据SD移位。k+1个移位寄存器121至123在操作模式存储装置120中的位计数器111的输出值Y1达到操作模式数N时停止。也就是说,k+1个移位寄存器121至123在使能信号Y2处于高逻辑电平时操作。将k+1个移位寄存器121至123中的一个设为指示至少一个操作模式。图4图解了一个例子,其中,将移位寄存器121设为指示操作模式。换句话说,在使能信号Y2处于高逻辑电平时,移位寄存器121与时钟信号CLK相同步地依次对串行数据SD移位,并将N1数目的串行数据SD输出到操作模式解码器130。移位寄存器122与时钟信号CLK相同步地依次对串行数据SD移位,并将N2数目的串行数据SD输出到内部测试模块140。同样,移位寄存器123将Nk个串行数据SD输出到内部测试模块150。
操作模式解码器130从移位寄存器121接收N1个串行数据SD,以将2N1个操作模式选择信号输出到多路复用器160。内部测试模块140从移位寄存器122接收N2个串行数据SD,以生成2N2个测试信号,并且,内部测试模块150生成2Nk个测试信号。k个内部测试模块140至150中的每个是用于以每个预定测试模式来测试片上系统100中的所选目标的器件。
多路复用器160通过操作模式控制器110的使能信号R2而被激活,并将输出OP_MODE固定为恒定值(例如,“0000...0000”),直到完成了操作模式存储装置120的移位操作为止。如果不这样,则会改变操作模式解码器130的输出。因为可根据操作模式解码器130的输出而设置非期望的操作模式,所以,这可能在测试操作期间引起一些问题。
图5和6是根据本发明的时序图。为了简练起见,假定图4中的操作模式存储装置120包括四个移位寄存器,并且操作模式数N为9。参照图5,图4中的操作模式控制器110中的位计数器111与时钟信号的每个上升沿相同步地计数。在时钟信号CLK的下降沿禁止复位信号RESET,以确保移除/恢复余量(margin)。位计数器111与时钟信号CLK的上升沿相同步地操作,并且,在时钟信号CLK的下降沿,通过测试引脚IO_TEST而输入串行数据SD,以确保建立/保持(setup/hold)余量。
与时钟信号CLK相同步地依次对串行数据SD移位。在移位寄存器123中设置一些串行数据C0、C1和C2,在移位寄存器122中设置另一些串行数据B0和B1,并且,在移位寄存器121中设置其余的串行数据A0、A1、A2和A3。移位寄存器122和123的输出SEL2和SEL3指示特定操作模式中的低级(lower)操作模式,或选择低级测试目标。多路复用器160的输出信号OP_MODE被固定为恒定值,直到根据串行数据SD而设置了寄存器121、122和123为止。这是因为操作模式解码器130的输出未改变。
如在上面完整描述的,在根据测试向量、通过测试引脚IO_TEST而输入了串行数据SD的测试模式中,可容易地调整复位信号RESET、时钟信号CLK、以及串行数据SD之间的定时。然而,在正常操作模式中根据时钟信号CLK而改变定时是很复杂的,其中,芯片进行操作,且将串行数据SD固定为恒定值逻辑“0”或“1”。因此,指示特定操作模式的寄存器121的值A0、A1、A2以及A3被定义为逻辑“0”或逻辑“1”。
假定图4中的移位寄存器的数目为1,且操作模式数N为4。参照图6,操作模式控制器110中的位计数器111在时钟信号CLK的上升沿执行计数操作。在时钟信号CLK的下降沿禁止复位信号RESET。位计数器111在时钟信号CLK的上升沿操作,在时钟信号的下降沿,通过测试引脚IO_TEST而输入串行数据SD。因此,充分地确保了与串行数据SD相关的建立/保持余量。
在移位寄存器121中,与时钟信号CLK相同步地依次对串行数据SD移位,以便被设置。值A0、A1、A2和A3各自指示低级操作模式和正常操作。在每个低级操作模式中,分别测试输入/输出接口、存储器和内部逻辑操作。将多路复用器160的输出信号OP_MODE固定为恒定值,直到完全地设置了移位寄存器121为止。
下文中,将描述能够通过使用芯片的输入/输出引脚而不需要测试引脚来测试的片上系统、及其方法。
图7是根据本发明的另一个实施例的片上系统的框图。参照图7,本发明的片上系统200包括延迟复位信号生成器203、计数器204、解码器205、测试模式寄存器206、输入/输出控制器240、时钟信号输入引脚210、复位信号输入引脚220、以及输入/输出引脚230。
时钟信号输入引脚210接收从振荡器(未示出)生成的时钟信号CLK。时钟信号CLK用于使到计数器204和测试模式寄存器206的输入同步。复位信号输入引脚220接收外部复位信号RESET,其被施加到延迟复位信号生成器203和计数器204。复位信号RESET用于确定在测试模式寄存器206中设置指示测试模式的数据的时刻。输入/输出引脚230连接到输入/输出控制器240。在设置测试模式时,输入/输出控制器240将输入/输出引脚230固定为用于接收外部测试数据D_IN的输入引脚。在完全地设置了测试模式之后,输入/输出控制器240将输入/输出引脚230固定为用于将输出数据D_OUT从内部逻辑发送到外部存储器的输出引脚。
延迟复位信号生成器203将从复位输入引脚220输入的复位信号RESET延迟,并将延迟的复位信号DE_RESET输出到输入/输出控制器230。将复位信号RESET延迟与log2N个时钟周期的绝对值(即芯片中的测试模式的数目)相对应的周期以上。也就是说,延迟复位信号生成器203将复位信号RESET延迟一段时间,以设置芯片中的测试模式。例如,当测试模式的数目为6时,设置测试模式寄存器所需的位数为3。由此,将复位信号RESET延迟三个周期以上。另外,延迟复位信号生成器203确定输入/输出引脚230的设置从输入改变为输出的时刻。将计数器204设为在复位信号RESET处于低逻辑电平的时间间隔期间维持值“0”。计数器204在复位信号RESET从低转换为高逻辑电平时计数。计数器204将计数值输出到解码器205,并且,如果计数值达到log2N的绝对值(即芯片中的测试模式的数目),则生成计数结束信号CNT_DONE。当将计数结束信号CNT_DONE输入到输入/输出控制器240时,输入/输出控制器240将输入/输出引脚230的设置从输入改变为输出。
解码器205生成选择信号,用于选择存储来自输入/输出控制器240的测试数据D_IN的测试模式寄存器206的特定位置。测试模式寄存器206响应于来自解码器205的选择信号,而与时钟信号CLK相同步地存储测试数据D_IN。如上所述,测试模式寄存器206的位数在log2N的绝对值(即芯片中的测试模式的数目)以上。
图8是根据本发明的另一个实施例的图7的输入/输出控制器的电路图。参照图8,输入/输出控制器240包括第一和第二三态缓冲器242和243、以及或门241。第一三态缓冲器242的输入端连接到输入/输出引脚230,而其输出端连接到测试模式寄存器206。或门241的输出端连接到第一和第二三态缓冲器242和243的使能端,并且,或门241的一个输入端连接到延迟复位信号生成器203。第一和第二三态缓冲器242和243通过或门241的输出信号而被使能或禁止。或门241的输出信号为来自延迟复位信号生成器203的延迟复位信号DE_RESET和来自计数器204的计数结束信号CNT_DONE的逻辑组合信号。当延迟复位信号DE_RESET和计数结束信号CNT_DONE中的一个处于高逻辑电平时,第一三态缓冲器242被使能,以通过输入/输出引脚230而将输出数据D_OUT从内部逻辑输出到例如外部存储器的外部器件。当延迟复位信号DE_RESET和计数结束信号CNT_DONE两者皆处于低逻辑电平时,第二三态缓冲器243被使能,以通过输入/输出引脚230而将测试数据D_IN输入到测试模式寄存器206。
图9是根据本发明的另一个实施例的图7的片上系统的时序图。在图9中,假定测试模式的数目为5-8,并且,将一个为二进制数据“101”的测试模式存储在模式寄存器206的预定位置(例如,寄存器位[2:0])中。
参照图7和9,将低逻辑电平的复位信号RESET通过复位输入引脚220而施加到芯片,并经过了一段时间。复位信号RESET从低转换为高逻辑电平(在T1处)。通常,芯片在复位信号RESET的低至高逻辑电平转换时正常地操作。然而,根据本发明,通过延迟复位信号生成器203而将复位信号RESET延迟为预定时间(在T6处)。因此,在复位信号RESET从低转换为高逻辑电平的时刻T1和延迟的复位信号DE_RESET从低转换为高逻辑电平的时刻T6之间,在测试模式寄存器206中设置指示测试模式的值。输入/输出引脚230在时刻T1和时刻T6之间用作输入引脚。在T1处,计数器204开始计数操作。计数器204与时钟信号CLK相同步地对T1之后的上升沿计数。解码器205生成选择信号,用于选择根据计数值而记录通过输入/输出引脚230而输入的测试数据D_IN的测试模式寄存器206的预定位置。在测试模式寄存器206的最低有效位(LSB)中记录值{1,0,1}。由于计数器204的输出在T2处为“0”,所以,在测试模式寄存器206的[0]中写入测试数据D_IN的值“1”。由于计数器的值在T3处为“1”,所以,在测试模式寄存器206的[1]中写入测试数据D_IN的值“0”。由于计数器的值在T4处为“2”,所以,在测试模式寄存器206的[2]中写入测试数据D_IN的值“1”。当计数值达到log2N的绝对值(即芯片中的测试模式的数目)时,计数器204将处于高逻辑电平的计数结束信号CNT_DONE发送到输入/输出控制器240。输入/输出控制器240响应于计数结束信号CNT_DONE,而使输入/输出引脚230用作输出引脚。
图10是根据本发明的另一个实施例的片上系统的框图。参照图10,本发明的片上系统200′具有类似于图1中的片上系统200的结构。然而,片上系统200′具有取代输入/输出引脚230的输入引脚230′、以及取代输入/输出控制器240的多路分解器250。将不会进一步描述参照图7而描述的组件,并且,通过图7中的相同的附图标记来标记与图7中的组件相同的组件。
连接到多路分解器250的输入引脚230′在设置测试模式时用作用于接收外部测试数据Test_IN的测试引脚,而在完全地设置了测试模式之后用作用于接收发送到内部逻辑电路的输入数据Func_IN的输入引脚。延迟复位信号生成器203使从复位输入引脚220输入的复位信号RESET延迟,以将延迟的复位信号DE_RESET发送到或门241。延迟复位信号生成器203生成确定输入引脚230′将其角色从测试引脚改变为正常操作引脚的时刻的延迟的复位信号DE_RESET。将从计数器204生成的计数结束信号CNT_DONE施加到或门,以将输入引脚230′的角色从测试引脚改变为输入引脚。多路分解器250的输入端连接到输入引脚230′,而其第一输出端连接到内部逻辑电路。多路分解器250的第二输出端连接到测试模式寄存器206。多路分解器250根据作为来自计数器204的计数结束信号CNT_DONE和来自延迟复位信号生成器203的延迟的复位信号DE_RESET的逻辑组合信号的使能信号EN,而控制通过输入引脚230′接收的数据。也就是说,当使能信号EN处于低逻辑电平时,多路分解器250的第一输出端被激活,以将测试数据TEST_IN发送到测试模式寄存器206。同时,当使能信号EN处于高逻辑电平时,多路分解器250的第二输出端被激活,以将在正常操作模式下通过输入引脚230′接收的输入数据Func_IN发送到内部逻辑。
图11是根据本发明的另一个实施例的图10的片上系统的时序图。假定测试模式的数目为5-8,并且,将指示一个测试模式的二进制数据“101”记录在测试模式寄存器206的预定位置(例如,[2:0])中。
参照图10和11,将处于低逻辑电平的复位信号RESET通过复位输入引脚220而施加到芯片,并经过了一段时间。复位信号RESET在T1处从低转换为高逻辑电平。通常,芯片在复位信号从低转换为高逻辑电平时开始正常操作。然而,通过延迟复位信号生成器203而将复位信号RESET延迟至预定时刻T6。因此,在时刻T1和时刻T6之间,在测试模式寄存器206中设置指示测试模式的值。复位信号RESET在时刻T1从低转换为高逻辑电平,而延迟的复位信号在时刻T6从低转换为高逻辑电平。输入引脚230′在时刻T1和时刻T6之间用作测试引脚。在T1处,计数器204开始计数。计数器204与时钟信号CLK相同步地对T1之后的时钟信号CLK的上升沿计数。解码器205根据计数器204的计数值而确定通过输入引脚230′而输入测试数据Test_IN的测试模式寄存器206的特定位置。换句话说,在测试模式寄存器206中从LSB起依次写入值{1,0,1}。由于计数器的值在T2处为“0”,所以,在测试模式寄存器的[0]中写入测试数据Test_IN的值“1”。由于计数器的值在T3处为“1”,所以,在测试模式寄存器的[1]中写入测试数据Test_IN的值“1”。由于计数器的值在T4处为“2”,所以,在测试模式寄存器的[2]中写入测试数据Test_IN的值“1”。
当计数值达到log2N的绝对值(即芯片中的测试模式的数目)时,计数器204将处于高逻辑电平的计数结束信号CNT_DONE发送到或门241。当将计数结束信号CNT_DONE施加到多路分解器时,输入引脚230′将其功能恢复为用于接收发送到内部逻辑的数据Func_IN的正常输入引脚。因而,本发明可在无附加测试引脚的情况下设置各种测试模式。
根据本发明的示范实施例,减少在测试信号的输入/输出中使用的引脚的数目,以使片上系统的尺寸最小化,并减小功耗。
根据本发明的一个示范实施例,可使用一个特定测试引脚而设置具有各种低级操作模式的测试模式。在此实施例中,可利用时钟信号和复位信号,调整通过一个测试引脚而针对于测试向量输入的信号的定时。另外,可通过多个移位寄存器而在芯片中设置特定模式的低级操作模式。
尽管已结合在附图中图解的本发明的示范实施例而描述了本发明,但本发明不限于此。对于本领域的技术人员来说显而易见的是,在不背离本发明的范围和精神的情况下可对其作出各种替换、修改和改变。

Claims (15)

1.一种测试电路,包括:
输入/输出引脚,用于接收测试数据;
延迟复位信号生成器,用于延迟复位信号;
计数器,用于响应于所述复位信号而对时钟信号计数以生成计数值;
模式寄存器,用于存储所述测试数据;以及
解码器,用于生成到所述模式寄存器的选择信号,以指定在所述模式寄存器中写入测试数据的位置。
2.如权利要求1所述的电路,还包括输入/输出控制器,
其中,所述输入/输出控制器包括:
第一三态缓冲器,其输入端连接到内部逻辑电路,而输出端连接到所述输入/输出引脚,从而将所述测试数据从所述内部逻辑电路发送到所述输入/输出引脚;
第二三态缓冲器,其输入端连接到所述输入/输出引脚,而输出端连接到所述模式寄存器,从而将所述测试数据从所述输入/输出引脚发送到所述模式寄存器;以及
或门,其输出端连接到所述第一和第二三态缓冲器的使能端,第一输入端连接到所述延迟复位信号生成器,而第二输入端连接到所述计数器,
其中,通过所述或门的输出信号来使能所述第一和第二三态缓冲器。
3.如权利要求2所述的电路,其中,在所述计数器的计数值达到预定值时,所述计数器生成到所述或门的第二输入端的计数结束信号。
4.如权利要求3所述的电路,其中,所述计数结束信号处于高逻辑电平。
5.如权利要求2所述的电路,其中,所述延迟复位信号生成器将经延迟的复位信号输出到所述或门的第一输入端。
6.如权利要求1所述的电路,其中,所述延迟复位信号生成器取决于测试模式的数目而延迟所述复位信号。
7.如权利要求1所述的电路,其中,在所述复位信号处于低逻辑电平时,所述计数器具有值“0”。
8.如权利要求6所述的电路,其中,将所述复位信号至少延迟所述时钟信号的|log2N|个周期,并且,N为所述测试模式的数目。
9.一种片上系统,包括:
输入/输出引脚,用于输入和输出测试数据;
时钟输入,用于接收时钟信号;
复位输入,用于接收复位信号;
延迟复位信号生成器,用于延迟所述复位信号,以生成经延迟的复位信号;
输入/输出控制器,用于在从所述复位信号的低至高逻辑电平转换到所述经延迟的复位信号的低至高逻辑电平转换的时间期间使所述输入/输出引脚用作输入引脚;
计数器,用于与所述复位信号的低至高逻辑电平转换相同步地对所述时钟信号计数;以及
模式寄存器,用于响应于来自解码器的选择信号而存储所述测试数据,
其中,所述解码器生成到所述模式寄存器的选择信号,以取决于所述计数器的输出值而指定在所述模式寄存器中写入来自所述输入/输出控制器的所述测试数据的位置。
10.如权利要求9所述的片上系统,还包括:
第一三态缓冲器,其输入端连接到所述输入/输出控制器,而输出端连接到所述输入/输出引脚,从而将输出数据从所述内部逻辑电路发送到所述输入/输出引脚;
第二三态缓冲器,其输入端连接到所述输入/输出引脚,而输出端连接到所述模式寄存器,从而将所述测试数据从所述输入/输出引脚发送到所述模式寄存器;以及
或门,其输出端连接到所述第一和第二三态缓冲器的使能端,第一输入端连接到所述延迟复位信号生成器,而第二输入端连接到所述计数器,
其中,通过所述或门的输出信号来使能所述第一和第二三态缓冲器。
11.如权利要求10所述的片上系统,其中,在计数值达到预定值时,所述计数器生成到所述或门的第二输入端的高逻辑电平的计数结束信号。
12.如权利要求11所述的片上系统,其中,所述延迟复位信号生成器取决于测试模式的数目而延迟所述复位信号。
13.如权利要求12所述的片上系统,其中,在所述复位信号处于低逻辑电平时,所述计数器具有值“0”。
14.如权利要求13所述的片上系统,其中,所述延迟复位信号生成器将所述复位信号至少延迟所述时钟信号的|log2N|个周期,并且,N为所述测试模式的数目。
15.如权利要求14所述的片上系统,还包括多路分解器,其输入端连接到所述输入/输出引脚,第一输出端连接到所述内部逻辑电路,而第二输出端连接到所述模式寄存器,
其中,通过所述计数结束信号和所述经延迟的复位信号的逻辑组合来使能所述多路分解器,并且,所述输入/输出引脚用作输入引脚。
CN2009101786538A 2005-02-03 2006-02-05 测试电路和片上系统 Expired - Fee Related CN101694512B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR10048/05 2005-02-03
KR1020050010048A KR100706240B1 (ko) 2005-02-03 2005-02-03 하나의 테스트 핀을 사용하여 테스트 할 수 있는 시스템온 칩 및 테스트 방법
KR1020050010748A KR100706241B1 (ko) 2005-02-04 2005-02-04 테스트 핀을 사용하지 않고 테스트할 수 있는 시스템-온-칩 및 테스트 방법
KR10748/05 2005-02-04

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN200610007145A Division CN100585852C (zh) 2005-02-03 2006-02-05 使用最少引脚而被测试的半导体器件、以及测试其的方法

Publications (2)

Publication Number Publication Date
CN101694512A true CN101694512A (zh) 2010-04-14
CN101694512B CN101694512B (zh) 2013-01-02

Family

ID=36817047

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009101786538A Expired - Fee Related CN101694512B (zh) 2005-02-03 2006-02-05 测试电路和片上系统

Country Status (2)

Country Link
US (1) US7574638B2 (zh)
CN (1) CN101694512B (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105717444A (zh) * 2014-12-22 2016-06-29 三星电子株式会社 包括片上时钟控制器的片上系统和具有其的移动装置
CN107607853A (zh) * 2017-08-18 2018-01-19 北京集创北方科技股份有限公司 芯片的调试方法、装置、存储介质和处理器
CN108508352A (zh) * 2018-04-19 2018-09-07 中国电子科技集团公司第五十八研究所 一种测试码生成电路
CN108962329A (zh) * 2018-07-23 2018-12-07 上海艾为电子技术股份有限公司 Efuse控制器、Efuse系统及Efuse烧写方法
CN110954808A (zh) * 2018-09-26 2020-04-03 恩智浦有限公司 具有模拟测试总线的有限引脚测试接口
CN111354412A (zh) * 2018-12-20 2020-06-30 中国科学院微电子研究所 一种内建自测试电路及存储器
CN113674793A (zh) * 2020-05-14 2021-11-19 美光科技公司 内部导线延迟的测量
CN115792579A (zh) * 2023-01-05 2023-03-14 旋智电子科技(上海)有限公司 用于控制测试模式的电路和方法

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7525856B2 (en) * 2007-04-04 2009-04-28 Atmel Corporation Apparatus and method to manage external voltage for semiconductor memory testing with serial interface
US7904755B2 (en) * 2008-05-30 2011-03-08 Infineon Technologies Ag Embedded software testing using a single output
US9209813B2 (en) * 2014-01-03 2015-12-08 Oracle International Corporation Coarse data aligner
JP6542075B2 (ja) * 2015-08-28 2019-07-10 東芝メモリ株式会社 メモリシステム
US10649849B2 (en) * 2017-07-14 2020-05-12 Samsung Electronics Co., Ltd. Memory device including detection clock pattern generator for generating detection clock output signal including random data pattern
US11402265B2 (en) 2019-11-05 2022-08-02 Texas Instruments Incorporated Apparatus for integrated offset voltage for photodiode current amplifier
US11361644B2 (en) 2019-12-18 2022-06-14 Texas Instruments Incorporated Duty cycle tuning in self-resonant piezo buzzer
US11468756B2 (en) 2020-04-02 2022-10-11 Texas Instruments Incorporated Integrated circuit for smoke detector having compatibility with multiple power supplies
US11263883B2 (en) * 2020-04-16 2022-03-01 Texas Instruments Incorporated System-on-chip for smoke alarm
CN114089434B (zh) * 2021-10-21 2023-08-15 中国电子科技集团公司第十一研究所 一种单管脚输入读出电路组件及读出电路
CN116381471B (zh) * 2023-06-05 2023-09-19 上海类比半导体技术有限公司 一种扫描测试电路、方法及芯片
CN116520138B (zh) * 2023-06-27 2023-09-22 苏州联芸科技有限公司 芯片测试方法、系统及装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US17219A (en) * 1857-05-05 Adjustable bed and gage to regulate tenoning
KR950013606B1 (ko) 1988-10-27 1995-11-13 금성일렉트론주식회사 Ic의 테스트 핀을 이용한 테스트 모드설정회로
JP3233773B2 (ja) * 1994-03-18 2001-11-26 富士通株式会社 試験回路、自己試験方法及び通常試験方法
JPH0815392A (ja) 1994-06-27 1996-01-19 Matsushita Electric Ind Co Ltd テストモード設定回路
GB2324613A (en) * 1997-04-21 1998-10-28 Holtek Microelectronics Inc Integrated circuit with a test mode detection circuit
JP3493132B2 (ja) 1998-04-15 2004-02-03 東芝マイクロエレクトロニクス株式会社 モード設定回路
KR100263484B1 (ko) * 1998-04-25 2000-08-01 김영환 클럭신호 지연 장치
JPH11326468A (ja) 1998-05-12 1999-11-26 Oki Business Co Ltd テストモード設定回路
KR100280481B1 (ko) * 1998-05-13 2001-02-01 김영환 엠씨유의테스트모드설정회로
JP2000304381A (ja) 1999-04-16 2000-11-02 Fuji Koki Corp 温度膨張弁
JP4214610B2 (ja) * 1999-04-19 2009-01-28 パナソニック株式会社 テスト回路
KR20010105939A (ko) 2000-05-19 2001-11-29 윤종용 마이크로 컨트롤러를 위한 테스트 모드 선택 회로
JP2002168925A (ja) 2000-12-04 2002-06-14 Matsushita Electric Ind Co Ltd Icテスタおよびパターンメモリの構造
KR100394575B1 (ko) 2001-04-11 2003-08-14 삼성전자주식회사 반도체 메모리의 테스트용 핀을 통한 내부정보 선택적출력방법 및 그에 따른 출력회로
KR20040002130A (ko) 2002-06-29 2004-01-07 주식회사 하이닉스반도체 테스트 모드 제어 회로
KR100448706B1 (ko) 2002-07-23 2004-09-13 삼성전자주식회사 단일 칩 시스템 및 이 시스템의 테스트/디버그 방법
US6879526B2 (en) * 2002-10-31 2005-04-12 Ring Technology Enterprises Llc Methods and apparatus for improved memory access

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105717444A (zh) * 2014-12-22 2016-06-29 三星电子株式会社 包括片上时钟控制器的片上系统和具有其的移动装置
CN107607853A (zh) * 2017-08-18 2018-01-19 北京集创北方科技股份有限公司 芯片的调试方法、装置、存储介质和处理器
CN108508352A (zh) * 2018-04-19 2018-09-07 中国电子科技集团公司第五十八研究所 一种测试码生成电路
CN108962329A (zh) * 2018-07-23 2018-12-07 上海艾为电子技术股份有限公司 Efuse控制器、Efuse系统及Efuse烧写方法
CN108962329B (zh) * 2018-07-23 2023-09-29 上海艾为电子技术股份有限公司 Efuse控制器、Efuse系统及Efuse烧写方法
CN110954808A (zh) * 2018-09-26 2020-04-03 恩智浦有限公司 具有模拟测试总线的有限引脚测试接口
CN111354412A (zh) * 2018-12-20 2020-06-30 中国科学院微电子研究所 一种内建自测试电路及存储器
CN111354412B (zh) * 2018-12-20 2022-04-19 中国科学院微电子研究所 一种内建自测试电路及存储器
CN113674793A (zh) * 2020-05-14 2021-11-19 美光科技公司 内部导线延迟的测量
CN115792579A (zh) * 2023-01-05 2023-03-14 旋智电子科技(上海)有限公司 用于控制测试模式的电路和方法

Also Published As

Publication number Publication date
CN101694512B (zh) 2013-01-02
US7574638B2 (en) 2009-08-11
US20060184847A1 (en) 2006-08-17

Similar Documents

Publication Publication Date Title
CN101694512B (zh) 测试电路和片上系统
CN100585852C (zh) 使用最少引脚而被测试的半导体器件、以及测试其的方法
CN102981776B (zh) 双倍数据率虚拟静态随机存取存储器及其控制器、存取与操作方法、写入与读取方法
CN103744009A (zh) 一种串行传输芯片测试方法、系统及集成芯片
TWI484485B (zh) 記憶體系統中的時脈模式測定
CN100547681C (zh) 存储器装置及在存储器装置中读取数据的方法
CN103117797B (zh) 高速载荷数据模拟源
CN101479802A (zh) 同步存储器读取数据捕获
JP2004523056A5 (zh)
CN104868885A (zh) 具有可变延迟线单元的延迟线电路
CN101405939A (zh) 极低功耗的伪同步小尺寸寄存器设计及其实现方法
CN102967819B (zh) 高速测试电路与方法
US8593185B2 (en) Clock divider circuit and system LSI having same
CN114461472A (zh) 一种基于ate的gpu核心全速功能测试方法
JP2006127653A (ja) メモリ素子
CN107145465B (zh) 串行外设接口spi的传输控制方法、装置及系统
CN100576140C (zh) 产生数字信号处理器和存储器的时钟信号的电路和方法
JP4794059B2 (ja) 半導体装置
US8799699B2 (en) Data processing system
CN102778645B (zh) 一种jtag主控制器及其实现方法
CN101876960A (zh) 一种apb总线系统及一种芯片
KR100840030B1 (ko) 프로그래머블 논리 회로
CN102508807A (zh) 一种基于sparc v8处理器的总线结构
CN206282270U (zh) 一种处理器
CN104123247B (zh) 接口电路及串行接口存储器的存取模式选择方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130102

Termination date: 20140205