[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN100583295C - 移位寄存器及液晶显示装置 - Google Patents

移位寄存器及液晶显示装置 Download PDF

Info

Publication number
CN100583295C
CN100583295C CN200710073261A CN200710073261A CN100583295C CN 100583295 C CN100583295 C CN 100583295C CN 200710073261 A CN200710073261 A CN 200710073261A CN 200710073261 A CN200710073261 A CN 200710073261A CN 100583295 C CN100583295 C CN 100583295C
Authority
CN
China
Prior art keywords
circuit
input end
pull
electrically connected
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN200710073261A
Other languages
English (en)
Other versions
CN101241765A (zh
Inventor
江建学
陈思孝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Innolux Shenzhen Co Ltd
Innolux Corp
Original Assignee
Innolux Shenzhen Co Ltd
Innolux Display Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innolux Shenzhen Co Ltd, Innolux Display Corp filed Critical Innolux Shenzhen Co Ltd
Priority to CN200710073261A priority Critical patent/CN100583295C/zh
Priority to US12/012,964 priority patent/US8054934B2/en
Publication of CN101241765A publication Critical patent/CN101241765A/zh
Application granted granted Critical
Publication of CN100583295C publication Critical patent/CN100583295C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)

Abstract

本发明涉及一种移位寄存器及采用该移位寄存器的液晶显示装置。该液晶显示装置包括一液晶面板、一数据驱动电路及一扫描驱动电路。该数据驱动电路及该扫描驱动电路均包括一移位寄存器。每一移位寄存器包括多个移位寄存单元,每一移位寄存单元均受外部电路的时钟信号、前一级移位寄存单元的输出信号及后一级移位寄存单元的反相输出信号控制。每一移位寄存单元包括一第一上拉电路、一第二上拉电路、一第一下拉电路、一第二下拉电路、一第一反相电路、一第二反相电路及一输出电路。

Description

移位寄存器及液晶显示装置
技术领域
本发明涉及一种移位寄存器及采用该移位寄存器的液晶显示装置。
背景技术
目前薄膜晶体管(Thin Film Transistor,TFT)液晶显示装置已逐渐成为各种数字产品的标准输出设备,在制造过程中,需要设计适当的驱动电路以保证其稳定工作。
通常,液晶显示装置的驱动电路包括一数据驱动电路及一扫描驱动电路。数据驱动电路用于控制每一像素单元的显示亮度,扫描驱动电路则用于控制薄膜晶体管的导通与截止。该二驱动电路均应用移位寄存器作为核心电路单元。通常,移位寄存器是由多个移位寄存单元串联而成,并且前一移位寄存单元的输出信号为后一移位寄存单元的输入信号。
请参阅图1,其是一种现有技术移位寄存器的移位寄存单元的电路图。该移位寄存单元100包括一第一时钟反相电路110、一换流电路120及一第二时钟反相电路130。该移位寄存单元100的各电路均由PMOS(P-channel Metal-OxideSemiconductor,P沟道金属氧化物半导体)型晶体管组成,每一PMOS型晶体管均包括一栅极、一源极及一漏极。
该第一时钟反相电路110包括一第一晶体管M1、一第二晶体管M2、一第三晶体管M3、一第四晶体管M4、一第一输出端VO1及一第二输出端VO2。该第一晶体管M1的栅极接收该移位寄存单元100的前一移位寄存单元的输出信号VS,其源极接收来自外部电路的高电平信号VDD,其漏极连接至该第二晶体管M2的源极。该第二晶体管M2的栅极及其漏极接收来自外部电路的低电平信号VSS。该第三晶体管M3及该第四晶体管M4的栅极均接收来自外部电路的反相时钟信号CK,两者的漏极分别作为该第一时钟反相电路110的第一输出端VO1及第二输出端VO2,且该第三晶体管M3的源极连接至该第一晶体管M1的漏极,该第四晶体管M4的源极连接至该第一晶体管M1的栅极。
该换流电路120包括一第五晶体管M5、一第六晶体管M6及一信号输出端VO。该第五晶体管M5的栅极连接至该第一输出端VO1,其源极接收来自外部电路的高电平信号VDD,其漏极连接至该第六晶体管M6的源极。该第六晶体管M6的栅极连接至该第二输出端VO2,其漏极接收来自外部电路的低电平信号VSS,其源极是该移位寄存单元100的信号输出端VO。
该第二时钟反相电路130包括一第七晶体管M7、一第八晶体管M8、一第九晶体管M9及一第十晶体管M10。该第七晶体管M7的栅极连接至该信号输出端VO,其源极接收来自外部电路的高电平信号VDD,其漏极连接至该第八晶体管M8的源极。该第八晶体管M8的栅极及其漏极均接收来自外部电路的低电平信号VSS。该第九晶体管M9的源极连接至该第一输出端VO1,其栅极接收来自外部电路的时钟信号CK,其漏极连接至该第七晶体管M7的漏极。该第十晶体管的栅极接收外部电路的时钟信号CK,其源极连接至该第二输出端VO2,其漏极连接至该信号输出端VO。
请一并参阅图2,其是该移位寄存单元100的工作时序图。在T1时间内,该前一移位寄存单元的输出信号VS由高电平跳变为低电平,反相时钟信号CK由低电平跳变为高电平,则使该第三晶体管M3及该第四晶体管M4截止,进而使该第一时钟反相电路110断开。而该时钟信号CK由高电平跳变为低电平,使该第九晶体管M9及该第十晶体管M10导通,进而使该第二时钟反相电路130导通,而该信号输出端VO初始状态的高电平经该第十晶体管M10,使该第六晶体管M6截止,而该第八晶体管M8输出的低电平经由该第九晶体管M9,使该第五晶体管M5导通,进而使其源极的高电平信号VDD输出至该信号输出端VO,故该信号输出端VO保持高电平输出。
在T2时间内,该反相时钟信号CK由高电平跳变为低电平,则使该第三晶体管M3及该第四晶体管M4导通,进而使该第一时钟反相电路110导通。而该时钟信号CK由低电平跳变为高电平,则使该第九晶体管M9及该第十晶体管M10截止,进而使该第二时钟反相电路130断开。该输入信号VS由高电平跳变为低电平,则使该第一晶体管M1导通,其源极的高电平VDD经该第三晶体管M3截止该第五晶体管M5,且该输入信号VS的低电平经该第四晶体管M4导通该第六晶体管M6,使该信号输出端VO输出低电平。
在T3时间内,该反相时钟信号CK由低电平跳变为高电平,则使该第三晶体管M3及该第四晶体管M4截止,进而使该第一时钟反相电路110断开。而该时钟信号CK由高电平跳变为低电平,使该第九晶体管M9及该第十晶体管M10导通,进而使该第二时钟反相电路130导通。该信号输出端VO的低电平导通该第七晶体管M7,其源极的高电平经该第九晶体管M9截止该第五晶体管M5。同时,该信号输出端VO的低电平亦经该第十晶体管M10导通该第六晶体管M6,该第六晶体管M6的漏极低电平使该信号输出端VO保持低电平输出。
在T4时间内,该反相时钟信号CK由高电平跳变为低电平,则使该第三晶体管M3及该第四晶体管M4导通,进而使该第一时钟反相电路110导通。而该时钟信号CK由低电平跳变为高电平,使该第九晶体管M9及该第十晶体管M10截止,进而使该第二时钟反相电路120断开。输入信号VS的高电平经该第四晶体管M4截止该第六晶体管M6,而该第二晶体管M2的漏极低电平经该第三晶体管M3导通该第五晶体管M5,使其源极的高电平输出至该信号输出端VO,使该信号输出端VO的输出由低电平跳变为高电平。
从工作时序图可见,该移位寄存单元100的前一级移位寄存单元于T1时间与T2时间内输出低电平信号,而该移位寄存单元100于T2时间与T3时间内输出低电平信号,该二低电平信号在T2时间存在重叠情况。而该低电平信号为有效信号,即由该多个移位寄存单元100构成的移位寄存器输出的各级有效信号互相之间有重叠。
另外,该移位寄存器可应用于液晶显示装置以及其它数字电子产品中。例如液晶显示装置的数据驱动电路或扫描驱动电路需要该移位寄存器实现列扫描或行扫描的功能。但是,该移位寄存器输出的各级有效信号互相之间有重叠,当数据驱动电路或扫描驱动电路进行逐行或逐列扫描时,会存在相邻两列或两行同时进行扫描的现象,从而导致加载信号产生相互干扰。
发明内容
为了解决现有技术中移位寄存器输出的有效信号有重叠的问题,本发明提供一种输出有效信号无重叠的移位寄存器。
同时也有必要提供一种可避免信号干扰的液晶显示装置。
一种移位寄存器,其包括多个移位寄存单元,每一移位寄存单元均受外部电路的时钟信号、前一级移位寄存单元的输出信号及后一级移位寄存单元的反相输出信号控制。每一移位寄存单元包括一第一上拉电路、一第二上拉电路、一第一下拉电路、一第二下拉电路、一第一反相电路、一第二反相电路及一输出电路。该第一、第二上拉电路、第一、第二下拉电路及该输出电路具有一第一公共节点,该第一上拉电路、第二下拉电路及该输出电路具有一第二公共节点,该第一反相电路连接在该第一、第二公共节点之间。该第一、第二上拉电路为该第一公共节点提供高电平信号,该第一、第二下拉电路为该第一公共节点提供低电平信号,该输出电路在该第一、第二公共节点的控制下选择输出时钟信号或低电平信号,该第二反相电路将输出电路的输出信号反相后输出每一移位寄存单元还包括一时钟信号输入端、一高电平输入端、一低电平输入端、一第一输入端、一第二输入端、一输出端及一反相输出端,该时钟信号输入端接收外部电路的时钟信号,该高电平输入端接收外部电路的高电平信号,该低电平输入端接收外部电路的低电平信号,该第一输入端电连接至前一级移位寄存单元的输出端,该第二输入端电连接至后一级移位寄存单元的反相输出端,该输出端电连接至后一级移位寄存单元的第一输入端,该反相输出端电连接至前一级移位寄存单元的第二输入端,该第一上拉电路受该第一输入端及该第二公共节点控制,该第二上拉电路受该第一、第二输入端控制,该第一下拉电路受该第一输入端控制,该第二下拉电路受该第二输入端及该第二公共节点控制。
一种液晶显示装置,其包括一液晶显示面板、一数据驱动电路及一扫描驱动电路,该数据驱动电路为该液晶显示面板提供数据信号,该扫描驱动电路为该液晶显示面板提供扫描信号。该数据驱动电路及该扫描驱动电路分别包括一移位寄存器以控制数据信号与扫描信号的输出时序,该移位寄存器包括多个移位寄存单元,每一移位寄存单元均受外部电路的时钟信号、前一级移位寄存单元的输出信号及后一级移位寄存单元的反相输出信号控制。每一移位寄存单元包括一第一上拉电路、一第二上拉电路、一第一下拉电路、一第二下拉电路、一第一反相电路、一第二反相电路及一输出电路,该第一、第二上拉电路、第一、第二下拉电路及该输出电路具有一第一公共节点,该第一上拉电路、第二下拉电路及该输出电路具有一第二公共节点。该第一反相电路连接在该第一、第二公共节点之间,该第一、第二上拉电路为该第一公共节点提供高电平信号,该第一、第二下拉电路为该第一公共节点提供低电平信号。该输出电路在该第一、第二公共节点的控制下选择输出时钟信号或低电平信号,该第二反相电路将输出电路的输出信号反相后输出。每一移位寄存单元还包括一时钟信号输入端、一高电平输入端、一低电平输入端、一第一输入端、一第二输入端、一输出端及一反相输出端,该时钟信号输入端接收外部电路的时钟信号,该高电平输入端接收外部电路的高电平信号,该低电平输入端接收外部电路的低电平信号,该第一输入端电连接至前一级移位寄存单元的输出端,该第二输入端电连接至后一级移位寄存单元的反相输出端,该输出端电连接至后一级移位寄存单元的第一输入端,该反相输出端电连接至前一级移位寄存单元的第二输入端,该第一上拉电路受该第一输入端及该第二公共节点控制,该第二上拉电路受该第一、第二输入端控制,该第一下拉电路受该第一输入端控制,该第二下拉电路受该第二输入端及该第二公共节点控制。
与现有技术相比,本发明移位寄存器的各级移位寄存单元输出的高电平信号互相之间均没有重叠,而该高电平信号为有效信号,即本发明移位寄存器输出的各级有效信号互相之间没有重叠。
与现有技术相比,本发明液晶显示装置的移位寄存器的各级移位寄存单元输出的高电平信号互相之间均没有重叠,而该高电平信号为有效信号,即本发明移位寄存器输出的各级有效信号互相之间没有重叠。因此该扫描驱动电路或数据驱动电路在进行行扫描或列扫描时,其输出扫描信号或数据信号不会产生信号干扰,从而提高了本发明液晶显示装置的显示效果。
附图说明
图1是一种现有技术移位寄存单元的电路示意图。
图2是图1中移位寄存单元所在移位寄存器的时序示意图。
图3是本发明移位寄存器较佳实施方式的结构示意图。
图4是图3的移位寄存单元的电路示意图。
图5是图3中移位寄存器的时序示意图。
图6是本发明液晶显示装置较佳实施方式的结构示意图。
具体实施方式
请参阅图3,其是本发明移位寄存器较佳实施方式的结构示意图。该移位寄存器20包括多个结构相同的移位寄存单元200,该多个移位寄存单元200依次串联。每一移位寄存单元200包括一时钟信号输入端CK、一第一输入端VIN1、一第二输入端VIN2、一输出端VOUT、一反相输出端VOUTB、一高电平输入端VH及一低电平输入端VL。每一移位寄存单元200的时钟信号输入端CK接收外部电路(图未示)的时钟信号CK,其高电平输入端VH接收外部电路(图未示)的高电平信号VDD,其低电平输入端VL接收外部电路(图未示)的低电平信号VSS。其第一输入端VIN1电连接至前一级移位寄存单元200的输出端VOUT,其第二输入端VIN2电连接至后一级移位寄存单元200的反相输出端VOUTB,其输出端VOUT电连接至后一级移位寄存单元200的第一输入端VIN1,其反相输出端VOUTB电连接至前一级移位寄存单元200的第二输入端VIN2。即前一级移位寄存单元200的输出信号为后一级移位寄存单元200的第一输入信号,后一级移位寄存单元200的反相输出信号为前一级移位寄存单元200的第二输入信号,且每一移位寄存单元同时由外部电路的时钟信号、高电平信号及低电平信号控制。
请参阅图4,其是图3的移位寄存单元的电路示意图。该移位寄存单元200包括一第一上拉电路31、一第二上拉电路32、一第一下拉电路33、一第二下拉电路34、一第一反相器35、一输出电路36及一第二反相器37。该第一上拉电路31、第二上拉电路32、第一下拉电路33、第二下拉电路34及该输出电路36具有一第一公共节点P1。该第一上拉电路31、第二下拉电路33及该输出电路36具有一第二公共节点P2。该第一反相器35连接在该第一、第二公共节点P1、P2之间,该第一、第二上拉电路31、32为该第一公共节点P1提供高电平信号,该第一、第二下拉电路33、34为该第一公共节点P1提供低电平信号。该第一上拉电路31受该第一输入端VIN1及该第二公共节点P2控制,该第二上拉电路32受该第一、第二输入端VIN1、VIN2控制,该第一下拉电路33受该第一输入端VIN1控制,该第二下拉电路34受该第二输入端VIN2及该第二公共节点P2控制。该输出电路36在第一、第二公共节点P1、P2的控制下选择输出时钟信号CK或低电平信号VSS至该输出端VOUT,该第二反相器37将输出端VOUT的信号反相后输入至该反相输出端VOUTB。
该第一上拉电路31包括一第一晶体管M1及一第二晶体管M2,该第一、第二晶体管M1、M2是PMOS型晶体管。该第一晶体管M1的栅极电连接该第一输入端VIN1,其源极电连接该高电平输入端VH,其漏极电连接该第二晶体管M2的源极。该第二晶体管M2的栅极电连接该第二公共节点P2,其漏极电连接该第一公共节点P1。
该第二上拉电路32包括一第三晶体管M3及一第四晶体管M4,该第三、第四晶体管M3、M4是PMOS型晶体管。该第三晶体管M3的栅极电连接该第一输入端VIN1,其源极电连接该高电平输入端VH,其漏极电连接该第四晶体管M4的源极。该第四晶体管M4的栅极电连接该第二输入端VIN2,其漏极电连接该第一公共节点P1。
该第一下拉电路33包括一第五晶体管M5,该第五晶体管M5是NMOS型晶体管。该第五晶体管M5的栅极电连接该第一输入端VIN1,其源极电连接该第一公共节点P1,其漏极电连接该低电平输入端VL。
该第二下拉电路34包括一第六晶体管M6及一第七晶体管M7,该第六、第七晶体管M6、M7是NMOS型晶体管。该第六晶体管M6的栅极电连接该第二公共节点P2,其源极电连接该第一公共节点P1,其漏极电连接该第七晶体管M7的源极,该第七晶体管M7的栅极电连接该第二输入端VIN2,其漏极电连接该低电平输入端VL。
该输出电路36包括一第八晶体管M8、一第九晶体管M9、一第十晶体管M10及一缓冲器361,该第八晶体管M8是PMOS型晶体管,该第九、第十晶体管M9、M10是NMOS型晶体管,该缓冲器361主要用于保持该移位寄存单元200的输出波形,避免输出波形失真。该第八晶体管M8的栅极电连接该第一公共节点P1,其源极电连接该时钟信号输入端CK,其漏极电连接该第十晶体管M10的源极。该第九晶体管M9的栅极电连接该第二公共节点P2,其源极电连接该时钟信号输入端CK,其漏极电连接该第十晶体管M10的源极。该第十晶体管M10的栅极电连接该第一公共节点P1,其漏极电连接该低电平输入端VL,其源极通过该缓冲器361电连接该输出端VOUT。
请一并参阅图5,其是图3中移位寄存器20的时序示意图。用n表示某一级移位寄存单元200,其前一级及后一级分别用n-1、n+1表示。
在T1时间内,对于第n级移位寄存单元200,第一输入端VIN1接收第n-1级输出信号VO1为高电平,则第一晶体管M1截止,第三晶体管M3截止,第五晶体管M5导通。第一公共节点P1被下拉为低电平,则第八晶体管M8导通、第十晶体管M10截止。第一公共节点P1的低电平经过该第一反相器35后变为高电平,即第二公共节点P2为高电平,则第二晶体管M2截止,第六晶体管M6导通,第九晶体管M9导通。第二输入端VIN2接收第n+1级反相输出端的输出信号VO3为高电平,则第四晶体管M4截止,第七晶体管M7导通,第一公共节点P1稳定保持低电平信号,则第二公共节点P2稳定保持高电平信号。时钟信号CK分别通过第八晶体管M8及第九晶体管M9分二路输入至该缓冲器361,此时该时钟信号CK为低电平,故输出端VOUT的输出信号VO2为低电平。
在T2时间内,对于第n级移位寄存单元200,第一输入端VIN1接收第n-1级输出信号VO1为低电平,则第一晶体管M1导通,第三晶体管M3导通,第五晶体管M5截止,因第二公共节点P2仍保持高电平信号,则第二晶体管M2截止,第六晶体管M6导通,第九晶体管M9导通。第二输入端VIN2接收第n+1级反相输出端的输出信号VO3为高电平,则第四晶体管M4截止,第七晶体管M7导通,第一公共节点P1继续保持低电平信号,则第八晶体管M8导通、第十晶体管M10截止,同时第二公共节点P2稳定保持高电平信号。时钟信号CK分别通过第八晶体管M8及第九晶体管M9分二路输入至该缓冲器361,此时该时钟信号CK为高电平,故输出端VOUT的输出信号VO2为高电平。
在T3时间内,对于第n级移位寄存单元200,第一输入端VIN1接收第n-1级输出信号VO1为低电平,则第一晶体管M1导通,第三晶体管M3导通,第五晶体管M5截止。第二输入端VIN2接收第n+1级反相输出端的输出信号VO3为低电平,则第四晶体管M4导通,第七晶体管M7截止,第一公共节点P1被上拉为高电平信号,则第八晶体管M8截止、第十晶体管M10导通。第一公共节点P1的高电平经过该第一反相器35后变为低电平,即第二公共节点P2为低电平,则第二晶体管M2导通,第六晶体管M6截止,第九晶体管M9截止。低电平信号通过该第十晶体管M10后输入至该缓冲器361,故输出端VOUT的输出信号VO2为低电平。
在T4时间内,对于第n级移位寄存单元200,第一输入端VIN1接收第n-1级输出信号VO1为低电平,则第一晶体管M1导通,第三晶体管M3导通,第五晶体管M5截止,因第二公共节点P2仍保持低电平信号,则第二晶体管M2导通,第六晶体管M6截止,第九晶体管M9截止。第一公共节点P1被上拉为高电平信号,则第八晶体管M8截止、第十晶体管M10导通。第二输入端VIN2接收第n+1级反相输出端的输出信号VO3为高电平,则第四晶体管M4截止,第七晶体管M7导通,第一公共节点P1稳定保持高电平信号,则第二公共节点P2稳定保持低电平信号。低电平信号通过该第十晶体管M10后输入至该缓冲器361,故输出端VOUT的输出信号VO2为低电平。
与现有技术相比,从工作时序图可见,第n-1级移位寄存单元200仅在T1时间内输出高电平信号,第n级移位寄存单元200仅在T2时间内输出高电平信号,第n+1级移位寄存单元200仅在T3时间内输出高电平信号,由此可见,各级移位寄存单元200输出的高电平信号互相之间均没有重叠,而该高电平信号为有效信号,即本发明移位寄存器20输出的各级有效信号互相之间没有重叠。
本发明移位寄存器20的每一移位寄存单元200都需要一时钟信号、前一级的输出信号及后一级的反相输出信号作为控制信号,并通过该第一上拉电路31、第二上拉电路32、第一下拉电路33及第二下拉电路34控制该第一公共节点P1,而该第二公共节点P2受该第一公共节点P1的控制,即该输出电路36相当于仅受该第一公共节点P1的控制。当该输出电路36的输出信号为时钟信号CK时,该时钟信号CK是通过由该第八晶体管M8、第九晶体管M9构成的二导电通路分别输出的,因此该移位寄存器20可容忍较大的时钟信号上升时间或下降时间,可接收外部高电平信号VDD的最大值及外部低电平信号VSS的最小值的范围较现有技术也更宽。同时,该输出端VOUT的电压准位也更为精确。
每一移位寄存单元200的第一反相器35及第二反相器37也可分别用一反相电路代替。
该移位寄存器20可用于液晶显示装置以及其它数字电子产品中。请参阅图6,其是一采用上述移位寄存器的液晶显示装置的结构示意图。该液晶显示装置2包括一液晶显示面板21、一数据驱动电路22及一扫描驱动电路23,该数据驱动电路22及该扫描驱动电路23分别通过多个数据线与多个扫描线与该液晶显示面板21连接。该液晶显示面板21包括一上基板(图未示)、一下基板(图未示)及一夹持于上基板与下基板间的液晶层(图未示),且于该下基板邻近液晶层一侧设置有一用于控制液晶分子扭转状态的薄膜晶体管数组(图未示)。该数据驱动电路22及该扫描驱动电路23分别包括一上述移位寄存器20。该扫描驱动电路23在该移位寄存器20的控制下依序输出高电平信号至该多个扫描线,以逐列控制该薄膜晶体管矩阵的导通与关断状态。该数据驱动电路22依序输出数据信号至该液晶显示面板21,以控制其显示画面变化。该扫描驱动电路23及该数据驱动电路22皆利用该移位寄存器20控制扫描信号与数据信号的输出时序,从而实现画面显示。
与现有技术相比,本发明移位寄存器20输出的各级有效信号互相之间没有重叠,因此该扫描驱动电路23或数据驱动电路22在进行行扫描或列扫描时,其输出扫描信号或数据信号不会产生信号干扰,从而提高了该液晶显示装置2的显示效果。

Claims (9)

1.一种移位寄存器,其包括多个移位寄存单元,其特征在于:每一移位寄存单元均受外部电路的时钟信号、前一级移位寄存单元的输出信号及后一级移位寄存单元的反相输出信号控制,每一移位寄存单元包括一第一上拉电路、一第二上拉电路、一第一下拉电路、一第二下拉电路、一第一反相电路、一第二反相电路及一输出电路,该第一、第二上拉电路、第一、第二下拉电路及该输出电路具有一第一公共节点,该第一上拉电路、第二下拉电路及该输出电路具有一第二公共节点,该第一反相电路连接在该第一、第二公共节点之间,该第一、第二上拉电路为该第一公共节点提供高电平信号,该第一、第二下拉电路为该第一公共节点提供低电平信号,该输出电路在该第一、第二公共节点的控制下选择输出时钟信号或低电平信号,该第二反相电路将输出电路的输出信号反相后输出,每一移位寄存单元还包括一时钟信号输入端、一高电平输入端、一低电平输入端、一第一输入端、一第二输入端、一输出端及一反相输出端,该时钟信号输入端接收外部电路的时钟信号,该高电平输入端接收外部电路的高电平信号,该低电平输入端接收外部电路的低电平信号,该第一输入端电连接至前一级移位寄存单元的输出端,该第二输入端电连接至后一级移位寄存单元的反相输出端,该输出端电连接至后一级移位寄存单元的第一输入端,该反相输出端电连接至前一级移位寄存单元的第二输入端,该第一上拉电路受该第一输入端及该第二公共节点控制,该第二上拉电路受该第一、第二输入端控制,该第一下拉电路受该第一输入端控制,该第二下拉电路受该第二输入端及该第二公共节点控制。
2.如权利要求1所述的移位寄存器,其特征在于:该第一上拉电路包括一第一晶体管及一第二晶体管,该第一晶体管的栅极电连接该第一输入端,其源极电连接该高电平输入端,其漏极电连接该第二晶体管的源极,该第二晶体管的栅极电连接该第二公共节点,其漏极电连接该第一公共节点。
3.如权利要求2所述的移位寄存器,其特征在于:该第二上拉电路包括一第三晶体管及一第四晶体管,该第三晶体管的栅极电连接该第一输入端,其源极电连接该高电平输入端,其漏极电连接该第四晶体管的源极,该第四晶体管的栅极电连接该第二输入端,其漏极电连接该第一公共节点。
4.如权利要求3所述的移位寄存器,其特征在于:该第一下拉电路包括一第五晶体管,该第五晶体管的栅极电连接该第一输入端,其源极电连接该第一公共节点,其漏极电连接该低电平输入端。
5.如权利要求4所述的移位寄存器,其特征在于:该第二下拉电路包括一第六晶体管及一第七晶体管,该第六晶体管的栅极电连接该第二公共节点,其源极电连接该第一公共节点,其漏极电连接该第七晶体管的源极,该第七晶体管的栅极电连接该第二输入端,其漏极电连接该低电平输入端。
6.如权利要求5所述的移位寄存器,其特征在于:该输出电路包括一第八晶体管、一第九晶体管及一第十晶体管,该第八晶体管的栅极电连接该第一公共节点,其源极电连接该时钟信号输入端,其漏极电连接该第十晶体管的源极,该第九晶体管的栅极电连接该第二输入端,其源极电连接该时钟信号输入端,其漏极电连接该第十晶体管的源极,该第十晶体管的栅极电连接该第一公共节点,其漏极电连接该低电平输入端,其源极电连接该输出端。
7.如权利要求6所述的移位寄存器,其特征在于:该第一反相电路是一反相器,该第二反相电路是一反相器,该第一、第二、第三、第四及第八晶体管是PMOS型晶体管,该第五、第六、第七、第九及第十晶体管是NMOS型晶体管。
8.如权利要求6所述的移位寄存器,其特征在于:该输出电路还包括一缓冲器,该缓冲器串接在该第十晶体管的源极与该输出端之间。
9.一种液晶显示装置,其包括一液晶显示面板、一数据驱动电路及一扫描驱动电路,该数据驱动电路为该液晶显示面板提供数据信号,该扫描驱动电路为该液晶显示面板提供扫描信号,该数据驱动电路及该扫描驱动电路分别包括一移位寄存器以控制数据信号与扫描信号的输出时序,该移位寄存器包括多个移位寄存单元,其特征在于:每一移位寄存单元均受外部电路的时钟信号、前一级移位寄存单元的输出信号及后一级移位寄存单元的反相输出信号控制,每一移位寄存单元包括一第一上拉电路、一第二上拉电路、一第一下拉电路、一第二下拉电路、一第一反相电路、一第二反相电路及一输出电路,该第一、第二上拉电路、第一、第二下拉电路及该输出电路具有一第一公共节点,该第一上拉电路、第二下拉电路及该输出电路具有一第二公共节点,该第一反相电路连接在该第一、第二公共节点之间,该第一、第二上拉电路为该第一公共节点提供高电平信号,该第一、第二下拉电路为该第一公共节点提供低电平信号,该输出电路在该第一、第二公共节点的控制下选择输出时钟信号或低电平信号,该第二反相电路将输出电路的输出信号反相后输出,每一移位寄存单元还包括一时钟信号输入端、一高电平输入端、一低电平输入端、一第一输入端、一第二输入端、一输出端及一反相输出端,该时钟信号输入端接收外部电路的时钟信号,该高电平输入端接收外部电路的高电平信号,该低电平输入端接收外部电路的低电平信号,该第一输入端电连接至前一级移位寄存单元的输出端,该第二输入端电连接至后一级移位寄存单元的反相输出端,该输出端电连接至后一级移位寄存单元的第一输入端,该反相输出端电连接至前一级移位寄存单元的第二输入端,该第一上拉电路受该第一输入端及该第二公共节点控制,该第二上拉电路受该第一、第二输入端控制,该第一下拉电路受该第一输入端控制,该第二下拉电路受该第二输入端及该第二公共节点控制。
CN200710073261A 2007-02-09 2007-02-09 移位寄存器及液晶显示装置 Expired - Fee Related CN100583295C (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN200710073261A CN100583295C (zh) 2007-02-09 2007-02-09 移位寄存器及液晶显示装置
US12/012,964 US8054934B2 (en) 2007-02-09 2008-02-06 Shift register with no overlap effective output signal and liquid crystal display using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200710073261A CN100583295C (zh) 2007-02-09 2007-02-09 移位寄存器及液晶显示装置

Publications (2)

Publication Number Publication Date
CN101241765A CN101241765A (zh) 2008-08-13
CN100583295C true CN100583295C (zh) 2010-01-20

Family

ID=39685419

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200710073261A Expired - Fee Related CN100583295C (zh) 2007-02-09 2007-02-09 移位寄存器及液晶显示装置

Country Status (2)

Country Link
US (1) US8054934B2 (zh)
CN (1) CN100583295C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11348653B2 (en) 2010-03-02 2022-05-31 Semiconductor Energy Laboratory Co., Ltd. Pulse signal output circuit and shift register

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8106864B2 (en) * 2008-10-10 2012-01-31 Lg Display Co., Ltd. Liquid crystal display device
US7817771B2 (en) * 2008-12-15 2010-10-19 Au Optronics Corporation Shift register
US9281077B2 (en) * 2009-02-25 2016-03-08 Sharp Kabushiki Kaisha Shift register and display device
CN101661798B (zh) * 2009-09-24 2012-08-29 友达光电股份有限公司 移位寄存器电路与其栅极信号产生方法
US8331524B2 (en) * 2009-12-30 2012-12-11 Au Optronics Corp. Shift register circuit
US8098792B2 (en) * 2009-12-30 2012-01-17 Au Optronics Corp. Shift register circuit
CN102654968B (zh) * 2011-11-25 2014-12-10 京东方科技集团股份有限公司 移位寄存器、栅极驱动器及显示装置
KR101354365B1 (ko) * 2011-12-30 2014-01-23 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
CN102629463B (zh) * 2012-03-29 2013-10-09 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器电路、阵列基板及显示器件
CN102682699B (zh) * 2012-04-20 2014-12-17 京东方科技集团股份有限公司 栅极驱动电路及显示器
CN102708799B (zh) 2012-05-31 2014-11-19 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器电路、阵列基板及显示器件
CN102956186A (zh) * 2012-11-02 2013-03-06 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路与液晶显示器
TWI488163B (zh) * 2013-01-23 2015-06-11 Au Optronics Corp 移位暫存器、使用該移位暫存器之閘極驅動電路與顯示裝置
CN104240628B (zh) * 2013-06-17 2017-03-01 群创光电股份有限公司 显示器面板与双向移位寄存器电路
CN104599624B (zh) * 2015-03-02 2017-02-22 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路
CN106157867B (zh) * 2016-06-24 2019-04-02 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN105976755B (zh) * 2016-07-19 2018-07-10 京东方科技集团股份有限公司 一种显示驱动电路及其控制方法、显示装置
CN108122529B (zh) * 2018-01-25 2021-08-17 京东方科技集团股份有限公司 栅极驱动单元及其驱动方法和栅极驱动电路
CN113168880A (zh) * 2018-12-28 2021-07-23 深圳市柔宇科技股份有限公司 Goa单元及其goa电路、显示装置
CN210692046U (zh) 2020-01-02 2020-06-05 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路以及显示装置
KR20220094916A (ko) * 2020-12-29 2022-07-06 엘지디스플레이 주식회사 게이트 구동 회로 및 이를 이용한 전계 발광 표시 장치
CN114495825B (zh) * 2022-01-28 2023-09-01 武汉天马微电子有限公司 一种像素驱动电路、驱动方法及显示面板、显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5222082A (en) 1991-02-28 1993-06-22 Thomson Consumer Electronics, S.A. Shift register useful as a select line scanner for liquid crystal display
US5410583A (en) * 1993-10-28 1995-04-25 Rca Thomson Licensing Corporation Shift register useful as a select line scanner for a liquid crystal display
TW550794B (en) * 2002-07-26 2003-09-01 Au Optronics Corp Shift register
JP4899327B2 (ja) * 2005-03-15 2012-03-21 カシオ計算機株式会社 シフトレジスタ回路及びその駆動制御方法並びに駆動制御装置
JP4912121B2 (ja) * 2006-02-23 2012-04-11 三菱電機株式会社 シフトレジスタ回路
CN102024500B (zh) * 2009-09-10 2013-03-27 北京京东方光电科技有限公司 移位寄存器单元及液晶显示器栅极驱动装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11348653B2 (en) 2010-03-02 2022-05-31 Semiconductor Energy Laboratory Co., Ltd. Pulse signal output circuit and shift register
TWI779333B (zh) * 2010-03-02 2022-10-01 日商半導體能源研究所股份有限公司 脈衝信號輸出電路、移位暫存器、半導體裝置、顯示模組及電子裝置
US11942170B2 (en) 2010-03-02 2024-03-26 Semiconductor Energy Laboratory Co., Ltd. Pulse signal output circuit and shift register

Also Published As

Publication number Publication date
US20080191994A1 (en) 2008-08-14
US8054934B2 (en) 2011-11-08
CN101241765A (zh) 2008-08-13

Similar Documents

Publication Publication Date Title
CN100583295C (zh) 移位寄存器及液晶显示装置
CN101241247B (zh) 移位寄存器及液晶显示装置
CN100592425C (zh) 移位寄存器及液晶显示器
CN101377956B (zh) 移位寄存器及液晶显示器
CN101388253B (zh) 移位寄存器及液晶显示器
CN104867439B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
JP4990034B2 (ja) シフトレジスタ回路およびそれを備える画像表示装置
CN101359511B (zh) 移位寄存器和采用该移位寄存器的液晶显示装置
JP5128102B2 (ja) シフトレジスタ回路およびそれを備える画像表示装置
CN104766586B (zh) 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
CN104134430B (zh) 一种移位寄存器、栅极驱动电路及显示装置
US7843421B2 (en) Gate driver and driving method thereof in liquid crystal display
CN101609719B (zh) 显示装置的移位寄存器
US20140064437A1 (en) Shift register and driving method thereof, gate driving apparatus and display apparatus
CN105243984A (zh) 移位寄存单元、移位寄存器及移位寄存器的驱动方法
CN106782663B (zh) 一种移位寄存器及栅极驱动电路
US7808320B1 (en) Buffer amplifier
CN101339810B (zh) 移位寄存器和采用该移位寄存器的液晶显示装置
JP2007207411A (ja) シフトレジスタ回路およびそれを備える画像表示装置
JP2008140522A (ja) シフトレジスタ回路およびそれを備える画像表示装置、並びに電圧信号生成回路
CN101577102B (zh) 扫描驱动器
CN106991955A (zh) 扫描驱动电路、显示面板以及驱动方法
JP2007242129A (ja) シフトレジスタ回路およびそれを備える画像表示装置
CN101241766B (zh) 移位寄存器及液晶显示装置
CN102509537B (zh) 显示装置的移位寄存器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100120

Termination date: 20200209