CN107005303B - 增强下行物理控制信道发送处理方法和设备 - Google Patents
增强下行物理控制信道发送处理方法和设备 Download PDFInfo
- Publication number
- CN107005303B CN107005303B CN201480083862.3A CN201480083862A CN107005303B CN 107005303 B CN107005303 B CN 107005303B CN 201480083862 A CN201480083862 A CN 201480083862A CN 107005303 B CN107005303 B CN 107005303B
- Authority
- CN
- China
- Prior art keywords
- processing
- dci
- symbol
- tti
- carrying
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/24—Radio transmission systems, i.e. using radiation field for communication between two or more posts
- H04B7/26—Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
本发明实施例提供一种增强下行物理控制信道发送处理方法和设备,此方法包括:在对N个DCI进行速率匹配处理之后、且对N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,其中,N≥1,TTI中传输N个DCI,第一符号为TTI中的任一符号,第一DCI包括N个DCI中的至少一个;在当前符号的时间内,对该第一符号的RE进行第一处理,第一处理包括:加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理中除第二处理之外的处理,第一符号为当前符号之后的该TTI中的任一符号,第二处理为在将第一DCI映射至第一符号的RE上之前、速率匹配处理之后进行的处理,解决了EPDCCH处理时延紧张的技术问题。
Description
技术领域
本发明实施例涉及通信技术领域,尤其涉及一种增强下行物理控制信道(英文:Enhanced Physical Downlink Control Channel,简称:EPDCCH)发送处理方法和设备。
背景技术
EPDCCH是通用移动通信技术的长期演进(英文:Long Term Evolution,简称:LTE)的版本11(英文:Release 11,简称:R11)新增定义的一种下行物理控制信道,用于发射下行控制信息(英文:Downlink Control Information,简称:DCI)。
现有技术中,EPDCCH的发送处理过程如图1所示,每个DCI均独立完成循环冗余码校验(英文:Cyclical Redundancy Check,简称:CRC)添加、CRC加掩、编码、速率匹配、加扰、调制、功控(功率控制)、层映射和预编码、子载波映射的处理,然后再将EPDCCH同下行其它信道一起按照符号进行反快速傅氏变换(英文:Inverse Fast Fourier Transformation,简称:IFFT)时频转换处理。其中,一个传输时间间隔(英文:Transmission Time Interval,简称:TTI)包括两个时隙(英文:slot),例如:每个时隙中包括7个符号,每个符号中的每个资源块(英文:Resource Block,简称:RB)包括12个资源单元(英文:Resource Element,简称:RE),每个符号均按照0-11对这12个RE进行编号,因此,在DCI的子载波映射过程中,每一个DCI会映射到1个TTI中的多个符号上,并且同一个DCI会映射到各符号中编号相同的RE上,从而每个符号上会映射有多个DCI的EPDCCH。
然而,现有技术中需要完成1个TTI中的所有DCI的层映射和预编码之后才能开始对这个TTI中的第1个符号进行IFFT处理,造成EPDCCH的处理时延要求较高。
发明内容
本发明实施例提供一种EPDCCH发送处理方法和设备,用于解决现有技术中EPDCCH的处理时延紧张的技术问题。
第一方面,本发明实施例提供一种网络设备,包括:存储器和处理器,所述存储器中存储有EPDCCH发送处理方法的代码,所述处理器用于调用所述代码执行如下操作:
在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,其中,所述N为大于或等于1的整数,所述TTI中传输所述N个DCI,所述第一符号为所述TTI中的任一符号,所述第一DCI包括所述N个DCI中的至少一个;
在当前符号的时间内,对所述第一符号的RE进行第一处理,所述第一处理包括:加扰处理、调制处理、功控处理、层映射和预编码处理、反快速傅氏转换IFFT处理中除第二处理之外的处理,所述第一符号为所述当前符号之后的任一符号,所述第二处理为在所述将所述第一DCI映射至所述第一符号的RE上之前、所述速率匹配处理之后进行的处理。
在第一方面的第一种可能的实现方式中,所述处理器用于将第一DCI映射至TTI中的第一符号的RE上,包括:所述处理器具体用于,在所述当前符号的时间内,获取待映射至所述第一符号的RE上的所述第一DCI的一部分数据;以及将获取的所述第一DCI的一部分数据映射至所述第一符号的RE上。
结合第一方面的第一种可能的实现方式,在第一方面的第二种可能的实现方式中,所述第一符号为所述当前符号的下一个符号。
在第一方面的第三种可能的实现方式中,所述处理器用于在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述处理器具体用于,在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将所述N个DCI映射至所述TTI的RE上。
结合第一方面或第一方面的第一种至第三种可能的实现方式中的任意一种,在第一方面的第四种可能的实现方式中,所述处理器用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述处理器具体用于,在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行加扰处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述处理器用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理器具体用于,在所述当前符号的时间内,对所述第一符号的RE进行加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理。
结合第一方面或第一方面的第一种至第三种可能的实现方式中的任意一种,在第一方面的第五种可能的实现方式中,所述处理器用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述处理器具体用于,在对所述N个DCI进行加扰处理之后、且对所述N个DCI进行调制处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述处理器用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理器具体用于,在所述当前符号的时间内,对所述第一符号的RE进行调制处理、功控处理、层映射和预编码处理、IFFT处理。
结合第一方面或第一方面的第一种至第三种可能的实现方式中的任意一种,在第一方面的第六种可能的实现方式中,所述处理器用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述处理器具体用于,在对所述N个DCI进行调制处理之后、且对所述N个DCI进行功控处理之前,将第一DCI映射至所述第一符号的RE上;
所述处理器用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理器具体用于,在所述当前符号的时间内,对所述第一符号的RE进行功控处理、层映射和预编码处理、IFFT处理。
结合第一方面或第一方面的第一种至第三种可能的实现方式中的任意一种,在第一方面的第七种可能的实现方式中,所述处理器用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述处理器具体用于,在对所述N个DCI进行功控处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至所述第一符号的RE上;
所述处理器用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理器具体用于,在所述当前符号的时间内,对所述第一符号的RE进行层映射和预编码处理、IFFT处理。
第二方面,本发明实施例提供一种网络设备,包括:
映射单元,用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,其中,所述N为大于或等于1的整数,所述TTI中传输所述N个DCI,所述第一符号为所述TTI中的任一符号,所述第一DCI包括所述N个DCI中的至少一个;
处理单元,用于在当前符号的时间内,对所述第一符号的RE进行第一处理,所述第一处理包括:加扰处理、调制处理、功控处理、层映射和预编码处理、反快速傅氏转换IFFT处理中除第二处理之外的处理,所述第一符号为所述当前符号之后的任一符号,所述第二处理为在所述将所述第一DCI映射至所述第一符号的RE上之前、所述速率匹配处理之后进行的处理。
在第二方面的第一种可能的实现方式中,所述映射单元用于将第一DCI映射至TTI中的第一符号的RE上,包括:所述映射单元具体用于,在所述当前符号的时间内,获取待映射至所述第一符号的RE上的所述第一DCI的一部分数据;以及将获取的所述第一DCI的一部分数据映射至所述第一符号的RE上。
结合第二方面的第一种可能的实现方式,在第二方面的第二种可能的实现方式中,所述第一符号为所述当前符号的下一个符号。
在第二方面的第三种可能的实现方式中,所述映射单元用于在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述映射单元具体用于,在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将所述N个DCI映射至所述TTI的RE上。
结合第二方面或第二方面的第一种至第三种可能的实现方式中的任意一种,在第二方面的第四种可能的实现方式中,所述映射单元用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述映射单元具体用于,在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行加扰处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述处理单元用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理单元具体用于,在所述当前符号的时间内,对所述第一符号的RE进行加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理。
结合第二方面或第二方面的第一种至第三种可能的实现方式中的任意一种,在第二方面的第五种可能的实现方式中,所述映射单元用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述映射单元具体用于,在对所述N个DCI进行加扰处理之后、且对所述N个DCI进行调制处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述处理单元用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理单元具体用于,在所述当前符号的时间内,对所述第一符号的RE进行调制处理、功控处理、层映射和预编码处理、IFFT处理。
结合第二方面或第二方面的第一种至第三种可能的实现方式中的任意一种,在第二方面的第六种可能的实现方式中,所述映射单元用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述映射单元具体用于,在对所述N个DCI进行调制处理之后、且对所述N个DCI进行功控处理之前,将第一DCI映射至所述第一符号的RE上;
所述处理单元用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理单元具体用于,在所述当前符号的时间内,对所述第一符号的RE进行功控处理、层映射和预编码处理、IFFT处理。
结合第二方面或第二方面的第一种至第三种可能的实现方式中的任意一种,在第二方面的第七种可能的实现方式中,所述映射单元用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述映射单元具体用于,在对所述N个DCI进行功控处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至所述第一符号的RE上;
所述处理单元用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理单元具体用于,在所述当前符号的时间内,对所述第一符号的RE进行层映射和预编码处理、IFFT处理。
第三方面,本发明实施例提供一种EPDCCH发送处理方法,包括:
在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,其中,所述N为大于或等于1的整数,所述TTI中传输所述N个DCI,所述第一符号为所述TTI中的任一符号,所述第一DCI包括所述N个DCI中的至少一个;
在当前符号的时间内,对所述第一符号的RE进行第一处理,所述第一处理包括:加扰处理、调制处理、功控处理、层映射和预编码处理、反快速傅氏转换IFFT处理中除第二处理之外的处理,所述第一符号为所述当前符号之后的任一符号,所述第二处理为在所述将所述第一DCI映射至所述第一符号的RE上之前、所述速率匹配处理之后进行的处理。
在第三方面的第一种可能的实现方式中,所述将第一DCI映射至TTI中的第一符号的RE上,包括:
在所述当前符号的时间内,获取待映射至所述第一符号的RE上的所述第一DCI的一部分数据;
将获取的所述第一DCI的一部分数据映射至所述第一符号的RE上。
结合第三方面的第一种可能的实现方式,在第三方面的第二种可能的实现方式中,所述第一符号为所述当前符号的下一个符号。
在第三方面的第三种可能的实现方式中,在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:
在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将所述N个DCI映射至所述TTI的RE上。
结合第三方面或第三方面的第一种至第三种可能的实现方式中的任意一种,在第三方面的第四种可能的实现方式中,所述在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:
在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行加扰处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:
在所述当前符号的时间内,对所述第一符号的RE进行加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理。
结合第三方面或第三方面的第一种至第三种可能的实现方式中的任意一种,在第三方面的第五种可能的实现方式中,所述在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:
在对所述N个DCI进行加扰处理之后、且对所述N个DCI进行调制处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:
在所述当前符号的时间内,对所述第一符号的RE进行调制处理、功控处理、层映射和预编码处理、IFFT处理。
结合第三方面或第三方面的第一种至第三种可能的实现方式中的任意一种,在第三方面的第六种可能的实现方式中,所述在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:
在对所述N个DCI进行调制处理之后、且对所述N个DCI进行功控处理之前,将第一DCI映射至所述第一符号的RE上;
所述在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:
在所述当前符号的时间内,对所述第一符号的RE进行功控处理、层映射和预编码处理、IFFT处理。
结合第三方面或第三方面的第一种至第三种可能的实现方式中的任意一种,在第三方面的第七种可能的实现方式中,所述在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:
在对所述N个DCI进行功控处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至所述第一符号的RE上;
所述在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:
在所述当前符号的时间内,对所述第一符号的RE进行层映射和预编码处理、IFFT处理。
本发明实施例提供的EPDCCH发送处理方法和设备,在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至所述第一符号的RE上,然后再对该第一符号的RE进行如下所述的第一处理,这样在对每一个符号的RE进行IFFT处理之前,不需要完成该TTI中的N个DCI的层映射和预编码处理之后才能对这个TTI中的每个符号的RE进行IFFT处理,解决了EPDCCH处理时延紧张的技术问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中EPDCCH发送处理的一种示意图;
图2为本发明网络设备实施例一的结构示意图;
图3为本发明网络设备实施例二的结构示意图;
图4为本发明EPDCCH发送处理方法实施例一的流程图;
图5为本发明EPDCCH发送处理方法的第一种实现方式示意图;
图6为本发明EPDCCH发送处理方法的第二种实现方式示意图;
图7为本发明EPDCCH发送处理方法的第三种实现方式示意图;
图8为本发明EPDCCH发送处理方法的第四种实现方式示意图;
图9为本发明EPDCCH发送处理方法实施例二的流程图;
图10为本发明EPDCCH发送处理方法实施例三的流程图;
图11为本发明实施例提供的TTI中的RE的一种示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明提供的网络设备,例如可以LTE系统中的演进型基站(英文:EvolvedNodeB,简称:eNB),本发明不以此为限。
图2为本发明网络设备实施例一的结构示意图,如图2所示,本实施例的网络设备可以包括:存储器11和处理器12,其中,其中,存储器11用于存储执行终端工作模式设置方法的代码;存储器11可以包括非易失性存储器(Non-volatile Memory)。处理器12可以是一个中央处理器(英文:Central Processing Unit,简称:CPU),或者是特定集成电路(英文:Application Specific Integrated Circuit,简称:ASIC),或者是被配置成实施本发明实施例的一个或多个集成电路。处理器12用于调用所述代码,执行如下操作:在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,其中,所述N为大于或等于1的整数,所述TTI中传输所述N个DCI,所述第一符号为所述TTI中的任一符号,所述第一DCI包括所述N个DCI中的至少一个;在当前符号的时间内,对所述第一符号的RE进行第一处理,所述第一处理包括:加扰处理、调制处理、功控处理、层映射和预编码处理、反快速傅氏转换IFFT处理中除第二处理之外的处理,所述第一符号为所述当前符号之后的任一符号,所述第二处理为在所述将所述第一DCI映射至所述第一符号的RE上之前、所述速率匹配处理之后进行的处理。
可选地,处理器12用于将第一DCI映射至TTI中的第一符号的RE上,包括:处理器12具体用于,在所述当前符号的时间内,获取待映射至所述第一符号的RE上的所述第一DCI的一部分数据;以及将获取的所述第一DCI的一部分数据映射至所述第一符号的RE上。
可选地,所述第一符号为所述当前符号的下一个符号。
可选地,处理器12用于在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:处理器12具体用于,在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将所述N个DCI映射至所述TTI的RE上。
可选地,处理器12用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:处理器12具体用于,在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行加扰处理之前,将所述第一DCI映射至所述第一符号的RE上;
处理器12用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:处理器12具体用于,在所述当前符号的时间内,对所述第一符号的RE进行加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理。
可选地,处理器12用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:处理器12具体用于,在对所述N个DCI进行加扰处理之后、且对所述N个DCI进行调制处理之前,将所述第一DCI映射至所述第一符号的RE上;
处理器12用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:处理器12具体用于,在所述当前符号的时间内,对所述第一符号的RE进行调制处理、功控处理、层映射和预编码处理、IFFT处理。
可选地,处理器12用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:处理器12具体用于,在对所述N个DCI进行调制处理之后、且对所述N个DCI进行功控处理之前,将第一DCI映射至所述第一符号的RE上;
处理器12用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:处理器12具体用于,在所述当前符号的时间内,对所述第一符号的RE进行功控处理、层映射和预编码处理、IFFT处理。
可选地,处理器12用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:处理器12具体用于,在对所述N个DCI进行功控处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至所述第一符号的RE上;
处理器12用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:处理器12具体用于,在所述当前符号的时间内,对所述第一符号的RE进行层映射和预编码处理、IFFT处理。
本实施例的网络设备,可以用于执行本发明下述方法实施例的技术方案,其实现原理和技术效果类似,此处不再赘述。
图3为本发明网络设备实施例二的结构示意图,如图3所示,本实施例的网络设备可以包括:映射单元21和处理单元22,其中,映射单元21,用于在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至传输时间间隔TTI中的第一符号的资源元素RE上,其中,所述N为大于或等于1的整数,所述TTI中传输所述N个DCI,所述第一符号为所述TTI中的任一符号,所述第一DCI包括所述N个DCI中的至少一个;处理单元22,用于在当前符号的时间内,对所述第一符号的RE进行第一处理,所述第一处理包括:加扰处理、调制处理、功控处理、层映射和预编码处理、反快速傅氏转换IFFT处理中除第二处理之外的处理,所述第一符号为所述当前符号之后的任一符号,所述第二处理为在所述将所述第一DCI映射至所述第一符号的RE上之前、所述速率匹配处理之后进行的处理。
可选地,映射单元21用于将第一DCI映射至TTI中的第一符号的RE上,包括:映射单元21具体用于,在所述当前符号的时间内,获取待映射至所述第一符号的RE上的所述第一DCI的一部分数据;以及将获取的所述第一DCI的一部分数据映射至所述第一符号的RE上。
可选地,所述第一符号为所述当前符号的下一个符号。
可选地,映射单元21用于在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:映射单元21具体用于,在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将所述N个DCI映射至所述TTI的RE上。
可选地,映射单元21用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:映射单元21具体用于,在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行加扰处理之前,将所述第一DCI映射至所述第一符号的RE上;
处理单元22用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:处理单元22具体用于,在所述当前符号的时间内,对所述第一符号的RE进行加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理。
可选地,映射单元21用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:映射单元21具体用于,在对所述N个DCI进行加扰处理之后、且对所述N个DCI进行调制处理之前,将所述第一DCI映射至所述第一符号的RE上;
处理单元22用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:处理单元22具体用于,在所述当前符号的时间内,对所述第一符号的RE进行调制处理、功控处理、层映射和预编码处理、IFFT处理。
可选地,映射单元21用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:映射单元21具体用于,在对所述N个DCI进行调制处理之后、且对所述N个DCI进行功控处理之前,将第一DCI映射至所述第一符号的RE上;
处理单元22用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:处理单元22具体用于,在所述当前符号的时间内,对所述第一符号的RE进行功控处理、层映射和预编码处理、IFFT处理。
可选地,映射单元21用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:映射单元21具体用于,在对所述N个DCI进行功控处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至所述第一符号的RE上;
处理单元22用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:处理单元22具体用于,在所述当前符号的时间内,对所述第一符号的RE进行层映射和预编码处理、IFFT处理。
本实施例的网络设备,可以用于执行本发明下述方法实施例的技术方案,其实现原理和技术效果类似,此处不再赘述。
图4为本发明EPDCCH发送处理方法实施例一的流程图,如图4所示,本实施例的执行主体为网络设备,本实施例的方法可以包括:
S101、在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,其中,所述N为大于或等于1的整数,所述TTI中传输所述N个DCI,所述第一符号为所述TTI中的任一符号,所述第一DCI包括所述N个DCI中的至少一个。
S102、在当前符号的时间内,对所述第一符号的RE进行第一处理,所述第一处理包括:加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理中除第二处理之外的处理,所述第一符号为所述当前符号之后的任一符号,所述第二处理为在将所述第一DCI映射至所述第一符号的RE上之前、所述速率匹配处理之后进行的处理。
本实施例中,该TTI中传输N个DCI,即该N个DCI在同一个TTI中进行传输,在对该N个DCI进行速率匹配处理之后,且对该N个DCI进行层映射和预编码处理之前,将第一DCI映射至传输该N个DCI的TTI中的第一符号的RE上,该过程也可称为子载波映射,其中,该第一DCI为需要映射至第一符号的RE上的DCI,该第一符号为该TTI的14个符号中的任一个符号,由于每个符号的RE上映射有这N个DCI中的至少一个DCI,该N个DCI中的至少一个DCI称为第一DCI;在将第一DCI映射至该第一符号的RE上之后,在当前时间,即该当前符号的时间内,对该第一符号的RE进行第一处理,该第一处理包括:加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理中除在所述将所述第一DCI映射至所述第一符号的RE上之前、所述速率匹配处理之后进行的处理之外的处理,所述第一符号为所述当前符号之后的任一符号,例如:该第一符号为当前符号的下一个符号,或者,该第一符号为当前符号的下两个符号等等;所述第二处理为在所述子载波映射处理之前、所述速率匹配处理之后进行的处理。
可选地,其中,将第一DCI映射至TTI中的第一符号的RE上的具体过程可以为,将需要映射至第一符号的RE上的第一DCI存储至网络设备的内存中该第一符号的RE的相应位置上。
可选地,在本发明实施例的第一种可行的实现方式中,所述在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行加扰处理之前,将所述第一DCI映射至所述第一符号的RE上;所述在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:在所述当前符号的时间内,对所述第一符号的RE进行加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理。
具体地,在对该N个DCI进行CRC添加处理、CRC加掩处理、编码处理、速率匹配处理之后,将第一DCI映射至TTI中的第一符号的RE上,那么在将第一DCI映射至TTI中的第一符号的RE上之前、所述速率匹配处理之后进行的处理为无,因此,第一处理包括:加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理;从而当到达需要对该第一符号的RE进行处理的时候(即当前符号的时间),对该第一符号的RE进行加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理。本实现方案的过程可以如图5所示,图5中未示出IFFT处理,图5所示的子载波映射处理表示将第一DCI映射至第一符号的RE上。
在本发明实施例的第二种可行的实现方式中,所述在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:在对所述N个DCI进行加扰处理之后、且对所述N个DCI进行调制处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:在所述当前符号的时间内,对所述第一符号的RE进行调制处理、功控处理、层映射和预编码处理、IFFT处理。
具体地,在对该N个DCI进行在对该N个DCI进行CRC添加处理、CRC加掩处理、编码处理、速率匹配处理、加扰处理之后,将所述第一DCI映射至所述第一符号的RE上,那么在将所述第一DCI映射至所述第一符号的RE上之前、所述速率匹配处理之后进行的处理为加扰处理,因此,第一处理包括:调制处理、功控处理、层映射和预编码处理、IFFT处理;从而当到达需要对该第一符号的RE进行处理的时候(即当前符号的时间),对该第一符号的RE进行调制处理、功控处理、层映射和预编码处理、IFFT处理。本实现方案的过程可以如图6所示,图6中未示出IFFT处理,图6所示的子载波映射处理表示将第一DCI映射至第一符号的RE上。
在本发明实施例的第三种可行的实现方式中,所述在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:在对所述N个DCI进行调制处理之后、且对所述N个DCI进行功控处理之前,将第一DCI映射至TTI中的第一符号的RE上;
所述在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:在所述当前符号的时间内,对所述第一符号的RE进行功控处理、层映射和预编码处理、IFFT处理。
具体地,在对该N个DCI进行在对该N个DCI进行CRC添加处理、CRC加掩处理、编码处理、速率匹配处理、加扰处理、调制处理之后,对该第一符号的子载波进行该第一DCI的子载波映射,那么在所述子载波映射处理之前、所述速率匹配处理之后进行的处理为加扰处理和调制处理,因此,第一处理包括:功控处理、层映射和预编码处理、IFFT处理;从而当到达需要对该第一符号的RE进行处理的时候(即当前符号的时间),对该第一符号的RE进行功控处理、层映射和预编码处理、IFFT处理。本实现方案的过程可以如图7所示,图7中未示出IFFT处理,图7所示的子载波映射处理表示将第一DCI映射至第一符号的RE上。
在本发明实施例的第四种可行的实现方式中,所述在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:在对所述N个DCI进行功控处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上;
所述在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:在所述当前符号的时间内,对所述第一符号的RE进行层映射和预编码处理、IFFT处理。
具体地,在在对该N个DCI进行在对该N个DCI进行CRC添加处理、CRC加掩处理、编码处理、速率匹配处理、加扰处理、调制处理、功控处理之后,将所述第一DCI映射至所述第一符号的RE上,那么在将所述第一DCI映射至所述第一符号的RE上之前、所述速率匹配处理之后进行的处理为加扰处理、调制处理和功控处理,因此,第一处理包括:层映射和预编码处理、IFFT处理;从而当到达需要对该第一符号的RE进行处理的时候(即当前符号的时间),对该第一符号的RE进行层映射和预编码处理、IFFT处理。本实现方案的过程可以如图8所示,图8中未示出IFFT处理,图8所示的子载波映射处理表示将第一DCI映射至第一符号的RE上。
本实施例中,在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至所述第一符号的RE上,然后再对该第一符号的RE进行如上所述的第一处理,这样在对每一个符号的RE进行IFFT处理之前,不需要完成该TTI中的N个DCI的层映射和预编码处理之后才能对这个TTI中的每个符号的RE进行IFFT处理,解决了EPDCCH处理时延紧张的技术问题。
图9为本发明EPDCCH发送处理方法实施例二的流程图,如图9所示,本实施例的执行主体为网络设备,本实施例的方法可以包括:
S201、在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,在当前符号的时间内,获取待映射至所述第一符号的RE中的所述第一DCI的一部分数据。
其中,所述N为大于或等于1的整数,所述TTI中传输所述N个DCI,所述第一符号为所述TTI中的任一符号,所述第一DCI包括所述N个DCI中的至少一个。
S202、将获取的所述第一DCI的一部分数据映射至所述第一符号的RE上。
本实施例中,S201和S202用于完成将第一DCI映射至第一符号的RE上;以TTI中每个符号上为单位分别进行处理,下面以TTI中的其中一个符号(下面称为第一符号)进行详细说明,TTI的其它各个符号参照该符号的处理方式进行处理。为了解决EPDCCH处理时延紧张的问题,在该第一符号的时间之前,就完成该第一符号的RE的发送前的所有处理,因此,在当前符号的时间内,从N个DCI中确定哪些DCI需要映射至该第一符号的RE上,此处将映射到该第一符号的RE上的所有DCI称为第一DCI;由于一个DCI映射至TTI的符号上,所以映射到TTI的符号中的每个符号上的是该DCI的其中一部分数据,所以还需要获取第一DCI中的哪些数据需要映射到该第一符号的RE上。然后再将获取的该第一DCI的一部分数据映射至该第一符号的RE上。
S203、在所述当前符号的时间内,对所述第一符号的RE进行第一处理。
本实施例中,在将第一DCI映射至第一符号的RE之后,在当前符号的时间内,还对该第一符号的RE进行第一处理,具体实现过程可以参见本发明方法实施例一S102中的相关记载,此处不再赘述。
在本发明实施例的第一种可行的实现方式中,第一符号为当前符号的下一个符号;在上述TTI的上一个TTI的最后一个符号的时间内,对本TTI的第一个符号的RE执行上述S201-S203,然后,在本TTI的第一个符号的时间内,对本TTI的第二个符号的RE执行上述S201-S203;以此类推,在本TTI的第十三个符号的时间内,对本TTI的第十四个符号的RE执行上述S201-S203。
在本发明实施例的第二种可行的实现方式中,第一符号为当前符号的下两个符号;在上述TTI的上一个TTI的倒数第二个符号的时间内,对本TTI的第一个符号的RE执行上述S201-S203;然后,在上述TTI的上一个TTI的最后一个符号的时间内,对本TTI的第二个符号的RE执行上述S201-S203;然后,在本TTI的第一个符号的时间内,对本TTI的第三个符号的RE执行上述S201-S203;以此类推,在本TTI的第十二个符号的时间内,对本TTI的第十四个符号的RE执行上述S201-S203;在本TTI的第十三个符号的时间内,对本TTI的下一个TTI的第一个符号的RE执行上述S201-S203,在本TTI的第十四个符号的时间内,对本TTI的下一个TTI的第二个符号的RE执行上述S201-S203。
当第一符号为当前符号的下三个符号,具体执行过程与上述实现方式类似,此处不再赘述;当第一符号为当前符号的下四个符号,具体执行过程与上述实现方式类似,此处不再赘述;当第一符号为当前符号的下M个符号,具体执行过程与上述实现方式类似,此处不再赘述,所述M为大于或等于1、并且小于或等于13的整数。
本实施例中,在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,在当前符号的时间内,确定待映射至所述第一符号的RE中的所述第一DCI的一部分数据,并将获取的所述第一DCI的一部分数据映射至所述第一符号的RE上,然后再对该第一符号的RE进行如上所述的第一处理,这样在对每一个符号的RE进行IFFT处理之前,不需要完成该TTI中的N个DCI的层映射和预编码处理之后才能对这个TTI中的每个符号进行IFFT处理,解决了EPDCCH处理时延紧张的技术问题。
图10为本发明EPDCCH发送处理方法实施例三的流程图,如图10所示,本实施例的执行主体为网络设备,本实施例的方法可以包括:
S301、在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将所述N个DCI映射至TTI的RE上。
本实施例中,N个DCI在同一个TTI上进行传输,在对该N个DCI进行速率匹配处理之后、且对该N个DCI进行层映射和预编码处理之前,对该TTI进行该N个DCI的子载波映射,即将该N个DCI映射至该TTI的各符号的RE上,这一执行步骤是以DCI为单位进行子载波映射,即,将一个DCI映射至该TTI的符号中相应的RE上,将下一个DCI映射至该TTI的符号中相应的RE上,以此类推,直至将第N个DCI映射至该TTI的符号中相应的RE上,从而完成了将第一DCI映射至该TTI的第一符号的RE上,该第一符号为该TTI中的任一符号,该第一DCI包括所述N个DCI中的至少一个。以N个DCI中的一个DCI为例进行说明,如图11所示,该DCI的数据会分成九部分数据,该DCI的第一部分数据会映射至该TTI的第1个符号的0号RE、该DCI的第二部分数据会映射至第2个符号的0号RE、该DCI的第三部分数据会映射至第3个符号的0号RE、该DCI的第四部分数据会映射至第5个符号的0号RE、该DCI的第五部分数据会映射至第6个符号的0号RE、该DCI的第六部分数据会映射至第8个符号的0号RE、该DCI的第七部分数据会映射至第10个符号的0号RE、该DCI的第八部分数据会映射至第11个符号的0号RE、该DCI的第九部分数据会映射至第12个符号的0号RE上。
S302、在当前符号的时间内,对所述第一符号进行第一处理。
本实施例中,S302的具体实现过程可以参见本发明方法实施例一S102中的相关记载,此处不再赘述。
本实施例,通过在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将所述N个DCI映射至所述TTI的RE上,然后在当前符号的时间内,对所述第一符号的RE进行第一处理;这样在对每一个符号的RE进行IFFT处理之前,不需要完成该TTI中的N个DCI的层映射和预编码处理之后才能对这个TTI中的每个符号进行IFFT处理,解决了EPDCCH处理时延紧张的技术问题。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于一计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:只读内存(英文:Read-Only Memory,简称:ROM)、随机存取存储器(英文:Random Access Memory,简称:RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
Claims (24)
1.一种网络设备,其特征在于,包括:存储器和处理器,所述存储器中存储有增强下行物理控制信道EPDCCH发送处理方法的代码,所述处理器用于调用所述代码执行如下操作:
在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至传输时间间隔TTI中的第一符号的资源元素RE上,其中,所述N为大于或等于1的整数,所述TTI中传输所述N个DCI,所述第一符号为所述TTI中的任一符号,所述第一DCI包括所述N个DCI中的至少一个;
在当前符号的时间内,对所述第一符号的RE进行第一处理,所述第一处理包括:加扰处理、调制处理、功控处理、层映射和预编码处理、反快速傅氏转换IFFT处理中除第二处理之外的处理,所述第一符号为所述当前符号之后的任一符号,所述第二处理为在将所述第一DCI映射至所述第一符号的RE上之前、所述速率匹配处理之后进行的处理。
2.根据权利要求1所述的网络设备,其特征在于,所述处理器用于将第一DCI映射至TTI中的第一符号的RE上,包括:所述处理器具体用于,在所述当前符号的时间内,获取待映射至所述第一符号的RE上的所述第一DCI的一部分数据;以及将获取的所述第一DCI的一部分数据映射至所述第一符号的RE上。
3.根据权利要求2所述的网络设备,其特征在于,所述第一符号为所述当前符号的下一个符号。
4.根据权利要求1所述的网络设备,其特征在于,所述处理器用于在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述处理器具体用于,在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将所述N个DCI映射至所述TTI的各符号的RE上。
5.根据权利要求1-4任意一项所述的网络设备,其特征在于,所述处理器用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述处理器具体用于,在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行加扰处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述处理器用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理器具体用于,在所述当前符号的时间内,对所述第一符号的RE进行加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理。
6.根据权利要求1-4任意一项所述的网络设备,其特征在于,所述处理器用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述处理器具体用于,在对所述N个DCI进行加扰处理之后、且对所述N个DCI进行调制处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述处理器用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理器具体用于,在所述当前符号的时间内,对所述第一符号的RE进行调制处理、功控处理、层映射和预编码处理、IFFT处理。
7.根据权利要求1-4任意一项所述的网络设备,其特征在于,所述处理器用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述处理器具体用于,在对所述N个DCI进行调制处理之后、且对所述N个DCI进行功控处理之前,将第一DCI映射至所述第一符号的RE上;
所述处理器用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理器具体用于,在所述当前符号的时间内,对所述第一符号的RE进行功控处理、层映射和预编码处理、IFFT处理。
8.根据权利要求1-4任意一项所述的网络设备,其特征在于,所述处理器用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述处理器具体用于,在对所述N个DCI进行功控处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至所述第一符号的RE上;
所述处理器用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理器具体用于,在所述当前符号的时间内,对所述第一符号的RE进行层映射和预编码处理、IFFT处理。
9.一种网络设备,其特征在于,包括:
映射单元,用于在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至传输时间间隔TTI中的第一符号的资源元素RE上,其中,所述N为大于或等于1的整数,所述TTI中传输所述N个DCI,所述第一符号为所述TTI中的任一符号,所述第一DCI包括所述N个DCI中的至少一个;
处理单元,用于在当前符号的时间内,对所述第一符号的RE进行第一处理,所述第一处理包括:加扰处理、调制处理、功控处理、层映射和预编码处理、反快速傅氏转换IFFT处理中除第二处理之外的处理,所述第一符号为所述当前符号之后的任一符号,所述第二处理为在将所述第一DCI映射至所述第一符号的RE上之前、所述速率匹配处理之后进行的处理。
10.根据权利要求9所述的网络设备,其特征在于,所述映射单元用于将第一DCI映射至TTI中的第一符号的RE上,包括:所述映射单元具体用于,在所述当前符号的时间内,获取待映射至所述第一符号的RE上的所述第一DCI的一部分数据;以及将获取的所述第一DCI的一部分数据映射至所述第一符号的RE上。
11.根据权利要求10所述的网络设备,其特征在于,所述第一符号为所述当前符号的下一个符号。
12.根据权利要求9所述的网络设备,其特征在于,所述映射单元用于在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述映射单元具体用于,在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将所述N个DCI映射至所述TTI的各符号的RE上。
13.根据权利要求9-12任意一项所述的网络设备,其特征在于,所述映射单元用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述映射单元具体用于,在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行加扰处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述处理单元用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理单元具体用于,在所述当前符号的时间内,对所述第一符号的RE进行加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理。
14.根据权利要求9-12任意一项所述的网络设备,其特征在于,所述映射单元用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述映射单元具体用于,在对所述N个DCI进行加扰处理之后、且对所述N个DCI进行调制处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述处理单元用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理单元具体用于,在所述当前符号的时间内,对所述第一符号的RE进行调制处理、功控处理、层映射和预编码处理、IFFT处理。
15.根据权利要求9-12任意一项所述的网络设备,其特征在于,所述映射单元用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述映射单元具体用于,在对所述N个DCI进行调制处理之后、且对所述N个DCI进行功控处理之前,将第一DCI映射至所述第一符号的RE上;
所述处理单元用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理单元具体用于,在所述当前符号的时间内,对所述第一符号的RE进行功控处理、层映射和预编码处理、IFFT处理。
16.根据权利要求9-12任意一项所述的网络设备,其特征在于,所述映射单元用于在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:所述映射单元具体用于,在对所述N个DCI进行功控处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至所述第一符号的RE上;
所述处理单元用于在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:所述处理单元具体用于,在所述当前符号的时间内,对所述第一符号的RE进行层映射和预编码处理、IFFT处理。
17.一种增强下行物理控制信道EPDCCH发送处理方法,其特征在于,包括:
在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至传输时间间隔TTI中的第一符号的资源元素RE上,其中,所述N为大于或等于1的整数,所述TTI中传输所述N个DCI,所述第一符号为所述TTI中的任一符号,所述第一DCI包括所述N个DCI中的至少一个;
在当前符号的时间内,对所述第一符号的RE进行第一处理,所述第一处理包括:加扰处理、调制处理、功控处理、层映射和预编码处理、反快速傅氏转换IFFT处理中除第二处理之外的处理,所述第一符号为所述当前符号之后的任一符号,所述第二处理为在将所述第一DCI映射至所述第一符号的RE上之前、所述速率匹配处理之后进行的处理。
18.根据权利要求17所述的方法,其特征在于,所述将第一DCI映射至TTI中的第一符号的RE上,包括:
在所述当前符号的时间内,获取待映射至所述第一符号的RE上的所述第一DCI的一部分数据;
将获取的所述第一DCI的一部分数据映射至所述第一符号的RE上。
19.根据权利要求18所述的方法,其特征在于,所述第一符号为所述当前符号的下一个符号。
20.根据权利要求17所述的方法,其特征在于,在对N个下行控制信号DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:
在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将所述N个DCI映射至所述TTI的各符号的RE上。
21.根据权利要求17-20任意一项所述的方法,其特征在于,所述在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:
在对所述N个DCI进行速率匹配处理之后、且对所述N个DCI进行加扰处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:
在所述当前符号的时间内,对所述第一符号的RE进行加扰处理、调制处理、功控处理、层映射和预编码处理、IFFT处理。
22.根据权利要求17-20任意一项所述的方法,其特征在于,所述在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:
在对所述N个DCI进行加扰处理之后、且对所述N个DCI进行调制处理之前,将所述第一DCI映射至所述第一符号的RE上;
所述在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:
在所述当前符号的时间内,对所述第一符号的RE进行调制处理、功控处理、层映射和预编码处理、IFFT处理。
23.根据权利要求17-20任意一项所述的方法,其特征在于,所述在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:
在对所述N个DCI进行调制处理之后、且对所述N个DCI进行功控处理之前,将第一DCI映射至所述第一符号的RE上;
所述在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:
在所述当前符号的时间内,对所述第一符号的RE进行功控处理、层映射和预编码处理、IFFT处理。
24.根据权利要求17-20任意一项所述的方法,其特征在于,所述在对N个DCI进行速率匹配处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至TTI中的第一符号的RE上,包括:
在对所述N个DCI进行功控处理之后、且对所述N个DCI进行层映射和预编码处理之前,将第一DCI映射至所述第一符号的RE上;
所述在当前符号的时间内,对所述第一符号的RE进行第一处理,包括:
在所述当前符号的时间内,对所述第一符号的RE进行层映射和预编码处理、IFFT处理。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2014/093974 WO2016095109A1 (zh) | 2014-12-16 | 2014-12-16 | 增强下行物理控制信道发送处理方法和设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107005303A CN107005303A (zh) | 2017-08-01 |
CN107005303B true CN107005303B (zh) | 2019-06-18 |
Family
ID=56125573
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201480083862.3A Active CN107005303B (zh) | 2014-12-16 | 2014-12-16 | 增强下行物理控制信道发送处理方法和设备 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN107005303B (zh) |
WO (1) | WO2016095109A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020220371A1 (en) * | 2019-05-01 | 2020-11-05 | Qualcomm Incorporated | Layer-based channel state information (csi) omission for compressed type-2 csi feedback |
WO2024102040A1 (en) * | 2022-11-08 | 2024-05-16 | Telefonaktiebolaget Lm Ericsson (Publ) | Physical layer processing for wireless communication |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102056299A (zh) * | 2009-10-28 | 2011-05-11 | 北京三星通信技术研究有限公司 | 一种传输下行控制信令的方法和装置 |
CN102883368A (zh) * | 2011-07-13 | 2013-01-16 | 夏普株式会社 | 物理下行控制信道的分配方法和设备 |
WO2013015607A2 (en) * | 2011-07-27 | 2013-01-31 | Lg Electronics Inc. | Sequence mapping method and apparatus in wireless communication system |
CN104081846A (zh) * | 2012-10-30 | 2014-10-01 | 华为技术有限公司 | 增强物理下行控制信道的处理方法、网络侧设备和用户设备 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9769806B2 (en) * | 2012-01-17 | 2017-09-19 | Texas Instruments Incorporated | Resource configuration for EPDCCH |
CN108183773A (zh) * | 2012-03-16 | 2018-06-19 | 联发科技股份有限公司 | 解码下行链路控制信息的方法和用户设备 |
-
2014
- 2014-12-16 CN CN201480083862.3A patent/CN107005303B/zh active Active
- 2014-12-16 WO PCT/CN2014/093974 patent/WO2016095109A1/zh active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102056299A (zh) * | 2009-10-28 | 2011-05-11 | 北京三星通信技术研究有限公司 | 一种传输下行控制信令的方法和装置 |
CN102883368A (zh) * | 2011-07-13 | 2013-01-16 | 夏普株式会社 | 物理下行控制信道的分配方法和设备 |
WO2013015607A2 (en) * | 2011-07-27 | 2013-01-31 | Lg Electronics Inc. | Sequence mapping method and apparatus in wireless communication system |
CN104081846A (zh) * | 2012-10-30 | 2014-10-01 | 华为技术有限公司 | 增强物理下行控制信道的处理方法、网络侧设备和用户设备 |
Also Published As
Publication number | Publication date |
---|---|
WO2016095109A1 (zh) | 2016-06-23 |
CN107005303A (zh) | 2017-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106992847B (zh) | 上行数据发送、接收方法、装置、终端及基站 | |
KR101865643B1 (ko) | 제어 정보 강화 전송 방법, 사용자 기기, 기지국, 및 통신 시스템 | |
CN102598567B (zh) | 无线通信系统、基站装置、移动站装置、无线通信方法以及集成电路 | |
CN102083219B (zh) | 非周期srs的传输方法和设备 | |
US11197287B2 (en) | Methods and devices for sending and receiving physical uplink control channel | |
EP3379753A1 (en) | Uplink control information sending method and device | |
JP2018512774A (ja) | アップリンクデータ伝送の方法および装置 | |
JP2017523728A5 (zh) | ||
CN105515741A (zh) | 一种在非授权频段上的数据传输方法及装置 | |
WO2016070365A1 (en) | Contention based uplink transmission for coverage enhancement | |
CN110430027B (zh) | 数据发送方法、发送端设备及存储介质 | |
CN106576025B (zh) | 增强的随机接入信道过程 | |
CN109565871A (zh) | 用于非正交编码接入的码字自适应 | |
EP2675235A1 (en) | Method and device for allocating uplink channel resource of cooperative multi-point transmission/reception | |
JP2017536022A5 (zh) | ||
US10659202B2 (en) | Terminal, base station, transmission method, and reception method | |
CN107005303B (zh) | 增强下行物理控制信道发送处理方法和设备 | |
CN109246828B (zh) | 多子带系统中下行业务处理方法、基站及用户设备 | |
JP6118452B2 (ja) | マシン・タイプ通信のための周波数ダイバーシティ送信方法 | |
JP7055874B2 (ja) | 情報送信方法および装置 | |
CN106161318B (zh) | 一种信号处理方法、发送机、接收机及系统 | |
CN109327292B (zh) | 下行参考信号资源分配方法及装置 | |
US20220386296A1 (en) | High-speed data transmission method and apparatus for ofdm-based single carrier system | |
CN110972318B (zh) | 免调度资源的激活、去激活方法及装置、存储介质、基站、用户设备 | |
US10715285B2 (en) | Systems and methods for partial collision multiple access |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |