CN106205538A - 一种goa驱动单元及驱动电路 - Google Patents
一种goa驱动单元及驱动电路 Download PDFInfo
- Publication number
- CN106205538A CN106205538A CN201610793464.1A CN201610793464A CN106205538A CN 106205538 A CN106205538 A CN 106205538A CN 201610793464 A CN201610793464 A CN 201610793464A CN 106205538 A CN106205538 A CN 106205538A
- Authority
- CN
- China
- Prior art keywords
- pull
- transistor
- down transistor
- driver element
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种GOA驱动单元及驱动电路,该GOA驱动单元包括第一下拉晶体管、第二下拉晶体管、第三下拉晶体管和第四下拉晶体管,以及用于维持所述第一下拉晶体管和第三下拉晶体管栅极低电压的第五下拉晶体管和用于维持所述第二下拉晶体管和第四下拉晶体管栅极低电压的第六下拉晶体管;其中,第五下拉晶体管的漏极与所述第一下拉晶体管和第三下拉晶体管的栅极耦接,第六下拉晶体管的漏极与所述第二下拉晶体管和第四下拉晶体管的栅极耦接,所述第五下拉晶体管和第六下拉晶体管的栅极共同耦接于所述上拉单元的控制信号输入端;各下拉晶体管的源极均耦接于第一下拉电压。该驱动单元能够可靠地稳定电路中关键电路节点的电压,提高电路的信号输出能力。
Description
技术领域
本发明属于液晶显示领域,尤其涉及一种GOA驱动单元及驱动电路。
背景技术
传统的液晶显示器的驱动电路一般为外部搭载的集成电路模组的形式,如普遍采用的TAB(Tape Automated Bonding)封装结构。而随着具有超高载流子迁移率特性的低温多晶硅(LTPS,Low Temperature Poly silicon)半导体薄膜晶体管的发展,基于面板周边的集成电路技术逐渐成为研究的焦点,其中典型的应用是阵列基板行驱动技术(GOA,GateDriver On Array)。
GOA驱动电路是利用液晶显示器Array制程将行(Gate)扫描驱动信号电路制作在阵列基板上来实现对像素单元的逐行驱动扫描。GOA驱动电路不仅能够减少外接集成电路的焊接工序,提高集成度,还可以提升产能降低生产成本,是中小尺寸液晶显示产品(例如手机,PDA等)的首选。另外,随着手机智能化进程日益加快,中小尺寸液晶显示设备的触控技术也需要得到相应的技术支持,因此对驱动电路提出了更多要求。
现有的GOA驱动电路存在如下问题,一方面,由于晶体管的参数具有很大的分散性,且长期工作后其性能有可能受到影响进一步使其参数改变,使得驱动电路中一些关键电路节点的电压会发生变化,严重时引发设计的时序和功能的失效,进而导致整个GOA驱动电路的失效。另一方面,在GOA驱动电路制程中,由于电路级数多,晶体管数量巨大等原因,容易发生短路或断路等故障,而由于修复难度较高,因此一旦出现这种情况将导致液晶面板成为次品,严重影响液晶面板产出的良率。
发明内容
本发明所要解决的技术问题之一是需要提供一种改进的GOA驱动电路以稳定关键电路节点的电压,防止因元件的参数变化而导致的失效。
为了解决上述技术问题,本申请的实施例首先提供了一种GOA驱动单元,包括上拉单元、上拉控制单元、下拉单元、下拉维持单元及自举电容,其特征在于,所述下拉维持单元包括经由桥接晶体管的源极和漏极相连接的镜像电路结构;所述镜像电路结构包括用于维持所述上拉单元的控制信号输入端低电压的第一下拉晶体管和第二下拉晶体管,用于维持所述上拉单元的行扫描信号输出端低电压的第三下拉晶体管和第四下拉晶体管,以及用于维持所述第一下拉晶体管和第三下拉晶体管栅极低电压的第五下拉晶体管和用于维持所述第二下拉晶体管和第四下拉晶体管栅极低电压的第六下拉晶体管;其中,第五下拉晶体管的漏极与所述第一下拉晶体管和第三下拉晶体管的栅极耦接,第六下拉晶体管的漏极与所述第二下拉晶体管和第四下拉晶体管的栅极耦接,所述第五下拉晶体管和第六下拉晶体管的栅极共同耦接于所述上拉单元的控制信号输入端;各下拉晶体管的源极均耦接于第一下拉电压。
优选地,所述第五下拉晶体管和第六下拉晶体管的源极耦接于第二下拉电压,且所述第二下拉电压小于所述第一下拉电压。
优选地,所述第一下拉晶体管和第二下拉晶体管的漏极共同耦接于所述上拉单元的控制信号输入端,所述第三下拉晶体管和第四下拉晶体管的漏极共同耦接于所述上拉单元的行扫描信号输出端。
优选地,所述镜像电路结构还包括镜像的第一交替控制电路和第二交替控制电路,所述第一交替控制电路包括,第七晶体管,其栅极和漏极耦接在一起,用于接收第一交替控制信号;第八晶体管,其栅极和漏极分别与所述第七晶体管的源极和漏极耦接;第九晶体管,其漏极和源极分别与所述第八晶体管的漏极和源极耦接,其栅极用于接收第二交替控制信号;第十晶体管,其漏极与所述第八晶体管的栅极耦接,其栅极和源极分别与所述第五下拉晶体管的栅极和源极耦接;所述第二交替控制电路具有与所述第一交替控制电路镜像的结构,且其第一交替控制信号与第二交替控制信号的输入端互换;所述第一交替控制信号与所述第二交替控制信号交替为高电平和低电平。
优选地,所述交替控制信号的频率小于所述GOA驱动单元的扫描时钟信号的频率。
优选地,还包括下传单元,所述下传单元包括下传晶体管,所述下传晶体管的栅极与上拉单元的控制信号输入端耦接,其漏极与所述上拉单元的时钟信号输入端耦接,其源极生成作用于后一级GOA驱动单元的下传信号。
另一方面,还提供了一种GOA驱动电路,由上述GOA驱动单元级联构成的GOA驱动电路,将频率相等、相位相反的两个扫描时钟信号隔行输入至各GOA驱动单元。
本申请的实施例还提供了另一种GOA驱动单元,如上述GOA驱动单元,去除所述桥接晶体管。
优选地,还包括下传单元,所述下传单元包括下传晶体管,所述下传晶体管的栅极与上拉单元的控制信号输入端耦接,其漏极与所述上拉单元的时钟信号输入端耦接,其源极生成作用于后一级GOA驱动单元的下传信号。
另一方面,还提供了另一种GOA驱动电路,由上述GOA驱动单元级联构成的GOA驱动电路,将频率相等、相位相反的两个扫描时钟信号隔行输入至各GOA驱动单元。
与现有技术相比,上述方案中的一个或多个实施例可以具有如下优点或有益效果:
通过优化GOA驱动单元的电路结构,能够可靠地稳定电路中关键电路节点的电压,提高电路的信号输出能力。同时具有一定的自修复能力。进而提高GOA面板良率,改善GOA面板显示品质。
本发明的其他优点、目标,和特征在某种程度上将在随后的说明书中进行阐述,并且在某种程度上,基于对下文的考察研究对本领域技术人员而言将是显而易见的,或者可以从本发明的实践中得到教导。本发明的目标和其他优点可以通过下面的说明书,权利要求书,以及附图中所特别指出的结构来实现和获得。
附图说明
附图用来提供对本申请的技术方案或现有技术的进一步理解,并且构成说明书的一部分。其中,表达本申请实施例的附图与本申请的实施例一起用于解释本申请的技术方案,但并不构成对本申请技术方案的限制。
图1为现有技术中的GOA驱动单元的结构示意图;
图2为根据本发明一实施例的GOA驱动单元的结构示意图;
图3为根据本发明一实施例的GOA驱动单元工作时的信号波形示意图;
图4为根据本发明另一实施例的GOA驱动单元的结构示意图;
图5a-图5b分别为当桥接晶体管T55发生断路和发生短路时的电路结构示意图;
图6为根据本发明又一实施例的GOA驱动单元的结构示意图。
具体实施方式
以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成相应技术效果的实现过程能充分理解并据以实施。本申请实施例以及实施例中的各个特征,在不相冲突前提下可以相互结合,所形成的技术方案均在本发明的保护范围之内。
现有的GOA驱动电路通常包括级联的多个GOA驱动单元,每一级GOA驱动单元对应驱动一级水平的行扫描线。图1为现有技术中的GOA驱动单元的结构示意图,如图所示,GOA驱动单元的主要结构包括上拉控制单元110(Pull-up control part),上拉单元120(Pull-up part),下拉单元140(Key Pull-down Part)和下拉维持单元150(Pull-down HoldingPart),以及自举(Boast)电容130。
其中,下拉维持单元150是具有镜像结构的电路,当晶体管长期处于直流信号作用时,会产生直流应力(DC Stress),其性能会受到影响,引发晶体管的失效,镜像电路能够降低直流信号作用所导致的直流应力的影响。但该镜像电路中的关键电路节点(P(N)和K(N))存在电压不稳定的问题(后面详述),有可能导致电路的失效,本发明的GOA驱动单元基于上述基本结构进行改进,使驱动单元具有自修复能力,下面结合具体的实施例详细说明。
图2为根据本发明一实施例的GOA驱动单元的结构示意图,如图所示,该第N级GOA驱动单元控制对显示区域的第N行水平扫描线G(N)充电,包括上拉控制单元210,上拉单元220,自举电容230,下拉单元240,下拉维持单元250以及下传单元260。
具体的,上拉控制单元210主要用于控制上拉单元220的开启时间,实现液晶面板的逐行扫描。上拉控制单元210可以由上拉控制晶体管T11构成。从图2中可以看出,该上拉控制晶体管T11的栅极接收ST(N-1)信号,该信号为来自上一级(第N-1级)的GOA驱动单元产生的下传信号。
现有技术中(如图1所示),一般采用上一级的输出信号,即行扫描信号G(N-1)来启动下一级的驱动单元,上拉控制晶体管T11的漏极和栅极耦接在一起,接收前一级GOA驱动单元输出的行扫描信号,其源极生成作用于上拉单元的控制信号输入端的扫描控制信号。则此时T11相当于一个二极管,即T11的栅源电压Vgs=0,在T11内部会存在较大的漏电流。
在本发明的实施例中,增加了下传单元260。如图2所示,下传单元260主要由下传晶体管T22构成。该下传晶体管T22的栅极和漏极均与上拉单元220相连接,其中T22的栅极与上拉单元220的控制信号输入端耦接,T22的漏极与上拉单元220的时钟信号输入端耦接,T22的源极生成并输出下传信号ST(N),作用于后一级(第N+1级)GOA驱动单元的上拉控制晶体管T11的栅极。T11的漏极和源极分别连接第N-1级水平扫描线G(N-1)和第N级的Q(N)点。由于下传信号ST(N-1)的低电位为时钟信号CK(或XCK)的低电平,一般为-8V。行扫描信号G(N-1)的低电位则为VSS,一般为-6V,即T11的栅源电压Vgs<0,因此通过增加下传单元260可以减少本级Q点在holding时的漏电。
上拉控制单元210在上一级驱动单元产生的下传信号ST(N-1)和行扫描输出信号G(N-1)的作用下,生成扫描控制信号Q(N)。扫描控制信号Q(N)负责整个GOA驱动单元的正确工作时序。当行扫描进行到第N级时,Q(N)为高电平,可用于开启上拉单元220输出行扫描信号。当第N级处于非行扫描状态时,需要保证Q(N)为可靠的低电平,使上拉单元220不输出。因此,在GOA驱动单元以及驱动电路的设计中,必须保证Q(N)的时序正确。
上拉单元220主要负责将扫描时钟信号(Clock)输出为栅极的行扫描信号。如图2所示,上拉单元220可以由上拉晶体管T21构成。上拉晶体管T21的栅极作为上拉单元220的控制信号输入端接收由上拉控制单元210生成的扫描控制信号Q(N),T21的漏极作为上拉单元220的时钟信号输入端接收扫描时钟信号XCK,T21的源极作为上拉单元220的行扫描信号输出端,连接第N行水平扫描线G(N),生成并输出行扫描信号G(N)。
另外,图2中的230为自举电容,该自举电容的作用是在Q(N)为高电平时,存储上拉晶体管T21栅源端的电压,当G(N)输出高电平的行扫描信号后,自举电容可以二次抬升上拉晶体管T21的栅极的电位,以保证上拉晶体管T21可靠地开启与输出行扫描信号。在完成本行的扫描时序后,G(N)输出低电平,并在其他行进行扫描的时候一直维持这个低电平。
下拉单元240用于在第一时间将上拉晶体管T21的源极电位和栅极电位拉低为低电位,即关闭行扫描信号G(N)。如图2所示,下拉单元240包括下拉晶体管T31和下拉晶体管T41。其中,T31用于下拉行扫描信号G(N)的电位,T31的漏极与上拉单元220的行扫描信号输出端耦接,即作用于第N行水平扫描线。T41用于下拉扫描控制信号Q(N),以便关闭上拉晶体管T21。T41的漏极与上拉单元220的控制信号输入端耦接。T31与T41的栅极耦接在一起,并与第N+1行的水平扫描线G(N+1)相连接,即接收接后一级GOA驱动单元的行扫描信号G(N+1),由下一行的有效的行扫描信号控制本行行扫描信号的关闭,实现逐行扫描。T31与T41的源极共同耦接于直流低电平VSS。
当后一级的行扫描信号G(N+1)回到低电平后,将不能维持G(N)和Q(N)的低电平,因此,在GOA驱动单元中,采用下拉维持单元250将G(N)和Q(N)维持(Holding)在关闭状态(即负电位)。
如图2所示,下拉维持单元250中的镜像电路结构由桥接晶体管T55连接。具体的,T55的源极(或漏极)与左边的镜像电路结构耦接于P(N)点,T55的漏极(或源极)与右边的镜像电路结构耦接于K(N)点。左右电路结构相对于T55镜像对称。T55的栅极接于上拉单元220的控制信号输入端,即由扫描控制信号Q(N)控制。工作时,左右的镜像电路结构交替工作,能够有效减少晶体管处于直流信号作用时的时间,进而降低直流应力的影响,避免由于直流应力所导致的晶体管的失效,提高了整个GOA驱动单元(GOA驱动电路)的可靠性。
如图2所示,镜像电路结构包括第一下拉晶体管T42和第二下拉晶体管T43。T42的栅极与T55的源极(或漏极)耦接,T43的栅极与T55的漏极(或源极)耦接,T42和T43的漏极共同耦接于上拉单元220的控制信号输入端,用于维持上拉单元220的控制信号输入端的关态电压。镜像电路结构还包括第三下拉晶体管T32和第四下拉晶体管T33,T32的栅极与T55的源极(或漏极)耦接,T33的栅极与T55的漏极(或源极)耦接,T32和T33的漏极共同耦接于上拉单元220的行扫描信号输出端,用于维持上拉单元220的行扫描信号输出端的关态电压。
进一步地,如图2所示,镜像电路结构包括用于维持第一下拉晶体管T42和第三下拉晶体管T32栅极关态电压的第五下拉晶体管T56,以及用于维持第二下拉晶体管T43和第四下拉晶体管T33栅极关态电压的第六下拉晶体管T66。其中,第五下拉晶体管T56的漏极与第一下拉晶体管T42和第三下拉晶体管T32的栅极耦接,第六下拉晶体管T66的漏极与第二下拉晶体管T43和第四下拉晶体管T33的栅极耦接,T56和T66的栅极共同耦接于上拉单元220的控制信号输入端,即由扫描控制信号Q(N)控制。各下拉晶体管的源极均耦接于第一下拉电压,即直流低电压VSS。
协调两个镜像电路结构交替工作由第一交替控制电路和第二交替控制电路完成。如图2所示,第一交替控制电路包括,晶体管T51,其栅极和漏极耦接在一起,用于接收第一交替控制信号LC1。晶体管T53,其栅极和漏极分别与晶体管T51的源极和漏极耦接。晶体管T54,其漏极和源极分别与晶体管T53的漏极和源极耦接,其栅极用于接收第二交替控制信号LC2。晶体管T52,其漏极与晶体管T53的栅极耦接,其栅极和源极分别与下拉晶体管T56的栅极和源极耦接。
第二交替控制电路具有与第一交替控制电路镜像的结构,不再赘述。且其第一交替控制信号与第二交替控制信号的输入端互换,如图2所示。
第一交替控制信号LC1与第二交替控制信号LC2交替为高电平和低电平以控制镜像电路结构的交替工作,下面结合图2的工作时序图说明上述工作过程。
图3给出了第N级驱动单元的各信号波形图,当将多级驱动单元级联构成GOA驱动电路时,为了减轻GOA驱动电路的负载,提高驱动能力,一般采用多个扫描时钟信号联合驱动。图3中的实施例以两个扫描时钟信号CK和XCK为例进行说明,CK和XCK频率相等、相位相反,隔行输入至各GOA驱动单元的上拉单元220的时钟信号输入端。需要注意的是,在图2中未示出时钟信号CK,CK连接于第N-1级驱动单元。
STV是GOA驱动电路的行扫描触发信号,作用于GOA驱动电路的第1级驱动单元。在某个CK时钟信号的高电平期间,第N-1级驱动单元输出有效的行扫描信号G(N-1)和下传信号ST(N-1),第N级驱动单元的上拉控制晶体管T11即被开启,扫描控制信号Q(N)达到第一电压值,该第一电压值能够开启第N级驱动单元的上拉晶体管T21和下传晶体管T22。
T21和T22开启后,当XCK时钟信号的高电平到达时,行扫描信号G(N)和下传信号ST(N)同时输出XCK的高电平,在对第N行像素进行行扫描的同时,第N+1级驱动单元的上拉控制晶体管接收到G(N)和ST(N)的高电平,当下一行的行扫描信号G(N+1)为高电平后,第N级驱动单元的下拉晶体管T31和T41被开启,进而将G(N)和Q(N)拉低为低电平,关闭第N行像素的扫描。当G(N+1)回复到低电平后,G(N)和Q(N)的低电平由下拉维持单元250维持。
下拉维持单元250在Q(N)为高电平时不开启任何下拉晶体管(T42、T43、T32和T33),以保证驱动单元的正常扫描。在Q(N)为低电平后,启动一侧的镜像电路结构维持G(N)和Q(N)的低电平。
现有技术中的下拉维持单元150如图1所示,使LC1为高电平,LC2为低电平。当Q(N)为高电平时,T52和T62被开启。其中,由于T52被开启,因此拉低T53的栅极(即T51的源极)电压,在LC1高电平的作用下,T51被开启,在T51开启后,T53的栅极电压被调整为T51和T52的导通电阻在压差为LC1-VSS的分压值。T53的栅极电压会升高,且有可能升高到使T53开启。
另一侧,在LC1和LC2的作用下,T64开启,开启后拉低K(N)点的电位,因此T55开启。在T53、T55和T64均开启的情况下,P(N)和K(N)的电位为T53、T55和T64三个晶体管的导通电阻在压差为LC1-LC2的分压值,且P(N)点电位高于K(N)点电位。因此P(N)和K(N)的电位不一定均处于T42、T32和T43、T33的最佳关态电压处,从而可能造成T42、T32或者T43、T33的漏电流较大,严重者还有可能导致T42和T32开启,使得Q(N)的维持(Holding)能力不够,从而影响了输出信号。特别是针对于大尺寸面板的GOA驱动电路,为了减轻驱动电路的负载,会设计1传3、或1传4等信号的传输,这就要求Q(N)点维持3~4行时间的开启状态,对其Holding能力要求更高。
本发明实施例中的下拉维持单元250解决了上述问题,如图2所示,当Q(N)为高电平时,T56和T66也同时被开启,其中,T56开启后将P(N)点的电位拉低至低电压,T66开启后将K(N)点的电位拉低至低电压,这样就可以使得T42和T43以及T32和T33均处于可靠的关闭状态以保证输出,提高Q(N)点的Holding能力。此时即使T53在T51和T52的分压下开启了,P(N)点的电位仍然可以在T56的作用下下拉至较低的电位,K(N)点的电位仍然可以在T66的作用下下拉至较低的电位,即P(N)点和K(N)点的电位不再仅由T53、T55和T64的分压决定,本实施例能够显著地增加其GOA驱动电路的可靠性。
在本发明的实施例中,P(N)点和K(N)点被拉低至同一低电位,因此可以将该下拉的电位设计成T42、T32和T43、T33的最佳关态电压,可最大程度上降低其漏电流,保证其Q(N)点的电位Holding能力。
在其他的实施例中,可以将下拉晶体管T56和T66的源极耦接于一不同于第一下拉电压的第二下拉电压,如图4所示。其中,T42和T43以及T32和T33仍耦接于原第一下拉电压(在图4中以VSS1表示),T52和T62以及T56和T66耦接于第二下拉电压VSS2。通过调节VSS2的信号电压值,同时将P(N)和K(N)的电位拉至更低位。当设计生产的液晶面板由于制程变异等原因未通过信赖性验证等要求时,可以通过重新调整VSS1以及VSS2的电压值来进行重新设计,即只需通过PCB电路板上的调整即可使液晶面板达到测试要求,而不需要重新设计GOA电路。因此,本实施例能够增加设计自由度,更大程度上增加GOA电路的自调节能力。
本发明实施例的GOA驱动单元具有较强的自修复能力,具体体现在,当桥接晶体管T55发生断路或短路时,驱动单元仍能正常工作以完成设计的功能,下面结合图5a和图5b进行说明。
图5a为当桥接晶体管T55发生断路时的电路结构示意图,如图所示,使LC1为高电平,LC2为低电平。当Q(N)为高电平时,T52和T62以及T56和T66同时被开启。T56和T66可以分别将P(N)点和K(N)点拉低为低电平,使得T42和T43以及T32和T33均处于关闭状态,保证驱动单元的正常输出。当Q(N)为低电平时,T52和T62以及T56和T66同时关闭,由于T51的开启,使得T53的栅极的电位逐渐升高,当该电位升至T53的开启电压后,T53被开启,进而P(N)点的电位被拉升至高电平,T42和T32被开启,T42和T32开启后会拉低扫描控制信号Q(N)点和行扫描信号G(N)点的高电压值。
而另一侧,由于T66关闭,T64仍处于开启状态,因此K(N)点的电压经过调整仍然保持为低电平,即T32和T33仍处于关闭的非工作状态。可以看出,当桥接晶体管T55发生断路时,该实施例的驱动单元仍可以正常工作,即具有自修复能力。
进一步地,如图5a所示的电路能够完成原实施例的电路功能,因此可以将图5a所示的电路直接应用为实施例以解决GOA驱动电路中关键电路节点电压不稳定的问题的。容易理解的是,还可以将直流低电压VSS1和VSS2合并为一个电压VSS,虽然牺牲了一定的设计自由度,但可以简化布线。
图5b为当桥接晶体管T55发生短路时的电路结构示意图,如图所示,图中虚线表示T55发生了短路,P(N)和K(N)相当于连接在一起,利用对图5a所采用的分析过程可知(不再赘述),本实施例的驱动单元发生短路时镜像电路结构仍然能够完成设计功能,表现出一定的自修复能力。但左右的镜像电路结构同时工作,即不再具备交替工作的能力。
本发明实施例的GOA驱动单元,通过优化GOA驱动单元的电路结构,能够可靠地稳定电路中关键电路节点的电压,提高电路的信号输出能力。同时具有一定的自修复能力。进而提高GOA面板良率,改善GOA面板显示品质。
虽然本发明所揭露的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属技术领域内的技术人员,在不脱离本发明所揭露的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。
Claims (10)
1.一种GOA驱动单元,包括上拉单元、上拉控制单元、下拉单元、下拉维持单元及自举电容,其特征在于,
所述下拉维持单元包括经由桥接晶体管的源极和漏极相连接的镜像电路结构;
所述镜像电路结构包括用于维持所述上拉单元的控制信号输入端低电压的第一下拉晶体管和第二下拉晶体管,用于维持所述上拉单元的行扫描信号输出端低电压的第三下拉晶体管和第四下拉晶体管,以及用于维持所述第一下拉晶体管和第三下拉晶体管栅极低电压的第五下拉晶体管和用于维持所述第二下拉晶体管和第四下拉晶体管栅极低电压的第六下拉晶体管;
其中,第五下拉晶体管的漏极与所述第一下拉晶体管和第三下拉晶体管的栅极耦接,第六下拉晶体管的漏极与所述第二下拉晶体管和第四下拉晶体管的栅极耦接,所述第五下拉晶体管和第六下拉晶体管的栅极共同耦接于所述上拉单元的控制信号输入端;
各下拉晶体管的源极均耦接于第一下拉电压。
2.根据权利要求1所述的GOA驱动单元,其特征在于,所述第五下拉晶体管和第六下拉晶体管的源极耦接于第二下拉电压,且所述第二下拉电压小于所述第一下拉电压。
3.根据权利要求1或2所述的GOA驱动单元,其特征在于,所述第一下拉晶体管和第二下拉晶体管的漏极共同耦接于所述上拉单元的控制信号输入端,所述第三下拉晶体管和第四下拉晶体管的漏极共同耦接于所述上拉单元的行扫描信号输出端。
4.根据权利要求3所述的GOA驱动单元,其特征在于,所述镜像电路结构还包括镜像的第一交替控制电路和第二交替控制电路,
所述第一交替控制电路包括,
第七晶体管,其栅极和漏极耦接在一起,用于接收第一交替控制信号;
第八晶体管,其栅极和漏极分别与所述第七晶体管的源极和漏极耦接;
第九晶体管,其漏极和源极分别与所述第八晶体管的漏极和源极耦接,其栅极用于接收第二交替控制信号;
第十晶体管,其漏极与所述第八晶体管的栅极耦接,其栅极和源极分别与所述第五下拉晶体管的栅极和源极耦接;
所述第二交替控制电路具有与所述第一交替控制电路镜像的结构,且其第一交替控制信号与第二交替控制信号的输入端互换;
所述第一交替控制信号与所述第二交替控制信号交替为高电平和低电平。
5.根据权利要求4所述的GOA驱动单元,其特征在于,所述交替控制信号的频率小于所述GOA驱动单元的扫描时钟信号的频率。
6.根据权利要求1至5中任一项所述的GOA驱动单元,其特征在于,还包括下传单元,所述下传单元包括下传晶体管,所述下传晶体管的栅极与上拉单元的控制信号输入端耦接,其漏极与所述上拉单元的时钟信号输入端耦接,其源极生成作用于后一级GOA驱动单元的下传信号。
7.一种由如权利要求6所述的GOA驱动单元级联构成的GOA驱动电路,其特征在于,将频率相等、相位相反的两个扫描时钟信号隔行输入至各GOA驱动单元。
8.一种如权利要求4所述GOA驱动单元,其特征在于,去除所述桥接晶体管。
9.根据权利要求8所述的GOA驱动单元,其特征在于,还包括下传单元,所述下传单元包括下传晶体管,所述下传晶体管的栅极与上拉单元的控制信号输入端耦接,其漏极与所述上拉单元的时钟信号输入端耦接,其源极生成作用于后一级GOA驱动单元的下传信号。
10.一种由如权利要求9所述的GOA驱动单元级联构成的GOA驱动电路,其特征在于,将频率相等、相位相反的两个扫描时钟信号隔行输入至各GOA驱动单元。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610793464.1A CN106205538A (zh) | 2016-08-31 | 2016-08-31 | 一种goa驱动单元及驱动电路 |
PCT/CN2016/107603 WO2018040322A1 (zh) | 2016-08-31 | 2016-11-29 | 一种goa驱动单元及驱动电路 |
US15/324,698 US10388237B2 (en) | 2016-08-31 | 2016-11-29 | GOA drive unit and drive circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610793464.1A CN106205538A (zh) | 2016-08-31 | 2016-08-31 | 一种goa驱动单元及驱动电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN106205538A true CN106205538A (zh) | 2016-12-07 |
Family
ID=58086038
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610793464.1A Pending CN106205538A (zh) | 2016-08-31 | 2016-08-31 | 一种goa驱动单元及驱动电路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10388237B2 (zh) |
CN (1) | CN106205538A (zh) |
WO (1) | WO2018040322A1 (zh) |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106531109A (zh) * | 2016-12-30 | 2017-03-22 | 深圳市华星光电技术有限公司 | 一种goa电路以及液晶显示器 |
CN107123404A (zh) * | 2017-05-27 | 2017-09-01 | 惠科股份有限公司 | 移位暂存电路及其应用的显示面板 |
CN107154244A (zh) * | 2017-07-10 | 2017-09-12 | 深圳市华星光电技术有限公司 | Goa电路及液晶显示装置 |
CN107329341A (zh) * | 2017-08-22 | 2017-11-07 | 深圳市华星光电半导体显示技术有限公司 | Goa阵列基板及tft显示大板 |
CN107369426A (zh) * | 2017-09-04 | 2017-11-21 | 深圳市华星光电半导体显示技术有限公司 | 防止时钟信号丢失的goa电路 |
CN107507595A (zh) * | 2017-09-22 | 2017-12-22 | 京东方科技集团股份有限公司 | 一种移位寄存器及其驱动方法、栅极驱动电路 |
CN107799088A (zh) * | 2017-11-24 | 2018-03-13 | 深圳市华星光电技术有限公司 | 一种goa电路及液晶显示装置 |
CN107909971A (zh) * | 2017-11-03 | 2018-04-13 | 深圳市华星光电半导体显示技术有限公司 | Goa电路 |
WO2018120296A1 (zh) * | 2016-12-29 | 2018-07-05 | 深圳市华星光电技术有限公司 | 一种能够提高goa信赖性的阵列基板 |
CN109935191A (zh) * | 2019-04-10 | 2019-06-25 | 深圳市华星光电技术有限公司 | Goa电路及显示面板 |
WO2021174649A1 (zh) * | 2020-03-04 | 2021-09-10 | Tcl华星光电技术有限公司 | Goa 电路及显示面板 |
CN113593460A (zh) * | 2021-07-19 | 2021-11-02 | Tcl华星光电技术有限公司 | Goa电路 |
WO2023071633A1 (zh) * | 2021-10-26 | 2023-05-04 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
US12014699B2 (en) | 2019-01-30 | 2024-06-18 | HKC Corporation Limited | Display panel, display panel driving method, and display device |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106157916A (zh) * | 2016-08-31 | 2016-11-23 | 深圳市华星光电技术有限公司 | 一种栅极驱动单元及驱动电路 |
CN106251817B (zh) * | 2016-08-31 | 2019-01-18 | 深圳市华星光电技术有限公司 | 一种goa驱动电路 |
CN108922485B (zh) * | 2018-07-17 | 2020-06-12 | 惠科股份有限公司 | 栅极驱动电路结构、显示面板、以及栅极驱动电路结构的驱动方法 |
CN111192550B (zh) * | 2020-02-26 | 2021-05-07 | 深圳市华星光电半导体显示技术有限公司 | Goa电路和显示面板 |
CN113380178B (zh) | 2021-08-16 | 2022-01-04 | 惠科股份有限公司 | 显示面板的驱动电路和驱动装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2743930A1 (en) * | 2012-12-14 | 2014-06-18 | BOE Technology Group Co., Ltd. | Bidirectional shift register unit, gate driving circuit and display device |
CN104008739A (zh) * | 2014-05-20 | 2014-08-27 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路和一种液晶显示装置 |
CN104008741A (zh) * | 2014-05-20 | 2014-08-27 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路及液晶显示装置 |
CN104008740A (zh) * | 2014-05-20 | 2014-08-27 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路和一种液晶显示装置 |
CN104517575A (zh) * | 2014-12-15 | 2015-04-15 | 深圳市华星光电技术有限公司 | 移位寄存器及级传栅极驱动电路 |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7023410B2 (en) * | 2002-04-08 | 2006-04-04 | Samsung Electronics Co., Ltd. | Liquid crystal display device |
JP3774678B2 (ja) * | 2002-05-10 | 2006-05-17 | アルプス電気株式会社 | シフトレジスタ装置および表示装置 |
US6845140B2 (en) * | 2002-06-15 | 2005-01-18 | Samsung Electronics Co., Ltd. | Method of driving a shift register, a shift register, a liquid crystal display device having the shift register |
TWI246086B (en) * | 2004-07-23 | 2005-12-21 | Au Optronics Corp | Single clock driven shift register utilized in display driving circuit |
US7586476B2 (en) * | 2005-06-15 | 2009-09-08 | Lg. Display Co., Ltd. | Apparatus and method for driving liquid crystal display device |
TWI316219B (en) * | 2005-08-11 | 2009-10-21 | Au Optronics Corp | A three-level driving shift register |
US7310402B2 (en) * | 2005-10-18 | 2007-12-18 | Au Optronics Corporation | Gate line drivers for active matrix displays |
US7283603B1 (en) * | 2006-04-07 | 2007-10-16 | Au Optronics Corporation | Shift register with four phase clocks |
TWI349906B (en) * | 2006-09-01 | 2011-10-01 | Au Optronics Corp | Shift register, shift register array circuit, and display apparatus |
TWI373019B (en) * | 2007-05-09 | 2012-09-21 | Chunghwa Picture Tubes Ltd | Shift register and shift register apparatus therein |
US20090030413A1 (en) * | 2007-07-27 | 2009-01-29 | Gerut Zachary E | Surgical instrument and method for treating scar encapsulation |
TWI366194B (en) * | 2008-06-06 | 2012-06-11 | Au Optronics Corp | Shift register |
TWI384756B (zh) | 2009-12-22 | 2013-02-01 | Au Optronics Corp | 移位暫存器 |
US8331524B2 (en) * | 2009-12-30 | 2012-12-11 | Au Optronics Corp. | Shift register circuit |
US8098792B2 (en) * | 2009-12-30 | 2012-01-17 | Au Optronics Corp. | Shift register circuit |
TWI397259B (zh) * | 2010-05-10 | 2013-05-21 | Au Optronics Corp | 移位暫存器電路 |
TWI410921B (zh) * | 2010-09-29 | 2013-10-01 | Au Optronics Corp | 顯示器驅動電路及顯示器驅動方法 |
TWI440308B (zh) * | 2010-10-13 | 2014-06-01 | Au Optronics Corp | 閘極陣列移位暫存器 |
TWI437822B (zh) * | 2010-12-06 | 2014-05-11 | Au Optronics Corp | 移位暫存器電路 |
TWI437824B (zh) * | 2010-12-29 | 2014-05-11 | Au Optronics Corp | 移位暫存器及其驅動方法 |
CN102708799B (zh) * | 2012-05-31 | 2014-11-19 | 京东方科技集团股份有限公司 | 移位寄存器单元、移位寄存器电路、阵列基板及显示器件 |
TWI511459B (zh) * | 2012-10-11 | 2015-12-01 | Au Optronics Corp | 可防止漏電之閘極驅動電路 |
TWI473059B (zh) * | 2013-05-28 | 2015-02-11 | Au Optronics Corp | 移位暫存器電路 |
US9407260B2 (en) * | 2014-11-03 | 2016-08-02 | Shenzhen China Star Optoelectronics Technology Co., Ltd | GOA circuit based on LTPS semiconductor TFT |
CN104464657B (zh) * | 2014-11-03 | 2017-01-18 | 深圳市华星光电技术有限公司 | 基于低温多晶硅半导体薄膜晶体管的goa电路 |
CN104505036B (zh) * | 2014-12-19 | 2017-04-12 | 深圳市华星光电技术有限公司 | 一种栅极驱动电路 |
CN104517577B (zh) * | 2014-12-30 | 2016-10-12 | 深圳市华星光电技术有限公司 | 液晶显示装置及其栅极驱动器 |
CN107025872B (zh) * | 2016-01-29 | 2020-06-02 | 上海和辉光电有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
-
2016
- 2016-08-31 CN CN201610793464.1A patent/CN106205538A/zh active Pending
- 2016-11-29 WO PCT/CN2016/107603 patent/WO2018040322A1/zh active Application Filing
- 2016-11-29 US US15/324,698 patent/US10388237B2/en not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2743930A1 (en) * | 2012-12-14 | 2014-06-18 | BOE Technology Group Co., Ltd. | Bidirectional shift register unit, gate driving circuit and display device |
CN104008739A (zh) * | 2014-05-20 | 2014-08-27 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路和一种液晶显示装置 |
CN104008741A (zh) * | 2014-05-20 | 2014-08-27 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路及液晶显示装置 |
CN104008740A (zh) * | 2014-05-20 | 2014-08-27 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路和一种液晶显示装置 |
CN104517575A (zh) * | 2014-12-15 | 2015-04-15 | 深圳市华星光电技术有限公司 | 移位寄存器及级传栅极驱动电路 |
Cited By (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018120296A1 (zh) * | 2016-12-29 | 2018-07-05 | 深圳市华星光电技术有限公司 | 一种能够提高goa信赖性的阵列基板 |
CN106531109A (zh) * | 2016-12-30 | 2017-03-22 | 深圳市华星光电技术有限公司 | 一种goa电路以及液晶显示器 |
CN107123404A (zh) * | 2017-05-27 | 2017-09-01 | 惠科股份有限公司 | 移位暂存电路及其应用的显示面板 |
CN107123404B (zh) * | 2017-05-27 | 2018-08-24 | 惠科股份有限公司 | 移位暂存电路及其应用的显示面板 |
CN107154244A (zh) * | 2017-07-10 | 2017-09-12 | 深圳市华星光电技术有限公司 | Goa电路及液晶显示装置 |
CN107329341A (zh) * | 2017-08-22 | 2017-11-07 | 深圳市华星光电半导体显示技术有限公司 | Goa阵列基板及tft显示大板 |
CN107329341B (zh) * | 2017-08-22 | 2019-12-24 | 深圳市华星光电半导体显示技术有限公司 | Goa阵列基板及tft显示大板 |
CN107369426A (zh) * | 2017-09-04 | 2017-11-21 | 深圳市华星光电半导体显示技术有限公司 | 防止时钟信号丢失的goa电路 |
WO2019041388A1 (zh) * | 2017-09-04 | 2019-03-07 | 深圳市华星光电半导体显示技术有限公司 | 防止时钟信号丢失的goa电路 |
CN107369426B (zh) * | 2017-09-04 | 2019-12-03 | 深圳市华星光电半导体显示技术有限公司 | 防止时钟信号丢失的goa电路 |
CN107507595A (zh) * | 2017-09-22 | 2017-12-22 | 京东方科技集团股份有限公司 | 一种移位寄存器及其驱动方法、栅极驱动电路 |
CN107909971A (zh) * | 2017-11-03 | 2018-04-13 | 深圳市华星光电半导体显示技术有限公司 | Goa电路 |
CN107799088A (zh) * | 2017-11-24 | 2018-03-13 | 深圳市华星光电技术有限公司 | 一种goa电路及液晶显示装置 |
CN107799088B (zh) * | 2017-11-24 | 2020-09-04 | 深圳市华星光电技术有限公司 | 一种goa电路及液晶显示装置 |
US12014699B2 (en) | 2019-01-30 | 2024-06-18 | HKC Corporation Limited | Display panel, display panel driving method, and display device |
CN109935191A (zh) * | 2019-04-10 | 2019-06-25 | 深圳市华星光电技术有限公司 | Goa电路及显示面板 |
WO2021174649A1 (zh) * | 2020-03-04 | 2021-09-10 | Tcl华星光电技术有限公司 | Goa 电路及显示面板 |
CN113593460A (zh) * | 2021-07-19 | 2021-11-02 | Tcl华星光电技术有限公司 | Goa电路 |
WO2023071633A1 (zh) * | 2021-10-26 | 2023-05-04 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US10388237B2 (en) | 2019-08-20 |
US20180190223A1 (en) | 2018-07-05 |
WO2018040322A1 (zh) | 2018-03-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106205538A (zh) | 一种goa驱动单元及驱动电路 | |
US11749158B2 (en) | Shift register unit, gate driving circuit, display device, and driving method | |
CN106128397A (zh) | 一种goa驱动单元及驱动电路 | |
CN106601205B (zh) | 栅极驱动电路以及液晶显示装置 | |
CN106157916A (zh) | 一种栅极驱动单元及驱动电路 | |
CN106448606A (zh) | 一种goa驱动电路 | |
CN108877723A (zh) | Goa电路及具有该goa电路的液晶显示装置 | |
CN104392700B (zh) | 用于氧化物半导体薄膜晶体管的扫描驱动电路 | |
CN101783124A (zh) | 栅极驱动电路单元、栅极驱动电路及显示装置 | |
CN109509459B (zh) | Goa电路及显示装置 | |
CN106782395B (zh) | Goa电路的驱动方法和驱动装置 | |
WO2017113447A1 (zh) | 栅极驱动电路及显示装置 | |
CN109285505A (zh) | 一种移位寄存器单元、栅极驱动电路和显示装置 | |
CN103761949A (zh) | 栅极驱动电路以及驱动方法 | |
US10204586B2 (en) | Gate driver on array (GOA) circuits and liquid crystal displays (LCDs) | |
CN107221299B (zh) | 一种goa电路及液晶显示器 | |
CN106205458A (zh) | 一种goa驱动单元 | |
CN108962171A (zh) | Goa电路及具有该goa电路的液晶显示装置 | |
US12057046B2 (en) | Shift register unit, driving method, gate driving circuit, and display device | |
CN110379349A (zh) | 栅极驱动电路 | |
US11244595B2 (en) | Shift register unit comprising input circuit, first control circuit, blanking control circuit, first output circuit, and second output circuit, driving method, gate driving circuit, and display device | |
CN110148382A (zh) | 一种goa电路、显示面板及显示装置 | |
CN110047438A (zh) | Goa电路 | |
WO2019075792A1 (zh) | 一种goa电路及液晶面板、显示装置 | |
CN107799088A (zh) | 一种goa电路及液晶显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20161207 |