CN105629601B - 阵列基板行驱动电路及显示装置 - Google Patents
阵列基板行驱动电路及显示装置 Download PDFInfo
- Publication number
- CN105629601B CN105629601B CN201511027578.7A CN201511027578A CN105629601B CN 105629601 B CN105629601 B CN 105629601B CN 201511027578 A CN201511027578 A CN 201511027578A CN 105629601 B CN105629601 B CN 105629601B
- Authority
- CN
- China
- Prior art keywords
- electrically connected
- pole
- film transistor
- base palte
- pull
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13454—Drivers integrated on the active matrix substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0283—Arrangement of drivers for different directions of scanning
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明公开一种阵列基板行驱动电路及显示装置,所述阵列基板行驱动电路形成在一阵列基板上,并包括多个阵列基板行驱动单元。所述阵列基板行驱动单元包含一驱动模块、一下拉模块、一下拉输出模块及一上拉输出模块。利用将下拉输出模块的一电路输入端直接电性连接驱动模块,而不必通过正反扫控制单元所发出的信号,即可实现正反扫功能。
Description
技术领域
本发明是有关于一种驱动电路及显示装置,特别是有关于一种阵列基板行驱动电路及显示装置。
背景技术
GOA(Gate Driver on Array,阵列基板行驱动技术)电路,是直接将栅极驱动电路(Gate driver IC)制作在阵列(Array)基板上,来代替由外接硅片制作的驱动芯片的一种工艺技术。所述GOA技术的应用可减少生产工艺程序,降低产品工艺成本,进而提高TFT-LCD(薄膜场效应晶体管液晶显示器)面板的高集成度。近年来GOA电路的技术得到了全面的发展和较广泛的应用。GOA面板从GOA分布上可分为单边GOA面板(将栅极驱动电路制作到阵列基板的左侧)和双边GOA面板(在阵列基板左右两侧都制作栅极驱动电路,从两侧同时进行驱动)。
随着低温多晶硅(LTPS)半导体薄膜晶体管的发展,而且由于LTPS半导体本身超高载流子迁移率的特性,相应的面板周边集成电路也成为大家关注的焦点,并且很多人投入到System on Panel(SOP)的相关技术研究,并逐步成为现实。
然而,使用GOA电路驱动闸极(Gate)的面板(Panel)一般都具有正反扫功能,而在电路中一般都是通过正反扫控制单元(U2D及D2U)所发出的信号及相应的薄膜场效应晶体管(TFT)器件来实现正反扫功能,进而增加了电路的信号线和器件,不仅不利于窄边框设计,而且会增加电路的功耗。
因此,有必要对现有技术的GOA电路进行改良,以解决现有技术的GOA电路不利于窄边框设计,以及增加电路的功耗问题。
发明内容
有鉴于此,本发明提供一种阵列基板行驱动电路,利用将下拉输出模块的一电路输入端直接电性连接驱动模块,而不必通过正反扫控制单元所发出的信号,即可实现正反扫功能。
为达成本发明的前述目的,本发明一实施例提供一种阵列基板行驱动电路,包括多个阵列基板行驱动单元,各具有一第n-1级输入端、一第n+1级输入端、一第一时钟信号输入端、一第二时钟信号输入端、一高电平输入端、一低电平输入端及一输出端,所述阵列基板行驱动单元包含一驱动模块、一下拉模块、一下拉输出模块及一上拉输出模块;所述驱动模块电性连接所述第n-1级输入端及所述第n+1级输入端;所述下拉模块电性连接所述驱动模块、所述第一时钟信号输入端及所述高电平输入端;所述下拉输出模块电性连接所述第一时钟信号输入端、所述高电平输入端、所述低电平输入端及所述输出端,其中所述下拉输出模块具有一电路输入端及一下拉节点,所述电路输入端电性连接所述驱动模块及所述下拉模块,所述下拉节点电性连接所述下拉模块;所述上拉输出模块电性连接所述第二时钟信号输入端及所述输出端,其中所述上拉输出模块具有一上拉节点,电性连接所述下拉模块。
在本发明的一实施例中,所述驱动模块具有一前级输入二极管及一后级输入二极管;所述前级输入二极管电性连接所述第n-1级输入端及所述电路输入端,所述后级输入二极管电性连接所述第n+1级输入端及所述电路输入端。
在本发明的一实施例中,所述下拉模块包含一第一薄膜晶体管、一第二薄膜晶体管及一第三薄膜晶体管;所述第一薄膜晶体管具有一闸极、一第一极及一第二极,所述闸极电性连接所述高电平输入端,所述第一极电性连接所述上拉输出模块的上拉节点,所述第二极电性连接所述下拉输出模块的电路输入端;所述第二薄膜晶体管具有一闸极及一第一极,所述闸极电性连接所述第一时钟信号输入端,所述第一极电性连接所述第一薄膜晶体管的第二极;所述第三薄膜晶体管具有一第一极及一第二极,所述第一极电性连接所述第二薄膜晶体管的一第二极,所述第二极电性连接所述下拉输出模块的下拉节点。
在本发明的一实施例中,所述下拉输出模块包含一第四薄膜晶体管、一第五薄膜晶体管及一第六薄膜晶体管;所述第四薄膜晶体管具有一闸极及一第一极,所述闸极电性连接所述电路输入端,所述第一极电性连接所述第三薄膜晶体管的一闸极;所述第五薄膜晶体管具有一闸极、一第一极及一第二极,所述闸极电性连接所述第四薄膜晶体管的一第二极,所述第一极电性连接所述第四薄膜晶体管的第一极,所述第二极电性连接所述高电平输入端;所述第六薄膜晶体管具有一闸极、一第一极及一第二极,所述闸极电性连接所述下拉节点,所述第一极电性连接所述输出端,所述第二极电性连接所述低电平输入端;所述下拉电容电性连接所述下拉节点及低电平输入端。
在本发明的一实施例中,所述上拉输出模块包含一第七薄膜晶体管及一上拉电容;所述第七薄膜晶体管具有一闸极、一第一极及一第二极,所述闸极电性连接所述上拉节点,所述第一极电性连接所述第二时钟信号输入端,所述第二极电性连接所述输出端;所述上拉电容电性连接所述上拉节点及所述输出端。
在本发明的一实施例中,所述第一至第七薄膜晶体管为N型薄膜晶体管,且所述阵列基板行驱动电路形成在一阵列基板上。
在本发明的一实施例中,所述阵列基板行驱动电路是利用至少四个所述阵列基板行驱动单元驱动一像素阵列。
在本发明的一实施例中,所述像素阵列具有相对的二侧,分别电性连接四个级联的第一阵列基板行驱动单元及四个级联的第二阵列基板行驱动单元,其中所述第一或第二阵列基板行驱动单元是通过四个时钟信号进行控制。
在本发明的一实施例中,所述像素阵列具有相对的二侧,电性连接八个级联的阵列基板行驱动单元,其中所述阵列基板行驱动单元是通过二个时钟信号进行控制。
为达成本发明的前述目的,本发明一实施例提供一种显示装置,所述显示装置包含一阵列基板及一阵列基板行驱动电路,所述阵列基板行驱动电路形成在所述阵列基板上。
如上所述,本发明阵列基板行驱动电路通过将在所述驱动模块设置二极管直接与所述电路输入端电性连接,而不必通过正反扫控制单元所发出的信号,即可实现正反扫功能,可有效缩小所述阵列基板行驱动电路所占用的空间,有利于窄边框设计,并且减少所述阵列基板行驱动电路的功耗。
附图说明
图1是根据本发明阵列基板行驱动电路一优选实施例的电路结构的一示意图。
图2是根据本发明阵列基板行驱动电路一优选实施例的一电路图。
图3是根据本发明阵列基板行驱动电路一优选实施例驱动阵列基板的示意图。
图4是根据本发明阵列基板行驱动电路另一优选实施例驱动阵列基板的示意图。
具体实施方式
以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。再者,本发明所提到的方向用语,例如上、下、顶、底、前、后、左、右、内、外、侧面、周围、中央、水平、横向、垂直、纵向、轴向、径向、最上层或最下层等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
请参照图1及2所示,为本发明阵列基板行驱动电路(Gate Driver on Array,GOA)的一优选实施例,其中所述阵列基板行驱动电路包括多个阵列基板行驱动单元100,各具有一第n-1级输入端V1、一第n+1级输入端V2、一第一时钟信号输入端CKA、一第二时钟信号输入端CKB、一高电平输入端VGH、一低电平输入端VGL及一输出端Vo,所述阵列基板行驱动单元100包含一驱动模块21、一下拉模块22、一下拉输出模块23及一上拉输出模块24。本发明将于下文详细说明各实施例上述各组件的细部构造、组装关系及其运作原理。
续请参照图1及2所示,所述驱动模块21电性连接所述第n-1级输入端V1及所述第n+1级输入端V2,在本实施例中,所述第n-1级输入端V1用以接收G[N-1]信号,所述第n+1级输入端V2用以接收G[n+1]信号。
续请参照图1及2所示,进一步具体说明的是,所述驱动模块21具有一前级输入二极管D1及一后级输入二极管D2;所述前级输入二极管D1电性连接所述第n-1级输入端V1及所述电路输入端V3,所述后级输入二极管D2电性连接所述第n+1级输入端V2及所述电路输入端V3。在本实施例中,所述前级输入二极管D1及所述后级输入二极管D2是利用将一薄膜晶体管的一闸极与一第一极电性连接形成等效,在其他实施例中,也可以设置二极管直接与所述电路输入端V3电性连接,并不以本实施例所局限。
续请参照图1及2所示,所述下拉模块22电性连接所述驱动模块21、所述第一时钟信号输入端CKA及所述高电平输入端VGH。进一步具体说明的是,所述下拉模块22包含一第一薄膜晶体管M1、一第二薄膜晶体管M2及一第三薄膜晶体管M3。
续请参照图1及2所示,所述第一薄膜晶体管M1具有一闸极、一第一极及一第二极,所述第一薄膜晶体管M1的闸极电性连接所述高电平输入端VGH,所述第一薄膜晶体管M1的第一极电性连接所述上拉输出模块24的一上拉节点Q,所述第一薄膜晶体管M1的第二极电性连接所述下拉输出模块23的电路输入端V3。
续请参照图1及2所示,所述第二薄膜晶体管M2具有一闸极及一第一极和第二极,所述第二薄膜晶体管M2的闸极电性连接所述第一时钟信号输入端CKA,所述第二薄膜晶体管M2的第一极电性连接所述第一薄膜晶体管M1的第二极。
续请参照图1及2所示,所述第三薄膜晶体管M3具有一第一极及一第二极,所述第三薄膜晶体管M3的第一极电性连接所述第二薄膜晶体管M2的一第二极,所述第三薄膜晶体管M3的第二极电性连接所述下拉输出模块23的一下拉节点P。
续请参照图1及2所示,所述下拉输出模块23电性连接所述第一时钟信号输入端CKA、所述高电平输入端VGH、所述低电平输入端VGL及所述输出端Vo,其中所述下拉输出模块具有一电路输入端V3及所述下拉节点P,所述电路输入端V3电性连接所述驱动模块21及所述下拉模块22,所述下拉节点P电性连接所述下拉模块22。进一步具体说明的是,所述下拉输出模块23包含一第四薄膜晶体管M4、一第五薄膜晶体管M5及一第六薄膜晶体管M6;
续请参照图1及2所示,所述第四薄膜晶体管M4具有一闸极及一第一极,所述第四薄膜晶体管M4的闸极电性连接所述电路输入端V3,所述第四薄膜晶体管M4的第一极电性连接所述第三薄膜晶体管M3的一闸极。
续请参照图1及2所示,所述第五薄膜晶体管M5具有一闸极、一第一极及一第二极,所述第五薄膜晶体管M5的闸极电性连接所述第四薄膜晶体管M4的一第二极,所述第五薄膜晶体管M5的第一极电性连接所述第四薄膜晶体管M4的第一极,所述第五薄膜晶体管M5的第二极电性连接所述高电平输入端VGH。
续请参照图1及2所示,所述第六薄膜晶体管M6具有一闸极、一第一极及一第二极,所述第六薄膜晶体管M6的闸极电性连接所述下拉节点P,所述第六薄膜晶体管M6的第一极电性连接所述输出端Vo,所述第六薄膜晶体管M6的第二极电性连接所述低电平输入端VGL;另外所述下拉电容电C2性连接所述下拉节点P及低电平输入端VGL。
续请参照图1及2所示,所述上拉输出模块24电性连接所述第二时钟信号输入端CKB及所述输出端Vo,其中所述上拉输出模块24具有一上拉节点Q,所述上拉节点Q电性连接所述下拉模块22。进一步具体说明的是,所述上拉输出模块24包含一第七薄膜晶体管M7及一上拉电容C1。
续请参照图1及2所示,所述第七薄膜晶体管M7具有一闸极、一第一极及一第二极,所述第七薄膜晶体管M7的闸极电性连接所述上拉节点Q,所述第七薄膜晶体管M7的第一极电性连接所述第二时钟信号输入端CKB,所述第七薄膜晶体管M7的第二极电性连接所述输出端Vo;另外所述上拉电容C1电性连接所述上拉节点Q及所述输出端Vo。
续请参照图1及2所示,在本实施例中,所述第一薄膜晶体管M1至第七薄膜晶体管M7为N型薄膜晶体管,而且所述阵列基板行驱动电路形成在一阵列基板(未绘示)上。
请参照图3、4所示,所述阵列基板行驱动电路是利用至少四个所述阵列基板行驱动单元100驱动一像素阵列101,如图3及4所示,所述阵列基板行驱动电路是八个所述阵列基板行驱动单元100驱动一像素阵列101。在如图3所示的一实施例中,所述像素阵列101具有相对的二侧,所述两侧分别电性连接四个级联的第一阵列基板行驱动单元100及四个级联的第二阵列基板行驱动单元100’,其中所述第一或第二阵列基板行驱动单元100、100’是通过四个时钟信号CK1、CK2、CK3及CK4进行控制。在如图4所示的一实施例中,所述像素阵列101具有相对的二侧,所述两侧电性连接八个级联的阵列基板行驱动单元100,其中所述阵列基板行驱动单元100是通过二个时钟信号进行控制,即所述所述像素阵列101的每一侧有二个时钟信号进行控制,其中一侧的时钟信号为CK1/CK3,另一侧的时钟信号为CK2/CK4。
另外,本发明也可以提供一种显示装置(未绘示),所述显示装置包含前述的一阵列基板及一阵列基板行驱动电路,且所述阵列基板行驱动电路形成在所述阵列基板上。
依据上述的结构,所述上拉输出模块24通过所述第一时钟信号输入端CKA及第二时钟信号输入端CKB接收的时序信号相配合,当前一级输出高电压信号,即所述第n-1级输入端V1接收的G[n-1]信号为高电压时,所述第一时钟信号输入端CKA也提供高电压,所述第一时钟信号输入端CKA将所述上拉节点Q拉高,所述第n-1级输入端V1接收的G[n-1]信号将所述下拉节点P拉高;在下一个时序,所述第一时钟信号输入端CKA的时序信号置低,所述第二时钟信号输入端CKB拉高,所述第一时钟信号输入端CKA将所述上拉节点Q拉低,同时所述下拉节点P保持在高电压,所以将所述第二时钟信号输入端CKB的高电压输出到如第3或4图的G[n]。在所述下拉模块22中,当所述上拉节点Q为高电压而且所述第二时钟信号输入端CKB也置高时,将所述下拉节点P将拉到低电压。在所述下拉输出模块23中,当所述第一时钟信号输入端CKA为高电压时可以将所述上拉节点Q拉高,从而使所述输出端Vo输出低电压。
如上所述,本发明的阵列基板行驱动电路,通过将在所述驱动模块21设置二极管直接与所述电路输入端V3电性连接,而不必通过正反扫控制单元所发出的信号,即可实现正反扫功能,可有效缩小所述阵列基板行驱动电路所占用的空间,有利于窄边框设计,并且减少所述阵列基板行驱动电路的功耗。
本发明已由上述相关实施例加以描述,然而上述实施例仅为实施本发明的范例。必需指出的是,已公开的实施例并未限制本发明的范围。相反地,包含于权利要求书的精神及范围的修改及均等设置均包括于本发明的范围内。
Claims (10)
1.一种阵列基板行驱动电路,包括多个阵列基板行驱动单元,各具有一第n-1级输入端、一第n+1级输入端、一第一时钟信号输入端、一第二时钟信号输入端、一高电平输入端、一低电平输入端及一输出端,所述阵列基板行驱动单元包含:
一驱动模块,电性连接所述第n-1级输入端及所述第n+1级输入端;
一下拉模块,电性连接所述驱动模块及所述高电平输入端;
一下拉输出模块,电性连接所述第一时钟信号输入端、所述高电平输入端、所述低电平输入端及所述输出端,其中所述下拉输出模块具有:一电路输入端,电性连接所述驱动模块及所述下拉模块;及
一上拉输出模块,电性连接所述第二时钟信号输入端及所述输出端,其中所述上拉输出模块具有一上拉节点,电性连接所述下拉模块;
其特征在于:
所述下拉模块还电性连接所述第一时钟信号输入端;及
所述下拉输出模块还具有:一下拉节点,电性连接所述下拉模块。
2.如权利要求1所述的阵列基板行驱动电路,其特征在于:所述驱动模块具有:一前级输入二极管,电性连接所述第n-1级输入端及所述电路输入端;及一后级输入二极管,电性连接所述第n+1级输入端及所述电路输入端。
3.如权利要求1所述的阵列基板行驱动电路,其特征在于:所述下拉模块包含:
一第一薄膜晶体管,具有:一闸极,电性连接所述高电平输入端;一第一极,电性连接所述上拉输出模块的上拉节点;及一第二极,电性连接所述下拉输出模块的电路输入端;
一第二薄膜晶体管,具有:一闸极,电性连接所述第一时钟信号输入端;及一第一极,电性连接所述第一薄膜晶体管的第二极;及
一第三薄膜晶体管,具有:一第一极,电性连接所述第二薄膜晶体管的一第二极;及一第二极,电性连接所述下拉输出模块的下拉节点。
4.如权利要求3所述的阵列基板行驱动电路,其特征在于:所述下拉输出模块包含:
一第四薄膜晶体管,具有:一闸极,电性连接所述电路输入端;及一第一极,电性连接所述第三薄膜晶体管的一闸极;
一第五薄膜晶体管,具有:一闸极,电性连接所述第四薄膜晶体管的一第二极;一第一极,电性连接所述第四薄膜晶体管的第一极;及一第二极,电性连接所述高电平输入端;
一第六薄膜晶体管,具有:一闸极,电性连接所述下拉节点;一第一极,电性连接所述输出端;及一第二极,电性连接所述低电平输入端;及
一下拉电容,电性连接所述下拉节点及低电平输入端。
5.如权利要求4所述的阵列基板行驱动电路,其特征在于:所述上拉输出模块包含:
一第七薄膜晶体管,具有:一闸极,电性连接所述上拉节点;一第一极,电性连接所述第二时钟信号输入端;及一第二极,电性连接所述输出端;及
一上拉电容,电性连接所述上拉节点及所述输出端。
6.如权利要求5所述的阵列基板行驱动电路,其特征在于:所述第一至第七薄膜晶体管为N型薄膜晶体管,且所述阵列基板行驱动电路形成在一阵列基板上。
7.如权利要求1所述的阵列基板行驱动电路,其特征在于:所述阵列基板行驱动电路是利用至少四个所述阵列基板行驱动单元驱动一像素阵列。
8.如权利要求7所述的阵列基板行驱动电路,其特征在于:所述像素阵列具有相对的二侧,分别电性连接四个级联的第一阵列基板行驱动单元及四个级联的第二阵列基板行驱动单元,其中所述第一或第二阵列基板行驱动单元是通过四个时钟信号进行控制。
9.如权利要求7所述的阵列基板行驱动电路,其特征在于:所述像素阵列具有相对的二侧,电性连接八个级联的阵列基板行驱动单元,其中所述阵列基板行驱动单元是通过二个时钟信号进行控制。
10.一种显示装置,其特征在于:所述显示装置包含:一阵列基板;以及一如权利要求1至9任一项所述的阵列基板行驱动电路,形成在所述阵列基板上。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201511027578.7A CN105629601B (zh) | 2015-12-31 | 2015-12-31 | 阵列基板行驱动电路及显示装置 |
PCT/CN2016/070816 WO2017113443A1 (zh) | 2015-12-31 | 2016-01-13 | 阵列基板行驱动电路及显示装置 |
US14/907,571 US9928795B2 (en) | 2015-12-31 | 2016-01-13 | Gate driver on array circuit and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201511027578.7A CN105629601B (zh) | 2015-12-31 | 2015-12-31 | 阵列基板行驱动电路及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105629601A CN105629601A (zh) | 2016-06-01 |
CN105629601B true CN105629601B (zh) | 2017-12-22 |
Family
ID=56044690
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201511027578.7A Active CN105629601B (zh) | 2015-12-31 | 2015-12-31 | 阵列基板行驱动电路及显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9928795B2 (zh) |
CN (1) | CN105629601B (zh) |
WO (1) | WO2017113443A1 (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107993620B (zh) * | 2017-11-17 | 2020-01-10 | 武汉华星光电技术有限公司 | 一种goa电路 |
US10453415B2 (en) * | 2017-11-29 | 2019-10-22 | Wuhan China Star Optoelectronics Technology Co., Ltd. | GOA circuit and embedded touch display panel |
CN111179871B (zh) * | 2020-02-12 | 2021-01-15 | 武汉华星光电技术有限公司 | 一种goa电路及其显示面板 |
CN111413835B (zh) * | 2020-04-27 | 2021-04-02 | 武汉华星光电技术有限公司 | 一种阵列基板及显示面板 |
CN113870755B (zh) * | 2020-06-30 | 2024-01-19 | 京东方科技集团股份有限公司 | 栅极驱动单元、栅极驱动电路、驱动方法及显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101779252A (zh) * | 2007-09-12 | 2010-07-14 | 夏普株式会社 | 移位寄存器 |
CN102945651A (zh) * | 2012-10-31 | 2013-02-27 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极驱动电路和显示装置 |
CN103971656A (zh) * | 2014-04-08 | 2014-08-06 | 友达光电股份有限公司 | 显示面板与栅极驱动器 |
CN104091573A (zh) * | 2014-06-18 | 2014-10-08 | 京东方科技集团股份有限公司 | 一种移位寄存单元、栅极驱动装置、显示面板和显示装置 |
CN104537992A (zh) * | 2014-12-30 | 2015-04-22 | 深圳市华星光电技术有限公司 | 用于液晶显示装置的goa电路 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101177593B1 (ko) * | 2005-12-29 | 2012-08-27 | 엘지디스플레이 주식회사 | 액정표시장치 |
JP5079301B2 (ja) * | 2006-10-26 | 2012-11-21 | 三菱電機株式会社 | シフトレジスタ回路およびそれを備える画像表示装置 |
TWI400686B (zh) * | 2009-04-08 | 2013-07-01 | Au Optronics Corp | 液晶顯示器之移位暫存器 |
CN102651186B (zh) * | 2011-04-07 | 2015-04-01 | 北京京东方光电科技有限公司 | 移位寄存器及栅线驱动装置 |
KR101777135B1 (ko) * | 2011-07-12 | 2017-09-12 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
-
2015
- 2015-12-31 CN CN201511027578.7A patent/CN105629601B/zh active Active
-
2016
- 2016-01-13 WO PCT/CN2016/070816 patent/WO2017113443A1/zh active Application Filing
- 2016-01-13 US US14/907,571 patent/US9928795B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101779252A (zh) * | 2007-09-12 | 2010-07-14 | 夏普株式会社 | 移位寄存器 |
CN102945651A (zh) * | 2012-10-31 | 2013-02-27 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极驱动电路和显示装置 |
CN103971656A (zh) * | 2014-04-08 | 2014-08-06 | 友达光电股份有限公司 | 显示面板与栅极驱动器 |
CN104091573A (zh) * | 2014-06-18 | 2014-10-08 | 京东方科技集团股份有限公司 | 一种移位寄存单元、栅极驱动装置、显示面板和显示装置 |
CN104537992A (zh) * | 2014-12-30 | 2015-04-22 | 深圳市华星光电技术有限公司 | 用于液晶显示装置的goa电路 |
Also Published As
Publication number | Publication date |
---|---|
CN105629601A (zh) | 2016-06-01 |
US20170323608A1 (en) | 2017-11-09 |
WO2017113443A1 (zh) | 2017-07-06 |
US9928795B2 (en) | 2018-03-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102800289B (zh) | 移位寄存器及其驱动方法、栅极驱动装置与显示装置 | |
CN105629601B (zh) | 阵列基板行驱动电路及显示装置 | |
CN105469763B (zh) | 栅极驱动单元、栅极驱动电路及显示装置 | |
CN104835476B (zh) | 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板 | |
CN104505049B (zh) | 一种栅极驱动电路 | |
CN105405406B (zh) | 栅极驱动电路和使用栅极驱动电路的显示器 | |
CN105096904B (zh) | 栅极驱动电路、显示装置和驱动方法 | |
CN104282287B (zh) | 一种goa单元及驱动方法、goa电路和显示装置 | |
CN105096891B (zh) | Cmos goa电路 | |
CN102708779B (zh) | 移位寄存器及其驱动方法、栅极驱动装置与显示装置 | |
CN105632561B (zh) | 移位寄存器及其驱动方法、栅极驱动电路以及显示装置 | |
WO2016155052A1 (zh) | Cmos栅极驱动电路 | |
CN105869588B (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
CN105185338B (zh) | Cmos goa电路 | |
CN105225635B (zh) | 阵列基板行驱动电路、移位寄存器、阵列基板及显示器 | |
CN103208263A (zh) | 移位寄存器、显示装置、栅极驱动电路及驱动方法 | |
CN106023943A (zh) | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 | |
CN104517577B (zh) | 液晶显示装置及其栅极驱动器 | |
WO2019174061A1 (zh) | 一种阵列基板行驱动单元、电路以及液晶显示面板 | |
CN105976775B (zh) | 基于ltps半导体薄膜晶体管的goa电路 | |
CN105225652B (zh) | 一种显示装置的驱动方法、装置及显示装置 | |
CN102708778A (zh) | 移位寄存器及其驱动方法、栅极驱动装置与显示装置 | |
CN105047155B (zh) | 液晶显示装置及其goa扫描电路 | |
CN107221299B (zh) | 一种goa电路及液晶显示器 | |
CN103700354A (zh) | 栅极驱动电路及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |