[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

CN104517578B - 显示装置及其栅极驱动电路 - Google Patents

显示装置及其栅极驱动电路 Download PDF

Info

Publication number
CN104517578B
CN104517578B CN201410850949.0A CN201410850949A CN104517578B CN 104517578 B CN104517578 B CN 104517578B CN 201410850949 A CN201410850949 A CN 201410850949A CN 104517578 B CN104517578 B CN 104517578B
Authority
CN
China
Prior art keywords
transistor
grid
circuit
drain electrode
drive signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410850949.0A
Other languages
English (en)
Other versions
CN104517578A (zh
Inventor
郝思坤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201410850949.0A priority Critical patent/CN104517578B/zh
Priority to US14/433,662 priority patent/US20160189658A1/en
Priority to PCT/CN2015/070440 priority patent/WO2016106815A1/zh
Publication of CN104517578A publication Critical patent/CN104517578A/zh
Application granted granted Critical
Publication of CN104517578B publication Critical patent/CN104517578B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明公开了一种显示装置及其栅极驱动电路。该栅极驱动电路包括多个移位寄存电路,多个移位寄存电路以串联方式进行级联,每一移位寄存电路包括:第一上拉电路;第二上拉电路;第一电容;第一下拉电路,其包括第三晶体管;第二下拉电路;下拉控制电路,其耦接于前一级的栅极驱动信号、后一级的栅极驱动信号、第三晶体管的栅极、第四晶体管的栅极、第一电平以及第二电平,下拉控制电路根据前一级的栅极驱动信号和后一级的栅极驱动信号控制第三晶体管和第四晶体管。通过以上方式,本发明能够适用于CMOS制程,并且增加电路稳定性。

Description

显示装置及其栅极驱动电路
技术领域
本发明涉及液晶显示技术领域,特别是涉及一种显示装置及其栅极驱动电路。
背景技术
GOA(Gate Driver On Array)电路是利用现有的液晶显示器的Array制程将栅极扫描驱动电路制作在Array基板上,以实现逐行扫描的驱动方式。其具有降低生产成本和窄边框设计的优点,为多种显示器所使用。GOA电路要具有两项基本功能:第一是输入栅极驱动信号,驱动面板内的栅极线,打开显示区内的TFT(Thin Film Transistor,薄膜场效应晶体管),由栅极线对像素进行充电;第二是移位寄存,当第n个栅极驱动信号输出完成后,可以通过时钟控制进行n+1个栅极驱动信号的输出,并依此传递下去。
GOA电路包括上拉电路(Pull-up circuit)、上拉控制电路(Pull-up controlcircuit)、下拉电路(Pull-down circuit)、下拉控制电路(Pull-down control circuit)以及负责电位抬升的上升电路(Boost circuit)。具体地,上拉电路主要负责将输入的时钟讯号(Clock)输出至薄膜晶体管的栅极,作为液晶显示器的驱动信号。上拉控制电路负责控制上拉电路的打开,一般是由上级GOA电路传递来的信号作用。下拉电路负责在输出扫描信号后,快速将扫描信号拉低为低电位,即薄膜晶体管的栅极的电位拉低为低电位;下拉保持电路则负责将扫描信号和上拉电路的信号(通常称为Q点)保持在关闭状态(即设定的负电位),通常有两个下拉保持电路交替作用。上升电路则负责Q点电位的二次抬升,这样确保上拉电路的G(N)正常输出。
不同的GOA电路可以使用不同的制程。LTPS(Low Temperature Poly-silicon,低温多晶硅)制程具有高电子迁移率和技术成熟的优点,目前被中小尺寸显示器广泛使用。CMOS(Complementary Metal Oxide Semiconductor,互补金属氧化物半导体)LTPS制程具有低功耗、电子迁移率高、噪声容限宽等优点,因此逐渐为面板厂商使用,如此需要开发与CMOS LTPS制程对应的GOA电路。
发明内容
本发明实施例提供了一种显示装置及其栅极驱动电路,以适用于CMOS制程,并且增加电路稳定性。
本发明提供一种栅极驱动电路,其包括多个移位寄存电路,多个移位寄存电路以串联方式进行级联,每一移位寄存电路包括:
第一上拉电路,其包括第一晶体管,第一晶体管的栅极和源极与前一级的栅极驱动信号连接;
第二上拉电路,其包括第二晶体管,第二晶体管的栅极与第一晶体管的漏极连接,源极与第一时钟信号连接,漏极与栅极驱动信号输出端连接;
第一电容,其连接在第二晶体管的漏极和栅极之间;
第一下拉电路,其包括第三晶体管,第三晶体管的源极与栅极驱动信号输出端连接,漏极与第一电平连接;
第二下拉电路,其包括第四晶体管,第四晶体管的源极与第一晶体管的漏极连接,漏极与第一电平连接;
下拉控制电路,其包括:
第五晶体管,第五晶体管的栅极与前一级的栅极驱动信号连接,第五晶体管的源极与第一电平连接,第五晶体管的漏极与第三晶体管的栅极和第四晶体管的栅极连接;
第六晶体管,第六晶体管的栅极与前一级的栅极驱动信号连接,第六晶体管的源极与第一电平连接;
第七晶体管,第七晶体管的栅极与第六晶体管的漏极连接,第七晶体管的源极与第二电平连接,第七晶体管的漏极与第五晶体管的漏极连接;
第八晶体管,第八晶体管的栅极与后一级的栅极驱动信号连接,第八晶体管的源极与第六晶体管的漏极连接,第八晶体管的漏极与第二电平连接;
第三电容,第三电容连接在第七晶体管的源极和栅极之间;
下拉控制电路根据前一级的栅极驱动信号和后一级的栅极驱动信号控制第三晶体管和第四晶体管;
第二电容,第二电容的一端与第一电平连接,第二电容的另一端与第三晶体管的栅极和第四晶体管的栅极连接;
第一电平为高电平,第二电平为低电平。
其中,第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管以及第八晶体管均为P型MOS管。
本发明还提供一种显示装置,其包括液晶显示面板和栅极驱动电路,栅极驱动电路与液晶显示面板连接,用于为液晶显示面板提供扫描驱动信号,栅极驱动电路包括多个移位寄存电路,多个移位寄存电路以串联方式进行级联,每一移位寄存电路包括:
第一上拉电路,其包括第一晶体管,第一晶体管的栅极和源极与前一级的栅极驱动信号连接;
第二上拉电路,其包括第二晶体管,第二晶体管的栅极与第一晶体管的漏极连接,源极与第一时钟信号连接,漏极与栅极驱动信号输出端连接;
第一电容,其连接在第二晶体管的漏极和栅极之间;
第一下拉电路,其包括第三晶体管,第三晶体管的源极与栅极驱动信号输出端连接,漏极与第一电平连接;
第二下拉电路,其包括第四晶体管,第四晶体管的源极与第一晶体管的漏极连接,漏极与第一电平连接;
下拉控制电路,其包括:
第五晶体管,第五晶体管的栅极与前一级的栅极驱动信号连接,第五晶体管的源极与第一电平连接,第五晶体管的漏极与第三晶体管的栅极和第四晶体管的栅极连接;
第六晶体管,第六晶体管的栅极与前一级的栅极驱动信号连接,第六晶体管的源极与第一电平连接;
第七晶体管,第七晶体管的栅极与第六晶体管的漏极连接,第七晶体管的源极与第二电平连接,第七晶体管的漏极与第五晶体管的漏极连接;
第八晶体管,第八晶体管的栅极与后一级的栅极驱动信号连接,第八晶体管的源极与第六晶体管的漏极连接,第八晶体管的漏极与第二电平连接;
第三电容,第三电容连接在第七晶体管的源极和栅极之间;
下拉控制电路根据前一级的栅极驱动信号和后一级的栅极驱动信号控制第三晶体管和第四晶体管;
第二电容,第二电容的一端与第一电平连接,第二电容的另一端与第三晶体管的栅极和第四晶体管的栅极连接;
第一电平为高电平,第二电平为低电平。
其中,第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管以及第八晶体管均为P型MOS管。
通过上述方案,本发明的有益效果是:本发明的下拉控制电路耦接于前一级的栅极驱动信号、后一级的栅极驱动信号、第三晶体管的栅极、第四晶体管的栅极、第一电平以及第二电平,下拉控制电路根据前一级的栅极驱动信号和后一级的栅极驱动信号控制第三晶体管和第四晶体管,适用于CMOS制程,并且增加电路稳定性。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。其中:
图1是本发明一实施例的栅极驱动电路的结构示意图;
图2是图1所示的移位寄存电路的电路图;
图3是图1所示的栅极驱动电路的模拟时序图;
图4是本发明一实施例的显示装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性的劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参见图1所示,图1是本发明一实施例的栅极驱动电路的结构示意图。如图1所示,本实施例所揭示的栅极驱动电路10包括多个移位寄存电路11,多个移位寄存电路11以串联方式进行级联。
如图2所示,移位寄存电路11包括第一上拉电路111、第二上拉电路112、第一下拉电路113、第二下拉电路114、下拉控制电路115、第一电容C1、第二电容C2以及第三电容C3。
其中,第一上拉电路111包括第一晶体管T1,第一晶体管T1的栅极和源极与前一级的栅极驱动信号G(n-1)连接;第二上拉电路112包括第二晶体管T2,第二晶体管T2的栅极与第一晶体管T1的漏极连接,第二晶体管T2的源极与第一时钟信号CK连接,第二晶体管T2的漏极与栅极驱动信号输出端G(n)连接,第一电容C1连接在第二晶体管T2的栅极和漏极之间;第一下拉电路113包括第三晶体管T3,第三晶体管T3的源极和栅极驱动信号输出端G(n)连接,第三晶体管T3的漏极与第一电平Vgh连接;第二下拉电路114包括第四晶体管T4,第四晶体管T4的源极与第一晶体管T1的漏极连接,第四晶体管T4的漏极与第一电平Vgh连接;第二电容C2的一端与第一电平Vgh连接,第二电容C2的另一端与第三晶体管T3的栅极和第四晶体管T4的栅极连接;下拉控制电路115耦接于前一级的栅极驱动信号G(n-1)、后一级的栅极驱动信号G(n+1)、第三晶体管T3的栅极、第四晶体管T4的栅极、第一电平Vgh以及第二电平Vgl,下拉控制电路115根据前一级的栅极驱动信号G(n-1)和后一级的栅极驱动信号G(n+1)控制第三晶体管T3和第四晶体管T4工作,即控制第三晶体管T3和第四晶体管T4导通或断开。
其中,下拉控制电路115包括:第五晶体管T5、第六晶体管T6、第七晶体管T7以及第八晶体管T8。第五晶体管T5的栅极与前一级的栅极驱动信号G(n-1)连接,第五晶体管T5的源极与第一电平Vgh连接,第五晶体管T5的漏极与第三晶体管T3的栅极和第四晶体管T4的栅极连接;第六晶体管T6的栅极与前一级的栅极驱动信号G(n-1)连接,第六晶体管T6的源极与第一电平Vgh连接;第七晶体管T7的栅极与第六晶体管T6的漏极连接,第七晶体管T7的源极与第二电平Vgl连接,第七晶体管T7的漏极与第五晶体管T5的漏极连接,第三电容C3连接在第七晶体管T7的源极和栅极之间;第八晶体管T8的栅极与后一级的栅极驱动信号G(n+1)连接,第八晶体管T8的源极与第六晶体管T6的漏极连接,第八晶体管T8的漏极与第二电平Vgl连接。
在本实施例中,第一电平Vgh优选为高电平,第二电平Vgl优选为低电平。第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7以及第八晶体管T8均为P型MOS管,在其他实施例中,本领域的技术人员还可以将上述晶体管设置为其他场效应管,例如N型MOS管。
以下结合图3所示的时序图详细描述栅极驱动电路10的工作原理。
在第一时刻t1,前一级的栅极驱动信号G(n-1)为低电平,第一晶体管T1导通,第一时钟信号CK为高电平,第二晶体管T2的栅极为低电平,第二晶体管T2导通;第五晶体管T5和第六晶体管T6均导通,第七晶体管T7的栅极和第八晶体管T8的源极均为高电平,则第七晶体管T7断开,后一级的栅极驱动信号G(n+1)为高电平,第八晶体管T8断开;第三晶体管T3的栅极和第四晶体管T4的栅极均为高电平,则第三晶体管T3和第四晶体管T4均断开;因此,栅极驱动信号输出端G(n)输出的信号与第一时钟信号CK相同,即栅极驱动信号输出端G(n)输出的信号为高电平。
在第二时刻t2,前一级的栅极驱动信号G(n-1)由低电平变为高电平,第一晶体管T1断开,第一时钟信号CK由高电平变为低电平,第二晶体管T2导通;第五晶体管T5、第六晶体管T6和第七晶体管T7均断开,后一级的栅极驱动信号G(n+1)为高电平,第八晶体管T8断开,第三晶体管T3和第四晶体管T4均断开;因此,栅极驱动信号输出端G(n)输出的信号与第一时钟信号CK相同,即栅极驱动信号输出端G(n)输出的信号由高电平变为低电平。
在第三时刻t3,前一级的栅极驱动信号G(n-1)为高电平,第一晶体管T1断开,第一时钟信号CK为低电平,第二晶体管T2导通;第五晶体管T5、第六晶体管T6和第七晶体管T7均断开,后一级的栅极驱动信号G(n+1)为高电平,第八晶体管T8断开,第三晶体管T3和第四晶体管T4均断开;因此,栅极驱动信号输出端G(n)输出的信号与第一时钟信号CK相同,即栅极驱动信号输出端G(n)输出的信号为低电平。
在第四时刻t4,前一级的栅极驱动信号G(n-1)为高电平,第一晶体管T1断开,第一时钟信号CK由低电平变高电平,第二晶体管T2导通;第五晶体管T5和第六晶体管T6断开,后一级的栅极驱动信号G(n+1)为由高电平变为低电平,第八晶体管T8导通,第七晶体管T7导通,第三晶体管T3的栅极和第四晶体管T4的栅极均为低电平,则第三晶体管T3和第四晶体管T4导通,则栅极驱动信号输出端G(n)输出的信号持续为高电平。
本实施例通过下拉控制电路115耦接于前一级的栅极驱动信号G(n-1)、后一级的栅极驱动信号(n+1)、第三晶体管T3的栅极、第四晶体管T4的栅极、第一电平Vgh以及第二电平Vgl,下拉控制电路115根据前一级的栅极驱动信号G(n-1)和后一级的栅极驱动信号(n+1)控制第三晶体管T3和第四晶体管T4,适用于CMOS制程,并且增加电路稳定性,减少时钟信号数目。
本发明还提供一种显示装置,如图4所示,本实施例所揭示显示装置20包括液晶显示面板21和栅极驱动电路22,栅极驱动电路22与液晶显示面板21连接,并且栅极驱动电路22用于为液晶显示面板21提供扫描驱动信号,该栅极驱动电路22为上述实施例所揭示的栅极驱动电路10,在此不再赘述。
综上所述,本发明的下拉控制电路耦接于前一级的栅极驱动信号、后一级的栅极驱动信号、第三晶体管的栅极、第四晶体管的栅极、第一电平以及第二电平,下拉控制电路根据前一级的栅极驱动信号和后一级的栅极驱动信号控制第三晶体管和第四晶体管,适用于CMOS制程,并且增加电路稳定性。
以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (4)

1.一种栅极驱动电路,其特征在于,所述栅极驱动电路包括多个移位寄存电路,所述多个移位寄存电路以串联方式进行级联,每一所述移位寄存电路包括:
第一上拉电路,其包括第一晶体管,所述第一晶体管的栅极和源极与前一级的栅极驱动信号连接;
第二上拉电路,其包括第二晶体管,所述第二晶体管的栅极与所述第一晶体管的漏极连接,源极与第一时钟信号连接,漏极与栅极驱动信号输出端连接;
第一电容,其连接在所述第二晶体管的漏极和栅极之间;
第一下拉电路,其包括第三晶体管,所述第三晶体管的源极与所述栅极驱动信号输出端连接,漏极与第一电平连接;
第二下拉电路,其包括第四晶体管,所述第四晶体管的源极与所述第一晶体管的漏极连接,漏极与所述第一电平连接;
下拉控制电路,其包括:
第五晶体管,所述第五晶体管的栅极与所述前一级的栅极驱动信号连接,所述第五晶体管的源极与所述第一电平连接,所述第五晶体管的漏极与所述第三晶体管的栅极和所述第四晶体管的栅极连接;
第六晶体管,所述第六晶体管的栅极与所述前一级的栅极驱动信号连接,所述第六晶体管的源极与所述第一电平连接;
第七晶体管,所述第七晶体管的栅极与所述第六晶体管的漏极连接,所述第七晶体管的源极与第二电平连接,所述第七晶体管的漏极与所述第五晶体管的漏极连接;
第八晶体管,所述第八晶体管的栅极与后一级的栅极驱动信号连接,所述第八晶体管的源极与所述第六晶体管的漏极连接,所述第八晶体管的漏极与所述第二电平连接;
第三电容,所述第三电容连接在所述第七晶体管的源极和栅极之间;
所述下拉控制电路根据所述前一级的栅极驱动信号和所述后一级的栅极驱动信号控制所述第三晶体管和所述第四晶体管;
第二电容,所述第二电容的一端与所述第一电平连接,所述第二电容的另一端与所述第三晶体管的栅极和所述第四晶体管的栅极连接;
所述第一电平为高电平,所述第二电平为低电平。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管以及第八晶体管均为P型MOS管。
3.一种显示装置,其特征在于,所述显示装置包括液晶显示面板和栅极驱动电路,所述栅极驱动电路与所述液晶显示面板连接,用于为所述液晶显示面板提供扫描驱动信号,所述栅极驱动电路包括多个移位寄存电路,所述多个移位寄存电路以串联方式进行级联,每一所述移位寄存电路包括:
第一上拉电路,其包括第一晶体管,所述第一晶体管的栅极和源极与前一级的栅极驱动信号连接;
第二上拉电路,其包括第二晶体管,所述第二晶体管的栅极与所述第一晶体管的漏极连接,源极与第一时钟信号连接,漏极与栅极驱动信号输出端连接;
第一电容,其连接在所述第二晶体管的漏极和栅极之间;
第一下拉电路,其包括第三晶体管,所述第三晶体管的源极与所述栅极驱动信号输出端连接,漏极与第一电平连接;
第二下拉电路,其包括第四晶体管,所述第四晶体管的源极与所述第一晶体管的漏极连接,漏极与所述第一电平连接;
下拉控制电路,其包括:
第五晶体管,所述第五晶体管的栅极与所述前一级的栅极驱动信号连接,所述第五晶体管的源极与所述第一电平连接,所述第五晶体管的漏极与所述第三晶体管的栅极和所述第四晶体管的栅极连接;
第六晶体管,所述第六晶体管的栅极与所述前一级的栅极驱动信号连接,所述第六晶体管的源极与所述第一电平连接;
第七晶体管,所述第七晶体管的栅极与所述第六晶体管的漏极连接,所述第七晶体管的源极与第二电平连接,所述第七晶体管的漏极与所述第五晶体管的漏极连接;
第八晶体管,所述第八晶体管的栅极与后一级的栅极驱动信号连接,所述第八晶体管的源极与所述第六晶体管的漏极连接,所述第八晶体管的漏极与所述第二电平连接;
第三电容,所述第三电容连接在所述第七晶体管的源极和栅极之间;
所述下拉控制电路根据所述前一级的栅极驱动信号和所述后一级的栅极驱动信号控制所述第三晶体管和所述第四晶体管;
第二电容,所述第二电容的一端与所述第一电平连接,所述第二电容的另一端与所述第三晶体管的栅极和所述第四晶体管的栅极连接;
所述第一电平为高电平,所述第二电平为低电平。
4.根据权利要求3所述的显示装置,其特征在于,所述第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管以及第八晶体管均为P型MOS管。
CN201410850949.0A 2014-12-30 2014-12-30 显示装置及其栅极驱动电路 Active CN104517578B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201410850949.0A CN104517578B (zh) 2014-12-30 2014-12-30 显示装置及其栅极驱动电路
US14/433,662 US20160189658A1 (en) 2014-12-30 2015-01-09 Display device and gate driving circuti thereof
PCT/CN2015/070440 WO2016106815A1 (zh) 2014-12-30 2015-01-09 显示装置及其栅极驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410850949.0A CN104517578B (zh) 2014-12-30 2014-12-30 显示装置及其栅极驱动电路

Publications (2)

Publication Number Publication Date
CN104517578A CN104517578A (zh) 2015-04-15
CN104517578B true CN104517578B (zh) 2017-01-25

Family

ID=52792793

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410850949.0A Active CN104517578B (zh) 2014-12-30 2014-12-30 显示装置及其栅极驱动电路

Country Status (2)

Country Link
CN (1) CN104517578B (zh)
WO (1) WO2016106815A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108231024B (zh) * 2018-01-07 2019-12-10 苏州市相城区黄桥工业园经济发展有限公司 一种用于振动环境的液晶显示装置
CN110070828B (zh) * 2019-04-08 2021-02-26 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN110942755A (zh) * 2019-12-13 2020-03-31 福建华佳彩有限公司 一种面板驱动电路
CN112233630B (zh) * 2020-10-15 2021-11-02 Tcl华星光电技术有限公司 栅极驱动电路和显示面板
CN112530348B (zh) * 2020-12-14 2024-01-16 福建华佳彩有限公司 一种提升显示品质的栅极电路及驱动方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103050106A (zh) * 2012-12-26 2013-04-17 京东方科技集团股份有限公司 栅极驱动电路、显示模组和显示器
CN103400558A (zh) * 2013-07-31 2013-11-20 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN103943055A (zh) * 2014-03-27 2014-07-23 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100830903B1 (ko) * 2001-12-27 2008-05-22 삼성전자주식회사 쉬프트 레지스터 및 이를 갖는 액정표시장치
US7643003B2 (en) * 2005-06-30 2010-01-05 Lg Display Co., Ltd. Liquid crystal display device having a shift register
CN101533623A (zh) * 2009-02-26 2009-09-16 深圳华映显示科技有限公司 可抑制临界电压漂移的闸极驱动电路
TWI381640B (zh) * 2009-07-14 2013-01-01 Au Optronics Corp 具雙向傳輸機制之移位暫存器電路
CN101673582B (zh) * 2009-10-28 2013-03-20 友达光电股份有限公司 移位缓存器电路
CN102915698B (zh) * 2012-10-18 2016-02-17 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN103258495B (zh) * 2013-05-07 2015-08-05 京东方科技集团股份有限公司 移位寄存单元、移位寄存器和显示装置
CN103440839B (zh) * 2013-08-09 2016-03-23 京东方科技集团股份有限公司 移位寄存单元、移位寄存器和显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103050106A (zh) * 2012-12-26 2013-04-17 京东方科技集团股份有限公司 栅极驱动电路、显示模组和显示器
CN103400558A (zh) * 2013-07-31 2013-11-20 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN103943055A (zh) * 2014-03-27 2014-07-23 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置

Also Published As

Publication number Publication date
WO2016106815A1 (zh) 2016-07-07
CN104517578A (zh) 2015-04-15

Similar Documents

Publication Publication Date Title
CN104517577B (zh) 液晶显示装置及其栅极驱动器
CN104537992B (zh) 用于液晶显示装置的goa电路
KR102019578B1 (ko) Goa 회로 및 액정 디스플레이
CN104934011B (zh) 移位寄存器单元、栅极驱动电路和显示装置
WO2016070519A1 (zh) 基于低温多晶硅半导体薄膜晶体管的goa电路
WO2019174061A1 (zh) 一种阵列基板行驱动单元、电路以及液晶显示面板
CN104517578B (zh) 显示装置及其栅极驱动电路
CN105469760A (zh) 基于ltps半导体薄膜晶体管的goa电路
CN103489483A (zh) 移位寄存器单元电路、移位寄存器、阵列基板及显示设备
JP6434142B2 (ja) 低温ポリシリコン半導体薄膜トランジスタに基づくgoa回路
CN104464660B (zh) 基于低温多晶硅半导体薄膜晶体管的goa电路
CN105469756A (zh) 基于ltps半导体薄膜晶体管的goa电路
JP6579668B2 (ja) 低温ポリシリコン半導体薄膜トランジスタに基づくgoa回路
CN106486075B (zh) Goa电路
CN105895003A (zh) 移位寄存器及其驱动方法、驱动电路
JP6317528B2 (ja) 低温ポリシリコン半導体薄膜トランジスタに基づくgoa回路
CN113506534B (zh) 显示面板
CN104376814A (zh) 一种驱动电路及驱动方法、显示面板、显示装置
US20160189658A1 (en) Display device and gate driving circuti thereof
CN105161061B (zh) 驱动电路以及移位寄存电路
WO2016070507A1 (zh) 基于低温多晶硅半导体薄膜晶体管的goa电路
CN103824551B (zh) 一种栅极驱动电路及显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP03 Change of name, title or address

Address after: 518132 No. 9-2 Ming Avenue, Guangming New District, Guangdong, Shenzhen

Patentee after: TCL China Star Optoelectronics Technology Co.,Ltd.

Address before: 518000 Guangdong province Shenzhen Guangming New District Office of Gongming Tong community tourism industry science and Technology Parks Road Building 1 first floor B District

Patentee before: SHENZHEN CHINA STAR OPTOELECTRONICS TECHNOLOGY Co.,Ltd.

CP03 Change of name, title or address