BR102013000054A2 - Gerador de clock e método para gerar o sinal de clock - Google Patents
Gerador de clock e método para gerar o sinal de clock Download PDFInfo
- Publication number
- BR102013000054A2 BR102013000054A2 BR102013000054-0A BR102013000054A BR102013000054A2 BR 102013000054 A2 BR102013000054 A2 BR 102013000054A2 BR 102013000054 A BR102013000054 A BR 102013000054A BR 102013000054 A2 BR102013000054 A2 BR 102013000054A2
- Authority
- BR
- Brazil
- Prior art keywords
- oscillator
- signal
- clock
- state
- power
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/08—Clock generators with changeable or programmable clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Oscillators With Electromechanical Resonators (AREA)
- Electric Clocks (AREA)
Abstract
GERADOR DE CLOCK E MÉTODO PARA GERAR O SINAL DE CLOCK Trata-se de um gerador de CLOCK utilizado para fornecer um sinal de CLOCK inclui: um primeiro oscilador ( 210) e um circuito de comutação (220) . O circuito de comutação (220) é acoplado ao primeiro oscilador (210) e a um segundo oscilador (230) e utilizado para receber um primeiro sinal oscilante (S_clk1) gerado a partir do primeiro oscilante (210) e um segundo sinal oscilante (S_clk2) gerado a partir do segundo oscilante (230) e selecionar um dentre o primeiro sinal oscilante e o segundo sinal oscilante como o sinal de CLOCK de acordo com um sinal de estado.
Description
"GERADOR DE CLOCK E MÉTODO PARA GERAR O SINAL DE CLOCK"
Referência Cruzada a Pedidos Relacionados
Este pedido reivindica o benefício de prioridade do Pedido Provisório sob o n2 de série U.S. 61/582.708, depositado em 3 de janeiro de 2012, cujos conteúdos são incorporados à presente invenção a título de referência.
Antecedentes
Telefones celulares ou outros dispositivos eletrônicos são os dispositivos que as pessoas usam no dia-a-dia, que utilizam processadores para manipular muitos cálculos de manipulação de sinal, lidar com comandos e sinalização de controle e coordenar outras operações de outros circuitos internos dos telefones celulares ou os dispositivos eletrônicos.
Geralmente, um processador ou outros circuitos internos do telefone celular ou dispositivo eletrônico exige dois osciladores externos de cristal. Por favor, referir-se à FIGURA 1, que ilustra esquematicamente a arquitetura de geração de CLOCK de um dispositivo eletrônico convencional 10. Um primeiro oscilador de cristal 110 fornece um sinal de CLOCK de freqüência baixa aos circuitos internos 130 para comunicações móveis em um modo de estado de espera, tal como um CLOCK de dormir/despertar e CLOCK de tempo real (RTC), enquanto um segundo oscilador de cristal 120 fornecer um sinal de CLOCK de freqüência alta aos circuitos internos 130 para aplicações de freqüência alta.
Embora o oscilador de cristal tenha características boas, tal como coeficiente de temperatura baixo e consumo de energia moderado e também pode fornecer um sinal de CLOCK exato e preciso, o custo de hardware do oscilador de cristal é ainda considerável.
Sumário
É um objetivo da presente invenção fornecer uma arquitetura de comutação de CLOCK. Com a arquitetura de comutação de CLOCK da presente invenção, somente um oscilador de cristal é necessário em um dispositivo eletrônico. Portanto, o custo de hardware na presente invenção é significantemente reduzido. Além disso, já que a precisão do oscilador de cristal é usualmente mais exata que outros tipos do oscilador, é outro objetivo da presente invenção fornecer um gerador de CLOCK com boa exatidão de CLOCK. Adicionalmente, o consumo de energia do gerador de CLOCK da presente invenção não excede o consumo de energia total da combinação dos dois osciladores de cristal.
De acordo com uma modalidade exemplificativa da presente invenção, um gerador de CLOCK é fornecido. O gerador de CLOCK é utilizado para fornecer um sinal de CLOCK e compreende: um primeiro oscilador e um circuito de comutação. O circuito de comutação é acoplado ao primeiro oscilador e a um segundo oscilador. O circuito de comutação é utilizado para receber um primeiro sinal oscilante gerado a partir do primeiro oscilador e um segundo sinal oscilante gerado a partir do segundo oscilador. Adicionalmente, o circuito de comutação é utilizado para selecionar um dentre o primeiro sinal oscilante e o segundo sinal oscilante como o sinal de CLOCK de acordo com um sinal de estado. De acordo com outra modalidade exemplificativa da presente invenção,
um método para gerar um sinal de CLOCK é fornecido e compreende: utilizar um primeiro oscilador para gerar um primeiro sinal oscilante; receber o primeiro sinal oscilante e um segundo sinal oscilante gerados a partir de um segundo oscilador; e selecionar um dentre o primeiro sinal oscilante e o segundo sinal oscilante como o sinal de CLOCK de acordo com um sinal de estado.
Esses e outros objetivos da presente invenção se tornarão, sem dúvida, óbvios àqueles versados na técnica após a leitura da seguinte descrição detalhada da modalidade preferencial que é ilustrada nas várias figuras e desenhos. Breve Descrição dos Desenhos
A FIGURA 1 ilustra uma arquitetura de geração de CLOCK convencional de um dispositivo eletrônico.
A FIGURA 2 ilustra um gerador de CLOCK de acordo com uma modalidade exemplificativa da presente invenção. A FIGURA 3 ilustra um gerador de CLOCK de acordo com outra modalidade exemplificativa da presente invenção.
A FIGURA 4 ilustra um diagrama temporal de um sinal de estado, um sinal de indicação e seleção de um sinal de CLOCK de acordo com uma modalidade exemplificativa da presente invenção. A FIGURA 5 ilustra um gerador de CLOCK de acordo com ainda outra
modalidade exemplificativa da presente invenção.
A FIGURA 6 ilustra um diagrama temporal de um sinal de estado, um sinal oscilante e seleção de um sinal de CLOCK de acordo com uma modalidade exemplificativa da presente invenção, A FIGURA 7 ilustra um fluxograma de um método de gerar um sinal de
CLOCK de acordo com uma modalidade exemplificativa da presente invenção.
Descrição Detalhada
Certos termos são usados por toda as seguintes descrições e reivindicações que se referem a componentes de sistema particulares. Conforme um versado na técnica apreciará, fabricantes podem se referir a um componente por diferentes nomes. Este documento não pretende distinguir entre os componentes que se diferem no nome, mas não se diferem na funcionalidade. Na seguinte discussão e nas reivindicações, os termos "incluir", "que inclui", "compreender" e "que compreende" são usados de uma maneira irrestrita e, assim, devem ser interpretados no sentido de "inclui, mas não limitado...". Os termos "acoplar" e "acoplado" se destinam a significar uma conexão elétrica ou direta ou indireta. Consequentemente, se um primeiro dispositivo se acopla a um segundo dispositivo, essa conexão pode ser através de uma conexão elétrica direta ou através de uma conexão elétrica indireta por meio de outros dispositivos e conexões. Por favor, referir-se à FIGURA 2, que ilustra esquematicamente um
gerador de CLOCK de acordo com uma modalidade da presente invenção. Conforme mostrado na FIGURA 2, um gerador de CLOCK 200 é utilizado para fornecer um sinal de CLOCK S_CLK como uma referência de CLOCK para os circuitos internos 260 de um dispositivo eletrônico 20, tal como um processador, um transceptor e assim por diante. O dispositivo eletrônico 20 pode ser um dispositivo portátil, um telefone celular, um telefone inteligente, um computador do tipo tablet e assim por diante. O gerador de CLOCK 200 inclui um primeiro oscilador 210 e um circuito de comutação 220. O primeiro oscilador 210 gera um primeiro sinal oscilante S_clkl. Adicionalmente, o dispositivo eletrônico 20 inclui adicionalmente um segundo oscilador 230 que gera um segundo sinal oscilante S_clk2. O circuito de comutação 220 é acoplado ao primeiro oscilador 210 e ao segundo oscilador 230, e é utilizado para receber o primeiro sinal oscilante S_clkl e o segundo sinal oscilante S_clk2. O circuito de comutação 220 seleciona um dentre o primeiro sinal oscilante S_clkl e o segundo sinal oscilante S_clk2 como o sinal de CLOCK S_CLK com base nas informações de estado. io Em uma modalidade, o circuito de comutação 220 seleciona um dentre os
sinais oscilantes (S_clkl e S_clk2) como o sinal de CLOCK S_CLK de acordo com um sinal de estado S_stat que é indicativo de um estado de fonte de alimentação do dispositivo eletrônico 20. Entretanto, esta invenção não é limitada no escopo ao sinal indicativo de um estado de fonte de alimentação do dispositivo eletrônico 20. Em outras modalidades da invenção, é também possível selecionar um dentre os sinais oscilantes como o sinal de CLOCK S_CLK de acordo com outras informações de estado relacionadas ao gerador de CLOCK 200 e/ou ao dispositivo eletrônico 20.
Em uma modalidade, o gerador de CLOCK 200 inclui adicionalmente um gerador de sinal de estado 240 conforme ilustrado na FIGURA 3, que é utilizado para monitorar um estado de energia de um módulo de fonte de alimentação 250 e gerar o sinal de estado S_stat de acordo com o estado de energia monitorado. O módulo de fonte de alimentação 250 pode ser uma bateria ou outros tipos de aparelho de fonte de alimentação, que fornecer energia elétrica ao dispositivo eletrônico 20 incluindo o gerador de CLOCK 200 , o segundo oscilador 230 e os circuitos internos 260. Se o
módulo de fonte de alimentação 250 for removido do dispositivo eletrônico 20 ou temporariamente desconectado do dispositivo eletrônico 20, um estado de energia do módulo de fonte de alimentação 250 será indicado como fraco ou vazio. Nesse momento, se o dispositivo eletrônico 20 tiver um módulo de fonte de alimentação auxiliar (não mostrado na FIGURA 3), tal como um capacitor, uma bateria de mercúrio ou bateria de reserva, energia elétrica limitada pode ser fornecida ao dispositivo eletrônico 20, que mantém algumas funções necessárias do dispositivo eletrônico 20. Por exemplo, o dispositivo eletrônico 20 exige acompanhar o tempo atual. Se o CLOCK de tempo real para a operação ou o oscilador para de fornecer a referência de CLOCK devido à falta de energia elétrica, o dispositivo eletrônico 20 falhará em acompanhar o tempo atual corretamente. Isso pode fazer com que algumas outras funções do dispositivo eletrônico 20 sejam inválidas (por exemplo, exibição de tempo). Sob essa condição, o módulo de fonte de alimentação auxiliar pode fornecer a energia elétrica por um período curto de tempo para manter o acompanhamento do tempo atual.
Para utilizar de modo mais econômico a energia elétrica limitada do módulo de fonte de alimentação auxiliar, o circuito de comutação 220 seleciona o sinal oscilante que é gerado a partir do oscilador que consome relativamente menos energia elétrica. Presumindo que um consumo de energia do primeiro oscilador 210 seja menor que um consumo de energia do segundo oscilador 230, o gerador de sinal de estado 240 gera o sinal de estado S stat que tem um nível específico para indicar um estado de energia fraco/vazio quando o módulo de fonte de alimentação 250 é removido do dispositivo eletrônico 20 ou desconectado temporariamente do dispositivo eletrônico 20. Então, o sinal de estado S_stat que tem o nível específico faz com que o circuito de comutação 220 selecione o primeiro sinal oscilante S_clkl como o sinal de CLOCK S_CLK. Também, a operação do segundo oscilador 230 pode ser terminada por um controlador (não mostrado na FIGURA 3) do dispositivo eletrônico 20 para reduzir o consumo de energia.
Em uma modalidade, se o segundo sinal oscilante S_clk2 for mais exato e preciso que o primeiro sinal oscilante S_clkl, o circuito de comutação 220 selecionará o segundo sinal oscilante S_clk2 como o sinal de CLOCK S_CLK para a referência de CLOCK quando a energia elétrica do módulo de fonte de alimentação 250 é indicada como suficiente. Isto é, quando o módulo de fonte de alimentação 250 é reconectado ao dispositivo eletrônico 20 após ser removido ou após ser desconectado temporariamente do dispositivo eletrônico 20, o gerador de sinal de estado 240 gera o sinal de estado S_stat que tem outro nível específico para indicar um alto estado de energia. Depois, o circuito de comutação 220 selecionará o segundo sinal oscilante S_clk2 como o sinal de CLOCK S_CLK. Também, a operação do primeiro oscilador 210 pode ser terminada para reduzir o consumo de energia.
Por favor, referir-se à FIGURA 4. Um diagrama temporal do sinal de estado S_stat, o sinal de indicação de estado de energia PWR_stat e a seleção do sinal de CLOCK S_CLK são ilustrados na FIGURA 4. Em uma modalidade, o gerador de sinal de estado 240 gera o sinal de estado S_stat de acordo com as informações de saída da unidade de gerenciamento de energia (PMU) que administra o módulo de fonte de alimentação 250. Medindo-se uma tensão de saída do módulo de fonte de alimentação 250, a PMU gera um sinal de indicação de estado de energia PWR_stat. Se o módulo de fonte de alimentação 250 for conectado ao dispositivo eletrônico 20 e puder fornecer energia elétrica suficiente, o sinal de indicação de estado de energia PWR_stat será ativado, o que faz com que o sinal de estado S stat seja ativado. Por outro lado, se o módulo de fonte de alimentação 250 for removido do dispositivo eletrônico 20, temporariamente desconectado do dispositivo eletrônico 20 ou não puder fornecer energia elétrica suficiente, o sinal de indicação de estado de energia PWR_stat será desativado, o que faz com que o sinal de estado S_stat seja desativado também. Consequentemente, o circuito de comutação 220 seleciona um dente o primeiro sinal oscilante S clkl e o segundo sinal oscilante S_clk2.
De acordo com outra modalidade da presente invenção, o gerador de sinal de estado 240 pode gerar o sinal de estado S_stat de um modo alternativo, que é ilustrado na FIGURA 5. Nessa modalidade, o gerador de sinal de estado 240 monitora um estado operacional do segundo oscilador 230 para detectar o estado de energia do módulo de fonte de alimentação 250 e consequentemente gera o sinal de estado S_stat de acordo com o estado operacional monitorado. Especificamente, o gerador de sinal de estado 240 monitora se o segundo oscilador 230 oscila para gerar o segundo sinal oscilante S_clk2 ou não. O princípio é que o segundo oscilador 230 exige energia elétrica relativamente alta para operar devido à operação de alta freqüência e rapidamente parará de oscilar contanto que o módulo de fonte de alimentação 250 seja removido do dispositivo eletrônico 20 ou desconectado temporariamente do dispositivo eletrônico 20. Por outro lado, o segundo oscilador 230 oscilará para gerar o segundo sinal oscilante S_clk2 se a energia elétrica do módulo de fonte de alimentação 250 for suficiente. Portanto, o circuito de comutação 220 seleciona sinais de acordo com o segundo sinal oscilante S_clk2.
Favor referir-se à FIGURA6. Um diagrama temporal do sinal de estado S stat5 o segundo sinal oscilante S_clk2 e a seleção do sinal de CLOCK S CLK são ilustrados na FIGURA 6. Se o gerador de sinal de estado 240 detectar que o segundo oscilador 230 parou de gerar pulsos de CLOCK por um período de tempo, o gerador de sinal de estado 240 gera o sinal de estado S_stat que tem um nível específico para indicar um estado de energia fraco/vazio do módulo de fonte de alimentação 250, o que io faz com que o circuito de comutação 220 selecione o primeiro sinal oscilante S_clkl como o sinal de CLOCK S_CLK. Alternativamente, o gerador de sinal de estado 240 pode gerar imediatamente o sinal de estado S stat que tem o nível específico uma vez que é detectado que o segundo oscilador 230 para de gerar pulsos de CLOCK, o que faz com que o circuito de comutação 220 selecione o primeiro sinal oscilante S_clkl como o sinal de CLOCK SCLK. Ademais, contanto que o gerador de sinal de estado 240 monitore que o segundo oscilador 230 começa a gerar pulsos de CLOCK novamente, o gerador de sinal de estado 240 gera o sinal de estado S stat que tem outro nível específico para indicar um estado de energia alto do módulo de fonte de alimentação 250, que faz com que o circuito de comutação 220 selecione o segundo sinal oscilante S_clk2 como o sinal de CLOCK S_CLK. Similarmente, o gerador de sinal de estado 240 pode gerar o sinal de estado S_stat que tem outro nível específico imediatamente ou após um período de tempo se for detectado que o segundo oscilador 230 começa a gerar pulsos de CLOCK. Quando o circuito de comutação 220 seleciona o segundo sinal oscilante S_clk2 como o sinal de CLOCK, a operação do primeiro oscilador 210 pode ser terminada.
Além disso, a fim de diferentes aplicações no dispositivo eletrônico 20, cada um dentre o primeiro oscilador 210 e o segundo oscilador 230 pode ter um núcleo de oscilador que oscila respectivamente a uma freqüência LFl e a uma freqüência HFl para gerar um primeiro sinal oscilante original S oscl e um segundo sinal oscilante original S_osc2 em uma modalidade. Por exemplo, o primeiro sinal oscilante original S_oscl é fornecido para comunicações móveis em modo de espera, tal como CLOCK de dormir/despertar, RTC e assim por diante. O segundo sinal oscilante original S_osc2 é originalmente fornecido para aplicações de alta freqüência. Portanto, o primeiro sinal oscilante original S oscl e o segundo sinal oscilante original S_osc2 exigem uma divisão de freqüência antes que os mesmos sejam usados como a referência de CLOCK para o CLOCK de tempo real. Nessa modalidade, o primeiro oscilador 210 e o segundo oscilador 230 podem ter divisores de freqüência, que realizam respectivamente operações de divisão de freqüência no primeiro sinal oscilante original S oscl e no segundo sinal oscilante original S_osc2 para gerar o primeiro sinal oscilante S_clkl e o segundo sinal oscilante S_clk2. Após a divisão de freqüência, o primeiro sinal oscilante S_clkl e o segundo sinal oscilante S_clk2 terão a mesma freqüência (por exemplo, 32,768 kHz ou 32 kHz). Entretanto, isso não é uma limitação da presente invenção. Em outras modalidades da presente invenção, pode haver somente um ou nenhum divisor de freqüência no primeiro oscilador 210 e no segundo oscilador 230.
Conforme mencionado acima, já que o primeiro oscilador 210 deve fornecer o sinal de CLOCK para o CLOCK de tempo real com consumo de energia baixo, esse poderia, portanto, ser um oscilador de silício (que geralmente tem um consumo de energia baixo e custo de hardware reduzido). Também, pode ser incorporado em um mesmo IC que inclui o circuito de comutação 220 para reduzir o tamanho de chip. Adicionalmente, como o coeficiente de temperatura do oscilador de silício é desfavorável, é vantajoso implantar o segundo oscilador 230 com um oscilador de cristal para fornecer um sinal de CLOCK mais exato para o CLOCK de tempo real quando a energia elétrica é suficiente já que o coeficiente de temperatura do oscilador de cristal é menor que esse do oscilador de silício.
Com base no gerador de CLOCK conforme mencionado acima, a presente invenção também fornece um método para gerar um sinal de CLOCK. Um fluxograma do método para gerar um sinal de CLOCK de acordo com uma modalidade é ilustrado na FIGURA 7. Por favor, note que sob a condição de que substancialmente o mesmo resultado é alcançado, as etapas ilustradas na FIGURA 7 não precisam estar na ordem exata mostrada e não precisam ser contíguas; isto é, outras etapas podem ser intermediárias.
Primeiro, na Etapa 310, um primeiro oscilador é utilizado para gerar um primeiro sinal oscilante. Consequentemente, o fluxo vai para a Etapa320, o primeiro sinal oscilante e um segundo sinal oscilante gerados a partir de um segundo oscilador serão recebidos. Na Etapa 330, um dentre o primeiro sinal oscilante e o segundo sinal oscilante é selecionado como o sinal de CLOCK de acordo com um sinal de estado indicativo de um estado de fonte de alimentação do dispositivo eletrônico. Em uma modalidade da presente invenção, o método para gerar o sinal de CLOCK compreende adicionalmente: monitorar um estado de energia de um módulo de fonte de alimentação que fornece energia para o primeiro oscilador; e gerar o sinal de estado de acordo com o estado de energia monitorado. Em uma modalidade alternativa da presente invenção, o método para gerar o sinal de CLOCK compreende adicionalmente: monitorar um estado operacional do segundo oscilador para detectar um estado de energia de um módulo de fonte de alimentação que fornece energia para o primeiro gerador e o segundo oscilador; e gerar o sinal de estado de acordo com o estado operacional monitorado.
Como os princípios e operações no método da presente invenção são similares a esses do gerador de CLOCK mencionado acima, as descrições detalhadas sobre o método da presente invenção são omitido aqui visando à brevidade.
A referência no relatório descritivo a "uma (numerai) modalidade" ou "uma (artigo) modalidade" significa que um atributo, estrutura ou característica particular descrito em conexão com a modalidade está incluído em pelo menos uma implantação. Os aparecimentos da frase "em uma modalidade" em vários locais por todo o relatório descritivo não estão todos se referindo necessariamente a mesma modalidade. Assim, embora as modalidades tenham sido descritas em linguagem específica a atributos estruturais e/ou atos metodológicos, deve ser entendido que o assunto reivindicado pode não ser limitado aos atos ou atributos específicos descritos. Ao invés disso, os atributos específicos e atos são revelados como formas de amostra de implantar o assunto revelado.
Por algumas razões, o usuário algumas vezes precisa desconectar/remover a bateria do dispositivo eletrônico. Por exemplo, quando a bateria se esgota ou a bateria falha em fornecer energia elétrica, o usuário precisa substituir a bateria por uma nova. Além disso, se o dispositivo eletrônico for um telefone celular, o usuário tem que desconectar/remover a bateria antes de substituir o cartão SIM por uma diferente ou instalar um novo cartão SIM. Portanto, a bateria será temporariamente desconectada do dispositivo eletrônico. Na presente invenção, o oscilador de silício com consumo de energia baixo será usado para fornecer a referência de CLOCK para RTC quando a bateria não estiver conectada ao dispositivo eletrônico, que consume economicamente a energia limitada fornecida pelo módulo de fonte de alimentação auxiliar e mantém a gravação de temporização do dispositivo eletrônico. Uma vez que a bateria e reconectada ao dispositivo eletrônico e fornece energia elétrica suficiente, o oscilador de cristal com alta exatidão será usado para fornecer a referência de CLOCK para RTC para garantir que o dispositivo eletrônico acompanhe o tempo real correto. Além disso, já que o dispositivo eletrônico que utiliza a arquitetura de comutação de CLOCK da presente invenção exige somente um oscilador de cristal externo (o outro é substituído pelo oscilador de silício), o custo de hardware será reduzido em comparação à combinação convencional de dois osciladores de cristal.
Aqueles versados na técnica observarão prontamente que inúmeras modificações e alterações do dispositivo e método podem ser feitas enquanto se retém os ensinamentos da invenção. Consequentemente, a revelação acima deve ser interpretada como limitada somente pelas distribuições e limites das reivindicações anexas.
Claims (17)
1. Gerador de CLOCK, para fornecer um sinal de CLOCK, CARACTERIZADO pelo fato de que compreende: um primeiro oscilador; e um circuito de comutação, acoplado ao primeiro oscilador e um segundo oscilador, para receber um primeiro sinal oscilante gerado a partir do primeiro oscilador e um segundo sinal oscilante gerado a partir do segundo oscilador e selecionar um dentre o primeiro sinal oscilante e o segundo sinal oscilante como o sinal de CLOCK de acordo com um sinal de estado.
2. Gerador de CLOCK, de acordo com a reivindicação 1, CARACTERIZADO pelo fato de que o sinal de estado é indicativo de um estado de fonte de alimentação de um dispositivo eletrônico.
3. Gerador de CLOCK, de acordo com a reivindicação 1, CARACTERIZADO pelo fato de que compreende adicionalmente: um gerador de sinal de estado, para monitorar um estado de energia de um módulo de fonte de alimentação que fornece energia ao gerador de CLOCK e gerar o sinal de estado de acordo com o estado de energia monitorado.
4. Gerador de CLOCK, de acordo com a reivindicação 1, CARACTERIZADO pelo fato de que compreende adicionalmente: um gerador de sinal de estado para monitorar um estado operacional do segundo oscilador para detectar um estado de energia de um módulo de fonte de alimentação que fornece energia ao gerador de CLOCK e ao segundo oscilador e gerar o sinal de estado de acordo com o estado de energia monitorado.
5. Gerador de CLOCK, de acordo com a reivindicação 1, CARACTERIZADO pelo fato de que uma freqüência de uma saída gerada a partir de um núcleo de oscilador do primeiro oscilador é menor que uma freqüência de uma saída gerada a partir de um núcleo de oscilador do segundo oscilador.
6. Gerador de CLOCK, de acordo com a reivindicação 1, CARACTERIZADO pelo fato de que um consumo de energia do primeiro oscilador é menor que um consumo de energia do segundo oscilador.
7. Gerador de CLOCK, de acordo com a reivindicação 1, CARACTERIZADO pelo fato de que o sinal de CLOCK é usado como uma referência para um CLOCK de tempo real.
8. Gerador de CLOCK, de acordo com a reivindicação 1, CARACTERIZADO pelo fato de que o segundo oscilador é um oscilador de cristal e o primeiro oscilador é um oscilador de silício.
9. Gerador de CLOCK, de acordo com a reivindicação 1, CARACTERIZADO pelo fato de que o primeiro oscilador e o circuito de comutação são dispostos dentro de um circuito integrado.
10. Método para gerar um sinal de CLOCK, CARACTERIZADO pelo fato de que compreende: utilizar um primeiro oscilador para gerar um primeiro sinal oscilante; receber o primeiro sinal oscilante e um segundo sinal oscilante gerados a partir de um segundo oscilador; e selecionar um dentre o primeiro sinal oscilante e o segundo sinal oscilante como o sinal de CLOCK de acordo com um sinal de estado.
11. Método, de acordo com a reivindicação 10, CARACTERIZADO pelo fato de que o sinal de estado é indicativo de um estado de fonte de alimentação de um dispositivo eletrônico.
12. Método, de acordo com a reivindicação 10, CARACTERIZADO pelo fato de que compreende adicionalmente: monitorar um estado de energia de vim módulo de fonte de alimentação que fornece energia para o primeiro oscilador; e gerar o sinal de estado de acordo com o estado de energia monitorado.
13. Método, de acordo com a reivindicação 10, CARACTERIZADO pelo fato de que compreende adicionalmente: monitorar um estado operacional do segundo oscilador para detectar um estado de energia de um módulo de fonte de alimentação que fornece energia para o primeiro gerador e o segundo oscilador; e gerar o sinal de estado de acordo com o estado operacional monitorado.
14. Método, de acordo com a reivindicação 10, CARACTERIZADO pelo fato de que um consumo de energia do primeiro oscilador é menor que um consumo de energia do segundo oscilador.
15. Método, de acordo com a reivindicação 10, CARACTERIZADO pelo fato de que compreende adicionalmente: utilizar o sinal de CLOCK como uma referência para um CLOCK de tempo real.
16. Método, de acordo com a reivindicação 10, CARACTERIZADO pelo fato de que o segundo oscilador é um oscilador de cristal e o primeiro oscilador é um oscilador de silício.
17. Método, de acordo com a reivindicação 10, CARACTERIZADO pelo fato de que o primeiro oscilador e o circuito de comutação são dispostos dentro de um circuito integrado.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201261582708P | 2012-01-03 | 2012-01-03 | |
US13/495,004 US8664996B2 (en) | 2012-01-03 | 2012-06-13 | Clock generator and method of generating clock signal |
Publications (1)
Publication Number | Publication Date |
---|---|
BR102013000054A2 true BR102013000054A2 (pt) | 2013-10-29 |
Family
ID=48694352
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
BR102013000054-0A BR102013000054A2 (pt) | 2012-01-03 | 2013-01-02 | Gerador de clock e método para gerar o sinal de clock |
Country Status (3)
Country | Link |
---|---|
US (1) | US8664996B2 (pt) |
CN (1) | CN103186164B (pt) |
BR (1) | BR102013000054A2 (pt) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102165265B1 (ko) * | 2014-09-02 | 2020-10-13 | 삼성전자 주식회사 | 하드웨어 전력 관리 유닛을 이용하여 클락 신호를 조절할 수 있는 애플리케이션 프로세서와 이를 포함하는 장치들 |
CN104536511B (zh) * | 2014-12-03 | 2017-10-31 | 泰斗微电子科技有限公司 | 一种基于rtc计时的时钟切换电路 |
EP3185431B1 (en) * | 2015-12-22 | 2021-09-22 | Intel Corporation | Polling for near field communication |
KR102618563B1 (ko) * | 2016-07-01 | 2023-12-27 | 삼성전자주식회사 | 집적 회로 장치와 이를 포함하는 전자 장치 |
CN110739911B (zh) * | 2019-11-04 | 2023-04-11 | 湖南品腾电子科技有限公司 | 稳定起振的晶体振荡器电路 |
TW202322635A (zh) * | 2021-11-29 | 2023-06-01 | 智邦科技股份有限公司 | 網路交換器及電路板 |
CN117561487A (zh) * | 2022-01-26 | 2024-02-13 | 京东方科技集团股份有限公司 | 定时开机控制方法和电子设备 |
US11949377B2 (en) * | 2022-05-20 | 2024-04-02 | Microchip Technology Incorporated | Modifiable oscillator circuit for operating modes |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB9109445D0 (en) * | 1991-05-01 | 1991-06-26 | Ncr Co | A circuit for glitch-free switching of asynchronous clock sources |
JPH05119876A (ja) * | 1991-10-25 | 1993-05-18 | Toshiba Corp | 電子装置及びその装置に含まれる集積回路 |
JPH05259848A (ja) * | 1992-03-11 | 1993-10-08 | Nec Corp | クロック発生装置 |
US5729720A (en) | 1994-12-22 | 1998-03-17 | Texas Instruments Incorporated | Power management masked clock circuitry, systems and methods |
JP2001344039A (ja) * | 2000-03-31 | 2001-12-14 | Seiko Epson Corp | 情報処理装置、情報処理装置の制御方法および情報処理装置の制御プログラム |
JP2004303208A (ja) * | 2003-03-20 | 2004-10-28 | Seiko Epson Corp | 発振器とこれを用いた電子機器 |
US7681099B2 (en) | 2007-05-17 | 2010-03-16 | Advanced Micro Devices, Inc. | Techniques for integrated circuit clock signal manipulation to facilitate functional and speed test |
JP5515273B2 (ja) * | 2007-12-06 | 2014-06-11 | ミツミ電機株式会社 | 半導体集積回路装置及び電池パック |
-
2012
- 2012-06-13 US US13/495,004 patent/US8664996B2/en active Active
- 2012-12-25 CN CN201210570219.6A patent/CN103186164B/zh not_active Expired - Fee Related
-
2013
- 2013-01-02 BR BR102013000054-0A patent/BR102013000054A2/pt not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
CN103186164B (zh) | 2015-11-18 |
US8664996B2 (en) | 2014-03-04 |
CN103186164A (zh) | 2013-07-03 |
US20130169338A1 (en) | 2013-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
BR102013000054A2 (pt) | Gerador de clock e método para gerar o sinal de clock | |
US9471121B2 (en) | Microprocessor based power management system architecture | |
US8230247B2 (en) | Transferring architectural functions of a processor to a platform control hub responsive to the processor entering a deep sleep state | |
Lefurgy et al. | Active guardband management in power7+ to save energy and maintain reliability | |
US9304818B2 (en) | Control apparatus, control method, computer program product, and semiconductor device | |
CN110806794A (zh) | 存储系统的掉电保护方法、系统、计算机设备以及介质 | |
EP3748471A1 (en) | Processor core energy management | |
US11973504B2 (en) | Multi-reset and multi-clock synchronizer, and synchronous multi-cycle reset synchronization circuit | |
US11703927B2 (en) | Leakage degradation control and measurement | |
CN102929381B (zh) | 电子系统及其电源管理方法 | |
CN113835515A (zh) | Usb c型子系统功率管理 | |
CN104246655A (zh) | 信息处理设备、信息处理方法及程序 | |
TW201504802A (zh) | 控制電力供應單元於閒置狀態期間的電力消耗之技術 | |
US11205995B2 (en) | Fast start-up crystal oscillator | |
AU2021200136A1 (en) | Fast dynamic capacitance, frequency, and/or voltage throttling apparatus and method | |
JP5179454B2 (ja) | コンピュータおよび電源装置 | |
EP4198687A1 (en) | Power management watchdog | |
CN103970253B (zh) | 省电操作方法与电子装置 | |
TWI849227B (zh) | 時脈交叉先進先出(fifo)狀態斂聚式同步器 | |
US11237610B2 (en) | Handling loss of power for uninterruptible power supply efficiency | |
JP5330448B2 (ja) | コンピュータがウエイク・アップする方法およびコンピュータ | |
CN113841200A (zh) | 基于抑制的存储器刷新改进电池寿命 | |
CN113054964B (zh) | 一种复位系统及嵌入式系统 | |
EP3930137B1 (en) | Power negotiation sequence to improve user experience and battery life | |
US20240047986A1 (en) | Electrical decoupling power delivery resources to improve efficiency of a low power state |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
B03A | Publication of an application: publication of a patent application or of a certificate of addition of invention | ||
B06F | Objections, documents and/or translations needed after an examination request according art. 34 industrial property law | ||
B15K | Others concerning applications: alteration of classification |
Free format text: A CLASSIFICACAO ANTERIOR ERA: H04J 3/06 Ipc: H04J 3/06 (2006.01), G06F 1/08 (2006.01), G06F 1/3 |
|
B06U | Preliminary requirement: requests with searches performed by other patent offices: suspension of the patent application procedure | ||
B11B | Dismissal acc. art. 36, par 1 of ipl - no reply within 90 days to fullfil the necessary requirements |