[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

WO2024121683A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2024121683A1
WO2024121683A1 PCT/IB2023/062041 IB2023062041W WO2024121683A1 WO 2024121683 A1 WO2024121683 A1 WO 2024121683A1 IB 2023062041 W IB2023062041 W IB 2023062041W WO 2024121683 A1 WO2024121683 A1 WO 2024121683A1
Authority
WO
WIPO (PCT)
Prior art keywords
insulating layer
layer
transistor
semiconductor
conductive layer
Prior art date
Application number
PCT/IB2023/062041
Other languages
English (en)
French (fr)
Inventor
山崎舜平
岡崎健一
中田昌孝
及川欣聡
吉住健輔
Original Assignee
株式会社半導体エネルギー研究所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社半導体エネルギー研究所 filed Critical 株式会社半導体エネルギー研究所
Publication of WO2024121683A1 publication Critical patent/WO2024121683A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/14Light sources with substantially two-dimensional radiating surfaces characterised by the chemical or physical composition or the arrangement of the electroluminescent material, or by the simultaneous addition of the electroluminescent material in or onto the light source
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements

Definitions

  • One aspect of the present invention relates to a semiconductor device and a manufacturing method thereof.
  • One aspect of the present invention relates to a transistor and a manufacturing method thereof.
  • One aspect of the present invention relates to a display device having a semiconductor device.
  • one embodiment of the present invention is not limited to the above technical field.
  • Examples of technical fields of one embodiment of the present invention include semiconductor devices, display devices, light-emitting devices, power storage devices, memory devices, electronic devices, lighting devices, input devices (e.g., touch sensors), input/output devices (e.g., touch panels), driving methods thereof, or manufacturing methods thereof.
  • a semiconductor device is a device that utilizes semiconductor characteristics, and refers to a circuit including a semiconductor element (transistor, diode, photodiode, etc.), a device having such a circuit, etc. Also, it refers to any device that can function by utilizing semiconductor characteristics. For example, an integrated circuit, a chip including an integrated circuit, and an electronic component that houses a chip in a package are examples of semiconductor devices. Also, memory devices, display devices, light-emitting devices, lighting devices, and electronic devices may themselves be semiconductor devices and each may have a semiconductor device.
  • Display devices are used in, for example, mobile information terminals, television devices (also called television receivers), digital signage, and public information displays (PIDs).
  • display devices include display devices having organic electroluminescence (EL) elements or light-emitting diodes (LEDs), display devices having liquid crystal elements, and electronic paper that displays using an electrophoretic method.
  • EL organic electroluminescence
  • LEDs light-emitting diodes
  • the pixel size can be reduced and the resolution can be increased.
  • the aperture ratio can be increased. For these reasons, there is a demand for miniaturized transistors.
  • Devices requiring high-definition display devices such as those for virtual reality (VR), augmented reality (AR), substitute reality (SR), and mixed reality (MR), are being actively developed.
  • VR virtual reality
  • AR augmented reality
  • SR substitute reality
  • MR mixed reality
  • Patent document 1 discloses a high-definition display device that uses organic EL elements.
  • One aspect of the present invention has an object to provide a transistor with a fine size. Another object is to provide a transistor with a long channel length. Another object is to provide a transistor with a long channel length and a transistor with a short channel length. Another object is to provide a transistor with good electrical characteristics. Another object is to provide a semiconductor device with a small occupation area. Another object is to provide a semiconductor device with low wiring resistance. Another object is to provide a semiconductor device or display device with low power consumption. Another object is to provide a highly reliable transistor, semiconductor device, or display device. Another object is to provide a high-definition display device. Another object is to provide a method for manufacturing a semiconductor device or display device with high productivity. Another object is to provide a new transistor, semiconductor device, or display device, or a manufacturing method thereof.
  • One aspect of the present invention is a semiconductor device having a first insulating layer, a second insulating layer, and a transistor.
  • the transistor is provided on the first insulating layer.
  • the transistor has a semiconductor layer, a gate insulating layer, a first gate electrode, a source electrode, and a drain electrode.
  • the second insulating layer has an opening that reaches the first insulating layer.
  • the source electrode and the drain electrode are provided on the second insulating layer.
  • the semiconductor layer is provided in contact with the side surface of the opening of the second insulating layer and the side surfaces of the source electrode and the drain electrode.
  • the gate insulating layer is located on the semiconductor layer, the source electrode, and the drain electrode.
  • the first gate electrode overlaps with the opening and is located on the gate insulating layer.
  • One aspect of the present invention is a semiconductor device having a first insulating layer, a second insulating layer, and a transistor.
  • the transistor is provided on the first insulating layer.
  • the transistor has a semiconductor layer, a gate insulating layer, a first gate electrode, a source electrode, and a drain electrode.
  • the second insulating layer has an opening that reaches the first insulating layer.
  • the source electrode and the drain electrode are provided on the second insulating layer.
  • the semiconductor layer has a first region that contacts a side surface of the second insulating layer in the opening, a second region that contacts a side surface of the source electrode, and a third region that contacts a side surface of the drain electrode. In the semiconductor layer, the first region is located between the second region and the third region.
  • the gate insulating layer is located on the semiconductor layer, the source electrode, and the drain electrode. The first gate electrode overlaps the opening and is located on the gate insulating layer.
  • One aspect of the present invention is a semiconductor device having a first insulating layer, a second insulating layer, and a transistor.
  • the transistor is provided on the first insulating layer and has a semiconductor layer, a gate insulating layer, a first gate electrode, a source electrode, and a drain electrode.
  • the second insulating layer has an opening that reaches the first insulating layer.
  • the source electrode and the drain electrode are provided on the second insulating layer.
  • the semiconductor layer is provided in contact with the side surface of the opening of the second insulating layer, the top surface of the opening of the first insulating layer, and the side surfaces of the source electrode and the drain electrode.
  • the gate insulating layer is located on the semiconductor layer, the source electrode, and the drain electrode.
  • the first gate electrode overlaps the opening and is located on the gate insulating layer.
  • the semiconductor layer contacts one or both of the upper surface of the source electrode and the upper surface of the drain electrode.
  • the first insulating layer and the gate insulating layer have a portion that contacts the bottom of the opening.
  • the semiconductor layer has a portion that contacts the upper surface of the second insulating layer.
  • the second gate electrode is preferably covered with a second insulating layer. A part of the second insulating layer is preferably located between a side surface of the second gate electrode and the semiconductor layer.
  • the semiconductor device it is preferable to have a third insulating layer between the first insulating layer and the second gate electrode.
  • the contour shape of the opening is a circle, an ellipse, a rectangle with rounded corners, a regular polygon, a polygon other than a regular polygon, a concave polygon, an ellipse, a polygon with rounded corners, or a closed curve that combines straight lines and curves.
  • the opening preferably has a plurality of extensions and at least one bent portion.
  • the extensions preferably have a shape that extends in one direction when viewed from above.
  • One of the extensions is preferably connected to another of the extensions via a bent portion.
  • One aspect of the present invention is a semiconductor device having a first insulating layer, a second insulating layer, a first transistor, and a second transistor.
  • the first transistor is provided on the first insulating layer and has a first semiconductor layer, a gate insulating layer, a first gate electrode, a first source electrode, and a first drain electrode.
  • the second insulating layer has a first opening that reaches the first insulating layer.
  • the first source electrode and the first drain electrode are provided on the second insulating layer.
  • the first semiconductor layer is provided in contact with a side surface of the first opening of the second insulating layer, an upper surface of the first opening of the first insulating layer, and side surfaces of the first source electrode and the first drain electrode.
  • the gate insulating layer is located on the first semiconductor layer, the first source electrode, and the first drain electrode.
  • the first gate electrode overlaps the first opening and is located on the gate insulating layer.
  • the second transistor has a second semiconductor layer, a gate insulating layer, a second gate electrode, a second source electrode, and a second drain electrode.
  • the second source electrode and the second drain electrode are located at different heights.
  • the second insulating layer has a second opening that reaches one of the second source electrode and the second drain electrode. The other of the second source electrode and the second drain electrode is provided on the second insulating layer.
  • the second semiconductor layer is provided in contact with the side of the second opening of the second insulating layer, the upper surface of one of the second source electrode and the second drain electrode, and the other side of the second source electrode and the second drain electrode.
  • the gate insulating layer is located on the second semiconductor layer, the second source electrode, and the second drain electrode.
  • the second gate electrode overlaps the second opening and is located on the gate insulating layer.
  • the first semiconductor layer contacts one or both of the upper surface of the first source electrode and the upper surface of the first drain electrode.
  • the first insulating layer and the gate insulating layer have a portion that contacts the bottom of the first opening.
  • the first semiconductor layer has a portion that contacts the upper surface of the second insulating layer.
  • the contour shape of the first opening is any one of a circle, an ellipse, a rectangle with rounded corners, a regular polygon, a polygon other than a regular polygon, a concave polygon, an ellipse, a polygon with rounded corners, or a closed curve that combines straight lines and curves.
  • the first opening preferably has a plurality of extensions and at least one bent portion.
  • the extensions preferably have a shape that extends in one direction when viewed from above.
  • One of the extensions is preferably connected to the other extension via a bent portion.
  • One embodiment of the present invention can provide a transistor with a fine size.
  • a transistor with a long channel length can be provided.
  • a transistor with a long channel length and a transistor with a short channel length can be provided.
  • a transistor with good electrical characteristics can be provided.
  • a semiconductor device with a small occupation area can be provided.
  • a semiconductor device with low wiring resistance can be provided.
  • a semiconductor device or display device with low power consumption can be provided.
  • a highly reliable transistor, semiconductor device, or display device can be provided.
  • a high-definition display device can be provided.
  • a method for manufacturing a semiconductor device or display device with high productivity can be provided.
  • a new transistor, semiconductor device, or display device, or a manufacturing method thereof can be provided.
  • 1A and 1B are schematic perspective and cross-sectional views of a transistor.
  • 2A and 2B are perspective schematic diagrams of a transistor.
  • 3A to 3C are schematic perspective views of a transistor.
  • 4A and 4B are perspective schematic diagrams of a transistor.
  • 5A and 5B are schematic perspective and cross-sectional views of a transistor.
  • FIG. 6 is a schematic perspective view of a transistor.
  • 7A and 7B are schematic perspective views of a transistor.
  • 8A and 8B are perspective schematic diagrams of a transistor.
  • 9A and 9B are schematic top and cross-sectional views of a transistor.
  • 10A and 10B are schematic perspective and top views of a transistor.
  • 11A-11E are schematic top views of a transistor.
  • FIG 12A is a top view illustrating an example of a semiconductor device
  • FIG 12B is a cross-sectional view illustrating the example of the semiconductor device
  • 13A is a top view illustrating an example of a semiconductor device
  • FIG 13B is a cross-sectional view illustrating the example of the semiconductor device
  • 14A is a top view illustrating an example of a semiconductor device
  • FIG 14B is a cross-sectional view illustrating the example of the semiconductor device
  • 15A is a top view illustrating an example of a semiconductor device
  • FIG 15B is a cross-sectional view illustrating the example of the semiconductor device
  • 16A and 16B are a top view and a cross-sectional view illustrating an example of a semiconductor device.
  • 17A and 17B are a top view and a cross-sectional view illustrating an example of a semiconductor device.
  • 18A and 18B are a top view and a cross-sectional view illustrating an example of a semiconductor device.
  • 19A and 19B are cross-sectional views showing an example of a semiconductor device.
  • 20A to 20E are cross-sectional views showing an example of a method for manufacturing a semiconductor device.
  • 21A to 21D are cross-sectional views showing an example of a method for manufacturing a semiconductor device.
  • 22A to 22D are cross-sectional views showing an example of a method for manufacturing a semiconductor device.
  • 23A and 23B are cross-sectional views illustrating an example of a method for manufacturing a semiconductor device.
  • 24A and 24B are top views illustrating an example of a method for manufacturing a semiconductor device.
  • 25A and 25B are top views illustrating an example of a method for manufacturing a semiconductor device.
  • 26A to 26D are cross-sectional views showing an example of a method for manufacturing a semiconductor device.
  • 27A to 27D are cross-sectional views showing an example of a method for manufacturing a semiconductor device.
  • 28A to 28D are cross-sectional views showing an example of a method for manufacturing a semiconductor device.
  • 29A and 29B are top views illustrating an example of a method for manufacturing a semiconductor device.
  • 30A and 30B are top views illustrating an example of a method for manufacturing a semiconductor device.
  • 31A and 31B are perspective and block diagrams illustrating an example of a display device. Fig.
  • FIG. 32A is a circuit diagram of a latch circuit
  • Fig. 32B is a circuit diagram of an inverter circuit
  • 33A and 33B are circuit diagrams of a pixel circuit
  • Fig. 33C is a cross-sectional view showing an example of a pixel circuit
  • FIG. 34 is a cross-sectional view showing an example of a pixel circuit
  • FIG. 35 is a schematic cross-sectional view showing a configuration example of a display device.
  • 36A and 36B are diagrams illustrating a configuration example of an electronic device.
  • 37A and 37B are diagrams illustrating a configuration example of an electronic device.
  • 38A and 38B are diagrams illustrating a configuration example of a display device.
  • 39 is a diagram illustrating an example of the configuration of a display device.
  • 40A to 40C are perspective views of a display module.
  • 41A and 41B are diagrams illustrating a configuration example of a display device.
  • 42A to 42D are diagrams for explaining a configuration example of a display device.
  • 43A to 43D are diagrams for explaining a configuration example of a display device.
  • 44A and 44B are diagrams illustrating a configuration example of a display device.
  • 45A to 45D are diagrams for explaining a configuration example of a display device.
  • 46A to 46C are diagrams for explaining a configuration example of a display device.
  • 47A to 47F are diagrams showing an example of an electronic device.
  • 48A to 48G are diagrams showing an example of an electronic device.
  • 49A is a diagram for explaining a sub-display section
  • Fig. 49B1 to Fig. 49B7 are diagrams for explaining examples of pixel configurations
  • 50A to 50G are diagrams for explaining examples of pixel configurations
  • 51A to 51D are diagrams illustrating configuration examples of a light-emitting device.
  • an identification reference number such as “_1”, “[n]”, “[m,n]” may be added to the reference number.
  • an identification reference number such as “_1”, “[n]”, “[m,n]” is added to a reference number in a drawing, etc., when it is not necessary to distinguish between them in this specification, the identification reference number may not be added.
  • ordinal numbers “first” and “second” are used for convenience and do not limit the number of components or the order of the components (e.g., process order or stacking order).
  • an ordinal number attached to a component in one place in this specification may not match an ordinal number attached to the same component in another place in this specification or in the claims.
  • film and “layer” can be interchanged depending on the circumstances.
  • conductive layer can be changed to the term “conductive film.”
  • insulating film can be changed to the term “insulating layer.”
  • a transistor is a type of semiconductor element that can perform functions such as amplifying current or voltage, and switching operations that control conduction or non-conduction.
  • transistor includes IGFETs (Insulated Gate Field Effect Transistors) and thin film transistors (TFTs).
  • source and drain may be interchangeable when transistors of different polarity are used, or when the direction of current changes during circuit operation. For this reason, in this specification and elsewhere, the terms “source” and “drain” may be used interchangeably.
  • the source and drain of a transistor may be referred to as the source terminal and drain terminal, or the source electrode and drain electrode, or other appropriate terms depending on the situation.
  • Gate and backgate can be used interchangeably. For this reason, in this specification and the like, the terms “gate” and “backgate” can be used interchangeably. Note that the names of the gate and backgate of a transistor can be appropriately changed depending on the situation, such as gate electrode and backgate electrode.
  • electrically connected includes cases where the connection is made via "something that has some kind of electrical action.”
  • something that has some kind of electrical action is not particularly limited as long as it allows the transmission and reception of electrical signals between the connected objects.
  • something that has some kind of electrical action includes electrodes or wiring, as well as switching elements such as transistors, resistive elements, coils, and other elements with various functions.
  • the off-state current refers to a leakage current between the source and drain when a transistor is in an off state (also referred to as a non-conducting state or a cut-off state).
  • the off-state refers to a state in which the voltage Vgs between the gate and source of an n-channel transistor is lower than the threshold voltage Vth (higher than Vth for a p-channel transistor).
  • top surface shapes roughly match means that at least a portion of the contours of the stacked layers overlap. For example, this includes cases where the upper and lower layers are processed using the same mask pattern, or where parts of the mask pattern are the same. However, strictly speaking, the contours may not overlap, and the upper layer may be located inside the lower layer, or outside the lower layer, in which case it may also be said that “top surface shapes roughly match.” Furthermore, when the top surface shapes match or roughly match, it can also be said that the edges are aligned or roughly aligned.
  • a tapered shape refers to a shape in which at least a portion of the side of the structure is inclined with respect to the substrate surface or the surface to be formed.
  • the side of the structure, the substrate surface, and the surface to be formed do not necessarily need to be completely flat, and may be approximately planar with a slight curvature, or approximately planar with fine irregularities.
  • a device manufactured using a metal mask or an FMM may be referred to as a device with an MM (metal mask) structure.
  • a device manufactured without using a metal mask or an FMM may be referred to as a device with an MML (metal maskless) structure.
  • devices with an MML structure can be manufactured without using a metal mask, they can exceed the upper limit of fineness resulting from the alignment accuracy of the metal mask.
  • devices with an MML structure can eliminate the need for equipment related to the manufacturing of metal masks and the process of cleaning the metal masks.
  • devices with an MML structure are suitable for mass production because they make it possible to keep manufacturing costs low.
  • SBS Side By Side
  • the SBS structure allows the materials and configuration to be optimized for each light-emitting device, which increases the freedom of material and configuration selection and makes it easier to improve brightness and reliability.
  • holes or electrons may be referred to as "carriers".
  • the hole injection layer or electron injection layer may be referred to as the "carrier injection layer”
  • the hole transport layer or electron transport layer may be referred to as the “carrier transport layer”
  • the hole block layer or electron block layer may be referred to as the "carrier block layer”.
  • the above-mentioned carrier injection layer, carrier transport layer, and carrier block layer may not be clearly distinguishable from each other due to their cross-sectional shapes or characteristics.
  • one layer may have two or three functions among the carrier injection layer, carrier transport layer, and carrier block layer.
  • a light-emitting device has an EL layer between a pair of electrodes.
  • the EL layer has at least a light-emitting layer.
  • layers also called functional layers
  • a light-receiving element also called a light-receiving device
  • one of the pair of electrodes may be referred to as a pixel electrode, and the other as a common electrode.
  • the sacrificial layer (which may also be referred to as a mask layer) is located at least above the light-emitting layer (more specifically, the layer that is processed into an island shape among the layers that make up the EL layer) and has the function of protecting the light-emitting layer during the manufacturing process.
  • step discontinuity refers to the phenomenon in which a layer, film, or electrode is separated due to the shape of the surface on which it is formed (e.g., a step, etc.).
  • FIG. 1A A perspective schematic view of the transistor 20 is shown in Fig. 1A.
  • FIG. 1B A cross-sectional schematic view of a cut surface taken along dashed line A-B in Fig. 1A is shown in Fig. 1B.
  • FIG. 11A A top schematic view (also referred to as a plan schematic view) of the transistor 20 is shown in Fig. 11A. Note that some components (such as the gate electrode 23 and the gate insulating layer 22) are omitted in Fig. 1A and Fig. 11A.
  • the transistor 20 is provided on an insulating layer 31 and has a semiconductor layer 21, a gate insulating layer 22, a gate electrode 23, a source electrode 24a, and a drain electrode 24b.
  • An insulating layer 32 is provided on an insulating layer 31, and the insulating layer 32 has an opening 30 that reaches the insulating layer 31.
  • a source electrode 24a and a drain electrode 24b are provided on the insulating layer 32.
  • the semiconductor layer 21 is provided in contact with the side surface of the insulating layer 32 at the opening 30.
  • the gate insulating layer 22 is provided to cover the semiconductor layer 21, the insulating layer 31, the source electrode 24a, the drain electrode 24b, etc.
  • the gate electrode 23 overlaps the opening 30 and is provided to cover the gate insulating layer 22.
  • the semiconductor layer 21 is provided in contact with each of the source electrode 24a and the drain electrode 24b.
  • an example is shown in which the semiconductor layer 21 is provided in contact with the side surface and part of the top surface of the source electrode 24a and the drain electrode 24b.
  • the semiconductor layer 21 is provided along the sidewall of the opening 30 (sometimes referring to the side surface of the opening 30, or the side surface of the insulating layer 32 in the opening 30).
  • the semiconductor layer 21 can also be said to be provided in a sidewall shape along the sidewall of the opening 30.
  • the channel length L of the transistor 20 corresponds to the distance between the source electrode 24a and the drain electrode 24b along the sidewall of the opening 30.
  • the channel length L is indicated by a double-headed arrow.
  • the channel width W of the transistor 20 is the width of the semiconductor layer 21 along the depth direction of the opening 30.
  • the channel width W can be controlled by the thickness of the insulating layer 32 and the depth of the opening 30, a transistor with an extremely short channel width can be realized.
  • a transistor with an extremely small channel width that could not be realized by a mass-production exposure apparatus can be realized.
  • a transistor with a channel width of less than 10 nm can be realized without using an extremely expensive exposure apparatus used in cutting-edge LSI technology.
  • the channel width W is indicated by a double-headed arrow.
  • the contour shape of the opening 30 is a rectangle with rounded corners, but it is not limited to this and can be a variety of shapes.
  • it can be a circle, an ellipse, a square with rounded corners, etc.
  • It can also be a regular polygon such as an equilateral triangle, square, or regular pentagon, or a polygon other than a regular polygon.
  • the channel length L can be longer if it is a concave polygon, such as a star-shaped polygon, which is a polygon with at least one interior angle exceeding 180 degrees.
  • it can be an ellipse, a polygon with rounded corners, or a closed curve that combines straight lines and curves.
  • the channel width W of the transistor can be precisely controlled by the thickness of the insulating layer 32, so that the variation in the channel width W can be made extremely small. Furthermore, a transistor with an extremely small channel width W can be realized.
  • the ratio of channel width W to channel length L may be used as an index of transistor characteristics.
  • the minimum values of channel length and channel width depend on the exposure limit of an exposure device, so that in order to reduce the W/L ratio, it is necessary to increase L, resulting in a problem of an increase in the area occupied by the transistor.
  • the channel width W can be made smaller than the exposure limit of an exposure device, so that a transistor with an extremely small W/L ratio can be realized without increasing the area occupied by the transistor.
  • FIG. 2A shows an example in which the semiconductor layer 21 is provided not only on the sidewall of the opening 30, but also on the top surface of the insulating layer 32 and the top surface of the insulating layer 31 located within the opening 30.
  • the channel width W of the transistor is the sum of the width of the portion of the semiconductor layer 21 located on the sidewall of the opening 30, the width of the portion located on the insulating layer 32, and the width of the portion located on the top surface of the insulating layer 31.
  • FIGS. 1A, 1B, and 2A show a configuration in which the semiconductor layer 21 covers both the source electrode 24a and the drain electrode 24b, and the semiconductor layer 21 is in contact with the upper surface of the source electrode 24a and the upper surface of the drain electrode 24b
  • the present invention is not limited to this.
  • the semiconductor layer 21 may be configured to cover one of the source electrode 24a and the drain electrode 24b, and to be in contact with one of the upper surfaces of the source electrode 24a and the drain electrode 24b.
  • the semiconductor layer 21 may not cover the source electrode 24a and the drain electrode 24b, and may not be in contact with the upper surface of the source electrode 24a and the upper surface of the drain electrode 24b.
  • FIG. 2B shows an example in which the semiconductor layer 21 contacts the side of the source electrode 24a and the side of the drain electrode 24b, but does not contact the top surface of the source electrode 24a or the top surface of the drain electrode 24b.
  • an anisotropic etching method can be used to form the semiconductor layer 21 along the side wall of the opening 30.
  • FIG. 3A shows an example in which the source electrode 24a and the drain electrode 24b are provided next to each other.
  • a top view schematic is shown in FIG. 11B.
  • the channel length L of the transistor can be made close to the perimeter of the opening 30, and a transistor with a long channel length L can be realized.
  • the channel length L is 70% or more, further 80% or more, and further 90% or more of the perimeter of the opening 30.
  • FIG. 3B shows an example in which two transistors are arranged in one opening 30.
  • semiconductor layers 21a and 21b are provided along the sidewall of the opening 30 without contacting each other.
  • transistor 20a having semiconductor layer 21a and transistor 20b having semiconductor layer 21b are provided so as to share one opening 30.
  • Transistors 20a and 20b have the same channel width W.
  • transistors 20a and 20b may have different channel lengths L. Note that although an example in which two transistors are provided in one opening 30 is shown here, three or more transistors may be provided.
  • FIG. 3C shows an example in which a ring-shaped semiconductor layer 21 is provided over the entire side wall of the opening 30.
  • a top view schematic is shown in FIG. 11C.
  • a source electrode 24a is provided in contact with one part of the ring-shaped semiconductor layer 21, and a drain electrode 24b is provided in contact with the other part.
  • FIGS. 4A and 4B show an example configuration in which the shape of the opening 30 is different from that described above.
  • FIG. 4A shows an example in which part of the contour of the opening 30 is wavy. This allows the channel length L to be increased without increasing the area occupied by the opening 30.
  • FIG. 4B shows an example in which the contour shape of the opening 30 is approximately circular. This allows the area occupied by the transistor to be reduced. In addition, because the shape of the opening 30 is simple, the variation in shape can be reduced, thereby suppressing the variation in the electrical characteristics of the transistor.
  • FIGS. 4A and 4B show an example in which the source electrode 24a and the drain electrode 24b are embedded in the upper part of the insulating layer 32, and their upper surfaces are located on the same plane as the upper surface of the insulating layer 32.
  • Fig. 5A and 5B show a configuration example different from configuration example 1.
  • Fig. 5A is a perspective view of a transistor 20A
  • Fig. 5B is a schematic cross-sectional view of a cut surface taken along dashed line A-B shown in Fig. 5A.
  • Transistor 20A differs from the transistor shown in configuration example 1 mainly in that semiconductor layer 21 is also provided at the bottom of opening 30.
  • the semiconductor layer 21 is provided in contact with the side surfaces and top surface of the insulating layer 32 within the opening 30, as well as the top surface of the insulating layer 32 outside the opening 30.
  • path RB that runs from source electrode 24a to the drain electrode, passing through a portion located on the side wall of opening 30 in semiconductor layer 21, a portion located at the bottom of opening 30, and a portion located on the side wall of opening 30 in that order.
  • path RS that runs from source electrode 24a to the drain electrode, passing through a portion located on the side wall of opening 30 in semiconductor layer 21.
  • path RT that runs from source electrode 24a to drain electrode 24b, passing through a portion located on insulating layer 32 of semiconductor layer 21.
  • the path through which current flows most easily varies depending on the shape and thickness of each component. More specifically, of the three paths mentioned above, the path with the shortest distance allows current to flow more easily, and the current density increases.
  • the depth of opening 30 is increased to increase the distance of path RB, and the width of source electrode 24a and drain electrode 24b is made smaller than the width of opening 30 to increase the distance of path RT.
  • the configuration of the semiconductor layer 21 shown here can also be applied to other configuration examples.
  • FIG. 6 shows an example in which two transistors are arranged in one opening 30.
  • semiconductor layer 21a and semiconductor layer 21b are provided without contacting each other, in contact with the sidewalls and bottom of opening 30 and the upper surface of insulating layer 32.
  • Semiconductor layer 21a and semiconductor layer 21b can be formed using the same semiconductor film. Note that although an example in which two transistors are provided in one opening 30 is shown here, three or more transistors may be provided.
  • Figures 7A and 7B show an example in which the shape of the opening 30 is different from that described above.
  • FIG. 7A shows an example in which part of the contour of the opening 30 is wavy, similar to FIG. 4A above. This makes it possible to increase the channel length.
  • FIG. 7B shows an example in which the opening 30 is made substantially circular, similar to FIG. 4B above. This allows the area occupied by the transistor to be reduced. Furthermore, because the shape of the opening 30 is simple, the variation in shape can be reduced, thereby suppressing the variation in the electrical characteristics of the transistor.
  • the configuration of the opening 30 shown here can also be applied to other configuration examples.
  • FIG. 8A, 8B, 9A, and 9B Configuration examples different from Configuration Example 1 are shown in Figures 8A, 8B, 9A, and 9B.
  • Figures 8A and 8B are schematic perspective views of a transistor 20B
  • Figure 9A is a schematic top view of the transistor 20B.
  • Figure 9B is a schematic cross-sectional view of a cut surface taken along dashed line A-B shown in Figures 8A, 8B, and 9A. Note that some components (such as the gate electrode 23 and the gate insulating layer 22) are omitted in Figures 8A, 8B, and 9A.
  • the insulating layer 32 is shown transparently, with its contour indicated by a dashed line.
  • transistor 20B is different from transistor 20 shown in configuration example 1 mainly in that opening 30 has a contour shape that has an extension portion and a bend portion.
  • the contour shape of opening 30 formed by combining an extension portion and a bend portion can be called a serpentine shape, a roundabout shape, a meandering shape, or a meandering shape.
  • the opening 30 has extension portion 26a, extension portion 26b, extension portion 26c, bend portion 28a, and bend portion 28b.
  • the contour shape of the opening 30 can be considered to be a shape in which extension portion 26a and extension portion 26b are connected via bend portion 28a, and extension portion 26b and extension portion 26c are connected via bend portion 28b.
  • the semiconductor layer 21 is provided along the side of the insulating layer 32 in the opening 30. Furthermore, the semiconductor layer 21 has a region in contact with the source electrode 24a and a region in contact with the drain electrode 24b. Furthermore, within the opening 30, the semiconductor layer 21 is provided facing the gate electrode 23 via the gate insulating layer 22.
  • the semiconductor layer 21 contacts the source electrode 24a at the extension 26a and contacts the drain electrode 24b at the extension 26c.
  • the semiconductor layer 21 may also be configured to contact the source electrode 24a or the drain electrode 24b at the bent portion.
  • the semiconductor layer 21 may be configured to contact the source electrode 24a at the bent portion 28a and contact the drain electrode 24b at the bent portion 28b.
  • a folded structure By connecting two extensions with one bent portion, a folded structure can be formed in the opening 30.
  • the length of the opening 30 can be made significantly longer than the distance between the source electrode 24a and the drain electrode 24b. Therefore, the channel length L can be made longer without increasing the area occupied by the transistor.
  • a transistor with high saturation properties can be obtained.
  • a transistor with an extremely small ratio of the channel width W to the channel length L (W/L ratio) can be realized.
  • high saturation may be used to refer to a small change in current in the saturation region in the Id-Vd characteristics of a transistor.
  • the configuration of the opening 30 shown here can also be applied to other configuration examples.
  • FIGS. 10A and 10B show an example of a configuration in which the semiconductor layer 21 is not provided on a portion of the sidewall of the opening 30.
  • FIG. 10A is a schematic perspective view of a transistor 20B
  • FIG. 10B is a schematic top view.
  • 10A and 10B show an example of a configuration in which the source electrode 24a and the drain electrode 24b are provided adjacent to each other, and further, the semiconductor layer 21 is not provided on the sidewall of the opening 30 between the source electrode 24a and the drain electrode 24b.
  • the channel length L of the transistor can be made closer to the perimeter of the opening 30, and the channel length L can be made longer.
  • the semiconductor layer 21 contacts the source electrode 24a and the drain electrode 24b at the extension portion 26a, but this is not a limitation of one aspect of the present invention.
  • the semiconductor layer 21 may be configured to contact the source electrode 24a and the drain electrode 24b at the bent portion.
  • the semiconductor layer 21 may be configured to contact one of the source electrode 24a and the drain electrode 24b at the bent portion and to contact the other at the extension portion.
  • the opening 30 has the extensions 26a, 26b, 26c, bends 28a, and 28b, but the present invention is not limited to this.
  • the opening 30 may have multiple extensions and at least one bend. Here, it is preferable that the number of bends is one less than the number of extensions. For example, as shown in FIG. 11D, the opening 30 may have two extensions and one bend. Also, for example, the opening 30 may have four or more extensions and three or more bends.
  • the contour shape of the opening 30 may be a roll shape, as shown in FIG. 11E.
  • the contour shape of the opening 30 is shown with rounded corners, but this is not a limitation of one aspect of the present invention, and the corners of the extension and bend parts may be angular. In this case, the contour shape of the opening 30 may be called a zigzag shape.
  • the configuration of the semiconductor layer 21 shown here can also be applied to other configuration examples.
  • This embodiment can be implemented by combining at least a portion of it with other embodiments described in this specification.
  • FIG. 12A A top view (also referred to as a plan view) of the semiconductor device 10 is shown in Fig. 12A.
  • FIG. 12B A cross-sectional view taken along dashed dotted line A1-A2 shown in Fig. 12A is shown in Fig. 12B. Note that some of the components of the semiconductor device 10 (insulating layers, etc.) are omitted in Fig. 12A. As with Fig. 12A, some of the components are omitted in the top views of the semiconductor device in the following drawings.
  • the semiconductor device 10 has a transistor 100, a transistor 200, and an insulating layer 110.
  • the transistor 100, the transistor 200, and the insulating layer 110 are provided on a substrate 102.
  • an insulating layer serving as a base film may be provided on the substrate 102.
  • the transistor 100, the transistor 200, and the insulating layer 110 are provided on the insulating layer serving as a base film. Therefore, hereinafter, the top surface of the substrate 102 also includes the top surface of the insulating layer serving as a base film on the substrate 102.
  • Transistor 100 and transistor 200 have different structures. Transistor 100 and transistor 200 can be formed by sharing some of the steps.
  • transistor 100 When semiconductor device 10 is applied to a display device, it is preferable to use transistor 100 as a pixel selection transistor and transistor 200 as a driving transistor. More specifically, since it is preferable for the driving transistor to have high saturation, transistor 200 with a long channel length can be preferably used. In this way, the semiconductor device of one embodiment of the present invention has an excellent effect that transistors with different channel lengths can be freely designed on the same substrate by changing the thickness of the insulating layer and pattern formation.
  • transistor 200 The configuration of transistor 200 will be explained. Here, an example is shown in which the configuration of transistor 20 described above is applied to transistor 200.
  • the transistor 200 has a conductive layer 204, a conductive layer 212a, a conductive layer 212b, an insulating layer 106, and a semiconductor layer 208.
  • the conductive layer 204 functions as a gate electrode
  • a part of the insulating layer 106 functions as a gate insulating layer.
  • the conductive layer 212a functions as one of a source electrode and a drain electrode
  • the conductive layer 212b functions as the other.
  • Each layer constituting the transistor 200 may have a single-layer structure or a stacked structure.
  • the above-mentioned descriptions regarding the gate electrode 23, the source electrode 24a, the drain electrode 24b, the gate insulating layer 22, and the semiconductor layer 21 can be referred to.
  • the insulating layer 110 has an opening 145.
  • a conductive layer 212a and a conductive layer 212b are provided on the insulating layer 110. It is preferable that some ends of the conductive layer 212a and the conductive layer 212b are aligned with the end of the insulating layer 110 on the opening 145 side.
  • the conductive layer 212a and the conductive layer 212b can be made of the same material.
  • the conductive layer 212a and the conductive layer 212b can be formed in the same process.
  • the conductive layer 212a and the conductive layer 212b can be formed by forming a film that will become the conductive layer 212a and the conductive layer 212b and processing the film. Note that the insulating layer 110 and the opening 145 can be described in the above description of the insulating layer 32 and the opening 30.
  • the semiconductor layer 208 is provided in a sidewall shape in contact with the sidewall of the opening 145 (which may refer to the side surface of the opening 145 or the side surface of the insulating layer 110 in the opening 145).
  • the semiconductor layer 208 is provided in contact with the side surface of the conductive layer 212a, the side surface of the conductive layer 212b, and the side surface of the insulating layer 110.
  • the lower surface of the semiconductor layer 208 may be in contact with the upper surface of the substrate 102.
  • the semiconductor layer 208 is not provided so as to cover the substrate 102 at the bottom of the opening 145. In other words, an area where the semiconductor layer 208 is not formed is provided at the bottom of the opening 145, and in this area, the upper surface of the substrate 102 and the insulating layer 106 are in contact with each other.
  • the region of the semiconductor layer 208 in contact with the conductive layer 212a functions as one of the source region and the drain region, and the region in contact with the conductive layer 212b functions as the other.
  • a channel formation region is provided between the source region and the drain region.
  • the insulating layer 106 is provided so as to cover the opening 145.
  • the insulating layer 106 is provided on the semiconductor layer 208, the conductive layer 212a, the conductive layer 212b, and the insulating layer 110.
  • the insulating layer 106 has an area in contact with the upper surface and side surfaces of the semiconductor layer 208, the upper surface and side surfaces of the conductive layer 212a, the upper surface and side surfaces of the conductive layer 212b, the side surfaces of the insulating layer 110, and the upper surface of the substrate 102.
  • the insulating layer 106 has a shape that follows the shapes of the upper surface and side surfaces of the semiconductor layer 208, the upper surface and side surfaces of the conductive layer 212a, the upper surface and side surfaces of the conductive layer 212b, the side surfaces of the insulating layer 110, and the upper surface of the substrate 102.
  • the conductive layer 204 is provided on the insulating layer 106 and has a region in contact with the upper surface of the insulating layer 106.
  • the conductive layer 204 has a region that overlaps with the semiconductor layer 208 via the insulating layer 106.
  • the conductive layer 204 has a shape that follows the shape of the upper surface and side surfaces of the insulating layer 106.
  • the transistor 100 has a conductive layer 104, an insulating layer 106, a semiconductor layer 108, a conductive layer 112a, and a conductive layer 112b.
  • the conductive layer 104 functions as a gate electrode (also referred to as a first gate electrode), and a part of the insulating layer 106 functions as a gate insulating layer (also referred to as a first gate insulating layer).
  • the conductive layer 112a functions as one of a source electrode and a drain electrode, and the conductive layer 112b functions as the other.
  • Each layer constituting the transistor 100 may have a single-layer structure or a stacked structure.
  • a conductive layer 112a is provided on the substrate 102, and an insulating layer 110 is provided on the conductive layer 112a.
  • the insulating layer 110 is provided so as to cover the upper and side surfaces of the conductive layer 112a.
  • the insulating layer 110 has an opening 141 that reaches the conductive layer 112a. It can also be said that the conductive layer 112a is exposed in the opening 141.
  • the conductive layer 112b is provided on the insulating layer 110.
  • the conductive layer 112b has a region overlapping with the conductive layer 112a through the insulating layer 110.
  • the conductive layer 112b has an opening 143 in the region overlapping with the conductive layer 112a.
  • the opening 143 is provided in the region overlapping with the opening 141.
  • the conductive layer 112b can be made of the same material as the conductive layer 212a and the conductive layer 212b.
  • the conductive layer 112b can be formed in the same process as the conductive layer 212a and the conductive layer 212b.
  • the conductive layer 112b, the conductive layer 212a, and the conductive layer 212b can be formed by forming a film that will become the conductive layer 112b, the conductive layer 212a, and the conductive layer 212b, and processing the film.
  • the semiconductor layer 108 is provided so as to cover the openings 141 and 143.
  • the same material as the semiconductor layer 208 can be used for the semiconductor layer 108.
  • the semiconductor layer 108 can be formed in the same process as the semiconductor layer 208.
  • the semiconductor layer 108 and the semiconductor layer 208 can be formed by forming a film that will become the semiconductor layer 108 and the semiconductor layer 208 and processing the film.
  • the semiconductor layer 108 has a region in contact with the upper surface and side surfaces of the conductive layer 112b, the side surfaces of the insulating layer 110, and the upper surface of the conductive layer 112a.
  • the semiconductor layer 108 is electrically connected to the conductive layer 112a through the openings 141 and 143.
  • the semiconductor layer 108 has a shape that conforms to the shapes of the upper surface and side surfaces of the conductive layer 112b, the side surfaces of the insulating layer 110, and the upper surface of the conductive layer 112a.
  • the semiconductor layer 108 has a region that overlaps with the conductive layer 112a through the insulating layer 110. It can also be said that the insulating layer 110 has a region sandwiched between the conductive layer 112a and the semiconductor layer 108.
  • the region of the semiconductor layer 108 in contact with the conductive layer 112a functions as one of the source region and the drain region, and the region in contact with the conductive layer 112b functions as the other.
  • a channel formation region is provided between the source region and the drain region.
  • the insulating layer 106 is provided so as to cover the openings 141 and 143.
  • the insulating layer 106 is provided on the semiconductor layer 108, the conductive layer 112b, and the insulating layer 110.
  • the insulating layer 106 has an area that contacts the upper surface and side surfaces of the semiconductor layer 108, the upper surface and side surfaces of the conductive layer 112b, and the upper surface of the insulating layer 110.
  • the insulating layer 106 has a shape that follows the shapes of the upper surface and side surfaces of the semiconductor layer 108, the upper surface and side surfaces of the conductive layer 112b, and the upper surface of the insulating layer 110.
  • the conductive layer 104 is provided on the insulating layer 106 and has a region in contact with the upper surface of the insulating layer 106.
  • the conductive layer 104 has a region that overlaps with the semiconductor layer 108 through the insulating layer 106.
  • the conductive layer 104 has a shape that matches the shapes of the upper surface and side surface of the insulating layer 106.
  • the conductive layer 104 can be formed using the same material as the conductive layer 204.
  • the conductive layer 104 can be formed in the same process as the conductive layer 204.
  • the conductive layer 104 and the conductive layer 204 can be formed by forming a film that will become the conductive layer 104 and the conductive layer 204 and processing the film.
  • the transistor 100 is a so-called top-gate transistor having a gate electrode above the semiconductor layer 108. Furthermore, since the bottom surface of the semiconductor layer 108 is in contact with the conductive layer 112a and the conductive layer 112b that function as a source electrode and a drain electrode, the transistor 100 can be called a TGBC (Top Gate Bottom Contact) type transistor.
  • the source electrode and the drain electrode of the transistor 100 are located at different heights with respect to the surface of the substrate 102, which is the surface on which the transistor 100 is formed, and the drain current flows in a direction perpendicular to or approximately perpendicular to the surface of the substrate 102. It can also be said that the drain current flows in the vertical direction or approximately vertical direction in the transistor 100.
  • the transistor that is one embodiment of the present invention can be called a vertical channel transistor or a VFET (Vertical Field Effect Transistor).
  • transistor 200 is configured to allow current to flow both vertically and horizontally, it can be called a VLFET (Vertical Lateral Field Effect Transistor).
  • the channel length of the transistor 100 can be controlled by the thickness of the insulating layer 110 (specifically, the insulating layer 110b) provided between the conductive layer 112a and the conductive layer 112b. Therefore, a transistor having a channel length shorter than the limit resolution of an exposure device used to manufacture the transistor can be manufactured with high precision.
  • the characteristic variation between multiple transistors 100 is also reduced. This makes it possible to stabilize the operation of a semiconductor device including the transistor 100 and to increase its reliability.
  • the reduced characteristic variation increases the degree of freedom in circuit design and allows the operating voltage of the semiconductor device to be reduced. This allows the power consumption of the semiconductor device to be reduced.
  • the transistor 100 can have a source electrode, a layer having a channel formation region, and a drain electrode stacked vertically, so the area it occupies can be significantly reduced compared to a so-called planar transistor in which the layer having the channel formation region is arranged in a flat plane.
  • the conductive layer 112a, the conductive layer 112b, and the conductive layer 104 can each function as wiring, and the transistor 100 can be provided in a region where these wirings overlap. That is, in a circuit having the transistor 100 and the wiring, the area occupied by the transistor 100 and the wiring can be reduced. Therefore, the area occupied by the circuit can be reduced, and a small-sized semiconductor device can be obtained.
  • the transistor 100 with a short channel length and the transistor 200 with a long channel length can be formed on the same substrate by sharing some of the processes.
  • a high-performance semiconductor device can be obtained by applying the transistor 100 to a transistor that requires a large on-state current and the transistor 200 to a transistor that requires high saturation.
  • the conductive layer 112a and the conductive layer 112b functioning as the source electrode and the drain electrode of the transistor 100 are provided on different surfaces. Specifically, the conductive layer 112a is provided on the substrate 102, the conductive layer 112b is provided on the insulating layer 110, and the insulating layer 110 is sandwiched between the conductive layer 112a and the conductive layer 112b.
  • the conductive layer 212a and the conductive layer 212b functioning as the source electrode and the drain electrode of the transistor 200 are provided on the same surface. Specifically, the conductive layer 212a and the conductive layer 212b are provided on the insulating layer 110. It can also be said that one of the source electrode and the drain electrode of the transistor 100 is provided on a surface different from the source electrode and the drain electrode of the transistor 200, and the other is provided on the same surface as the source electrode and the drain electrode of the transistor 200.
  • a semiconductor device of one embodiment of the present invention when a semiconductor device of one embodiment of the present invention is applied to a pixel circuit of a display device, the area occupied by the pixel circuit can be reduced, and a high-definition display device can be obtained.
  • a semiconductor device of one embodiment of the present invention when a semiconductor device of one embodiment of the present invention is applied to a driver circuit of a display device (e.g., one or both of a gate line driver circuit and a source line driver circuit), the area occupied by the driver circuit can be reduced, and a display device with a narrow frame can be obtained.
  • An insulating layer 195 is provided to cover the transistors 100 and 200.
  • the insulating layer 195 functions as a protective layer for the transistors 100 and 200.
  • transistor 100 and transistor 200 Next, the detailed configuration of transistor 100 and transistor 200 will be described.
  • the semiconductor material used for the semiconductor layer 108 and the semiconductor layer 208 is not particularly limited.
  • a semiconductor made of a single element or a compound semiconductor can be used.
  • semiconductors made of a single element include silicon and germanium.
  • compound semiconductors include gallium arsenide and silicon germanium.
  • Other examples of compound semiconductors include organic semiconductors, nitride semiconductors, and oxide semiconductors (OS: oxide semiconductor). Note that these semiconductor materials may contain impurities as dopants.
  • the crystallinity of the semiconductor material used for the semiconductor layer 108 and the semiconductor layer 208 is not particularly limited, and any of an amorphous semiconductor, a single crystalline semiconductor, and a semiconductor having crystallinity other than single crystal (a microcrystalline semiconductor, a polycrystalline semiconductor, or a semiconductor having a crystalline region in part) may be used.
  • the use of a single crystalline semiconductor or a semiconductor having crystallinity is preferable because it can suppress deterioration of the transistor characteristics.
  • the semiconductor layer 108 and the semiconductor layer 208 can each be made of silicon.
  • silicon examples include single crystal silicon, polycrystalline silicon, microcrystalline silicon, and amorphous silicon.
  • polycrystalline silicon examples include low temperature polysilicon (LTPS).
  • Transistors using amorphous silicon in the channel formation region can be formed on a large glass substrate and can be manufactured at low cost. Transistors using polycrystalline silicon in the channel formation region have high field effect mobility and can operate at high speed. Furthermore, transistors using microcrystalline silicon in the channel formation region have higher field effect mobility and can operate at high speed than transistors using amorphous silicon.
  • the semiconductor layer 108 and the semiconductor layer 208 each have a metal oxide (also called an oxide semiconductor) that exhibits semiconductor properties.
  • a metal oxide also called an oxide semiconductor
  • the band gap of the metal oxide used in the semiconductor layer 108 and the semiconductor layer 208 is preferably 2.0 eV or more, and more preferably 2.5 eV or more.
  • OS transistors have extremely high field-effect mobility compared to transistors using amorphous silicon.
  • OS transistors have an extremely small off-state current and can hold charge accumulated in a capacitor connected in series with the transistor for a long period of time.
  • the use of OS transistors can reduce the power consumption of a semiconductor device.
  • the insulating layer 110 preferably has one or more inorganic insulating films.
  • materials that can be used for the inorganic insulating film include oxides, nitrides, oxynitrides, and nitride oxides.
  • oxides include silicon oxide, aluminum oxide, magnesium oxide, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, hafnium oxide, tantalum oxide, cerium oxide, gallium zinc oxide, and hafnium aluminate.
  • nitrides include silicon nitride and aluminum nitride.
  • Examples of oxynitrides include silicon oxynitride, aluminum oxynitride, gallium oxynitride, yttrium oxynitride, and hafnium oxynitride.
  • Examples of nitride oxides include silicon nitride oxide and aluminum nitride oxide.
  • an oxynitride refers to a material whose composition contains more oxygen than nitrogen.
  • a nitride oxide refers to a material whose composition contains more nitrogen than oxygen.
  • silicon oxynitride refers to a material whose composition contains more oxygen than nitrogen
  • silicon nitride oxide refers to a material whose composition contains more nitrogen than oxygen.
  • the region of the semiconductor layer 208 in contact with the insulating layer 110 functions as a channel formation region.
  • the region of the semiconductor layer 108 in contact with the insulating layer 110 functions as a channel formation region.
  • the region of the insulating layer 110 in contact with the channel formation region of the semiconductor layer 108 and the region in contact with the channel formation region of the semiconductor layer 208 contain oxygen.
  • One or more of an oxide and an oxynitride can be suitably used for the region of the insulating layer 110 in contact with the channel formation region of the semiconductor layer 108 and the region in contact with the channel formation region of the semiconductor layer 208.
  • the insulating layer 110 preferably has a laminated structure.
  • Figure 12B etc. shows an example in which the insulating layer 110 has an insulating layer 110a, an insulating layer 110b on insulating layer 110a, and an insulating layer 110c on insulating layer 110b.
  • FIGS. 13A and 13B show enlarged views of the transistor 200 shown in FIG. 12A and FIG. 12B.
  • FIGS. 14A and 14B show enlarged views of the transistor 100.
  • the insulating layer 110b preferably contains oxygen, and preferably uses one or more of the oxides and oxynitrides described above. Specifically, one or both of silicon oxide and silicon oxynitride can be preferably used for the insulating layer 110b. Thus, at least the region of the semiconductor layer 208 in contact with the insulating layer 110b and the region of the semiconductor layer 108 in contact with the insulating layer 110b can each function as a channel formation region.
  • a film that releases oxygen when heated for the insulating layer 110b It is more preferable to use a film that releases oxygen when heated for the insulating layer 110b.
  • the insulating layer 110b releases oxygen, so that oxygen can be supplied to the semiconductor layer 108.
  • oxygen vacancies (V O ) are repaired, and the oxygen vacancies (V O ) can be reduced.
  • defects in which hydrogen has entered the oxygen vacancies (V O ) (hereinafter also referred to as V O H) can be reduced by supplying oxygen. Therefore, a transistor exhibits favorable electrical characteristics and is highly reliable.
  • oxygen can be supplied to the insulating layer 110b by performing heat treatment in an oxygen-containing atmosphere or plasma treatment in an oxygen-containing atmosphere.
  • oxygen may be supplied to the insulating layer 110b by forming an oxide film in an oxygen-containing atmosphere on the upper surface of the insulating layer 110b by a sputtering method. The oxide film may then be removed. Note that in the third embodiment described later, an example in which oxygen is supplied to the insulating layer 110b by forming a metal oxide layer 137 is shown.
  • the insulating layer 110b is preferably formed by a deposition method such as a sputtering method or a plasma enhanced chemical vapor deposition (PECVD) method.
  • a deposition method such as a sputtering method or a plasma enhanced chemical vapor deposition (PECVD) method.
  • PECVD plasma enhanced chemical vapor deposition
  • the insulating layer 110b it is preferable that substances (e.g., atoms, molecules, and ions) diffuse easily. It can also be said that it is preferable that the diffusion coefficient of the substance in the insulating layer 110b is large. In particular, it is preferable that oxygen diffuses easily in the insulating layer 110b. In other words, it is preferable that the diffusion coefficient of oxygen in the insulating layer 110b is large.
  • the oxygen contained in the insulating layer 110b diffuses through the insulating layer 110b and is supplied to the semiconductor layer 108 via the interface between the insulating layer 110b and the semiconductor layer 108, and is also supplied to the semiconductor layer 208 via the interface between the insulating layer 110b and the semiconductor layer 208.
  • V O oxygen vacancies
  • V O H increases due to an increase in oxygen vacancies (V O ) in the channel formation region, which may shift the threshold voltage of the transistor and increase the drain current (hereinafter also referred to as cutoff current) that flows when the gate voltage is 0 V.
  • cutoff current may increase due to a shift in the threshold voltage to the negative side.
  • oxygen is supplied to at least the region of the semiconductor layer 108 that is in contact with the insulating layer 110b and the region of the semiconductor layer 208 that is in contact with the insulating layer 110b, that is, the channel formation regions of the transistors 100 and 200, and the oxygen vacancies (V O ) and V O H in the channel formation regions can be reduced.
  • V O oxygen vacancies
  • V O H oxygen vacancies
  • the region of the semiconductor layer 108 in contact with the conductive layer 112a functions as one of the source and drain regions of the transistor 100, and the region in contact with the conductive layer 112b functions as the other.
  • the source and drain regions are regions with lower electrical resistance than the channel formation region.
  • the source and drain regions can also be said to be regions with a higher carrier concentration and a higher oxygen defect density than the channel formation region.
  • the insulating layer 110a is provided between the insulating layer 110b and the conductive layer 112a.
  • the insulating layer 110c is provided between the insulating layer 110b and the conductive layer 112b. It is preferable that the insulating layer 110a and the insulating layer 110c each release a small amount of impurities (e.g., hydrogen and water) and are difficult for impurities to permeate. This can prevent the impurities contained in the insulating layer 110a and the insulating layer 110c from diffusing into the channel formation region. Therefore, a transistor that exhibits good electrical characteristics and is highly reliable can be obtained.
  • impurities e.g., hydrogen and water
  • the insulating layer 110a and the insulating layer 110c are preferably made of a film that is difficult for oxygen to permeate. This can suppress the oxygen contained in the insulating layer 110b from diffusing to the conductive layer 112a through the insulating layer 110a. Similarly, the oxygen contained in the insulating layer 110b can be suppressed from diffusing to the conductive layer 112b through the insulating layer 110c. This can suppress the conductive layer 112a and the conductive layer 112b from being oxidized and their electrical resistance from increasing.
  • the oxygen contained in the insulating layer 110b is suppressed from diffusing to the insulating layer 110a side and the insulating layer 110c side, so that the amount of oxygen supplied from the insulating layer 110b to the channel formation region is increased, and oxygen vacancies (V O ) and V O H in the channel formation region can be reduced.
  • oxygen can be effectively supplied from the insulating layer 110b to the channel formation region.
  • a configuration in which one or both of the insulating layers 110a and 110c are not provided may also be used.
  • the insulating layer 110a and the insulating layer 110c each preferably contain nitrogen, and preferably use one or more of the above-mentioned nitrides and nitride oxides.
  • silicon nitride or silicon nitride oxide may be preferably used for the insulating layer 110a and the insulating layer 110c.
  • one or both of the insulating layer 110a and the insulating layer 110c may use one or more of an oxide and an oxynitride.
  • aluminum oxide may be preferably used for the insulating layer 110a and the insulating layer 110c.
  • the insulating layer 110a may use the same material as the insulating layer 110c, or a different material.
  • different materials refer to materials in which some or all of the constituent elements are different, or materials in which the constituent elements are the same but the composition is different.
  • the thickness T110a of the insulating layer 110a can be, for example, 3 nm or more, 5 nm or more, 10 nm or more, 20 nm or more, 50 nm or more, or 70 nm or more, and can be less than 1 ⁇ m, 500 nm or less, 400 nm or less, 300 nm or less, 200 nm or less, 150 nm or less, or 120 nm or less. As shown in FIG. 14B, the thickness T110a can be the shortest distance between the surface on which the insulating layer 110a is formed (here, the upper surface of the conductive layer 112a) and the upper surface of the insulating layer 110a in a cross-sectional view.
  • the thickness T110a of the insulating layer 110a When the thickness T110a of the insulating layer 110a is large, the amount of impurities released from the insulating layer 110a increases, and the amount of impurities diffusing into the channel formation region may increase. On the other hand, when the thickness T110a is small, oxygen contained in the insulating layer 110b may diffuse to the conductive layer 112a side through the insulating layer 110a, and the amount of oxygen supplied to the channel formation region may decrease. By setting the thickness T110a within the above range, oxygen vacancies (V O ) and V O H in the channel formation region can be reduced. In addition, the conductive layer 112a is oxidized by the oxygen contained in the insulating layer 110b, and the electrical resistance of the conductive layer 112a can be prevented from increasing.
  • the thickness T110c of the insulating layer 110c can be, for example, 3 nm or more, 5 nm or more, 10 nm or more, 15 nm or more, or 20 nm or more, and can be 1 ⁇ m or less, 500 nm or less, 300 nm or less, 200 nm or less, 150 nm or less, 120 nm or less, or 100 nm or less. As shown in FIG. 14B, the thickness T110c can be the shortest distance between the surface on which the insulating layer 110c is formed (here, the upper surface of the insulating layer 110b) and the upper surface of the insulating layer 110c in a cross-sectional view.
  • the thickness T110c of the insulating layer 110c When the thickness T110c of the insulating layer 110c is large, the amount of impurities released from the insulating layer 110c increases, and the amount of impurities diffusing into the channel formation region may increase. On the other hand, when the thickness T110c is small, oxygen contained in the insulating layer 110b may diffuse to the conductive layer 112b side through the insulating layer 110c, and the amount of oxygen supplied to the channel formation region may decrease. By setting the thickness T110c within the above range, oxygen vacancies (V O ) and V O H in the channel formation region can be reduced. In addition, the conductive layer 112b is oxidized by the oxygen contained in the insulating layer 110b, and the electrical resistance of the conductive layer 112b can be prevented from increasing.
  • At least one of the region of the semiconductor layer 108 in contact with the insulating layer 110a and the region of the semiconductor layer 108 in contact with the insulating layer 110c may be a region having a lower electrical resistance than the channel formation region (hereinafter, also referred to as a low-resistance region).
  • the region may be a region having a higher carrier concentration or a higher oxygen defect density than the channel formation region.
  • the semiconductor layer 108 can be configured to have a low-resistance region between the region in contact with the conductive layer 112a (one of the source region and the drain region) and the channel formation region. Similarly, by using a material that releases impurities in the insulating layer 110c, the region of the semiconductor layer 108 in contact with the insulating layer 110c can be a low-resistance region.
  • the semiconductor layer 108 can be configured to have a low-resistance region between the region in contact with the conductive layer 112b (the other of the source region and the drain region) and the channel formation region.
  • the low resistance regions can function as buffer regions to reduce the drain electric field. These low resistance regions may also function as source or drain regions.
  • the conductive layer 112a functions as a drain electrode and the conductive layer 112b functions as a source electrode, by making the region of the semiconductor layer 108 in contact with the insulating layer 110a into a low resistance region, a high electric field is unlikely to occur near the drain region, the generation of hot carriers is suppressed, and deterioration of the transistor can be suppressed.
  • the conductive layer 112a functions as a source electrode and the conductive layer 112b functions as a drain electrode, by making the region of the semiconductor layer 108 in contact with the insulating layer 110c into a low resistance region, a high electric field is unlikely to occur near the drain region, the generation of hot carriers is suppressed, and deterioration of the transistor can be suppressed.
  • the amount of impurities released from the insulating layers 110a and 110c is too large, the impurities may diffuse into the channel formation region. Even if a material that releases impurities is used for the insulating layers 110a and 110c, it is preferable that the amount of released impurities is small.
  • the insulating layer 110 has at least the insulating layer 110b.
  • the insulating layer 110 may not have one or both of the insulating layer 110a and the insulating layer 110c.
  • the insulating layer 110 may have a stacked structure of two layers, four or more layers, or a single layer structure.
  • the top surface shapes of the openings 145, 141, and 143 are not limited, and may be, for example, a circle, an ellipse, a triangle, a quadrangle (including a rectangle, a diamond, and a square), a pentagon, or other polygonal shape, or a shape with rounded corners of these polygons.
  • the polygon may be either a concave polygon (a polygon with at least one interior angle exceeding 180 degrees) or a convex polygon (a polygon with all interior angles less than 180 degrees).
  • it is preferable that the top surface shapes of the openings 141 and 143 are each circular. By making the top surface shapes of the openings circular, the processing accuracy when forming the openings can be improved, and openings of a fine size can be formed.
  • a circle is not limited to a perfect circle.
  • the top surface shape of opening 145 refers to the shape of the top surface end portion of insulating layer 110 on the opening 145 side.
  • the top surface shape of opening 141 refers to the shape of the top surface end portion of insulating layer 110 on the opening 141 side.
  • the top surface shape of opening 143 refers to the shape of the bottom surface end portion of conductive layer 112b on the opening 143 side.
  • the top surface shapes of openings 141 and 143 can be made to match or roughly match each other.
  • the bottom surface end of conductive layer 112b on the opening 143 side match or roughly match the top surface end of insulating layer 110 on the opening 141 side.
  • the bottom surface of conductive layer 112b refers to the surface on the insulating layer 110 side.
  • the top surface of insulating layer 110 refers to the surface on the conductive layer 112b side.
  • openings 141 and 143 do not have to be the same. Furthermore, when the top surface shapes of openings 141 and 143 are circular, openings 141 and 143 may or may not be concentric.
  • transistor 200 The channel length and channel width of transistor 200 are explained using Figures 13A and 13B.
  • the channel length L200 of the transistor 200 is indicated by a solid double-headed arrow.
  • the channel length L200 corresponds to the distance between the conductive layers 212a and 212b along the sidewall of the opening 145.
  • the channel width W200 of the transistor 200 is indicated by a dashed double-headed arrow.
  • the channel width W200 is the width of the semiconductor layer 208 along the depth direction of the opening 145.
  • the channel length L100 of the transistor 100 is indicated by a double-headed dashed arrow.
  • the channel length L100 of the transistor 100 corresponds to the length of the side of the insulating layer 110b on the opening 141 side in a cross-sectional view.
  • the channel length L100 is determined by the thickness T110b of the insulating layer 110b and the angle ⁇ 110 between the side of the insulating layer 110b on the opening 141 side and the surface on which the insulating layer 110b is to be formed (here, the upper surface of the insulating layer 110a). Therefore, the channel length L100 can be set to a value smaller than the limit resolution of the exposure device, and a transistor of a fine size can be realized.
  • a transistor with an extremely short channel length that could not be realized with a conventional exposure device for mass production of flat panel displays (for example, a minimum line width of about 2 ⁇ m or 1.5 ⁇ m).
  • a transistor with a channel length of less than 10 nm without using an extremely expensive exposure device used in cutting-edge LSI technology.
  • the channel length L100 can be, for example, 5 nm or more, 7 nm or more, or 10 nm or more, and less than 3 ⁇ m, 2.5 ⁇ m or less, 2 ⁇ m or less, 1.5 ⁇ m or less, 1.2 ⁇ m or less, 1 ⁇ m or less, 500 nm or less, 300 nm or less, 200 nm or less, 100 nm or less, 50 nm or less, 30 nm or less, or 20 nm or less.
  • the channel length L100 can be 100 nm or more and 1 ⁇ m or less.
  • the on-state current of the transistor 100 can be increased.
  • the transistor 100 By using the transistor 100, a circuit capable of high-speed operation can be manufactured. Furthermore, the area occupied by the circuit can be reduced. Therefore, a small-sized semiconductor device can be obtained. For example, when the semiconductor device of one embodiment of the present invention is applied to a large display device or a high-definition display device, even if the number of wirings is increased, signal delay in each wiring can be reduced and display unevenness can be suppressed. Furthermore, since the area occupied by the circuit can be reduced, the frame of the display device can be narrowed.
  • the channel length L100 can be controlled by adjusting the thickness T110b and angle ⁇ 110 of the insulating layer 110b. Note that in FIG. 14B, the thickness T110b of the insulating layer 110b is indicated by a dashed double-headed arrow.
  • the thickness T110b of the insulating layer 110b can be, for example, 5 nm or more, 7 nm or more, or 10 nm or more, and can be less than 3 ⁇ m, 2.5 ⁇ m or less, 2 ⁇ m or less, 1.5 ⁇ m or less, 1.2 ⁇ m or less, 1 ⁇ m or less, 500 nm or less, 300 nm or less, 200 nm or less, 100 nm or less, 50 nm or less, 30 nm or less, or 20 nm or less.
  • the side of the insulating layer 110 on the opening 141 side is preferably vertical or tapered.
  • the angle ⁇ 110 is preferably 90 degrees or less. By reducing the angle ⁇ 110, the coverage of the layer (e.g., the semiconductor layer 108) formed on the insulating layer 110 can be improved. Furthermore, the smaller the angle ⁇ 110, the longer the channel length L100 can be, and the larger the angle ⁇ 110, the shorter the channel length L100 can be.
  • the angle ⁇ 110 can be, for example, 30 degrees or more, 35 degrees or more, 40 degrees or more, 45 degrees or more, 50 degrees or more, 55 degrees or more, 60 degrees or more, 65 degrees or more, or 70 degrees or more, and 90 degrees or less, 85 degrees or less, or 80 degrees or less.
  • the angle ⁇ 110 may also be 75 degrees or less, 70 degrees or less, 65 degrees or less, or 60 degrees or less.
  • the shape of the side of the insulating layer 110 on the opening 141 side is shown as straight lines in cross section, but this is not a limitation of one embodiment of the present invention. In cross section, the shape of the side of the insulating layer 110 on the opening 141 side may be curved, or the side may have both straight and curved regions.
  • the conductive layer 112b is not provided inside the opening 141. Specifically, it is preferable that the conductive layer 112b does not have a region that is in contact with the side surface of the insulating layer 110 on the opening 141 side. If the conductive layer 112b is also provided inside the opening 141, the channel length L100 of the transistor 100 becomes shorter than the length of the side surface of the insulating layer 110b, which may make it difficult to control the channel length L100. Therefore, it is preferable that the top shape of the opening 143 matches the top shape of the opening 141, or that the opening 143 encompasses the opening 141 in a top view (also referred to as a plan view).
  • the width D141 of opening 141 is indicated by a double-headed arrow with a two-dot chain line.
  • Figure 14A shows an example in which the top surface shape of opening 141 is circular.
  • width D141 corresponds to the diameter of the circle
  • channel width W100 of transistor 100 is the length of the circumference of the circle.
  • channel width W100 is ⁇ x D141. In this way, when the top surface shape of opening 141 is circular, a transistor with a smaller channel width W100 can be realized compared to other shapes.
  • the width D141 of the opening 141 may vary in the depth direction.
  • the average value of the diameter at the highest point of the insulating layer 110b (or insulating layer 110) in a cross-sectional view, the diameter at the lowest point, and the diameter at the midpoint between these three diameters may be used as the width D141 of the opening 141.
  • the diameter of the opening 141 may be any one of the diameters at the highest point of the insulating layer 110b (or insulating layer 110) in a cross-sectional view, the diameter at the lowest point, and the diameter at the midpoint between these two diameters.
  • the width D141 of the opening 141 is equal to or greater than the limit resolution of the exposure device.
  • the width D141 can be, for example, 200 nm or more, 300 nm or more, 400 nm or more, or 500 nm or more, and less than 5 ⁇ m, 4.5 ⁇ m or less, 4 ⁇ m or less, 3.5 ⁇ m or less, 3 ⁇ m or less, 2.5 ⁇ m or less, 2 ⁇ m or less, 1.5 ⁇ m or less, or 1 ⁇ m or less.
  • the insulating layer 110a and the insulating layer 110c are made of a material that releases less hydrogen from themselves.
  • the insulating layer 110a and the insulating layer 110c are made of a material that releases even a small amount of hydrogen, it is preferable that the thicknesses of these layers are thin.
  • the thickness T110a of the insulating layer 110a and the thickness T110c of the insulating layer 110c are 1 nm or more, 3 nm or more, or 5 nm or more, and preferably 50 nm or less, 40 nm or less, 30 nm or less, 20 nm or less, 15 nm or less, or 10 nm or less. This makes it possible to reduce the amount of impurities that diffuse into the channel formation region, and to provide a transistor that exhibits good electrical characteristics and is highly reliable even when the channel length L100 is short.
  • the region of the semiconductor layer 108 in contact with the insulating layer 110b functions as a channel formation region
  • one embodiment of the present invention is not limited to this.
  • the region of the semiconductor layer 108 in contact with the insulating layer 110a may also function as a channel formation region.
  • the region in contact with the insulating layer 110c may also function as a channel formation region.
  • a step may be formed between the insulating layer 110 and the conductive layer 112a, and the semiconductor layer 108, the insulating layer 106, and the conductive layer 104 may be provided along the step.
  • Figures 13A and 13B are enlarged views of the transistor 200 shown in Figures 12A and 12B.
  • the channel length L100 of the transistor 100 can be set to a value smaller than the limit resolution of the exposure device, and the channel length L200 of the transistor 200 can be set to a value equal to or greater than the limit resolution of the exposure device.
  • the transistors 100 and 200 can be formed by sharing some of the steps. Specifically, the semiconductor layer 108 and the semiconductor layer 208 can be formed in the same step.
  • a part of the insulating layer 106 functions as a gate insulating layer of the transistor 100, and another part of the insulating layer 106 functions as a gate insulating layer of the transistor 200.
  • the conductive layer 104 and the conductive layer 204 can be formed in the same step.
  • the conductive layer 112b, the conductive layer 212a, and the conductive layer 212b can be formed in the same step. Therefore, the productivity of the semiconductor device 10 can be increased and the manufacturing cost can be reduced.
  • Metal oxides that can be used for the semiconductor layer 108 and the semiconductor layer 208 will be specifically described.
  • metal oxides include indium oxide, gallium oxide, and zinc oxide.
  • the metal oxide preferably contains at least indium or zinc.
  • the metal oxide preferably contains two or three elements selected from indium, element M, and zinc.
  • the element M is a metal element or semimetal element having a high bond energy with oxygen, for example, a metal element or semimetal element having a bond energy with oxygen higher than that of indium.
  • the element M include aluminum, gallium, tin, yttrium, titanium, vanadium, chromium, manganese, iron, cobalt, nickel, zirconium, molybdenum, hafnium, tantalum, tungsten, lanthanum, cerium, neodymium, magnesium, calcium, strontium, barium, boron, silicon, germanium, and antimony.
  • the element M of the metal oxide is preferably one or more of the above elements, more preferably one or more selected from aluminum, gallium, tin, and yttrium, and even more preferably one or more of gallium and tin.
  • metal elements and metalloid elements may be collectively referred to as "metal elements", and the "metal element" described in this specification may include metalloid elements.
  • the semiconductor layer 108 and the semiconductor layer 208 may each be, for example, indium zinc oxide (In-Zn oxide), indium tin oxide (In-Sn oxide, also written as ITO), indium titanium oxide (In-Ti oxide), indium gallium oxide (In-Ga oxide), indium tungsten oxide (In-W oxide, also written as IWO), indium gallium aluminum oxide (In-Ga-Al oxide), indium gallium tin oxide (In-Ga-Sn oxide), gallium zinc oxide (Ga-Zn oxide, also written as GZO), aluminum zinc oxide (Al-Zn oxide, AZO), or the like.
  • ITO indium zinc oxide
  • In-Ti oxide indium titanium oxide
  • In-Ga oxide indium gallium oxide
  • In-W oxide also written as IWO
  • IWO indium gallium aluminum oxide
  • In-Ga-Sn oxide indium gallium tin oxide
  • Ga-Zn oxide also written as GZO
  • Al-Zn oxide aluminum zinc oxide
  • Indium aluminum zinc oxide (In-Al-Zn oxide, also referred to as IAZO), indium tin zinc oxide (In-Sn-Zn oxide, also referred to as ITZO (registered trademark)), indium titanium zinc oxide (In-Ti-Zn oxide), indium gallium zinc oxide (In-Ga-Zn oxide, also referred to as IGZO), indium gallium tin zinc oxide (In-Ga-Sn-Zn oxide, also referred to as IGZTO), indium gallium aluminum zinc oxide (In-Ga-Al-Zn oxide, also referred to as IGAZO, IGZAO, or IAGZO), etc.
  • indium tin oxide containing silicon also referred to as ITSO
  • gallium tin oxide Ga-Sn oxide
  • aluminum tin oxide Al-Sn oxide
  • the field effect mobility of the transistor can be increased.
  • a transistor with a large on-current can be realized.
  • the metal oxide may contain one or more metal elements having a high period number in the periodic table.
  • metal elements having a high period number include metal elements belonging to the fifth period and metal elements belonging to the sixth period.
  • Specific examples of the metal elements include yttrium, zirconium, silver, cadmium, tin, antimony, barium, lead, bismuth, lanthanum, cerium, praseodymium, neodymium, promethium, samarium, and europium. Lanthanum, cerium, praseodymium, neodymium, promethium, samarium, and europium are called light rare earth elements.
  • the metal oxide may contain one or more nonmetallic elements.
  • the carrier concentration increases or the band gap decreases, which may increase the field effect mobility of the transistor.
  • nonmetallic elements include carbon, nitrogen, phosphorus, sulfur, selenium, fluorine, chlorine, bromine, and hydrogen.
  • the metal oxide becomes highly crystalline and the diffusion of impurities in the metal oxide can be suppressed. This suppresses fluctuations in the electrical characteristics of the transistor and increases its reliability.
  • the electrical characteristics and reliability of the transistors vary depending on the composition of the metal oxide applied to the semiconductor layer 108 and the semiconductor layer 208. Therefore, by varying the composition of the metal oxide depending on the electrical characteristics and reliability required of the transistor, a semiconductor device that combines excellent electrical characteristics and high reliability can be obtained.
  • the metal oxide is an In-M-Zn oxide
  • the atomic ratio of In in the In-M-Zn oxide is equal to or greater than the atomic ratio of element M.
  • the atomic ratio of In in the In-M-Zn oxide may be less than the atomic ratio of element M.
  • element M contains multiple metal elements
  • the total proportion of the atomic numbers of the metal elements can be regarded as the proportion of the atomic number of element M.
  • the ratio of the number of indium atoms to the sum of the numbers of atoms of all metal elements contained may be referred to as the indium content. The same applies to other metal elements.
  • the on-state current or field effect mobility of the transistor can be increased. Furthermore, by having the element M, the generation of oxygen vacancies (V 2 O 3 ) can be suppressed.
  • the element M is preferably one or more of the above elements, and more preferably one or more selected from aluminum, gallium, tin, and yttrium.
  • In:Al:Zn 40:1:10 and metal oxides in the vicinity thereof can be preferably used.
  • a metal oxide having a polycrystalline structure is used for the semiconductor layer 108 and the semiconductor layer 208, the grain boundaries become the recombination centers, and carriers are captured, which may reduce the on-current of the transistor.
  • a metal oxide having a composition that is likely to form a polycrystalline structure it is preferable to include an element that inhibits crystallization.
  • ITO indium tin oxide
  • ITSO indium tin oxide containing silicon
  • the silicon content (the ratio of the number of silicon atoms to the sum of the number of atoms of all metal elements contained) is preferably 1% or more and 20% or less, more preferably 3% or more and 20% or less, even more preferably 3% or more and 15% or less, and even more preferably 5% or more and 15% or less.
  • the composition of the semiconductor layer 108 and the semiconductor layer 208 can be analyzed using, for example, energy dispersive X-ray spectrometry (EDX), X-ray photoelectron spectrometry (XPS), inductively coupled plasma mass spectrometry (ICP-MS), or inductively coupled plasma-atomic emission spectrometry (ICP-AES).
  • EDX energy dispersive X-ray spectrometry
  • XPS X-ray photoelectron spectrometry
  • ICP-MS inductively coupled plasma mass spectrometry
  • ICP-AES inductively coupled plasma-atomic emission spectrometry
  • a combination of these techniques may be used for the analysis.
  • the actual content may differ from the content obtained by analysis due to the influence of analytical accuracy. For example, if the content of element M is low, the content of element M obtained by analysis may be lower than the actual content.
  • the metal oxide can be formed preferably by sputtering or atomic layer deposition (ALD).
  • ALD atomic layer deposition
  • the composition of the formed metal oxide may differ from the composition of the sputtering target.
  • the zinc content in the formed metal oxide may decrease to about 50% compared to the sputtering target.
  • the semiconductor layer 108 and the semiconductor layer 208 may each have a stacked structure having two or more metal oxide layers.
  • the compositions of the two or more metal oxide layers in the semiconductor layer 108 and the semiconductor layer 208 may be the same or approximately the same.
  • a stacked structure of metal oxide layers with the same composition for example, they can be formed using the same sputtering target, thereby reducing manufacturing costs.
  • compositions of the two or more metal oxide layers in each of the semiconductor layer 108 and the semiconductor layer 208 may be different from each other.
  • gallium, aluminum, or tin as the element M.
  • the element M in the first metal oxide layer and the second metal oxide layer may be the same or different from each other.
  • the first metal oxide layer and the second metal oxide layer may be IGZO layers having different compositions from each other.
  • a laminated structure of any one selected from indium oxide, indium gallium oxide, and IGZO and any one selected from IAZO, IAGZO, and ITZO (registered trademark) may be used.
  • the boundary (interface) between the first metal oxide layer and the second metal oxide layer may not be clearly identified.
  • the semiconductor layer 108 and the semiconductor layer 208 are preferably made of a crystalline metal oxide.
  • a crystalline metal oxide examples include a CAAC (c-axis aligned crystal) structure, a polycrystalline structure, and a nanocrystalline (nc: nano-crystal) structure.
  • the semiconductor layer 108 and the semiconductor layer 208 each use CAAC-OS or nc-OS.
  • CAAC-OS has multiple layered crystals.
  • the c-axes of the crystals are oriented in the normal direction of the surface on which they are formed.
  • Each of the semiconductor layer 108 and the semiconductor layer 208 preferably has layered crystals parallel or approximately parallel to the surface on which they are formed.
  • the semiconductor layer 108 preferably has layered crystals parallel or approximately parallel to the top surface in a region in contact with the top surface of the conductive layer 112b, and has layered crystals parallel or approximately parallel to the side surface in a region in contact with the side surface of the conductive layer 112b.
  • the semiconductor layer 108 preferably has layered crystals parallel or approximately parallel to the side surface of the insulating layer 110, which is the surface on which they are formed, in the opening 141.
  • the layered crystals of the semiconductor layer 108 are formed approximately parallel to the channel length direction of the transistor 100, and therefore the transistor can have a large on-current.
  • the semiconductor layer 208 preferably has layered crystals that are parallel or approximately parallel to the surface on which it is formed (here, the side of the insulating layer 110, the side of the conductive layer 212a, and the side of the conductive layer 212b).
  • the semiconductor layer 208 preferably has layered crystals that are parallel or approximately parallel to the side of the insulating layer 110, which is the surface on which it is formed, in the region that overlaps with the conductive layer 204.
  • the density of defect states in the channel formation region can be reduced.
  • a metal oxide with low crystallinity a transistor capable of passing a large current can be realized.
  • the substrate temperature during formation can be adjusted, for example, by the temperature of the stage on which the substrate is placed during formation.
  • the crystallinity of the semiconductor layer 108 and the semiconductor layer 208 can be analyzed, for example, by X-ray diffraction (XRD), a transmission electron microscope (TEM), or electron diffraction (ED). Alternatively, the analysis may be performed by combining a plurality of these techniques.
  • XRD X-ray diffraction
  • TEM transmission electron microscope
  • ED electron diffraction
  • VOH When a metal oxide is used for the semiconductor layer 108 and the semiconductor layer 208, it is preferable to reduce VOH in the channel formation region as much as possible to make it highly pure or substantially highly pure.
  • it is important to remove impurities such as water and hydrogen in the metal oxide (sometimes referred to as dehydration or dehydrogenation treatment) and to supply oxygen to the metal oxide to repair oxygen vacancies ( VOH ).
  • impurities such as water and hydrogen in the metal oxide
  • VOH repair oxygen vacancies
  • supplying oxygen to a metal oxide to repair oxygen vacancies ( VOH ) may be referred to as oxygen addition treatment.
  • the carrier concentration of the channel formation region is preferably 1 ⁇ 10 18 cm ⁇ 3 or less, more preferably less than 1 ⁇ 10 17 cm ⁇ 3 , further preferably less than 1 ⁇ 10 16 cm ⁇ 3 , further preferably less than 1 ⁇ 10 13 cm ⁇ 3 , and further preferably less than 1 ⁇ 10 12 cm ⁇ 3 .
  • the carrier concentration of the channel formation region can be, for example, 1 ⁇ 10 ⁇ 9 cm ⁇ 3 .
  • OS transistors have small variations in electrical characteristics due to radiation exposure, i.e., they have high resistance to radiation, and therefore can be suitably used in environments where radiation may be present. It can also be said that OS transistors have high reliability against radiation.
  • OS transistors can be suitably used in pixel circuits of X-ray flat panel detectors.
  • OS transistors can also be suitably used in semiconductor devices used in outer space.
  • radiation include electromagnetic radiation (e.g., X-rays and gamma rays) and particle radiation (e.g., alpha rays, beta rays, proton rays, and neutron rays).
  • the semiconductor layer 108 and the semiconductor layer 208 may each have a layered material that functions as a semiconductor.
  • a layered material is a general term for a group of materials that have a layered crystal structure.
  • a layered crystal structure is a structure in which layers formed by covalent bonds or ionic bonds are stacked via bonds weaker than covalent bonds or ionic bonds, such as van der Waals bonds.
  • a layered material has high electrical conductivity within a unit layer, that is, high two-dimensional electrical conductivity.
  • Examples of the layered material include graphene, silicene, and chalcogenides.
  • Chalcogenides are compounds containing chalcogen (an element belonging to Group 16).
  • Examples of the chalcogenides include transition metal chalcogenides and Group 13 chalcogenides.
  • the conductive layer 112a, the conductive layer 112b, the conductive layer 104, the conductive layer 204, the conductive layer 212a, conductive layer 212b may each have a single layer structure or a laminated structure of two or more layers.
  • Examples of materials that can be used for the conductive layer 112a, the conductive layer 112b, the conductive layer 104, the conductive layer 204, the conductive layer 212a, and the conductive layer 212b include, for example, one or more of chromium, copper, aluminum, gold, silver, zinc, tantalum, titanium, tungsten, manganese, nickel, iron, cobalt, molybdenum, and niobium, and alloys containing one or more of the above-mentioned metals.
  • the conductive layer 112a, the conductive layer 112b, the conductive layer 104, the conductive layer 204, the conductive layer 212a, and the conductive layer 212b can each be preferably made of a low-resistance conductive material containing one or more of copper, silver, gold, and aluminum. In particular, copper or aluminum is preferable because of its excellent mass productivity.
  • the conductive layer 112a, the conductive layer 112b, the conductive layer 104, the conductive layer 204, the conductive layer 212a, and the conductive layer 212b can each be made of a metal oxide (oxide conductor) having electrical conductivity.
  • oxide conductors include indium oxide, zinc oxide, In-Sn oxide (ITO), In-Zn oxide, In-W oxide, In-W-Zn oxide, In-Ti oxide, In-Ti-Sn oxide, In-Sn-Si oxide (also called ITO containing silicon, ITSO), zinc oxide with added gallium, and In-Ga-Zn oxide.
  • oxide conductors containing indium are preferred because of their high electrical conductivity.
  • a metal oxide that has become a conductor can be called an oxide conductor.
  • the conductive layer 112a, the conductive layer 112b, the conductive layer 104, the conductive layer 204, the conductive layer 212a, and the conductive layer 212b may each have a stacked structure of a conductive film containing the oxide conductor (metal oxide) described above and a conductive film containing a metal or an alloy.
  • a conductive film containing a metal or an alloy By using a conductive film containing a metal or an alloy, the wiring resistance can be reduced.
  • the conductive layers 112a, 112b, 104, 204, 212a, and 212b may each be a Cu-X alloy film (X is Mn, Ni, Cr, Fe, Co, Mo, Ta, or Ti).
  • X is Mn, Ni, Cr, Fe, Co, Mo, Ta, or Ti.
  • the conductive layer 112a, the conductive layer 112b, the conductive layer 104, the conductive layer 204, the conductive layer 212a, and the conductive layer 212b may be made of the same material or different materials.
  • the conductive layer 112a and the conductive layer 112b have a region in contact with the semiconductor layer 108.
  • the conductive layer 212a and the conductive layer 212b have a region in contact with the semiconductor layer 208.
  • a metal oxide is used as the semiconductor layer 108
  • an insulating oxide e.g., aluminum oxide
  • a metal oxide is used as the semiconductor layer 208
  • a metal that is easily oxidized is used for the conductive layer 212a and the conductive layer 212b
  • an insulating oxide may be formed between the conductive layer 212a and the semiconductor layer 208 and between the conductive layer 212b and the semiconductor layer 208, which may hinder the conduction between them. Therefore, it is preferable to use a conductive material that is not easily oxidized, a conductive material that maintains low electrical resistance even when oxidized, or an oxide conductor for the conductive layers 112a, 112b, 212a, and 212b.
  • conductive layer 112a, conductive layer 112b, conductive layer 112a, and conductive layer 112b it is preferable to use, for example, titanium, tantalum nitride, titanium nitride, nitride containing titanium and aluminum, nitride containing tantalum and aluminum, ruthenium, ruthenium oxide, ruthenium nitride, oxide containing strontium and ruthenium, and oxide containing lanthanum and nickel, respectively. These are preferable because they are conductive materials that are difficult to oxidize, or materials that maintain low electrical resistance even when oxidized.
  • oxide conductors can be used for the conductive layers 112a, 112b, 212a, and 212b.
  • oxide conductors such as indium oxide, zinc oxide, ITO, In-Zn oxide, In-W oxide, In-W-Zn oxide, In-Ti oxide, In-Ti-Sn oxide, In-Sn oxide containing silicon, and zinc oxide doped with gallium can be used.
  • the conductive layers 112a, 112b, 212a, and 212b may each be made of a nitride conductor.
  • nitride conductors include tantalum nitride and titanium nitride.
  • the conductive layer 112a, the conductive layer 112b, the conductive layer 104, the conductive layer 212a, the conductive layer 212b, and the conductive layer 204 may each have a stacked structure.
  • In-Sn-Si oxide for the region in contact with the semiconductor layer 108 and the region in contact with the semiconductor layer 208, and copper or tungsten for the region not in contact with either the semiconductor layer 108 or the semiconductor layer 208.
  • the insulating layer 106 may have a single-layer structure or a stacked structure of two or more layers.
  • the insulating layer 106 preferably has one or more inorganic insulating films. Examples of materials that can be used for the inorganic insulating film include oxides, nitrides, oxynitrides, and nitride oxides.
  • the insulating layer 106 can be made of any of the materials that can be used for the insulating layer 110.
  • the insulating layer 106 has a region in contact with the semiconductor layer 108 and the semiconductor layer 208.
  • a metal oxide is used for the semiconductor layer 108 and the semiconductor layer 208, it is preferable to use either the oxide or the oxynitride described above for at least the film that is in contact with the semiconductor layer 108 and the semiconductor layer 208 among the films that constitute the insulating layer 106. It is more preferable to use a film that releases oxygen when heated for the insulating layer 106.
  • the insulating layer 106 has a single-layer structure, it is preferable to use an oxide or an oxynitride for the insulating layer 106. Specifically, silicon oxide or silicon oxynitride can be suitably used for the insulating layer 106.
  • the insulating film on the side in contact with the semiconductor layer 108 and the semiconductor layer 208 has an oxide or an oxynitride
  • the insulating film on the side in contact with the conductive layer 104 and the conductive layer 204 has a nitride or a nitride oxide.
  • the oxide or oxynitride for example, silicon oxide or silicon oxynitride can be preferably used.
  • silicon nitride or silicon nitride oxide can be preferably used.
  • Silicon nitride and silicon nitride oxide are suitable for use as the insulating layer 106 because they release a small amount of impurities (e.g., water and hydrogen) and are less permeable to oxygen and hydrogen. By preventing impurities from diffusing from the insulating layer 106 to the semiconductor layer 108 and the semiconductor layer 208, the electrical characteristics of the transistor can be improved and the reliability can be increased.
  • impurities e.g., water and hydrogen
  • the thickness of the gate insulating layer becomes thin, the leakage current may become large.
  • a material with a high relative dielectric constant also called a high-k material
  • high-k materials that can be used for the insulating layer 106 include gallium oxide, hafnium oxide, zirconium oxide, oxides containing aluminum and hafnium, oxynitrides containing aluminum and hafnium, oxides containing silicon and hafnium, oxynitrides containing silicon and hafnium, and nitrides containing silicon and hafnium.
  • the insulating layer 195 which functions as a protective layer for the transistors 100 and 200, is preferably made of a material through which impurities do not easily diffuse. By providing the insulating layer 195, diffusion of impurities from the outside into the transistors can be effectively suppressed, and the reliability of the semiconductor device can be improved. Examples of impurities include water and hydrogen.
  • the insulating layer 195 can be an insulating layer having an inorganic material or an insulating layer having an organic material.
  • an inorganic material such as oxide, oxynitride, nitride oxide, or nitride can be suitably used for the insulating layer 195.
  • silicon nitride, silicon nitride oxide, silicon oxynitride, aluminum oxide, aluminum oxynitride, aluminum nitride, hafnium oxide, and hafnium aluminate can be used.
  • one or more of acrylic resin and polyimide resin can be used as the organic material.
  • a photosensitive material may be used as the organic material. Two or more of the above insulating films may be stacked.
  • the insulating layer 195 may have a stacked structure of an insulating layer having an inorganic material and an insulating layer having an organic material.
  • the substrate 102 has at least a heat resistance sufficient to withstand subsequent heat treatment.
  • a single crystal semiconductor substrate made of silicon or silicon carbide, a polycrystalline semiconductor substrate, a compound semiconductor substrate such as silicon germanium, an SOI substrate, a glass substrate, a quartz substrate, a sapphire substrate, a ceramic substrate, or an organic resin substrate may be used as the substrate 102.
  • a semiconductor element may be provided on the substrate 102.
  • the shape of the semiconductor substrate and the insulating substrate may be circular or rectangular.
  • a flexible substrate may be used as the substrate 102, and the transistors 100 and the like may be formed directly on the flexible substrate.
  • a peeling layer may be provided between the substrate 102 and the transistors 100 and the like. By providing a peeling layer, after a semiconductor device is partially or entirely completed on the substrate, it can be separated from the substrate 102 and transferred to another substrate. In this case, the transistors 100 and the like can also be transferred to a substrate with poor heat resistance or a flexible substrate.
  • the substrate 102 may be the above-mentioned substrate with an insulating layer laminated on it.
  • FIG 15A is a top view of a semiconductor device 10A according to one embodiment of the present invention
  • FIG 15B is a cross-sectional view taken along dashed dotted line A1-A2 in FIG 15A.
  • the semiconductor device 10A has a transistor 100A, a transistor 200A, and an insulating layer 110.
  • the transistor 100A differs mainly from the transistor 100 shown in FIG. 12A etc. in that it has an insulating layer 147 and an insulating layer 149.
  • the transistor 200A differs mainly from the transistor 200 shown in FIG. 12A etc. in that it has an insulating layer 247 and an insulating layer 249.
  • the insulating layer 247 and the insulating layer 249 are provided between the insulating layer 110 and the semiconductor layer 208, between the conductive layer 212a and the semiconductor layer 208, and between the conductive layer 212b and the semiconductor layer 208.
  • Insulating layer 247 contacts the side of insulating layer 110, the side of conductive layer 212a, the side of conductive layer 212b, the upper surface of substrate 102, the side and lower surface of semiconductor layer 208, and the side and lower surface of insulating layer 249. As shown in FIG. 15B, in a cross-sectional view, a protrusion is formed in a portion of insulating layer 247 that contacts the upper surface of substrate 102. At the end of the protrusion, insulating layer 247 contacts semiconductor layer 208. The protrusion of insulating layer 247 protrudes toward the center of opening 145 more than other portions.
  • the insulating layer 247 preferably has a barrier property against hydrogen, and in particular, preferably has a high ability to suppress the diffusion of hydrogen.
  • a barrier property against hydrogen for example, one or more of aluminum oxide, magnesium oxide, hafnium oxide, gallium oxide, indium gallium zinc oxide, silicon nitride, and silicon nitride oxide can be used as the insulating layer 247.
  • silicon nitride can be preferably used as the insulating layer 247.
  • carrier property refers to one or both of the following: a function to make it difficult for the target substance to diffuse, thereby suppressing the permeation of the target substance (also called low permeability), and a function to capture or fix the target substance (also called gettering).
  • Insulating layer 249 contacts the side surface and upper surface of the protruding portion of insulating layer 247, and the side surface and lower surface of semiconductor layer 208. As shown in FIG. 15B, in a cross-sectional view, the side surface of insulating layer 249 may be flush with the side end portion of the protruding portion of insulating layer 247.
  • the insulating layer 249 preferably has a barrier property against hydrogen, and in particular, preferably has a high ability to capture or fix (also called gettering) hydrogen.
  • a barrier property against hydrogen for example, one or more of an oxide containing magnesium, or an oxide containing one or both of aluminum and hafnium can be used as the insulating layer 249.
  • these oxides have an amorphous structure.
  • oxygen atoms have dangling bonds, and the dangling bonds may have the property of capturing or fixing hydrogen.
  • these metal oxides preferably have an amorphous structure, but may have a crystalline region formed in a part of them.
  • hafnium oxide can be suitably used as the insulating layer 249.
  • the semiconductor layer 208 is provided in contact with the upper surface of the conductive layer 212a, the upper surface of the conductive layer 212b, the upper surface and side surface of the insulating layer 247, and the upper surface and side surface of the insulating layer 249. As shown in FIG. 15B, the lower surface of the semiconductor layer 208 may be in contact with the upper surface of the substrate 102.
  • transistor 200A By providing insulating layer 247 and insulating layer 249 in transistor 200A, when an oxide semiconductor is used for semiconductor layer 208, hydrogen, water, and the like that may be mixed into the oxide semiconductor can be removed, thereby realizing a highly reliable semiconductor device.
  • the insulating layer 147 and the insulating layer 149 are provided between the insulating layer 110 and the semiconductor layer 108, and between the conductive layer 112b and the semiconductor layer 108.
  • Insulating layer 147 contacts the side of insulating layer 110, the side of conductive layer 112b, the top surface of conductive layer 112a, the side and bottom surface of semiconductor layer 108, and the side and bottom surface of insulating layer 149.
  • a protrusion is formed in a portion of insulating layer 147 that contacts the top surface of conductive layer 112a.
  • insulating layer 147 contacts semiconductor layer 108. The protrusion of insulating layer 147 protrudes toward the center of opening 141 more than other portions.
  • the insulating layer 147 can be made of a material that can be used for the insulating layer 247.
  • the insulating layer 147 can be formed in the same process as the insulating layer 247.
  • a film that will become the insulating layer 247 and the insulating layer 147 can be formed by forming and processing the film to become the insulating layer 247 and the insulating layer 147.
  • Insulating layer 149 contacts the side surface and upper surface of the protruding portion of insulating layer 147, and the side surface and lower surface of semiconductor layer 108. As shown in FIG. 15B, in a cross-sectional view, the side surface of insulating layer 149 may be flush with the side end portion of the protruding portion of insulating layer 147.
  • the insulating layer 149 can be made of a material that can be used for the insulating layer 249.
  • the insulating layer 149 can be formed in the same process as the insulating layer 249.
  • a film that will become the insulating layer 249 and the insulating layer 149 can be formed by forming and processing the film.
  • the semiconductor layer 108 is provided in contact with the upper surface of the conductive layer 112a, the upper surface of the conductive layer 112b, the upper surface and side surface of the insulating layer 147, and the upper surface and side surface of the insulating layer 149.
  • insulating layer 147, insulating layer 149, insulating layer 247, insulating layer 249, semiconductor layer 108, and semiconductor layer 208 shown here can also be applied to other configuration examples.
  • FIG 16A is a top view of a semiconductor device 10B according to one embodiment of the present invention, and FIG 16B is a cross-sectional view taken along dashed dotted line A1-A2 in FIG 16A.
  • the semiconductor device 10B has a transistor 100A, a transistor 200B, and an insulating layer 110.
  • the transistor 200B differs from the transistor 200A shown in FIG. 15A etc. mainly in that the semiconductor layer 208 is also provided at the bottom of the opening 145.
  • the transistor 200B uses the configuration of the transistor 20A described above.
  • the configuration of the semiconductor layer 208 shown here can also be applied to other configuration examples.
  • FIG 17A is a top view of a transistor 200C according to one embodiment of the present invention
  • FIG 17B is a cross-sectional view taken along dashed dotted line A1-A2 in FIG 17A.
  • Transistor 200C differs from transistor 200 shown in FIG. 12A etc. mainly in that opening 145 has an extension and a bend.
  • the top surface shape of opening 145 formed by combining the extension and bend can be called a serpentine shape, a roundabout shape, a meandering shape, or a meandering shape.
  • the opening 145 has an extension 146a, an extension 146b, an extension 146c, a bend 148a, and a bend 148b.
  • the top surface shape of the opening 145 can be considered as a shape in which the extensions 146a and 146b are connected via the bend 148a, and the extensions 146b and 146c are connected via the bend 148b.
  • a semiconductor layer 208 is provided in contact with the side surface of the opening 145. In the opening 145, the semiconductor layer 208 is provided opposite the conductive layer 204 via the insulating layer 106. Here, the semiconductor layer 208 is in contact with the conductive layer 212a at the extension 146a, and in contact with the conductive layer 212b at the extension 146b.
  • Extending portion 146a, extending portion 146b, and extending portion 146c have a shape that extends in one direction (in FIG. 17A, a direction perpendicular to dashed line A1-A2) when viewed from above.
  • bending portion 148a and bending portion 148b are provided such that one end is bent relative to the other end when viewed from above.
  • a folded structure can be formed in the opening 145.
  • the length of the opening 145 can be significantly longer than the distance between the conductive layers 212a and 212b. This significantly increases the channel length of the transistor 200C, and increases the saturation of the transistor 200C.
  • the opening 145 has extensions 146a, 146b, 146c, bends 148a, and 148b, but the present invention is not limited to this.
  • the opening 145 only needs to have multiple extensions and at least one bend.
  • it is preferable that the number of bends is one less than the number of extensions.
  • the opening 145 may have two extensions and one bend.
  • the opening 145 may have four or more extensions and three or more bends.
  • the top surface shape of the opening 145 is shown with rounded corners, but the present invention is not limited to this, and the corners of the extension and bent parts may be angular. In this case, the top surface shape of the opening 145 may be called a zigzag shape.
  • FIG. 17A shows a structure in which the conductive layer 204 covers the entire opening 145
  • the present invention is not limited to this.
  • a structure in which the conductive layer 204 overlaps part of the opening 145 may be used, as in the transistor 200D shown in FIGS. 18A and 18B.
  • the semiconductor layer 208 connecting the conductive layer 212a and the conductive layer 212b has two types of paths: a path represented by dashed dotted line C1-C2 and a path represented by dashed dotted line D1-D2.
  • the path represented by dashed dotted line C1-C2 is covered with the conductive layer 204, but the path represented by dashed dotted line D1-D2 is exposed from the conductive layer 204.
  • the insulating layer 195 contacts the upper surface of the insulating layer 106. With this configuration, the layout area of the conductive layer 204 can be reduced, and the transistor 200D can be arranged at a high density.
  • transistor 200D only the semiconductor layer 208 in the path represented by dashed line C1-C2 functions as a channel formation region. Therefore, compared to transistor 200C shown in FIG. 17A, the effective channel width can be considered to be about half. Therefore, transistor 200D shown in FIG. 18A has a smaller channel width and can therefore have higher saturation.
  • the configuration of the opening 145 shown here can also be applied to other configuration examples.
  • FIG 19A is a cross-sectional view of a transistor 200E which is one embodiment of the present invention
  • FIG 19B is a cross-sectional view of a transistor 100B which is one embodiment of the present invention.
  • Transistor 200E differs from transistor 200 mainly in that it has conductive layers 216 between substrate 102 and conductive layer 212a and between substrate 102 and conductive layer 212b, and in that insulating layer 110 has a six-layer structure.
  • the insulating layer 110 includes an insulating layer 110a on the substrate 102, an insulating layer 110b1 on the insulating layer 110a, an insulating layer 110d1 on the insulating layer 110b1, an insulating layer 110d2 on the insulating layer 110d1 and the conductive layer 216, an insulating layer 110b2 on the insulating layer 110d2, and an insulating layer 110c on the insulating layer 110b2.
  • the conductive layer 216 functions as a backgate electrode (also referred to as a second gate electrode) of the transistor 200E.
  • the conductive layer 216 is preferably located on the insulating layer 110d1.
  • the conductive layers 212a and 212b are electrically insulated from the conductive layer 216 by the insulating layers 110c, 110b2, and 110d2.
  • the conductive layer 216 preferably has an opening, and an opening 145 is preferably provided inside the opening.
  • the conductive layer 216 may be electrically connected to the conductive layer 212a or the conductive layer 212b.
  • the conductive layer 212a and the conductive layer 216 may be in contact with each other through openings provided in the insulating layer 110d2, the insulating layer 110b2, and the insulating layer 110c.
  • FIG. 19A shows a configuration in which the cross-sectional shape of the conductive layer 216 is tapered
  • the cross-sectional shape of the conductive layer 216 may be vertical.
  • the side surface of the conductive layer 216 and the surface of the semiconductor layer 208 in contact with the insulating layer 110 become parallel. This is preferable because the potential given to the conductive layer 216 can be efficiently applied to the semiconductor layer 208.
  • the conductive layer 216 may have a single layer structure or a stacked structure of two or more layers.
  • the conductive layer 216 may be made of any of the materials that can be used for the conductive layer 212a, the conductive layer 212b, and the conductive layer 204.
  • the insulating layer 110d2 covers the upper and side surfaces of the conductive layer 216.
  • the insulating layer 110d2 is provided so as to cover a portion of the opening of the conductive layer 216. It is preferable that the insulating layer 110d2 contacts the insulating layer 110d1 through the opening.
  • the insulating layer 110d1 and the insulating layer 110d2 have the same configuration as the insulating layers 110a and 110c. Specifically, it is preferable that the insulating layer 110d1 and the insulating layer 110d2 are made of a film into which oxygen does not easily diffuse. It is also preferable that the insulating layer 110d1 and the insulating layer 110d2 are made of a film into which hydrogen does not easily diffuse. By providing such insulating layer 110d1 and insulating layer 110d2, it is possible to prevent the conductive layer 216 from being oxidized. It is also possible to prevent the hydrogen contained in the conductive layer 216 from diffusing into the semiconductor layer 208.
  • FIG. 19A shows an example in which the thickness of insulating layer 110d1 is uniform regardless of location, the present invention is not limited to this.
  • insulating layer 110d1 may have different thicknesses in areas that overlap with conductive layer 216 and areas that do not overlap. For example, when processing the film that will become conductive layer 216, parts of insulating layer 110d1 that do not overlap with conductive layer 216 may be removed, resulting in a thinner thickness.
  • the insulating layer 110b2 preferably covers the upper and side surfaces of the conductive layer 216 via the insulating layer 110d2.
  • the insulating layer 110b2 is preferably provided so as to cover a portion of the opening of the conductive layer 216 via the insulating layer 110d2.
  • the insulating layer 110b1 and the insulating layer 110b2 can each have a configuration similar to that applicable to the insulating layer 110b. Specifically, it is preferable to use a layer containing oxygen for the insulating layer 110b1 and the insulating layer 110b2, and it is preferable to have a region with a higher oxygen content than at least one of the insulating layers 110a, 110c, 110d1, and 110d2.
  • the structure of the insulating layer 110 can be made symmetrical above and below the conductive layer 216.
  • oxygen can be supplied to the semiconductor layer 208 from both the insulating layers 110b1 and 110b2, improving the characteristics of the transistor.
  • the present invention is not limited to the above, and for example, it is also possible to have a configuration in which the insulating layer 110b1 is not provided. It is also possible to have a configuration in which the insulating layer 110d1 and the insulating layer 110d2 are not provided.
  • the semiconductor layer 208 has a region that overlaps with the conductive layer 204 through the insulating layer 106 and with the conductive layer 216 through a part of the insulating layer 110 (particularly, the insulating layer 110b2 and the insulating layer 110d2).
  • a part of the semiconductor layer 208 is sandwiched between the side of the conductive layer 204 and the side of the conductive layer 216, a part of the insulating layer 110 (particularly, the insulating layer 110b2 and the insulating layer 110d2) is provided between at least a part of the semiconductor layer 208 and the side of the conductive layer 204, and the insulating layer 106 is provided between at least a part of the semiconductor layer 208 and the side of the conductive layer 216.
  • a part of the insulating layer 110 functions as a backgate insulating layer (also referred to as a second gate insulating layer) of the transistor 200C.
  • the transistor 200E has a back gate electrode, the potential of the back gate side (also called the back channel) of the semiconductor layer 208 can be fixed. Therefore, the saturation of the Id-Vd characteristics of the transistor 200E can be further improved.
  • the transistor 200E has a back gate electrode, the potential of the back channel of the semiconductor layer 208 can be fixed, and a negative shift in the threshold voltage can be suppressed. This makes it possible to realize a transistor with normally-off characteristics (i.e., a threshold voltage of a positive value).
  • Transistor 200E has a region in which conductive layer 216, insulating layer 110, semiconductor layer 208, insulating layer 106, and conductive layer 204 overlap in this order in one direction without any other layers in between. By widening this region, the electric field of the back channel of semiconductor layer 208 can be more reliably controlled.
  • the shortest distance between the conductive layer 216 and the semiconductor layer 208 may differ on the left and right sides of the opening in the insulating layer 110.
  • the transistor 100 may be provided with a back gate.
  • the transistor 100B shown in FIG. 19B is different from the transistor 100 mainly in that the transistor 100B has a conductive layer 116 between the conductive layer 112a and the conductive layer 112b, and in that the insulating layer 110 has a six-layer structure.
  • the cross-sectional shape of the conductive layer 116 in FIG. 19B is illustrated as having a tapered shape, the present invention is not limited to this.
  • the conductive layer 116 may be disposed so that its cross-sectional shape is vertical. With this arrangement, the side surface of the conductive layer 116 and the surface of the semiconductor layer 208 in contact with the insulating layer 110 are parallel to each other. With this arrangement, the potential given to the conductive layer 116 can be efficiently applied to the semiconductor layer 208, which is preferable.
  • the conductive layer 116 corresponds to the conductive layer 216 described above, and the description of the conductive layer 216 can be referred to. That is, the conductive layer 116 functions as a backgate electrode of the transistor 100B.
  • the insulating layer 110 has the same structure as the insulating layer 110 shown in FIG. 19A. That is, a part of the insulating layer 110 functions as a backgate insulating layer of the transistor 100B.
  • the transistor 100B there is a region in the semiconductor layer 108 that overlaps with the conductive layer 104 via the insulating layer 106 and overlaps with the conductive layer 116 via a portion of the insulating layer 110 (particularly, the insulating layer 110b2 and the insulating layer 110d2).
  • the semiconductor layer 108 is sandwiched between the side of the conductive layer 104 and the side of the conductive layer 116, a portion of the insulating layer 110 (particularly, the insulating layer 110b2 and the insulating layer 110d2) is provided between at least a portion of the semiconductor layer 108 and the side of the conductive layer 104, and the insulating layer 106 is provided between at least a portion of the semiconductor layer 108 and the side of the conductive layer 116.
  • the transistor 100B has a backgate electrode, the potential of the backgate side (also called the backchannel) of the semiconductor layer 108 can be fixed. Therefore, the saturation of the Id-Vd characteristics of the transistor 200B can be further improved.
  • the transistor 100B has a back gate electrode, the potential of the back channel of the semiconductor layer 108 can be fixed, and a negative shift in the threshold voltage can be suppressed. This makes it possible to realize a transistor with normally-off characteristics (i.e., a threshold voltage of a positive value).
  • the thin films (insulating films, semiconductor films, conductive films, etc.) that make up semiconductor devices can be formed using methods such as sputtering, chemical vapor deposition (CVD), vacuum deposition, pulsed laser deposition (PLD), ALD, and molecular beam epitaxy (MBE).
  • CVD methods include PECVD and thermal CVD.
  • thermal CVD method is metal organic chemical vapor deposition (MOCVD).
  • the thin films (insulating films, semiconductor films, conductive films, etc.) that make up semiconductor devices can be formed by wet film formation methods such as spin coating, dipping, spray coating, inkjet, dispensing, screen printing, offset printing, doctor knife method, slit coating, roll coating, curtain coating, or knife coating.
  • the thin film When processing the thin film that constitutes the semiconductor device, a photolithography method or the like can be used.
  • the thin film may be processed using a nanoimprint method, a sandblasting method, a lift-off method, or the like.
  • island-shaped thin films may be directly formed using a film formation method that uses a shielding mask such as a metal mask.
  • the light used for exposure can be, for example, i-line (wavelength 365 nm), g-line (wavelength 436 nm), h-line (wavelength 405 nm), or a mixture of these.
  • ultraviolet light, KrF laser light, ArF laser light, etc. can also be used.
  • Exposure can also be performed by immersion exposure technology.
  • Extreme ultraviolet (EUV) light or X-rays can also be used as the light used for exposure.
  • Electron beams can also be used instead of the light used for exposure. Extreme ultraviolet light, X-rays, or electron beams are preferable because they enable extremely fine processing. When exposure is performed by scanning a beam such as an electron beam, a photomask is not required.
  • etching the thin film one or more of the following methods can be used: dry etching, wet etching, and sandblasting.
  • Fig. 20A to Fig. 23B show cross-sectional views taken along dashed line A1-A2 shown in Fig. 12A.
  • Fig. 24A to Fig. 25B show top views.
  • a film that will become the conductive layer 112a is formed on the substrate 102, and then the film is processed to form the conductive layer 112a.
  • the film can be preferably formed by a sputtering method.
  • an insulating film 110af that will become the insulating layer 110a, and an insulating film 110bf that will become the insulating layer 110b are formed on the substrate 102 and the conductive layer 112a ( Figure 20A).
  • the insulating films 110af and 110bf can be preferably formed by sputtering or PECVD. After forming the insulating film 110af, it is preferable to continuously form the insulating film 110bf in a vacuum without exposing the surface of the insulating film 110af to the atmosphere. By continuously forming the insulating films 110af and 110bf, it is possible to prevent impurities derived from the atmosphere from adhering to the surface of the insulating film 110af. Examples of such impurities include water and organic matter.
  • the substrate temperature during the formation of the insulating film 110af and the insulating film 110bf is preferably 180°C or higher and 450°C or lower, more preferably 200°C or higher and 450°C or lower, even more preferably 250°C or higher and 450°C or lower, even more preferably 300°C or higher and 450°C or lower, even more preferably 300°C or higher and 400°C or lower, even more preferably 350°C or higher and 400°C or lower.
  • the substrate temperature during the formation of the insulating film 110af and the insulating film 110bf within the above-mentioned range, it is possible to reduce the release of impurities (e.g., water and hydrogen) from the insulating film 110af and the insulating film 110bf, and to suppress the diffusion of impurities into the semiconductor layer 108. Therefore, it is possible to obtain a transistor that exhibits good electrical characteristics and is highly reliable.
  • impurities e.g., water and hydrogen
  • the insulating films 110af and 110bf are formed before the semiconductor layers 108 and 208, there is no need to worry about oxygen being desorbed from the semiconductor layers 108 and 208 due to the heat applied during the formation of the insulating films 110af and 110bf.
  • oxygen may be supplied to the insulating film 110bf.
  • an ion implantation method, an ion doping method, a plasma immersion ion implantation method, or a plasma treatment can be used as a method for supplying oxygen.
  • an apparatus that converts oxygen gas into plasma by high-frequency power can be suitably used.
  • a PECVD apparatus, a plasma etching apparatus, and a plasma ashing apparatus can be given as an apparatus that converts gas into plasma by high-frequency power.
  • the plasma treatment is preferably performed in an atmosphere containing oxygen.
  • the plasma treatment is preferably performed in an atmosphere containing one or more of oxygen, nitrous oxide (N 2 O), nitrogen dioxide (NO 2 ), carbon monoxide, and carbon dioxide.
  • the plasma treatment may be performed continuously in a vacuum without exposing the surface of the insulating film 110bf to the atmosphere.
  • a PECVD apparatus is used to form the insulating film 110bf, it is preferable to perform the plasma treatment in the PECVD apparatus. This can increase productivity.
  • an N 2 O plasma treatment can be performed continuously in a vacuum.
  • a metal oxide layer 137 on the insulating film 110bf ( Figure 20B). By forming the metal oxide layer 137, oxygen can be supplied to the insulating film 110bf.
  • the conductivity of the metal oxide layer 137 does not matter.
  • At least one of an insulating film, a semiconductor film, and a conductive film can be used as the metal oxide layer 137.
  • aluminum oxide, hafnium oxide, hafnium aluminate, indium oxide, indium tin oxide (ITO), or indium tin oxide containing silicon (ITSO) can be used as the metal oxide layer 137.
  • the metal oxide layer 137 it is preferable to use an oxide material that contains one or more of the same elements as the semiconductor layer 108 and the semiconductor layer 208. In particular, it is preferable to use a metal oxide material that can be applied to the semiconductor layer 108 and the semiconductor layer 208.
  • the oxygen flow ratio or oxygen partial pressure is, for example, 50% or more and 100% or less, preferably 65% or more and 100% or less, more preferably 80% or more and 100% or less, and even more preferably 90% or more and 100% or less. In particular, it is preferable to set the oxygen flow ratio to 100% and the oxygen partial pressure as close to 100% as possible.
  • oxygen can be supplied to the insulating film 110bf during the formation of the metal oxide layer 137, and oxygen can be prevented from being released from the insulating film 110bf.
  • a large amount of oxygen can be trapped in the insulating film 110bf.
  • a large amount of oxygen can be supplied to the semiconductor layer 108 by subsequent heat treatment.
  • oxygen vacancies and VOH in the semiconductor layer 108 can be reduced, and a transistor with good electrical characteristics and high reliability can be obtained.
  • a heat treatment may be performed. By performing a heat treatment after forming the metal oxide layer 137, oxygen can be effectively supplied from the metal oxide layer 137 to the insulating film 110bf.
  • the temperature of the heat treatment is preferably 150°C or more, 200°C or more, 230°C or more, or 250°C or more, and is less than the distortion point of the substrate, 450°C or less, 400°C or less, 350°C or less, or 300°C or less.
  • the heat treatment can be performed in an atmosphere containing one or more of a noble gas, nitrogen, or oxygen.
  • a noble gas nitrogen, or oxygen.
  • dry air CODA: Clean Dry Air
  • It is preferable that the content of hydrogen, water, and the like in the atmosphere is as small as possible.
  • As the atmosphere it is preferable to use a high-purity gas with a dew point of -60°C or less, preferably -100°C or less.
  • an atmosphere containing as little hydrogen, water, and the like it is possible to prevent hydrogen, water, and the like from being taken into the insulating film 110af and the insulating film 110bf as much as possible.
  • an oven a rapid heating (RTA: Rapid Thermal Annealing) device, and the like can be used. Using an RTA device can shorten the heating process time.
  • RTA Rapid Thermal Annealing
  • oxygen may be further supplied to the insulating film 110bf through the metal oxide layer 137.
  • a method for supplying oxygen for example, an ion implantation method, an ion doping method, a plasma immersion ion implantation method, or a plasma treatment can be used.
  • the plasma treatment the above description can be referred to, and therefore a detailed description will be omitted.
  • the metal oxide layer 137 is removed.
  • a wet etching method can be preferably used. By using the wet etching method, etching of the insulating film 110bf can be suppressed when removing the metal oxide layer 137. This can suppress the thickness of the insulating film 110bf from becoming thin, and the thickness of the insulating layer 110b can be made uniform.
  • oxygen may be further supplied to the insulating film 110bf.
  • the above description can be referred to for the method of supplying oxygen.
  • a film 139 may be formed on the insulating film 110bf, and oxygen may be supplied to the insulating film 110bf through the film 139.
  • a plasma treatment in an atmosphere containing oxygen can be used.
  • FIG. 20C shows a schematic diagram of the supply of oxygen to the insulating film 110bf using arrows.
  • the film 139 is preferably a conductive film or a semiconductor film.
  • the film 139 can be a metal oxide film, a metal film, or an alloy film. It is preferable to use a metal oxide as the film 139 and form it by a sputtering method or the like in an atmosphere containing oxygen, because oxygen can be supplied to the insulating film 110bf even during the formation of the film 139.
  • the thickness of film 139 is preferably thin. Specifically, the thickness of film 139 is preferably 1 nm or more, 2 nm or more, or 3 nm or more, and 20 nm or less, 15 nm or less, or 10 nm or less. Typically, the thickness can be about 5 nm.
  • the substrate temperature during the formation of film 139 is preferably 350°C or less, more preferably 340°C or less, even more preferably 330°C or less, and even more preferably 300°C or less. This allows a large amount of oxygen to be supplied to insulating film 110bf.
  • a dry etching apparatus As the processing apparatus for supplying oxygen, a dry etching apparatus, an ashing apparatus, or a PECVD apparatus can be suitably used. In particular, it is preferable to use an ashing apparatus.
  • the bias voltage When a bias voltage is applied between a pair of electrodes of the processing apparatus, the bias voltage may be set to, for example, 10 V or more and 1 kV or less. Alternatively, the power density of the bias may be set to, for example, 1 W/cm 2 or more and 5 W/cm 2 or less.
  • a wet etching method can be suitably used to remove the film 139.
  • the process of supplying oxygen to the insulating film 110bf is not limited to the above-mentioned method.
  • oxygen radicals, oxygen atoms, oxygen atomic ions, or oxygen molecular ions may be supplied to the insulating film 110bf by ion doping, ion implantation, or plasma treatment.
  • a film that suppresses oxygen desorption may be formed on the insulating film 110bf, and then oxygen may be supplied to the insulating film 110bf through the film. The film is preferably removed after oxygen is supplied.
  • a conductive film or a semiconductor film containing one or more of indium, zinc, gallium, tin, aluminum, chromium, tantalum, titanium, molybdenum, nickel, iron, cobalt, and tungsten can be used.
  • insulating film 110cf which will become insulating layer 110c, is formed on insulating film 110bf (FIG. 20D).
  • the description of the formation of insulating film 110af and insulating film 110bf can be referenced for the formation of insulating film 110cf, so a detailed description will be omitted.
  • a conductive film 112bf that will become the conductive layer 112b, the conductive layer 212a, and the conductive layer 212b is formed on the insulating film 110cf (FIG. 20E).
  • the conductive film 112bf can be formed, for example, by a sputtering method.
  • the conductive film 112bf is processed to form the conductive layer 112b, the conductive layer 212a, and the conductive layer 212b (FIG. 21A).
  • the conductive layer 112b, the conductive layer 212a, and the conductive layer 212b can be preferably formed by, for example, wet etching.
  • insulating films 110af, 110bf, and 110cf are partially removed to form insulating layer 110 having openings 141 and 145 (FIG. 21B). Opening 141 is provided in an area overlapping opening 143. The conductive layer 112a is exposed by forming opening 141, and substrate 102 is exposed by forming opening 145.
  • dry etching can be suitably used to form insulating layer 110.
  • the opening 141 when forming the opening 141 or after forming the opening 141, a part of the conductive layer 112a in the area overlapping the opening 141 may be removed.
  • the thickness of the area of the conductive layer 112a in contact with the bottom surface of the semiconductor layer 108 thinner than the thickness of the area not in contact with the semiconductor layer 108, the electric field of the gate electrode applied to the channel formation area near the conductive layer 112a can be strengthened, and the on-current of the transistor can be increased.
  • metal oxide film 108f that will become semiconductor layer 108 and semiconductor layer 208 is formed so as to cover openings 141, 143, and 145 (FIG. 21C).
  • Metal oxide film 108f is provided in contact with the upper and side surfaces of conductive layer 112b, the upper and side surfaces of insulating layer 110, the upper surface of conductive layer 112a, the upper and side surfaces of conductive layer 212a, the upper and side surfaces of conductive layer 212b, and the upper surface of substrate 102.
  • the metal oxide film 108f is preferably formed by a sputtering method using a metal oxide target.
  • the metal oxide film 108f is preferably formed by an ALD method.
  • the ALD method has high coverage and can be suitably used to form the metal oxide film 108f that covers the openings 141, 143, and 145.
  • a metal oxide film can be formed with high coverage on the side surfaces of the insulating layer 110.
  • the ALD method makes it easy to control the film formation speed, so a thin film can be formed with good yield.
  • the metal oxide film 108f is preferably a dense film with as few defects as possible.
  • the metal oxide film 108f is preferably a high-purity film with as few impurities, including hydrogen, as possible reduced.
  • oxygen gas oxygen can be suitably supplied into the insulating layer 110.
  • oxygen gas oxygen can be suitably supplied into the insulating layer 110b.
  • oxygen is supplied to the channel formation regions of the semiconductor layer 108 and the semiconductor layer 208 in a later step, and oxygen vacancies and VOH in these channel formation regions can be reduced.
  • oxygen gas may be mixed with an inert gas (e.g., helium gas, argon gas, xenon gas, etc.).
  • an inert gas e.g., helium gas, argon gas, xenon gas, etc.
  • the higher the oxygen flow ratio or the oxygen partial pressure in the processing chamber when forming the metal oxide film the higher the crystallinity of the metal oxide film can be, and a highly reliable transistor can be realized.
  • the lower the oxygen flow ratio or the oxygen partial pressure the lower the crystallinity and the higher the electrical conductivity of the metal oxide film can be, and the larger the on-current of the transistor can be.
  • the metal oxide film may become polycrystalline.
  • the grain boundaries become the recombination center, and carriers may be captured, resulting in a small on-current of the transistor. Therefore, it is preferable to adjust the oxygen flow ratio or oxygen partial pressure so that the metal oxide film 108f does not become polycrystalline. Since the ease with which the metal oxide film becomes polycrystalline differs depending on the composition of the metal oxide film, the oxygen flow ratio or oxygen partial pressure can be adjusted according to the composition of the metal oxide film 108f.
  • the higher the substrate temperature when forming the metal oxide film the higher the crystallinity and the denser the metal oxide film will be.
  • the lower the substrate temperature the lower the crystallinity and the higher the electrical conductivity of the metal oxide film will be.
  • the substrate temperature during the formation of the metal oxide film 108f is preferably from room temperature to 250°C, more preferably from room temperature to 200°C, and even more preferably from room temperature to 140°C.
  • a substrate temperature of from room temperature to 140°C is preferable because it increases productivity.
  • the crystallinity can be reduced.
  • the metal oxide film may become polycrystalline. It is preferable to adjust the substrate temperature so that the metal oxide film 108f does not become polycrystalline.
  • the substrate temperature can be adjusted according to the composition to be applied to the metal oxide film 108f.
  • the ALD method it is preferable to use a film formation method such as thermal ALD or PEALD (Plasma Enhanced ALD).
  • a film formation method such as thermal ALD or PEALD (Plasma Enhanced ALD).
  • the thermal ALD method is preferable because it shows extremely high coating properties.
  • the PEALD method is preferable because it shows high coating properties and allows low-temperature film formation.
  • the metal oxide film can be formed, for example, by the ALD method using a precursor containing the constituent metal elements and an oxidizing agent.
  • three precursors can be used: a precursor containing indium, a precursor containing gallium, and a precursor containing zinc.
  • two precursors can be used: a precursor containing indium, and a precursor containing gallium and zinc.
  • precursors containing indium include triethylindium, tris(2,2,6,6-tetramethyl-3,5-heptanedionate)indium, cyclopentadienylindium, indium(III) chloride, and (3-(dimethylamino)propyl)dimethylindium.
  • precursors containing gallium include trimethylgallium, triethylgallium, tris(dimethylamido)gallium(III), gallium(III) acetylacetonate, tris(2,2,6,6-tetramethyl-3,5-heptanedionate)gallium, dimethylchlorogallium, diethylchlorogallium, and gallium(III) chloride.
  • Examples of zinc-containing precursors include dimethylzinc, diethylzinc, zinc bis(2,2,6,6-tetramethyl-3,5-heptanedionate), and zinc chloride.
  • Oxidizing agents include, for example, ozone, oxygen, and water.
  • Methods for controlling the composition of the resulting film include adjusting one or more of the type of raw material gas, the flow rate ratio of the raw material gas, the time for which the raw material gas is flowed, and the order in which the raw material gas is flowed. By adjusting these, the composition of the metal oxide film 108f can be controlled. In addition, by adjusting these, a film whose composition changes continuously can be formed. The composition of the metal oxide film 108f may be configured to change continuously.
  • a treatment for removing water, hydrogen, organic substances, and the like adsorbed on the surface of the insulating layer 110 it is preferable to perform at least one of a treatment for removing water, hydrogen, organic substances, and the like adsorbed on the surface of the insulating layer 110 and a treatment for supplying oxygen into the insulating layer 110.
  • a heat treatment can be performed at a temperature of 70° C. or higher and 200° C. or lower in a reduced pressure atmosphere.
  • a plasma treatment in an atmosphere containing oxygen may be performed.
  • oxygen may be supplied to the insulating layer 110 by a plasma treatment in an atmosphere containing an oxidizing gas such as nitrous oxide ( N 2 O).
  • oxygen can be supplied while the organic substances on the surface of the insulating layer 110 are suitably removed. After such a treatment, it is preferable to continuously form the metal oxide film 108f without exposing the surface of the insulating layer 110 to the air.
  • the semiconductor layer 108 and the semiconductor layer 208 have a laminated structure, it is preferable to deposit the next metal oxide film in succession after depositing the first metal oxide film without exposing the surface to the air.
  • all layers constituting the semiconductor layer 108 and the semiconductor layer 208 may be formed by the same film formation method (e.g., sputtering or ALD), or different film formation methods may be used for each layer.
  • the first metal oxide layer may be formed by sputtering
  • the second metal oxide layer may be formed by ALD.
  • a resist mask 159 is formed on the metal oxide film 108f (FIGS. 21D and 24A).
  • the resist mask 159 is provided in the region where the semiconductor layer 108 is to be formed, and is provided so as to cover at least the openings 141 and 143. Note that in FIG. 24A, the metal oxide film 108f and the resist mask 159 are hatched. Also, to make it easier to understand the configuration below the metal oxide film 108f, the hatching of the metal oxide film 108f is shown transparently.
  • the metal oxide film 108f is processed into an island shape to form the semiconductor layer 108 and the semiconductor layer 208A that will become the semiconductor layer 208 (FIGS. 22A and 24B).
  • the semiconductor layer 108 and the semiconductor layer 208A can be preferably formed by dry etching.
  • the semiconductor layer 108 and the semiconductor layer 208A can be preferably formed by anisotropic dry etching.
  • the semiconductor layer 108 is formed in the region of the metal oxide film 108f that is covered by the resist mask 159, and the semiconductor layer 208A is formed in the region that contacts the side of the opening 145. Note that the resist mask 159 and the semiconductor layer 208A are hatched in FIG. 24B.
  • a resist mask 157 is formed on the semiconductor layer 108, the semiconductor layer 208A, the conductive layer 112b, the conductive layer 212a, the conductive layer 212b, the insulating layer 110, and the substrate 102 (FIGS. 22C and 25A).
  • the resist mask 157 is provided so as to cover at least the semiconductor layer 108 and the semiconductor layer 208A in the region that will become the semiconductor layer 208. At this time, the semiconductor layer 208A in the region where the semiconductor layer 208 is not provided is exposed. Note that in FIG. 25A, the semiconductor layer 108, the semiconductor layer 208A, and the resist mask 157 are hatched. Also, to make it easier to understand the configuration below the resist mask 157, the hatching of the resist mask 157 is shown transparently.
  • the semiconductor layer 208A in the area not covered by the resist mask 157 is removed to form the semiconductor layer 208.
  • the semiconductor layer 208 can be formed by using one or both of a wet etching method and a dry etching method.
  • the dry etching method can be preferably used.
  • the resist mask 157 is removed (FIGS. 22D and 25B). Note that in FIG. 25B, the semiconductor layer 108 and the semiconductor layer 208 are hatched.
  • the heat treatment can remove hydrogen and water contained in the metal oxide film 108f or the semiconductor layer 108 and the semiconductor layer 208 or adsorbed on the surface.
  • the heat treatment can also improve the film quality of the metal oxide film 108f or the semiconductor layer 108 and the semiconductor layer 208 (for example, defects are reduced or crystallinity is improved).
  • oxygen can also be supplied from the insulating layer 110b to the metal oxide film 108f or the semiconductor layer 108. This can reduce oxygen vacancies ( VO ) and VOH in the channel formation region. At this time, it is more preferable to perform the heat treatment before processing the metal oxide film 108f into the semiconductor layer 108 and the semiconductor layer 208.
  • the above description can be referred to for the heat treatment, and detailed description thereof will be omitted. Note that the heat treatment is not limited to this, and oxygen may also be supplied to the channel formation region in a step in which heat is applied after the formation of the metal oxide film 108f (for example, a step of forming the insulating layer 106).
  • this heat treatment does not have to be performed if it is not necessary. Also, instead of performing the heat treatment here, it may be performed in a later process. Also, a process in a later process in which heat is applied (e.g., a film formation process) may also serve as the heat treatment.
  • a process in a later process in which heat is applied e.g., a film formation process
  • the insulating layer 106 is formed to cover the semiconductor layer 108, the semiconductor layer 208, the insulating layer 110, and the substrate 102 (FIG. 23A).
  • the insulating layer 106 can be formed preferably by, for example, the PECVD method or the ALD method.
  • the insulating layer 106 When a metal oxide is used for the semiconductor layer 108 and the semiconductor layer 208, the insulating layer 106 preferably functions as a barrier film that suppresses oxygen diffusion.
  • the insulating layer 106 has a function of suppressing oxygen diffusion, which suppresses oxygen contained in the semiconductor layer 108 and the semiconductor layer 208 from diffusing above the insulating layer 106, and can suppress an increase in oxygen vacancies ( VO ) in the semiconductor layer 108 and the semiconductor layer 208. As a result, a transistor having favorable electrical characteristics and high reliability can be obtained.
  • a barrier film refers to a film that has barrier properties.
  • an insulating layer that has barrier properties can be called a barrier insulating layer.
  • the substrate temperature during the formation of the insulating layer 106 is preferably 180° C. to 450° C., more preferably 200° C. to 450° C., more preferably 250° C. to 450° C., even more preferably 300° C. to 450° C., and even more preferably 300° C. to 400° C.
  • the substrate temperature during the formation of the insulating layer 106 By setting the substrate temperature during the formation of the insulating layer 106 within the above range, defects in the insulating layer 106 can be reduced and oxygen can be prevented from being released from the semiconductor layer 108 and the semiconductor layer 208. Therefore, a transistor exhibiting good electrical characteristics and high reliability can be obtained.
  • a plasma treatment may be performed on the surfaces of the semiconductor layer 108 and the semiconductor layer 208.
  • the plasma treatment can reduce impurities such as water adsorbed on the surfaces of the semiconductor layer 108 and the semiconductor layer 208. Therefore, impurities at the interface between the semiconductor layer 108 and the insulating layer 106 and the interface between the semiconductor layer 208 and the insulating layer 106 can be reduced, and a highly reliable transistor can be realized. This is particularly suitable for the case where the surfaces of the semiconductor layer 108 and the semiconductor layer 208 are exposed to the air between the formation of the semiconductor layer 108 and the semiconductor layer 208 and the formation of the insulating layer 106.
  • the plasma treatment can be performed in an atmosphere of oxygen, ozone, nitrogen, nitrous oxide, argon, or the like. In addition, it is preferable that the plasma treatment and the formation of the insulating layer 106 are performed successively without exposure to the air.
  • a film that will become the conductive layer 104 and the conductive layer 204 is formed on the insulating layer 106, and the film is processed to form the conductive layer 104 and the conductive layer 204 (FIG. 23B).
  • the film can be formed by, for example, a sputtering method, a thermal CVD method (including an MOCVD method), or an ALD method.
  • insulating layer 195 is formed to cover conductive layer 104, conductive layer 204, and insulating layer 106 (FIG. 12B).
  • the insulating layer 195 can be preferably formed by the PECVD method.
  • a heat treatment may be performed. Note that this heat treatment does not have to be performed. Also, the heat treatment may not be performed here, and may serve as a heat treatment performed in a later step. Also, if there is a process in a later step in which heat is applied (such as a film formation process), this may serve as the heat treatment.
  • a semiconductor device according to one embodiment of the present invention can be manufactured.
  • FIG. 15A and 15B show cross-sectional views taken along dashed line A1-A2 shown in Figure 15A.
  • Figures 29A to 30B show top views. Note that a description of parts that overlap with the above-described manufacturing method example 1 will be omitted, and only different parts will be described.
  • the conductive film 112bf is formed in the same manner as in Fabrication Method Example 1 (see Figures 20A to 20E).
  • the conductive film 112bf is processed to form the conductive layer 112A (FIG. 26A).
  • the conductive layer 112A will later become the conductive layer 112b, the conductive layer 212a, and the conductive layer 212b.
  • the conductive layer 112A also has an opening 143 and an opening 146.
  • the opening 143 is formed in a region overlapping with the opening 141, and the opening 146 is formed in a region overlapping with the opening 145.
  • insulating film 110af, insulating film 110bf, and insulating film 110cf are removed to form insulating layer 110 having openings 141 and 145 ( Figure 26B).
  • insulating film 147f which will become insulating layer 147 and insulating layer 247, is formed to cover openings 141, 143, 145, and 146, and insulating film 149f, which will become insulating layer 149 and insulating layer 249, is formed on insulating film 147f ( Figure 26C).
  • the insulating film 147f is preferably formed in contact with the sidewall of the opening 145.
  • the insulating film 149f is preferably formed in contact with the recess of the insulating film 147f formed to reflect the shape of the opening 145. Therefore, the insulating films 147f and 149f are preferably formed by a film formation method with good coverage, and the CVD method or the ALD method can be preferably used.
  • the insulating film 147f is formed, it is preferable to form the insulating film 149f continuously in a vacuum without exposing the surface of the insulating film 147f to the atmosphere.
  • impurities include water and organic matter.
  • insulating films 149f and 147f are processed to form insulating layers 149 and 249, as well as insulating layers 147 and 247 (FIG. 26D).
  • the upper surface of conductive layer 112a is exposed in opening 141, and the upper surface of substrate 102 is exposed in opening 145, as well as the upper surface of conductive layer 112A.
  • Anisotropic dry etching can be suitably used to form insulating layers 147 and 247, respectively.
  • conductive layer 112A is processed to form conductive layer 112b, conductive layer 212a, and conductive layer 212b ( Figure 27A).
  • a metal oxide film 108f that will become the semiconductor layer 108 and the semiconductor layer 208 is formed (FIG. 27B).
  • the metal oxide film 108f is provided in contact with the upper and side surfaces of the conductive layer 112b, the upper and side surfaces of the insulating layer 147, the upper and side surfaces of the insulating layer 149, the upper and side surfaces of the insulating layer 247, the upper and side surfaces of the insulating layer 249, the upper surface of the insulating layer 110, the upper surface of the conductive layer 112a, the upper and side surfaces of the conductive layer 212a, the upper and side surfaces of the conductive layer 212b, and the upper surface of the substrate 102.
  • a resist mask 159, a resist mask 159a, and a resist mask 159b are formed on the metal oxide film 108f (FIGS. 27C and 29A).
  • the resist mask 159 is provided in the region where the semiconductor layer 108 is formed, and is provided so as to cover at least the openings 141 and 143.
  • the resist mask 159a is provided in at least the region where the conductive layer 212a and the semiconductor layer 208 are in contact.
  • the resist mask 159b is provided in at least the region where the conductive layer 212b and the semiconductor layer 208 are in contact. Note that in FIG. 29A, the metal oxide film 108f, the resist mask 159, the resist mask 159a, and the resist mask 159b are hatched. In addition, the hatching of the metal oxide film 108f is shown transparently to make it easier to understand the configuration below the metal oxide film 108f.
  • the metal oxide film 108f is processed into an island shape to form the semiconductor layer 108 and the semiconductor layer 208A that will become the semiconductor layer 208 (FIGS. 27D and 29B).
  • the semiconductor layer 108 is formed in the region of the metal oxide film 108f that is covered by the resist mask 159, and the semiconductor layer 208A is formed in the region that is covered by the resist mask 159a, the region that is covered by the resist mask 159b, and the region that contacts the side of the opening 145. Note that the semiconductor layer 108 and the semiconductor layer 208A are hatched in FIG. 29B.
  • resist mask 159, resist mask 159a, and resist mask 159b are removed.
  • a resist mask 157 is formed on the semiconductor layer 108, the semiconductor layer 208A, the conductive layer 112b, the conductive layer 212a, the conductive layer 212b, the insulating layer 110, and the substrate 102 (FIGS. 28A and 30A).
  • the resist mask 157 is provided so as to cover at least the semiconductor layer 108 and the semiconductor layer 208A in the region that will become the semiconductor layer 208. At this time, the semiconductor layer 208A in the region where the semiconductor layer 208 is not provided is exposed. Note that in FIG. 30A, the semiconductor layer 108, the semiconductor layer 208A, and the resist mask 157 are hatched. Also, to make it easier to understand the configuration below the resist mask 157, the hatching of the resist mask 157 is shown transparently.
  • the semiconductor layer 208A in the areas not covered by the resist mask 157 is removed to form the semiconductor layer 208.
  • the resist mask 157 is removed (FIGS. 28B and 30B). Note that in FIG. 30B, the semiconductor layer 108 and the semiconductor layer 208 are hatched.
  • insulating layer 106 is formed to cover semiconductor layer 108, semiconductor layer 208, insulating layer 110 and substrate 102 ( Figure 28C).
  • a film that will become conductive layer 104 and conductive layer 204 is formed on insulating layer 106, and the film is processed to form conductive layer 104 and conductive layer 204 ( Figure 28D).
  • insulating layer 195 is formed to cover conductive layer 104, conductive layer 204 and insulating layer 106 ( Figure 15B).
  • a semiconductor device according to one embodiment of the present invention can be manufactured.
  • the display device of this embodiment can be a high-resolution display device or a large display device. Therefore, the display device of this embodiment can be used in electronic devices with relatively large screens, such as television devices, desktop or notebook computers, computer monitors, digital signage, and large game machines such as pachinko machines, as well as in the display units of digital cameras, digital video cameras, digital photo frames, mobile phones, portable game machines, personal digital assistants, and audio playback devices.
  • electronic devices with relatively large screens such as television devices, desktop or notebook computers, computer monitors, digital signage, and large game machines such as pachinko machines, as well as in the display units of digital cameras, digital video cameras, digital photo frames, mobile phones, portable game machines, personal digital assistants, and audio playback devices.
  • the display device of this embodiment can be a high-definition display device. Therefore, the display device of this embodiment can be used, for example, in the display section of a wristwatch-type or bracelet-type information terminal (wearable device), as well as in the display section of a wearable device that can be worn on the head, such as a head-mounted display (HMD) or other VR device, or a glasses-type AR device.
  • a wearable device such as a head-mounted display (HMD) or other VR device, or a glasses-type AR device.
  • HMD head-mounted display
  • AR device glasses-type AR device
  • the semiconductor device of one embodiment of the present invention can be used for a display device or a module having the display device.
  • the module having the display device include a module in which a connector such as a flexible printed circuit (hereinafter, referred to as FPC) or a TCP (Tape Carrier Package) is attached to the display device, and a module in which an integrated circuit (IC) is mounted by a COG (chip on glass) method, a COF (chip on film) method, or the like.
  • FPC flexible printed circuit
  • TCP Transmission Carrier Package
  • the display device of this embodiment may have a function as a touch panel.
  • various detection elements also called sensor elements
  • various detection elements that can detect the proximity or contact of a detectable object such as a finger can be applied to the display device.
  • Sensor types include, for example, capacitive type, resistive film type, surface acoustic wave type, infrared type, optical type, and pressure sensitive type.
  • Examples of the capacitance type include the surface capacitance type and the projected capacitance type.
  • Examples of the projected capacitance type include the self-capacitance type and the mutual capacitance type.
  • the mutual capacitance type is preferable because it allows simultaneous multi-point detection.
  • touch panels examples include out-cell, on-cell, and in-cell types.
  • an in-cell touch panel is one in which electrodes constituting a sensing element are provided on one or both of a substrate supporting a display element (also called a display device) and an opposing substrate.
  • FIG. 31A shows a perspective view of a display device 50A.
  • Display device 50A has a configuration in which substrate 152 and substrate 151 are bonded together.
  • substrate 152 is indicated by a dashed line.
  • the display device 50A has a display section 162, a connection section 140, a circuit section 164, a conductive layer 165, etc.
  • FIG. 31A shows an example in which an IC 173 and an FPC 172 are mounted on the display device 50A. Therefore, the configuration shown in FIG. 31A can also be said to be a display module having the display device 50A, an IC, and an FPC.
  • connection portion 140 is provided on the outside of the display portion 162.
  • the connection portion 140 can be provided along one or more sides of the display portion 162. There may be one or more connection portions 140.
  • FIG. 31A shows an example in which the connection portion 140 is provided so as to surround the four sides of the display portion.
  • the connection portion 140 electrically connects the common electrode of the display element and the conductive layer, and can supply a potential to the common electrode.
  • the circuit portion 164 has, for example, a scanning line driver circuit (also called a gate driver).
  • the circuit portion 164 may also have both a scanning line driver circuit and a signal line driver circuit (also called a source driver).
  • the conductive layer 165 has a function of supplying signals and power to the display portion 162 and the circuit portion 164.
  • the signals and power are input to the conductive layer 165 from the outside via the FPC 172, or are input to the conductive layer 165 from the IC 173.
  • FIG. 31A shows an example in which an IC 173 is provided on a substrate 151 by a COG method, a COF method, or the like.
  • an IC having one or both of a scanning line driver circuit and a signal line driver circuit can be used as the IC 173.
  • the display device 50A and the display module may be configured without an IC.
  • the IC may be mounted on an FPC by a COF method, or the like.
  • the semiconductor device of one embodiment of the present invention can be applied to, for example, one or both of the display portion 162 and the circuit portion 164 of the display device 50A.
  • An oxide semiconductor (OS) can be preferably used for a channel formation region of a transistor included in the display device.
  • OS oxide semiconductor
  • the semiconductor device of one embodiment of the present invention can be used for both the display portion 162 and the circuit portion 164, that is, all the transistors included in the display device can be OS transistors. By using OS transistors for all the transistors included in the display device in this manner, an effect of keeping manufacturing costs low can be obtained.
  • the semiconductor device of one embodiment of the present invention when the semiconductor device of one embodiment of the present invention is applied to a pixel circuit of a display device, the area occupied by the pixel circuit can be reduced, and a high-definition display device can be obtained. Furthermore, when the semiconductor device of one embodiment of the present invention is applied to a driver circuit of a display device (e.g., one or both of a gate line driver circuit and a source line driver circuit), the area occupied by the driver circuit can be reduced, and a display device with a narrow frame can be obtained. Furthermore, since the semiconductor device of one embodiment of the present invention has good electrical characteristics, the reliability of the display device can be improved by using it in a display device.
  • a driver circuit of a display device e.g., one or both of a gate line driver circuit and a source line driver circuit
  • the display unit 162 is an area in the display device 50A that displays an image, and has a number of periodically arranged pixels 210.
  • Figure 31A shows an enlarged view of one pixel 210.
  • pixel arrangements there are no particular limitations on the pixel arrangement in the display device of this embodiment, and various methods can be applied. Examples of pixel arrangements include a stripe arrangement, an S-stripe arrangement, a matrix arrangement, a delta arrangement, a Bayer arrangement, and a Pentile arrangement.
  • the pixel 210 shown in FIG. 31A has a pixel 230R that emits red light, a pixel 230G that emits green light, and a pixel 230B that emits blue light.
  • a full-color display can be realized by configuring one pixel 210 with pixels 230R, 230G, and 230B.
  • Each of pixels 230R, 230G, and 230B functions as a subpixel.
  • the display device 50A shown in FIG. 31A shows an example in which pixels 230 that function as subpixels are arranged in a stripe array.
  • the number of subpixels that configure one pixel 210 is not limited to three, and may be four or more.
  • the pixel 210 may have four subpixels that emit R, G, B, and white (W) light.
  • the pixel 210 may have four subpixels that emit R, G, B, and Y light.
  • Pixel 230R, pixel 230G, and pixel 230B each have a display element and a circuit that controls the driving of the display element.
  • Various elements can be used as display elements, such as liquid crystal elements (also called liquid crystal devices) and light-emitting devices.
  • Other elements that can be used include shutter-type or optical interference-type MEMS (Micro Electro Mechanical Systems) elements, display elements that use microcapsules, electrophoresis, electrowetting, or electronic liquid powder (registered trademark) methods, etc.
  • QLEDs Quantum-dot LEDs that use a light source and color conversion technology using quantum dot materials.
  • Display devices using liquid crystal elements include, for example, transmissive liquid crystal display devices, reflective liquid crystal display devices, and semi-transmissive liquid crystal display devices.
  • Modes that can be used in displays using liquid crystal elements include, for example, vertical alignment (VA) mode, FFS (Fringe Field Switching) mode, IPS (In-Plane Switching) mode, TN (Twisted Nematic) mode, and ASM (Axially Symmetrically aligned Micro-cell) mode.
  • VA mode include the MVA (Multi-Domain Vertical Alignment) mode, the PVA (Patterned Vertical Alignment) mode, and the ASV (Advanced Super View) mode.
  • Liquid crystal materials that can be used in liquid crystal elements include, for example, thermotropic liquid crystal, low molecular weight liquid crystal, polymer liquid crystal, polymer dispersed liquid crystal (PDLC: Polymer Dispersed Liquid Crystal), polymer network liquid crystal (PNLC: Polymer Network Liquid Crystal), ferroelectric liquid crystal, and antiferroelectric liquid crystal.
  • thermotropic liquid crystal low molecular weight liquid crystal
  • polymer liquid crystal polymer dispersed liquid crystal
  • PNLC Polymer Network liquid crystal
  • ferroelectric liquid crystal and antiferroelectric liquid crystal.
  • these liquid crystal materials can exhibit cholesteric phase, smectic phase, cubic phase, chiral nematic phase, isotropic phase, blue phase, etc.
  • either positive type liquid crystal or negative type liquid crystal can be used as the liquid crystal material, and can be selected according to the mode or design to be applied.
  • Light-emitting devices include, for example, self-emitting light-emitting devices such as LEDs (Light Emitting Diodes), OLEDs (Organic LEDs), and semiconductor lasers. LEDs can include, for example, mini LEDs and micro LEDs.
  • Light-emitting materials that light-emitting devices have include, for example, materials that emit fluorescence (fluorescent materials), materials that emit phosphorescence (phosphorescent materials), materials that exhibit thermally activated delayed fluorescence (thermally activated delayed fluorescence (TADF) materials), and inorganic compounds (quantum dot materials, etc.).
  • fluorescent materials materials that emit fluorescence
  • phosphorescent materials materials that emit phosphorescence
  • TADF thermally activated delayed fluorescence
  • inorganic compounds quantum dot materials, etc.
  • the light emitting device can emit light of infrared, red, green, blue, cyan, magenta, yellow, or white.
  • the color purity can be increased by providing the light emitting device with a microcavity structure.
  • one electrode functions as an anode and the other electrode functions as a cathode.
  • the display device of one embodiment of the present invention may be a top emission type that emits light in the direction opposite to the substrate on which the light emitting device is formed, a bottom emission type that emits light toward the substrate on which the light emitting device is formed, or a dual emission type that emits light on both sides.
  • FIG. 31B is a block diagram illustrating the display device 50A.
  • the display device 50A has a display unit 162 and a circuit unit 164.
  • the display unit 162 has a plurality of periodically arranged pixels 230 (pixels 230[1,1] to 230[m,n], where m and n are each independently an integer of 2 or more).
  • the circuit unit 164 has a first drive circuit unit 231 and a second drive circuit unit 232.
  • the circuit included in the first drive circuit unit 231 functions, for example, as a scanning line drive circuit.
  • the circuit included in the second drive circuit unit 232 functions, for example, as a signal line drive circuit. Note that some kind of circuit may be provided at a position facing the first drive circuit unit 231 across the display unit 162. Some kind of circuit may be provided at a position facing the second drive circuit unit 232 across the display unit 162.
  • the circuit portion 164 may include various circuits such as a shift register circuit, a level shifter circuit, an inverter circuit, a latch circuit, an analog switch circuit, a demultiplexer circuit, and a logic circuit.
  • the circuit portion 164 may include transistors and capacitor elements. The transistors in the circuit portion 164 may be formed in the same process as the transistors included in the pixel 230.
  • Display device 50A has wiring 236 that are arranged approximately in parallel and whose potential is controlled by a circuit included in first drive circuit section 231, and wiring 238 that are arranged approximately in parallel and whose potential is controlled by a circuit included in second drive circuit section 232.
  • FIG. 31B shows an example in which wiring 236 and wiring 238 are connected to pixel 230.
  • wiring 236 and wiring 238 are just an example, and wirings connected to pixel 230 are not limited to wiring 236 and wiring 238.
  • a VFET having a channel length of submicron size and a large on-state current and a VLFET having a long channel length and high saturation can be formed by sharing some of the steps.
  • An oxide semiconductor (OS) can be preferably used for the channel formation region of these transistors, and the transistors can have a small off-state current.
  • the semiconductor device according to one embodiment of the present invention can be preferably used for one or both of the display portion 162 and the circuit portion 164.
  • the semiconductor device according to one embodiment of the present invention can be used for both the display portion 162 and the circuit portion 164, that is, all the transistors included in the display device can be OS transistors. By using OS transistors for all the transistors included in the display device in this way, it is possible to achieve an effect of keeping the manufacturing cost low.
  • FIG. 32A is a circuit diagram showing an example of the configuration of a latch circuit LAT.
  • the latch circuit LAT shown in FIG. 32A has transistors Tr31, Tr33, Tr35, Tr36, a capacitance element C31, and an inverter circuit INV.
  • a node to which one of the source and drain of transistor Tr33, the gate of transistor Tr35, and one electrode of the capacitance element C31 are electrically connected is referred to as node N.
  • the transistor Tr33 when a high potential signal is input to the terminal SMP, the transistor Tr33 is turned on. As a result, the potential of the node N becomes a potential corresponding to the potential of the terminal ROUT, and data corresponding to the signal input from the terminal ROUT to the latch circuit LAT is written to the latch circuit LAT. After the data is written to the latch circuit LAT, if the potential of the terminal SMP is set to a low potential, the transistor Tr33 is turned off. As a result, the potential of the node N is held, and the data written to the latch circuit LAT is held.
  • transistor Tr33 It is preferable to use a transistor with a small off-state current as the transistor Tr33.
  • An OS transistor can be suitably used as the transistor Tr33. This allows the latch circuit LAT to hold data for a long period of time. This reduces the frequency with which data is rewritten to the latch circuit LAT.
  • writing data to the latch circuit LAT such that the signal input from terminal SP2 is output to terminal LIN may be simply referred to as "writing data to the latch circuit LAT.”
  • writing data with a value of "1" to the latch circuit LAT may be simply referred to as "writing data to the latch circuit LAT.”
  • a semiconductor device can be suitably used in the latch circuit LAT.
  • the transistor 100 or the transistor 200 shown in FIG. 12B or the like can be used as one or more of the transistors Tr31, Tr33, Tr35, and Tr36.
  • the inverter circuit INV has transistors Tr41, Tr43, Tr45, Tr47, and a capacitance element C41.
  • all the transistors in the latch circuit LAT can be transistors of the same polarity, for example, n-channel transistors. This allows, for example, transistor Tr33 as well as transistors Tr31, Tr35, Tr36, Tr41, Tr43, Tr45, and Tr47 to be OS transistors. Therefore, all the transistors in the latch circuit LAT can be manufactured in the same process.
  • a semiconductor device can be preferably used for the inverter circuit INV.
  • the transistor 100 or the transistor 200 shown in FIG. 12B or the like can be used for one or more of the transistors Tr41, Tr43, Tr45, and Tr47.
  • one or more of the transistors 20 to 20B and the transistors 200 to 200E can be preferably used. Furthermore, as a transistor that requires a large on-state current, one or more of the transistors 100 to 100B can be preferably used. This makes it possible to provide a high-performance display device. Furthermore, the occupied area can be reduced, making it possible to provide a display device with a narrow frame.
  • the pixel 230 includes a pixel circuit 51 and a light-emitting device 61.
  • the pixel circuit 51 shown in FIG. 33A has a transistor 52A, a transistor 52B, and a capacitor 53.
  • the pixel circuit 51 is a 2Tr1C type pixel circuit having two transistors and one capacitor. Note that there is no particular limitation on the pixel circuit that can be applied to the display device of one embodiment of the present invention.
  • the anode of the light-emitting device 61 is electrically connected to one of the source and drain of the transistor 52B and one electrode of the capacitance element 53.
  • the other of the source and drain of the transistor 52B is electrically connected to the wiring ANO.
  • the gate of the transistor 52B is electrically connected to one of the source and drain of the transistor 52A and the other electrode of the capacitance element 53.
  • the other of the source and drain of the transistor 52A is electrically connected to the wiring GL.
  • the gate of the transistor 52A is electrically connected to the wiring GL.
  • the cathode of the light-emitting device 61 is electrically connected to the wiring VCOM.
  • the wiring GL corresponds to the wiring 236, and the wiring SL corresponds to the wiring 238.
  • the wiring VCOM is a wiring that provides a potential for supplying a current to the light-emitting device 61.
  • the transistor 52A has a function of controlling the conductive state or non-conductive state between the wiring SL and the gate of the transistor 52B based on the potential of the wiring GL. For example, VDD is supplied to the wiring ANO, and VSS is supplied to the wiring VCOM.
  • Transistor 52B has the function of controlling the amount of current flowing through light-emitting device 61.
  • Capacitive element 53 has the function of maintaining the gate potential of transistor 52B. The intensity of the light emitted by light-emitting device 61 is controlled according to an image signal supplied to the gate of transistor 52B.
  • a backgate may be provided for some or all of the transistors included in the pixel circuit 51.
  • the pixel circuit 51 shown in FIG. 33A shows a configuration in which the transistor 52B has a backgate, and the backgate is electrically connected to one of the source and drain of the transistor 52B. Note that the backgate of the transistor 52B may be electrically connected to the gate of the transistor 52B.
  • the above-mentioned semiconductor device can be suitably used in the pixel circuit 51.
  • the transistor 52B functioning as a drive transistor for controlling the current flowing through the light-emitting device 61 preferably has high saturation.
  • the transistors 20 to 20B and the transistors 200 to 200E having a long channel length as the transistor 52B a highly reliable display device can be obtained.
  • the transistors 100 to 100B as the transistor 52A the area occupied by the pixel circuit 51A can be reduced, and a high-definition display device can be obtained.
  • the transistor 100 may also be used as the transistor 52B.
  • a transistor with a short channel length as the transistor 52B, a display device with high brightness can be obtained.
  • the area occupied by the pixel circuit 51 can be reduced, and a high-definition display device can be obtained.
  • FIG. 33B shows an example of a configuration different from that of pixel 230 shown in FIG. 33A.
  • Pixel 230 has a pixel circuit 51A and a light-emitting device 61.
  • Pixel circuit 51A shown in FIG. 33B differs from pixel circuit 51 shown in FIG. 33A mainly in that it has transistor 52C.
  • Pixel circuit 51A has transistor 52A, transistor 52B, transistor 52C, and capacitance element 53.
  • Pixel circuit 51A is a 3Tr1C type pixel circuit having three transistors and one capacitance element.
  • One of the source and drain of transistor 52C is electrically connected to one of the source and drain of transistor 52B.
  • the other of the source and drain of transistor 52C is electrically connected to wiring V0.
  • a reference potential is supplied to wiring V0.
  • the gate of transistor 52C is electrically connected to wiring GL.
  • Transistor 52C has a function of controlling the conductive or non-conductive state between one of the source and drain electrodes of transistor 52B and wiring V0 based on the potential of wiring GL.
  • the reference potential of wiring V0 provided via transistor 52C can suppress variations in the gate-source potential of transistor 52B.
  • the wiring V0 can be used to obtain a current value that can be used to set pixel parameters.
  • the wiring V0 can function as a monitor line for outputting the current flowing through the transistor 52B or the current flowing through the light-emitting device 61 to the outside.
  • the current output to the wiring V0 can be converted to a voltage by a source follower circuit and output to the outside. Alternatively, it can be converted to a digital signal by an AD converter and output to the outside.
  • the above-mentioned semiconductor device can be suitably used in the pixel circuit 51A.
  • the transistors 20 to 20B and the transistors 200 to 200E having a long channel length as the transistor 52B a highly reliable display device can be obtained.
  • the transistors 100 to 100B as the transistors 52A and 52C, the area occupied by the pixel circuit 51A can be reduced, and a high-definition display device can be obtained.
  • one of the transistors 100 to 100B may also be used for the transistor 52B.
  • FIG. 33C is a cross-sectional view of pixel circuit 51.
  • FIG. 33C shows an excerpt of pixel electrodes of transistor 52A, transistor 52B, and light-emitting device 61. Note that the electrical connection between transistor 52A and transistor 52B is omitted.
  • Transistor 52A has a conductive layer 104, an insulating layer 106, a semiconductor layer 108, a conductive layer 112a, and a conductive layer 112b.
  • Transistor 52B has an insulating layer 106, a semiconductor layer 208, a conductive layer 204, a conductive layer 212a, and a conductive layer 212b.
  • the above description can be referred to for transistors 52A and 52B, so detailed description is omitted.
  • Transistor 52A and transistor 52B are provided on a substrate 102.
  • Figure 33C shows a configuration in which insulating layers 121 and 123 are provided between transistor 52A and transistor 52B and substrate 102. Note that the semiconductor layer 108 of transistor 52A is provided on conductive layer 112a, and the semiconductor layer 208 of transistor 52B is provided on insulating layer 123. In this way, by providing the semiconductor layers of the two transistors on different layers, transistors with different configurations can be easily manufactured on the same substrate.
  • the insulating layer 121 preferably has a barrier property against hydrogen, and in particular has a high ability to capture or fix (getter) hydrogen.
  • the insulating layer 121 can be preferably made of a material that can be used for the insulating layer 149 and the insulating layer 249.
  • hafnium oxide can be preferably used for the insulating layer 121.
  • the insulating layer 123 provided on the insulating layer 121 can be preferably made of a material that can be used for the insulating layer 110.
  • silicon oxide can be preferably used for the insulating layer 123.
  • An insulating layer 195 is provided to cover the transistor 52A, the transistor 52B, and the capacitor 53, an insulating layer 233 is provided to cover the insulating layer 195, and an insulating layer 235 is provided to cover the insulating layer 233.
  • a light-emitting device 61 can be provided on the insulating layer 235.
  • FIG. 33C shows a pixel electrode 111 that functions as one electrode of the light-emitting device 61.
  • the insulating layer 195 and the insulating layer 233 have a first opening that reaches the conductive layer 212a, and a conductive layer 234 is provided to cover the first opening.
  • the conductive layer 234 is electrically connected to the conductive layer 212a through the first opening.
  • the insulating layer 235 has a second opening that reaches the conductive layer 234, and a pixel electrode 111 is provided to cover the second opening.
  • the pixel electrode 111 is electrically connected to the conductive layer 234 through the second opening.
  • the insulating layer 195 can be described above, so a detailed description will be omitted.
  • the insulating layer 233 and the insulating layer 235 have the function of reducing unevenness caused by the transistor 52A, the transistor 52B, and the transistor 52C, and making the surface on which the light-emitting device 61 is formed more flat. Note that in this specification and the like, the insulating layer 233 and the insulating layer 235 may each be referred to as a flattening layer.
  • the insulating layer 233 and the insulating layer 235 are preferably organic insulating films.
  • Examples of materials that can be used for the organic insulating film include acrylic resin, polyimide resin, epoxy resin, polyamide resin, polyimideamide resin, siloxane resin, benzocyclobutene resin, phenol resin, and precursors of these resins.
  • the insulating layer 235 may have a laminated structure of an organic insulating film and an inorganic insulating film. It is preferable that the insulating layer 235 has a laminated structure of an organic insulating film and an inorganic insulating film on the organic insulating film. This allows the inorganic insulating film to function as an etching protection layer when forming the light-emitting device 61.
  • the insulating layer 233 may have a laminated structure of an organic insulating film and an inorganic insulating film.
  • the transistor 200 shown in FIG. 12A and the like is used as the transistor 52B, but one embodiment of the present invention is not limited to this. As shown in FIG. 34, the transistor 200A shown in FIG. 15A and the like may be used as the transistor 52B.
  • the display device 50B has a configuration in which a pixel circuit, a driver circuit, and the like are provided on a substrate 310.
  • the display device 50B has an element layer 71, an element layer 73, an element layer 75, and a wiring layer 77.
  • the wiring layer 77 is a layer in which wirings are provided.
  • the element layer 71 has a substrate 310, and a transistor 300 is formed on the substrate 310.
  • a wiring layer 77 is provided above the transistor 300, and wiring layer 77 has wiring that electrically connects the transistor 300, the transistor MTCK, the light-emitting device 130R, the light-emitting device 130G, and the light-emitting device 130B.
  • An element layer 73 and an element layer 75 are provided above the wiring layer 77, and the element layer 73 has the transistor MTCK and the like.
  • the element layer 75 has the light-emitting device 130 (in FIG. 35, the light-emitting device 130R, the light-emitting device 130G, and the light-emitting device 130B) and the like.
  • Transistor 300 can be a transistor included in element layer 71.
  • Transistor MTCK can be a transistor included in element layer 73.
  • Light-emitting device 130 can be a light-emitting device included in element layer 75.
  • transistor MTCK As the transistor MTCK, one of the transistors 20 to 20B and the transistors 200 to 200E described above can be preferably used. Alternatively, one of the transistors 100 to 100B can be used as the transistor MTCK.
  • a semiconductor substrate for example, a single crystal substrate made of silicon or germanium
  • a semiconductor substrate for example, an SOI (Silicon On Insulator) substrate, a glass substrate, a quartz substrate, a plastic substrate, a sapphire glass substrate, a metal substrate, a stainless steel substrate, a substrate having stainless steel foil, a tungsten substrate, a substrate having tungsten foil, a flexible substrate, a laminated film, paper containing a fibrous material, or a base film
  • the substrate 310 is described as a semiconductor substrate having silicon as a material. Therefore, the transistor included in the element layer 71 can be a transistor having silicon (also called a Si transistor).
  • the transistor 300 includes an element isolation layer 312, a conductive layer 316, an insulating layer 315, an insulating layer 317, a semiconductor region 313 formed of a part of the substrate 310, and a low-resistance region 314a and a low-resistance region 314b that function as a source region or a drain region. Therefore, the transistor 300 is a Si transistor. Note that although FIG. 35 shows a configuration in which one of the source and drain of the transistor 300 is electrically connected to the conductive layer 330, the conductive layer 356, and the conductive layer 514 via the conductive layer 328, the electrical connection configuration of the display device of one embodiment of the present invention is not limited thereto.
  • the display device of one embodiment of the present invention may have a configuration in which, for example, the gate of the transistor 300 is electrically connected to the conductive layer 514 via the conductive layer 328.
  • the transistor 300 can be made into a Fin type by, for example, configuring the upper surface and the side surface in the channel width direction of the semiconductor region 313 to be covered by the conductive layer 316 via the insulating layer 315 that functions as a gate insulating layer.
  • the effective channel width can be increased, and the on characteristics of the transistor 300 can be improved.
  • the contribution of the electric field of the gate electrode can be increased, and therefore the off characteristics of the transistor 300 can be improved.
  • the transistor 300 may be a planar type instead of a Fin type.
  • the transistor 300 may be either a p-channel type or an n-channel type. Alternatively, multiple transistors 300 may be provided, and both p-channel and n-channel types may be used.
  • the region in which the channel of the semiconductor region 313 is formed, the region nearby, and the low resistance region 314a and low resistance region 314b that become the source region or drain region preferably contain a silicon-based semiconductor, specifically, single crystal silicon.
  • each of the above-mentioned regions may be formed using, for example, germanium, silicon germanium, gallium arsenide, aluminum gallium arsenide, or gallium nitride.
  • a configuration using silicon in which the effective mass is controlled by applying stress to the crystal lattice and changing the lattice spacing may also be used.
  • the transistor 300 may be, for example, a HEMT (High Electron Mobility Transistor) using gallium arsenide and aluminum gallium arsenide.
  • HEMT High Electron Mobility Transistor
  • the conductive layer 316 which functions as a gate electrode, can be made of a semiconductor material such as silicon containing an element that imparts n-type conductivity, such as arsenic or phosphorus, or an element that imparts p-type conductivity, such as boron or aluminum.
  • the conductive layer 316 can be made of a conductive material such as a metal material, an alloy material, or a metal oxide material.
  • the work function is determined by the material of the conductor, so the threshold voltage of the transistor can be adjusted by selecting the material of the conductor. Specifically, it is preferable to use one or both of titanium nitride and tantalum nitride as the conductor. Furthermore, in order to achieve both conductivity and embeddability, it is preferable to use one or both of tungsten and aluminum as a laminated material for the conductor, and in particular, it is preferable to use tungsten in terms of heat resistance.
  • the element isolation layer 312 is provided to isolate multiple transistors formed on the substrate 310 from each other.
  • the element isolation layer can be formed, for example, by using a LOCOS (Local Oxidation of Silicon) method, a STI (Shallow Trench Isolation) method, or a mesa isolation method.
  • LOCOS Local Oxidation of Silicon
  • STI Shallow Trench Isolation
  • an insulating layer 320 and an insulating layer 322 are stacked in this order from the substrate 310 side.
  • Insulating layer 320 and insulating layer 322 may be made of, for example, one or more selected from silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, aluminum oxide, aluminum oxynitride, aluminum nitride oxide, and aluminum nitride.
  • the insulating layer 322 may function as a planarizing film that flattens steps caused by the insulating layer 320 and the transistor 300 covered by the insulating layer 322.
  • the top surface of the insulating layer 322 may be planarized by a planarization process using a chemical mechanical polishing (CMP) method to improve flatness.
  • CMP chemical mechanical polishing
  • a conductive layer 328 is embedded in the insulating layer 320 and the insulating layer 322, and connects to the transistor MTCK and the like that are provided above the insulating layer 322.
  • the conductive layer 328 functions as a plug or wiring.
  • the conductive layer 328 can be made of a material that can be used for the conductive layer MPG.
  • a wiring layer 77 is provided on the transistor 300.
  • the wiring layer 77 includes, for example, an insulating layer 324, an insulating layer 326, a conductive layer 330, an insulating layer 350, an insulating layer 352, an insulating layer 354, and a conductive layer 356.
  • Insulating layer 324 and insulating layer 326 are laminated in this order on insulating layer 322 and conductive layer 328.
  • an opening is formed in insulating layer 324 and insulating layer 326 in the area overlapping conductive layer 328.
  • conductive layer 330 is embedded in the opening.
  • Insulating layer 350, insulating layer 352, and insulating layer 354 are laminated in this order on insulating layer 326 and conductive layer 330. In addition, in the region overlapping conductive layer 330, openings are formed in insulating layer 350, insulating layer 352, and insulating layer 354. Conductive layer 356 is embedded in the opening.
  • the conductive layer 330 and the conductive layer 356 function as a plug or wiring that connects to the transistor 300. Note that the conductive layer 330 and the conductive layer 356 can be formed using a material similar to that of the conductive layer 328 or the conductive layer 596 described above.
  • insulating layer 324 and insulating layer 350 use an insulator having a barrier property against one or more selected from hydrogen, oxygen, and water. It is also preferable that insulating layer 326, insulating layer 352, and insulating layer 354 use an insulator having a relatively low dielectric constant, as with insulating layer 594, in order to reduce parasitic capacitance occurring between wirings. Insulating layer 326, insulating layer 352, and insulating layer 354 function as an interlayer insulating film and a planarizing film. It is also preferable that conductive layer 330 and conductive layer 356 include a conductor having a barrier property against one or more selected from hydrogen, oxygen, and water.
  • tantalum nitride As a conductor having a barrier property against hydrogen, for example, tantalum nitride may be used.
  • tantalum nitride and highly conductive tungsten it is possible to suppress the diffusion of hydrogen from the transistor 300 while maintaining the conductivity of the wiring.
  • the tantalum nitride layer having a barrier property against hydrogen be in contact with the insulating layer 350 having a barrier property against hydrogen.
  • An insulating layer 512 is provided above the insulating layer 354 and the conductive layer 356.
  • An insulating layer IS1 is provided on the insulating layer 512, and an insulating layer IS2 is provided on the insulating layer IS1.
  • a conductive layer 514 that functions as a plug or wiring is embedded in the insulating layer IS2, the insulating layer IS1, and the insulating layer 512. This electrically connects one of the source and drain of the transistor MTCK to one of the source and drain of the transistor 300.
  • the conductive layer 514 can be made of, for example, a material that can be used for the conductive layer MPG.
  • the transistor MTCK is provided on the insulating layer IS1 and the conductive layer 514.
  • An insulating layer 574 is formed on the transistor MTCK, and an insulating layer 581 is formed on the insulating layer 574.
  • a conductive layer MPG that functions as a plug or wiring is embedded in the insulating layer IS3, the insulating layer 574, and the insulating layer 581. Note that the insulating layers, conductive layers, and semiconductor layers around the transistor MTCK refer to the second embodiment.
  • An insulating layer IS3 is formed above the transistor MTCK.
  • insulating layers 574 and 581 are stacked in this order on the insulating layer IS3.
  • the insulating layer 574 preferably has a function of suppressing the diffusion of impurities such as water and hydrogen (e.g., hydrogen atoms and/or hydrogen molecules).
  • the insulating layer 574 preferably functions as a barrier insulating film that suppresses the impurities from being mixed into the transistor MTCK.
  • the insulating layer 574 also preferably has a function of suppressing the diffusion of oxygen (e.g., oxygen atoms and/or oxygen molecules).
  • the insulating layer 574 preferably has lower oxygen permeability than the insulating layer IS2 and the insulating layer IS3.
  • the insulating layer 574 preferably functions as a barrier insulating film that suppresses the diffusion of impurities such as water and hydrogen. Therefore, the insulating layer 574 is preferably made of an insulating material that has a function of suppressing the diffusion of impurities such as hydrogen atoms, hydrogen molecules, water molecules, nitrogen atoms, nitrogen molecules, nitrogen oxide molecules (e.g., N2O , NO, and NO2 ), and copper atoms (through which the above impurities are unlikely to permeate). Alternatively, it is preferable to use an insulating material that has a function of suppressing the diffusion of oxygen (e.g., one or both of oxygen atoms and oxygen molecules) (through which the above oxygen is unlikely to permeate).
  • oxygen e.g., one or both of oxygen atoms and oxygen molecules
  • an insulator having a function of suppressing the permeation of impurities such as water and hydrogen and oxygen for example, an insulator containing one or more selected from boron, carbon, nitrogen, oxygen, fluorine, magnesium, aluminum, silicon, phosphorus, chlorine, argon, gallium, germanium, yttrium, zirconium, lanthanum, neodymium, hafnium, and tantalum may be used in a single layer or in a laminated form.
  • an insulator having a function of suppressing the permeation of impurities such as water and hydrogen and oxygen for example, metal oxides such as aluminum oxide, magnesium oxide, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, hafnium oxide, and tantalum oxide can be mentioned.
  • an oxide containing aluminum and hafnium (hafnium aluminate) can be mentioned as an oxide containing aluminum and hafnium (hafnium aluminate).
  • Examples of insulators that have the function of suppressing the permeation of impurities such as water and hydrogen, and oxygen include metal nitrides such as aluminum nitride, aluminum titanium nitride, titanium nitride, silicon oxynitride, and silicon nitride.
  • the insulating layer 574 it is preferable to use aluminum oxide or silicon nitride for the insulating layer 574. This can prevent impurities such as water and hydrogen from diffusing from above the insulating layer 574 to the transistor MTCK. Alternatively, it can prevent oxygen contained in the insulating layer IS3, etc. from diffusing above the insulating layer 574.
  • the insulating layer 581 is a film that functions as an interlayer film, and preferably has a lower dielectric constant than the insulating layer 574.
  • the relative dielectric constant of the insulating layer 581 is preferably less than 4, and more preferably less than 3.
  • the relative dielectric constant of the insulating layer 581 is preferably 0.7 times or less the relative dielectric constant of the insulating layer 574, and more preferably 0.6 times or less.
  • the insulating layer 581 preferably has a reduced concentration of impurities such as water and hydrogen in the film.
  • the insulating layer 581 can be made of, for example, silicon oxide, silicon oxynitride, silicon nitride oxide, or silicon nitride.
  • the insulating layer 581 can be made of, for example, silicon oxide to which fluorine has been added, silicon oxide to which carbon has been added, silicon oxide to which carbon and nitrogen have been added, or silicon oxide having vacancies.
  • silicon oxide and silicon oxynitride are preferred because they are thermally stable.
  • materials such as silicon oxide, silicon oxynitride, and silicon oxide having vacancies are preferred because they can easily form a region containing oxygen that is released by heating.
  • the insulating layer 581 can be made of resin.
  • the material that can be used for the insulating layer 581 may be a combination of the above-mentioned materials.
  • Insulating layer 592 and insulating layer 594 are laminated in this order on insulating layer 574 and insulating layer 581.
  • an insulating film (referred to as a barrier insulating film) having a barrier property that prevents impurities such as water and hydrogen from diffusing from the substrate 310 and the transistor MTCK to a region above the insulating layer 592 (for example, a region where the light emitting device 130R, the light emitting device 130G, and the light emitting device 130B are provided). Therefore, it is preferable to use an insulating material for the insulating layer 592 that has a function of suppressing the diffusion of impurities such as hydrogen atoms, hydrogen molecules, and water molecules (the impurities are unlikely to permeate through the insulating material).
  • an insulating material for the insulating layer 592 that has a function of suppressing the diffusion of impurities such as nitrogen atoms, nitrogen molecules, nitrogen oxide molecules (for example, N 2 O, NO, and NO 2 ), and copper atoms (the oxygen is unlikely to permeate through the insulating material).
  • impurities such as nitrogen atoms, nitrogen molecules, nitrogen oxide molecules (for example, N 2 O, NO, and NO 2 ), and copper atoms (the oxygen is unlikely to permeate through the insulating material).
  • it is preferable to have a function of suppressing the diffusion of oxygen for example, one or both of oxygen atoms and oxygen molecules).
  • silicon nitride formed by the CVD method can be used as a film with barrier properties against hydrogen.
  • the amount of desorption of hydrogen can be analyzed, for example, by thermal desorption spectrometry (TDS).
  • TDS thermal desorption spectrometry
  • the amount of desorption of hydrogen from the insulating layer 324 may be 10 ⁇ 10 15 atoms/cm 2 or less, preferably 5 ⁇ 10 15 atoms/cm 2 or less, calculated per area of the insulating layer 324, when the film surface temperature is in the range of 50° C. to 500 ° C., as calculated in terms of hydrogen atoms, in TDS .
  • insulating layer 594 is preferably an interlayer film with a low dielectric constant. For this reason, materials that can be used for insulating layer 581 can be used for insulating layer 594.
  • the insulating layer 594 has a lower dielectric constant than the insulating layer 592.
  • the relative dielectric constant of the insulating layer 594 is preferably less than 4, and more preferably less than 3.
  • the relative dielectric constant of the insulating layer 594 is preferably 0.7 times or less, and more preferably 0.6 times or less, the relative dielectric constant of the insulating layer 592.
  • a conductive layer MPG that functions as a plug or wiring is embedded in the insulating layer GI1 and the insulating layer IS3, and a conductive layer 596 that functions as a plug or wiring is embedded in the insulating layer 592 and the insulating layer 594.
  • the conductive layer MPG and the conductive layer 596 are electrically connected to a light-emitting device or the like that is provided above the insulating layer 594.
  • a conductive layer that functions as a plug or wiring may be given the same reference symbol as a group of multiple structures.
  • the wiring and the plug that connects to the wiring may be one body. That is, there are cases where a part of the conductive layer functions as the wiring, and cases where a part of the conductive layer functions as the plug.
  • each plug and wiring e.g., conductive layer MPG and conductive layer 596
  • one or more conductive materials selected from metal materials, alloy materials, metal nitride materials, and metal oxide materials can be used in a single layer or in a laminated form. It is preferable to use a high melting point material such as tungsten or molybdenum that has both heat resistance and conductivity, and tungsten is preferably used. Alternatively, it is preferable to form the wiring from a low resistance conductive material such as aluminum or copper. By using a low resistance conductive material, the wiring resistance can be reduced.
  • Insulating layer 598 and insulating layer 599 are formed in order on insulating layer 594 and conductive layer 596.
  • insulating layer 598 is preferably made of an insulator having barrier properties against one or more of hydrogen, oxygen, and water.
  • insulating layer 599 is preferably made of an insulator having a relatively low dielectric constant in order to reduce parasitic capacitance between wirings. Insulating layer 599 also functions as an interlayer insulating film and a planarizing film.
  • the light-emitting device 130 and the connection portion 140 are formed on the insulating layer 599.
  • connection portion 140 may be called a cathode contact portion, and is electrically connected to the cathode electrodes of the light-emitting devices 130R, 130G, and 130B.
  • the connection portion 140 has one or more conductive layers selected from the conductive layers 182a to 182c, at least one conductive layer from the conductive layers 126a to 126c, one or more conductive layers selected from the conductive layers 129a to 129c, the common layer 114, and the common electrode 115.
  • connection portion 140 may be provided so as to surround the four sides of the display portion in a plan view, or may be provided within the display portion (e.g., between adjacent light-emitting devices 130) (not shown).
  • Light-emitting device 130R has conductive layer 182a, conductive layer 126a on conductive layer 182a, and conductive layer 129a on conductive layer 126a. All of conductive layer 182a, conductive layer 126a, and conductive layer 129a can be called pixel electrodes, or some of them can be called pixel electrodes.
  • Light-emitting device 130G has conductive layer 182b, conductive layer 126b on conductive layer 182b, and conductive layer 129b on conductive layer 126b. As with light-emitting device 130R, all of conductive layer 182b, conductive layer 126b, and conductive layer 129b can be called pixel electrodes, or some of them can be called pixel electrodes.
  • Light-emitting device 130B has conductive layer 182c, conductive layer 126c on conductive layer 182c, and conductive layer 129c on conductive layer 126c.
  • conductive layer 182c, conductive layer 126c, and conductive layer 129c can all be referred to as pixel electrodes, or only some of them can be referred to as pixel electrodes.
  • the conductive layers 182a to 182c and the conductive layers 126a to 126c may be, for example, conductive layers that function as reflective electrodes.
  • conductive layers that function as reflective electrodes for example, silver, aluminum, or an alloy film of silver (Ag), palladium (Pd), and copper (Cu) (Ag-Pd-Cu (APC) film) may be used as a conductive layer with high reflectivity to visible light.
  • the conductive layers 182a to 182c and the conductive layers 126a to 126c may be a stacked film of aluminum sandwiched between a pair of titanium (a stacked film of Ti, Al, and Ti in this order), or a stacked film of silver sandwiched between a pair of indium tin oxide (a stacked film of ITO, Ag, and ITO in this order).
  • a conductive layer that functions as a reflective electrode may be used for the conductive layers 182a to 182c, and a material having high light-transmitting properties may be used for the conductive layers 126a to 126c.
  • materials having high light-transmitting properties include an alloy of silver and magnesium and indium tin oxide.
  • the conductive layers 129a to 129c can be, for example, a conductive layer that functions as a transparent electrode.
  • the conductive layer that functions as a transparent electrode can be, for example, the conductive layer with high light transmittance described above.
  • a microcavity structure may be provided in the light-emitting device 130, which will be described in detail later.
  • the microcavity structure refers to a structure in which the distance between the bottom surface of the light-emitting layer and the top surface of the lower electrode is set to a thickness that corresponds to the wavelength of the color of light emitted by the light-emitting layer.
  • a conductive material that is light-transmitting and light-reflective for the conductive layers 129a to 129c which are the upper electrodes (common electrodes)
  • a conductive material that is light-reflective for the conductive layers 182a to 182c which are the lower electrodes (pixel electrodes)
  • the conductive layers 126a to 126c it is preferable to use a conductive material that is light-transmitting and light-reflective for the conductive layers 129a to 129c, which are the upper electrodes (common electrodes), and to use a conductive material that is light-reflective for the conductive layers 182a to 182c, which are the lower electrodes (pixel electrodes), and the conductive layers 126a to 126c.
  • the microcavity structure refers to a structure in which the optical distance between the lower electrode and the light-emitting layer is adjusted to (2n-1) ⁇ /4 (where n is an integer equal to or greater than 1, and ⁇ is the wavelength of the light emission to be amplified).
  • n an integer equal to or greater than 1
  • the wavelength of the light emission to be amplified.
  • the conductive layer 182a is connected to the conductive layer 596 embedded in the insulating layer 594 through an opening provided in the insulating layer 599.
  • the end of the conductive layer 126a is located outside the end of the conductive layer 182a.
  • the end of the conductive layer 126a and the end of the conductive layer 129a are aligned or approximately aligned.
  • the conductive layer 182b, conductive layer 126b, and conductive layer 129b in the light-emitting device 130G, and the conductive layer 182c, conductive layer 126c, and conductive layer 129c in the light-emitting device 130B are similar to the conductive layer 182a, conductive layer 126a, and conductive layer 129a in the light-emitting device 130R, so detailed description will be omitted.
  • Conductive layers 182a, 182b, and 182c have recesses formed therein so as to cover the openings provided in insulating layer 599.
  • Layer 128 is embedded in the recesses.
  • the layer 128 has a function of planarizing the recesses of the conductive layers 182a to 182c.
  • the conductive layers 126a to 126c are provided on the conductive layers 182a to 182c and on the layer 128, and are electrically connected to the conductive layers 182a to 182c. Therefore, the regions overlapping with the recesses of the conductive layers 182a to 182c can also be used as light-emitting regions, and the aperture ratio of the pixel can be increased.
  • Layer 128 may be an insulating layer or a conductive layer.
  • Various inorganic insulating materials, organic insulating materials, and conductive materials can be used as appropriate for layer 128.
  • layer 128 is preferably formed using an insulating material.
  • an insulating layer containing an organic material can be suitably used.
  • acrylic resin, polyimide resin, epoxy resin, polyamide resin, polyimideamide resin, siloxane resin, benzocyclobutene resin, phenolic resin, or precursors of these resins can be applied to layer 128.
  • a photosensitive resin can be used for layer 128. Examples of photosensitive resins include positive-type materials and negative-type materials.
  • layer 128 By using a photosensitive resin, layer 128 can be manufactured only through the steps of exposure and development, and the influence of dry etching or wet etching on the surfaces of conductive layers 182a, 182b, and 182c can be reduced. In addition, by forming layer 128 using a negative photosensitive resin, layer 128 can sometimes be formed using the same photomask (exposure mask) as that used to form the opening in insulating layer 599.
  • Light-emitting device 130R has a first layer 113a, a common layer 114 on the first layer 113a, and a common electrode 115 on the common layer 114.
  • Light-emitting device 130G has a second layer 113b, a common layer 114 on the second layer 113b, and a common electrode 115 on the common layer 114.
  • Light-emitting device 130B has a third layer 113c, a common layer 114 on the third layer 113c, and a common electrode 115 on the common layer 114.
  • the first layer 113a is formed so as to cover the upper and side surfaces of the conductive layer 126a and the conductive layer 129a.
  • the second layer 113b is formed so as to cover the upper and side surfaces of the conductive layer 126b and the conductive layer 129b.
  • the third layer 113c is formed so as to cover the upper and side surfaces of the conductive layer 126c and the conductive layer 129c. Therefore, the entire area where the conductive layers 126a, 126b, and 126c are provided can be used as the light-emitting area of the light-emitting device 130R, the light-emitting device 130G, and the light-emitting device 130B, thereby increasing the aperture ratio of the pixel.
  • first layer 113a and common layer 114 can be collectively referred to as the EL layer.
  • second layer 113b and common layer 114 can be collectively referred to as the EL layer.
  • third layer 113c and common layer 114 can be collectively referred to as the EL layer.
  • the configuration of the light-emitting device of this embodiment may be a single structure or a tandem structure.
  • the first layer 113a, the second layer 113b, and the third layer 113c are processed into an island shape by photolithography. Therefore, the angle between the top surface and the side surface of each of the first layer 113a, the second layer 113b, and the third layer 113c is close to 90 degrees at the end.
  • an organic film formed using FMM Fine Metal Mask
  • the top surface is formed in a slope shape over a range of 1 ⁇ m to 10 ⁇ m, for example, making it difficult to distinguish between the top surface and the side surface.
  • the first layer 113a, the second layer 113b, and the third layer 113c have a clear distinction between the top and side surfaces.
  • one side surface of the first layer 113a and one side surface of the second layer 113b are arranged opposite each other. This is the same for any combination of the first layer 113a, the second layer 113b, and the third layer 113c.
  • the first layer 113a, the second layer 113b, and the third layer 113c each have at least a light-emitting layer.
  • the first layer 113a has a light-emitting layer that emits red light
  • the second layer 113b has a light-emitting layer that emits green light
  • the third layer 113c has a light-emitting layer that emits blue light.
  • each light-emitting layer can be of a color other than the above, such as cyan, magenta, yellow, or white.
  • the first layer 113a, the second layer 113b, and the third layer 113c preferably have a light-emitting layer and a carrier transport layer (electron transport layer or hole transport layer) on the light-emitting layer.
  • the surfaces of the first layer 113a, the second layer 113b, and the third layer 113c may be exposed during the manufacturing process of the display device, so by providing the carrier transport layer on the light-emitting layer, it is possible to prevent the light-emitting layer from being exposed to the outermost surface and reduce damage to the light-emitting layer. This can improve the reliability of the light-emitting device.
  • the common layer 114 has, for example, an electron injection layer or a hole injection layer.
  • the common layer 114 may have an electron transport layer and an electron injection layer stacked together, or a hole transport layer and a hole injection layer stacked together.
  • the common layer 114 is shared by the light-emitting devices 130R, 130G, and 130B.
  • the common electrode 115 is shared by the light-emitting devices 130R, 130G, and 130B. As shown in FIG. 35, the common electrode 115 shared by the multiple light-emitting devices is electrically connected to a conductive layer included in the connection portion 140.
  • the insulating layer 125 preferably has a function as a barrier insulating layer against water and/or oxygen.
  • the insulating layer 125 preferably has a function of suppressing the diffusion of water and/or oxygen.
  • the insulating layer 125 preferably has a function of capturing or fixing (also called gettering) water and/or oxygen.
  • the insulating layer 125 has a function as a barrier insulating layer or a gettering function, so that the insulating layer 125 can suppress the intrusion of impurities (typically, water and/or oxygen) that may diffuse from the outside into each light-emitting device. This configuration makes it possible to provide a highly reliable light-emitting device and further a highly reliable display panel.
  • the insulating layer 125 preferably has a low impurity concentration. This can prevent impurities from entering the EL layer from the insulating layer 125 and causing deterioration of the EL layer. In addition, by lowering the impurity concentration in the insulating layer 125, the barrier properties against water and/or oxygen can be improved. For example, it is desirable that the insulating layer 125 has a sufficiently low hydrogen concentration or a sufficiently low carbon concentration, or preferably both.
  • an insulating layer containing an organic material can be suitably used.
  • the organic material it is preferable to use a photosensitive organic resin, for example, a photosensitive resin composition containing an acrylic resin.
  • the viscosity of the material of the insulating layer 127 may be 1 cP or more and 1500 cP or less, and preferably 1 cP or more and 12 cP or less. By setting the viscosity of the material of the insulating layer 127 within the above range, the insulating layer 127 having a tapered shape can be formed relatively easily.
  • acrylic resin does not only refer to polymethacrylic acid ester or methacrylic resin, but may refer to all acrylic polymers in a broad sense.
  • a tapered shape refers to a shape in which at least a portion of the side of the structure is inclined with respect to the substrate surface.
  • the structure it is preferable for the structure to have a region in which the angle between the inclined side and the substrate surface (also called the taper angle) is less than 90°.
  • the insulating layer 127 may have a tapered shape on the side, and the organic material that can be used for the insulating layer 127 is not limited to the above.
  • the insulating layer 127 may be made of acrylic resin, polyimide resin, epoxy resin, imide resin, polyamide resin, polyimideamide resin, silicone resin, siloxane resin, benzocyclobutene resin, phenol resin, or precursors of these resins.
  • the insulating layer 127 may be made of organic materials such as polyvinyl alcohol (PVA), polyvinyl butyral (PVB), polyvinylpyrrolidone, polyethylene glycol, polyglycerin, pullulan, water-soluble cellulose, or alcohol-soluble polyamide resin.
  • the insulating layer 127 may be made of a photoresist, for example, as a photosensitive resin.
  • the photosensitive resin may be a positive material or a negative material.
  • the insulating layer 127 may be made of a material that absorbs visible light. By having the insulating layer 127 absorb the light emitted from the light-emitting device, it is possible to suppress leakage of light from the light-emitting device to an adjacent light-emitting device through the insulating layer 127 (stray light). This makes it possible to improve the display quality of the display panel. In addition, since the display quality can be improved without using a polarizing plate in the display panel, it is possible to make the display panel lighter and thinner.
  • Materials that absorb visible light include materials containing pigments such as black, materials containing dyes, resin materials with light absorbing properties (e.g., polyimide), and resin materials that can be used in color filters (color filter materials).
  • resin materials with light absorbing properties e.g., polyimide
  • color filter materials resin materials that can be used in color filters
  • by mixing three or more colors of color filter materials it is possible to create a resin layer that is black or close to black.
  • the insulating layer 127 can be formed using a wet film formation method such as spin coating, dipping, spray coating, inkjet, dispensing, screen printing, offset printing, doctor knife method, slit coating, roll coating, curtain coating, or knife coating.
  • a wet film formation method such as spin coating, dipping, spray coating, inkjet, dispensing, screen printing, offset printing, doctor knife method, slit coating, roll coating, curtain coating, or knife coating.
  • the insulating layer 127 is formed at a temperature lower than the heat resistance temperature of the EL layer.
  • the substrate temperature when forming the insulating layer 127 is typically 200°C or less, preferably 180°C or less, more preferably 160°C or less, more preferably 150°C or less, and more preferably 140°C or less.
  • the structure of the insulating layer 127 and other components will be described using the structure of the insulating layer 127 between the light-emitting device 130R and the light-emitting device 130G as an example. The same can be said about the insulating layer 127 between the light-emitting device 130G and the light-emitting device 130B, and the insulating layer 127 between the light-emitting device 130B and the light-emitting device 130R.
  • the following may be described using the end of the insulating layer 127 on the second layer 113b as an example, but the same can be said about the end of the insulating layer 127 on the first layer 113a and the end of the insulating layer 127 on the third layer 113c.
  • the insulating layer 127 preferably has a tapered shape with a taper angle ⁇ 1 on the side.
  • the taper angle ⁇ 1 is the angle between the side of the insulating layer 127 and the substrate surface.
  • it is not limited to the substrate surface, and may be the angle between the top surface of the flat portion of the insulating layer 125 or the top surface of the flat portion of the second layer 113b and the side of the insulating layer 127.
  • the side of the insulating layer 125 and the side of the mask layer 118a may also be tapered.
  • the taper angle ⁇ 1 of the insulating layer 127 is less than 90°, preferably 60° or less, and more preferably 45° or less.
  • the upper surface of the insulating layer 127 preferably has a convex curved shape.
  • the convex curved shape of the upper surface of the insulating layer 127 is preferably a shape that bulges gently toward the center.
  • the convex curved portion at the center of the upper surface of the insulating layer 127 is preferably a shape that is continuously connected to the tapered portion at the side edge.
  • the insulating layer 127 is formed in the region between the two EL layers (e.g., the region between the first layer 113a and the second layer 113b). At this time, a part of the insulating layer 127 is disposed in a position sandwiched between a side edge of one EL layer (e.g., the first layer 113a) and a side edge of the other EL layer (e.g., the second layer 113b).
  • one end of the insulating layer 127 overlaps with the conductive layer 126a that functions as a pixel electrode, and the other end of the insulating layer 127 overlaps with the conductive layer 126b that functions as a pixel electrode.
  • the end of the insulating layer 127 can be formed on a roughly flat region of the first layer 113a (second layer 113b). Therefore, it is relatively easy to process the tapered shape of the insulating layer 127 as described above.
  • the insulating layer 127 As described above, by providing the insulating layer 127, etc., it is possible to prevent the formation of discontinuities and locally thin areas in the common layer 114 and common electrode 115 from the roughly flat area of the first layer 113a to the roughly flat area of the second layer 113b. This makes it possible to prevent connection failures caused by discontinuities and increases in electrical resistance caused by locally thin areas in the common layer 114 and common electrode 115 between the light-emitting devices.
  • the display device of this embodiment can narrow the distance between light-emitting devices.
  • the distance between light-emitting devices, between EL layers, or between pixel electrodes can be less than 10 ⁇ m, 8 ⁇ m or less, 5 ⁇ m or less, 3 ⁇ m or less, 2 ⁇ m or less, 1 ⁇ m or less, 500 nm or less, 200 nm or less, 100 nm or less, 90 nm or less, 70 nm or less, 50 nm or less, 30 nm or less, 20 nm or less, 15 nm or less, or 10 nm or less.
  • the display device of this embodiment has an area where the distance between two adjacent island-shaped EL layers is 1 ⁇ m or less, preferably an area where the distance is 0.5 ⁇ m (500 nm) or less, and more preferably an area where the distance is 100 nm or less. In this way, by narrowing the distance between each light-emitting device, a display device with high definition and large aperture ratio can be provided.
  • a protective layer 131 is provided on the light-emitting device 130.
  • the protective layer 131 is a film that functions as a passivation film that protects the light-emitting device 130.
  • impurities such as water and oxygen
  • aluminum oxide, silicon nitride, or silicon oxynitride can be used for the protective layer 131.
  • the protective layer 131 and the substrate 119 are bonded via an adhesive layer 107.
  • a solid sealing structure or a hollow sealing structure can be applied to seal the light-emitting device.
  • the space between the substrate 310 and the substrate 119 is filled with an adhesive layer 107, and a solid sealing structure is applied.
  • the space may be filled with an inert gas (such as nitrogen or argon), and a hollow sealing structure may be applied.
  • the adhesive layer 107 may be provided so as not to overlap with the light-emitting device.
  • the space may also be filled with a resin different from the adhesive layer 107 provided in a frame shape.
  • various types of curing adhesives can be used, such as ultraviolet-curing photocuring adhesives, reaction-curing adhesives, heat-curing adhesives, and anaerobic adhesives.
  • these adhesives include epoxy resins, acrylic resins, silicone resins, phenolic resins, polyimide resins, imide resins, PVC (polyvinyl chloride) resins, PVB (polyvinyl butyral) resins, and EVA (ethylene vinyl acetate) resins.
  • epoxy resins with low moisture permeability are preferred.
  • Two-part mixed resins may also be used.
  • An adhesive sheet may also be used.
  • Display device 50B is a top emission type. Light emitted by the light emitting device is emitted towards substrate 119. For this reason, it is preferable to use a material that is highly transparent to visible light for substrate 119. For example, a substrate that is highly transparent to visible light may be selected for substrate 119 from among the substrates that can be used for substrate 310.
  • the pixel electrode contains a material that reflects visible light
  • the opposing electrode (common electrode 115) contains a material that transmits visible light.
  • the display device of one embodiment of the present invention may be a bottom emission type in which light emitted from the light-emitting device is emitted toward the substrate 310, rather than a top emission type.
  • a substrate that has high transparency to visible light may be selected as the substrate 310.
  • a display device By applying one of the configuration examples described above to a display device, it may be possible to realize a display device with high resolution and high definition. Specifically, it may be possible to realize a display device with a resolution of, for example, HD (1280 x 720 pixels), FHD (1920 x 1080 pixels), WQHD (2560 x 1440 pixels), WQXGA (2560 x 1600 pixels), 4K (3840 x 2160 pixels), or 8K (7680 x 4320 pixels).
  • HD 1280 x 720 pixels
  • FHD (1920 x 1080 pixels
  • WQHD 2560 x 1440 pixels
  • WQXGA 2560 x 1600 pixels
  • 4K 3840 x 2160 pixels
  • 8K 8K
  • a display device with a resolution of, for example, 100 ppi or more, 300 ppi or more, 500 ppi or more, 1000 ppi or more, 2000 ppi or more, 3000 ppi or more, 5000 ppi or more, or 6000 ppi or more.
  • Embodiment 5 an electronic device and a display device according to an embodiment of the present invention will be described.
  • the embodiment of the present invention can be suitably used for a wearable electronic device for VR or AR use, for example.
  • Fig. 36A shows a perspective view of a glasses-type electronic device 150 as an example of a wearable electronic device.
  • a pair of display devices 90 display device 90_L and display device 90_R
  • a motion detection unit 101 motion detection unit 101
  • a gaze detection unit 84 motion detection unit 84
  • a calculation unit 103 calculation unit 103
  • a communication unit 85 communication unit 85
  • FIG. 36B is a block diagram of the electronic device 150 of FIG. 36A.
  • the electronic device 150 has a display device 90_L, a display device 90_R, a motion detection unit 101, a gaze detection unit 84, a calculation unit 103, and a communication unit 85, and transmits and receives various signals between them via bus wiring BW.
  • the display device 90_L and the display device 90_R each have a plurality of pixels 230, a drive circuit 65, and a function circuit 40.
  • One pixel 230 includes one light-emitting device 61 and one pixel circuit 51.
  • the display device 90_L and the display device 90_R each include a plurality of light-emitting devices 61 and a plurality of pixel circuits 51.
  • the motion detection unit 101 has a function of detecting the movement of the housing 105, that is, the movement of the head of the user wearing the electronic device 150.
  • the motion detection unit 101 may use, for example, a motion sensor using MEMS technology.
  • a motion sensor using MEMS technology.
  • a three-axis motion sensor or a six-axis motion sensor may be used.
  • Information regarding the movement of the housing 105 detected by the motion detection unit 101 may be referred to as first information or motion information.
  • the gaze detection unit 84 has a function of acquiring information about the user's gaze. Specifically, it has a function of detecting the user's gaze.
  • the user's gaze may be acquired, for example, by an eye tracking method such as the Pupil Center Corneal Reflection method or the Bright/Dark Pupil Effect method. Alternatively, it may be acquired by an eye tracking method using a laser or ultrasound.
  • the calculation unit 103 has a function of calculating the user's gaze point using the gaze detection result in the gaze detection unit 84. In other words, it is possible to know which object the user is gazing at in the images displayed on the display devices 90_L and 90_R. It is also possible to know whether the user is gazing at a part other than the screen. Note that the information regarding the user's gaze obtained by the gaze detection unit 84 (gaze detection result) may be referred to as second information, gaze information, etc.
  • the calculation unit 103 has a function of performing drawing processing (calculation processing of image data) according to the movement of the housing 105.
  • drawing processing according to the movement of the housing 105 is performed using the first information and image data input from the outside via the communication unit 85.
  • 360-degree omnidirectional image data can be used as the image data.
  • the 360-degree omnidirectional image data may be, for example, image data captured by an omnidirectional camera (omnidirectional camera, 360° camera), or may be image data generated by computer graphics or the like.
  • the calculation unit 103 has a function of converting the 360-degree omnidirectional image data according to the first information into image data that can be displayed on the display device 90_L and the display device 90_R.
  • the calculation unit 103 has a function of using the second information to determine the size and shape of multiple areas to be set on the display unit of each of the display devices 90_L and 90_R. Specifically, the calculation unit 103 calculates a gaze point on the display unit according to the second information, and sets the first area S1 to the third area S3, etc. on the display unit based on the gaze point.
  • calculation unit 103 in addition to a central processing unit (CPU: Central Processing Unit), other microprocessors such as a DSP (Digital Signal Processor) and a GPU (Graphics Processing Unit) can be used alone or in combination. These microprocessors may also be realized by a PLD (Programmable Logic Device) such as an FPGA (Field Programmable Gate Array) or an FPAA (Field Programmable Analog Array).
  • CPU Central Processing Unit
  • DSP Digital Signal Processor
  • GPU Graphics Processing Unit
  • PLD Programmable Logic Device
  • FPGA Field Programmable Gate Array
  • FPAA Field Programmable Analog Array
  • the calculation unit 103 performs various data processing and program control by interpreting and executing commands from various programs using the processor.
  • the programs that can be executed by the processor may be stored in a memory area of the processor, or may be stored in a separately provided storage unit.
  • the storage unit for example, a storage device using non-volatile storage elements such as flash memory, MRAM (Magnetoresistive Random Access Memory), PRAM (Phase change RAM), ReRAM (Resistive RAM), and FeRAM (Ferroelectric RAM), or a storage device using volatile storage elements such as DRAM (Dynamic RAM) and SRAM (Static RAM) may be used.
  • the communication unit 85 has the function of communicating with external devices wirelessly or via wired connections to obtain various data such as image data.
  • the communication unit 85 may be provided with, for example, a high-frequency circuit (RF circuit) for transmitting and receiving RF signals.
  • the high-frequency circuit is a circuit that converts between electromagnetic signals and electrical signals in a frequency band determined by the legislation of each country, and uses the electromagnetic signals to communicate wirelessly with other communication devices.
  • communication standards such as LTE (Long Term Evolution), GSM (Global System for Mobile Communication: registered trademark), EDGE (Enhanced Data Rates for GSM Evolution), CDMA2000 (Code Division Multiple Access 2000), WCDMA (Wideband Code Division Multiple Access: registered trademark), or IEEE communication standard specifications such as Wi-Fi (registered trademark), Bluetooth (registered trademark), and ZigBee (registered trademark) can be used as communication protocols or communication technologies.
  • LTE Long Term Evolution
  • GSM Global System for Mobile Communication: registered trademark
  • EDGE Enhanced Data Rates for GSM Evolution
  • CDMA2000 Code Division Multiple Access 2000
  • WCDMA Wideband Code Division Multiple Access: registered trademark
  • IEEE communication standard specifications such as Wi-Fi (registered trademark), Bluetooth (registered trademark), and ZigBee (registered trademark)
  • 3G third generation mobile communication system
  • 4G fourth generation mobile communication system
  • 5G fifth generation mobile communication system defined by the International Telecommunications Union (ITU)
  • ITU International Telecommunications Union
  • the communication unit 85 may have external ports such as a terminal for connecting to a LAN (Local Area Network), a terminal for receiving digital broadcasts, and a terminal for connecting an AC adapter.
  • a terminal for connecting to a LAN Local Area Network
  • a terminal for receiving digital broadcasts and a terminal for connecting an AC adapter.
  • Each of the display devices 90_L and 90_R has a plurality of light-emitting devices 61, a plurality of pixel circuits 51, a drive circuit 65, and a function circuit 40.
  • the pixel circuit 51 has a function of controlling the light emission of the light-emitting devices 61.
  • the drive circuit 65 has a function of controlling the pixel circuit 51.
  • the information on the multiple areas in the display unit of the display device determined by the calculation unit 103 is used for driving the display unit to have different resolutions for each area.
  • the functional circuit 40 has a function of controlling the drive circuit 65 to perform a high-resolution display in areas close to the gaze point, and to control the drive circuit 65 to perform a low-resolution display in areas far from the gaze point.
  • a lower resolution display can be achieved by rewriting image data every other pixel or every few pixels. Reducing the number of pixels for which image data is rewritten can reduce the power consumption of the display device.
  • the electronic device 150 may be provided with a sensor 97.
  • the sensor 97 may have a function of acquiring information on one or more of the user's vision, hearing, touch, taste, and smell. More specifically, the sensor 97 may have a function of detecting or measuring information on one or more of the following: force, displacement, position, speed, acceleration, angular velocity, rotation speed, distance, light, magnetism, temperature, sound, time, electric field, current, voltage, power, radiation, humidity, gradient, vibration, odor, and infrared light.
  • the electronic device 150 may be provided with one or more sensors 97.
  • the sensor 97 may be used to measure the surrounding temperature, humidity, illuminance, odor, etc.
  • the sensor 97 may also be used to obtain information for personal authentication using, for example, a fingerprint, palm print, iris, retina, pulse shape (including vein shape and artery shape), or face.
  • the sensor 97 may also be used to measure the number of times the user blinks, eyelid behavior, pupil size, body temperature, pulse rate, or oxygen saturation in the blood, and detect the user's fatigue level and health condition, etc.
  • the electronic device 150 may detect the user's fatigue level and health condition, etc., and display a warning, etc. on the display device 90.
  • the operation of electronic device 150 may be controlled by detecting the movement of the user's eyes and eyelids. Since the user does not need to touch electronic device 150 to operate it, input operations can be performed without holding anything in both hands (both hands are free).
  • FIG. 37A is a perspective view showing electronic device 150.
  • housing 105 of electronic device 150 has a pair of display devices 90_L, display device 90_R, and calculation unit 103, as well as, for example, a mounting portion 86, a cushioning member 87, and a pair of lenses 88.
  • the pair of display devices 90_L and 90_R are each provided in a position inside housing 105 that can be viewed through lens 88.
  • the housing 105 shown in FIG. 37A is provided with an input terminal 109 and an output terminal 89.
  • the input terminal 109 can be connected to a cable that supplies an image signal (image data) from a video output device or the like, or power for charging a battery (not shown) provided within the housing 105.
  • the output terminal 89 functions as, for example, an audio output terminal, and can be connected to earphones, headphones, etc.
  • the housing 105 preferably has a mechanism that allows the left-right positions of the lens 88 and the display devices 90_L and 90_R to be adjusted so that they are optimally positioned according to the position of the user's eyes. It is also preferable that the housing 105 has a mechanism that allows the focus to be adjusted by changing the distance between the lens 88 and the display devices 90_L and 90_R.
  • the cushioning member 87 is the part that comes into contact with the user's face (forehead, cheeks, etc.).
  • the cushioning member 87 comes into close contact with the user's face, preventing external light from entering (light leakage), and enhancing the sense of immersion.
  • the cushioning member 87 is made of a soft material so that it comes into close contact with the user's face when the user wears the electronic device 150. Using such a material is preferable because it feels good on the skin and does not make the user feel cold when worn in cold seasons, etc.
  • the members that come into contact with the user's skin, such as the cushioning member 87 or the attachment part 86 are removable, as this makes cleaning or replacement easier.
  • the electronic device of one embodiment of the present invention may further include an earphone 99A.
  • the earphone 99A has a communication unit (not shown) and has a wireless communication function.
  • the earphone 99A can output audio data using the wireless communication function.
  • the earphone 99A may also have a vibration mechanism that functions as a bone conduction earphone.
  • the earphone 99A can be configured to be connected directly to the mounting portion 86 or connected via a wire, like the earphone 99B shown in FIG. 37B.
  • the earphone 99B and the mounting portion 86 may also have a magnet. This allows the earphone 99B to be fixed to the mounting portion 86 by magnetic force, which is preferable as it makes storage easier.
  • Example of the configuration of the display device The configuration of a display device 90A that can be applied to the display device 90_L and the display device 90_R shown in FIGS. 36A and 36B will be described with reference to FIGS. 38A, 38B, and 39.
  • FIG. 38A is a perspective view of a display device 90A that can be used with the display devices 90_L and 90_R shown in FIGS. 36A and 36B.
  • Display device 90A has substrate 91 and substrate 92.
  • Display device 90A has a display section 93 provided between substrate 91 and substrate 92.
  • Display section 93 has a plurality of pixels 230.
  • Pixel 230 has pixel circuit 51 and light-emitting device 61.
  • Display section 93 is an area in display device 90A that displays an image.
  • a display unit 93 capable of displaying at a resolution of so-called full high vision (also called “2K resolution”, “2K1K”, or “2K”).
  • a display unit 93 capable of displaying at a resolution of so-called ultra high vision (also called “4K resolution”, “4K2K”, or “4K”).
  • a display unit 93 capable of displaying at a resolution of so-called super high vision (also called “8K resolution”, “8K4K”, or “8K”).
  • the pixel density (resolution) of the display unit 93 is preferably 1000 ppi or more and 10000 ppi or less. For example, it may be 2000 ppi or more and 6000 ppi or less, or 3000 ppi or more and 5000 ppi or less.
  • the display unit 93 can support various screen ratios, such as 1:1 (square), 4:3, 16:9, and 16:10.
  • a display element may sometimes be replaced with “device.”
  • a display element, a light-emitting device, and a liquid crystal element may be replaced with, for example, a display device, a light-emitting device, and a liquid crystal device.
  • the display device 90A receives various signals and power supply potentials from the outside via the terminal section 94, and can display images using the display elements provided in the display section 93.
  • Various elements can be used as the display elements. Representative examples include light-emitting devices that have the function of emitting light, such as organic EL elements and LED elements, liquid crystal elements, and MEMS (Micro Electro Mechanical Systems) elements.
  • a number of layers are provided between substrate 91 and substrate 92, and each layer is provided with transistors for performing circuit operations or display elements for emitting light.
  • pixel circuits having the function of controlling the operation of the display elements
  • drive circuits having the function of controlling the pixel circuits
  • functional circuits having the function of controlling the drive circuits, etc. are provided.
  • Figure 38B shows a perspective view that illustrates the configuration of each layer provided between substrate 91 and substrate 92.
  • a layer 62 is provided on the substrate 91.
  • the layer 62 has a driving circuit 65, a functional circuit 40, and an input/output circuit 80.
  • the layer 62 has a transistor 63 having silicon in a channel formation region 64.
  • a silicon substrate can be used for the substrate 91.
  • a silicon substrate is preferable because it has higher thermal conductivity than a glass substrate.
  • the transistor 63 can be, for example, a transistor having single crystal silicon in the channel formation region (also called a "c-Si transistor").
  • a transistor having single crystal silicon in the channel formation region is used as the transistor provided in the layer 62, the on-state current of the transistor can be increased. This is preferable because the circuit in the layer 62 can be driven at high speed.
  • a Si transistor can be formed by microfabrication so that the channel length is 3 nm or more and 10 nm or less, it can be used as the display device 90A in which an accelerator such as a CPU or GPU, an application processor, etc. are provided integrally with the display unit.
  • a transistor having polycrystalline silicon in a channel formation region may be provided in layer 62.
  • Low temperature polysilicon LTPS: Low Temperature Poly Silicon
  • LTPS transistor a transistor having LTPS in a channel formation region
  • an OS transistor may be provided in layer 62 as necessary.
  • the driving circuit 65 has, for example, a gate driver circuit, a source driver circuit, and the like. In addition, it may have an arithmetic circuit, a memory circuit, a power supply circuit, and the like.
  • the width of the non-display area (also called the frame) present on the periphery of the display unit 93 of the display device 90A can be made extremely narrow compared to the case where these circuits and the display unit 93 are arranged side by side, and the display device 90A can be made smaller.
  • the functional circuit 40 has, for example, the function of an application processor for controlling each circuit in the display device 90A and generating signals for controlling each circuit.
  • the functional circuit 40 may also have a circuit for correcting image data such as an accelerator such as a CPU or GPU.
  • the functional circuit 40 may also have an LVDS (Low Voltage Differential Signaling) circuit that functions as an interface for receiving image data from outside the display device 90A, a MIPI (Mobile Industry Processor Interface) circuit, and a D/A (Digital to Analog) conversion circuit.
  • the functional circuit 40 may also have a circuit for compressing and expanding image data, a power supply circuit, etc.
  • a layer 83 is provided on the layer 62.
  • the layer 83 has a pixel circuit group 55 including a plurality of pixel circuits 51.
  • the layer 83 may include an OS transistor.
  • the pixel circuit 51 may include an OS transistor.
  • the layer 83 may be stacked on the layer 62.
  • Si transistors may be provided in layer 83.
  • pixel circuit 51 may be configured to include transistors having single crystal silicon or polycrystalline silicon in the channel formation region.
  • LTPS may be used as the polycrystalline silicon.
  • layer 83 may be formed on a separate substrate and bonded to layer 62.
  • the pixel circuit 51 may be composed of multiple types of transistors using different semiconductor materials.
  • the transistors may be provided in different layers for each type of transistor.
  • the Si transistors and the OS transistors may be provided in a stacked state. By providing the transistors in a stacked state, the area occupied by the pixel circuit 51 is reduced. This makes it possible to improve the resolution of the display device 90A.
  • LTPO a configuration in which LTPS transistors and OS transistors are combined may be referred to as LTPO.
  • the transistor 52 which is an OS transistor
  • Such an OS transistor has a characteristic of having a very low off-state current. Therefore, it is preferable to use an OS transistor as a transistor provided in a pixel circuit, in particular, because analog data written to the pixel circuit can be retained for a long period of time.
  • Layer 81 is provided on layer 83.
  • Substrate 92 is provided on layer 81.
  • Substrate 92 is preferably a light-transmitting substrate or a layer made of a light-transmitting material.
  • Layer 81 is provided with a plurality of light-emitting devices 61.
  • layer 81 can be configured to be stacked on layer 83.
  • organic electroluminescence elements also called organic EL elements
  • light-emitting devices 61 are not limited to this, and for example, inorganic EL elements made of inorganic materials can be used.
  • “organic EL elements” and “inorganic EL elements” may be collectively referred to as "EL elements”.
  • Light-emitting devices 61 may have inorganic compounds such as quantum dots.
  • quantum dots can be used in the light-emitting layer to function as light-emitting materials.
  • the display device 90A can have a stacked structure of the light-emitting device 61, the pixel circuit 51, the driver circuit 65, and the functional circuit 40, and therefore the aperture ratio (effective display area ratio) of the pixel can be extremely high.
  • the aperture ratio of the pixel can be 40% or more and less than 100%, preferably 50% or more and 95% or less, and more preferably 60% or more and 95% or less.
  • the pixel circuits 51 can be arranged at an extremely high density, and the resolution of the pixel can be extremely high.
  • the display portion 93 (the region where the pixel circuits 51 and the light-emitting device 61 are stacked) of the display device 90A
  • pixels with a resolution of 2000 ppi or more, preferably 3000 ppi or more, more preferably 5000 ppi or more, and even more preferably 6000 ppi or more, and 20000 ppi or less, or 30000 ppi or less.
  • Such a display device 90A has extremely high resolution, it can be suitably used in VR devices such as head-mounted displays, or in glasses-type AR devices. For example, even in a configuration in which the display unit of the display device 90A is viewed through an optical component such as a lens, the display device 90A has an extremely high-resolution display unit, so that even if the display unit is enlarged with a lens, the pixels are not visible, allowing for a highly immersive display.
  • the diagonal size of the display unit 93 can be 0.1 inches or more and 5.0 inches or less, preferably 0.5 inches or more and 2.0 inches or less, and more preferably 1 inch or more and 1.7 inches or less.
  • the diagonal size of the display unit 93 may be 1.5 inches or close to 1.5 inches.
  • the display device 90A can be applied to devices other than wearable electronic devices.
  • the diagonal size of the display unit 93 may exceed 2.0 inches.
  • the configuration of the transistors used in the pixel circuit 51 may be appropriately selected according to the diagonal size of the display unit 93.
  • the diagonal size of the display unit 93 is preferably 0.1 inches or more and 3 inches or less.
  • the diagonal size of the display unit 93 is preferably 0.1 inches or more and 30 inches or less, and more preferably 1 inch or more and 30 inches or less.
  • the diagonal size of the display unit 93 is preferably 0.1 inches or more and 50 inches or less, and more preferably 1 inch or more and 50 inches or less.
  • the diagonal size of the display section 93 is preferably 0.1 inches or more and 200 inches or less, and more preferably 50 inches or more and 100 inches or less.
  • LTPS transistors are not restricted by the use of a laser crystallization device in the manufacturing process, and can be manufactured at a relatively low process temperature (typically 450°C or lower), so they can accommodate display devices with a relatively large area (typically 50 inches or more and 100 inches or less in diagonal size).
  • LTPO can be applied to the diagonal size of the display area in the area between when LTPS transistors are used and when OS transistors are used (typically 1 inch or more and 50 inches or less).
  • FIG. 39 is a block diagram showing the configuration of the display device 90A, and shows the pixel circuits 51, the multiple wirings connecting the drive circuit 65 and the functional circuit 40, and the bus wiring within the display device 90A.
  • the layer 83 has a plurality of pixel circuits 51 arranged in a matrix.
  • the layer 62 includes a drive circuit 65, a function circuit 40, and an input/output circuit 80.
  • the drive circuit 65 includes, as an example, a source driver circuit 66, a digital-to-analog converter (DAC) 32, a gate driver circuit 33, a level shifter 34, an amplifier circuit 35, an inspection circuit 36, an image generation circuit 37, and an image distribution circuit 38.
  • the function circuit 40 includes, as an example, a storage device 41, a GPU 42, an EL correction circuit 43, a timing controller 44, a CPU 45, a sensor controller 46, a power supply circuit 47, a temperature sensor 48, and a brightness correction circuit 49.
  • the function circuit 40 has the function of an application processor.
  • the GPU that performs the calculations of artificial intelligence is sometimes called an AI accelerator.
  • the input/output circuit 80 supports transmission methods such as LVDS (Low Voltage Differential Signaling), and has a function of distributing control signals and image data input via a terminal unit 94 to the drive circuit 65 and the function circuit 40.
  • the input/output circuit 80 also has a function of outputting information from the display device 90A to the outside via the terminal unit 94.
  • the display device 90A in FIG. 39 illustrates a configuration in which the circuits included in the drive circuit 65, the circuits included in the functional circuit 40, and the input/output circuit 80 are each electrically connected to the bus wiring BSL.
  • the source driver circuit 66 has a function of transmitting image data to the pixel circuit 51 of the pixel 230. Therefore, the source driver circuit 66 is electrically connected to the pixel circuit 51 via the wiring SL. Note that multiple source driver circuits 66 may be provided.
  • the digital-to-analog conversion circuit 67 has a function of converting image data that has been digitally processed by, for example, a GPU, a correction circuit, etc., into analog data.
  • the image data converted into analog data is amplified by an amplifier circuit 35 such as an operational amplifier, and transmitted to the pixel circuit 51 via the source driver circuit 66. Note that the image data may be transmitted in the order of the source driver circuit 66, the digital-to-analog conversion circuit 67, and the pixel circuit 51.
  • the digital-to-analog conversion circuit 67 and the amplifier circuit 35 may also be included in the source driver circuit 66.
  • the gate driver circuit 33 has a function of selecting a pixel circuit in the pixel circuit 51 to which image data is to be sent. Therefore, the gate driver circuit 33 is electrically connected to the pixel circuit 51 via the wiring GL. Note that multiple gate driver circuits 33 may be provided in correspondence with the source driver circuits 66.
  • the level shifter 34 has the function of converting signals input to the source driver circuit 66, the digital-to-analog conversion circuit 67, the gate driver circuit 33, etc., to an appropriate level, for example.
  • the storage device 41 has a function of storing image data to be displayed on the pixel circuit 51.
  • the storage device 41 can be configured to store image data as digital data or analog data.
  • the storage device 41 When storing image data in the storage device 41, it is preferable that the storage device 41 is a non-volatile memory. In this case, for example, a NAND type memory can be used for the storage device 41.
  • the storage device 41 When storing temporary data generated by the GPU 42, EL correction circuit 43, CPU 45, etc. in the storage device 41, it is preferable that the storage device 41 is a volatile memory. In this case, for example, SRAM (Static Random Access Memory), DRAM (Dynamic Random Access Memory), etc. can be used for the storage device 41.
  • SRAM Static Random Access Memory
  • DRAM Dynamic Random Access Memory
  • the GPU 42 has a function of performing processing to output image data read from the storage device 41 to the pixel circuit 51.
  • the GPU 42 is configured to perform pipeline processing in parallel, so that the image data to be output to the pixel circuit 51 can be processed at high speed.
  • the GPU 42 can also function as a decoder for restoring an encoded image.
  • the functional circuit 40 may include a plurality of circuits capable of improving the display quality of the display device 90A.
  • such circuits may include a correction circuit (color adjustment, dimming) that detects color unevenness in the displayed image and corrects the color unevenness to create an optimal image.
  • the functional circuit 40 may include an EL correction circuit that corrects image data according to the characteristics of the light-emitting device.
  • the functional circuit 40 includes an EL correction circuit 43.
  • Artificial intelligence may be used for the image correction described above.
  • the current flowing through the pixel circuit (or the voltage applied to the pixel circuit) may be monitored and acquired, and the displayed image may be acquired by an image sensor or the like, and the current (or voltage) and the image may be treated as input data for an artificial intelligence calculation (e.g., an artificial neural network), and the output result may be used to determine whether or not the image needs to be corrected.
  • an artificial intelligence calculation e.g., an artificial neural network
  • Video intelligence calculations can be applied not only to image correction, but also to up-conversion processing that increases the resolution of image data.
  • the GPU 42 in Figure 39 shows blocks for performing various correction calculations (color unevenness correction 42a, up-conversion 42b, etc.).
  • the algorithm for upconverting image data can be selected from the Nearest Neighbor method, Bilinear method, Bicubic method, RAISR (Rapid and Accurate Image Super-Resolution) method, ANR (Anchored Neighborhood Regression) method, A+ method, SRCNN (Super-Resolution Convolutional Neural Network) method, etc.
  • the upconversion process may be configured to use a different algorithm for each area determined according to the gaze point. For example, upconversion process for the gaze point and areas near the gaze point may be performed using an algorithm with a slow processing speed but high accuracy, and upconversion process for areas other than the gaze point may be performed using an algorithm with a fast processing speed but low accuracy. With this configuration, the time required for upconversion process can be shortened. Also, the power consumption required for upconversion process can be reduced.
  • down-conversion processing may be performed to reduce the resolution of image data. If the resolution of the image data is greater than the resolution of the display unit 93, a portion of the image data may not be displayed on the display unit 93. In such a case, down-conversion processing can be performed to display the entire image data on the display unit 93.
  • the timing controller 44 has a function of controlling the drive frequency (frame frequency, frame rate, refresh rate, etc.) for displaying an image. For example, when display device 90A displays a still image, the power consumption of display device 90A can be reduced by lowering the drive frequency using the timing controller 44.
  • the CPU 45 has a function for performing general-purpose processing, such as, for example, running an operating system, controlling data, performing various calculations, and running programs.
  • the CPU 45 has a role for issuing commands such as writing or reading image data in the storage device 41, correcting image data, and operating the sensor described below.
  • the CPU 45 may have a function for transmitting control signals to at least one of the circuits included in the functional circuit 40.
  • the sensor controller 46 has, as an example, a function for controlling the sensor. Also, in FIG. 39, wiring SNCL is illustrated as wiring for electrically connecting to the sensor.
  • the sensor can be, for example, a touch sensor that can be provided in the display unit.
  • the sensor can be, for example, an illuminance sensor.
  • the power supply circuit 47 has a function of generating a voltage to be supplied to the pixel circuits 51, the drive circuit 65, and the circuits included in the functional circuit 40, for example.
  • the power supply circuit 47 may also have a function of selecting the circuit to which the voltage is to be supplied. For example, the power supply circuit 47 can reduce the power consumption of the entire display device 90A by stopping the supply of voltage to the CPU 45, GPU 42, etc. during the period when a still image is being displayed.
  • the display device can have a stacked structure of a display element, a pixel circuit, a driver circuit, and a functional circuit 40.
  • the driver circuit and the functional circuit which are peripheral circuits, can be arranged to overlap with the pixel circuit, and the frame width can be made extremely narrow, so that a display device with a small size can be obtained.
  • the display device according to one embodiment of the present invention can have a stacked structure, so that wiring connecting the circuits can be shortened, and therefore a display device with a reduced weight can be obtained.
  • the display device according to one embodiment of the present invention can have a display portion with improved pixel resolution, so that a display device with excellent display quality can be obtained.
  • FIGS. 40A to 40C are perspective views of a display module 500.
  • the display module 500 has a structure in which an FPC 504 (Flexible Printed Circuits) is provided on the terminal portion 94 of the display device 90A.
  • the FPC 504 has a structure in which wiring is provided on a film made of an insulating material.
  • the FPC 504 is flexible.
  • the FPC 504 functions as wiring for supplying video signals, control signals, power supply potential, and the like from the outside to the display device 90A.
  • An IC may also be mounted on the FPC 504.
  • the display module 500 shown in FIG. 40B has a configuration in which a display device 90A is provided on a printed wiring board 501.
  • the printed wiring board 501 has a structure in which wiring is provided inside or on the surface, or both inside and on the surface, of a substrate made of an insulating material.
  • the terminal portion 94 of the display device 90A and the terminal portion 502 of the printed wiring board 501 are electrically connected via a wire 503.
  • the wire 503 can be formed by wire bonding. Also, ball bonding or wedge bonding can be used as the wire bonding.
  • the electrical connection between the display device 90A and the printed wiring board 501 may be achieved by a method other than wire bonding.
  • the electrical connection between the display device 90A and the printed wiring board 501 may be achieved by an anisotropic conductive adhesive or bumps.
  • the terminal portion 502 of the printed wiring board 501 is electrically connected to the FPC 504.
  • the terminal portion 94 and the FPC 504 may be electrically connected via the printed wiring board 501.
  • the spacing (pitch) of the multiple electrodes in the terminal portion 94 can be converted to the spacing of the multiple electrodes in the terminal portion 502 using wiring formed on the printed wiring board 501. In other words, even if the pitch of the electrodes in the terminal portion 94 is different from the pitch of the electrodes in the FPC 504, electrical connection between the two electrodes can be achieved.
  • the printed wiring board 501 can be provided with various elements such as resistor elements, capacitor elements, and semiconductor elements.
  • the terminal portion 502 may be electrically connected to a connection portion 505 provided on the underside of the printed wiring board 501 (the side on which the display device 90A is not provided).
  • a connection portion 505 provided on the underside of the printed wiring board 501 (the side on which the display device 90A is not provided).
  • the connection portion 505 a socket-type connection portion, the display module 500 can be easily attached to and detached from other devices.
  • ⁇ Example of pixel circuit configuration> 41A and 41B show a configuration example of a pixel circuit 51 and a light-emitting device 61 connected to the pixel circuit 51.
  • Fig. 41A is a diagram showing the connections of the various elements
  • Fig. 41B is a diagram showing a schematic hierarchical relationship between a layer 62 including a drive circuit, a layer 83 including a plurality of transistors included in the pixel circuit, and a layer 81 including a light-emitting device.
  • the pixel circuit 51 shown as an example in FIG. 41A and FIG. 41B includes a transistor 52A, a transistor 52B, a transistor 52C, and a capacitor 53.
  • the transistors 52A, 52B, and 52C can be OS transistors.
  • Each of the OS transistors 52A, 52B, and 52C preferably includes a backgate electrode.
  • the backgate electrode can be configured to receive the same signal as the gate electrode, or the backgate electrode can be configured to receive a signal different from the gate electrode.
  • Transistor 52B has a gate electrode electrically connected to transistor 52A, a first electrode electrically connected to light-emitting device 61, and a second electrode electrically connected to wiring ANO.
  • Wiring ANO is a wiring for providing a potential for supplying a current to light-emitting device 61.
  • Transistor 52A has a first terminal electrically connected to the gate electrode of transistor 52B, a second terminal electrically connected to the wiring SL that functions as a source line, and a gate electrode that has the function of controlling the conductive state or non-conductive state based on the potential of the wiring GL1 that functions as a gate line.
  • Transistor 52C has a first terminal electrically connected to wiring V0, a second terminal electrically connected to light-emitting device 61, and a gate electrode that has a function of controlling a conductive state or a non-conductive state based on the potential of wiring GL2 that functions as a gate line.
  • Wiring V0 is a wiring for providing a reference potential and a wiring for outputting a current flowing through pixel circuit 51 to drive circuit 65 or function circuit 40.
  • the capacitive element 53 includes a conductive film electrically connected to the gate electrode of the transistor 52B and a conductive film electrically connected to the second electrode of the transistor 52C.
  • the light-emitting device 61 has a first electrode electrically connected to the first electrode of the transistor 52B, and a second electrode electrically connected to the wiring VCOM.
  • the wiring VCOM is a wiring for providing a potential for supplying a current to the light-emitting device 61.
  • the intensity of the light emitted by the light-emitting device 61 to be controlled according to the image signal applied to the gate electrode of transistor 52B.
  • the reference potential of the wiring V0 applied via transistor 52C can suppress variations in the gate-source voltage of transistor 52B.
  • a current value that can be used to set pixel parameters can be output from the wiring V0. More specifically, the wiring V0 can function as a monitor line for outputting to the outside the current flowing through the transistor 52B or the current flowing through the light-emitting device 61.
  • the current output to the wiring V0 is converted to a voltage by a source follower circuit or the like and output to the outside. Alternatively, it can be converted to a digital signal by an A-D converter or the like and output to the functional circuit 40, etc.
  • the light-emitting device described in one embodiment of the present invention refers to a self-emitting display element such as an organic EL element (also called an OLED (Organic Light Emitting Diode)).
  • the light-emitting device electrically connected to the pixel circuit can be a self-emitting light-emitting device such as an LED (Light Emitting Diode), a micro LED, a QLED (Quantum-dot Light Emitting Diode), a semiconductor laser, etc.
  • the wiring electrically connecting the pixel circuits 51 and the drive circuit 65 can be shortened, and the wiring resistance of the wiring can be reduced. Therefore, data can be written at high speed, and the display device 90A can be driven at high speed. As a result, even if the display device 90A has a large number of pixel circuits 51, a sufficient frame period can be secured, and the pixel density of the display device 90A can be increased. In addition, by increasing the pixel density of the display device 90A, the resolution of the image displayed by the display device 90A can be increased. For example, the pixel density of the display device 90A can be 1000 ppi or more, or 5000 ppi or more, or 7000 ppi or more. Therefore, the display device 90A can be used as a display device for AR or VR, for example, and can be suitably applied to electronic devices such as HMDs in which the display unit is close to the user.
  • FIG. 41A and FIG. 41B show an example of pixel circuit 51 having a total of three transistors, one embodiment of the present invention is not limited to this. Below, an example of the configuration of a pixel circuit that can be applied to pixel circuit 51 and an example of a driving method will be described.
  • the pixel circuit 51A shown in FIG. 42A includes a transistor 52A, a transistor 52B, and a capacitance element 53.
  • FIG. 42A also illustrates a light-emitting device 61 connected to the pixel circuit 51A.
  • the pixel circuit 51A is electrically connected to a wiring SL, a wiring GL, a wiring ANO, and a wiring VCOM.
  • the pixel circuit 51A has a configuration in which the transistor 52C is removed from the pixel circuit 51 shown in FIG. 41A, and the wiring GL1 and the wiring GL2 are replaced with a wiring GL.
  • the gate of transistor 52A is electrically connected to wiring GL, one of the source and drain is electrically connected to wiring SL, and the other is electrically connected to the gate of transistor 52B and one electrode of capacitor 53.
  • One of the source and drain of transistor 52B is electrically connected to wiring ANO, and the other is electrically connected to the anode of light-emitting device 61.
  • the other electrode of capacitor 53 is electrically connected to the anode of light-emitting device 61.
  • the cathode of light-emitting device 61 is electrically connected to wiring VCOM.
  • the pixel circuit 51B shown in FIG. 42B has a configuration in which a transistor 52C is added to the pixel circuit 51A. In addition, the pixel circuit 51B is electrically connected to the wiring V0.
  • Pixel circuit 51C shown in FIG. 42C is an example in which transistors having a pair of gates electrically connected are used as transistors 52A and 52B of pixel circuit 51A.
  • Pixel circuit 51D shown in FIG. 42D is an example in which the same transistor is used in pixel circuit 51B. This can increase the current that the transistor can pass. Note that, although transistors having a pair of gates electrically connected are used for all transistors here, this is not limited to this. Furthermore, transistors having a pair of gates that are electrically connected to different wirings may also be used. For example, reliability can be improved by using a transistor in which one of the gates is electrically connected to the source.
  • the pixel circuit 51E shown in FIG. 43A has a configuration in which a transistor 52D is added to the above-mentioned 51B.
  • the pixel circuit 51E is electrically connected to wirings GL1, GL2, and GL3 that function as gate lines.
  • the wirings GL1, GL2, and GL3 may be collectively referred to as wirings GL. Therefore, the number of wirings GL is not limited to one, and may be multiple.
  • the gate of transistor 52D is electrically connected to wiring GL3, one of the source and drain is electrically connected to the gate of transistor 52B, and the other is electrically connected to wiring V0.
  • the gate of transistor 52A is electrically connected to wiring GL1, and the gate of transistor 52C is electrically connected to wiring GL2.
  • transistor 52B By simultaneously turning on transistors 52C and 52D, the source and gate of transistor 52B are at the same potential, and transistor 52B can be turned off. This makes it possible to forcibly cut off the current flowing through light-emitting device 61.
  • This type of pixel circuit is suitable for use in a display method that alternates between display periods and off periods.
  • the pixel circuit 51F shown in FIG. 43B is an example in which a capacitive element 53A is added to the pixel circuit 51E.
  • the capacitive element 53A functions as a storage capacitor.
  • Pixel circuit 51G shown in FIG. 43C and pixel circuit 51H shown in FIG. 43D are examples in which a transistor having a pair of gates is applied to pixel circuit 51E or pixel circuit 51F, respectively.
  • Transistors 52A, 52C, and 52D are transistors in which a pair of gates are electrically connected, and transistor 52B is a transistor in which one gate is electrically connected to its source.
  • ⁇ Modification 1> 44A and 44B are perspective views of a display device 90B, which is a modification of the display device 90A.
  • Fig. 44B is a perspective view for explaining the configuration of each layer of the display device 90B. In order to reduce repetition of explanation, differences from the display device 90A will be mainly explained.
  • the display device 90B has a pixel circuit group 55 including a plurality of pixel circuits 51 and a drive circuit 65 stacked on top of each other.
  • the pixel circuit group 55 is divided into a plurality of sections 59
  • the drive circuit 65 is divided into a plurality of sections 39.
  • Each of the plurality of sections 39 has a source driver circuit 66 and a gate driver circuit 33.
  • FIG. 45A shows an example of the configuration of pixel circuit group 55 of display device 90B.
  • FIG. 45B shows an example of the configuration of drive circuit 65 of display device 90B.
  • Partitions 59 and partitions 39 are arranged in a matrix of m rows and n columns (m and n are integers of 1 or more).
  • partition 59 in the first row and first column is indicated as partition 59[1,1]
  • partition 59 in the mth row and nth column is indicated as partition 59[m,n].
  • partition 39 in the first row and first column is indicated as partition 39[1,1]
  • partition 39 in the mth row and nth column is indicated as partition 39[m,n].
  • FIGS. 45A and 45B show the case where m is 4 and n is 8. That is, pixel circuit group 55 and drive circuit 65 are each divided into 32.
  • Each of the multiple sections 59 has multiple pixel circuits 51, multiple wirings SL, and multiple wirings GL.
  • one of the multiple pixel circuits 51 is electrically connected to at least one of the multiple wirings SL and at least one of the multiple wirings GL.
  • partition 59[i,j] (i is an integer between 1 and m, and j is an integer between 1 and n) and partition 39[i,j] are provided to overlap.
  • the source driver circuit 66[i,j] of partition 39[i,j] is electrically connected to the wiring SL of partition 59[i,j].
  • the gate driver circuit 33[i,j] of partition 39[i,j] is electrically connected to the wiring GL of partition 59[i,j].
  • the source driver circuit 66[i,j] and the gate driver circuit 33[i,j] have the function of controlling the multiple pixel circuits 51 of partition 59[i,j].
  • connection distance (wiring length) between the pixel circuit 51 in section 59[i,j] and the source driver circuit 66 and gate driver circuit 33 in section 39[i,j] can be made extremely short.
  • wiring resistance and parasitic capacitance are reduced, so the time required for charging and discharging is shortened, enabling high-speed driving to be achieved. Also, power consumption can be reduced. Also, a smaller and lighter device can be achieved.
  • the display device 90B has a configuration in which each section 39 has a source driver circuit 66 and a gate driver circuit 33. Therefore, the display unit 93 can be divided into sections 59 corresponding to the sections 39, and images can be rewritten. For example, it is possible to rewrite image data only in sections of the display unit 93 where changes have occurred in the image, and to retain image data in sections where no changes have occurred, thereby reducing power consumption.
  • one of the display units 93 divided into sections 59 is called a sub-display unit 95. Therefore, the sub-display unit 95 is also one of the display units 93 divided into sections 39.
  • the display unit 93 has multiple sub-display units 95. It can also be said that the display unit 93 is composed of multiple sub-display units 95.
  • the display unit 93 is divided into 32 sub-display units 95 (see Figure 44A).
  • the sub-display unit 95 includes multiple pixels 230 shown in Figure 41 and the like.
  • one sub-display unit 95 includes one of the sections 59 including multiple pixel circuits 51 and multiple light-emitting devices 61.
  • one section 39 has the function of controlling the multiple pixels 230 included in one sub-display unit 95.
  • the display device 90B can arbitrarily set the drive frequency for image display for each sub-display unit 95 by using the timing controller 44 of the functional circuit 40.
  • the functional circuit 40 has a function of controlling the operation of each of the multiple sections 39 and the multiple sections 59. In other words, the functional circuit 40 has a function of controlling the drive frequency and operation timing of each of the multiple sub-display units 95 arranged in a matrix.
  • the functional circuit 40 also has a function of adjusting synchronization between the sub-display units.
  • a timing controller 441 and an input/output circuit 442 may be provided for each partition 39 (see FIG. 45D).
  • an I2C (Inter-Integrated Circuit) interface may be used as the input/output circuit 442.
  • the timing controller 441 in partition 39[i,j] is shown as timing controller 441[i,j].
  • the input/output circuit 442 in partition 39[i,j] is shown as input/output circuit 442[i,j].
  • the functional circuit 40 supplies to the input/output circuit 442[i,j] operation parameters such as setting signals for the scanning direction and drive frequency of the gate driver circuit 33[i,j], and the number of pixels to be thinned out of the image data when reducing the resolution (the number of pixels that are not rewritten when the image data is rewritten).
  • the source driver circuit 66[i,j] and the gate driver circuit 33[i,j] operate according to the operation parameters.
  • the input/output circuit 442 outputs the information photoelectrically converted by the light receiving element to the functional circuit 40.
  • the display device 90B in the electronic device according to one embodiment of the present invention has pixel circuits 51 and drive circuits 65 stacked together, and can achieve low power consumption by varying the drive frequency of each sub-display section 95 in response to the movement of the user's line of sight.
  • FIG. 46A shows a display unit 93 having sub-display units 95 arranged in 4 rows and 8 columns.
  • FIG. 46A also shows a first region S1 to a third region S3 centered on a gaze point G.
  • the calculation unit 103 assigns each of the sub-display units 95 to either a first region 29A overlapping with the first region S1 or the second region S2, or a second region 29B overlapping with the third region S3. That is, the calculation unit 103 assigns each of the multiple sections 39 to either the first region 29A or the second region 29B.
  • the first region 29A overlapping with the first region S1 and the second region S2 includes a region overlapping with the gaze point G.
  • the second region 29B includes a sub-display unit 95 located outside the first region 29A. (See FIG. 46B)
  • the second area 29B is an area that overlaps with the third area S3, which includes the stable fixation field, the induced field, and the auxiliary field, and is an area where the user's ability to distinguish is low. Therefore, even if the number of times image data is rewritten per unit time (hereinafter also referred to as the "number of times image is rewritten") is less in the second area 29B than in the first area 29A during image display, the actual display quality (hereinafter also referred to as the "actual display quality”) perceived by the user is less degraded.
  • the driving frequency (also referred to as the "second driving frequency”) of the sub-display unit 95 included in the second area 29B is lower than the driving frequency (also referred to as the "first driving frequency") of the sub-display unit 95 included in the first area 29A, the actual display quality is less degraded.
  • Lowering the drive frequency can reduce the power consumption of the display device.
  • lowering the drive frequency also reduces the display quality.
  • the display quality when displaying moving images is reduced.
  • by making the second drive frequency lower than the first drive frequency it is possible to reduce the power consumption in areas where the user's visibility is low, while suppressing the substantial degradation of the display quality.
  • the first drive frequency may be 30 Hz or more and 500 Hz or less, preferably 60 Hz or more and 500 Hz or less.
  • the second drive frequency is preferably equal to or less than the first drive frequency, more preferably equal to or less than 1/2 the first drive frequency, and even more preferably equal to or less than 1/5 the first drive frequency.
  • a third region 29C may be set outside the second region 29B (see FIG. 46C), and the drive frequency (also referred to as the "third drive frequency") of the sub-display units 95 included in the third region 29C may be lower than that of the second region 29B.
  • the third drive frequency is preferably equal to or lower than the second drive frequency, more preferably equal to or lower than 1/2 the second drive frequency, and even more preferably equal to or lower than 1/5 the second drive frequency.
  • a transistor with an extremely low off-state current As the transistor that constitutes pixel circuit 51.
  • an OS transistor is preferable as the transistor that constitutes pixel circuit 51. Since OS transistors have an extremely low off-state current, image data supplied to pixel circuit 51 can be retained for a long period of time.
  • an OS transistor as transistor 52A.
  • the image in areas other than the first area 29A may be rewritten at the same drive frequency as the first area 29A, and if it is determined that the amount of change is within the certain amount, the drive frequency in areas other than the first area 29A may be reduced. Also, if it is determined that the amount of change in the gaze point G is small, the drive frequency in areas other than the first area 29A may be further reduced.
  • the second drive frequency and the third drive frequency must both be an integer fraction of the first drive frequency.
  • the second drive frequency and the third drive frequency can be set to any value, not limited to an integer division of the first drive frequency.
  • the degree of freedom in setting the drive frequency can be increased. Therefore, the actual deterioration of the display quality can be reduced.
  • the areas set on the display unit 93 are not limited to the three areas of the first area 29A, the second area 29B, and the third area 29C. Four or more areas may be set on the display unit 93. By setting multiple areas on the display unit 93 and gradually lowering the drive frequency, it is possible to further reduce the actual degradation of the display quality.
  • the above-mentioned upconversion process may be performed on the image to be displayed in the first area 29A. By displaying an upconverted image in the first area 29A, the display quality can be improved.
  • the above-mentioned upconversion process may also be performed on the image to be displayed in areas other than the first area 29A. By displaying an upconverted image in areas other than the first area 29A, the actual decrease in display quality when the drive frequency in areas other than the first area 29A is reduced can be reduced.
  • down-conversion processing may be performed on the images displayed in areas other than the first area 29A depending on the purpose. For example, high-speed rewriting and reduced power consumption can be achieved by rewriting the images displayed in areas other than the first area 29A every few rows, every few columns, or every few pixels.
  • the load during video signal generation is reduced.
  • This type of processing is also called “foveated rendering.”
  • foveated rendering By combining foveated rendering with a reduction in the drive frequency of areas other than the first area 29A, it is possible to further reduce power consumption while minimizing degradation in display quality.
  • High-speed rewriting can be achieved by simultaneously rewriting image data for each sub-display section 95 on all sub-display sections 95.
  • high-speed rewriting can be achieved by simultaneously rewriting image data for each section 39 on all sections 39.
  • the source driver circuit writes image data to all pixels in one row simultaneously while the gate driver circuit selects the pixels in one row.
  • the source driver circuit needs to write image data to 4000 pixels while the gate driver circuit selects the pixels in one row.
  • the frame frequency is 120 Hz
  • the time for one frame is approximately 8.3 msec. Therefore, the gate driver needs to select 2000 rows in approximately 8.3 msec, and the time for selecting one gate line, that is, the time for writing image data per pixel, is approximately 4.17 ⁇ sec.
  • the higher the resolution of the display section and the higher the frame frequency the more difficult it becomes to ensure sufficient time for rewriting image data.
  • the display section 93 is divided into four in the row direction. Therefore, in one sub-display section 95, the time it takes to write image data per pixel can be four times longer than when the display section 93 is not divided. According to one aspect of the present invention, even when the frame frequency is set to 240 Hz or even 360 Hz, it is easy to ensure the time required to rewrite image data, thereby realizing a display device with high display quality.
  • the display section 93 is divided into four in the row direction, so the length of the wiring SL that electrically connects the source driver circuit and the pixel circuit is reduced to one-fourth. As a result, the resistance value and parasitic capacitance of the wiring SL are each reduced to one-fourth, and the time required to write (rewrite) image data can be shortened.
  • the display unit 93 is divided into eight in the column direction, so the length of the wiring GL that electrically connects the gate driver circuit and the pixel circuit is reduced to one-eighth.
  • the resistance value and parasitic capacitance of the wiring GL are each reduced to one-eighth, improving signal degradation and delay and making it easier to ensure the time required for rewriting image data.
  • the display device 90B With the display device 90B according to one embodiment of the present invention, it is easy to ensure sufficient time for writing image data, and therefore high-speed rewriting of the displayed image can be realized. This makes it possible to realize a display device with high display quality. In particular, it makes it possible to realize a display device that excels in displaying moving images.
  • the application of the display device 90 according to one embodiment of the present invention to a thin client will be described.
  • thin clients that perform the main arithmetic processing on the server side and only limited processing on the client side have been attracting attention.
  • execution methods for thin clients the network boot method, server-based method, blade PC method, and virtual desktop interface (VDI) method have been proposed.
  • a thin client transmits a large amount of data from the server to the client, resulting in a large amount of power consumption during data transmission.
  • the display unit 93 is divided into 32 sub-display units 95.
  • the display device 90B according to one embodiment of the present invention is not limited to 32 divisions, and may be divided into 16, 64, or 128 divisions, for example. Increasing the number of divisions of the display unit 93 can reduce the actual decrease in display quality felt by the user.
  • the electronic device of this embodiment has a display device of one embodiment of the present invention in a display portion.
  • the display device of one embodiment of the present invention can easily achieve high definition and high resolution. Therefore, it can be used in the display portion of various electronic devices.
  • the semiconductor device of one embodiment of the present invention can be applied to parts other than the display part of an electronic device.
  • the semiconductor device of one embodiment of the present invention in a control part of an electronic device, it is possible to reduce power consumption, which is preferable.
  • Electronic devices include, for example, electronic devices with relatively large screens such as television sets, desktop or notebook personal computers, computer monitors, digital signage, large game machines such as pachinko machines, as well as digital cameras, digital video cameras, digital photo frames, mobile phones, portable game machines, personal digital assistants, and audio playback devices.
  • the display device of one embodiment of the present invention can be used favorably in electronic devices having a relatively small display area because it is possible to increase the resolution.
  • electronic devices include wristwatch-type and bracelet-type information terminals (wearable devices), as well as wearable devices that can be worn on the head, such as VR devices such as head-mounted displays, AR glasses-type devices, and MR devices.
  • the display device of one embodiment of the present invention preferably has an extremely high resolution such as HD (1280 x 720 pixels), FHD (1920 x 1080 pixels), WQHD (2560 x 1440 pixels), WQXGA (2560 x 1600 pixels), 4K (3840 x 2160 pixels), or 8K (7680 x 4320 pixels).
  • an extremely high resolution such as HD (1280 x 720 pixels), FHD (1920 x 1080 pixels), WQHD (2560 x 1440 pixels), WQXGA (2560 x 1600 pixels), 4K (3840 x 2160 pixels), or 8K (7680 x 4320 pixels).
  • HD 1280 x 720 pixels
  • FHD (1920 x 1080 pixels
  • WQHD 2560 x 1440 pixels
  • WQXGA 2560 x 1600 pixels
  • 4K 3840 x 2160 pixels
  • 8K 8K
  • the pixel density (resolution) of the display device of one embodiment of the present invention is preferably 100 ppi or more, preferably 300 ppi or more, more preferably 500 ppi or more, more preferably 1000 ppi or more, more preferably 2000 ppi or more, more preferably 3000 ppi or more, more preferably 5000 ppi or more, and even more preferably 7000 ppi or more.
  • the display device can support various screen ratios such as 1:1 (square), 4:3, 16:9, and 16:10.
  • the electronic device of this embodiment may have a sensor (including the function of sensing, detecting, or measuring force, displacement, position, velocity, acceleration, angular velocity, rotation speed, distance, light, liquid, magnetism, temperature, chemicals, sound, time, hardness, electric field, current, voltage, power, radiation, flow rate, humidity, gradient, vibration, odor, or infrared light).
  • a sensor including the function of sensing, detecting, or measuring force, displacement, position, velocity, acceleration, angular velocity, rotation speed, distance, light, liquid, magnetism, temperature, chemicals, sound, time, hardness, electric field, current, voltage, power, radiation, flow rate, humidity, gradient, vibration, odor, or infrared light).
  • the electronic device of this embodiment can have various functions. For example, it can have a function to display various information (still images, videos, text images, etc.) on the display unit, a touch panel function, a function to display a calendar, date or time, etc., a function to execute various software (programs), a wireless communication function, a function to read out programs or data recorded on a recording medium, etc.
  • a function to display various information still images, videos, text images, etc.
  • a touch panel function a function to display a calendar, date or time, etc.
  • a function to execute various software (programs) a wireless communication function
  • a function to read out programs or data recorded on a recording medium etc.
  • the electronic device 6500 shown in FIG. 47A is a portable information terminal that can be used as a smartphone.
  • the electronic device 6500 includes a housing 6501, a display portion 6502, a power button 6503, a button 6504, a speaker 6505, a microphone 6506, a camera 6507, a light source 6508, and the like.
  • the display portion 6502 has a touch panel function.
  • the display device of one embodiment of the present invention can be applied to the display portion 6502.
  • FIG. 47B is a schematic cross-sectional view including the end of the housing 6501 on the microphone 6506 side.
  • a translucent protective member 6510 is provided on the display surface side of the housing 6501, and a display panel 6511, optical members 6512, a touch sensor panel 6513, a printed circuit board 6517, a battery 6518, etc. are arranged in the space surrounded by the housing 6501 and the protective member 6510.
  • the display panel 6511, the optical member 6512, and the touch sensor panel 6513 are fixed to the protective member 6510 by an adhesive layer (not shown).
  • a part of the display panel 6511 is folded back in the area outside the display unit 6502, and the FPC 6515 is connected to the folded back part.
  • An IC 6516 is mounted on the FPC 6515.
  • the FPC 6515 is connected to a terminal provided on a printed circuit board 6517.
  • the flexible display of one embodiment of the present invention can be applied to the display panel 6511. Therefore, an extremely lightweight electronic device can be realized.
  • the display panel 6511 is extremely thin, a large-capacity battery 6518 can be mounted thereon while keeping the thickness of the electronic device small.
  • a connection portion with the FPC 6515 on the back side of the pixel portion, an electronic device with a narrow frame can be realized.
  • FIG 47C shows an example of a television device.
  • a television device 7100 has a display unit 7000 built into a housing 7101. Here, the housing 7101 is supported by a stand 7103.
  • a display device can be applied to the display portion 7000.
  • the television device 7100 shown in FIG. 47C can be operated using operation switches provided on the housing 7101 and a separate remote control 7111.
  • the display unit 7000 may be provided with a touch sensor, and the television device 7100 may be operated by touching the display unit 7000 with a finger or the like.
  • the remote control 7111 may have a display unit that displays information output from the remote control 7111.
  • the channel and volume can be operated using operation keys or a touch panel provided on the remote control 7111, and the image displayed on the display unit 7000 can be operated.
  • the television device 7100 is configured to include a receiver and a modem.
  • the receiver can receive general television broadcasts.
  • by connecting to a wired or wireless communication network via the modem it is also possible to carry out one-way (from sender to receiver) or two-way (between sender and receiver, or between receivers, etc.) information communication.
  • FIG 47D shows an example of a notebook personal computer.
  • the notebook personal computer 7200 has a housing 7211, a keyboard 7212, a pointing device 7213, an external connection port 7214, etc.
  • the display unit 7000 is built into the housing 7211.
  • a display device can be applied to the display portion 7000.
  • Figures 47E and 47F show an example of digital signage.
  • the digital signage 7300 shown in FIG. 47E has a housing 7301, a display unit 7000, and a speaker 7303. It can also have LED lamps, operation keys (including a power switch or an operation switch), connection terminals, various sensors, a microphone, etc.
  • Figure 47F shows digital signage 7400 attached to a cylindrical pole 7401.
  • Digital signage 7400 has a display unit 7000 that is provided along the curved surface of pole 7401.
  • a display device according to one embodiment of the present invention can be applied to the display portion 7000.
  • the larger the display unit 7000 the more information can be provided at one time. Also, the larger the display unit 7000, the more easily it catches people's attention, which can increase the advertising effectiveness of an advertisement, for example.
  • a touch panel By applying a touch panel to the display unit 7000, not only can images or videos be displayed on the display unit 7000, but the user can also intuitively operate it, which is preferable. Furthermore, when used to provide information such as route information or traffic information, the intuitive operation can improve usability.
  • the digital signage 7300 or the digital signage 7400 can be linked via wireless communication with an information terminal 7311 or an information terminal 7411 such as a smartphone carried by a user.
  • advertising information displayed on the display unit 7000 can be displayed on the screen of the information terminal 7311 or the information terminal 7411.
  • the display on the display unit 7000 can be switched by operating the information terminal 7311 or the information terminal 7411.
  • the digital signage 7300 or the digital signage 7400 can also be made to run a game using the screen of the information terminal 7311 or the information terminal 7411 as an operating means (controller). This allows an unspecified number of users to participate in and enjoy the game at the same time.
  • the electronic device shown in Figures 48A to 48G has a housing 9000, a display unit 9001, a speaker 9003, operation keys 9005 (including a power switch or an operation switch), a connection terminal 9006, a sensor 9007 (including a function to sense, detect, or measure force, displacement, position, speed, acceleration, angular velocity, rotation speed, distance, light, liquid, magnetism, temperature, chemical substance, sound, time, hardness, electric field, current, voltage, power, radiation, flow rate, humidity, gradient, vibration, odor, or infrared light), a microphone 9008, etc.
  • a display device of one embodiment of the present invention can be applied to the display portion 9001.
  • the electronic devices shown in Figures 48A to 48G have various functions. For example, they can have a function to display various information (still images, videos, text images, etc.) on the display unit, a touch panel function, a function to display a calendar, date or time, etc., a function to control processing by various software (programs), a wireless communication function, a function to read and process programs or data recorded on a recording medium, etc.
  • the functions of the electronic devices are not limited to these, and they can have various functions.
  • the electronic devices may have multiple display units.
  • the electronic devices may have a function to provide a camera or the like, capture still images or videos, and store them on a recording medium (external or built into the camera), display the captured images on the display unit, etc.
  • FIG. 48A is a perspective view showing a mobile information terminal 9101.
  • the mobile information terminal 9101 can be used as a smartphone, for example.
  • the mobile information terminal 9101 may be provided with a speaker 9003, a connection terminal 9006, a sensor 9007, and the like.
  • the mobile information terminal 9101 can display text and image information on multiple surfaces.
  • FIG. 48A shows an example in which three icons 9050 are displayed.
  • Information 9051 shown in a dashed rectangle can also be displayed on another surface of the display unit 9001. Examples of the information 9051 include notifications of incoming e-mail, SNS, telephone calls, etc., the title of e-mail or SNS, the sender's name, the date and time, the remaining battery level, and radio wave strength.
  • an icon 9050 or the like may be displayed at the position where the information 9051 is displayed.
  • Figure 48B is a perspective view showing a mobile information terminal 9102.
  • the mobile information terminal 9102 has a function of displaying information on three or more sides of the display unit 9001.
  • information 9052, information 9053, and information 9054 are each displayed on different sides.
  • a user can check information 9053 displayed in a position that can be observed from above the mobile information terminal 9102 while the mobile information terminal 9102 is stored in a breast pocket of clothes. The user can check the display without taking the mobile information terminal 9102 out of the pocket and decide, for example, whether or not to answer a call.
  • FIG. 48C is a perspective view showing a tablet terminal 9103.
  • the tablet terminal 9103 is capable of executing various applications such as mobile phone calls, e-mail, text browsing and creation, music playback, Internet communication, and computer games, for example.
  • the tablet terminal 9103 has a display unit 9001, a camera 9002, a microphone 9008, and a speaker 9003 on the front side of the housing 9000, operation keys 9005 as operation buttons on the side of the housing 9000, and a connection terminal 9006 on the bottom.
  • FIG. 48D is a perspective view showing a wristwatch-type mobile information terminal 9200.
  • the mobile information terminal 9200 can be used, for example, as a smart watch (registered trademark).
  • the display surface of the display unit 9001 is curved, and display can be performed along the curved display surface.
  • the mobile information terminal 9200 can also make hands-free calls by communicating with, for example, a headset capable of wireless communication.
  • the mobile information terminal 9200 can also transmit data to and from other information terminals and charge itself via a connection terminal 9006. Charging may be performed by wireless power supply.
  • FIGS. 48E to 48G are perspective views showing a foldable mobile information terminal 9201.
  • FIG. 48E is a perspective view of the mobile information terminal 9201 in an unfolded state
  • FIG. 48G is a perspective view of the mobile information terminal 9201 in a folded state
  • FIG. 48F is a perspective view of a state in the middle of changing from one of FIG. 48E and FIG. 48G to the other.
  • the mobile information terminal 9201 is highly portable when folded, and is highly viewable due to a seamless, wide display area when unfolded.
  • the display unit 9001 of the mobile information terminal 9201 is supported by three housings 9000 connected by hinges 9055.
  • the display unit 9001 can be bent with a radius of curvature of 0.1 mm or more and 150 mm or less.
  • a configuration example of a sub-display section 95 having a plurality of pixels 230 arranged in a matrix of p rows and q columns (p and q are each an integer of 2 or more) will be described.
  • Fig. 49A is a block diagram illustrating the sub-display section 95.
  • the sub-display section 95 is electrically connected to a source driver circuit 66 and a gate driver circuit 33 provided in a section 39.
  • pixel 230 in row p, column 1 is indicated as pixel 230[p,1]
  • pixel 230 in row 1 is indicated as pixel 230[p,1]
  • column q is indicated as pixel 230[1,q]
  • pixel 230 in row p, column q is indicated as pixel 230[p,q].
  • the circuit included in the gate driver circuit 33 functions, for example, as a scanning line driving circuit.
  • the circuit included in the source driver circuit 66 functions, for example, as a signal line driving circuit.
  • an OS transistor may be used as the transistor constituting the pixel 230, and a Si transistor may be used as the transistor constituting the driver circuit.
  • OS transistors have a small off-state current, and therefore power consumption can be reduced.
  • Si transistors have a higher operating speed than OS transistors, and therefore are suitable for use in the driver circuit.
  • OS transistors may be used as both the transistor constituting the pixel 230 and the transistor constituting the driver circuit.
  • Si transistors may be used as both the transistor constituting the pixel 230 and the transistor constituting the driver circuit.
  • Si transistors may be used as the transistor constituting the pixel 230, and OS transistors may be used as the transistor constituting the driver circuit.
  • Both Si transistors and OS transistors may be used for the transistors that make up the pixel 230.
  • both Si transistors and OS transistors may be used for the transistors that make up the driver circuit.
  • the pixel 230 arranged in the rth row (r is an arbitrary number, and in this embodiment, etc., is an integer between 1 and p) is electrically connected to the gate driver circuit 33 via the line GL in the rth row.
  • the pixel 230 arranged in the sth column (s is an arbitrary number, and in this embodiment, etc., is an integer between 1 and q) is electrically connected to the source driver circuit 66 via the line SL in the sth column.
  • the pixel 230 in the rth row and sth column is shown as pixel 230[r,s].
  • the number of wirings GL electrically connected to the pixels 230 included in one row is not limited to one.
  • the number of wirings SL electrically connected to the pixels 230 included in one column is not limited to one.
  • the wirings GL and SL are just examples, and the wirings connected to the pixels 230 are not limited to the wirings GL and SL.
  • a full-color display can be realized by arranging a pixel 230 that controls red light, a pixel 230 that controls green light, and a pixel 230 that controls blue light in a striped pattern, collectively functioning as one pixel 240, and controlling the amount of light emitted by each pixel 230 (light emission brightness).
  • each of the three pixels 230 functions as a sub-pixel. That is, each of the three sub-pixels controls the amount of light emitted, etc., of red light, green light, or blue light (see FIG. 49B1).
  • the color of light controlled by each of the three sub-pixels is not limited to a combination of red (R), green (G), and blue (B), but may also be cyan (C), magenta (M), and yellow (Y) (see FIG. 49B2).
  • a display unit 93 capable of full-color display at so-called 2K resolution can be realized.
  • a display unit 93 capable of full-color display at so-called 4K resolution can be realized.
  • a display unit 93 capable of full-color display at so-called 8K resolution can be realized.
  • the three pixels 230 constituting one pixel 240 may be arranged in a delta arrangement (see FIG. 49B3). Specifically, the three pixels 230 constituting one pixel 240 may be arranged so that a line connecting the center points of each of them forms a triangle. Note that the arrangement of the pixels 230 is not limited to a stripe arrangement or a delta arrangement. The arrangement of the pixels 230 may be a zigzag arrangement, an S-stripe arrangement, a Bayer arrangement, or a Pentile arrangement.
  • each of the three sub-pixels does not have to be the same. If the luminous efficiency and reliability differ depending on the luminous color, the area of the sub-pixel may be changed for each luminous color (see Figure 49B4).
  • a subpixel that controls white light may be added to three subpixels that control red, green, and blue light respectively (see FIG. 49B5).
  • a subpixel that controls white light By adding a subpixel that controls white light, the brightness of the display area can be increased.
  • a subpixel that controls yellow light may be added to three subpixels that control red, green, and blue light respectively (see FIG. 49B6).
  • a subpixel that controls white light may be added to three subpixels that control cyan, magenta, and yellow light respectively (see FIG. 49B7).
  • a display device can reproduce color gamuts of various standards.
  • the PAL Phase Alternating Line
  • NTSC National Television System Committee
  • sRGB standard RGB
  • Adobe RGB Adobe RGB standard widely used in display devices for electronic devices such as personal computers, digital cameras, and printers
  • ITU-R BT the color gamut of the International Telecommunication Union Radiocommunication Sector Broadcasting Service (Television) 709 (International Telecommunication Union Radiocommunication Sector Broadcasting Service (Television) 709) standard, the Digital Cinema Initiatives P3 (DCI-P3) standard used in digital cinema projection, and the ITU-R BT. 2020 (REC. 2020 (Recommendation 2020)) standard used in UHDTV (Ultra High Definition Television, also known as Super Hi-Vision).
  • a pixel 237 including a light receiving element may be provided in one pixel 240.
  • a pixel 230 (G) that emits green light, a pixel 230 (B) that emits blue light, a pixel 230 (R) that emits red light, and a pixel 237 (S) that has a light receiving element are arranged in a stripe pattern. Note that in this specification and elsewhere, pixel 237 is also referred to as an "imaging pixel.”
  • the light receiving element of pixel 237 is preferably an element that detects visible light, and is preferably an element that detects one or more of the following colors: blue, purple, blue-purple, green, yellow-green, yellow, orange, red, etc.
  • the light receiving element of pixel 237 may also be an element that detects infrared light.
  • the pixel 240 shown in FIG. 50A has a stripe arrangement.
  • the pixel 240 shown in FIG. 50B has three pixels 230 and one pixel 237 arranged in a matrix.
  • FIG. 50B shows an example in which a pixel 230 that emits red light is adjacent to a pixel 237 having a light receiving element in the row direction, and a pixel 230 that emits blue light and a pixel 230 that emits green light are adjacent to each other in the row direction, but is not limited to this.
  • the pixel 240 shown in FIG. 50C has a configuration in which pixel 237 is added to the S stripe arrangement.
  • the pixel 240 in FIG. 50C has one vertically elongated pixel 230, two horizontally elongated pixels 230, and one horizontally elongated pixel 237.
  • the vertically elongated pixel 230 may be any of R, G, and S, and there is no limitation on the order in which the horizontally elongated sub-pixels are arranged.
  • FIG. 50D shows an example in which pixels 240a and pixels 240b are arranged alternately.
  • Pixel 240a has pixel 230 that exhibits blue light, pixel 230 that exhibits green light, and pixel 237 that has a light receiving element.
  • Pixel 240b has pixel 230 that exhibits red light, pixel 230 that exhibits green light, and pixel 237 that has a light receiving element.
  • Pixels 240a and 240b function together as one pixel 240.
  • both pixels 240a and 240b have pixel 230 that exhibits green light and pixel 237, but this is not limited to this.
  • the definition of the imaging pixel can be increased.
  • FIG. 50E The layout shown in FIG. 50E is preferable because it increases the aperture ratio of each subpixel. Also, FIG. 50F shows an example in which the top surface shape of pixel 230 and pixel 237 is hexagonal.
  • the pixel 240 shown in FIG. 50F is an example in which pixels 230 are arranged in a single horizontal row, with pixel 237 arranged below them.
  • the pixel 240 shown in FIG. 50G is an example in which pixel 230 and pixel 230X are arranged in a single horizontal row, with pixel 237 arranged below them.
  • pixel 230 that emits infrared light can be applied to pixel 230X. That is, pixel 230X has a light-emitting device 61 that emits infrared light (IR).
  • pixel 237 preferably has a light-receiving element that detects infrared light. For example, while an image is displayed by pixel 230 that emits visible light, reflected infrared light emitted by sub-pixel X can be detected by pixel 237.
  • a single pixel 240 may have multiple pixels 237.
  • the wavelength range of light detected by the multiple pixels 237 may be the same or different.
  • some of the multiple pixels 237 may detect visible light, and other parts may detect infrared light.
  • Pixel 237 does not have to be provided in all pixels 240. Pixels 240 including pixel 237 may be provided for every certain number of pixels.
  • the pixel 237 By using the pixel 237, or by using the pixel 237 and the sensor 97 described above, it is possible to detect information for personal authentication using, for example, a fingerprint, palm print, iris, retina, pulse shape (including vein shape and artery shape), or face.
  • a fingerprint a fingerprint, palm print, iris, retina, pulse shape (including vein shape and artery shape), or face.
  • the pixel 237, or the pixel 237 and the sensor 97 it is possible to measure the number of times the user blinks, eyelid behavior, pupil size, body temperature, pulse rate, oxygen saturation in the blood, etc., and detect the user's degree of fatigue and health condition, etc.
  • the movement of the user's eyes, the number of blinks, the blinking rhythm, and the like can be used to operate an electronic device.
  • information such as the movement of the user's eyes, the number of blinks, and the blinking rhythm can be detected, and one or more combinations of this information can be used as an operation signal for the electronic device.
  • blinking can be replaced with a mouse click action.
  • the plurality of imaging pixels can be used as the gaze detection unit 84. This allows the number of components of the electronic device to be reduced. This allows the electronic device to be made lighter, more productive, and less expensive.
  • the light-emitting device 61 includes an EL layer 175 between a pair of electrodes (conductive layer 171, conductive layer 177).
  • the EL layer 175 can be composed of multiple layers, such as a layer 4420, a light-emitting layer 4411, and a layer 4430.
  • the layer 4420 can include, for example, a layer including a substance with high electron injection properties (electron injection layer) and a layer including a substance with high electron transport properties (electron transport layer).
  • the light-emitting layer 4411 includes, for example, a light-emitting compound.
  • the layer 4430 can include, for example, a layer including a substance with high hole injection properties (hole injection layer) and a layer including a substance with high hole transport properties (hole transport layer).
  • a structure including layer 4420, light-emitting layer 4411, and layer 4430 disposed between a pair of electrodes can function as a single light-emitting unit, and in this specification and elsewhere, the structure in FIG. 51A is referred to as a single structure.
  • the light-emitting device 61 shown in FIG. 51B includes a layer 4430-1 on the conductive layer 171, a layer 4430-2 on the layer 4430-1, a light-emitting layer 4411 on the layer 4430-2, a layer 4420-1 on the light-emitting layer 4411, a layer 4420-2 on the layer 4420-1, and a conductive layer 177 on the layer 4420-2.
  • the layer 4430-1 functions as a hole injection layer
  • the layer 4430-2 functions as a hole transport layer
  • the layer 4420-1 functions as an electron transport layer
  • the layer 4420-2 functions as an electron injection layer
  • the conductive layer 171 is a cathode and the conductive layer 177 is an anode
  • the layer 4430-1 functions as an electron injection layer
  • the layer 4430-2 functions as an electron transport layer
  • the layer 4420-1 functions as a hole transport layer
  • the layer 4420-2 functions as a hole injection layer.
  • tandem structure As shown in FIG. 51D, a configuration in which multiple light-emitting units (EL layer 175a, EL layer 175b) are connected in series via an intermediate layer (charge generating layer) 4440 is referred to as a tandem structure or stack structure in this specification. Note that a tandem structure can be used to realize a light-emitting device capable of emitting light with high brightness.
  • the luminescent color of the EL layer 175a and the EL layer 175b may be the same.
  • the luminescent color of the EL layer 175a and the EL layer 175b may both be green.
  • a full-color display can be realized by using a light-emitting device 61 that emits red light (R), a light-emitting device 61 that emits green light (G), and a light-emitting device 61 that emits blue light (B) as sub-pixels and configuring one pixel with these three sub-pixels.
  • the display unit 93 includes three types of sub-pixels, R, G, and B, the light-emitting devices may be in a tandem structure.
  • the EL layer 175a and the EL layer 175b of the R sub-pixel each have a material capable of emitting red light
  • the EL layer 175a and the EL layer 175b of the G sub-pixel each have a material capable of emitting green light
  • the EL layer 175a and the EL layer 175b of the B sub-pixel each have a material capable of emitting blue light.
  • the material of the light-emitting layer 4411 and the light-emitting layer 4412 may be the same.
  • the light emission color of the light emitting device can be red, green, blue, cyan, magenta, yellow, or white, depending on the material that constitutes the EL layer 175.
  • the color purity can be further improved by providing the light emitting device with a microcavity structure.
  • the light-emitting layer may contain two or more types of luminescent materials that emit light of R (red), G (green), B (blue), Y (yellow), O (orange), etc.
  • Light-emitting devices that emit white light preferably have a configuration in which the light-emitting layer contains two or more types of luminescent materials. To obtain white light emission, it is sufficient to select luminescent materials that produce white light when the respective emissions of the two or more luminescent materials are mixed. For example, by making the luminescent color of the first luminescent layer and the luminescent color of the second luminescent layer complementary to each other, a light-emitting device that emits white light as a whole can be obtained. The same applies to light-emitting devices that have three or more luminescent layers.
  • the light-emitting layer preferably contains two or more types of luminescent materials that emit light of R (red), G (green), B (blue), Y (yellow), O (orange), etc.
  • the light-emitting layer contains two or more types of luminescent materials, and the light emitted by each luminescent material contains spectral components of two or more colors of R, G, and B.
  • a material that emits near-infrared light can also be used as the luminescent material.
  • Light-emitting substances include substances that emit fluorescence (fluorescent materials), substances that emit phosphorescence (phosphorescent materials), and substances that exhibit thermally activated delayed fluorescence (thermally activated delayed fluorescence (TADF) materials). Not only organic compounds but also inorganic compounds (such as quantum dot materials) can be used as light-emitting substances.
  • ANO wiring, BSL: bus wiring, BW: bus wiring, C31: capacitance element, C41: capacitance element, GL: wiring, INV: inverter circuit, LAT: latch circuit, LIN: terminal, MPG: conductive layer, MTCK: transistor, ROUT: terminal, SL: wiring, SMP: terminal, SNCL: wiring, Tr31: transistor, Tr33: transistor, Tr35: transistor, Tr36: transistor, Tr41: transistor, Tr43: transistor transistor, Tr45: transistor, Tr47: transistor, VCOM: wiring, 10A: semiconductor device, 10B: semiconductor device, 10: semiconductor device, 20A: transistor, 20a: transistor, 20B: transistor, 20b: transistor, 20: transistor, 21a: semiconductor layer, 21b: semiconductor layer, 21: semiconductor layer, 22: gate insulating layer, 23: gate electrode, 24a: source electrode, 24b: drain electrode, 26a: extension portion , 26b: extension portion, 26c: extension portion, 28a: bent portion, 28b: bent portion, 29A: first

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Optics & Photonics (AREA)
  • Theoretical Computer Science (AREA)
  • Thin Film Transistor (AREA)

Abstract

占有面積の小さい半導体装置を提供する。 第1の絶縁層と、第2の絶縁層と、トランジスタと、を有する半導体装置とする。トランジスタは、第1の絶縁層上に設けられ、半導体層、ゲート絶縁層、ゲート電極、ソース電極、及びドレイン電極を有する。第2の絶縁層は、第1の絶縁層に達する開口を有する。ソース電極、及びドレイン電極は、第2の絶縁層上に設けられる。半導体層は、第2の絶縁層の開口における側面、第1の絶縁層の開口における上面、並びにソース電極、及びドレイン電極の側面に接して設けられる。ゲート絶縁層は、半導体層、ソース電極、及びドレイン電極上に位置する。ゲート電極は、開口と重畳し、且つゲート絶縁層上に位置する。

Description

半導体装置
 本発明の一態様は、半導体装置、及びその作製方法に関する。本発明の一態様は、トランジスタ、及びその作製方法に関する。本発明の一態様は、半導体装置を有する表示装置に関する。
 なお、本発明の一態様は、上記の技術分野に限定されない。本発明の一態様の技術分野として、半導体装置、表示装置、発光装置、蓄電装置、記憶装置、電子機器、照明装置、入力装置(例えば、タッチセンサ)、入出力装置(例えば、タッチパネル)、それらの駆動方法、またはそれらの製造方法を一例として挙げることができる。
 なお、本明細書等において、半導体装置とは、半導体特性を利用した装置であり、半導体素子(トランジスタ、ダイオード、フォトダイオード等)を含む回路、同回路を有する装置等をいう。また、半導体特性を利用することで機能しうる装置全般をいう。例えば、集積回路、集積回路を備えたチップ、パッケージにチップを収納した電子部品は半導体装置の一例である。また、記憶装置、表示装置、発光装置、照明装置、及び電子機器は、それ自体が半導体装置であり、かつ、それぞれが半導体装置を有している場合がある。
 トランジスタを有する半導体装置は、電子機器に広く適用されている。また、近年、表示装置の用途が多様化しており、例えば、携帯情報端末、テレビジョン装置(テレビジョン受信機ともいう)、デジタルサイネージ(Digital Signage:電子看板)、及びPID(Public Information Display)などに表示装置が用いられている。表示装置として、例えば、有機EL(Electro Luminescence)素子、または発光ダイオード(LED:Light Emitting Diode)を有する表示装置、液晶素子を有する表示装置、電気泳動方式により表示を行う電子ペーパーが挙げられる。
 表示装置において、トランジスタの占有面積を小さくすることで、画素サイズを縮小でき、精細度を高めることができる。また、トランジスタの占有面積を小さくすることで、開口率を高めることができる。そのため、微細なトランジスタが求められている。
 高精細な表示装置が要求される機器として、例えば、仮想現実(VR:Virtual Reality)、拡張現実(AR:Augmented Reality)、代替現実(SR:Substitutional Reality)、及び、複合現実(MR:Mixed Reality)向けの機器が、盛んに開発されている。
 特許文献1には、有機EL素子を用いた、高精細な表示装置が開示されている。
国際公開第2016/038508号
 本発明の一態様は、微細なサイズのトランジスタを提供することを課題の一とする。または、チャネル長が長いトランジスタを提供することを課題の一とする。または、チャネル長が長いトランジスタ及びチャネル長が短いトランジスタを提供することを課題の一とする。または、電気特性が良好なトランジスタを提供することを課題の一とする。または、占有面積が小さい半導体装置を提供することを課題の一とする。または、配線抵抗が低い半導体装置を提供することを課題の一とする。または、消費電力が低い半導体装置または表示装置を提供することを課題の一とする。または、信頼性が高いトランジスタ、半導体装置、または表示装置を提供することを課題の一とする。または、高精細の表示装置を提供することを課題の一とする。または、生産性が高い半導体装置または表示装置の作製方法を提供することを課題の一とする。または、新規なトランジスタ、半導体装置、表示装置、またはこれらの作製方法を提供することを課題の一とする。
 なお、これらの課題の記載は、他の課題の存在を妨げるものではない。本発明の一態様は、必ずしも、これらの課題の全てを解決する必要はないものとする。明細書、図面、請求項の記載から、これら以外の課題を抽出することが可能である。
 本発明の一態様は、第1の絶縁層と、第2の絶縁層と、トランジスタと、を有する半導体装置である。トランジスタは、第1の絶縁層上に設けられる。トランジスタは、半導体層、ゲート絶縁層、第1のゲート電極、ソース電極、及びドレイン電極を有する。第2の絶縁層は、第1の絶縁層に達する開口を有する。ソース電極、及びドレイン電極は、第2の絶縁層上に設けられる。半導体層は、第2の絶縁層の開口における側面、並びにソース電極、及びドレイン電極の側面に接して設けられる。ゲート絶縁層は、半導体層、ソース電極、及びドレイン電極上に位置する。第1のゲート電極は、開口と重畳し、且つゲート絶縁層上に位置する。
 本発明の一態様は、第1の絶縁層と、第2の絶縁層と、トランジスタと、を有する半導体装置である。トランジスタは、第1の絶縁層上に設けられる。トランジスタは、半導体層、ゲート絶縁層、第1のゲート電極、ソース電極、及びドレイン電極を有する。第2の絶縁層は、第1の絶縁層に達する開口を有する。ソース電極、及びドレイン電極は、第2の絶縁層上に設けられる。半導体層は、開口において第2の絶縁層の側面と接する第1の領域と、ソース電極の側面と接する第2の領域と、ドレイン電極の側面と接する第3の領域と、を有する。半導体層において、第1の領域は、第2の領域と第3の領域との間に位置する。ゲート絶縁層は、半導体層、ソース電極、及びドレイン電極上に位置する。第1のゲート電極は、開口と重畳し、且つゲート絶縁層上に位置する。
 本発明の一態様は、第1の絶縁層と、第2の絶縁層と、トランジスタと、を有する半導体装置である。トランジスタは、第1の絶縁層上に設けられ、半導体層、ゲート絶縁層、第1のゲート電極、ソース電極、及びドレイン電極を有する。第2の絶縁層は、第1の絶縁層に達する開口を有する。ソース電極、及びドレイン電極は、第2の絶縁層上に設けられる。半導体層は、第2の絶縁層の開口における側面、第1の絶縁層の開口における上面、並びにソース電極、及びドレイン電極の側面に接して設けられる。ゲート絶縁層は、半導体層、ソース電極、及びドレイン電極上に位置する。第1のゲート電極は、開口と重畳し、且つゲート絶縁層上に位置する。
 前述の半導体装置において、半導体層は、ソース電極の上面、及びドレイン電極の上面の一方または双方と接することが好ましい。
 前述の半導体装置において、第1の絶縁層と、ゲート絶縁層とは、開口の底部にて接する部分を有することが好ましい。
 前述の半導体装置において、半導体層は、第2の絶縁層の上面に接する部分を有することが好ましい。
 前述の半導体装置において、第2のゲート電極を有することが好ましい。第2のゲート電極は、第2の絶縁層に覆われることが好ましい。第2の絶縁層の一部は、第2のゲート電極の側面と、半導体層の間に位置することが好ましい。
 前述の半導体装置において、第1の絶縁層と、第2のゲート電極の間に、第3の絶縁層を有することが好ましい。
 前述の半導体装置において、開口の輪郭形状が、円形、楕円形、角の丸い四角形、正多角形、正多角形以外の多角形、凹多角形、楕円形、角の丸い多角形、または直線と曲線とを組み合わせた閉曲線のいずれかであることが好ましい。
 前述の半導体装置において、開口は、複数の延伸部と、少なくとも一以上の屈曲部と、を有することが好ましい。延伸部は、上面視において一方向に延伸された形状を有することが好ましい。延伸部の一と、延伸部の他の一とは、屈曲部を介して接続されることが好ましい。
 本発明の一態様は、第1の絶縁層と、第2の絶縁層と、第1のトランジスタと、第2のトランジスタと、を有する半導体装置である。第1のトランジスタは、第1の絶縁層上に設けられ、第1の半導体層、ゲート絶縁層、第1のゲート電極、第1のソース電極、及び第1のドレイン電極を有する。第2の絶縁層は、第1の絶縁層に達する第1の開口を有する。第1のソース電極、及び第1のドレイン電極は、第2の絶縁層上に設けられる。第1の半導体層は、第2の絶縁層の第1の開口における側面、第1の絶縁層の第1の開口における上面、並びに第1のソース電極、及び第1のドレイン電極の側面に接して設けられる。ゲート絶縁層は、第1の半導体層、第1のソース電極、及び第1のドレイン電極上に位置する。第1のゲート電極は、第1の開口と重畳し、且つゲート絶縁層上に位置する。第2のトランジスタは、第2の半導体層、ゲート絶縁層、第2のゲート電極、第2のソース電極、及び第2のドレイン電極を有する。第2のソース電極と、第2のドレイン電極と、は異なる高さに位置する。第2の絶縁層は、第2のソース電極、及び第2のドレイン電極の一方に達する第2の開口を有する。第2のソース電極、及び第2のドレイン電極の他方は、第2の絶縁層上に設けられる。第2の半導体層は、第2の絶縁層の第2の開口における側面、第2のソース電極及び第2のドレイン電極の一方の上面、並びに第2のソース電極及び第2のドレイン電極の他方の側面に接して設けられる。ゲート絶縁層は、第2の半導体層、第2のソース電極、及び第2のドレイン電極上に位置する。第2のゲート電極は、第2の開口と重畳し、且つゲート絶縁層上に位置する。
 前述の半導体装置において、第1の半導体層は、第1のソース電極の上面、及び第1のドレイン電極の上面の一方または双方と接することが好ましい。
 前述の半導体装置において、第1の絶縁層と、ゲート絶縁層とは、第1の開口の底部にて接する部分を有することが好ましい。
 前述の半導体装置において、第1の半導体層は、第2の絶縁層の上面に接する部分を有することが好ましい。
 前述の半導体装置において、第1の開口の輪郭形状が、円形、楕円形、角の丸い四角形、正多角形、正多角形以外の多角形、凹多角形、楕円形、角の丸い多角形、または直線と曲線とを組み合わせた閉曲線のいずれかであることが好ましい。
 前述の半導体装置において、第1の開口は、複数の延伸部と、少なくとも一以上の屈曲部と、を有することが好ましい。延伸部は、上面視において一方向に延伸された形状を有することが好ましい。延伸部の一と、延伸部の他の一とは、屈曲部を介して接続されることが好ましい。
 本発明の一態様により、微細なサイズのトランジスタを提供できる。または、チャネル長が長いトランジスタを提供できる。または、チャネル長が長いトランジスタ及びチャネル長が短いトランジスタを提供できる。または、電気特性が良好なトランジスタを提供できる。または、占有面積が小さい半導体装置を提供できる。または、配線抵抗の低い半導体装置を提供できる。または、消費電力が低い半導体装置または表示装置を提供できる。または、信頼性が高いトランジスタ、半導体装置、または表示装置を提供できる。または、高精細の表示装置を提供できる。または、生産性の高い半導体装置または表示装置の作製方法を提供できる。または、新規なトランジスタ、半導体装置、表示装置、またはこれらの作製方法を提供できる。
 なお、これらの効果の記載は、他の効果の存在を妨げるものではない。本発明の一態様は、必ずしも、これらの効果の全てを有する必要はない。明細書、図面、請求項の記載から、これら以外の効果を抽出することが可能である。
図1Aは、トランジスタの斜視概略図である。図1Bは、トランジスタの断面概略図である。
図2A及び図2Bは、トランジスタの斜視概略図である。
図3A乃至図3Cは、トランジスタの斜視概略図である。
図4A及び図4Bは、トランジスタの斜視概略図である。
図5Aは、トランジスタの斜視概略図である。図5Bは、トランジスタの断面概略図である。
図6は、トランジスタの斜視概略図である。
図7A及び図7Bは、トランジスタの斜視概略図である。
図8A及び図8Bは、トランジスタの斜視概略図である。
図9Aは、トランジスタの上面概略図である。図9Bは、トランジスタの断面概略図である。
図10Aは、トランジスタの斜視概略図である。図10Bは、トランジスタの上面概略図である。
図11A乃至図11Eは、トランジスタの上面概略図である。
図12Aは、半導体装置の一例を示す上面図である。図12Bは、半導体装置の一例を示す断面図である。
図13Aは、半導体装置の一例を示す上面図である。図13Bは、半導体装置の一例を示す断面図である。
図14Aは、半導体装置の一例を示す上面図である。図14Bは、半導体装置の一例を示す断面図である。
図15Aは、半導体装置の一例を示す上面図である。図15Bは、半導体装置の一例を示す断面図である。
図16Aは、半導体装置の一例を示す上面図である。図16Bは、半導体装置の一例を示す断面図である。
図17Aは、半導体装置の一例を示す上面図である。図17Bは、半導体装置の一例を示す断面図である。
図18Aは、半導体装置の一例を示す上面図である。図18Bは、半導体装置の一例を示す断面図である。
図19A及び図19Bは、半導体装置の一例を示す断面図である。
図20A乃至図20Eは、半導体装置の作製方法の一例を示す断面図である。
図21A乃至図21Dは、半導体装置の作製方法の一例を示す断面図である。
図22A乃至図22Dは、半導体装置の作製方法の一例を示す断面図である。
図23A及び図23Bは、半導体装置の作製方法の一例を示す断面図である。
図24A及び図24Bは、半導体装置の作製方法の一例を示す上面図である。
図25A及び図25Bは、半導体装置の作製方法の一例を示す上面図である。
図26A乃至図26Dは、半導体装置の作製方法の一例を示す断面図である。
図27A乃至図27Dは、半導体装置の作製方法の一例を示す断面図である。
図28A乃至図28Dは、半導体装置の作製方法の一例を示す断面図である。
図29A及び図29Bは、半導体装置の作製方法の一例を示す上面図である。
図30A及び図30Bは、半導体装置の作製方法の一例を示す上面図である。
図31Aは、表示装置の一例を示す斜視図である。図31Bは、表示装置の一例を示すブロック図である。
図32Aは、ラッチ回路の回路図である。図32Bは、インバータ回路の回路図である。
図33A及び図33Bは、画素回路の回路図である。図33Cは、画素回路の一例を示す断面図である。
図34は、画素回路の一例を示す断面図である。
図35は、表示装置の構成例を示す断面模式図である。
図36Aおよび図36Bは、電子装置の構成例を説明する図である。
図37Aおよび図37Bは、電子装置の構成例を説明する図である。
図38Aおよび図38Bは、表示装置の構成例を説明する図である。
図39は、表示装置の構成例を説明する図である。
図40A乃至図40Cは、表示モジュールの斜視図である。
図41Aおよび図41Bは、表示装置の構成例を説明する図である。
図42A乃至図42Dは、表示装置の構成例を説明する図である。
図43A乃至図43Dは、表示装置の構成例を説明する図である。
図44Aおよび図44Bは、表示装置の構成例を説明する図である。
図45A乃至図45Dは、表示装置の構成例を説明する図である。
図46A乃至図46Cは、表示装置の構成例を説明する図である。
図47A乃至図47Fは、電子機器の一例を示す図である。
図48A乃至図48Gは、電子機器の一例を示す図である。
図49Aは、副表示部を説明する図である。図49B1乃至図49B7は、画素の構成例を説明する図である。
図50A乃至図50Gは、画素の構成例を説明する図である。
図51A乃至図51Dは、発光デバイスの構成例を説明する図である。
 実施の形態について、図面を用いて詳細に説明する。但し、本発明は以下の説明に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。
 なお、以下に説明する発明の構成において、同一部分または同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。また、同様の機能を指す場合には、ハッチングパターンを同じくし、特に符号を付さない場合がある。
 本明細書等において、複数の要素に同じ符号を用いる場合、特に、それらを区別する必要があるときには、符号に“_1”、“[n]”、“[m,n]”等の識別用の符号を付記して記載する場合がある。また、図面等において、符号に“_1”、“[n]”、“[m,n]”等の識別用の符号を付記している場合、本明細書等において区別する必要が無いときには、識別用の符号を記載しない場合がある。
 図面において示す各構成の、位置、大きさ、及び、範囲などは、理解の簡単のため、実際の位置、大きさ、及び、範囲などを表していない場合がある。このため、開示する発明は、必ずしも、図面に開示された位置、大きさ、及び、範囲などに限定されない。
 本明細書等において、「第1」、「第2」という序数詞は、便宜上用いるものであり、構成要素の数、または、構成要素の順序(例えば、工程順、または積層順)を限定するものではない。また、本明細書のある箇所において構成要素に付す序数詞と、本明細書の他の箇所、または特許請求の範囲において、当該構成要素に付す序数詞と、が一致しない場合がある。
 なお、「膜」という言葉と、「層」という言葉とは、場合によっては、または、状況に応じて、互いに入れ替えることが可能である。例えば、「導電層」という用語を、「導電膜」という用語に変更することが可能である。または、例えば、「絶縁膜」という用語を、「絶縁層」という用語に変更することが可能である。
 トランジスタは半導体素子の一種であり、電流または電圧を増幅する機能、及び、導通または非導通を制御するスイッチング動作などを実現することができる。本明細書等におけるトランジスタは、IGFET(Insulated Gate Field Effect Transistor)及び薄膜トランジスタ(TFT:Thin Film Transistor)を含む。
 「ソース」と「ドレイン」の機能は、異なる極性のトランジスタを採用する場合、または回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書等においては、「ソース」と「ドレイン」の用語は、入れ替えて用いることができるものとする。なお、トランジスタのソース及びドレインの呼称については、ソース端子及びドレイン端子、またはソース電極及びドレイン電極等、状況に応じて適切に言い換えることができる。
 「ゲート」と「バックゲート」は入れ替えることができる。このため、本明細書等においては、「ゲート」と「バックゲート」の用語は、入れ替えて用いることができるものとする。なお、トランジスタのゲート及びバックゲートの呼称については、ゲート電極及びバックゲート電極等、状況に応じて適切に言い換えることができる。
 本明細書等において、「電気的に接続」には、「何らかの電気的作用を有するもの」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するもの」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない。例えば、「何らかの電気的作用を有するもの」には、電極または配線をはじめ、トランジスタなどのスイッチング素子、抵抗素子、コイル、その他の各種機能を有する素子などが含まれる。
 本明細書等において、特に断りがない場合、オフ電流とは、トランジスタがオフ状態(非導通状態、遮断状態、ともいう)にあるときのソース−ドレイン間のリーク電流をいう。オフ状態とは、特に断りがない場合、nチャネル型トランジスタでは、ゲートとソースの間の電圧Vgsがしきい値電圧Vthよりも低い(pチャネル型トランジスタでは、Vthよりも高い)状態をいう。
 本明細書等において「上面形状が概略一致」とは、積層した層と層との間で少なくとも輪郭の一部が重なることをいう。例えば、上層と下層とが、同一のマスクパターン、または一部が同一のマスクパターンにより加工された場合を含む。ただし、厳密には輪郭が重なり合わず、上層が下層の内側に位置すること、または上層が下層の外側に位置することもあり、この場合も「上面形状が概略一致」という場合がある。また、上面形状が一致または概略一致している場合、端部が揃っている、または概略揃っているということもできる。
 本明細書等において、テーパ形状とは、構造の側面の少なくとも一部が、基板面または被形成面に対して傾斜して設けられている形状のことを指す。例えば、傾斜した側面と基板面または被形成面とがなす角(テーパ角ともいう)が90度未満である領域を有すると好ましい。なお、構造の側面、基板面、及び被形成面は、必ずしも完全に平坦である必要はなく、微小な曲率を有する略平面状、または微細な凹凸を有する略平面状であってもよい。
 本明細書等において、メタルマスク、またはFMM(ファインメタルマスク、高精細なメタルマスク)を用いて作製されるデバイスをMM(メタルマスク)構造のデバイスと呼称する場合がある。また、本明細書等において、メタルマスク、またはFMMを用いずに作製されるデバイスをMML(メタルマスクレス)構造のデバイスと呼称する場合がある。なお、MML構造のデバイスは、メタルマスクを用いることなく製造することができるため、メタルマスクの合わせ精度に起因する精細度の上限を超えることができる。また、MML構造のデバイスは、メタルマスクの製造に係る設備およびメタルマスクの洗浄工程を不要にすることができる。また、MML構造のデバイスは、製造コストを低く抑えることが可能となるため、大量生産に適している。
 本明細書等では、発光波長が異なる発光デバイス(発光素子ともいう)で発光層を作り分ける構造をSBS(Side By Side)構造と呼ぶ場合がある。SBS構造は、発光デバイスごとに材料及び構成を最適化することができるため、材料及び構成の選択の自由度が高まり、輝度の向上及び信頼性の向上を図ることが容易となる。
 本明細書等において、正孔または電子を、「キャリア」といって示す場合がある。具体的には、正孔注入層または電子注入層を「キャリア注入層」といい、正孔輸送層または電子輸送層を「キャリア輸送層」といい、正孔ブロック層または電子ブロック層を「キャリアブロック層」という場合がある。なお、上述のキャリア注入層、キャリア輸送層、及びキャリアブロック層は、それぞれ、断面形状、または特性などによって明確に区別できない場合がある。また、1つの層が、キャリア注入層、キャリア輸送層、及びキャリアブロック層のうち2つまたは3つの機能を兼ねる場合がある。
 本明細書等において、発光デバイスは、一対の電極間にEL層を有する。EL層は、少なくとも発光層を有する。ここで、EL層が有する層(機能層ともいう)として、発光層、キャリア注入層(正孔注入層及び電子注入層)、キャリア輸送層(正孔輸送層及び電子輸送層)、及び、キャリアブロック層(正孔ブロック層及び電子ブロック層)などが挙げられる。本明細書等において、受光素子(受光デバイスともいう)は、一対の電極間に少なくとも光電変換層として機能する活性層を有する。本明細書等では、一対の電極の一方を画素電極と記し、他方を共通電極と記すことがある。
 本明細書等において、犠牲層(マスク層と呼称してもよい)とは、少なくとも発光層(より具体的には、EL層を構成する層のうち、島状に加工される層)の上方に位置し、製造工程中において、当該発光層を保護する機能を有する。
 本明細書等において、段切れとは、層、膜、または電極が、被形成面の形状(例えば段差など)に起因して分断されてしまう現象を示す。
(実施の形態1)
 本実施の形態では、本発明の一態様の半導体装置の構成例について説明する。ここでは特に、トランジスタを有する構成について説明する。
<構成例1>
 トランジスタ20の斜視概略図を、図1Aに示す。図1A中に示す一点鎖線A−Bにおける切断面の断面概略図を、図1Bに示す。トランジスタ20の上面概略図(平面概略図ともいう)を、図11Aに示す。なお、図1A及び図11Aでは、一部の構成要素(ゲート電極23、ゲート絶縁層22など)を省略している。
 トランジスタ20は、絶縁層31上に設けられ、半導体層21、ゲート絶縁層22、ゲート電極23、ソース電極24a、及びドレイン電極24bを有する。
 絶縁層31上に絶縁層32が設けられ、絶縁層32は絶縁層31に達する開口30を有する。絶縁層32上に、ソース電極24a及びドレイン電極24bが設けられる。半導体層21は、開口30における絶縁層32の側面に接して設けられている。ゲート絶縁層22は、半導体層21、絶縁層31、ソース電極24a、ドレイン電極24b等を覆って設けられる。ゲート電極23は、開口30と重なり、ゲート絶縁層22を覆って設けられる。半導体層21は、ソース電極24aとドレイン電極24bのそれぞれに接して設けられる。ここでは、半導体層21がソース電極24a及びドレイン電極24bの側面及び上面の一部と接して設けられる例を示している。
 図1A及び図1Bに示すように、半導体層21は開口30の側壁(開口30の側面、または開口30における絶縁層32の側面を指す場合もある)に沿って設けられている。半導体層21は、開口30の側壁に沿ってサイドウォール状に設けられているともいえる。ここで、トランジスタ20におけるチャネル長Lは、ソース電極24aとドレイン電極24bとの、開口30の側壁に沿った距離に相当する。図1Aでは、チャネル長Lを両矢印で示している。一方、トランジスタ20におけるチャネル幅Wは、開口30の深さ方向に沿った半導体層21の幅となる。そのため、チャネル幅Wは、絶縁層32の厚さ及び開口30の深さによって制御できるため、極めてチャネル幅の短いトランジスタを実現することができる。例えば、量産用の露光装置では実現できなかった、極めて小さいチャネル幅のトランジスタを実現することができる。また、最先端のLSI技術で用いられる極めて高額な露光装置を用いることなく、チャネル幅が10nm未満のトランジスタを実現することもできる。図1A及び図1Bでは、チャネル幅Wを両矢印で示している。
 開口30の輪郭形状(上面形状、平面形状ともいう)が複雑であるほど、チャネル長Lを大きくできる。ここでは開口30の輪郭形状を角の丸い長方形形状としたが、これに限られず様々な形状とすることができる。例えば、円形、楕円形、角の丸い四角形などとすることができる。また、正三角形、正方形、正五角形をはじめとした正多角形、正多角形以外の多角形としてもよい。また、星形多角形などの、少なくとも一つの内角が180度を超える多角形である、凹多角形とすると、チャネル長Lを長くできる。そのほか、楕円形、角の丸い多角形、直線と曲線とを組み合わせた閉曲線などとすることができる。
 このような構成とすることで、トランジスタのチャネル幅Wを、絶縁層32の厚さによって精密に制御することができるため、チャネル幅Wのばらつきを極めて小さくすることができる。さらに、チャネル幅Wが極めて小さいトランジスタを実現することができる。
 ここで、トランジスタの特性を示す指標として、チャネル長Lに対するチャネル幅Wの比(W/L比)を用いる場合がある。従来のトランジスタでは、チャネル長及びチャネル幅の最小値は露光装置の露光限界に依存するため、W/L比を小さくしたい場合には、Lを大きくする必要があり、トランジスタの占有面積が増大する問題があった。しかしながら本発明の一態様のトランジスタは、チャネル幅Wを露光装置の露光限界よりも小さくできるため、トランジスタの占有面積を増大させることなく、W/L比の極めて小さいトランジスタを実現することができる。
 図2Aは、半導体層21が、開口30の側壁だけでなく、絶縁層32の上面、及び絶縁層31の開口30内に位置する上面にも設けられている例を示す。図2Aに示す構成では、トランジスタのチャネル幅Wは、半導体層21の開口30の側壁に位置する部分の幅と、絶縁層32上に位置する部分の幅と、絶縁層31の上面に位置する部分の幅と、を足した長さとなる。
 なお、図1A、図1B及び図2Aでは、半導体層21がソース電極24a、及びドレイン電極24bの双方を覆い、半導体層21がソース電極24aの上面及びドレイン電極24bの上面と接する構成を示したが、本発明はこれに限られるものではない。例えば、半導体層21が、ソース電極24a及びドレイン電極24bの一方を覆い、半導体層21がソース電極24aの上面及びドレイン電極24bの上面の一方と接する構成としてもよい。または、例えば、半導体層21が、ソース電極24a及びドレイン電極24bを覆わずに、ソース電極24aの上面及びドレイン電極24bの上面と接しなくてもよい。
 図2Bは、半導体層21が、ソース電極24aの側面及びドレイン電極24bの側面と接し、ソース電極24aの上面、及びドレイン電極24bの上面とは接しない場合の例を示している。例えば、半導体層21となる半導体膜を加工する際、異方性のエッチング法を用いて形成することで、開口30の側壁に沿って半導体層21を形成することができる。
 図3Aは、ソース電極24aとドレイン電極24bとが隣り合って設けられる例を示している。上面概略図を、図11Bに示す。このような構成とすることで、トランジスタのチャネル長Lを開口30の周長に近づけることができ、チャネル長Lの長いトランジスタを実現できる。例えば、開口30の周長のうち、70%以上、さらには80%以上、さらには90%以上をチャネル長Lとすることが好ましい。
 図3Bは、一つの開口30に、2つのトランジスタを配置した場合の例である。ここでは、開口30の側壁に沿って、半導体層21aと半導体層21bが接することなく設けられている。これにより、半導体層21aを有するトランジスタ20aと、半導体層21bを有するトランジスタ20bとが、一つの開口30を共有するように設けられている。トランジスタ20aとトランジスタ20bとは、チャネル幅Wが等しいトランジスタとなる。なお、トランジスタ20aとトランジスタ20bとは、チャネル長Lは異なっていてもよい。なお、ここでは一つの開口30に2つのトランジスタを設けた例を示したが、3つ以上のトランジスタを設けてもよい。
 図3Cは、開口30の側壁全体にわたって、環状の半導体層21が設けられている場合の例である。上面概略図を、図11Cに示す。環状の半導体層21の一部に接してソース電極24aが設けられ、他の一部に接してドレイン電極24bが設けられている。このとき、図3Cに示すように、半導体層21におけるソース電極24aとドレイン電極24bとをつなぐ経路が2つ存在し、そのうち一方の長さをチャネル長L1、他方の長さをチャネル長L2とすることができる。特に、チャネル長L1とチャネル長L2とが等しくなるように、ソース電極24aとドレイン電極24bを開口30に対して対称に配置することが好ましい。
 図4A及び図4Bには、上記とは開口30の形状を異ならせた構成例を示している。
 図4Aは、開口30の輪郭の一部を波状にした場合の例である。これにより、開口30の占有面積を大きくすることなく、チャネル長Lを大きくすることができる。
 図4Bは、開口30の輪郭形状を略円形とした場合の例である。これにより、トランジスタの占有面積を小さくすることができる。また、開口30の形状が単純であることから、その形状ばらつきを小さくできるため、トランジスタの電気特性のばらつきを抑制できる。
 図4A及び図4Bでは、ソース電極24aとドレイン電極24bが、絶縁層32の上部に埋め込まれるように設けられ、これらの上面と絶縁層32の上面とが同一平面に位置する例を示している。
<構成例2>
 構成例1とは異なる構成例を、図5A及び図5Bに示す。図5Aはトランジスタ20Aの斜視図であり、図5Bは図5Aに示す一点鎖線A−Bにおける切断面の断面概略図である。
 トランジスタ20Aは、半導体層21が開口30の底部にも設けられている点で、構成例1に示すトランジスタと主に相違している。
 半導体層21は、開口30内における絶縁層32の側面及び絶縁層31の上面、並びに開口30の外側における絶縁層32の上面と接して設けられている。
 図5Aに示すように、トランジスタ20Aでは、ソース電極24aとドレイン電極24bとの間の半導体層21に流れる電流の経路が主に3種類存在する。一つは、ソース電極24aから半導体層21の開口30の側壁に位置する部分、開口30の底部に位置する部分、開口30の側壁に位置する部分を順に通ってドレイン電極に達する経路RBである。もう一つは、ソース電極24aから半導体層21の開口30の側壁に位置する部分を通ってドレイン電極に達する経路RSである。最後は、ソース電極24aから半導体層21の絶縁層32上に位置する部分を通ってドレイン電極24bに達する経路RTである。
 トランジスタ20Aは、各構成要素の形状、厚さなどに応じて、最も電流の流れやすい経路が異なる。より具体的には、上記3つの経路のうち、最も距離の短い経路では電流が流れやすくなり、電流密度が増加する。例えば、経路RSに多く電流が流れる構成とするには、開口30の深さを深くすることで経路RBの距離を長くし、さらにソース電極24aとドレイン電極24bの幅を開口30の幅よりも小さくするなどして経路RTの距離を長くする。
 このように、複数の電流経路を有する構成とすることで、オン状態のときに流すことのできる電流を増大させることができる。
 なお、ここで示した半導体層21の構成は、他の構成例にも適用できる。
 図6は、一つの開口30に2つのトランジスタを配置した場合の例である。ここでは、開口30の側壁及び底部、並びに絶縁層32の上面に接して、半導体層21aと半導体層21bが接することなく設けられている。半導体層21aと半導体層21bとは同一の半導体膜を用いて形成することができる。なお、ここでは一つの開口30に2つのトランジスタを設ける例を示したが、3つ以上のトランジスタを設けてもよい。
 図7A及び図7Bは、上記とは開口30の形状を異ならせた場合の例を示している。
 図7Aは、上記図4Aと同様に、開口30の輪郭の一部を波状にした場合の例である。これにより、チャネル長を長くすることができる。
 図7Bは、上記図4Bと同様に、開口30を略円形にした場合の例である。これにより、トランジスタの占有面積を小さくすることができる。また、開口30の形状が単純であることから、その形状ばらつきを小さくできるため、トランジスタの電気特性のばらつきを抑制できる。
 なお、ここで示した開口30の構成は、他の構成例にも適用できる。
<構成例3>
 構成例1とは異なる構成例を、図8A、図8B、図9A及び図9Bに示す。図8A及び図8Bはトランジスタ20Bの斜視概略図であり、図9Aはトランジスタ20Bの上面概略図である。図9Bは、図8A、図8B及び図9Aに示す一点鎖線A−Bにおける切断面の断面概略図である。なお、図8A、図8B及び図9Aでは、一部の構成要素(ゲート電極23、ゲート絶縁層22など)を省略している。また、図8Bでは、絶縁層32を透過させ、輪郭を破線で示している。
 図8A、図8B及び図9Aに示すように、トランジスタ20Bは、開口30が延伸部と屈曲部を有する輪郭形状である点で、構成例1に示すトランジスタ20と主に相違している。ここで、延伸部と屈曲部を組み合わせて形成された開口30の輪郭形状を、蛇行形状、迂曲形状、曲折形状、またはミアンダ形状と呼ぶことができる。
 図9Aに示すように、開口30は、延伸部26a、延伸部26b、延伸部26c、屈曲部28a、及び屈曲部28bを有する。開口30の輪郭形状は、延伸部26aと延伸部26bは、屈曲部28aを介して接続され、延伸部26bと延伸部26cは、屈曲部28bを介して接続された形状とみなすことができる。
 図9Bに示すように、半導体層21は、開口30における絶縁層32の側面に沿って設けられている。さらに、半導体層21は、ソース電極24aと接する領域、及びドレイン電極24bと接する領域を有する。また、開口30内で半導体層21は、ゲート絶縁層22を介してゲート電極23と対向して設けられている。
 図9A等では、半導体層21が延伸部26aにおいてソース電極24aに接し、延伸部26cにおいてドレイン電極24bに接する例を示している。なお、半導体層21が屈曲部においてソース電極24aまたはドレイン電極24bと接する構成としてもよい。例えば、半導体層21が屈曲部28aにおいてソース電極24aに接し、屈曲部28bにおいてドレイン電極24bに接する構成としてもよい。
 2個の延伸部を1個の屈曲部で接続することで、開口30に折り返し構造を形成することができる。このような折り返し形状を1個または複数個形成することにより、開口30の長さを、ソース電極24aとドレイン電極24bの距離より、顕著に大きくすることができる。よって、トランジスタの占有面積を増大させることなく、チャネル長Lを長くすることができる。チャネル長Lを長くすることにより、飽和性の高いトランジスタとすることができる。また、チャネル長Lに対するチャネル幅Wの比(W/L比)の極めて小さいトランジスタを実現することができる。
 なお、本明細書等において、トランジスタのId−Vd特性における、飽和領域の電流の変化が小さいことを、「飽和性が高い」と表現する場合がある。
 なお、ここで示した開口30の構成は、他の構成例にも適用できる。
 開口30の側壁の一部に半導体層21が設けられない構成例を、図10A及び図10Bに示す。図10Aはトランジスタ20Bの斜視概略図であり、図10Bは上面概略図である。
 図10A及び図10Bは、ソース電極24aとドレイン電極24bが隣り合って設けられ、さらに、ソース電極24aとドレイン電極24bの間において、開口30の側壁に半導体層21が設けられない構成例を示している。このような構成とすることで、トランジスタのチャネル長Lを開口30の周長に近づけることができ、チャネル長Lを長くすることができる。
 図10A等では、半導体層21が延伸部26aにおいてソース電極24a及びドレイン電極24bに接する例を示しているが、本発明の一態様はこれに限られない。半導体層21が屈曲部においてソース電極24a及びドレイン電極24bと接する構成としてもよい。または、半導体層21が屈曲部においてソース電極24a及びドレイン電極24bの一方と接し、延伸部において他方に接する構成としてもよい。
 図9A及び図10B等では、開口30が、延伸部26a、延伸部26b、延伸部26c、屈曲部28a、及び屈曲部28bを有する構成について示したが、本発明はこれに限られるものではない。開口30は、複数の延伸部と、少なくとも一以上の屈曲部を有していればよい。ここで、屈曲部の個数は、延伸部より1個少ないことが好ましい。例えば、図11Dに示すように、開口30が、2個の延伸部と、1個の屈曲部を有する構成にしてもよい。また、例えば、開口30が、4個以上の延伸部と、3個以上の屈曲部を有する構成にしてもよい。なお、図11Eに示すように、開口30の輪郭形状をロール状としてもよい。
 なお、図9A等では、開口30の輪郭形状を角が丸まった形状で示したが、本発明の一態様はこれに限られるものではなく、延伸部及び屈曲部の角が角張った形状にしてもよい。この場合、開口30の輪郭形状をジグザグ形状と呼ぶこともできる。
 なお、ここで示した半導体層21の構成は、他の構成例にも適用できる。
 本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態2)
 本実施の形態では、本発明の一態様の半導体装置について、図12乃至図19Bを用いて説明する。
<構成例1>
 半導体装置10の上面図(平面図ともいう)を、図12Aに示す。図12Aに示す一点鎖線A1−A2における切断面の断面図を図12Bに示す。なお、図12Aにおいて、半導体装置10の構成要素の一部(絶縁層等)を省略している。半導体装置の上面図については、以降の図面においても図12Aと同様に、構成要素の一部を省略する。
 半導体装置10は、トランジスタ100と、トランジスタ200と、絶縁層110と、を有する。トランジスタ100、トランジスタ200及び絶縁層110は、基板102上に設けられる。なお、基板102上に下地膜となる絶縁層を設けてもよい。その場合、トランジスタ100、トランジスタ200、及び絶縁層110は、下地膜となる絶縁層上に設けられる。よって、以下において、基板102の上面という場合には、基板102上の下地膜となる絶縁層の上面も含む。
 トランジスタ100とトランジスタ200は異なる構造を有する。また、トランジスタ100及びトランジスタ200は、一部の工程を共通にして形成することができる。なお、半導体装置10を表示装置に適用する場合、画素の選択トランジスタにトランジスタ100を用い、駆動トランジスタにトランジスタ200を用いると好適である。より具体的には、駆動トランジスタは飽和性が高いことが好ましいため、チャネル長が長いトランジスタ200を好適に用いることができる。このように、本発明の一態様の半導体装置においては、同一基板上で、チャネル長の異なるトランジスタを、絶縁層の厚さ、及びパターン形成により、自由に設計できるといった優れた効果を奏する。
 トランジスタ200の構成について、説明する。ここでは、トランジスタ200に、前述のトランジスタ20の構成を適用した例を示している。
 トランジスタ200は、導電層204と、導電層212aと、導電層212bと、絶縁層106と、半導体層208と、を有する。トランジスタ200において、導電層204はゲート電極として機能し、絶縁層106の一部はゲート絶縁層として機能する。導電層212aはソース電極及びドレイン電極の一方として機能し、導電層212bは他方として機能する。トランジスタ200を構成する各層は、単層構造であってもよく、積層構造であってもよい。導電層204、導電層212a、導電層212b、絶縁層106及び半導体層208は、前述のゲート電極23、ソース電極24a、ドレイン電極24b、ゲート絶縁層22及び半導体層21に係る記載を参照できる。
 絶縁層110は、開口145を有する。絶縁層110上に、導電層212a及び導電層212bが設けられる。導電層212a及び導電層212bの一部の端部は、開口145側の絶縁層110の端部と揃っていることが好ましい。導電層212aと導電層212bは、同じ材料を用いることができる。また、導電層212aと導電層212bは同じ工程で形成することができる。例えば、導電層212a及び導電層212bとなる膜を形成し、当該膜を加工することにより、導電層212a及び導電層212bを形成できる。なお、絶縁層110及び開口145は、前述の絶縁層32及び開口30に係る記載を参照できる。
 半導体層208は、開口145の側壁(開口145の側面、または開口145における絶縁層110の側面を指す場合もある)に接して、サイドウォール状に設けられる。半導体層208は、導電層212aの側面、導電層212bの側面及び絶縁層110の側面に接して設けられる。また、図12Bに示すように、半導体層208の下面は、基板102の上面と接してもよい。なお、半導体層208は、開口145の底部において、基板102を覆うようには設けられない。つまり、開口145の底部において、半導体層208が形成されない領域が設けられており、当該領域において、基板102の上面と絶縁層106が接する。
 半導体層208の導電層212aと接する領域はソース領域及びドレイン領域の一方として機能し、導電層212bと接する領域は他方として機能する。半導体層208において、ソース領域とドレイン領域の間にチャネル形成領域が設けられる。
 絶縁層106は、開口145を覆うように設けられる。絶縁層106は、半導体層208、導電層212a、導電層212b及び絶縁層110上に設けられる。絶縁層106は、半導体層208の上面及び側面、導電層212aの上面及び側面、導電層212bの上面及び側面、絶縁層110の側面、並びに基板102の上面と接する領域を有する。絶縁層106は、半導体層208の上面及び側面、導電層212aの上面及び側面、導電層212bの上面及び側面、絶縁層110の側面、並びに基板102の上面の形状に沿った形状を有する。
 導電層204は、絶縁層106上に設けられ、絶縁層106の上面と接する領域を有する。導電層204は、絶縁層106を介して、半導体層208と重なる領域を有する。導電層204は、絶縁層106の上面及び側面の形状に沿った形状を有する。
 次に、トランジスタ100の構成について、説明する。
 トランジスタ100は、導電層104と、絶縁層106と、半導体層108と、導電層112aと、導電層112bと、を有する。トランジスタ100において、導電層104はゲート電極(第1のゲート電極ともいえる)として機能し、絶縁層106の一部はゲート絶縁層(第1のゲート絶縁層ともいえる)として機能する。導電層112aはソース電極及びドレイン電極の一方として機能し、導電層112bは他方として機能する。トランジスタ100を構成する各層は、単層構造であってもよく、積層構造であってもよい。
 基板102上に導電層112aが設けられ、導電層112a上に絶縁層110が設けられる。絶縁層110は、導電層112aの上面及び側面を覆うように設けられる。絶縁層110は、導電層112aに達する開口141を有する。開口141において、導電層112aが露出するともいえる。
 絶縁層110上に、導電層112bが設けられる。導電層112bは、絶縁層110を介して導電層112aと重なる領域を有する。導電層112bは、導電層112aと重なる領域に開口143を有する。開口143は、開口141と重なる領域に設けられる。導電層112bは、導電層212a及び導電層212bと同じ材料を用いることができる。また、導電層112bは、導電層212a及び導電層212bと同じ工程で形成することができる。例えば、導電層112b、導電層212a及び導電層212bとなる膜を形成し、当該膜を加工することにより、導電層112b、導電層212a及び導電層212bを形成できる。
 半導体層108は、開口141及び開口143を覆うように設けられる。半導体層108は、半導体層208と同じ材料を用いることができる。また、半導体層108は、半導体層208と同じ工程で形成することができる。例えば、半導体層108及び半導体層208となる膜を形成し、当該膜を加工することにより、半導体層108及び半導体層208を形成できる。
 半導体層108は、導電層112bの上面及び側面、絶縁層110の側面、並びに導電層112aの上面と接する領域を有する。半導体層108は、開口141及び開口143を介して、導電層112aと電気的に接続される。半導体層108は、導電層112bの上面及び側面、絶縁層110の側面、並びに導電層112aの上面の形状に沿った形状を有する。半導体層108は、絶縁層110を介して導電層112aと重なる領域を有する。絶縁層110は、導電層112aと半導体層108に挟持される領域を有するともいえる。
 半導体層108の導電層112aと接する領域はソース領域及びドレイン領域の一方として機能し、導電層112bと接する領域は他方として機能する。半導体層108において、ソース領域とドレイン領域の間にチャネル形成領域が設けられる。
 絶縁層106は、開口141及び開口143を覆うように設けられる。絶縁層106は、半導体層108、導電層112b及び絶縁層110上に設けられる。絶縁層106は、半導体層108の上面及び側面、導電層112bの上面及び側面、並びに絶縁層110の上面と接する領域を有する。絶縁層106は、半導体層108の上面及び側面、導電層112bの上面及び側面、並びに絶縁層110の上面の形状に沿った形状を有する。
 導電層104は、絶縁層106上に設けられ、絶縁層106の上面と接する領域を有する。導電層104は、絶縁層106を介して、半導体層108と重なる領域を有する。導電層104は、絶縁層106の上面及び側面の形状に沿った形状を有する。導電層104は、導電層204と同じ材料を用いることができる。また、導電層104は、導電層204と同じ工程で形成することができる。例えば、導電層104及び導電層204となる膜を形成し、当該膜を加工することにより、導電層104及び導電層204を形成できる。
 トランジスタ100は、半導体層108よりも上方にゲート電極を有する、いわゆるトップゲート型のトランジスタである。さらに、半導体層108の下面がソース電極及びドレイン電極として機能する導電層112a及び導電層112bと接することから、TGBC(Top Gate Bottom Contact)型のトランジスタということができる。また、トランジスタ100は、被形成面である基板102の表面に対してソース電極とドレイン電極とが異なる高さに位置し、基板102の表面に対して垂直方向、または概略垂直方向にドレイン電流が流れる。トランジスタ100において、縦方向、または概略縦方向にドレイン電流が流れるということもできる。そのため、本発明の一態様であるトランジスタは、縦チャネル型トランジスタ、またはVFET(Vertical Field Effect Transistor)ということができる。また、トランジスタ200は、縦方向と、横方向との双方に電流が流れる構成であるため、VLFET(Vertical Lateral Field Effect Transistor)ということができる。
 トランジスタ100は、導電層112aと導電層112bの間に設けられる絶縁層110(具体的には、絶縁層110b)の厚さでチャネル長を制御することができる。したがって、トランジスタの作製に用いる露光装置の限界解像度よりも短いチャネル長を有するトランジスタを精度高く作製できる。また、複数のトランジスタ100間の特性ばらつきも低減される。よって、トランジスタ100を含む半導体装置の動作が安定し、信頼性を高めることができる。また、特性ばらつきが減ると、回路設計の自由度が高くなり、半導体装置の動作電圧を低くすることができる。よって、半導体装置の消費電力を低くすることができる。
 トランジスタ100は、ソース電極、チャネル形成領域を有する層、及びドレイン電極を、縦方向に重ねて設けることができるため、チャネル形成領域を有する層を平面状に配置した、いわゆるプレーナ型トランジスタと比較して、占有面積を大幅に縮小できる。
 導電層112a、導電層112b、及び導電層104はそれぞれ、配線として機能することができ、トランジスタ100はこれらの配線が重なる領域に設けることができる。つまり、トランジスタ100及び配線を有する回路において、トランジスタ100及び配線の占有面積を縮小することができる。したがって、回路の占有面積を縮小することができ、小型の半導体装置とすることができる。
 チャネル長の短いトランジスタ100と、チャネル長の長いトランジスタ200を、一部の工程を共通にして同じ基板上に形成することができる。例えば、大きいオン電流が求められるトランジスタにトランジスタ100を適用し、高い飽和性を求められるトランジスタにトランジスタ200を適用することにより、高い性能の半導体装置とすることができる。
 トランジスタ100のソース電極及びドレイン電極として機能する導電層112a及び導電層112bは異なる面上に設けられる。具体的には、導電層112aは基板102上に設けられ、導電層112bは絶縁層110上に設けられ、絶縁層110は導電層112aと導電層112bに挟持される。一方、トランジスタ200のソース電極及びドレイン電極として機能する導電層212a及び導電層212bは同じ面上に設けられる。具体的には、導電層212a及び導電層212bは絶縁層110上に設けられる。トランジスタ100のソース電極及びドレイン電極の一方は、トランジスタ200のソース電極及びドレイン電極と異なる面上に設けられ、他方は、トランジスタ200のソース電極及びドレイン電極と同じ面上に設けられるともいえる。
 例えば、本発明の一態様の半導体装置を表示装置の画素回路に適用する場合、画素回路の占有面積を縮小することができ、高精細の表示装置とすることができる。また、例えば、本発明の一態様の半導体装置を表示装置の駆動回路(例えば、ゲート線駆動回路及びソース線駆動回路の一方または双方)に適用する場合、駆動回路の占有面積を縮小することができ、狭額縁の表示装置とすることができる。
 トランジスタ100及びトランジスタ200を覆うように、絶縁層195が設けられる。絶縁層195は、トランジスタ100及びトランジスタ200の保護層として機能する。
 次に、トランジスタ100及びトランジスタ200の詳細な構成について、説明する。
 半導体層108及び半導体層208に用いる半導体材料は、特に限定されない。例えば、単体元素よりなる半導体、または化合物半導体を用いることができる。単体元素よりなる半導体として、例えば、シリコン、及びゲルマニウムが挙げられる。化合物半導体として、例えば、ヒ化ガリウム、及びシリコンゲルマニウムが挙げられる。その他、化合物半導体として、例えば、有機半導体、窒化物半導体、及び、酸化物半導体(OS:Oxide Semiconductor)が挙げられる。なお、これらの半導体材料に、ドーパントとして不純物が含まれてもよい。
 半導体層108及び半導体層208に用いる半導体材料の結晶性は特に限定されず、非晶質半導体、単結晶性半導体、または単結晶以外の結晶性を有する半導体(微結晶半導体、多結晶半導体、または一部に結晶領域を有する半導体)のいずれを用いてもよい。単結晶半導体または結晶性を有する半導体を用いると、トランジスタ特性の劣化を抑制できるため好ましい。
 半導体層108及び半導体層208はそれぞれ、シリコンを用いることができる。シリコンとして、単結晶シリコン、多結晶シリコン、微結晶シリコン、及び非晶質シリコンが挙げられる。多結晶シリコンとして、例えば、低温ポリシリコン(LTPS:Low Temperature Poly Silicon)が挙げられる。チャネル形成領域に非晶質シリコンを用いたトランジスタは、大型のガラス基板上に形成でき、低コストで作製することができる。チャネル形成領域に多結晶シリコンを用いたトランジスタは、電界効果移動度が高く、高速動作が可能である。また、チャネル形成領域に微結晶シリコンを用いたトランジスタは、非晶質シリコンを用いたトランジスタより電界効果移動度が高く、高速動作が可能である。
 半導体層108及び半導体層208はそれぞれ、半導体特性を示す金属酸化物(酸化物半導体ともいう)を有することが好ましい。
 半導体層108及び半導体層208に用いる金属酸化物のバンドギャップはそれぞれ、2.0eV以上が好ましく、2.5eV以上がより好ましい。
 酸化物半導体を用いたトランジスタ(以下、OSトランジスタと記す)は、非晶質シリコンを用いたトランジスタと比較して電界効果移動度が極めて高い。また、OSトランジスタは、オフ電流が著しく小さく、当該トランジスタと直列に接続された容量に蓄積した電荷を長期間に亘って保持することが可能である。また、OSトランジスタを適用することで、半導体装置の消費電力を低減することができる。
 絶縁層110は、1層以上の無機絶縁膜を有することが好ましい。無機絶縁膜に用いることができる材料として、例えば、酸化物、窒化物、酸化窒化物、及び窒化酸化物が挙げられる。酸化物として、例えば、酸化シリコン、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、酸化タンタル、酸化セリウム、ガリウム亜鉛酸化物、及び、ハフニウムアルミネートが挙げられる。窒化物として、例えば、窒化シリコン、及び窒化アルミニウムが挙げられる。酸化窒化物として、例えば、酸化窒化シリコン、酸化窒化アルミニウム、酸化窒化ガリウム、酸化窒化イットリウム、及び、酸化窒化ハフニウムが挙げられる。窒化酸化物として、例えば、窒化酸化シリコン、及び窒化酸化アルミニウムが挙げられる。
 なお、本明細書等において、酸化窒化物とは、その組成として窒素よりも酸素の含有量が多い材料を指す。窒化酸化物とは、その組成として酸素よりも窒素の含有量が多い材料を指す。例えば、酸化窒化シリコンと記載した場合は、その組成として窒素よりも酸素の含有量が多い材料を指し、窒化酸化シリコンと記載した場合は、その組成として、酸素よりも窒素の含有量が多い材料を示す。
 トランジスタ200において、半導体層208の絶縁層110と接する領域は、チャネル形成領域として機能する。トランジスタ100において、半導体層108の絶縁層110と接する領域は、チャネル形成領域として機能する。半導体層108及び半導体層208に金属酸化物を用いる場合、半導体層108と絶縁層110、及び半導体層208と絶縁層110との界面特性を向上させるため、絶縁層110の半導体層108と接する領域の少なくとも一部、及び半導体層208と接する領域の少なくとも一部は酸素を有することが好ましい。具体的には、絶縁層110における半導体層108のチャネル形成領域と接する領域、及び半導体層208のチャネル形成領域と接する領域は、酸素を有することが好ましい。絶縁層110における半導体層108のチャネル形成領域と接する領域、及び半導体層208のチャネル形成領域と接する領域に、酸化物及び酸化窒化物の一以上を好適に用いることができる。
 絶縁層110は、積層構造を有することが好ましい。図12B等では、絶縁層110が、絶縁層110aと、絶縁層110a上の絶縁層110bと、絶縁層110b上の絶縁層110cと、を有する例を示している。
 図12A及び図12Bに示すトランジスタ200の拡大図を、図13A及び図13Bに示す。トランジスタ100の拡大図を、図14A及び図14Bに示す。
 絶縁層110bは酸素を有することが好ましく、前述の酸化物及び酸化窒化物のいずれか一つまたは複数を用いることが好ましい。具体的には、絶縁層110bには、酸化シリコン及び酸化窒化シリコンの一方または双方を好適に用いることができる。これより、少なくとも半導体層208の絶縁層110bと接する領域、及び半導体層108の絶縁層110bと接する領域はそれぞれ、チャネル形成領域として機能することができる。
 絶縁層110bには、加熱により酸素を放出する膜を用いるとより好ましい。トランジスタ100の作製工程中に加わる熱により、絶縁層110bが酸素を放出することで、半導体層108に酸素を供給することができる。絶縁層110bから半導体層108、特にチャネル形成領域に酸素を供給することで、酸素欠損(V)が修復され、酸素欠損(V)を低減することができる。また、酸素欠損(V)に水素が入った欠陥(以下、VHとも記す)を、酸素の供給により低減することができる。したがって、良好な電気特性を示し、かつ信頼性の高いトランジスタとすることができる。
 例えば、酸素を含む雰囲気における加熱処理、または、酸素を含む雰囲気におけるプラズマ処理を行うことで、絶縁層110bに酸素を供給することができる。また、絶縁層110bの上面に、スパッタリング法により、酸素を含む雰囲気で酸化物膜を形成することで酸素を供給してもよい。その後、当該酸化物膜を除去してもよい。なお、後述する実施の形態3では、金属酸化物層137を形成することで、絶縁層110bに酸素を供給する例を示す。
 絶縁層110bは、スパッタリング法、またはプラズマ化学気相堆積(PECVD:Plasma Enhanced Chemical Vapor Deposition)法などの成膜方法で形成することが好ましい。特に、スパッタリング法を用い、成膜ガスに水素を含むガスを用いない方法で形成することで、水素の含有量の極めて少ない膜とすることができる。そのため、チャネル形成領域に水素が供給されることを抑制し、トランジスタ100の電気特性の安定化を図ることができる。
 絶縁層110bにおいて、物質(例えば、原子、分子及びイオン)が拡散しやすいことが好ましい。絶縁層110bにおける物質の拡散係数が大きいことが好ましいともいえる。特に、絶縁層110bは、酸素が拡散しやすいことが好ましい。つまり、絶縁層110bにおける酸素の拡散係数が大きいことが好ましい。絶縁層110bに含まれる酸素は、絶縁層110b中を拡散し、絶縁層110bと半導体層108の界面を介して半導体層108に供給されるとともに、絶縁層110bと半導体層208の界面を介して半導体層208に供給される。
 ここで、半導体層108及び半導体層208に導電率の高い材料を用いることで、オン電流の大きいトランジスタとすることができる。しかしながら、導電率の高い材料を用いると酸素欠損(V)が形成されやすく、チャネル形成領域の酸素欠損(V)の増加によってVHが増加することにより、トランジスタのしきい値電圧がシフトし、ゲート電圧が0V時に流れるドレイン電流(以下、カットオフ電流とも記す)が大きくなってしまう場合がある。例えば、nチャネル型トランジスタでは、しきい値電圧がマイナス側にシフトすることで、カットオフ電流が大きくなってしまう場合がある。絶縁層110bを設けることにより、少なくとも半導体層108の絶縁層110bと接する領域及び半導体層208の絶縁層110bと接する領域、つまりトランジスタ100及びトランジスタ200のチャネル形成領域に酸素が供給され、チャネル形成領域の酸素欠損(V)及びVHを低減することができる。これにより、しきい値電圧がシフトすることが抑制され、小さいカットオフ電流と、大きいオン電流が両立したトランジスタとすることができる。したがって、低い消費電力と高い性能が両立した半導体装置とすることができる。
 半導体層108の導電層112aと接する領域は、トランジスタ100のソース領域及びドレイン領域の一方として機能し、導電層112bと接する領域は他方として機能する。ソース領域及びドレイン領域は、チャネル形成領域と比較して電気抵抗が低い領域である。ソース領域及びドレイン領域は、チャネル形成領域と比較してキャリア濃度が高い領域、酸素欠陥密度が高い領域ともいえる。
 絶縁層110aは、絶縁層110bと導電層112aとの間に設けられる。絶縁層110cは、絶縁層110bと導電層112bの間に設けられる。絶縁層110a及び絶縁層110cはそれぞれ、自身から放出される不純物(例えば、水素及び水)の量が少なく、かつ不純物が透過しにくいことが好ましい。これにより、絶縁層110a及び絶縁層110cに含まれる不純物が、チャネル形成領域に拡散することを抑制できる。したがって、良好な電気特性を示し、かつ信頼性の高いトランジスタとすることができる。
 絶縁層110a及び絶縁層110cはそれぞれ、酸素が透過しにくい膜を用いることが好ましい。これにより、絶縁層110bに含まれる酸素が、絶縁層110aを介して導電層112aに拡散することを抑制できる。同様に、絶縁層110bに含まれる酸素が、絶縁層110cを介して導電層112bに拡散することを抑制できる。これにより、導電層112a及び導電層112bが酸化され、これらの電気抵抗が高くなることを抑制できる。それとともに、絶縁層110bに含まれる酸素が絶縁層110a側、及び絶縁層110c側に拡散することが抑制されるため、絶縁層110bからチャネル形成領域へ供給される酸素の量が増え、チャネル形成領域の酸素欠損(V)及びVHを低減することができる。
 絶縁層110a及び絶縁層110cのそれぞれに酸素が拡散しにくい膜を用いることより、絶縁層110bから、チャネル形成領域に効果的に酸素を供給することができる。なお、絶縁層110a及び絶縁層110cの一方または双方を設けない構成としてもよい。
 絶縁層110a及び絶縁層110cはそれぞれ窒素を有することが好ましく、前述の窒化物及び窒化酸化物のいずれか一つまたは複数を用いることが好ましい。絶縁層110a及び絶縁層110cはそれぞれ、例えば、窒化シリコンまたは窒化酸化シリコンを好適に用いることができる。または、絶縁層110a及び絶縁層110cの一方また双方に酸化物及び酸化窒化物のいずれか一つまたは複数を用いてもよい。絶縁層110a及び絶縁層110cはそれぞれ、例えば、酸化アルミニウムを好適に用いることができる。なお、絶縁層110aは絶縁層110cと同じ材料を用いてもよく、異なる材料を用いてもよい。
 なお、本明細書等において、異なる材料とは、構成元素の一部または全てが異なる材料、または構成元素が同じで組成が異なる材料をいう。
 絶縁層110aの厚さT110aは、例えば、3nm以上、5nm以上、10nm以上、20nm以上、50nm以上、または70nm以上であって、1μm未満、500nm以下、400nm以下、300nm以下、200nm以下、150nm以下、または120nm以下とすることができる。厚さT110aは、図14Bに示すように、断面視における絶縁層110aの被形成面(ここでは、導電層112aの上面)と絶縁層110aの上面の最短距離とすることができる。
 絶縁層110aの厚さT110aが厚いと、絶縁層110aから放出される不純物の量が多くなり、チャネル形成領域に拡散する不純物の量が多くなってしまう場合がある。一方、厚さT110aが薄いと、絶縁層110bに含まれる酸素が絶縁層110aを介して、導電層112a側に拡散し、チャネル形成領域に供給される酸素の量が減ってしまう場合がある。厚さT110aを前述の範囲とすることにより、チャネル形成領域の酸素欠損(V)及びVHを低減できる。また、絶縁層110bに含まれる酸素によって導電層112aが酸化され、導電層112aの電気抵抗が高くなることを抑制できる。
 絶縁層110cの厚さT110cは、例えば、3nm以上、5nm以上、10nm以上、15nm以上、または20nm以上であって、1μm以下、500nm以下、300nm以下、200nm以下、150nm以下、120nm以下、または100nm以下とすることができる。厚さT110cは、図14Bに示すように、断面視における絶縁層110cの被形成面(ここでは、絶縁層110bの上面)と絶縁層110cの上面の最短距離とすることができる。
 絶縁層110cの厚さT110cが厚いと、絶縁層110cから放出される不純物の量が多くなり、チャネル形成領域に拡散する不純物の量が多くなってしまう場合がある。一方、厚さT110cが薄いと、絶縁層110bに含まれる酸素が絶縁層110cを介して、導電層112b側に拡散し、チャネル形成領域に供給される酸素の量が減ってしまう場合がある。厚さT110cを前述の範囲とすることにより、チャネル形成領域の酸素欠損(V)及びVHを低減できる。また、絶縁層110bに含まれる酸素によって導電層112bが酸化され、導電層112bの電気抵抗が高くなることを抑制できる。
 半導体層108の絶縁層110aと接する領域、及び、絶縁層110cと接する領域の少なくとも一つは、チャネル形成領域と比較して電気抵抗が低い領域(以下、低抵抗領域とも記す)であってもよい。当該領域は、チャネル形成領域と比較してキャリア濃度が高い領域、酸素欠陥密度が高い領域ともいえる。絶縁層110aに不純物(例えば、水及び水素)を放出する材料を用いることで、半導体層108の絶縁層110aと接する領域を低抵抗領域とすることができる。半導体層108は、導電層112aと接する領域(ソース領域及びドレイン領域の一方)とチャネル形成領域との間に、低抵抗領域を有する構成とすることができる。同様に、絶縁層110cに不純物を放出する材料を用いることで、半導体層108の絶縁層110cと接する領域を低抵抗領域とすることができる。半導体層108は、導電層112bと接する領域(ソース領域及びドレイン領域の他方)とチャネル形成領域との間に、低抵抗領域を有する構成とすることができる。低抵抗領域は、ドレイン電界を緩和するためのバッファ領域として機能することができる。なお、これらの低抵抗領域が、ソース領域またはドレイン領域として機能してもよい。
 ドレイン領域とチャネル形成領域との間に低抵抗領域を設けることにより、ドレイン領域近傍に高い電界が生じにくくなり、ホットキャリアの発生を抑制し、トランジスタの劣化を抑制することができる。例えば、導電層112aがドレイン電極として機能し、導電層112bがソース電極として機能する場合、半導体層108の絶縁層110aと接する領域を低抵抗領域とすることにより、ドレイン領域近傍に高い電界が生じにくくなり、ホットキャリアの発生を抑制し、トランジスタの劣化を抑制することができる。導電層112aがソース電極として機能し、導電層112bがドレイン電極として機能する場合、半導体層108の絶縁層110cと接する領域を低抵抗領域とすることにより、ドレイン領域近傍に高い電界が生じにくくなり、ホットキャリアの発生を抑制し、トランジスタの劣化を抑制することができる。
 前述したように、絶縁層110a及び絶縁層110cから放出される不純物の量が多すぎると、チャネル形成領域に不純物が拡散してしまう恐れがある。絶縁層110a及び絶縁層110cに不純物を放出する材料を用いる場合であっても、放出される不純物の量は少ないことが好ましい。
 なお、絶縁層110は、少なくとも絶縁層110bを有することが好ましい。例えば、絶縁層110a及び絶縁層110cの一方または双方を有さない構成としてもよい。また、絶縁層110を2層、または4層以上の積層構造としてもよく、単層構造としてもよい。
 開口145、開口141及び開口143の上面形状に限定はなく、例えば、円形、楕円形、三角形、四角形(長方形、菱形、正方形を含む)、五角形などの多角形、またはこれら多角形の角が丸い形状とすることができる。なお、多角形は、凹多角形(少なくとも一つの内角が180度を超える多角形)及び凸多角形(全ての内角が180度以下である多角形)のどちらであってもよい。図12A等に示すように、開口141及び開口143の上面形状はそれぞれ、円形であることが好ましい。開口の上面形状を円形とすることにより、開口を形成する際の加工精度を高めることができ、微細なサイズの開口を形成することができる。なお、本明細書等において、円形とは真円に限定されない。
 本明細書等において、開口145の上面形状とは、絶縁層110の開口145側の上面端部の形状を指す。開口141の上面形状とは、絶縁層110の開口141側の上面端部の形状を指す。また、開口143の上面形状とは、導電層112bの開口143側の下面端部の形状を指す。
 図12A等に示すように、開口141の上面形状と開口143の上面形状とは互いに一致、または概略一致させることができる。このとき、図12B等に示すように、導電層112bの開口143側の下面端部は、絶縁層110の開口141側の上面端部と一致、または概略一致することが好ましい。導電層112bの下面とは、絶縁層110側の面を指す。絶縁層110の上面とは、導電層112b側の面を指す。
 なお、開口141の上面形状と開口143の上面形状とは互いに一致しなくてもよい。また、開口141と開口143の上面形状が円形であるとき、開口141と開口143は同心円状であってもよく、同心円状でなくてもよい。
 トランジスタ200のチャネル長及びチャネル幅について、図13A及び図13Bを用いて説明する。
 図13Aでは、トランジスタ200のチャネル長L200を実線の両矢印で示している。チャネル長L200は、導電層212aと導電層212bとの、開口145の側壁に沿った距離に相当する。図13Bでは、トランジスタ200のチャネル幅W200を破線の両矢印で示している。チャネル幅W200は、開口145の深さ方向に沿った半導体層208の幅となる。
 トランジスタ100のチャネル長及びチャネル幅について、図14A及び図14Bを用いて説明する。
 図14Bでは、トランジスタ100のチャネル長L100を破線の両矢印で示している。トランジスタ100のチャネル長L100は、断面視における絶縁層110bの開口141側の側面の長さに相当する。つまり、チャネル長L100は、絶縁層110bの厚さT110b、及び絶縁層110bの開口141側の側面と絶縁層110bの被形成面(ここでは、絶縁層110aの上面)とのなす角の角度θ110で決まる。したがって、チャネル長L100を露光装置の限界解像度よりも小さな値とすることができ、微細なサイズのトランジスタを実現することができる。具体的には、従来のフラットパネルディスプレイの量産用の露光装置(例えば、最小線幅2μmまたは1.5μm程度)では実現できなかった、極めて短いチャネル長のトランジスタを実現することができる。また、最先端のLSI技術で用いられる極めて高額な露光装置を用いることなく、チャネル長が10nm未満のトランジスタを実現することもできる。
 チャネル長L100は、例えば、5nm以上、7nm以上、または10nm以上であって、3μm未満、2.5μm以下、2μm以下、1.5μm以下、1.2μm以下、1μm以下、500nm以下、300nm以下、200nm以下、100nm以下、50nm以下、30nm以下、または20nm以下とすることができる。例えば、チャネル長L100を、100nm以上1μm以下とすることもできる。
 チャネル長L100を短くすることにより、トランジスタ100のオン電流を大きくすることができる。トランジスタ100を用いることにより、高速動作が可能な回路を作製することができる。さらには回路の占有面積を縮小することが可能となる。したがって、小型の半導体装置とすることができる。例えば、本発明の一態様の半導体装置を大型の表示装置、または高精細な表示装置に適用する際、配線数が増加した場合においても、各配線における信号遅延を低減することができ、表示ムラを抑制することができる。また、回路の占有面積を縮小できるため、表示装置の額縁を狭くすることができる。
 絶縁層110bの厚さT110b及び角度θ110を調整することにより、チャネル長L100を制御することができる。なお、図14Bでは、絶縁層110bの厚さT110bを一点鎖線の両矢印で示している。
 絶縁層110bの厚さT110bは、例えば、5nm以上、7nm以上、または10nm以上であって、3μm未満、2.5μm以下、2μm以下、1.5μm以下、1.2μm以下、1μm以下、500nm以下、300nm以下、200nm以下、100nm以下、50nm以下、30nm以下、または20nm以下とすることができる。
 絶縁層110の開口141側の側面は、垂直形状、またはテーパ形状であることが好ましい。角度θ110は、90度以下であることが好ましい。角度θ110を小さくすることにより、絶縁層110上に形成される層(例えば、半導体層108)の被覆性を高めることができる。また、角度θ110が小さいほど、チャネル長L100を長くすることができ、角度θ110が大きいほど、チャネル長L100を短くすることができる。
 角度θ110は、例えば、30度以上、35度以上、40度以上、45度以上、50度以上、55度以上、60度以上、65度以上、または70度以上であって、90度以下、85度以下、または80度以下とすることができる。角度θ110は、75度以下、70度以下、65度以下、または60度以下としてもよい。
 なお、図14B等では、断面視において、絶縁層110の開口141側の側面の形状が直線である構成を示しているが、本発明の一態様はこれに限られない。断面視において、絶縁層110の開口141側の側面の形状は曲線であってもよく、また側面の形状が直線である領域と曲線である領域の双方を有してもよい。
 ここで、導電層112bは、開口141の内側に設けないことが好ましい。具体的には、導電層112bは、絶縁層110の開口141側の側面と接する領域を有さないことが好ましい。導電層112bを開口141の内側にも設ける場合、トランジスタ100のチャネル長L100が絶縁層110bの側面の長さより短くなり、チャネル長L100の制御が困難になってしまう場合がある。したがって、開口143の上面形状が開口141の上面形状と一致、または、上面視(平面視ともいう)において開口143が開口141を包含することが好ましい。
 図14A及び図14Bでは、開口141の幅D141を二点鎖線の両矢印で示している。図14Aでは、開口141の上面形状が円形である例を示す。このとき、幅D141は当該円の直径に相当し、トランジスタ100のチャネル幅W100は当該円の円周の長さとなる。すなわち、チャネル幅W100は、π×D141となる。このように、開口141の上面形状が円形であると、他の形状に比べて、チャネル幅W100の小さいトランジスタを実現できる。
 開口141の幅D141は、深さ方向で変化する場合がある。開口141の幅D141として、例えば、断面視における絶縁層110b(または絶縁層110)の最も高い位置の径、最も低い位置の径、及びこれらの中間点の位置の径の3つの平均値を用いることができる。または、開口141の径として、例えば、断面視における絶縁層110b(または絶縁層110)の最も高い位置の径、最も低い位置の径、またはこれらの中間点の位置の径の、いずれかの径を用いてもよい。
 フォトリソグラフィ法を用いて開口141を形成する場合、開口141の幅D141は露光装置の限界解像度以上となる。幅D141は、例えば、200nm以上、300nm以上、400nm以上、または、500nm以上であって、5μm未満、4.5μm以下、4μm以下、3.5μm以下、3μm以下、2.5μm以下、2μm以下、1.5μm以下、または1μm以下とすることができる。
 なお、トランジスタ100のチャネル長L100を短くする場合、絶縁層110a及び絶縁層110cはそれぞれ、自身から放出される水素の量がより少ない材料を用いることが好ましい。絶縁層110a及び絶縁層110cに少量でも水素を放出する材料を用いる場合は、これらの厚さが薄いことが好ましい。例えば、チャネル長L100を100nm以下とする場合、絶縁層110aの厚さT110a及び絶縁層110cの厚さT110cはそれぞれ、1nm以上、3nm以上、または5nm以上であって、50nm以下、40nm以下、30nm以下、20nm以下、15nm以下、または10nm以下が好ましい。これにより、チャネル形成領域に拡散する不純物の量を少なくすることができ、チャネル長L100が短い場合においても良好な電気特性を示し、かつ信頼性の高いトランジスタとすることができる。
 なお、ここでは半導体層108の絶縁層110bと接する領域がチャネル形成領域として機能する構成を例に挙げて説明したが、本発明の一態様はこれに限られない。半導体層108の絶縁層110aと接する領域もチャネル形成領域として機能してもよい。同様に、絶縁層110cと接する領域もチャネル形成領域として機能してもよい。
 図12B等では、トランジスタ100において、半導体層108、絶縁層106及び導電層104が開口141及び開口143を覆う例を示しているが、本発明の一態様はこれに限られない。絶縁層110と、導電層112aとによって段差が形成され、当該段差に沿って半導体層108、絶縁層106及び導電層104が設けられる構成としてもよい。
 次に、トランジスタ200の詳細な構成について、図13A及び図13Bを用いて説明する。図13A及び図13Bは、図12A及び図12Bに示すトランジスタ200の拡大図である。
 前述したように、トランジスタ100のチャネル長L100は露光装置の限界解像度よりも小さな値とすることができ、トランジスタ200のチャネル長L200は露光装置の限界解像度以上の値とすることができる。例えば、大きいオン電流が求められるトランジスタにトランジスタ100を適用し、高い飽和性が求められるトランジスタにトランジスタ200を適用することにより、それぞれのトランジスタの利点を活かした高い性能の半導体装置10とすることができる。さらに、トランジスタ100とトランジスタ200を一部の工程を共通にして形成することができる。具体的には、半導体層108及び半導体層208は、同じ工程で形成することができる。絶縁層106の一部はトランジスタ100のゲート絶縁層として機能し、絶縁層106の他の一部はトランジスタ200のゲート絶縁層として機能する。導電層104及び導電層204は、同じ工程で形成することができる。導電層112b、導電層212a及び導電層212bは、同じ工程で形成することができる。したがって、半導体装置10の生産性を高め、製造コストを低くすることができる。
[半導体層108、半導体層208]
 半導体層108及び半導体層208に用いることができる金属酸化物について、具体的に説明する。金属酸化物として、例えば、インジウム酸化物、ガリウム酸化物、及び亜鉛酸化物が挙げられる。金属酸化物は、少なくともインジウムまたは亜鉛を含むことが好ましい。また、金属酸化物は、インジウムと、元素Mと、亜鉛と、の中から選ばれる二または三を有することが好ましい。なお、元素Mは、酸素との結合エネルギーが高い金属元素または半金属元素であり、例えば、酸素との結合エネルギーがインジウムよりも高い金属元素または半金属元素である。元素Mとして、具体的には、アルミニウム、ガリウム、スズ、イットリウム、チタン、バナジウム、クロム、マンガン、鉄、コバルト、ニッケル、ジルコニウム、モリブデン、ハフニウム、タンタル、タングステン、ランタン、セリウム、ネオジム、マグネシウム、カルシウム、ストロンチウム、バリウム、ホウ素、シリコン、ゲルマニウム、及びアンチモンなどが挙げられる。金属酸化物が有する元素Mは、上記元素のいずれか一種または複数種であることが好ましく、アルミニウム、ガリウム、スズ、及びイットリウムから選ばれた一種または複数種であることがより好ましく、ガリウム及びスズの一種または複数種がさらに好ましい。なお、本明細書等において、金属元素と半金属元素をまとめて「金属元素」と呼ぶことがあり、本明細書等に記載の「金属元素」には半金属元素が含まれることがある。
 半導体層108及び半導体層208はそれぞれ、例えば、インジウム亜鉛酸化物(In−Zn酸化物)、インジウムスズ酸化物(In−Sn酸化物、ITOとも記す)、インジウムチタン酸化物(In−Ti酸化物)、インジウムガリウム酸化物(In−Ga酸化物)、インジウムタングステン酸化物(In−W酸化物、IWOとも記す)、インジウムガリウムアルミニウム酸化物(In−Ga−Al酸化物)、インジウムガリウムスズ酸化物(In−Ga−Sn酸化物)、ガリウム亜鉛酸化物(Ga−Zn酸化物、GZOとも記す)、アルミニウム亜鉛酸化物(Al−Zn酸化物、AZOとも記す)、インジウムアルミニウム亜鉛酸化物(In−Al−Zn酸化物、IAZOとも記す)、インジウムスズ亜鉛酸化物(In−Sn−Zn酸化物、ITZO(登録商標)とも記す)、インジウムチタン亜鉛酸化物(In−Ti−Zn酸化物)、インジウムガリウム亜鉛酸化物(In−Ga−Zn酸化物、IGZOとも記す)、インジウムガリウムスズ亜鉛酸化物(In−Ga−Sn−Zn酸化物、IGZTOとも記す)、インジウムガリウムアルミニウム亜鉛酸化物(In−Ga−Al−Zn酸化物、IGAZO、IGZAO、またはIAGZOとも記す)などを用いることができる。または、シリコンを含むインジウムスズ酸化物(ITSOとも記す)、ガリウムスズ酸化物(Ga−Sn酸化物)、アルミニウムスズ酸化物(Al−Sn酸化物)などを用いることができる。
 金属酸化物に含まれる全ての金属元素の原子数の和に対するインジウムの原子数の割合を高くすることにより、トランジスタの電界効果移動度を高めることができる。また、オン電流が大きいトランジスタを実現できる。
 なお、金属酸化物は、インジウムに代えて、または、インジウムに加えて、元素周期表における周期番号が大きい金属元素の一種または複数種を有してもよい。金属元素の軌道の重なりが大きいほど、金属酸化物におけるキャリア伝導は大きくなる傾向がある。よって、周期番号が大きい金属元素を有することで、トランジスタの電界効果移動度を高めることができる場合がある。周期番号が大きい金属元素として、第5周期に属する金属元素、及び第6周期に属する金属元素などが挙げられる。当該金属元素として、具体的には、イットリウム、ジルコニウム、銀、カドミウム、スズ、アンチモン、バリウム、鉛、ビスマス、ランタン、セリウム、プラセオジム、ネオジム、プロメチウム、サマリウム、及びユウロピウムなどが挙げられる。なお、ランタン、セリウム、プラセオジム、ネオジム、プロメチウム、サマリウム、及びユウロピウムは、軽希土類元素と呼ばれる。
 金属酸化物は、非金属元素の一種または複数種を有してもよい。金属酸化物が非金属元素を有することで、キャリア濃度の増加、または、バンドギャップの縮小などが生じ、トランジスタの電界効果移動度を高めることができる場合がある。非金属元素として、例えば、炭素、窒素、リン、硫黄、セレン、フッ素、塩素、臭素、及び水素などが挙げられる。
 金属酸化物に含まれる全ての金属元素の原子数の和に対する亜鉛の原子数の割合を高くすることにより、結晶性の高い金属酸化物となり、金属酸化物中の不純物の拡散を抑制できる。したがって、トランジスタの電気特性の変動が抑制され、信頼性を高めることができる。
 金属酸化物に含まれる全ての金属元素の原子数の和に対する元素Mの原子数の割合を高くすることにより、金属酸化物に酸素欠損(V)が形成されることを抑制できる。したがって、酸素欠損(V)に起因するキャリア生成が抑制され、オフ電流が小さいトランジスタとすることができる。また、トランジスタの電気特性の変動が抑制され、信頼性を高めることができる。
 半導体層108及び半導体層208に適用する金属酸化物の組成により、トランジスタの電気特性、及び信頼性が異なる。したがって、トランジスタに求められる電気特性、及び信頼性に応じて金属酸化物の組成を異ならせることにより、優れた電気特性と高い信頼性を両立した半導体装置とすることができる。
 金属酸化物がIn−M−Zn酸化物の場合、当該In−M−Zn酸化物におけるInの原子数比は元素Mの原子数比以上であることが好ましい。このようなIn−M−Zn酸化物の金属元素の原子数比として、例えば、In:M:Zn=1:1:1、In:M:Zn=1:1:1.2、In:M:Zn=2:1:3、In:M:Zn=3:1:2、In:M:Zn=4:2:3、In:M:Zn=4:2:4.1、In:M:Zn=5:1:3、In:M:Zn=5:1:6、In:M:Zn=5:1:7、In:M:Zn=5:1:8、In:M:Zn=6:1:6、In:M:Zn=10:1:1、In:M:Zn=10:1:3、In:M:Zn=10:1:4、In:M:Zn=10:1:6、In:M:Zn=10:1:7、In:M:Zn=10:1:8、In:M:Zn=5:2:5、In:M:Zn=10:1:10、In:M:Zn=20:1:10、In:M:Zn=40:1:10、及び、これらの近傍の組成が挙げられる。なお、近傍の組成とは、所望の原子数比の±30%の範囲を含む。金属酸化物中のインジウムの原子数比を大きくすることで、トランジスタのオン電流、または電界効果移動度などを高めることができる。
 In−M−Zn酸化物におけるInの原子数比は元素Mの原子数比未満であってもよい。このようなIn−M−Zn酸化物の金属元素の原子数比として、例えば、In:M:Zn=1:3:2、In:M:Zn=1:3:3、In:M:Zn=1:3:4、及びこれらの近傍の組成が挙げられる。金属酸化物中のMの原子数の割合を大きくすることで、酸素欠損(V)の生成を抑制することができる。
 なお、元素Mとして複数の金属元素を有する場合は、当該金属元素の原子数の割合の合計を、元素Mの原子数の割合とすることができる。
 本明細書等において、含有される全ての金属元素の原子数の和に対するインジウムの原子数の割合を、インジウムの含有率と記す場合がある。他の金属元素においても同様である。
 半導体層108及び半導体層208にインジウムの含有率が高い材料を用いることで、トランジスタのオン電流、または電界効果移動度などを高めることができる。さらに、元素Mを有することで、酸素欠損(V)の生成を抑制することができる。元素Mの含有率(含有される全ての金属元素の原子数の和に対する元素Mの原子数の割合)は、0.1%以上3%以下が好ましく、さらには0.1%以上2%以下が好ましい。これにより、電気特性が良好なトランジスタとすることができる。例えば、In:M:Zn=40:1:10、及びその近傍の金属酸化物を用いることが好ましい。元素Mは、上記元素のいずれか一種または複数種であることが好ましく、アルミニウム、ガリウム、スズ、及びイットリウムから選ばれた一種または複数種であることがより好ましい。具体的には、In:Sn:Zn=40:1:10、及びその近傍の金属酸化物を好適に用いることができる。または、In:Al:Zn=40:1:10、及びその近傍の金属酸化物を好適に用いることができる。
 ここで、半導体層108及び半導体層208に多結晶構造の金属酸化物を用いると、結晶粒界が再結合中心となり、キャリアが捕獲されることにより、トランジスタのオン電流が小さくなってしまう場合がある。多結晶構造になりやすい組成の金属酸化物を用いる場合、結晶化を阻害する元素を含むことが好ましい。例えば、インジウムスズ酸化物(ITO)と比較して、シリコンを含むインジウムスズ酸化物(ITSO)は多結晶構造になりづらいため、半導体層108及び半導体層208に好適に用いることができる。ITSOを用いる場合、シリコンの含有率(含有される全ての金属元素の原子数の和に対するシリコンの原子数の割合)は、1%以上20%以下が好ましく、さらには3%以上20%以下が好ましく、さらには3%以上15%以下が好ましく、さらには5%以上15%以下が好ましい。具体的には、In:Sn:Si=45:5:4、In:Sn:Si=95:5:8、及びこれらの近傍の金属酸化物を好適に用いることができる。
 半導体層108及び半導体層208の組成の分析には、例えば、エネルギー分散型X線分光法(EDX:Energy Dispersive X−ray Spectrometry)、X線光電子分光法(XPS:X−ray Photoelectron Spectrometry)、誘導結合プラズマ質量分析法(ICP−MS:Inductively Coupled Plasma−Mass Spectrometry)、または誘導結合高周波プラズマ発光分光法(ICP−AES:Inductively Coupled Plasma−Atomic Emission Spectrometry)を用いることができる。または、これらの手法を複数組み合わせて分析を行ってもよい。なお、含有率が低い元素は、分析精度の影響により、実際の含有率と分析によって得られた含有率が異なる場合がある。例えば、元素Mの含有率が低い場合、分析によって得られた元素Mの含有率が、実際の含有率より低くなる場合がある。
 金属酸化物の形成には、スパッタリング法、または原子層堆積(ALD:Atomic Layer Deposition)法を好適に用いることができる。なお、金属酸化物をスパッタリング法で形成する場合、形成後の金属酸化物の組成はスパッタリングターゲットの組成と異なる場合がある。特に、亜鉛は、形成後の金属酸化物における含有率が、スパッタリングターゲットと比較して50%程度にまで減少する場合がある。
 半導体層108及び半導体層208はそれぞれ、2以上の金属酸化物層を有する積層構造としてもよい。半導体層108及び半導体層208のそれぞれが有する2以上の金属酸化物層の組成が互いに同じ、または概略同じであってもよい。組成が同じ金属酸化物層の積層構造とすることで、例えば、同じスパッタリングターゲットを用いて形成できるため、製造コストを削減できる。
 半導体層108及び半導体層208のそれぞれが有する2以上の金属酸化物層の組成が互いに異なってもよい。例えば、In:M:Zn=1:3:4[原子数比]もしくはその近傍の組成の第1の金属酸化物層と、当該第1の金属酸化物層上に設けられるIn:M:Zn=1:1:1[原子数比]もしくはその近傍の組成の第2の金属酸化物層と、の積層構造を好適に用いることができる。また、元素Mとして、ガリウム、アルミニウム、またはスズを用いることが特に好ましい。第1の金属酸化物層と第2の金属酸化物層における元素Mは、同じであってもよく、互いに異なっていてもよい。例えば、第1の金属酸化物層と第2の金属酸化物層は、互いに組成が異なるIGZO層であってもよい。
 例えば、In:Zn=4:1[原子数比]もしくはその近傍の組成の第1の金属酸化物層と、当該第1の金属酸化物層上に設けられるIn:M:Zn=1:1:1[原子数比]もしくはその近傍の組成の第2の金属酸化物層と、の積層構造を好適に用いることができる。
 例えば、インジウム酸化物、インジウムガリウム酸化物、及びIGZOの中から選ばれるいずれか一と、IAZO、IAGZO、及びITZO(登録商標)の中から選ばれるいずれか一と、の積層構造を用いてもよい。
 なお、第1の金属酸化物を有する第1の金属酸化物層と、第2の金属酸化物を有する第2の金属酸化物層の積層構造とし、第1の金属酸化物の組成と第2の金属酸化物の組成が同じ、または概略同じである場合、第1の金属酸化物層と第2の金属酸化物層の境界(界面)を明確に確認できない場合がある。
 半導体層108及び半導体層208は、結晶性を有する金属酸化物を用いることが好ましい。結晶性を有する金属酸化物の構造として、例えば、CAAC(c−axis aligned crystal)構造、多結晶構造、及び、微結晶(nc:nano−crystal)構造が挙げられる。結晶性を有する金属酸化物を用いることにより、半導体層108中及び半導体層208中の欠陥準位密度を低減でき、信頼性の高い半導体装置を実現できる。
 半導体層108及び半導体層208はそれぞれ、CAAC−OS又はnc−OSを用いることが好ましい。
 CAAC−OSは、複数の層状結晶を有する。当該結晶のc軸は、被形成面の法線方向に配向している。半導体層108及び半導体層208はそれぞれ、被形成面に対して平行または概略平行な層状結晶を有することが好ましい。例えば、半導体層108は、導電層112bの上面と接する領域においては当該上面に対して平行または概略平行な層状結晶を有し、導電層112bの側面と接する領域においては当該側面に対して平行または概略平行な層状結晶を有することが好ましい。特に、半導体層108は、開口141において、被形成面である絶縁層110の側面に対して平行または概略平行な層状結晶を有することが好ましい。このような構成とすることにより、トランジスタ100のチャネル長方向に対して、半導体層108の層状結晶が概略平行に形成されるため、オン電流の大きいトランジスタとすることができる。同様に、半導体層208は、被形成面(ここでは、絶縁層110の側面、導電層212aの側面、及び導電層212bの側面)に対して平行または概略平行な層状結晶を有することが好ましい。特に、半導体層208は、導電層204と重なる領域において、被形成面である絶縁層110の側面に対して平行または概略平行な層状結晶を有することが好ましい。
 チャネル形成領域に結晶性が高い金属酸化物を用いることで、チャネル形成領域中の欠陥準位密度を低減できる。一方、結晶性の低い金属酸化物を用いることで、大きな電流を流すことができるトランジスタを実現することができる。
 金属酸化物の形成時の基板温度が高いほど、結晶性の高い金属酸化物を形成することができる。形成時の基板温度は、例えば、形成時に基板が置かれるステージの温度により調整できる。また、形成に用いる成膜ガス全体に対する酸素ガスの流量の割合(以下、酸素流量比ともいう)、または処理室内の酸素分圧が高いほど、結晶性の高い金属酸化物を形成することができる。
 半導体層108及び半導体層208の結晶性は、例えば、X線回折(XRD:XRay Diffraction)、透過型電子顕微鏡(TEM:Transmission Electron Microscope)、または電子線回折(ED:Electron Diffraction)により解析できる。または、これらの手法を複数組み合わせて分析を行ってもよい。
 半導体層108及び半導体層208に金属酸化物を用いる場合、チャネル形成領域のVHをできる限り低減し、高純度真性または実質的に高純度真性にすることが好ましい。このように、VHが十分低減された金属酸化物を得るには、金属酸化物中の水、水素などの不純物を除去すること(脱水、脱水素化処理と記載する場合がある。)と、金属酸化物に酸素を供給して酸素欠損(V)を修復することが重要である。VHなどの不純物が十分に低減された金属酸化物をトランジスタのチャネル形成領域に用いることで、安定した電気特性を付与することができる。なお、金属酸化物に酸素を供給して酸素欠損(V)を修復することを、加酸素化処理と記す場合がある。
 半導体層108及び半導体層208に金属酸化物を用いる場合、チャネル形成領域のキャリア濃度は、1×1018cm−3以下であることが好ましく、1×1017cm−3未満であることがより好ましく、1×1016cm−3未満であることがさらに好ましく、1×1013cm−3未満であることがさらに好ましく、1×1012cm−3未満であることがさらに好ましい。なお、チャネル形成領域のキャリア濃度の下限値について限定は無いが、例えば、1×10−9cm−3とすることができる。
 OSトランジスタは、放射線照射による電気特性の変動が小さい、つまり放射線に対する耐性が高いため、放射線が入射しうる環境においても好適に用いることができる。OSトランジスタは、放射線に対する信頼性が高いともいえる。例えば、X線のフラットパネルディテクタの画素回路に、OSトランジスタを好適に用いることができる。また、OSトランジスタは、宇宙空間で使用する半導体装置に好適に用いることができる。放射線として、電磁放射線(例えば、X線、及びガンマ線)、及び粒子放射線(例えば、アルファ線、ベータ線、陽子線、及び中性子線)が挙げられる。
 半導体層108及び半導体層208はそれぞれ、半導体として機能する層状物質を有してもよい。層状物質とは、層状の結晶構造を有する材料群の総称である。層状の結晶構造は、共有結合またはイオン結合によって形成される層が、ファンデルワールス結合のような、共有結合またはイオン結合よりも弱い結合を介して積層している構造である。層状物質は、単位層内における電気伝導性が高く、つまり、2次元電気伝導性が高い。半導体として機能し、かつ、2次元電気伝導性の高い材料をチャネル形成領域に用いることで、オン電流が大きいトランジスタを提供することができる。
 上記層状物質として、例えば、グラフェン、シリセン、カルコゲン化物などが挙げられる。カルコゲン化物は、カルコゲン(第16族に属する元素)を含む化合物である。また、カルコゲン化物として、遷移金属カルコゲナイド、13族カルコゲナイドなどが挙げられる。トランジスタのチャネル形成領域として適用可能な遷移金属カルコゲナイドとして、具体的には、硫化モリブデン(代表的にはMoS)、セレン化モリブデン(代表的にはMoSe)、モリブデンテルル(代表的にはMoTe)、硫化タングステン(代表的にはWS)、セレン化タングステン(代表的にはWSe)、タングステンテルル(代表的にはWTe)、硫化ハフニウム(代表的にはHfS)、セレン化ハフニウム(代表的にはHfSe)、硫化ジルコニウム(代表的にはZrS)、セレン化ジルコニウム(代表的にはZrSe)などが挙げられる。
[導電層112a、導電層112b、導電層104、導電層204、導電層212a、導電層212b]
 導電層112a、導電層112b、導電層104、導電層204、導電層212a及び導電層212bはそれぞれ、単層構造でもよく、2層以上の積層構造であってもよい。導電層112a、導電層112b、導電層104、導電層204、導電層212a及び導電層212bに用いることができる材料として、それぞれ、例えば、クロム、銅、アルミニウム、金、銀、亜鉛、タンタル、チタン、タングステン、マンガン、ニッケル、鉄、コバルト、モリブデン、及びニオブの一または複数、並びに前述した金属の一または複数を成分とする合金が挙げられる。導電層112a、導電層112b、導電層104、導電層204、導電層212a及び導電層212bにはそれぞれ、銅、銀、金、及びアルミニウムのうち一または複数を含む、低抵抗な導電材料を好適に用いることができる。特に、銅またはアルミニウムは量産性に優れるため好ましい。
 導電層112a、導電層112b、導電層104、導電層204、導電層212a及び導電層212bにはそれぞれ、導電性を有する金属酸化物(酸化物導電体)を用いることができる。酸化物導電体(OC:Oxide Conductor)として、例えば、酸化インジウム、酸化亜鉛、In−Sn酸化物(ITO)、In−Zn酸化物、In−W酸化物、In−W−Zn酸化物、In−Ti酸化物、In−Ti−Sn酸化物、In−Sn−Si酸化物(シリコンを含むITO、ITSOともいう)、ガリウムを添加した酸化亜鉛、及びIn−Ga−Zn酸化物が挙げられる。特にインジウムを含む酸化物導電体は、導電性が高いため好ましい。
 半導体特性を有する金属酸化物に酸素欠損を形成し、該酸素欠損に水素を添加すると、伝導帯近傍にドナー準位が形成される。この結果、金属酸化物は、導電性が高くなり導電体化する。導電体化された金属酸化物を、酸化物導電体ということができる。
 導電層112a、導電層112b、導電層104、導電層204、導電層212a及び導電層212bはそれぞれ、前述の酸化物導電体(金属酸化物)を含む導電膜と、金属または合金を含む導電膜と、の積層構造としてもよい。金属または合金を含む導電膜を用いることで、配線抵抗を小さくすることができる。
 導電層112a、導電層112b、導電層104、導電層204、導電層212a及び導電層212bはそれぞれ、Cu−X合金膜(Xは、Mn、Ni、Cr、Fe、Co、Mo、Ta、またはTi)を適用してもよい。Cu−X合金膜を用いることで、ウェットエッチング法により加工できるため、製造コストを削減できる。
 なお、導電層112a、導電層112b、導電層104、導電層204、導電層212a及び導電層212bは互いに同じ材料を用いてもよく、異なる材料を用いてもよい。
 導電層112a及び導電層112bは、半導体層108と接する領域を有する。導電層212a及び導電層212bは、半導体層208と接する領域を有する。半導体層108として金属酸化物を用いる場合、導電層112a及び導電層112bに酸化されやすい金属(例えば、アルミニウム)を用いると、導電層112aと半導体層108との間、及び導電層112bと半導体層108との間に絶縁性の酸化物(例えば、酸化アルミニウム)が形成され、これらの導通を妨げる恐れがある。同様に、半導体層208として金属酸化物を用いる場合、導電層212a及び導電層212bに酸化されやすい金属を用いると、導電層212aと半導体層208との間、及び導電層212bと半導体層208との間に絶縁性の酸化物が形成され、これらの導通を妨げる恐れがある。そのため、導電層112a、導電層112b、導電層212a及び導電層212bには、酸化されにくい導電材料、酸化されても電気抵抗が低く保たれる導電材料、または酸化物導電体を用いることが好ましい。
 導電層112a、導電層112b、導電層112a及び導電層112bにはそれぞれ、例えば、チタン、窒化タンタル、窒化チタン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、ルテニウム、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ランタンとニッケルを含む酸化物を用いることが好ましい。これらは、酸化されにくい導電材料、または、酸化されても電気抵抗が低く保たれる材料であるため、好ましい。
 導電層112a、導電層112b、導電層212a及び導電層212bにはそれぞれ、前述の酸化物導電体を用いることができる。具体的には、酸化インジウム、酸化亜鉛、ITO、In−Zn酸化物、In−W酸化物、In−W−Zn酸化物、In−Ti酸化物、In−Ti−Sn酸化物、シリコンを含むIn−Sn酸化物、ガリウムを添加した酸化亜鉛などの酸化物導電体を用いることができる。
 導電層112a、導電層112b、導電層212a及び導電層212bにはそれぞれ、窒化物導電体を用いてもよい。窒化物導電体として、例えば、窒化タンタル、及び窒化チタンが挙げられる。
 導電層112a、導電層112b、導電層104、導電層212a、導電層212b及び導電層204はそれぞれ、積層構造を有してもよい。このとき、少なくとも半導体層108と接する領域及び半導体層208と接する領域にはそれぞれ、酸化されにくい導電材料、酸化されても電気抵抗が低く保たれる導電材料、または酸化物導電体を用いることが好ましい。また、半導体層108及び半導体層208のいずれとも接しない領域には、電気抵抗率の低い材料を用いることが好ましい。これにより、導電層の電気抵抗を低くすることができる。例えば、半導体層108と接する領域及び半導体層208と接する領域にそれぞれIn−Sn−Si酸化物(ITSO)を、半導体層108及び半導体層208のいずれとも接しない領域に銅またはタングステンを好適に用いることができる。
[絶縁層106]
 絶縁層106は、単層構造でもよく、2層以上の積層構造であってもよい。絶縁層106は、1層以上の無機絶縁膜を有することが好ましい。無機絶縁膜に用いることができる材料として、例えば、酸化物、窒化物、酸化窒化物、及び窒化酸化物が挙げられる。絶縁層106は、絶縁層110に用いることができる材料を用いることができる。
 絶縁層106は、半導体層108及び半導体層208と接する領域を有する。半導体層108及び半導体層208に金属酸化物を用いる場合、絶縁層106を構成する膜のうち、少なくとも半導体層108及び半導体層208と接する膜には、前述の酸化物及び酸化窒化物のいずれかを用いることが好ましい。また、絶縁層106には、加熱により酸素を放出する膜を用いるとより好ましい。
 具体的には、絶縁層106が単層構造の場合、絶縁層106には、酸化物または酸化窒化物を用いることが好ましい。具体的には、絶縁層106は、酸化シリコンまたは酸化窒化シリコンを好適に用いることができる。
 絶縁層106を積層構造とする場合、半導体層108及び半導体層208と接する側の絶縁膜は酸化物または酸化窒化物を有し、導電層104及び導電層204と接する側の絶縁膜は窒化物または窒化酸化物を有することが好ましい。当該酸化物または酸化窒化物として、例えば、酸化シリコンまたは酸化窒化シリコンを好適に用いることができる。当該窒化物または窒化酸化物として、窒化シリコンまたは窒化酸化シリコンを好適に用いることができる。
 窒化シリコン、及び、窒化酸化シリコンは自身から放出される不純物(例えば、水及び水素)の量が少なく、酸素及び水素が透過しにくい特徴を有するため、絶縁層106として好適に用いることができる。不純物が絶縁層106から半導体層108及び半導体層208に拡散することが抑制されることで、トランジスタの電気特性を良好とし、かつ信頼性を高めることができる。
 なお、微細なトランジスタにおいて、ゲート絶縁層の厚さが薄くなると、リーク電流が大きくなってしまう場合がある。ゲート絶縁層に、比誘電率の高い材料(high−k材料ともいう)を用いることで物理膜厚を保ちながら、トランジスタ動作時の低電圧化が可能となる。絶縁層106に用いることができるhigh−k材料として、例えば、酸化ガリウム、酸化ハフニウム、酸化ジルコニウム、アルミニウム及びハフニウムを有する酸化物、アルミニウム及びハフニウムを有する酸化窒化物、シリコン及びハフニウムを有する酸化物、シリコン及びハフニウムを有する酸化窒化物、並びに、シリコン及びハフニウムを有する窒化物が挙げられる。
[絶縁層195]
 トランジスタ100及びトランジスタ200の保護層として機能する絶縁層195は、不純物が拡散しにくい材料を用いることが好ましい。絶縁層195を設けることにより、トランジスタに外部から不純物が拡散することを効果的に抑制でき、半導体装置の信頼性を高めることができる。不純物として、例えば、水及び水素が挙げられる。
 絶縁層195は、無機材料を有する絶縁層、または有機材料を有する絶縁層とすることができる。絶縁層195は、例えば、酸化物、酸化窒化物、窒化酸化物または窒化物の無機材料を好適に用いることができる。より具体的には、窒化シリコン、窒化酸化シリコン、酸化窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化アルミニウム、酸化ハフニウム、及びハフニウムアルミネートの一または複数を用いることができる。有機材料として、例えば、アクリル樹脂、及びポリイミド樹脂の一または複数を用いることができる。有機材料は感光性の材料を用いてもよい。また、上述の絶縁膜を2以上積層して用いてもよい。絶縁層195は、無機材料を有する絶縁層と、有機材料を有する絶縁層との積層構造としてもよい。
[基板102]
 基板102の材質に大きな制限はないが、少なくとも、後の熱処理に耐えうる程度の耐熱性を有している必要がある。例えば、シリコン、または炭化シリコンを材料とした単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウム等の化合物半導体基板、SOI基板、ガラス基板、石英基板、サファイア基板、セラミック基板、または有機樹脂基板を、基板102として用いてもよい。また、基板102には、半導体素子が設けられていてもよい。なお、半導体基板、及び絶縁性基板の形状は円形であってもよく、角形であってもよい。
 基板102として、可撓性基板を用い、可撓性基板上に直接、トランジスタ100等を形成してもよい。または、基板102とトランジスタ100等の間に剥離層を設けてもよい。剥離層を設けることにより、その上に半導体装置を一部あるいは全部完成させた後、基板102より分離し、他の基板に転載することができる。その際、トランジスタ100等を耐熱性の劣る基板、または可撓性基板にも転載できる。
 基板102として、前述の基板上に絶縁層を積層させて用いてもよい。
 以下では、前述の構成例1と一部の構成が異なる半導体装置の構成例について、説明する。なお、以下では、前述の構成例1と重複する部分は説明を省略する場合がある。また、以下で示す図面において、前述の構成例1と同様の機能を有する部分についてはハッチングパターンを同じくし、符号を付さない場合もある。
<構成例2>
 本発明の一態様である半導体装置10Aの上面図を、図15Aに示す。図15Aに示す一点鎖線A1−A2における切断面の断面図を図15Bに示す。
 半導体装置10Aは、トランジスタ100Aと、トランジスタ200Aと、絶縁層110と、を有する。トランジスタ100Aは、絶縁層147及び絶縁層149を有する点で、図12A等に示すトランジスタ100と主に異なる。トランジスタ200Aは、絶縁層247及び絶縁層249を有する点で、図12A等に示すトランジスタ200と主に異なる。
 トランジスタ200Aにおいて、絶縁層247及び絶縁層249は、絶縁層110と半導体層208との間、導電層212aと半導体層208との間、及び導電層212bと半導体層208との間に設けられる。
 絶縁層247は、絶縁層110の側面、導電層212aの側面、導電層212bの側面、基板102の上面、半導体層208の側面及び下面、並びに絶縁層249の側面及び下面に接する。図15Bに示すように、断面視において、絶縁層247の、基板102の上面に接する部分に、突出部が形成される。突出部の端部において、絶縁層247は、半導体層208と接する。絶縁層247の突出部は、他の部分よりも、開口145の中央に向かって突出した形状になる。
 絶縁層247は、水素に対するバリア性を有することが好ましく、特に水素の拡散を抑制する能力が高いことが好ましい。絶縁層247として、例えば、酸化アルミニウム、酸化マグネシウム、酸化ハフニウム、酸化ガリウム、インジウムガリウム亜鉛酸化物、窒化シリコン及び窒化酸化シリコンの一または複数を用いることができる。絶縁層247として、例えば、窒化シリコンを好適に用いることができる。絶縁層247を設けることで、トランジスタ200Aの外部から、絶縁層247を介して半導体層208水素が拡散するのを抑制することができる。
 本明細書等において、バリア性とは、対象とする物質が拡散しづらく、それにより当該物質が透過することを抑制する機能(透過性が低いともいう)、及び、対象とする物質を、捕獲、または固着する(ゲッタリングともいう)機能の一方または双方を指すものとする。
 絶縁層249は、絶縁層247の側面及び突出部の上面、並びに半導体層208の側面及び下面に接する。図15Bに示すように、断面視において、絶縁層249の側面は、絶縁層247の突出部の側端部と面一になる場合がある。
 絶縁層249は、水素に対するバリア性を有することが好ましく、特に水素を捕獲、または固着する(ゲッタリングともいう)能力が高いことが好ましい。絶縁層249として、例えば、マグネシウムを含む酸化物、またはアルミニウム及びハフニウムの一方または両方を含む酸化物の一または複数を用いることができる。また、これらの酸化物は、アモルファス構造を有することがより好ましい。アモルファス構造を有する酸化物では、酸素原子がダングリングボンドを有しており、当該ダングリングボンドで水素を捕獲するまたは固着する性質を有する場合がある。なお、これらの金属酸化物は、アモルファス構造であることが好ましいが、一部に結晶領域が形成されていてもよい。絶縁層249として、例えば、酸化ハフニウムを好適に用いることができる。絶縁層249を設けることで、例えば、半導体層208または絶縁層106に含まれる水素を、絶縁層249で捕獲または固着することができる。
 半導体層208は、導電層212aの上面、導電層212bの上面、絶縁層247の上面及び側面、並びに絶縁層249の上面及び側面に接して設けられる。また、図15Bに示すように、半導体層208の下面は、基板102の上面と接してもよい。
 トランジスタ200Aに絶縁層247及び絶縁層249を設けることにより、半導体層208に酸化物半導体を適用した場合、当該酸化物半導体中に混入しうる水素、水などを取り除くことができるため、信頼性の高い半導体装置を実現することができる。
 トランジスタ100Aにおいて、絶縁層147及び絶縁層149は、絶縁層110と半導体層108との間、及び導電層112bと半導体層108との間に設けられる。
 絶縁層147は、絶縁層110の側面、導電層112bの側面、導電層112aの上面、半導体層108の側面及び下面、並びに絶縁層149の側面及び下面に接する。図15Bに示すように、断面視において、絶縁層147の、導電層112aの上面に接する部分に、突出部が形成される。突出部の端部において、絶縁層147は、半導体層108と接する。絶縁層147の突出部は、他の部分よりも、開口141の中央に向かって突出した形状になる。
 絶縁層147は、絶縁層247に用いることができる材料を用いることができる。絶縁層147は、絶縁層247と同じ工程で形成することができる。例えば、絶縁層247及び絶縁層147となる膜を形成し、これを加工することにより絶縁層247及び絶縁層147を形成することができる。
 絶縁層149は、絶縁層147の側面及び突出部の上面、並びに半導体層108の側面及び下面に接する。図15Bに示すように、断面視において、絶縁層149の側面は、絶縁層147の突出部の側端部と面一になる場合がある。
 絶縁層149は、絶縁層249に用いることができる材料を用いることができる。絶縁層149は、絶縁層249と同じ工程で形成することができる。例えば、絶縁層249及び絶縁層149となる膜を形成し、これを加工することにより絶縁層249及び絶縁層149を形成することができる。
 半導体層108は、導電層112aの上面、導電層112bの上面、絶縁層147の上面及び側面、並びに絶縁層149の上面及び側面に接して設けられる。
 なお、ここで示した絶縁層147、絶縁層149、絶縁層247、絶縁層249、半導体層108、及び半導体層208の構成は、他の構成例にも適用できる。
<構成例3>
 本発明の一態様である半導体装置10Bの上面図を、図16Aに示す。図16Aに示す一点鎖線A1−A2における切断面の断面図を図16Bに示す。
 半導体装置10Bは、トランジスタ100Aと、トランジスタ200Bと、絶縁層110と、を有する。トランジスタ200Bは、半導体層208が開口145の底部にも設けられている点で、図15A等に示すトランジスタ200Aと主に異なる。トランジスタ200Bは、前述のトランジスタ20Aの構成を適用している。
 なお、ここで示した半導体層208の構成は、他の構成例にも適用できる。
<構成例4>
 本発明の一態様であるトランジスタ200Cの上面図を、図17Aに示す。図17Aに示す一点鎖線A1−A2における切断面の断面図を図17Bに示す。
 トランジスタ200Cは開口145が延伸部と屈曲部を有する形状である点で、図12A等に示すトランジスタ200と主に異なる。ここで、延伸部と屈曲部を組み合わせて形成された開口145の上面形状を、蛇行形状、迂曲形状、曲折形状、またはミアンダ形状と呼ぶことができる。
 図17Aに示すように、開口145は、延伸部146a、延伸部146b、延伸部146c、屈曲部148a、及び屈曲部148bを有する。開口145の上面形状は、延伸部146aと延伸部146bは、屈曲部148aを介して接続され、延伸部146bと延伸部146cは、屈曲部148bを介して接続された形状とみなすことができる。開口145の側面に接して半導体層208が設けられている。開口145内で半導体層208は、絶縁層106を介して導電層204と対向して設けられている。ここで、半導体層208は、延伸部146aにおいて導電層212aに接し、延伸部146bにおいて導電層212bに接する。
 延伸部146a、延伸部146b、及び延伸部146cは、上面視において一方向(図17Aでは、一点鎖線A1−A2に垂直な方向)に延伸された形状を有する。これに対して、屈曲部148a及び屈曲部148bは、上面視において、一方の端部が他方の端部に対して曲がって設けられる。
 2個の延伸部を1個の屈曲部で接続することで、開口145に折り返し構造を形成することができる。このような折り返し形状を1個または複数個形成することにより、開口145の長さを、導電層212aと導電層212bの距離より、顕著に大きくすることができる。よって、トランジスタ200Cのチャネル長を顕著に大きくし、トランジスタ200Cの飽和性をより高くすることができる。
 図17Aでは、開口145が、延伸部146a、延伸部146b、延伸部146c、屈曲部148a、及び屈曲部148bを有する構成について示したが、本発明はこれに限られるものではない。開口145は、複数の延伸部と、少なくとも一以上の屈曲部を有していればよい。ここで、屈曲部の個数は、延伸部より1個少ないことが好ましい。例えば、開口145が、2個の延伸部と、1個の屈曲部を有する構成にしてもよい。また、例えば、開口145が、4個以上の延伸部と、3個以上の屈曲部を有する構成にしてもよい。
 図17Aでは、開口145の上面形状を角が丸まった形状で示したが、本発明はこれに限られるものではなく、延伸部及び屈曲部の角が角張った形状にしてもよい。この場合、開口145の上面形状をジグザグ形状と呼ぶこともできる。
 なお、図17Aでは、導電層204が開口145全体を覆う構造について示したが、本発明はこれに限られるものではない。例えば、図18A及び図18Bに示すトランジスタ200Dのように、導電層204が開口145の一部と重なる構造にしてもよい。
 ここで、図18Aに示すように、導電層212aと導電層212bを接続する半導体層208は、一点鎖線C1−C2で表す経路と、一点鎖線D1−D2で表す経路の2種類がある。図18Aのトランジスタでは、一点鎖線C1−C2で表す経路は導電層204で覆われているが、一点鎖線D1−D2で表す経路は導電層204から露出している。導電層204が形成されない領域では、絶縁層106の上面に絶縁層195が接する。このような構成にすることで、導電層204のレイアウト面積を低減し、トランジスタ200Dを高密度に配置することができる。
 トランジスタ200Dは、一点鎖線C1−C2で表す経路の半導体層208だけがチャネル形成領域として機能する。このため、図17Aに示すトランジスタ200Cと比較して、実質的なチャネル幅が約半分になっているとみなすことができる。よって、図18Aに示すトランジスタ200Dは、チャネル幅がより小さくなるため、飽和性をより高くすることができる。
 なお、ここで示した開口145の構成は、他の構成例にも適用できる。
<構成例5>
 本発明の一態様であるトランジスタ200Eの断面図を、図19Aに示す。また、本発明の一態様であるトランジスタ100Bの断面図を、図19Bに示す。
 トランジスタ200Eは、基板102と導電層212aの間、及び基板102と導電層212bの間に導電層216を有する点、及び、絶縁層110が6層構造である点で、トランジスタ200と主に異なる。
 絶縁層110は、基板102上の絶縁層110aと、絶縁層110a上の絶縁層110b1と、絶縁層110b1上の絶縁層110d1と、絶縁層110d1及び導電層216上の絶縁層110d2と、絶縁層110d2上の絶縁層110b2と、絶縁層110b2上の絶縁層110cと、を有する。
 導電層216は、トランジスタ200Eのバックゲート電極(第2のゲート電極ともいう)として機能する。導電層216は、絶縁層110d1上に位置することが好ましい。導電層212a、212bと導電層216とは、絶縁層110c、110b2、110d2によって互いに電気的に絶縁されている。導電層216は開口が設けられていることが好ましく、当該開口の内側に、開口145が設けられることが好ましい。
 なお、導電層216は、導電層212aまたは導電層212bと電気的に接続されていてもよい。例えば、絶縁層110d2、絶縁層110b2、及び絶縁層110cに設けられた開口を介して、導電層212aと導電層216とが接していてもよい。
 なお、図19Aにおいて、導電層216の断面形状がテーパ形状である構成を示したが、本発明の一態様はこれに限定されない。例えば、導電層216の断面形状を垂直としてもよい。導電層216の断面形状を垂直にすることにより、導電層216の側面と、絶縁層110と接する半導体層208の面とが平行になる。これにより、導電層216に与えられる電位を効率的に半導体層208に付与することができ、好適である。
 導電層216は、単層構造でもよく、2層以上の積層構造であってもよい。導電層216には、導電層212a、導電層212b、及び導電層204に用いることができる材料を適用することができる。
 絶縁層110d2は、導電層216の上面及び側面を覆う。絶縁層110d2は、導電層216の開口の一部を覆うように設けられる。絶縁層110d2は、当該開口を介して、絶縁層110d1と接することが好ましい。
 絶縁層110d1及び絶縁層110d2には、絶縁層110a、110cと同様の構成を適用することが好ましい。具体的には、絶縁層110d1及び絶縁層110d2には、酸素が拡散しにくい膜を用いることが好ましい。また、絶縁層110d1及び絶縁層110d2には、水素が拡散しにくい膜を用いることが好ましい。このような絶縁層110d1及び絶縁層110d2を設けることで、導電層216が酸化されることを抑制することができる。また、導電層216中に含まれる水素が、半導体層208に拡散することを抑制できる。
 なお、図19Aでは、絶縁層110d1の厚さが場所によらず均一である例を示したが、本発明はこれに限られるものではない。例えば、絶縁層110d1は、導電層216と重なる領域と、重ならない領域とで、厚さが異なる場合がある。例えば、導電層216となる膜の加工時に、絶縁層110d1の導電層216と重ならない領域は、一部が除去され、厚さが薄くなることがある。
 絶縁層110b2は、絶縁層110d2を介して、導電層216の上面及び側面を覆うことが好ましい。絶縁層110b2は、絶縁層110d2を介して、導電層216の開口の一部を覆うように設けられることが好ましい。
 絶縁層110b1及び絶縁層110b2には、それぞれ、絶縁層110bに適用可能な構成と同様の構成を適用できる。具体的には、絶縁層110b1及び絶縁層110b2には、それぞれ、酸素を含む層を用いることが好ましく、絶縁層110a、絶縁層110c、絶縁層110d1、及び絶縁層110d2の少なくとも一つと比べて酸素の含有量が多い領域を有することが好ましい。
 このような構成とすることで、絶縁層110の構成を、導電層216の上下で対称にすることができる。また、半導体層208に対して、絶縁層110b1、110b2の2つから酸素を供給することができるため、トランジスタの特性向上を図ることができる。
 ただし、本発明は上記に限られるものではなく、例えば絶縁層110b1を設けない構成にすることもできる。また、絶縁層110d1及び絶縁層110d2を設けない構成にすることもできる。
 トランジスタ200Eにおいて、半導体層208には、絶縁層106を介して導電層204と重なり、かつ、絶縁層110の一部(特に、絶縁層110b2、及び絶縁層110d2)を介して導電層216と重なる領域が存在する。言い換えると、半導体層208の少なくとも一部は、導電層204の側面と導電層216の側面に挟まれており、半導体層208の少なくとも一部と導電層204の側面の間には絶縁層110の一部(特に、絶縁層110b2、及び絶縁層110d2)が設けられ、半導体層208の少なくとも一部と導電層216の側面の間には絶縁層106が設けられている。ここで、絶縁層110の一部は、トランジスタ200Cのバックゲート絶縁層(第2のゲート絶縁層ともいう)として機能する。
 トランジスタ200Eはバックゲート電極を有するため、半導体層208のバックゲート側(バックチャネルともいう)の電位を固定することができる。したがって、トランジスタ200EのId−Vd特性における飽和性をより高めることができる。
 トランジスタ200Eは、バックゲート電極を有するため、半導体層208のバックチャネルの電位を固定でき、しきい値電圧がマイナスシフトすることを抑制できる。これにより、ノーマリーオフ特性(つまり、しきい値電圧がプラスの値)のトランジスタを実現できる。
 トランジスタ200Eは、導電層216、絶縁層110、半導体層208、絶縁層106、及び導電層204が、間に他の層を含まず、一方向にこの順で重なっている領域を有する。当該領域を広くすることで、半導体層208のバックチャネルの電界をより確実に制御することができる。
 なお、断面視において、絶縁層110の開口の左右で、導電層216と半導体層208との最短距離が異なる場合がある。
 トランジスタ200Eと同様に、トランジスタ100にバックゲートを設ける構成にすることもできる。図19Bに示すトランジスタ100Bは、導電層112aと導電層112bの間に導電層116を有する点、及び、絶縁層110が6層構造である点で、トランジスタ100と主に異なる。なお、図19Bにおいて、導電層116の断面形状はテーパ形状を有する構成を例示したが、これに限定されない。例えば、導電層116の断面形状を垂直となるように配置してもよい。当該配置とすることで、導電層116の側面と、絶縁層110と接する半導体層208の面と、が平行になる。このような配置とすることで、導電層116に与えられる電位を、効率的に半導体層208に付与することができるため、好適である。
 ここで、導電層116は、上記導電層216と対応しており、導電層216の記載を参照することができる。つまり、導電層116は、トランジスタ100Bのバックゲート電極として機能する。また、絶縁層110は、図19Aに示す絶縁層110と同様の構成である。つまり、絶縁層110の一部は、トランジスタ100Bのバックゲート絶縁層として機能する。
 よって、トランジスタ100Bにおいても、半導体層108には、絶縁層106を介して導電層104と重なり、かつ、絶縁層110の一部(特に、絶縁層110b2、及び絶縁層110d2)を介して導電層116と重なる領域が存在する。言い換えると、半導体層108の少なくとも一部は、導電層104の側面と導電層116の側面に挟まれており、半導体層108の少なくとも一部と導電層104の側面の間には絶縁層110の一部(特に、絶縁層110b2、及び絶縁層110d2)が設けられ、半導体層108の少なくとも一部と導電層116の側面の間には絶縁層106が設けられている。
 トランジスタ100Bはバックゲート電極を有するため、半導体層108のバックゲート側(バックチャネルともいう)の電位を固定することができる。したがって、トランジスタ200BのId−Vd特性における飽和性をより高めることができる。
 トランジスタ100Bは、バックゲート電極を有するため、半導体層108のバックチャネルの電位を固定でき、しきい値電圧がマイナスシフトすることを抑制できる。これにより、ノーマリーオフ特性(つまり、しきい値電圧がプラスの値)のトランジスタを実現できる。
 なお、ここで示した導電層216及び絶縁層110の構成は、他の構成例にも適用できる。
 本実施の形態は、他の実施の形態と適宜組み合わせることができる。また、本明細書において、1つの実施の形態の中に、複数の構成例が示される場合は、構成例を適宜組み合わせることが可能である。
(実施の形態3)
 本実施の形態では、本発明の一態様の半導体装置の作製方法について、図20A乃至図30を用いて説明する。なお、各要素の材料及び形成方法について、先に実施の形態2で説明した部分と同様の部分については説明を省略することがある。
 半導体装置を構成する薄膜(絶縁膜、半導体膜、及び、導電膜等)は、スパッタリング法、化学気相堆積(CVD:Chemical Vapor Deposition)法、真空蒸着法、パルスレーザー堆積(PLD:Pulsed Laser Deposition)法、ALD法、分子線エピタキシー(MBE:Molecular Beam Epitaxy)法等を用いて形成することができる。CVD法には、PECVD法、及び、熱CVD法などがある。また、熱CVD法のひとつに、有機金属化学気相堆積(MOCVD:Metal Organic CVD)法がある。
 半導体装置を構成する薄膜(絶縁膜、半導体膜、及び、導電膜等)は、スピンコート、ディップ、スプレー塗布、インクジェット、ディスペンス、スクリーン印刷、オフセット印刷、ドクターナイフ法、スリットコート、ロールコート、カーテンコート、またはナイフコート等の湿式の成膜方法により形成することができる。
 半導体装置を構成する薄膜を加工する際には、フォトリソグラフィ法等を用いることができる。または、ナノインプリント法、サンドブラスト法、リフトオフ法などにより薄膜を加工してもよい。また、メタルマスクなどの遮蔽マスクを用いた成膜方法により、島状の薄膜を直接形成してもよい。
 フォトリソグラフィ法として、代表的には以下の2つの方法がある。1つは、加工したい薄膜上にレジストマスクを形成して、エッチング等により当該薄膜を加工し、レジストマスクを除去する方法である。もう1つは、感光性を有する薄膜を成膜した後に、露光、現像を行って、当該薄膜を所望の形状に加工する方法である。
 フォトリソグラフィ法において、露光に用いる光は、例えばi線(波長365nm)、g線(波長436nm)、h線(波長405nm)、またはこれらを混合させた光を用いることができる。そのほか、紫外線、KrFレーザ光、またはArFレーザ光等を用いることもできる。また、液浸露光技術により露光を行ってもよい。また、露光に用いる光として、極端紫外(EUV:Extreme Ultra−violet)光、またはX線を用いてもよい。また、露光に用いる光に換えて、電子ビームを用いることもできる。極端紫外光、X線または電子ビームを用いると、極めて微細な加工が可能となるため好ましい。なお、電子ビームなどのビームを走査することにより露光を行う場合には、フォトマスクは不要である。
 薄膜のエッチングには、ドライエッチング法、ウェットエッチング法、及びサンドブラスト法の一または複数を用いることができる。
<作製方法例1>
 ここでは、図12A及び図12Bに示す半導体装置10の作製方法の一例を、図20A乃至図25Bを用いて説明する。図20A乃至図23Bには、図12Aに示す一点鎖線A1−A2間の断面図を示す。図24A乃至図25Bには、上面図を示す。
 まず、基板102上に、導電層112aとなる膜を形成し、当該膜を加工して導電層112aを形成する。当該膜の形成は、スパッタリング法を好適に用いることができる。
 続いて、基板102及び導電層112a上に、絶縁層110aとなる絶縁膜110af、及び絶縁層110bとなる絶縁膜110bfを形成する(図20A)。
 絶縁膜110af及び絶縁膜110bfの形成は、スパッタリング法またはPECVD法を好適に用いることができる。絶縁膜110afを形成した後、絶縁膜110afの表面を大気に曝すことなく、真空中で連続して絶縁膜110bfを形成することが好ましい。絶縁膜110af及び絶縁膜110bfを連続して形成することで、絶縁膜110afの表面に大気由来の不純物が付着することを抑制できる。当該不純物として、例えば、水、及び有機物が挙げられる。
 絶縁膜110af及び絶縁膜110bfの形成時の基板温度はそれぞれ、180℃以上450℃以下が好ましく、さらには200℃以上450℃以下が好ましく、さらには250℃以上450℃以下が好ましく、さらには300℃以上450℃以下が好ましく、さらには300℃以上400℃以下が好ましく、さらには350℃以上400℃以下が好ましい。絶縁膜110af及び絶縁膜110bfの形成時の基板温度を前述の範囲とすることで、自身からの不純物(例えば、水及び水素)の放出を少なくすることができ、不純物が半導体層108に拡散することを抑制することができる。したがって、良好な電気特性を示し、かつ信頼性の高いトランジスタとすることができる。
 なお、絶縁膜110af及び絶縁膜110bfは、半導体層108及び半導体層208より先に形成されるため、絶縁膜110af及び絶縁膜110bfの形成時に加わる熱によって半導体層108及び半導体層208から酸素が脱離することを懸念する必要はない。
 絶縁膜110bfを形成した後、絶縁膜110bfに酸素を供給してもよい。酸素の供給方法として、例えば、イオン注入法、イオンドーピング法、プラズマイマージョンイオン注入法、またはプラズマ処理を用いることができる。プラズマ処理として、酸素ガスを高周波電力によってプラズマ化させる装置を好適に用いることができる。ガスを高周波電力によってプラズマ化させる装置として、例えば、PECVD装置、プラズマエッチング装置及びプラズマアッシング装置が挙げられる。プラズマ処理は、酸素を含む雰囲気で行うことが好ましい。例えば、酸素、一酸化二窒素(NO)、二酸化窒素(NO)、一酸化炭素、及び二酸化炭素の一以上を含む雰囲気で、プラズマ処理を行うことが好ましい。
 なお、絶縁膜110bfの表面を大気に曝すことなく、真空中で連続して当該プラズマ処理を行ってもよい。例えば、絶縁膜110bfの形成にPECVD装置を用いる場合、当該PECVD装置で当該プラズマ処理を行うことが好ましい。これにより、生産性を高めることができる。具体的には、PECVD装置で絶縁膜110bfを形成した後に、真空中で連続してNOプラズマ処理を行うことができる。
 絶縁膜110bf上に、金属酸化物層137を形成することが好ましい(図20B)。金属酸化物層137を形成することで、絶縁膜110bfに酸素を供給することができる。
 金属酸化物層137の導電性は問わない。金属酸化物層137として、絶縁膜、半導体膜、及び導電膜の少なくとも一種を用いることができる。金属酸化物層137として、例えば、酸化アルミニウム、酸化ハフニウム、ハフニウムアルミネート、インジウム酸化物、インジウムスズ酸化物(ITO)、またはシリコンを含有したインジウムスズ酸化物(ITSO)を用いることができる。
 金属酸化物層137として、半導体層108及び半導体層208と同一の元素を一以上含む酸化物材料を用いることが好ましい。特に、半導体層108及び半導体層208に適用可能な金属酸化物材料を用いることが好ましい。
 金属酸化物層137の形成時に、成膜装置の処理室内に導入する成膜ガスの酸素流量比、または処理室内の酸素分圧が高いほど、絶縁膜110bf中に供給される酸素の量を増やすことができる。酸素流量比または酸素分圧は、例えば50%以上100%以下、好ましくは65%以上100%以下、より好ましくは80%以上100%以下、さらに好ましくは90%以上100%以下とする。特に、酸素流量比を100%とし、酸素分圧を100%にできるだけ近づけることが好ましい。
 このように、酸素を含む雰囲気でスパッタリング法により金属酸化物層137を形成することにより、金属酸化物層137の形成時に、絶縁膜110bfへ酸素を供給するとともに、絶縁膜110bfから酸素が脱離することを防ぐことができる。その結果、絶縁膜110bfに多くの酸素を閉じ込めることができる。そして、後の加熱処理によって、半導体層108に多くの酸素を供給することができる。その結果、半導体層108中の酸素欠損及びVHを低減することができ、良好な電気特性を示し、かつ信頼性の高いトランジスタとすることができる。
 金属酸化物層137を形成した後、加熱処理を行ってもよい。金属酸化物層137を形成した後に加熱処理を行うことで、金属酸化物層137から絶縁膜110bfに効果的に酸素を供給することができる。
 加熱処理の温度は、150℃以上、200℃以上、230℃以上、または250℃以上であって、基板の歪み点未満、450℃以下、400℃以下、350℃以下、または300℃以下が好ましい。加熱処理は、貴ガス、窒素または酸素の一以上を含む雰囲気で行うことができる。窒素を含む雰囲気、または酸素を含む雰囲気として、乾燥空気(CDA:Clean Dry Air)を用いてもよい。なお、当該雰囲気における水素、水などの含有量が極力少ないことが好ましい。当該雰囲気として、露点が−60℃以下、好ましくは−100℃以下の高純度ガスを用いることが好ましい。水素、水などの含有量が極力少ない雰囲気を用いることで、絶縁膜110af及び絶縁膜110bfに水素、水などが取り込まれることを可能な限り防ぐことができる。加熱処理は、オーブン、急速加熱(RTA:Rapid Thermal Annealing)装置等を用いることができる。RTA装置を用いることで、加熱処理時間を短縮できる。
 金属酸化物層137を形成した後、または前述の加熱処理の後に、さらに、金属酸化物層137を介して絶縁膜110bfに酸素を供給してもよい。酸素の供給方法として、例えば、イオン注入法、イオンドーピング法、プラズマイマージョンイオン注入法、またはプラズマ処理を用いることができる。プラズマ処理については、前述の記載を参照できるため、詳細な説明は省略する。
 続いて、金属酸化物層137を除去する。金属酸化物層137の除去方法に特に限定は無いが、ウェットエッチング法を好適に用いることができる。ウェットエッチング法を用いることで、金属酸化物層137の除去の際に、絶縁膜110bfがエッチングされることを抑制できる。これにより、絶縁膜110bfの厚さが薄くなることを抑制でき、絶縁層110bの厚さを均一にすることができる。
 金属酸化物層137を除去した後に、さらに絶縁膜110bfに酸素を供給してもよい。酸素の供給方法については、前述の記載を参照できる。例えば、図20Cに示すように、絶縁膜110bf上に膜139を形成し、膜139を介して絶縁膜110bfに酸素を供給してもよい。当該処理として、酸素を含む雰囲気におけるプラズマ処理を用いることができる。図20Cは、絶縁膜110bfへ酸素が供給される様子を矢印で模式的に示している。
 膜139は、導電膜または半導体膜を用いることが好ましい。膜139は、金属酸化物膜、金属膜または合金膜を用いることができる。膜139として金属酸化物を用い、酸素を含む雰囲気下でスパッタリング法等により形成すると、膜139の形成時においても絶縁膜110bfに酸素を供給できるため好ましい。
 膜139の厚さは薄いことが好ましい。具体的には、膜139の厚さは、1nm以上、2nm以上、または3nm以上であって、20nm以下、15nm以下、または10nm以下が好ましい。代表的には5nm程度とすることができる。
 膜139の形成時の基板温度は、350℃以下が好ましく、さらには340℃以下が好ましく、さらには330℃以下が好ましく、さらには300℃以下が好ましい。これにより、絶縁膜110bfに供給される酸素の量を多くすることができる。
 膜139を設けることにより、酸素を供給する際に一対の電極間にバイアス電圧が印加されると、イオン化した酸素をひきつけやすくなる。したがって、絶縁膜110bfに供給される酸素の量を多くすることができる。
 酸素を供給する処理装置として、ドライエッチング装置、アッシング装置、またはPECVD装置を好適に用いることができる。特に、アッシング装置を用いることが好ましい。処理装置が有する一対の電極間にバイアス電圧を印加する場合、そのバイアス電圧を例えば10V以上1kV以下とすればよい。または、バイアスの電力密度を例えば1W/cm以上5W/cm以下とすればよい。
 続いて、膜139を除去する。膜139の除去は、ウェットエッチング法を好適に用いることができる。
 絶縁膜110bfに対して酸素を供給する処理は、前述の方法に限定されない。例えば、絶縁膜110bfに対してイオンドーピング法、イオン注入法、またはプラズマ処理により、酸素ラジカル、酸素原子、酸素原子イオン、または酸素分子イオンを供給する。また、絶縁膜110bf上に酸素の脱離を抑制する膜を形成した後、該膜を介して絶縁膜110bfに酸素を供給してもよい。該膜は、酸素を供給した後に除去することが好ましい。上述の酸素の脱離を抑制する膜として、インジウム、亜鉛、ガリウム、スズ、アルミニウム、クロム、タンタル、チタン、モリブデン、ニッケル、鉄、コバルト、及びタングステンの1以上を有する導電膜あるいは半導体膜を用いることができる。
 続いて、絶縁膜110bf上に、絶縁層110cとなる絶縁膜110cfを形成する(図20D)。絶縁膜110cfの形成は、絶縁膜110af及び絶縁膜110bfの形成に係る記載を参照できるため、詳細な説明は省略する。
 続いて、絶縁膜110cf上に、導電層112b、導電層212a及び導電層212bとなる導電膜112bfを形成する(図20E)。導電膜112bfの形成は、例えば、スパッタリング法を好適に用いることができる。
 続いて、導電膜112bfを加工し、導電層112b、導電層212a及び導電層212bを形成する(図21A)。導電層112b、導電層212a及び導電層212bの形成は、例えば、ウェットエッチング法を好適に用いることができる。
 続いて、絶縁膜110af、絶縁膜110bf、及び絶縁膜110cfの一部を除去し、開口141及び開口145を有する絶縁層110を形成する(図21B)。開口141は、開口143と重なる領域に設けられる。開口141の形成により導電層112aが露出し、開口145の形成により基板102が露出する。絶縁層110の形成は、例えば、ドライエッチング法を好適に用いることができる。
 なお、開口141を形成する際、または開口141を形成した後に、開口141と重なる領域の導電層112aの一部を除去してもよい。導電層112aの半導体層108の下面と接する領域の厚さが、半導体層108と接しない領域の厚さより薄くなることにより、導電層112a近傍のチャネル形成領域にかかるゲート電極の電界を強くすることができ、トランジスタのオン電流を大きくすることができる。
 続いて、開口141、開口143及び開口145を覆うように、半導体層108及び半導体層208となる金属酸化物膜108fを形成する(図21C)。金属酸化物膜108fは、導電層112bの上面及び側面、絶縁層110の上面及び側面、導電層112aの上面、導電層212aの上面及び側面、導電層212bの上面及び側面、並びに基板102の上面に接して設けられる。
 金属酸化物膜108fは、金属酸化物ターゲットを用いたスパッタリング法により形成することが好ましい。または、金属酸化物膜108fは、ALD法により形成することが好ましい。ALD法は被覆性が高いため、開口141、開口143及び開口145を覆って設けられる金属酸化物膜108fの形成に、好適に用いることができる。ALD法を用いることにより、絶縁層110の側面にも被覆性高く金属酸化物膜を形成することができる。また、ALD法は成膜速度を制御しやすいため、厚さが薄い膜を歩留り良く形成できる。
 金属酸化物膜108fは、可能な限り欠陥の少ない緻密な膜とすることが好ましい。また、金属酸化物膜108fは、可能な限り水素元素を含む不純物が低減され、高純度の膜であることが好ましい。特に、金属酸化物膜108fとして、結晶性を有する金属酸化物膜を用いることが好ましい。
 金属酸化物膜108fを形成する際に、酸素ガスを用いることが好ましい。酸素ガスを用いることで、絶縁層110中中に好適に酸素を供給することができる。例えば、絶縁層110bに酸化物または酸化窒化物を用いる場合、絶縁層110b中に好適に酸素を供給することができる。
 絶縁層110bに酸素を供給することにより、後の工程で半導体層108及び半導体層208のチャネル形成領域に酸素が供給され、これらのチャネル形成領域中の酸素欠損及びVHを低減できる。
 金属酸化物膜108fを形成する際に、酸素ガスと、不活性ガス(例えば、ヘリウムガス、アルゴンガス、キセノンガスなど)と、を混合させてもよい。なお、金属酸化物膜を形成する際の酸素流量比、または処理室内の酸素分圧が高いほど、金属酸化物膜の結晶性を高めることができ、信頼性の高いトランジスタを実現できる。一方、酸素流量比または酸素分圧が低いほど、結晶性が低く、電気伝導性の高い金属酸化物膜とすることができ、オン電流が大きいトランジスタとすることができる。
 ここで、酸素流量比または酸素分圧が高いと金属酸化物膜が多結晶構造となる場合がある。多結晶構造の金属酸化物膜の場合、結晶粒界が再結合中心となり、キャリアが捕獲されることにより、トランジスタのオン電流が小さくなってしまう場合がある。したがって、金属酸化物膜108fが多結晶構造とならないよう、酸素流量比または酸素分圧を調整することが好ましい。金属酸化物膜の組成によって多結晶構造へのなりやすさが異なるため、金属酸化物膜108fの組成に応じて酸素流量比または酸素分圧を調整すればよい。
 金属酸化物膜を形成する際の基板温度が高いほど、結晶性が高く、緻密な金属酸化物膜とすることができる。一方、基板温度が低いほど、結晶性が低く、電気伝導性の高い金属酸化物膜とすることができる。
 金属酸化物膜108fの形成時の基板温度は、室温以上250℃以下が好ましく、室温以上200℃以下がより好ましく、室温以上140℃以下がさらに好ましい。例えば、基板温度を、室温以上140℃以下とすると、生産性が高くなり好ましい。また、基板温度を室温とする、または基板を加熱しない状態で、金属酸化物膜108fを形成することにより、結晶性を低くすることができる。
 基板温度が高いと金属酸化物膜が多結晶構造となる場合がある。金属酸化物膜108fが多結晶構造とならないよう、基板温度を調整することが好ましい。金属酸化物膜108fに適用する組成に応じて基板温度を調整すればよい。
 ALD法を用いる場合、熱ALD法、またはPEALD(Plasma Enhanced ALD)等の成膜方法を用いることが好ましい。熱ALD法は、極めて高い被覆性を示すため好ましい。PEALD法は、高い被覆性を示すことに加え、低温成膜が可能であるため好ましい。
 金属酸化物膜は、例えば、構成する金属元素を含むプリカーサと、酸化剤と、を用いてALD法により形成することができる。
 例えば、In−Ga−Zn酸化物を形成する場合には、インジウムを含むプリカーサ、ガリウムを含むプリカーサ、及び亜鉛を含むプリカーサの、3つのプリカーサを用いることができる。または、インジウムを含むプリカーサと、ガリウム及び亜鉛を含むプリカーサの2つのプリカーサを用いてもよい。
 インジウムを含むプリカーサとして、例えば、トリエチルインジウム、トリス(2,2,6,6−テトラメチル−3,5−ヘプタンジオン酸)インジウム、シクロペンタジエニルインジウム、塩化インジウム(III)、及び、(3−(ジメチルアミノ)プロピル)ジメチルインジウムが挙げられる。
 ガリウムを含むプリカーサとして、例えば、トリメチルガリウム、トリエチルガリウム、トリス(ジメチルアミド)ガリウム(III)、ガリウム(III)アセチルアセトナート、トリス(2,2,6,6−テトラメチル−3,5−ヘプタンジオン酸)ガリウム、ジメチルクロロガリウム、ジエチルクロロガリウム、及び、塩化ガリウム(III)が挙げられる。
 亜鉛を含むプリカーサとして、例えば、ジメチル亜鉛、ジエチル亜鉛、ビス(2,2,6,6−テトラメチル−3,5−ヘプタンジオン酸)亜鉛、及び、塩化亜鉛が挙げられる。
 酸化剤として、例えば、オゾン、酸素、及び、水が挙げられる。
 得られる膜の組成を制御する方法として、原料ガスの種類、原料ガスの流量比、原料ガスを流す時間、及び原料ガスを流す順番の一または複数を調整することが挙げられる。これらを調整することにより、金属酸化物膜108fの組成を制御することができる。また、これらを調整することで、組成が連続して変化する膜を形成することもできる。金属酸化物膜108fの組成が連続して変化する構成としてもよい。
 金属酸化物膜108fを成膜する前に、絶縁層110の表面に吸着した水、水素、及び有機物等を脱離させるための処理、及び絶縁層110中に酸素を供給する処理のうち、少なくとも一方を行うことが好ましい。例えば、減圧雰囲気にて70℃以上200℃以下の温度で加熱処理を行うことができる。または、酸素を含む雰囲気におけるプラズマ処理を行ってもよい。または、一酸化二窒素(NO)などの酸化性気体を含む雰囲気におけるプラズマ処理により、絶縁層110に酸素を供給してもよい。一酸化二窒素ガスを含むプラズマ処理を行うと、絶縁層110の表面の有機物を好適に除去しつつ、酸素を供給することができる。このような処理の後、絶縁層110の表面を大気に暴露することなく、連続して金属酸化物膜108fを成膜することが好ましい。
 なお、半導体層108及び半導体層208を積層構造とする場合には、先に形成する金属酸化物膜を成膜した後に、その表面を大気に曝すことなく連続して、次の金属酸化物膜を成膜することが好ましい。
 半導体層108及び半導体層208を積層構造とする場合には、半導体層108及び半導体層208を構成する全ての層を同じ成膜方法(例えば、スパッタリング法またはALD法)で形成してもよく、層によって異なる成膜方法を用いてもよい。例えば、第1の金属酸化物層をスパッタリング法で成膜し、第2の金属酸化物層をALD法で成膜してもよい。
 続いて、金属酸化物膜108f上にレジストマスク159を形成する(図21D及び図24A)。レジストマスク159は、半導体層108が形成される領域に設けられ、少なくとも開口141及び開口143を覆うように設けられる。なお、図24Aにおいて、金属酸化物膜108f及びレジストマスク159にハッチングを付している。また、金属酸化物膜108fの下側の構成を分かりやすくするため、金属酸化物膜108fのハッチングを透過して示している。
 続いて、金属酸化物膜108fを島状に加工し、半導体層108、及び半導体層208となる半導体層208Aを形成する(図22A及び図24B)。半導体層108及び半導体層208Aの形成は、ドライエッチング法を好適に用いることができる。半導体層108及び半導体層208Aの形成は、特に異方性のドライエッチング法を好適に用いることができる。金属酸化物膜108fのレジストマスク159に覆われている領域に半導体層108が形成されるとともに、開口145の側面と接する領域に半導体層208Aが形成される。なお、図24Bにおいて、レジストマスク159及び半導体層208Aにハッチングを付している。
 続いて、レジストマスク159を除去する(図22B)。
 続いて、半導体層108、半導体層208A、導電層112b、導電層212a、導電層212b、絶縁層110及び基板102上にレジストマスク157を形成する(図22C及び図25A)。レジストマスク157は、少なくとも半導体層108、及び半導体層208となる領域の半導体層208Aを覆うように設けられる。このとき、半導体層208を設けない領域の半導体層208Aを露出させる。なお、図25Aにおいて、半導体層108、半導体層208A及びレジストマスク157にハッチングを付している。また、レジストマスク157の下側の構成を分かりやすくするため、レジストマスク157のハッチングを透過して示している。
 続いて、レジストマスク157に覆われていない領域の半導体層208Aを除去し、半導体層208を形成する。半導体層208の形成はウェットエッチング法及びドライエッチング法の一方または双方を用いることができる。特に、ドライエッチング法を好適に用いることができる。
 続いて、レジストマスク157を除去する(図22D及び図25B)。なお、図25Bにおいて、半導体層108及び半導体層208にハッチングを付している。
 金属酸化物膜108fの成膜後、または金属酸化物膜108fを半導体層108及び半導体層208に加工した後に、加熱処理を行うことが好ましい。加熱処理により、金属酸化物膜108fまたは半導体層108及び半導体層208中に含まれる、または表面に吸着した水素及び水を除去することができる。また、加熱処理により、金属酸化物膜108fまたは半導体層108及び半導体層208の膜質が向上する(例えば、欠陥が低減する、または結晶性が向上する)場合がある。
 加熱処理により、絶縁層110bから金属酸化物膜108f、または半導体層108に酸素を供給することもできる。これにより、チャネル形成領域の酸素欠損(V)及びVHを低減できる。このとき、金属酸化物膜108fを半導体層108及び半導体層208に加工する前に、加熱処理を行うことがより好ましい。加熱処理については、前述の記載を参照できるため、詳細な説明は省略する。なお、当該加熱処理に限定されず、金属酸化物膜108fの形成以降の熱が加わる工程(例えば、絶縁層106の形成工程)においても、チャネル形成領域への酸素の供給が行われてもよい。
 なお、当該加熱処理は不要であれば行わなくてもよい。また、ここでは加熱処理は行わず、後の工程で行われる加熱処理と兼ねてもよい。また、後の工程での熱が加わる処理(例えば成膜工程)が、当該加熱処理を兼ねられる場合もある。
 続いて、半導体層108、半導体層208、絶縁層110及び基板102を覆って、絶縁層106を形成する(図23A)。絶縁層106の形成は、例えば、PECVD法またはALD法を好適に用いることができる。
 半導体層108及び半導体層208に金属酸化物を用いる場合、絶縁層106は、酸素が拡散することを抑制するバリア膜として機能することが好ましい。絶縁層106が酸素の拡散を抑制する機能を有することにより、半導体層108及び半導体層208に含まれる酸素が絶縁層106より上側に拡散することが抑制され、半導体層108及び半導体層208に酸素欠損(V)が増加することを抑制できる。その結果、良好な電気特性を示し、かつ信頼性の高いトランジスタとすることができる。
 なお、本明細書等において、バリア膜とは、バリア性を有する膜のことを示す。例えば、バリア性を有する絶縁層を、バリア絶縁層ということができる。
 ゲート絶縁層として機能する絶縁層106の形成時の温度を高くすることにより、欠陥の少ない絶縁層とすることができる。しかしながら、絶縁層106の形成時の温度が高いと半導体層108及び半導体層208から酸素が脱離し、半導体層108及び半導体層208中の酸素欠損(V)及びVHが増加してしまう場合がある。絶縁層106の形成時の基板温度は、180℃以上450℃以下が好ましく、さらには200℃以上450℃以下が好ましく、さらには250℃以上450℃以下が好ましく、さらには300℃以上450℃以下が好ましく、さらには300℃以上400℃以下が好ましい。絶縁層106の形成時の基板温度を前述の範囲とすることで、絶縁層106の欠陥を少なくするとともに、半導体層108及び半導体層208から酸素が脱離することを抑制できる。したがって、良好な電気特性を示し、かつ信頼性の高いトランジスタとすることができる。
 絶縁層106を形成する前に、半導体層108及び半導体層208の表面に対してプラズマ処理を行ってもよい。当該プラズマ処理により、半導体層108及び半導体層208の表面に吸着する水などの不純物を低減することができる。そのため、半導体層108と絶縁層106との界面、及び半導体層208と絶縁層106との界面における不純物を低減でき、信頼性の高いトランジスタを実現できる。特に、半導体層108及び半導体層208の形成から、絶縁層106の形成までの間に半導体層108及び半導体層208の表面が大気に曝される場合に好適である。プラズマ処理は、例えば、酸素、オゾン、窒素、一酸化二窒素、アルゴンなどの雰囲気で行うことができる。また、プラズマ処理と絶縁層106の成膜とは、大気に曝すことなく連続して行われることが好ましい。
 続いて、絶縁層106上に、導電層104及び導電層204となる膜を形成し、当該膜を加工することにより導電層104及び導電層204を形成する(図23B)。当該膜の形成は、例えば、スパッタリング法、熱CVD法(MOCVD法を含む)、またはALD法を好適に用いることができる。
 続いて、導電層104、導電層204及び絶縁層106を覆って、絶縁層195を形成する(図12B)。絶縁層195の形成は、PECVD法を好適に用いることができる。
 絶縁層195の形成後、加熱処理を行ってもよい。なお、当該加熱処理は行わなくてもよい。また、ここでは加熱処理は行わず、後の工程で行われる加熱処理と兼ねてもよい。また、後の工程での熱が加わる処理(例えば成膜工程など)がある場合には、当該加熱処理と兼ねることができる場合もある。
 以上の工程により、本発明の一態様の半導体装置を作製することができる。
<作製方法例2>
 ここでは、図15A及び図15Bに示す半導体装置10Aの作製方法の一例を、図26A乃至図30Bを用いて説明する。図26A乃至図28Dには、図15Aに示す一点鎖線A1−A2間の断面図を示す。図29A乃至図30Bには、上面図を示す。なお、前述の作製方法例1と重複する部分については説明を省略し、相違する部分について説明する。
 まず、作製方法例1と同様に、導電膜112bfまで形成する(図20A乃至図20E参照)。
 続いて、導電膜112bfを加工し、導電層112Aを形成する(図26A)。導電層112Aは、後に導電層112b、導電層212a及び導電層212bとなる。また、導電層112Aは、開口143及び開口146を有する。開口143は、開口141と重なる領域に形成され、開口146は、開口145と重なる領域に形成される。
 続いて、絶縁膜110af、絶縁膜110bf、及び絶縁膜110cfの一部を除去し、開口141及び開口145を有する絶縁層110を形成する(図26B)。
 続いて、開口141、開口143、開口145及び開口146を覆うように絶縁層147及び絶縁層247となる絶縁膜147fを形成し、絶縁膜147f上に絶縁層149及び絶縁層249となる絶縁膜149fを形成する(図26C)。
 絶縁膜147fは、開口145の側壁に接して形成されることが好ましい。絶縁膜149fは、開口145の形状を反映して形成された絶縁膜147fの凹部に接して形成されることが好ましい。したがって、絶縁膜147f及び絶縁膜149fの形成はそれぞれ、被覆性が良好な成膜方法を用いることが好ましく、CVD法またはALD法を好適に用いることができる。なお、絶縁膜147fを形成した後、絶縁膜147fの表面を大気に曝すことなく、真空中で連続して絶縁膜149fを形成することが好ましい。絶縁膜147f及び絶縁膜149fを連続して形成することで、絶縁膜147fの表面に大気由来の不純物が付着することを抑制できる。当該不純物として、例えば、水、及び有機物が挙げられる。
 続いて、絶縁膜149f及び絶縁膜147fを加工し、絶縁層149及び絶縁層249、並びに絶縁層147及び絶縁層247を形成する(図26D)。このとき、開口141において導電層112aの上面を露出させ、開口145において基板102の上面を露出させるとともに、導電層112Aの上面を露出させる。絶縁層147及び絶縁層247の形成にはそれぞれ、異方性のドライエッチング法を好適に用いることができる。
 続いて、導電層112Aを加工し、導電層112b、導電層212a及び導電層212bを形成する(図27A)。
 続いて、半導体層108及び半導体層208となる金属酸化物膜108fを形成する(図27B)。金属酸化物膜108fは、導電層112bの上面及び側面、絶縁層147の上面及び側面、絶縁層149の上面及び側面、絶縁層247の上面及び側面、絶縁層249の上面及び側面、絶縁層110の上面、導電層112aの上面、導電層212aの上面及び側面、導電層212bの上面及び側面、並びに基板102の上面に接して設けられる。
 続いて、金属酸化物膜108f上にレジストマスク159、レジストマスク159a及びレジストマスク159bを形成する(図27C及び図29A)。レジストマスク159は、半導体層108が形成される領域に設けられ、少なくとも開口141及び開口143を覆うように設けられる。レジストマスク159aは、少なくとも導電層212aと半導体層208が接する領域に設けられる。レジストマスク159bは、少なくとも導電層212bと半導体層208が接する領域に設けられる。なお、図29Aにおいて、金属酸化物膜108f、レジストマスク159、レジストマスク159a及びレジストマスク159bにハッチングを付している。また、金属酸化物膜108fの下側の構成を分かりやすくするため、金属酸化物膜108fのハッチングを透過して示している。
 続いて、金属酸化物膜108fを島状に加工し、半導体層108、及び半導体層208となる半導体層208Aを形成する(図27D及び図29B)。金属酸化物膜108fのレジストマスク159に覆われている領域に半導体層108が形成されるとともに、レジストマスク159aに覆われている領域、レジストマスク159bに覆われている領域、及び開口145の側面と接する領域に半導体層208Aが形成される。なお、図29Bにおいて、半導体層108及び半導体層208Aにハッチングを付している。
 続いて、レジストマスク159、レジストマスク159a及びレジストマスク159bを除去する。
 続いて、半導体層108、半導体層208A、導電層112b、導電層212a、導電層212b、絶縁層110及び基板102上にレジストマスク157を形成する(図28A)及び図30A)。レジストマスク157は、少なくとも半導体層108、及び半導体層208となる領域の半導体層208Aを覆うように設けられる。このとき、半導体層208を設けない領域の半導体層208Aを露出させる。なお、図30Aにおいて、半導体層108、半導体層208A及びレジストマスク157にハッチングを付している。また、レジストマスク157の下側の構成を分かりやすくするため、レジストマスク157のハッチングを透過して示している。
 続いて、レジストマスク157に覆われていない領域の半導体層208Aを除去し、半導体層208を形成する。
 続いて、レジストマスク157を除去する(図28B及び図30B)。なお、図30Bにおいて、半導体層108及び半導体層208にハッチングを付している。
 続いて、半導体層108、半導体層208、絶縁層110及び基板102を覆って、絶縁層106を形成する(図28C)。
 続いて、絶縁層106上に、導電層104及び導電層204となる膜を形成し、当該膜を加工することにより導電層104及び導電層204を形成する(図28D)。
 続いて、導電層104、導電層204及び絶縁層106を覆って、絶縁層195を形成する(図15B)。
 以上の工程により、本発明の一態様の半導体装置を作製することができる。
 本実施の形態で例示した構成例、およびそれらに対応する図面等は、少なくともその一部を他の構成例、または図面等と適宜組み合わせることができる。
(実施の形態4)
 本実施の形態では、本発明の一態様の表示装置について、図31乃至図35を用いて説明する。
 本実施の形態の表示装置は、解像度の高い表示装置または大型の表示装置とすることができる。したがって、本実施の形態の表示装置は、例えば、テレビジョン装置、デスクトップ型もしくはノート型のコンピュータ、コンピュータ用などのモニタ、デジタルサイネージ、及び、パチンコ機などの大型ゲーム機などの比較的大きな画面を備える電子機器の他、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、及び、音響再生装置の表示部に用いることができる。
 本実施の形態の表示装置は、高精細な表示装置とすることができる。したがって、本実施の形態の表示装置は、例えば、腕時計型、及び、ブレスレット型などの情報端末機(ウェアラブル機器)の表示部、並びに、ヘッドマウントディスプレイ(HMD)などのVR向け機器、及び、メガネ型のAR向け機器などの頭部に装着可能なウェアラブル機器の表示部に用いることができる。
 本発明の一態様の半導体装置は、表示装置、または、当該表示装置を有するモジュールに用いることができる。当該表示装置を有するモジュールとして、当該表示装置にフレキシブルプリント回路基板(Flexible printed circuit、以下、FPCと記す)もしくはTCP(Tape Carrier Package)等のコネクタが取り付けられたモジュール、COG(Chip On Glass)方式もしくはCOF(Chip On Film)方式等により集積回路(IC)が実装されたモジュール等が挙げられる。
 本実施の形態の表示装置はタッチパネルとしての機能を有していてもよい。例えば、表示装置には、指などの被検知体の近接または接触を検知できる様々な検知素子(センサ素子ともいえる)を適用することができる。
 センサの方式として、例えば、静電容量方式、抵抗膜方式、表面弾性波方式、赤外線方式、光学方式、及び、感圧方式が挙げられる。
 静電容量方式として、例えば、表面型静電容量方式、投影型静電容量方式がある。また、投影型静電容量方式として、例えば、自己容量方式、相互容量方式がある。相互容量方式を用いると、同時多点検出が可能となるため好ましい。
 タッチパネルとして、例えば、アウトセル型、オンセル型、及び、インセル型が挙げられる。なお、インセル型のタッチパネルは、表示素子(表示デバイスともいう)を支持する基板と対向基板のうち一方または双方に、検知素子を構成する電極が設けられた構成をいう。
<構成例1>
 図31Aに、表示装置50Aの斜視図を示す。
 表示装置50Aは、基板152と基板151とが貼り合わされた構成を有する。図31Aでは、基板152を破線で示している。
 表示装置50Aは、表示部162、接続部140、回路部164、導電層165等を有する。図31Aでは、表示装置50AにIC173及びFPC172が実装されている例を示している。そのため、図31Aに示す構成は、表示装置50Aと、ICと、FPCと、を有する表示モジュールということもできる。
 接続部140は、表示部162の外側に設けられる。接続部140は、表示部162の一辺または複数の辺に沿って設けることができる。接続部140は、単数であっても複数であってもよい。図31Aでは、表示部の四辺を囲むように接続部140が設けられている例を示す。接続部140では、表示素子の共通電極と、導電層とが電気的に接続されており、共通電極に電位を供給することができる。
 回路部164は、例えば走査線駆動回路(ゲートドライバともいう)を有する。また、回路部164は、走査線駆動回路及び信号線駆動回路(ソースドライバともいう)の双方を有していてもよい。
 導電層165は、表示部162及び回路部164に信号及び電力を供給する機能を有する。当該信号及び電力は、FPC172を介して外部から導電層165に入力される、またはIC173から導電層165に入力される。
 図31Aでは、COG方式またはCOF方式等により、基板151にIC173が設けられている例を示す。IC173には、例えば、走査線駆動回路及び信号線駆動回路のうち一方または双方を有するICを適用できる。なお、表示装置50A及び表示モジュールは、ICを設けない構成としてもよい。また、ICを、COF方式等により、FPCに実装してもよい。
 本発明の一態様の半導体装置は、例えば、表示装置50Aの表示部162及び回路部164の一方または双方に適用することができる。表示装置が有するトランジスタのチャネル形成領域には酸化物半導体(OS)を好適に用いることができる。OSトランジスタを用いることにより、消費電力の低い表示装置とすることができる。また、本発明の一態様である半導体装置を表示部162及び回路部164の双方に用いる、つまり表示装置が有するトランジスタの全てをOSトランジスタとすることもできる。このように表示装置が有するトランジスタの全てをOSトランジスタとすることで、製造コストを低く抑えることができるといった効果を奏する。
 例えば、本発明の一態様の半導体装置を表示装置の画素回路に適用する場合、画素回路の占有面積を縮小することができ、高精細の表示装置とすることができる。また、例えば、本発明の一態様の半導体装置を表示装置の駆動回路(例えば、ゲート線駆動回路及びソース線駆動回路の一方または双方)に適用する場合、駆動回路の占有面積を縮小することができ、狭額縁の表示装置とすることができる。また、本発明の一態様の半導体装置は、電気特性が良好であるため、表示装置に用いることで表示装置の信頼性を高めることができる。
 表示部162は、表示装置50Aにおける画像を表示する領域であり、周期的に配列された複数の画素210を有する。図31Aには、1つの画素210の拡大図を示している。
 本実施の形態の表示装置における画素の配列に特に限定はなく、様々な方法を適用することができる。画素の配列として、例えば、ストライプ配列、Sストライプ配列、マトリクス配列、デルタ配列、ベイヤー配列、及びペンタイル配列が挙げられる。
 図31Aに示す画素210は、赤色の光を呈する画素230R、緑色の光を呈する画素230G、及び、青色の光を呈する画素230Bを有する。画素230R、画素230G、および画素230Bで1つの画素210を構成することで、フルカラー表示を実現できる。画素230R、画素230G、及び画素230Bはそれぞれ副画素として機能する。また、図31Aに示す表示装置50Aでは、副画素として機能する画素230をストライプ配列で配置する例を示している。1つの画素210を構成する副画素の数は3つに限られず、4つ以上としてもよい。例えば、R、G、B、白色(W)の光を呈する4つの副画素を有してもよい。または、R、G、B、Yの4色の光を呈する4つの副画素を有してもよい。
 画素230R、画素230G、及び画素230Bはそれぞれ、表示素子と、当該表示素子の駆動を制御する回路と、を有する。
 表示素子として、様々な素子を用いることができ、例えば、液晶素子(液晶デバイスともいう)及び発光デバイスが挙げられる。その他、シャッター方式または光干渉方式のMEMS(Micro Electro Mechanical Systems)素子、マイクロカプセル方式、電気泳動方式、エレクトロウェッティング方式、または電子粉流体(登録商標)方式等を適用した表示素子などを用いることもできる。また、光源と、量子ドット材料による色変換技術と、を用いたQLED(Quantum−dot LED)を用いてもよい。
 液晶素子を用いた表示装置として、例えば、透過型の液晶表示装置、反射型の液晶表示装置、及び、半透過型の液晶表示装置が挙げられる。
 液晶素子を用いた表示装置に用いることができるモードとして、例えば、垂直配向(VA:Vertical Alignment)モード、FFS(Fringe Field Switching)モード、IPS(In−Plane−Switching)モード、TN(Twisted Nematic)モード、ASM(Axially Symmetric aligned Micro−cell)モード、OCB(Optically Compensated Birefringence)モード、FLC(Ferroelectric Liquid Crystal)モード、AFLC(AntiFerroelectric Liquid Crystal)モード、ECB(Electrically Controlled Birefringence)モード、及び、ゲストホストモードが挙げられる。VAモードとして、例えば、MVA(Multi−Domain Vertical Alignment)モード、PVA(Patterned Vertical Alignment)モード、及び、ASV(Advanced Super View)モードが挙げられる。
 液晶素子に用いることができる液晶材料として、例えば、サーモトロピック液晶、低分子液晶、高分子液晶、高分子分散型液晶(PDLC:Polymer Dispersed Liquid Crystal)、高分子ネットワーク型液晶(PNLC:Polymer Network Liquid Crystal)、強誘電性液晶、及び、反強誘電性液晶が挙げられる。これらの液晶材料は、条件により、コレステリック相、スメクチック相、キュービック相、カイラルネマチック相、等方相、ブルー相などを示す。また、液晶材料として、ポジ型の液晶及びネガ型の液晶のどちらを用いてもよく、適用するモードまたは設計に応じて選択できる。
 発光デバイスとして、例えば、LED(Light Emitting Diode)、OLED(Organic LED)、半導体レーザなどの、自発光型の発光デバイスが挙げられる。LEDとして、例えば、ミニLED、マイクロLEDなどを用いることができる。
 発光デバイスが有する発光物質として、例えば、蛍光を発する物質(蛍光材料)、燐光を発する物質(燐光材料)、熱活性化遅延蛍光を示す物質(熱活性化遅延蛍光(Thermally activated delayed fluorescence:TADF)材料)、及び、無機化合物(量子ドット材料等)が挙げられる。
 発光デバイスの発光色は、赤外、赤、緑、青、シアン、マゼンタ、黄、または白などとすることができる。また、発光デバイスにマイクロキャビティ構造を付与することにより色純度を高めることができる。
 発光デバイスが有する一対の電極のうち、一方の電極は陽極として機能し、他方の電極は陰極として機能する。
 なお、本発明の一態様の表示装置は、発光デバイスが形成されている基板とは反対方向に光を射出する上面射出型(トップエミッション型)、発光デバイスが形成されている基板側に光を射出する下面射出型(ボトムエミッション型)、両面に光を射出する両面射出型(デュアルエミッション型)のいずれであってもよい。
 本実施の形態では、主に、表示素子として発光デバイスを用いる場合を例に挙げて説明する。
 図31Bは、表示装置50Aを説明するブロック図である。表示装置50Aは、表示部162、及び回路部164を有する。表示部162は、周期的に配列された複数の画素230(画素230[1,1]乃至画素230[m,n]、m及びnはそれぞれ独立に2以上の整数)を有する。回路部164は、第1駆動回路部231、および第2駆動回路部232を有する。
 第1駆動回路部231に含まれる回路は、例えば、走査線駆動回路として機能する。第2駆動回路部232に含まれる回路は、例えば信号線駆動回路として機能する。なお、表示部162を挟んで第1駆動回路部231と向き合う位置に、何らかの回路を設けてもよい。表示部162を挟んで第2駆動回路部232と向き合う位置に、何らかの回路を設けてもよい。
 回路部164には、シフトレジスタ回路、レベルシフタ回路、インバータ回路、ラッチ回路、アナログスイッチ回路、デマルチプレクサ回路、及び論理回路の様々な回路を用いることができる。回路部164には、トランジスタおよび容量素子等を用いることができる。回路部164が有するトランジスタを、画素230に含まれるトランジスタと同じ工程で形成してもよい。
 表示装置50Aは、各々が略平行に配設され、且つ、第1駆動回路部231に含まれる回路によって電位が制御される配線236と、各々が略平行に配設され、且つ、第2駆動回路部232に含まれる回路によって電位が制御される配線238と、を有する。なお、図31Bでは、画素230に配線236と配線238が接続している例を示している。ただし、配線236と配線238は一例であり、画素230と接続する配線は、配線236と配線238に限らない。
 本発明の一態様である半導体装置は、サブミクロンサイズのチャネル長を有し、オン電流が大きいVFETと、チャネル長が長く、飽和性が高いVLFETと、を一部の工程を共通にして形成することができる。これらのトランジスタのチャネル形成領域には酸化物半導体(OS)を好適に用いることができ、オフ電流が小さいトランジスタとすることができる。本発明の一態様である半導体装置は、表示部162及び回路部164の一方または双方に好適に用いることができる。また、本発明の一態様である半導体装置を表示部162及び回路部164の双方に用いる、つまり表示装置が有するトランジスタの全てをOSトランジスタとすることもできる。このように表示装置が有するトランジスタの全てをOSトランジスタとすることで、製造コストを低く抑えることができるといった効果を奏する。
<構成例2>
 回路部164に用いることができる回路として、ラッチ回路を例に挙げて構成例を説明する。
 図32Aは、ラッチ回路LATの構成例を示す回路図である。図32Aに示すラッチ回路LATは、トランジスタTr31と、トランジスタTr33と、トランジスタTr35と、トランジスタTr36と、容量素子C31と、インバータ回路INVと、を有する。図32Aにおいて、トランジスタTr33のソース及びドレインの一方と、トランジスタTr35のゲートと、容量素子C31の一方の電極と、が電気的に接続されるノードをノードNとする。
 図32Aに示すラッチ回路LATにおいて、端子SMPに高電位の信号を入力すると、トランジスタTr33がオン状態となる。これにより、ノードNの電位が、端子ROUTの電位に対応する電位となり、端子ROUTからラッチ回路LATに入力される信号に対応するデータが、ラッチ回路LATに書き込まれる。ラッチ回路LATにデータを書き込んだ後、端子SMPの電位を低電位とすると、トランジスタTr33がオフ状態となる。これにより、ノードNの電位が保持され、ラッチ回路LATに書き込まれたデータが保持される。具体的には、例えばノードNの電位が低電位である場合は、ラッチ回路LATに値が“0”のデータが保持されているとし、ノードNの電位が高電位である場合は、ラッチ回路LATに値が“1”のデータが保持されているとすることができる。
 トランジスタTr33は、オフ電流が小さいトランジスタを用いることが好ましい。トランジスタTr33は、OSトランジスタを好適に用いることができる。これにより、ラッチ回路LATはデータを長期間保持することができる。よって、ラッチ回路LATへのデータの再書き込みの頻度を低くすることができる。
 本明細書等において、端子SP2から入力される信号が端子LINに出力されるようなデータをラッチ回路LATに書き込むことを、単に「ラッチ回路LATにデータを書き込む。」という場合がある。つまり、例えば値が“1”のデータをラッチ回路LATに書き込むことを、単に「ラッチ回路LATにデータを書き込む。」という場合がある。
 ラッチ回路LATに、本発明の一態様に係る半導体装置を好適に用いることができる。例えば、トランジスタTr31、トランジスタTr33、トランジスタTr35及びトランジスタTr36の一または複数に、図12B等に示すトランジスタ100またはトランジスタ200を適用することができる。
 インバータ回路INVの構成例を、図32Bに示す。インバータ回路INVは、トランジスタTr41と、トランジスタTr43と、トランジスタTr45と、トランジスタTr47と、容量素子C41と、を有する。
 ラッチ回路LATを図32Aに示す構成とし、インバータ回路INVを図32Bに示す構成とすることにより、ラッチ回路LATが有するトランジスタを、全て同一の極性のトランジスタとすることができ、例えば、nチャネル型トランジスタとすることができる。これにより、例えばトランジスタTr33の他、トランジスタTr31、トランジスタTr35、トランジスタTr36、トランジスタTr41、トランジスタTr43、トランジスタTr45、及びトランジスタTr47を、OSトランジスタとすることができる。よって、ラッチ回路LATが有するトランジスタを全て同じ工程で作製することができる。
 インバータ回路INVに、本発明の一態様に係る半導体装置を好適に用いることができる。例えば、トランジスタTr41、トランジスタTr43、トランジスタTr45、及びトランジスタTr47の一または複数に、図12B等に示すトランジスタ100またはトランジスタ200を適用することができる。
 高い飽和性を求められるトランジスタにトランジスタ20乃至トランジスタ20B、トランジスタ200乃至トランジスタ200Eの一種または複数種を好適に用いることができる。また、大きいオン電流が求められるトランジスタにトランジスタ100乃至トランジスタ100Bの一種または複数種を好適に用いることができる。これにより、高い性能の表示装置とすることができる。さらに、占有面積を縮小することができ、狭額縁の表示装置とすることができる。
<構成例3>
 画素230の構成例を、図33Aに示す。画素230は、画素回路51および発光デバイス61を有する。
 図33Aに示す画素回路51は、トランジスタ52A、トランジスタ52B、および容量素子53を有する。画素回路51は、2つのトランジスタと1つの容量素子を有する2Tr1C型の画素回路である。なお、本発明の一態様の表示装置に適用できる画素回路は、特に限定されない。
 発光デバイス61のアノードは、トランジスタ52Bのソース及びドレインの一方、及び容量素子53の一方の電極と電気的に接続される。トランジスタ52Bのソース及びドレインの他方は、配線ANOと電気的に接続される。トランジスタ52Bのゲートは、トランジスタ52Aのソース及びドレインの一方、及び容量素子53の他方の電極と電気的に接続される。トランジスタ52Aのソース及びドレインの他方は、配線GLと電気的に接続される。トランジスタ52Aのゲートは、配線GLと電気的に接続される。発光デバイス61のカソードは、配線VCOMと電気的に接続される。
 配線GLは配線236に相当し、配線SLは配線238に相当する。配線VCOMは、発光デバイス61に電流を供給するための電位を与える配線である。トランジスタ52Aは、配線GLの電位に基づいて、配線SLとトランジスタ52Bのゲート間の導通状態または非導通状態を制御する機能を有する。例えば、配線ANOにはVDDが供給され、配線VCOMにはVSSが供給される。
 トランジスタ52Bは発光デバイス61に流れる電流量を制御する機能を有する。容量素子53は、トランジスタ52Bのゲート電位を保持する機能を有する。発光デバイス61が射出する光の強度は、トランジスタ52Bのゲートに供給される画像信号に応じて制御される。
 画素回路51に含まれるトランジスタの一部または全部にバックゲートを設けてもよい。図33Aに示す画素回路51は、トランジスタ52Bがバックゲートを有し、当該バックゲートがトランジスタ52Bのソース及びドレインの一方と電気的に接続される構成を示している。なお、トランジスタ52Bのバックゲートが、トランジスタ52Bのゲートと電気的に接続される構成としてもよい。
 画素回路51に、前述の半導体装置を好適に用いることができる。画素230の選択状態を制御するための選択トランジスタとして機能するトランジスタ52Aと比較して、発光デバイス61に流れる電流を制御する駆動トランジスタとして機能するトランジスタ52Bは、飽和性が高いことが好ましい。トランジスタ52Bにチャネル長の長いトランジスタ20乃至トランジスタ20B、トランジスタ200乃至トランジスタ200Eの一種を適用することで、信頼性の高い表示装置とすることができる。また、トランジスタ52Aにトランジスタ100乃至トランジスタ100Bの一種を適用することで、画素回路51Aの占有面積を縮小することができ、高精細の表示装置とすることができる。
 なお、トランジスタ52Bにもトランジスタ100を適用してもよい。トランジスタ52Bにチャネル長の短いトランジスタを適用することにより、輝度の高い表示装置とすることができる。また、画素回路51の占有面積を縮小することができ、高精細の表示装置とすることができる。
 図33Aに示す画素230と異なる構成例を、図33Bに示す。画素230は、画素回路51A及び発光デバイス61を有する。
 図33Bに示す画素回路51Aは、トランジスタ52Cを有する点で、図33Aに示す画素回路51と主に異なる。画素回路51Aは、トランジスタ52A、トランジスタ52B、トランジスタ52C、及び容量素子53を有する。画素回路51Aは、3つのトランジスタと1つの容量素子を有する3Tr1C型の画素回路である。
 トランジスタ52Cのソース及びドレインの一方は、トランジスタ52Bのソース及びドレインの一方と電気的に接続される。トランジスタ52Cのソース及びドレインの他方は、配線V0と電気的に接続される。例えば、配線V0には基準電位が供給される。トランジスタ52Cのゲートは、配線GLと電気的に接続される。
 トランジスタ52Cは、配線GLの電位に基づいて、トランジスタ52Bのソース電極及びドレイン電極の一方と配線V0間の導通状態または非導通状態を制御する機能を有する。トランジスタ52Cを介して与えられる配線V0の基準電位によって、トランジスタ52Bのゲート−ソース間電位のばらつきを抑制できる。
 配線V0を用いて、画素パラメータの設定に用いることのできる電流値を取得できる。具体的には、配線V0は、トランジスタ52Bに流れる電流、または発光デバイス61に流れる電流を、外部に出力するためのモニタ線として機能させることができる。配線V0に出力された電流は、ソースフォロア回路により電圧に変換され、外部に出力することができる。または、ADコンバータによりデジタル信号に変換され、外部に出力することができる。
 画素回路51Aに、前述の半導体装置を好適に用いることができる。トランジスタ52Bにチャネル長の長いトランジスタ20乃至トランジスタ20B、トランジスタ200乃至トランジスタ200Eの一種を適用することで、信頼性の高い表示装置とすることができる。また、トランジスタ52A及びトランジスタ52Cにトランジスタ100乃至トランジスタ100Bの一種を適用することで、画素回路51Aの占有面積を縮小することができ、高精細の表示装置とすることができる。なお、トランジスタ52Bにもトランジスタ100乃至トランジスタ100Bの一種を適用してもよい。
 画素回路51の構成例を、図33Cに示す。図33Cは、画素回路51の断面図である。図33Cは、トランジスタ52A、トランジスタ52B及び発光デバイス61が有する画素電極を抜粋して示している。なお、トランジスタ52Aとトランジスタ52Bの電気的な接続を省略している。
 トランジスタ52Aは、導電層104と、絶縁層106と、半導体層108と、導電層112aと、導電層112bと、を有する。トランジスタ52Bは、絶縁層106と、半導体層208と、導電層204と、導電層212aと、導電層212bと、を有する。トランジスタ52A及びトランジスタ52Bについては、前述の記載を参照できるため、詳細な説明は省略する。
 トランジスタ52A及びトランジスタ52Bは、基板102上に設けられる。図33Cでは、トランジスタ52A及びトランジスタ52Bと、基板102の間に絶縁層121及び絶縁層123が設けられる構成を示している。なお、トランジスタ52Aの半導体層108が導電層112a上に設けられ、トランジスタ52Bの半導体層208が絶縁層123上に設けられる。このように、2つのトランジスタの半導体層が設けられる層を異ならせることにより、同一基板上に異なる構成のトランジスタを容易に作製することができる。
 絶縁層121は、水素に対するバリア性を有することが好ましく、特に水素を捕獲、または固着する(ゲッタリング)能力が高いことが好ましい。絶縁層121は、例えば、絶縁層149及び絶縁層249に用いることができる材料を好適に用いることができる。絶縁層121は、例えば、酸化ハフニウムを好適に用いることができる。絶縁層121上に設けられる絶縁層123は、例えば、絶縁層110に用いることができる材料を好適に用いることができる。絶縁層123は、例えば、酸化シリコンを好適に用いることができる。
 トランジスタ52A、トランジスタ52B、及び容量素子53を覆うように絶縁層195が設けられ、絶縁層195を覆うように絶縁層233が設けられ、絶縁層233を覆うように絶縁層235が設けられる。絶縁層235上に発光デバイス61を設けることができる。図33Cは、発光デバイス61の一方の電極として機能する画素電極111を示している。絶縁層195及び絶縁層233は、導電層212aに達する第1の開口を有し、第1の開口を覆うように導電層234が設けられる。導電層234は、第1の開口を介して導電層212aと電気的に接続される。絶縁層235は、導電層234に達する第2の開口を有し、第2の開口を覆うように画素電極111が設けられる。画素電極111は、第2の開口を介して導電層234と電気的に接続される。絶縁層195は、前述の記載を参照できるため、詳細な説明は省略する。絶縁層233及び絶縁層235は、トランジスタ52A、トランジスタ52B、及びトランジスタ52Cに起因する凹凸を小さくし、発光デバイス61の被形成面をより平坦にする機能を有する。なお、本明細書等において、絶縁層233及び絶縁層235をそれぞれ、平坦化層と記す場合がある。
 絶縁層233及び絶縁層235はそれぞれ、有機絶縁膜が好適である。有機絶縁膜に用いることができる材料として、アクリル樹脂、ポリイミド樹脂、エポキシ樹脂、ポリアミド樹脂、ポリイミドアミド樹脂、シロキサン樹脂、ベンゾシクロブテン系樹脂、フェノール樹脂、及びこれら樹脂の前駆体等が挙げられる。絶縁層235を、有機絶縁膜と、無機絶縁膜との積層構造にしてもよい。絶縁層235を、有機絶縁膜と、当該有機絶縁膜上の無機絶縁膜との積層構造にすることが好ましい。これにより、無機絶縁膜は、発光デバイス61を形成する際のエッチング保護層として機能することができる。具体的には、画素電極111の形成時に絶縁層235の一部がエッチングされ、絶縁層235に凹部が形成されることを抑制することができる。または、絶縁層235には、画素電極111の形成時に、凹部が設けられてもよい。同様に、絶縁層233を、有機絶縁膜と、無機絶縁膜との積層構造にしてもよい。
 図33Cでは、トランジスタ52Bに、図12A等に示すトランジスタ200を適用する構成を示しているが、本発明の一態様はこれに限られない。図34に示すように、トランジスタ52Bに、図15A等に示すトランジスタ200Aを適用してもよい。
<構成例4>
 前述と異なる構成例を、図35に示す。表示装置50Bは、基板310上に画素回路、駆動回路などが設けられた構成となっている。表示装置50Bは、素子層71、素子層73、素子層75及び配線層77を有する。配線層77は、配線が設けられる層である。
 素子層71は、基板310を有し、基板310上には、トランジスタ300が形成されている。また、トランジスタ300の上方には、配線層77が設けられており、配線層77には、トランジスタ300、トランジスタMTCK、発光デバイス130R、発光デバイス130G、及び発光デバイス130Bを電気的に接続する配線が設けられている。また、配線層77の上方には、素子層73、および素子層75が設けられており、素子層73は、トランジスタMTCKなどを有する。素子層75は、発光デバイス130(図35では、発光デバイス130R、発光デバイス130G、及び発光デバイス130B)などを有する。
 トランジスタ300は、素子層71に含まれているトランジスタとすることができる。また、トランジスタMTCKは、素子層73に含まれるトランジスタとすることができる。また、発光デバイス130は、素子層75に含まれる発光デバイスとすることができる。
 トランジスタMTCKとして、前述のトランジスタ20乃至トランジスタ20B、トランジスタ200乃至トランジスタ200Eの一種を好適に用いることができる。または、トランジスタMTCKにトランジスタ100乃至トランジスタ100Bの一種を適用してもよい。
 基板310には、例えば、半導体基板(例えば、シリコン又はゲルマニウムを材料とした単結晶基板)を用いることができる。また、基板310には、半導体基板以外として、例えば、SOI(Silicon On Insulator)基板、ガラス基板、石英基板、プラスチック基板、サファイアガラス基板、金属基板、ステンレス・スチル基板、ステンレス・スチル・ホイルを有する基板、タングステン基板、タングステン・ホイルを有する基板、可撓性基板、貼り合わせフィルム、繊維状の材料を含む紙、又は基材フィルムを用いることができる。なお、本実施の形態では、基板310は、シリコンを材料として有する半導体基板として説明する。そのため、素子層71に含まれるトランジスタは、シリコンを有するトランジスタ(Siトランジスタともいう)とすることができる。
 トランジスタ300は、素子分離層312と、導電層316と、絶縁層315と、絶縁層317と、基板310の一部からなる半導体領域313と、ソース領域又はドレイン領域として機能する低抵抗領域314a及び低抵抗領域314bと、を有する。このため、トランジスタ300は、Siトランジスタとなっている。なお、図35では、トランジスタ300のソース及びドレインの一方が、導電層328を介して、導電層330、導電層356、及び導電層514に電気的に接続されている構成を示しているが、本発明の一態様の表示装置の電気的な接続構成は、これに限定されない。本発明の一態様の表示装置は、例えば、トランジスタ300のゲートが、導電層328を介して、導電層514に電気的に接続されている構成としてもよい。
 トランジスタ300は、例えば、半導体領域313の上面及びチャネル幅方向の側面が、ゲート絶縁層として機能する絶縁層315を介して導電層316に覆う構成にすることによって、Fin型にすることができる。トランジスタ300をFin型にすることにより、実効上のチャネル幅が増大することができ、トランジスタ300のオン特性を向上させることができる。また、ゲート電極の電界の寄与を高くすることができるため、トランジスタ300のオフ特性を向上させることができる。また、トランジスタ300は、Fin型でなくプレーナ型としてもよい。
 なお、トランジスタ300は、pチャネル型、あるいはnチャネル型のいずれでもよい。またはトランジスタ300を複数設け、pチャネル型、及びnチャネル型の双方を用いてもよい。
 半導体領域313のチャネルが形成される領域と、その近傍の領域と、ソース領域又はドレイン領域となる低抵抗領域314a及び低抵抗領域314bと、には、シリコン系半導体を含むことが好ましく、具体的には、単結晶シリコンを含むことが好ましい。又は、上述した各領域は、例えば、ゲルマニウム、シリコンゲルマニウム、ヒ化ガリウム、ヒ化アルミニウムガリウム、又は窒化ガリウムを用いて形成されてもよい。結晶格子に応力を与え、格子間隔を変化させることで有効質量を制御したシリコンを用いた構成としてもよい。又は、トランジスタ300は、例えば、ヒ化ガリウムとヒ化アルミニウムガリウムを用いたHEMT(High Electron Mobility Transistor)としてもよい。
 ゲート電極として機能する導電層316には、ヒ素、又はリンといったn型の導電性を付与する元素、もしくはホウ素又はアルミニウムといったp型の導電性を付与する元素を含むシリコンなどの半導体材料を用いることができる。又は、導電層316には、例えば、金属材料、合金材料、又は金属酸化物材料といった導電性材料を用いることができる。
 なお、導電体の材料によって仕事関数が決まるため、当該導電体の材料を選択することで、トランジスタのしきい値電圧を調整することができる。具体的には、導電体に窒化チタン、及び窒化タンタルの一方又は双方の材料を用いることが好ましい。さらに導電性と埋め込み性を両立するために導電体にタングステン及びアルミニウムの一方又は双方の金属材料を積層として用いることが好ましく、特にタングステンを用いることが耐熱性の点で好ましい。
 素子分離層312は、基板310上に形成されている複数のトランジスタ同士を分離するために設けられている。素子分離層は、例えば、LOCOS(Local Oxidation of Silicon)法、STI(Shallow Trench Isolation)法、又はメサ分離法を用いて形成することができる。
 図35に示すトランジスタ300上には、絶縁層320及び絶縁層322が、基板310側から順に積層して設けられている。
 絶縁層320及び絶縁層322として、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、及び窒化アルミニウムから選ばれた一以上を用いればよい。
 絶縁層322は、絶縁層320及び絶縁層322に覆われているトランジスタ300などによって生じる段差を平坦化する平坦化膜としての機能を有していてもよい。例えば、絶縁層322の上面は、平坦性を高めるために化学機械研磨(CMP:Chemical Mechanical Polishing)法を用いた平坦化処理により平坦化されていてもよい。
 絶縁層320及び絶縁層322には、絶縁層322より上方に設けられているトランジスタMTCKなどと接続する導電層328が埋め込まれている。なお、導電層328は、プラグ又は配線としての機能を有する。このため、導電層328には、導電層MPGに適用できる材料を用いることができる。
 表示装置50Bでは、トランジスタ300上に配線層77が設けられている。配線層77は、例えば、絶縁層324と、絶縁層326と、導電層330と、絶縁層350と、絶縁層352と、絶縁層354と、導電層356と、を有する。
 絶縁層322上及び導電層328上には、絶縁層324と絶縁層326とが順に積層して設けられている。また、導電層328に重なる領域において、絶縁層324と絶縁層326とには、開口が形成されている。また、当該開口には導電層330が埋め込まれている。
 絶縁層326上、及び導電層330上には、絶縁層350と絶縁層352と絶縁層354とが順に積層して設けられている。また、導電層330に重なる領域において、絶縁層350と絶縁層352と絶縁層354とには、開口が形成されている。また、当該開口には導電層356が埋め込まれている。
 導電層330及び導電層356は、トランジスタ300と接続するプラグ又は配線としての機能を有する。なお、導電層330及び導電層356は、前述した導電層328又は導電層596と同様の材料を用いて設けることができる。
 なお、例えば、絶縁層324及び絶縁層350は、水素、酸素、及び水から選ばれた一以上に対するバリア性を有する絶縁物を用いることが好ましい。また、絶縁層326、絶縁層352、及び絶縁層354には、絶縁層594と同様に、配線間に生じる寄生容量を低減するために、比誘電率が比較的低い絶縁物を用いることが好ましい。また、絶縁層326、絶縁層352、及び絶縁層354は、層間絶縁膜及び平坦化膜としての機能を有する。また、導電層330及び導電層356は、水素、酸素、及び水から選ばれた一以上に対するバリア性を有する導電体を含むことが好ましい。
 なお、水素に対するバリア性を有する導電体として、例えば、窒化タンタルを用いるとよい。また、窒化タンタルと導電性が高いタングステンを積層することで、配線としての導電性を保持したまま、トランジスタ300からの水素の拡散を抑制することができる。この場合、水素に対するバリア性を有する窒化タンタル層が、水素に対するバリア性を有する絶縁層350と接する構造であることが好ましい。
 絶縁層354及び導電層356の上方には、絶縁層512が設けられている。絶縁層512上には、絶縁層IS1が設けられ、絶縁層IS1上には、絶縁層IS2が設けられている。また、絶縁層IS2、絶縁層IS1及び絶縁層512には、プラグ又は配線として機能する導電層514が埋め込まれている。これにより、トランジスタMTCKのソース及びドレインの一方とトランジスタ300のソース及びドレインの一方とが電気的に接続される。なお、導電層514には、例えば、導電層MPGに適用できる材料を用いることができる。
 絶縁層IS1上及び導電層514上には、トランジスタMTCKが設けられている。また、トランジスタMTCK上には、絶縁層574が形成されており、また、絶縁層574上には、絶縁層581が形成されている。また、絶縁層IS3と絶縁層574と絶縁層581とには、プラグ又は配線として機能する導電層MPGが埋め込まれている。なお、トランジスタMTCKの周辺の絶縁層、導電層、及び半導体層については、実施の形態2を参照する。
 トランジスタMTCKの上方には、絶縁層IS3が形成されている。また、絶縁層IS3上には、絶縁層574及び絶縁層581がこの順に積層して設けられている。
 絶縁層574は、水及び水素(例えば、水素原子及び水素分子の一方又は双方)といった不純物の拡散を抑制する機能を有することが好ましい。つまり、絶縁層574は、当該不純物がトランジスタMTCKに混入することを抑制するバリア絶縁膜として機能することが好ましい。また、絶縁層574は、酸素(例えば、酸素原子及び酸素分子の一方又は双方)の拡散を抑制する機能を有することが好ましい。例えば、絶縁層574は、絶縁層IS2及び絶縁層IS3より酸素透過性が低いことが好ましい。
 そのため、絶縁層574は、水及び水素といった不純物の拡散を抑制するバリア絶縁膜として機能することが好ましい。したがって、絶縁層574は、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(例えば、NO、NO、及びNO)、及び銅原子といった不純物の拡散を抑制する機能を有する(上記不純物が透過しにくい。)絶縁性材料を用いることが好ましい。または、酸素(例えば、酸素原子、及び酸素分子の一方又は双方)の拡散を抑制する機能を有する(上記酸素が透過しにくい)絶縁性材料を用いることが好ましい。
 水及び水素といった不純物と、酸素と、の透過を抑制する機能を有する絶縁物として、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウム、及びタンタルから選ばれた一以上を含む絶縁物を、単層で、または積層で用いればよい。具体的には、水及び水素といった不純物と、酸素と、の透過を抑制する機能を有する絶縁物として、例えば、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、及び酸化タンタルといった金属酸化物が挙げられる。また、水及び水素といった不純物と、酸素と、の透過を抑制する機能を有する絶縁物として、例えば、アルミニウム及びハフニウムを含む酸化物(ハフニウムアルミネート)が挙げられる。また、水及び水素といった不純物と、酸素と、の透過を抑制する機能を有する絶縁物として、例えば、窒化アルミニウム、窒化アルミニウムチタン、窒化チタン、窒化酸化シリコン、及び窒化シリコンといった金属窒化物が挙げられる。
 特に、絶縁層574には、酸化アルミニウム、又は窒化シリコンを用いることが好ましい。これにより、水及び水素といった不純物が絶縁層574の上方からトランジスタMTCKに拡散することを抑制できる。または、絶縁層IS3等に含まれる酸素が、絶縁層574の上方に、拡散することを抑制できる。
 絶縁層581は、層間膜として機能する膜であって、絶縁層574よりも誘電率が低いことが好ましい。誘電率が低い材料を層間膜とすることで、配線間に生じる寄生容量を低減することができる。例えば、絶縁層581の比誘電率は4未満が好ましく、3未満がより好ましい。また例えば、絶縁層581の比誘電率は、絶縁層574の比誘電率の0.7倍以下が好ましく、0.6倍以下がより好ましい。絶縁層581を誘電率が低い材料を層間膜とすることで、配線間に生じる寄生容量を低減することができる。
 絶縁層581は、膜中の水及び水素といった不純物の濃度が低減されていることが好ましい。この場合、絶縁層581には、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、又は窒化シリコンを用いることができる。また、絶縁層581には、例えば、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素と窒素を添加した酸化シリコン、又は空孔を有する酸化シリコンを用いることができる。特に、酸化シリコン及び酸化窒化シリコンは、熱的に安定であるため好ましい。特に、酸化シリコン、酸化窒化シリコン、及び空孔を有する酸化シリコンといった材料は、加熱により脱離する酸素を含む領域を容易に形成することができるため好ましい。また、絶縁層581には、樹脂を用いることができる。また、絶縁層581に適用できる材料は、上述した材料を適宜組み合わせたものとしてもよい。
 絶縁層574上及び絶縁層581上には、絶縁層592、及び絶縁層594がこの順に積層して設けられている。
 絶縁層592には、基板310、トランジスタMTCKから、絶縁層592より上方の領域(例えば、発光デバイス130R、発光デバイス130G、及び発光デバイス130Bなどが設けられている領域)に、水、及び水素といった不純物が拡散しないようなバリア性を有する絶縁膜(バリア性絶縁膜と呼称する)を用いることが好ましい。したがって、絶縁層592は、水素原子、水素分子、及び水分子といった不純物の拡散を抑制する機能を有する(上記不純物が透過しにくい)絶縁性材料を用いることが好ましい。また、状況によっては、絶縁層592は、窒素原子、窒素分子、酸化窒素分子(例えば、NO、NO、及びNO)、及び銅原子といった不純物の拡散を抑制する機能を有する(上記酸素が透過しにくい)絶縁性材料を用いることが好ましい。または、酸素(例えば、酸素原子、及び酸素分子の一方又は双方)の拡散を抑制する機能を有することが好ましい。
 水素に対するバリア性を有する膜として、例えば、CVD法で形成した窒化シリコンを用いることができる。
 水素の脱離量は、例えば、昇温脱離ガス分析法(TDS:Thermal Desorption Spectrometry)を用いて分析することができる。例えば、絶縁層324の水素の脱離量は、TDSにおいて、膜の表面温度が50℃から500℃の範囲において、水素原子に換算した脱離量が、絶縁層324の面積当たりに換算して、10×1015atoms/cm以下、好ましくは5×1015atoms/cm以下であればよい。
 絶縁層594は、絶縁層581と同様に、誘電率が低い層間膜とすることが好ましい。このため、絶縁層594には、絶縁層581に適用できる材料を用いることができる。
 なお、絶縁層594は、絶縁層592よりも誘電率が低いことが好ましい。例えば、絶縁層594の比誘電率は4未満が好ましく、3未満がより好ましい。また例えば、絶縁層594の比誘電率は、絶縁層592の比誘電率の0.7倍以下が好ましく、0.6倍以下がより好ましい。絶縁層594を誘電率が低い材料を層間膜とすることで、配線間に生じる寄生容量を低減することができる。
 絶縁層GI1及び絶縁層IS3には、プラグ又は配線として機能する導電層MPGが埋め込まれ、絶縁層592及び絶縁層594には、プラグ又は配線として機能する導電層596が埋め込まれている。特に、導電層MPG及び導電層596は、絶縁層594より上方に設けられている発光デバイスなどと電気的に接続されている。また、プラグ又は配線としての機能を有する導電層は、複数の構造をまとめて同一の符号を付与する場合がある。また、本明細書等において、配線と、配線と接続するプラグとが一体物であってもよい。すなわち、導電層の一部が配線として機能する場合、及び導電層の一部がプラグとして機能する場合もある。
 各プラグ、及び配線(例えば、導電層MPG及び導電層596)の材料として、金属材料、合金材料、金属窒化物材料、及び金属酸化物材料から選ばれた一以上の導電性材料を、単層又は積層して用いることができる。耐熱性と導電性を両立するタングステン、又はモリブデンといった高融点材料を用いることが好ましく、タングステンを用いることが好ましい。又は、アルミニウム、又は銅といった低抵抗導電性材料で形成することが好ましい。低抵抗導電性材料を用いることで配線抵抗を低くすることができる。
 絶縁層594上及び導電層596上には、絶縁層598及び絶縁層599が順に形成されている。
 絶縁層598は、絶縁層592と同様に、水素、酸素、及び水から選ばれた一以上に対するバリア性を有する絶縁物を用いることが好ましい。また、絶縁層599には、絶縁層594と同様に、配線間に生じる寄生容量を低減するために、比誘電率が比較的低い絶縁物を用いることが好ましい。また、絶縁層599は、層間絶縁膜及び平坦化膜としての機能を有する。
 絶縁層599上には、発光デバイス130及び接続部140が形成されている。
 接続部140は、カソードコンタクト部と呼ばれる場合があり、発光デバイス130R、発光デバイス130G、及び発光デバイス130Bのそれぞれのカソード電極に電気的に接続されている。図35では、接続部140は、導電層182a乃至導電層182cから選ばれた一以上の導電層と、導電層126a乃至導電層126cの少なくとも一の導電層と、導電層129a乃至導電層129cから選ばれた一以上の導電層と、共通層114と、共通電極115と、を有する。
 なお、接続部140は、平面視において表示部の四辺を囲むように設けられてもよく、又は、表示部内(例えば、隣り合う発光デバイス130同士の間)に設けられてもよい(図示しない)。
 発光デバイス130Rは、導電層182aと、導電層182a上の導電層126aと、導電層126a上の導電層129aと、を有する。導電層182a、導電層126a、及び導電層129aの全てを画素電極と呼ぶこともでき、一部を画素電極と呼ぶこともできる。また、発光デバイス130Gは、導電層182bと、導電層182b上の導電層126bと、導電層126b上の導電層129bと、を有する。発光デバイス130Rと同様に、導電層182b、導電層126b、及び導電層129bの全てを画素電極と呼ぶこともでき、一部を画素電極と呼ぶこともできる。また、発光デバイス130Bは、導電層182cと、導電層182c上の導電層126cと、導電層126c上の導電層129cと、を有する。発光デバイス130R、及び発光デバイス130Gと同様に、導電層182c、導電層126c、及び導電層129cの全てを画素電極と呼ぶこともでき、一部を画素電極と呼ぶこともできる。
 導電層182a乃至導電層182c、及び導電層126a乃至導電層126cには、例えば、反射電極として機能する導電層を用いることができる。反射電極として機能する導電層には、可視光に対して反射率の高い導電層として、例えば、銀、アルミニウム、銀(Ag)とパラジウム(Pd)と銅(Cu)の合金膜(Ag−Pd−Cu(APC)膜)を適用することができる。また、導電層182a乃至導電層182c、及び導電層126a乃至導電層126cには、一対のチタンで挟まれたアルミニウムの積層膜(Ti、Al、Tiの順の積層膜)、又は一対のインジウムスズ酸化物で挟まれた銀の積層膜(ITO、Ag、ITOの順の積層膜)を用いることができる。
 例えば、導電層182a乃至導電層182cに反射電極として機能する導電層を用いて、導電層126a乃至導電層126cに、透光性が高い材料を用いてもよい。透光性が高い材料として、例えば、銀とマグネシウムの合金、及びインジウムスズ酸化物が挙げられる。
 導電層129a乃至導電層129cには、例えば、透明電極として機能する導電層を用いることができる。透明電極として機能する導電層は、例えば、上述した透光性が高い導電層とすることができる。
 後に詳述する発光デバイス130に、マイクロキャビティ構造(微小共振器構造)を設けてもよい。マイクロキャビティ構造とは、発光層の下面と下部電極の上面との距離を、当該発光層が発光する光の色の波長に応じた厚さにする構造を指す。この場合、上部電極(共通電極)である導電層129a乃至導電層129cに透光性及び光反射性を有する導電材料を用い、下部電極(画素電極)である導電層182a乃至導電層182c、及び導電層126a乃至導電層126cとして光反射性を有する導電材料を用いること好ましい。
 マイクロキャビティ構造とは、下部電極と発光層の光学的距離を(2n−1)λ/4(ただし、nは1以上の整数、λは増幅したい発光の波長)に調節した構造を指す。これにより、下部電極によって反射されて戻ってきた光(反射光)は、発光層から上部電極に直接入射する光(入射光)と大きな干渉を起こす。そのため、波長λのそれぞれの反射光と入射光との位相を合わせ発光層からの発光をより増幅させることができる。一方で、反射光と入射光とが波長λ以外である場合、位相が合わなくなるため、共振せずに減衰する。
 導電層182aは、絶縁層599に設けられた開口を介して、絶縁層594に埋め込まれている導電層596と接続されている。また、導電層182aの端部よりも外側に導電層126aの端部が位置している。導電層126aの端部と導電層129aの端部は、揃っている、または概略揃っている。
 発光デバイス130Gにおける導電層182b、導電層126b、導電層129b、及び、発光デバイス130Bにおける導電層182c、導電層126c、導電層129cについては、発光デバイス130Rにおける導電層182a、導電層126a、導電層129aと同様であるため詳細な説明は省略する。
 導電層182a、導電層182b、及び導電層182cには、絶縁層599に設けられた開口を覆うように凹部が形成される。また、当該凹部には、層128が埋め込まれている。
 層128は、導電層182a乃至導電層182cの凹部を平坦化する機能を有する。導電層182a上乃至導電層182c上、及び層128上には、導電層182a乃至導電層182cと電気的に接続される導電層126a乃至導電層126cが設けられている。したがって、導電層182a乃至導電層182cの凹部と重なる領域も発光領域として使用でき、画素の開口率を高めることができる。
 層128は、絶縁層であってもよく、導電層であってもよい。層128には、各種無機絶縁材料、有機絶縁材料、及び導電材料を適宜用いることができる。特に、層128は、絶縁材料を用いて形成されることが好ましい。
 層128には、有機材料を有する絶縁層を好適に用いることができる。例えば、層128には、アクリル樹脂、ポリイミド樹脂、エポキシ樹脂、ポリアミド樹脂、ポリイミドアミド樹脂、シロキサン樹脂、ベンゾシクロブテン系樹脂、フェノール樹脂、又はこれら樹脂の前駆体を適用することができる。また、層128として、感光性の樹脂を用いることができる。感光性の樹脂として、ポジ型の材料、またはネガ型の材料が挙げられる。
 感光性の樹脂を用いることにより、露光及び現像の工程のみで層128を作製することができ、ドライエッチング、あるいはウェットエッチングによる導電層182a、導電層182b、導電層182cの表面への影響を低減することができる。また、ネガ型の感光性樹脂を用いて層128を形成することにより、絶縁層599の開口の形成に用いるフォトマスク(露光マスク)と同一のフォトマスクを用いて、層128を形成できる場合がある。
 発光デバイス130Rは、第1の層113aと、第1の層113a上の共通層114と、共通層114上の共通電極115と、を有する。また、発光デバイス130Gは、第2の層113bと、第2の層113b上の共通層114と、共通層114上の共通電極115と、を有する。また、発光デバイス130Bは、第3の層113cと、第3の層113c上の共通層114と、共通層114上の共通電極115と、を有する。
 なお、第1の層113aは、導電層126aの上面及び側面と導電層129aの上面及び側面を覆うように形成されている。同様に、第2の層113bは、導電層126bの上面及び側面と導電層129bの上面及び側面を覆うように形成されている。また、同様に、第3の層113cは、導電層126cの上面及び側面と導電層129cの上面及び側面を覆うように形成されている。したがって、導電層126a、導電層126b、及び導電層126cが設けられている領域全体を、発光デバイス130R、発光デバイス130G、及び発光デバイス130Bの発光領域として用いることができるため、画素の開口率を高めることができる。
 発光デバイス130Rにおいて、第1の層113aと共通層114をまとめてEL層と呼ぶことができる。また、同様に、発光デバイス130Gにおいて、第2の層113bと共通層114をまとめてEL層と呼ぶこともできる。また、同様に、発光デバイス130Bにおいて、第3の層113cと共通層114をまとめてEL層と呼ぶことができる。
 本実施の形態の発光デバイスの構成に、特に限定はなく、シングル構造であってもタンデム構造であってもよい。
 第1の層113a、第2の層113b、及び第3の層113cは、フォトリソグラフィ法により島状に加工されている。そのため、第1の層113a、第2の層113b、及び第3の層113cは、それぞれその端部において、上面と側面との成す角が90度に近い形状となる。一方、例えば、FMM(Fine Metal Mask)を用いて形成された有機膜は、その厚さが端部に近いほど徐々に薄くなる傾向があり、例えば1μm以上10μm以下の範囲にわたって、上面がスロープ状に形成されるため、上面と側面の区別が困難な形状となる。
 第1の層113a、第2の層113b、及び第3の層113cは、上面と側面の区別が明瞭となる。これにより、隣接する第1の層113aと第2の層113bにおいて、第1の層113aの側面の一と、第2の層113bの側面の一は、互いに対向して配置される。これは、第1の層113a、第2の層113b、及び第3の層113cのうちいずれの組み合わせにおいても同様である。
 第1の層113a、第2の層113b、及び第3の層113cは、少なくとも発光層を有する。例えば、第1の層113aが、赤色の光を発する発光層を有し、第2の層113bが緑色の光を発する発光層を有し、第3の層113cが、青色の光を発する発光層を有する構成であると好ましい。また、それぞれの発光層は、上記以外の色として、シアン、マゼンタ、黄、又は白を適用することができる。
 第1の層113a、第2の層113b、及び第3の層113cは、発光層と、発光層上のキャリア輸送層(電子輸送層または正孔輸送層)と、を有することが好ましい。第1の層113a、第2の層113b、及び第3の層113cの表面は、表示装置の作製工程中に露出する場合があるため、キャリア輸送層を発光層上に設けることで、発光層が最表面に露出することを抑制し、発光層が受けるダメージを低減することができる。これにより、発光デバイスの信頼性を高めることができる。
 共通層114は、例えば電子注入層、または正孔注入層を有する。または、共通層114は、電子輸送層と電子注入層とを積層して有していてもよく、正孔輸送層と正孔注入層とを積層して有していてもよい。共通層114は、発光デバイス130R、発光デバイス130G、及び発光デバイス130Bで共有されている。
 共通電極115は、発光デバイス130R、発光デバイス130G、及び発光デバイス130Bで共有されている。また、図35に示すように、複数の発光デバイスが共通して有する共通電極115は、接続部140に含まれている導電層に電気的に接続される。
 絶縁層125は、水及び酸素の一方又は双方に対するバリア絶縁層としての機能を有することが好ましい。また、絶縁層125は、水及び酸素の一方又は双方の拡散を抑制する機能を有することが好ましい。また、絶縁層125は、水及び酸素の一方又は双方を捕獲、または固着する(ゲッタリングともいう)機能を有することが好ましい。絶縁層125が、バリア絶縁層としての機能、又はゲッタリング機能を有することで、外部から各発光デバイスに拡散しうる不純物(代表的には、水及び酸素の一方又は双方)の侵入を抑制することが可能な構成となる。当該構成とすることで、信頼性の高い発光デバイス、さらには、信頼性の高い表示パネルを提供することができる。
 絶縁層125は、不純物濃度が低いことが好ましい。これにより、絶縁層125からEL層に不純物が混入し、EL層が劣化することを抑制することができる。また、絶縁層125において、不純物濃度を低くすることで、水及び酸素の一方又は双方に対するバリア性を高めることができる。例えば、絶縁層125は、水素濃度及び炭素濃度の一方、好ましくは双方が十分に低いことが望ましい。
 絶縁層127として、有機材料を有する絶縁層を好適に用いることができる。有機材料として、感光性の有機樹脂を用いることが好ましく、例えば、アクリル樹脂を含む感光性の樹脂組成物を用いればよい。また、絶縁層127の材料の粘度は、1cP以上1500cP以下とすればよく、1cP以上12cP以下とすることが好ましい。絶縁層127の材料の粘度を上記の範囲にすることで、テーパ形状を有する絶縁層127を、比較的容易に形成することができる。なお、本明細書などにおいて、アクリル樹脂とは、ポリメタクリル酸エステル、またはメタクリル樹脂だけを指すものではなく、広義のアクリル系ポリマー全体を指す場合がある。
 なお、本明細書等において、テーパ形状とは、構造の側面の少なくとも一部が、基板面に対して傾斜して設けられている形状のことを指す。例えば、傾斜した側面と基板面とがなす角(テーパ角ともいう)が90°未満である領域を有すると好ましい。
 なお、絶縁層127は、側面にテーパ形状を有していればよく、絶縁層127に用いることができる有機材料は上記に限られるものではない。例えば、絶縁層127には、アクリル樹脂、ポリイミド樹脂、エポキシ樹脂、イミド樹脂、ポリアミド樹脂、ポリイミドアミド樹脂、シリコーン樹脂、シロキサン樹脂、ベンゾシクロブテン系樹脂、フェノール樹脂、又はこれら樹脂の前駆体を適用することができる場合がある。また、絶縁層127として、ポリビニルアルコール(PVA)、ポリビニルブチラール(PVB)、ポリビニルピロリドン、ポリエチレングリコール、ポリグリセリン、プルラン、水溶性のセルロース、またはアルコール可溶性のポリアミド樹脂といった有機材料を適用することができる場合がある。また、絶縁層127には、例えば、感光性の樹脂として、フォトレジストを用いることができる場合がある。なお、感光性の樹脂として、ポジ型の材料、またはネガ型の材料が挙げられる。
 絶縁層127には可視光を吸収する材料を用いてもよい。絶縁層127が発光デバイスからの発光を吸収することで、発光デバイスから絶縁層127を介して隣接する発光デバイスに光が漏れること(迷光)を抑制することができる。これにより、表示パネルの表示品位を高めることができる。また、表示パネルに偏光板を用いなくても、表示品位を高めることができるため、表示パネルの軽量化及び薄型化を図ることができる。
 可視光を吸収する材料として、黒色などの顔料を含む材料、染料を含む材料、光吸収性を有する樹脂材料(例えば、ポリイミド)、及び、カラーフィルタに用いることのできる樹脂材料(カラーフィルタ材料)が挙げられる。特に、2色、または3色以上のカラーフィルタ材料を積層または混合した樹脂材料を用いると、可視光の遮蔽効果を高めることができるため好ましい。特に3色以上のカラーフィルタ材料を混合させることで、黒色または黒色近傍の樹脂層とすることが可能となる。
 絶縁層127は、例えば、スピンコート、ディップ、スプレー塗布、インクジェット、ディスペンス、スクリーン印刷、オフセット印刷、ドクターナイフ法、スリットコート、ロールコート、カーテンコート、又はナイフコートといった湿式の成膜方法を用いて形成することができる。特に、スピンコートにより、絶縁層127となる有機絶縁膜を形成することが好ましい。
 絶縁層127は、EL層の耐熱温度よりも低い温度で形成する。絶縁層127を形成する際の基板温度は、代表的には、200℃以下、好ましくは180℃以下、より好ましくは160℃以下、より好ましくは150℃以下、より好ましくは140℃以下である。
 以下では、発光デバイス130Rと発光デバイス130Gの間の絶縁層127の構造を例に挙げて、絶縁層127などの構造について説明を行う。なお、発光デバイス130Gと発光デバイス130Bの間の絶縁層127、及び発光デバイス130Bと発光デバイス130Rの間の絶縁層127などについても同様のことが言える。また、以下では、第2の層113b上の絶縁層127の端部を例に挙げて説明する場合があるが、第1の層113a上の絶縁層127の端部、及び第3の層113c上の絶縁層127の端部についても同様のことが言える。
 絶縁層127は、表示装置の断面視において、側面にテーパ角θ1のテーパ形状を有することが好ましい。テーパ角θ1は、絶縁層127の側面と基板面のなす角である。ただし、基板面に限らず、絶縁層125の平坦部の上面、又は第2の層113bの平坦部の上面と、絶縁層127の側面がなす角としてもよい。また、絶縁層127の側面をテーパ形状にすることにより、絶縁層125の側面、及びマスク層118aの側面もテーパ形状となる場合がある。
 絶縁層127のテーパ角θ1は、90°未満であり、60°以下が好ましく、45°以下がより好ましい。絶縁層127の側面端部をこのような順テーパ形状にすることで、絶縁層127の側面端部上に設けられる、共通層114及び共通電極115に、段切れ、または局所的な薄膜化などを生じさせることなく、被覆性良く成膜することができる。これにより、共通層114及び共通電極115の面内均一性を向上させることができるため、表示装置の表示品位を向上させることができる。
 表示装置の断面視において、絶縁層127の上面は凸曲面形状を有することが好ましい。絶縁層127の上面の凸曲面形状は、中心に向かってなだらかに膨らんだ形状であることが好ましい。また、絶縁層127上面の中心部の突曲面部が、側面端部のテーパ部に連続的に接続される形状であることが好ましい。絶縁層127をこのような形状にすることで、絶縁層127上全体で、共通層114及び共通電極115を被覆性良く成膜することができる。
 絶縁層127は、二つのEL層の間の領域(例えば、第1の層113aと第2の層113bとの間の領域)に形成される。このとき、絶縁層127の一部が、一方のEL層(例えば、第1の層113a)の側面端部と、もう一方のEL層(例えば、第2の層113b)の側面端部に挟まれる位置に配置されることになる。
 絶縁層127の一方の端部が画素電極として機能する導電層126aと重なり、絶縁層127の他方の端部が画素電極として機能する導電層126bと重なることが好ましい。このような構造にすることで、絶縁層127の端部を第1の層113a(第2の層113b)の概略平坦な領域の上に形成することができる。よって、絶縁層127のテーパ形状を、上記の通り加工することが比較的容易になる。
 以上のように、絶縁層127などを設けることにより、第1の層113aの概略平坦な領域から第2の層113bの概略平坦な領域まで、共通層114及び共通電極115に段切れ箇所、及び局所的に膜厚が薄い箇所が形成されるのを防ぐことができる。よって、各発光デバイス間において、共通層114及び共通電極115に、段切れ箇所に起因する接続不良、及び局所的に膜厚が薄い箇所に起因する電気抵抗の上昇が発生するのを抑制することができる。
 本実施の形態の表示装置は、発光デバイス間の距離を狭くすることができる。具体的には、発光デバイス間の距離、EL層間の距離、または画素電極間の距離を、10μm未満、8μm以下、5μm以下、3μm以下、2μm以下、1μm以下、500nm以下、200nm以下、100nm以下、90nm以下、70nm以下、50nm以下、30nm以下、20nm以下、15nm以下、または10nm以下とすることができる。別言すると、本実施の形態の表示装置は、隣接する2つの島状のEL層の間隔が1μm以下の領域を有し、好ましくは0.5μm(500nm)以下の領域を有し、さらに好ましくは100nm以下の領域を有する。このように、各発光デバイス間の距離を狭めることで、高い精細度と、大きな開口率を有する表示装置を提供することができる。
 発光デバイス130上には、保護層131が設けられている。保護層131は、発光デバイス130を保護するパッシベーション膜として機能する膜である。発光デバイスを覆う保護層131を設けることで、発光デバイスに水及び酸素といった不純物が入り込むことを抑制し、発光デバイス130の信頼性を高めることができる。保護層131には、例えば、酸化アルミニウム、窒化シリコン、又は窒化酸化シリコンを用いることができる。
 保護層131と、基板119と、は接着層107を介して接着されている。発光デバイスの封止には、固体封止構造または中空封止構造などが適用できる。図35では、基板310と基板119との間の空間が、接着層107で充填されており、固体封止構造が適用されている。または、当該空間を不活性ガス(窒素またはアルゴンなど)で充填し、中空封止構造を適用してもよい。このとき、接着層107は、発光デバイスと重ならないように設けられていてもよい。また、当該空間を、枠状に設けられた接着層107とは異なる樹脂で充填してもよい。
 接着層107には、紫外線硬化型の光硬化型接着剤、反応硬化型接着剤、又は熱硬化型接着剤、嫌気型接着剤といった各種硬化型接着剤を用いることができる。これら接着剤として、例えば、エポキシ樹脂、アクリル樹脂、シリコーン樹脂、フェノール樹脂、ポリイミド樹脂、イミド樹脂、PVC(ポリビニルクロライド)樹脂、PVB(ポリビニルブチラール)樹脂、EVA(エチレンビニルアセテート)樹脂が挙げられる。特に、エポキシ樹脂の透湿性が低い材料が好ましい。また、二液混合型の樹脂を用いてもよい。また、接着シートを用いてもよい。
 表示装置50Bは、トップエミッション型である。発光デバイスが発する光は、基板119側に射出される。そのため、基板119には、可視光に対する透過性が高い材料を用いることが好ましい。例えば、基板119には、基板310に適用できる基板のうち、可視光に対する透過性が高い基板を選択すればよい。画素電極は可視光を反射する材料を含み、対向電極(共通電極115)は可視光を透過する材料を含む。
 なお、本発明の一態様の表示装置は、トップエミッション型ではなく、発光デバイスが発する光が基板310側に射出されるボトムエミッション型としてもよい。なお、この場合、基板310には、可視光に対する透過性が高い基板を選択すればよい。
 上記で説明した各々の構成例の一を表示装置に適用することによって、高い解像度、かつ高い精細度を有する表示装置を実現することができる場合がある。具体的には、例えば、HD(画素数1280×720)、FHD(画素数1920×1080)、WQHD(画素数2560×1440)、WQXGA(画素数2560×1600)、4K(画素数3840×2160)、8K(画素数7680×4320)の解像度の表示装置を実現できる場合がある。また、具体的には、例えば、100ppi以上、300ppi以上、500ppi以上、1000ppi以上、2000ppi以上、3000ppi以上、5000ppi以上、又は6000ppi以上の精細度の表示装置を実現することができる場合がある。
 なお、本実施の形態は、本明細書で示す、同一の、又は他の実施の形態と適宜組み合わせることができる。例えば、本実施の形態に示す構成、構造、方法などは、その本実施の形態で示す構成、構造、方法などと適宜組み合わせて用いることができる。また、例えば、本実施の形態に示す構成、構造、方法などは、他の実施の形態などに示す構成、構造、方法などと適宜組み合わせて用いることができる。
 本実施の形態で例示した構成例、およびそれらに対応する図面等は、少なくともその一部を他の構成例、または図面等と適宜組み合わせることができる。
(実施の形態5)
 本実施の形態では、本発明の一態様に係る電子装置および表示装置などについて説明する。本発明の一態様は、例えば、VRまたはAR用途の装着型の電子装置に好適に用いることができる。
<電子装置の構成例>
 図36Aに、装着型の電子装置の一例としてメガネ型の電子装置150の斜視図を示す。図36Aに示す電子装置150では、一対の表示装置90(表示装置90_Lおよび表示装置90_R)、動き検出部101、視線検出部84、演算部103、および通信部85を筐体105内に備える様子を示している。
 図36Bは、図36Aの電子装置150のブロック図である。電子装置150は、図36Aと同様に表示装置90_L、表示装置90_R、動き検出部101、視線検出部84、演算部103、および通信部85を有し、バス配線BWを介して相互に各種信号を送受信する。表示装置90_L、表示装置90_Rはそれぞれ、複数の画素230、駆動回路65および機能回路40を有する。1つの画素230は、1つの発光デバイス61と1つの画素回路51を含む。よって、表示装置90_L、表示装置90_Rはそれぞれ、複数の発光デバイス61および複数の画素回路51を含む。
 動き検出部101は、筐体105の動き、すなわち電子装置150を装着したユーザの頭部の動きを検出する機能を有する。動き検出部101は、例えばMEMS技術を用いたモーションセンサを用いることができる。モーションセンサとして、3軸モーションセンサ、あるいは6軸モーションセンサなど用いることができる。動き検出部101で検出される筐体105の動きに関する情報は、第1情報、あるいは動き情報などという場合がある。
 視線検出部84は、ユーザの視線に関する情報を取得する機能を有する。具体的には、ユーザの視線を検出する機能を有する。ユーザの視線は、例えば、瞳孔角膜反射(Pupil Center Corneal Reflection)法、または明/暗瞳孔(Bright/Dark Pupil Effect)法などの視線計測(アイトラッキング)法で取得すればよい。または、レーザまたは超音波などを用いた視線計測方法で取得してもよい。
 演算部103は、視線検出部84における視線の検出結果を用いて、ユーザの注視点を算出する機能を有する。すなわち、ユーザが表示装置90_Lおよび表示装置90_Rに表示される画像のどのオブジェクトを注視しているかを知ることがきる。また、ユーザが画面以外の部位を注視しているか否かを知ることができる。なお、視線検出部84が得たユーザの視線に関する情報(視線の検出結果)を、第2情報、あるいは視線情報などという場合がある。
 演算部103は、筐体105の動きに応じた描画処理(画像データの演算処理)を行う機能を有する。演算部103において筐体105の動きに応じた描画処理は、第1情報、および通信部85を介して外部より入力される画像データを用いて行われる。該画像データとして、例えば、360度全方位の画像データを用いることができる。360度全方位の画像データは、例えば全天球カメラ(全方位カメラ、360°カメラ)で撮影した画像データであってもよく、あるいはコンピュータグラフィックスなどによって生成される画像データであってもよい。演算部103は、第1情報に応じて360度全方位の画像データを、表示装置90_Lおよび表示装置90_Rに表示可能な画像データに変換する機能を有する。
 演算部103は、第2情報を用いて、表示装置90_Lおよび表示装置90_Rそれぞれの表示部に設定する複数の領域の大きさおよび形状を決定する機能を有する。具体的には、演算部103は、第2情報に応じて表示部上の注視点を算出し、当該注視点を基準にして、表示部に第1領域S1乃至第3領域S3等を設定する。
 演算部103として、中央演算処理装置(CPU:Central Processing Unit)のほか、DSP(Digital Signal Processor)、GPU(Graphics Processing Unit)などの他のマイクロプロセッサを単独で、または組み合わせて用いることができる。またこれらマイクロプロセッサをFPGA(Field Programmable Gate Array)またはFPAA(Field Programmable Analog Array)といったPLD(Programmable Logic Device)によって実現した構成としてもよい。
 演算部103は、プロセッサにより種々のプログラムからの命令を解釈し実行することで、各種のデータ処理およびプログラム制御を行う。プロセッサにより実行しうるプログラムは、プロセッサが有するメモリ領域に格納されていてもよいし、別途設けられる記憶部に格納されていてもよい。記憶部として、例えば、フラッシュメモリ、MRAM(Magnetoresistive Random Access Memory)、PRAM(Phase change RAM)、ReRAM(Resistive RAM)、FeRAM(Ferroelectric RAM)などの不揮発性の記憶素子が適用された記憶装置、またはDRAM(Dynamic RAM)およびSRAM(Static RAM)などの揮発性の記憶素子が適用された記憶装置等を用いてもよい。
 通信部85は、画像データ等の各種データを取得するために無線または有線によって外部機器と通信を行う機能を有する。通信部85は、例えば高周波回路(RF回路)を設け、RF信号の送受信を行えばよい。高周波回路は、各国法制により定められた周波数帯域の電磁信号と電気信号とを相互に変換し、当該電磁信号を用いて無線で他の通信機器との間で通信を行うための回路である。無線通信を行う場合、通信プロトコルまたは通信技術として、LTE(Long Term Evolution)、GSM(Global System for Mobile Communication:登録商標)、EDGE(Enhanced Data Rates for GSM Evolution)、CDMA2000(Code Division Multiple Access 2000)、WCDMA(Wideband Code Division Multiple Access:登録商標)などの通信規格、またはWi−Fi(登録商標)、Bluetooth(登録商標)、ZigBee(登録商標)等のIEEEにより通信規格化された仕様を用いることができる。また、国際電気通信連合(ITU)が定める第3世代移動通信システム(3G)、第4世代移動通信システム(4G)、または第5世代移動通信システム(5G)などを用いることもできる。
 通信部85において、LAN(Local Area Network)接続用端子、デジタル放送の受信用端子、ACアダプタを接続する端子等の外部ポートを有していてもよい。
 表示装置90_L、表示装置90_Rはそれぞれ、複数の発光デバイス61、複数の画素回路51、駆動回路65、および機能回路40を有する。画素回路51は、発光デバイス61の発光を制御する機能を有する。駆動回路65は、画素回路51を制御する機能を有する。
 演算部103で決定された表示装置の表示部における複数の領域の情報は、領域ごとに解像度を異ならせる駆動などに用いられる。機能回路40は、注視点に近い領域で、解像度の高い表示を行うよう駆動回路65の制御を行い、注視点より遠い領域で解像度の低い表示を行うように駆動回路65の制御を行う機能を有する。
 例えば、画像データの書き換えを1画素おき、または複数画素おきに行うことで、解像度の低い表示を実現できる。画像データの書き換えを行なう画素を減らすことで、表示装置の消費電力を低減できる。
 電子装置150にセンサ97を設けてもよい。センサ97は、ユーザの視覚、聴覚、触覚、味覚、および嗅覚、のいずれか一または複数の情報を取得する機能を有すればよい。より具体的には、センサ97は、力、変位、位置、速度、加速度、角速度、回転数、距離、光、磁気、温度、音声、時間、電場、電流、電圧、電力、放射線、湿度、傾度、振動、におい、および赤外線、のいずれか一または複数の情報を検知する機能、または測定する機能を有すればよい。電子装置150は、1または複数のセンサ97を備えてもよい。
 センサ97を用いて、周囲の温度、湿度、照度、臭気などを計測してもよい。また、センサ97を用いて、例えば、指紋、掌紋、虹彩、網膜、脈形状(静脈形状、動脈形状を含む)、または顔などを用いた個人認証のための情報を取得してもよい。また、センサ97を用いて、ユーザの瞬き回数、瞼の挙動、瞳孔の大きさ、体温、脈拍、または血液中の酸素飽和度などを計測し、ユーザの疲労度および健康状態などを検出してもよい。電子装置150は、ユーザの疲労度および健康状態などを検知して、表示装置90に警告などを表示してもよい。
 ユーザの視線および瞼の動きを検出して、電子装置150の動作を制御してもよい。ユーザは、電子装置150に触れて操作する必要がないため、両手に何も持たない状態(両手がフリーの状態)で、入力操作などを実現できる。
 図37Aは、電子装置150を示す斜視図である。図37Aにおいて電子装置150の筐体105は、一対の表示装置90_L、表示装置90_Rおよび演算部103の他、一例として、装着部86、緩衝部材87、一対のレンズ88等を有する。一対の表示装置90_L、表示装置90_Rは、筐体105の内部の、レンズ88を通して視認できる位置にそれぞれ設けられている。
 図37Aに示す筐体105には、入力端子109と、出力端子89とが設けられている。入力端子109には映像出力機器等からの画像信号(画像データ)、または筐体105内に設けられるバッテリ(図示せず)を充電するための電力等を供給するケーブルを接続することができる。出力端子89は、例えば音声出力端子として機能し、イヤフォン、ヘッドフォン等を接続することができる。
 筐体105は、レンズ88および表示装置90_L、表示装置90_Rが、ユーザの目の位置に応じて最適な位置となるように、これらの左右の位置を調整可能な機構を有していることが好ましい。また、レンズ88と表示装置90_L、表示装置90_Rとの距離を変えることで、ピントを調整する機構を有していることが好ましい。
 緩衝部材87は、ユーザの顔(額、頬など)に接触する部分である。緩衝部材87がユーザの顔と密着することにより、外光の侵入(光漏れ)を防ぐことができ、より没入感を高めることができる。緩衝部材87は、ユーザが電子装置150を装着した際にユーザの顔に密着するよう、緩衝部材87には柔らかい素材を用いることが好ましい。このような素材を用いると、肌触りが良いことに加え、寒い季節などに装着した際に、ユーザに冷たさを感じさせないため好ましい。緩衝部材87または装着部86などの、ユーザの肌に触れる部材は、取り外し可能な構成とすると、クリーニングまたは交換が容易となるため好ましい。
 本発明の一態様の電子装置は、さらに、イヤフォン99Aを有していてもよい。イヤフォン99Aは、通信部(図示しない)を有し、無線通信機能を有する。イヤフォン99Aは、無線通信機能により、音声データを出力することができる。なおイヤフォン99Aは、骨伝導イヤフォンとして機能する振動機構を有していてもよい。
 イヤフォン99Aは、図37Bに示すイヤフォン99Bのように、装着部86に直接接続、または有線接続されている構成とすることができる。また、イヤフォン99Bおよび装着部86はマグネットを有していてもよい。これにより、イヤフォン99Bを装着部86に磁力によって固定することができ、収納が容易となり好ましい。
<表示装置の構成例>
 図36A、図36Bに示す表示装置90_L、表示装置90_Rに適用可能な表示装置90Aの構成について図38A、図38Bおよび図39を参照して説明する。
 図38Aは、図36A、図36Bに示す表示装置90_L、表示装置90_Rに適用可能な表示装置90Aの斜視図である。
 表示装置90Aは、基板91、基板92を有する。表示装置90Aは、基板91と基板92との間に設けられる表示部93を有する。表示部93は、複数の画素230を有する。画素230は、画素回路51および発光デバイス61を有する。表示部93は、表示装置90Aにおける画像を表示する領域である。
 画素230を1920×1080画素のマトリクス状に配置すると、いわゆるフルハイビジョン(「2K解像度」、「2K1K」、または「2K」などとも言われる。)の解像度で表示可能な表示部93を実現できる。また、例えば、画素230を3840×2160画素のマトリクス状に配置すると、いわゆるウルトラハイビジョン(「4K解像度」、「4K2K」、または「4K」などとも言われる。)の解像度で表示可能な表示部93を実現できる。また、例えば、画素230を7680×4320画素のマトリクス状に配置すると、いわゆるスーパーハイビジョン(「8K解像度」、「8K4K」、または「8K」などとも言われる。)の解像度で表示可能な表示部93を実現できる。画素230を増やすことで、16Kさらには32Kの解像度で表示可能な表示部93を実現することも可能である。
 表示部93の画素密度(精細度)は、1000ppi以上10000ppi以下が好ましい。例えば、2000ppi以上6000ppi以下であってもよいし、3000ppi以上5000ppi以下であってもよい。
 なお、表示部93の画面比率(アスペクト比)については、特に限定はない。表示部93は、例えば、1:1(正方形)、4:3、16:9、16:10など様々な画面比率に対応することができる。
 なお、本明細書等において、素子という用語を「デバイス」と言い換えることができる場合がある。例えば、表示素子、発光デバイス、および液晶素子は、例えば表示デバイス、発光デバイス、および液晶デバイスと言い換えることができる。
 表示装置90Aは、端子部94を介して外部より各種信号および電源電位が入力され、表示部93に設けられた表示素子を用いて画像表示を行うことができる。表示素子として様々な素子を用いることができる。代表的には、有機EL素子およびLED素子などの光を射出する機能を有する発光デバイス、液晶素子、またはMEMS(Micro Electro Mechanical Systems)素子などを適用できる。
 基板91と基板92との間には、複数の層が設けられ、各層には回路動作を行うためのトランジスタ、または光を射出する表示素子が設けられる。複数の層においては、表示素子の動作を制御する機能を有する画素回路、画素回路を制御する機能を有する駆動回路、駆動回路を制御する機能を有する機能回路等が設けられる。
 図38Bに、基板91と基板92との間に設けられる各層の構成を模式的に示した斜視図を示している。
 基板91上には、層62が設けられる。層62は、駆動回路65、機能回路40、および入出力回路80を有する。層62は、チャネル形成領域64にシリコンを有するトランジスタ63を有する。基板91は、例えば、シリコン基板を用いることができる。シリコン基板は、ガラス基板と比較して熱伝導性が高いため好ましい。駆動回路65、機能回路40、および入出力回路80を同じ層に設けることで、駆動回路65、機能回路40、および入出力回路80を電気的に接続する配線を短くすることができる。よって、機能回路40が駆動回路65を制御するための制御信号の充放電時間が短くなり、消費電力を低減できる。また、入出力回路80が、機能回路40および駆動回路65に信号を供給する時のための充放電時間が短くなり、消費電力を低減できる。
 トランジスタ63は、例えばチャネル形成領域に単結晶シリコンを有するトランジスタ(「c−Siトランジスタ」ともいう。)とすることができる。特に、層62に設けられるトランジスタとして、チャネル形成領域に単結晶シリコンを有するトランジスタを用いると、当該トランジスタのオン電流を大きくすることができる。よって、層62が有する回路を高速に駆動させることができるため、好ましい。またSiトランジスタは、チャネル長が3nm以上10nm以下といった微細加工で形成することができるため、CPU、GPUなどのアクセラレータ、アプリケーションプロセッサなどが表示部と一体に設けられた表示装置90Aとすることができる。
 層62に、チャネル形成領域に多結晶シリコンを有するトランジスタ(「Poly−Siトランジスタ)ともいう。)を設けてもよい。多結晶シリコンとして、低温ポリシリコン(LTPS:Low Temperature Poly Silicon)を用いてもよい。なお、チャネル形成領域にLTPSを有するトランジスタを「LTPSトランジスタ」ともいう。また、必要に応じて層62にOSトランジスタを設けてもよい。
 駆動回路65として、シフトレジスタ、レベルシフタ、インバータ、ラッチ、アナログスイッチ、および論理回路等の様々な回路を用いることができる。駆動回路65は、例えば、ゲートドライバ回路、ソースドライバ回路等を有する。この他に、演算回路、メモリ回路、および電源回路等を有していてもよい。ゲートドライバ回路、ソースドライバ回路、およびその他の回路を、表示部93に重ねて配置することが可能となるため、これら回路と、表示部93とを並べて配置する場合と比較して、表示装置90Aの表示部93の外周に存在する非表示領域(額縁ともいう)の幅を極めて狭くすることができ、表示装置90Aの小型化が実現できる。
 機能回路40は、例えば、表示装置90Aにおける各回路の制御、および各回路を制御するための信号を生成するためのアプリケーションプロセッサの機能を有する。また機能回路40は、CPU、GPUなどのアクセラレータなどの画像データを補正するための回路を有していてもよい。また機能回路40は、画像データ等を表示装置90Aの外部から受信するためのインターフェースとしての機能を有するLVDS(Low Voltage Differential Signaling)回路、MIPI(Mobile Industry Processor Interface)回路、およびD/A(Digital to Analog)変換回路等を有していてもよい。また機能回路40は、画像データを圧縮・伸長するための回路、および電源回路等を有していてもよい。
 層62上には、層83が設けられる。層83は、複数の画素回路51を含む画素回路群55を有する。層83にOSトランジスタを設けてもよい。画素回路51はOSトランジスタを含んで構成してもよい。なお層83は、層62上に積層して設けることができる。
 層83にSiトランジスタを設けてもよい。例えば、画素回路51をチャネル形成領域に単結晶シリコンまたは多結晶シリコンを有するトランジスタを含んで構成してもよい。多結晶シリコンとして、LTPSを用いてもよい。例えば、別の基板に層83を形成し、層62と貼り合わせることも可能である。
 例えば、画素回路51を異なる半導体材料を用いた複数種類のトランジスタで構成してもよい。画素回路51が、異なる半導体材料を用いた複数種類のトランジスタで構成される場合、トランジスタの種類毎に異なる層にトランジスタを設けてもよい。例えば、画素回路51が、Siトランジスタと、OSトランジスタで構成される場合、SiトランジスタとOSトランジスタを重ねて設けてもよい。トランジスタを重ねて設けることで、画素回路51の占有面積が低減される。よって、表示装置90Aの精細度を高めることができる。なお、LTPSトランジスタとOSトランジスタを、組み合わせる構成をLTPOと呼称する場合がある。
 OSトランジスタであるトランジスタ52として、チャネル形成領域54にインジウム、元素M(元素Mは、アルミニウム、ガリウム、イットリウム、またはスズ)、亜鉛の少なくとも一を含む酸化物を有するトランジスタを用いることが好ましい。このようなOSトランジスタは、オフ電流が非常に低いという特性を有する。よって、特に画素回路に設けられるトランジスタとしてOSトランジスタを用いると、画素回路に書き込まれたアナログデータを長期間保持することができるため好ましい。
 層83上には、層81が設けられる。層81上には、基板92が設けられる。基板92は、透光性を有する基板あるいは透光性を有する材料でなる層であることが好ましい。層81は、複数の発光デバイス61が設けられる。なお層81は、層83上に積層して設ける構成とすることができる。発光デバイス61として、例えば有機エレクトロルミネセンス素子(有機EL素子ともいう)などを用いることができる。ただし、発光デバイス61は、これに限定されず、例えば無機材料からなる無機EL素子を用いても良い。なお、「有機EL素子」と「無機EL素子」をまとめて「EL素子」と呼ぶ場合がある。発光デバイス61は、量子ドットなどの無機化合物を有していてもよい。例えば、量子ドットを発光層に用いることで、発光材料として機能させることもできる。
 図38Bに示すように本発明の一態様の表示装置90Aは、発光デバイス61と、画素回路51と、駆動回路65および機能回路40と、を積層した構成とすることができるため、画素の開口率(有効表示面積比)を極めて高くすることができる。例えば画素の開口率は、40%以上100%未満、好ましくは50%以上95%以下、より好ましくは60%以上95%以下とすることができる。また、画素回路51を極めて高密度に配置することが可能で、画素の精細度を極めて高くすることができる。例えば、表示装置90Aの表示部93(画素回路51および発光デバイス61が積層されて設けられる領域)では、2000ppi以上、好ましくは3000ppi以上、より好ましくは5000ppi以上、さらに好ましくは6000ppi以上であって、20000ppi以下、または30000ppi以下の精細度で、画素を配置することが可能となる。
 このような表示装置90Aは、極めて高精細であることから、ヘッドマウントディスプレイなどのVR向け機器、またはメガネ型のAR向け機器に好適に用いることができる。例えば、レンズ等の光学部材を通して表示装置90Aの表示部を視認する構成の場合であっても、表示装置90Aは極めて高精細な表示部を有するためにレンズで表示部を拡大しても画素が視認されず、没入感の高い表示を行うことができる。
 なお、表示装置90Aを装着型のVRまたはAR用の表示装置として用いる場合、表示部93の対角サイズは、0.1インチ以上5.0インチ以下、好ましくは0.5インチ以上2.0インチ以下、さらに好ましくは、1インチ以上1.7インチ以下とすることができる。例えば、表示部93の対角サイズを1.5インチ、または1.5インチ近傍にしてもよい。表示部93の対角サイズを2.0インチ以下とすることで、露光装置(代表的にはスキャナー装置)の1回の露光処理で処理することが可能となるため、製造プロセスの生産性を向上させることができる。
 本発明の一態様に係る表示装置90Aは、装着型の電子装置以外にも適用できる。この場合、表示部93の対角サイズは2.0インチを越えてもかまわない。表示部93の対角サイズに応じて、画素回路51に用いるトランジスタの構成を適宜選択してもよい。例えば、画素回路51に単結晶Siトランジスタを用いる場合、表示部93の対角のサイズは0.1インチ以上3インチ以下が好ましい。また、画素回路51にLTPSトランジスタを用いる場合、表示部93の対角のサイズは0.1インチ以上30インチ以下が好ましく、1インチ以上30インチ以下がより好ましい。また、画素回路51にLTPO(LTPSトランジスタと、OSトランジスタとを、組み合わせる構成)を用いる場合、表示部93の対角のサイズは0.1インチ以上50インチ以下が好ましく1インチ以上50インチ以下がより好ましい。また、画素回路51にOSトランジスタを用いる場合、表示部93の対角のサイズは0.1インチ以上200インチ以下が好ましく、50インチ以上100インチ以下がより好ましい。
 画素回路51などに単結晶Siトランジスタを用いた表示装置は、単結晶Si基板の大きさより、大型化が非常に困難である。また、画素回路51などにLTPSトランジスタを用いた表示装置は、製造工程にてレーザ結晶化装置を用いるため、大型化(代表的には、対角のサイズにて30インチを超える画面サイズ)への対応が難しい。一方でOSトランジスタは、製造工程にてレーザ結晶化装置などを用いる制約がない、または比較的低温のプロセス温度(代表的には450℃以下)で製造することが可能なため、比較的大面積(代表的には、対角のサイズにて50インチ以上100インチ以下)の表示装置まで対応することが可能である。また、LTPOについては、LTPSトランジスタを用いる場合と、OSトランジスタを用いる場合との間の領域の表示部の対角サイズ(代表的には、1インチ以上50インチ以下)に適用することが可能となる。
 駆動回路65および機能回路40の具体的な構成例について、図39を参照して説明する。図39は表示装置90Aの構成を示すブロック図であり、画素回路51、駆動回路65および機能回路40を接続する複数の配線、および表示装置90A内のバス配線等を示している。
 図39に示す表示装置90Aにおいて、層83は、複数の画素回路51がマトリクス状に配置されている。
 図39に示す表示装置90Aにおいて、層62は、駆動回路65、機能回路40、および入出力回路80が配置されている。駆動回路65は、一例として、ソースドライバ回路66、デジタルアナログ変換回路(DAC:Digital Analog Converter)32、ゲートドライバ回路33、レベルシフタ34、増幅回路35、検査回路36、映像生成回路37、および映像分配回路38を有する。機能回路40は、一例として、記憶装置41、GPU42、EL補正回路43、タイミングコントローラ44、CPU45、センサコントローラ46、電源回路47、温度センサ48、および輝度補正回路49を有する。機能回路40は、アプリケーションプロセッサの機能を有する。なお、人工知能の演算を行うGPUを、AIアクセラレータという場合がある。
 入出力回路80は、LVDS(Low Voltage Differential Signaling)などの伝送方式に対応し、入出力回路80は端子部94を介して入力される制御信号および画像データなどを、駆動回路65および機能回路40に振り分ける機能を有する。また、入出力回路80は、表示装置90Aの情報を、端子部94を介して外部に出力する機能を有する。
 図39の表示装置90Aでは、駆動回路65に含まれる回路、機能回路40に含まれる回路、および入出力回路80のそれぞれが、バス配線BSLと電気的に接続する構成を例示している。
 ソースドライバ回路66は、一例として、画素230が有する画素回路51に対して、画像データを送信する機能を有する。そのため、ソースドライバ回路66は、配線SLを介して、画素回路51に電気的に接続されている。なおソースドライバ回路66は、複数設けてもよい。
 デジタルアナログ変換回路67は、一例として、GPU、補正回路などによってデジタル処理された画像データをアナログデータに変換する機能を有する。アナログデータに変換された画像データはオペアンプなどの増幅回路35により増幅され、ソースドライバ回路66を介して、画素回路51に送信される。なお、ソースドライバ回路66、デジタルアナログ変換回路67、画素回路51の順に画像データが送信される構成としてもよい。また、デジタルアナログ変換回路67および増幅回路35は、ソースドライバ回路66に含まれていてもよい。
 ゲートドライバ回路33は、一例として、画素回路51において、画像データの送信先となる画素回路を選択する機能を有する。そのため、ゲートドライバ回路33は、配線GLを介して、画素回路51に電気的に接続されている。なおゲートドライバ回路33は、ソースドライバ回路66と対応して、複数設けてもよい。
 レベルシフタ34は、一例として、ソースドライバ回路66、デジタルアナログ変換回路67、ゲートドライバ回路33などに対して入力される信号を適切なレベルに変換する機能を有する。
 記憶装置41は、一例として、画素回路51に表示させる画像データを保存する機能を有する。なお、記憶装置41は、画像データをデジタルデータまたはアナログデータとして保存する構成とすることができる。
 記憶装置41に画像データを保存する場合、記憶装置41は不揮発性メモリとすることが好ましい。この場合、記憶装置41には、例えば、NAND型メモリなどを適用することができる。
 記憶装置41にGPU42、EL補正回路43、CPU45などで生じる一時データを保存する場合、記憶装置41は揮発性メモリとすることが好ましい。この場合、記憶装置41には、例えば、SRAM(Static Random Access Memory)、DRAM(Dynamic Random Access Memory)などを適用することができる。
 GPU42は、一例として、記憶装置41から読み出された画像データを、画素回路51に出力するための処理を行う機能を有する。特に、GPU42は、並列にパイプライン処理を行う構成となっているため、画素回路51に出力する画像データを高速に処理することができる。また、GPU42は、エンコードされた画像を復元するためのデコーダとしての機能も有することができる。
 機能回路40には、表示装置90Aの表示品位を高めることができる回路が複数含まれていてもよい。当該回路として、例えば、表示される画像の色ムラを検出して、当該色ムラを補正して最適な画像にする補正回路(調色、調光)を設けてもよい。例えば、表示素子に有機ELが用いられた発光デバイスが適用されている場合、機能回路40に、該発光デバイスの特性に応じて画像データを補正するEL補正回路を設けてもよい。機能回路40には、一例として、EL補正回路43を含めている。
 上記で説明した画像補正には、人工知能を用いてもよい。例えば、画素回路に流れる電流(または画素回路に印加される電圧)をモニタリングして取得し、表示された画像をイメージセンサなどで取得し、電流(または電圧)と画像を人工知能の演算(例えば、人工ニューラルネットワークなど)の入力データとして扱い、その出力結果で当該画像の補正の有無を判断させてもよい。
 人工知能の演算は、画像補正だけでなく、画像データの解像度を高めるアップコンバート処理にも適用できる。一例として、図39のGPU42は、各種補正の演算(色ムラ補正42a、アップコンバート42bなど)を行うためのブロックを図示している。
 画像データのアップコンバート処理を行なうためのアルゴリズムとして、Nearest neighbor法、Bilinear法、Bicubic法、RAISR(Rapid and Accurate Image Super−Resolution)法、ANR(Anchored Neighborhood Regression)法、A+法、SRCNN(Super−Resolution Convolutional Neural Network)法などから選択して行うことができる。
 アップコンバート処理は、注視点に応じて決定される領域ごとに、アップコンバート処理に用いるアルゴリズムを変える構成としてもよい。例えば、注視点および注視点近傍の領域のアップコンバート処理を、処理速度が遅いが高精度なアルゴリズムで行ない、当該領域以外の領域のアップコンバート処理を、処理速度は速いが低精度なアルゴリズムで行なえばよい。当該構成とすることで、アップコンバート処理に必要な時間を短縮できる。また、アップコンバート処理に必要な消費電力を低減できる。
 アップコンバート処理に限らず、画像データの解像度を下げるダウンコンバート処理を行なってもよい。画像データの解像度が表示部93の解像度よりも大きい場合、画像データの一部が表示部93に表示されない場合がある。このような場合、ダウンコンバート処理を行なうことで、当該画像データ全体を表示部93に表示できる。
 タイミングコントローラ44は、一例として、画像を表示させる駆動周波数(フレーム周波数、フレームレート、またはリフレッシュレートなど)を制御する機能を有する。例えば、表示装置90Aで静止画を表示させる場合、タイミングコントローラ44によって駆動周波数を下げることで、表示装置90Aの消費電力を低減できる。
 CPU45は、一例として、オペレーティングシステムの実行、データの制御、各種演算、およびプログラムの実行など、汎用の処理を行う機能を有する。CPU45は、例えば、記憶装置41における画像データの書き込み動作または読み出し動作、画像データの補正動作、後述するセンサへの動作、などの命令を行う役割を有する。また、例えば、CPU45は、機能回路40に含まれる回路の少なくとも一に制御信号を送信する機能を有してもよい。
 センサコントローラ46は、一例として、センサを制御する機能を有する。また、図39では、当該センサに電気的に接続するための配線として、配線SNCLを図示している。
 当該センサは、例えば、表示部に備えることができるタッチセンサとすることができる。または、当該センサは、例えば、照度センサとすることができる。
 電源回路47は、一例として、画素回路51、駆動回路65および機能回路40に含まれている回路などに対して供給する電圧を生成する機能を有する。なお、電源回路47は、電圧を供給する回路を選択する機能を有してもよい。例えば、電源回路47は、静止画を表示させている期間では、CPU45、GPU42などに対しての電圧供給を停止することによって、表示装置90A全体の消費電力を低減することができる。
 以上説明したように本発明の一態様に係る表示装置は、表示素子と、画素回路と、駆動回路および機能回路40と、を積層した構成とすることができる。周辺回路である駆動回路および機能回路を画素回路と重ねて配置することができ、額縁の幅を極めて狭くすることができるため、小型化が図られた表示装置とすることができる。また本発明の一態様の表示装置は、各回路を積層した構成とすることにより、各回路間を接続する配線を短くすることができるため、軽量化が図られた表示装置とすることができる。また本発明の一態様に係る表示装置は、画素の精細度が高められた表示部とすることができるため、表示品位に優れた表示装置とすることができる。
<表示モジュールの構成例>
 続いて、表示装置90Aを含む表示モジュールの構成例について説明する。
 図40A乃至図40Cは、表示モジュール500の斜視図である。表示モジュール500は、表示装置90Aの端子部94にFPC504(FPC:Flexible printed circuits)を備えた構造を有する。FPC504は絶縁物でできたフィルムに配線を備えた構造を有する。また、FPC504は、可撓性を有する。FPC504は、外部から表示装置90Aにビデオ信号、制御信号、および電源電位などを供給するための配線として機能する。また、FPC504上にICが実装されていてもよい。
 図40Bに示す表示モジュール500は、プリント配線板501上に表示装置90Aを備える構成を有する。プリント配線板501は、絶縁物でできた基板の内部または表面、もしくは、内部と表面に配線を備えた構造を有する。
 図40Bに示す表示モジュール500では、表示装置90Aの端子部94と、プリント配線板501の端子部502がワイヤ503を介して電気的に接続している。ワイヤ503はワイヤボンディングで形成できる。また、ワイヤボンディングとして、ボールボンディングまたはウェッジボンディングを用いることができる。
 ワイヤ503の形成後、樹脂材料などでワイヤ503を覆ってもよい。なお、表示装置90Aとプリント配線板501の電気的な接続は、ワイヤボンディング以外の方法で行なってもよい。例えば、表示装置90Aとプリント配線板501の電気的な接続を、異方性導電接着剤またはバンプなどで実現してもよい。
 図40Bに示す表示モジュール500は、プリント配線板501の端子部502がFPC504と電気的に接続している。例えば、表示装置90Aの端子部94が備える電極のピッチと、FPC504が備える電極のピッチが異なる場合は、プリント配線板501を介して、端子部94とFPC504を電気的に接続してもよい。具体的には、プリント配線板501に形成された配線を用いて、端子部94が備える複数の電極の間隔(ピッチ)を、端子部502が備える複数の電極の間隔に変換できる。すなわち、端子部94が備える電極のピッチとFPC504が備える電極のピッチが異なる場合においても、両者の電極の電気的な接続を実現できる。
 プリント配線板501には、抵抗素子、容量素子、半導体素子などの様々な素子を設けることができる。
 図40Cに示す表示モジュール500のように、端子部502をプリント配線板501の下面(表示装置90Aが設けられていない側の面)に設けられた接続部505と電気的に接続してもよい。例えば、接続部505をソケット形式の接続部にすることで、表示モジュール500と他の機器との脱着を容易に行える。
<画素回路の構成例>
 図41Aおよび図41Bでは、画素回路51の構成例、および画素回路51に接続される発光デバイス61について示す。図41Aは各素子の接続を示す図、図41Bは、駆動回路を備える層62、画素回路が有する複数のトランジスタを備える層83、発光デバイスを備える層81の上下関係を模式的に示す図である。
 図41Aおよび図41Bに一例として示す画素回路51は、トランジスタ52A、トランジスタ52B、トランジスタ52C、および容量素子53を備える。トランジスタ52A、トランジスタ52B、トランジスタ52Cは、OSトランジスタで構成することができる。トランジスタ52A、トランジスタ52B、トランジスタ52Cの各OSトランジスタは、バックゲート電極を備えていることが好ましく、この場合、バックゲート電極にゲート電極と同じ信号を与える構成、バックゲート電極にゲート電極と異なる信号を与える構成とすることができる。
 トランジスタ52Bは、トランジスタ52Aと電気的に接続されるゲート電極と、発光デバイス61と電気的に接続される第1の電極と、配線ANOと電気的に接続される第2の電極と、を備える。配線ANOは、発光デバイス61に電流を供給するための電位を与えるための配線である。
 トランジスタ52Aは、トランジスタ52Bのゲート電極と電気的に接続される第1の端子と、ソース線として機能する配線SLと電気的に接続される第2の端子と、ゲート線として機能する配線GL1の電位に基づいて、導通状態または非導通状態を制御する機能を有するゲート電極と、備える。
 トランジスタ52Cは、配線V0と電気的に接続される第1の端子と、発光デバイス61と電気的に接続される第2の端子と、ゲート線として機能する配線GL2の電位に基づいて、導通状態または非導通状態を制御する機能を有するゲート電極と、を備える。配線V0は、基準電位を与えるための配線、および画素回路51を流れる電流を駆動回路65または機能回路40に出力するための配線である。
 容量素子53は、トランジスタ52Bのゲート電極と電気的に接続される導電膜と、トランジスタ52Cの第2の電極と電気的に接続される導電膜を備える。
 発光デバイス61は、トランジスタ52Bの第1の電極に電気的に接続される第1の電極と、配線VCOMに電気的に接続される第2の電極と、を備える。配線VCOMは、発光デバイス61に電流を供給するための電位を与えるための配線である。
 これにより、トランジスタ52Bのゲート電極に与えられる画像信号に応じて発光デバイス61が射出する光の強度を制御することができる。またトランジスタ52Cを介して与えられる配線V0の基準電位によって、トランジスタ52Bのゲート−ソース間電圧のばらつきを抑制することができる。
 配線V0から、画素パラメータの設定に用いることのできる電流値を出力することができる。より具体的には、配線V0は、トランジスタ52Bに流れる電流、または発光デバイス61に流れる電流を、外部に出力するためのモニタ線として機能させることができる。配線V0に出力された電流は、ソースフォロア回路などにより電圧に変換され、外部に出力される。または、A−Dコンバータなどによりデジタル信号に変換され、機能回路40等に出力することができる。
 本発明の一態様で説明する発光デバイスは、有機EL素子(OLED(Organic Light Emitting Diode)ともいう)などの自発光型の表示素子をいう。なお画素回路に電気的に接続される発光デバイスは、LED(Light Emitting Diode)、マイクロLED、QLED(Quantum−dot Light Emitting Diode)、半導体レーザ等の、自発光型の発光デバイスとすることが可能である。
 図41Bに一例として示す構成では、画素回路51と、駆動回路65と、を電気的に接続する配線を短くすることができるため、当該配線の配線抵抗を小さくすることができる。よって、データの書き込みを高速に行うことができるため、表示装置90Aを高速に駆動させることができる。これにより、表示装置90Aが有する画素回路51を多くしても十分なフレーム期間を確保することができるため、表示装置90Aの画素密度を高めることができる。また、表示装置90Aの画素密度を高めることにより、表示装置90Aにより表示される画像の精細度を高めることができる。例えば、表示装置90Aの画素密度を、1000ppi以上とすることができ、または5000ppi以上とすることができ、または7000ppi以上とすることができる。よって、表示装置90Aは、例えばAR、またはVR用の表示装置とすることができ、HMD等、表示部とユーザの距離が近い電子装置に好適に適用することができる。
 なお、図41Aおよび図41Bでは、計3つのトランジスタを有する画素回路51を一例として示したが本発明の一態様はこれに限らない。以下では、画素回路51に適用可能な画素回路の構成例、および駆動方法例について説明する。
 図42Aに示す画素回路51Aは、トランジスタ52A、トランジスタ52B、および容量素子53を図示している。また図42Aでは、画素回路51Aに接続される発光デバイス61を図示している。また、画素回路51Aには、配線SL、配線GL、配線ANO、および配線VCOMが電気的に接続されている。画素回路51Aは、図41Aに示す画素回路51からトランジスタ52Cを除き、かつ、配線GL1および配線GL2を配線GLに置き換えた構成を有している。
 トランジスタ52Aは、ゲートが配線GLと、ソースおよびドレインの一方が配線SLと、他方がトランジスタ52Bのゲート、および容量素子53の一方の電極と、それぞれ電気的に接続されている。トランジスタ52Bは、ソースおよびドレインの一方が配線ANOと、他方が発光デバイス61のアノードと、それぞれ電気的に接続されている。容量素子53は、他方の電極が発光デバイス61のアノードと電気的に接続されている。発光デバイス61は、カソードが配線VCOMと電気的に接続されている。
 図42Bに示す画素回路51Bは、画素回路51Aに、トランジスタ52Cを追加した構成である。また画素回路51Bには、配線V0が電気的に接続されている。
 図42Cに示す画素回路51Cは、上記画素回路51Aのトランジスタ52Aおよびトランジスタ52Bに、一対のゲートが電気的に接続されたトランジスタを適用した場合の例である。また、図42Dに示す画素回路51Dは、画素回路51Bに当該トランジスタを適用した場合の例である。これにより、トランジスタが流すことのできる電流を増大させることができる。なお、ここでは全てのトランジスタに、一対のゲートが電気的に接続されたトランジスタを適用したが、これに限られない。また、一対のゲートを有し、且つこれらが異なる配線と電気的に接続されるトランジスタを適用してもよい。例えば、ゲートの一方とソースとが電気的に接続されたトランジスタを用いることで、信頼性を高めることができる。
 図43Aに示す画素回路51Eは、上記51Bに、トランジスタ52Dを追加した構成である。また、画素回路51Eには、ゲート線として機能する配線GL1、配線GL2、および配線GL3が電気的に接続されている。なお、本実施の形態などにおいて、配線GL1、配線GL2、および配線GL3をまとめて配線GLと呼ぶ場合がある。よって、配線GLは1本に限らず、複数本の場合がある。
 トランジスタ52Dは、ゲートが配線GL3と、ソースおよびドレインの一方がトランジスタ52Bのゲートと、他方が配線V0と、それぞれ電気的に接続されている。また、トランジスタ52Aのゲートが配線GL1と、トランジスタ52Cのゲートが配線GL2と、それぞれ電気的に接続されている。
 トランジスタ52Cとトランジスタ52Dを同時に導通状態とさせることで、トランジスタ52Bのソースとゲートが同電位となり、トランジスタ52Bを非導通状態とすることができる。これにより、発光デバイス61に流れる電流を強制的に遮断することができる。このような画素回路は、表示期間と消灯期間を交互に設ける表示方法を用いる場合に適している。
 図43Bに示す画素回路51Fは、上記画素回路51Eに容量素子53Aを追加した場合の例である。容量素子53Aは保持容量として機能する。
 図43Cに示す画素回路51G、および図43Dに示す画素回路51Hは、それぞれ上記画素回路51Eまたは画素回路51Fに、一対のゲートを有するトランジスタを適用した場合の例である。トランジスタ52A、トランジスタ52C、トランジスタ52Dには、一対のゲートが電気的に接続されたトランジスタが適用され、トランジスタ52Bには、一方のゲートがソースと電気的に接続されたトランジスタが適用されている。
<変形例1>
 図44Aおよび図44Bに表示装置90Aの変形例である表示装置90Bの斜視図を示す。図44Bは表示装置90Bが有する各層の構成を説明するための斜視図である。説明の繰り返しを減らすため、主に表示装置90Aと異なる点について説明する。
 表示装置90Bは、複数の画素回路51を含む画素回路群55と駆動回路65が重ねて設けられている。表示装置90Bにおいて、画素回路群55は複数の区画59に分けられ、駆動回路65は複数の区画39に分けられる。複数の区画39はそれぞれがソースドライバ回路66とゲートドライバ回路33を有する。
 図45Aに、表示装置90Bが有する画素回路群55の構成例を示す。図45Bに、表示装置90Bが有する駆動回路65の構成例を示す。区画59および区画39は、それぞれm行n列(mおよびnは、それぞれ1以上の整数。)のマトリクス状に配置されている。本明細書等において、1行1列目の区画59を区画59[1,1]と示し、m行n列目の区画59を区画59[m,n]と示す。同様に、1行1列目の区画39を区画39[1,1]と示し、m行n列目の区画39を区画39[m,n]と示す。図45Aおよび図45Bは、mが4で、nが8の場合を示している。すなわち、画素回路群55と駆動回路65が、それぞれ32分割されている。
 複数の区画59のそれぞれは、複数の画素回路51、複数の配線SL、および複数の配線GLを有する。複数の区画59のそれぞれにおいて、複数の画素回路51の一は、複数の配線SLの少なくとも一、および複数の配線GLの少なくとも一と、電気的に接続される。
 区画59の一と区画39の一は重ねて設けられる(図45C参照。)。例えば、区画59[i,j](iは1以上m以下の整数。jは1以上n以下の整数。)と区画39[i,j]は重ねて設けられる。区画39[i,j]が有するソースドライバ回路66[i,j]は、区画59[i,j]が有する配線SLと電気的に接続する。区画39[i,j]が有するゲートドライバ回路33[i,j]は、区画59[i,j]が有する配線GLと電気的に接続する。ソースドライバ回路66[i,j]およびゲートドライバ回路33[i,j]は、区画59[i,j]が有する複数の画素回路51を制御する機能を有する。
 区画59[i,j]と区画39[i,j]を重ねて設けることで、区画59[i,j]が有する画素回路51と、区画39[i,j]が有するソースドライバ回路66およびゲートドライバ回路33との接続距離(配線長)を極めて短くできる。その結果、配線抵抗および寄生容量が減るため、充放電にかかる時間が少なくなり、高速駆動が実現できる。また、消費電力を低減できる。また、小型化および軽量化が実現できる。
 表示装置90Bは、区画39毎にソースドライバ回路66およびゲートドライバ回路33を有する構成である。よって、区画39に対応する区画59毎に表示部93を分割し、画像の書き換えを行うことができる。例えば、表示部93のうち、画像に変化が生じた区画のみ画像データを書き換え、変化のない区画は画像データを保持することが可能となり、消費電力の低減が実現できる。
 本実施の形態などでは、区画59毎に分割された表示部93の1つを副表示部95と呼ぶ。よって、副表示部95は区画39毎に分割された表示部93の1つでもある。表示部93は複数の副表示部95を有する。また、表示部93は複数の副表示部95で構成されているとも言える。図44および図45を用いて説明した表示装置90Bでは、表示部93が32個の副表示部95に分割される場合を示している(図44A参照)。副表示部95は図41等に示した画素230を複数含む。具体的には、1つの副表示部95は、複数の画素回路51を含む区画59の1つと、複数の発光デバイス61と、を含む。また、1つの区画39は、1つの副表示部95に含まれる複数の画素230を制御する機能を有する。
 表示装置90Bは、機能回路40が有するタイミングコントローラ44によって、画像表示時の駆動周波数を副表示部95毎に任意に設定できる。機能回路40は、複数の区画39および複数の区画59それぞれの動作を制御する機能を有する。すなわち、機能回路40は、マトリクス状に配置された複数の副表示部95それぞれの駆動周波数および動作タイミングを制御する機能を有する。また、機能回路40は、副表示部間の同期調整を行なう機能を有する。
 区画39毎にタイミングコントローラ441および入出力回路442を設けてもよい(図45D参照)。入出力回路442として、例えば、I2C(Inter−Integrated Circuit)インターフェースなどを用いることができる。図45Cおよび図45Dでは、区画39[i,j]が有するタイミングコントローラ441を、タイミングコントローラ441[i,j]と示している。また、区画39[i,j]が有すると入出力回路442をと入出力回路442[i,j]と示している。
 例えば、機能回路40は、入出力回路442[i,j]に、ゲートドライバ回路33[i,j]の走査方向および駆動周波数の設定信号、ならびに、解像度を低くする際の画像データ間引き画素数(画像データの書き換え時に、書き換えを行なわない画素の数)などの動作パラメータを供給する。ソースドライバ回路66[i,j]およびゲートドライバ回路33[i,j]は、当該動作パラメータに従って動作する。
 副表示部95が受光素子を有する場合、入出力回路442は、受光素子で光電変換された情報を機能回路40に出力する。
 本発明の一態様にかかる電子装置における表示装置90Bは、画素回路51と駆動回路65を積層し、ユーザの視線の動きに応じて副表示部95毎の駆動周波数を異ならせることで、低消費電力化を図ることができる。
 図46Aに、4行8列の副表示部95を有する表示部93を示す。また図46Aでは、注視点Gを中心にする第1領域S1乃至第3領域S3を示している。演算部103は、複数の副表示部95のそれぞれを、第1領域S1または第2領域S2と重なる第1区域29Aと、第3領域S3と重なる第2区域29Bのいずれかに振り分ける。すなわち、演算部103は、複数の区画39のそれぞれを、第1区域29Aまたは第2区域29Bに振り分ける。この場合、第1領域S1および第2領域S2と重なる第1区域29Aは、注視点Gと重なる領域を含む。また、第2区域29Bは第1区域29Aの外側に位置する副表示部95を含む。(図46B参照)。
 複数の区画39それぞれが有する駆動回路(ソースドライバ回路66およびゲートドライバ回路33)の動作は機能回路40により制御される。例えば、第2区域29Bは、前述した安定注視野、誘導視野、および補助視野が含まれる第3領域S3と重なる区域であり、ユーザの識別力が低い区域である。よって、画像表示時において、単位時間当たりの画像データの書き換え回数(以下、「画像書き換え回数」ともいう。)を、第1区域29Aより第2区域29Bを少なくしても、ユーザが感じる実質的な表示品位(以下、「実質的な表示品位」ともいう。)の低下は少ない。すなわち、第2区域29Bに含まれる副表示部95の駆動周波数(「第2駆動周波数」ともいう。)を第1区域29Aに含まれる副表示部95の駆動周波数(「第1駆動周波数」ともいう。)よりも低くしても、実質的な表示品位の低下は少ない。
 駆動周波数を低くすると、表示装置の消費電力を低減できる。その一方で、駆動周波数を低くすると、表示品位も低下する。特に、動画表示時の表示品位が低下する。本発明の一態様によれば、第2駆動周波数を第1駆動周波数よりも低くすることで、ユーザの視認性が低い区域の消費電力を低減しつつ、実質的な表示品位の低下を抑制できる。本発明の一態様によれば、表示品位の維持と消費電力の低減を両立できる。
 第1駆動周波数は、30Hz以上500Hz以下、好ましくは60Hz以上500Hz以下とすればよい。第2駆動周波数は第1駆動周波数以下が好ましく、第1駆動周波数の1/2以下がより好ましく、第1駆動周波数の1/5以下がより好ましい。
 第3領域S3に重なる副表示部95のうち、第2区域29Bの外側に第3区域29Cに設定し(図46C参照)、第3区域29Cに含まれる副表示部95の駆動周波数(「第3駆動周波数」ともいう。)を第2区域29Bよりも低くしてもよい。第3駆動周波数は第2駆動周波数以下が好ましく、第2駆動周波数の1/2以下がより好ましく、第2駆動周波数の1/5以下がより好ましい。画像書き換え回数を著しく少なくすることで、消費電力をさらに低減できる。また、必要に応じて、画像データの書き換えを停止してもよい。画像データの書き換えを停止することで、消費電力をさらに低減できる。
 このような駆動方法を行なう場合、画素回路51を構成するトランジスタにオフ電流が極めて少ないトランジスタを用いると好適である。例えば、画素回路51を構成するトランジスタにOSトランジスタと好適である。OSトランジスタはオフ電流が著しく低いため、画素回路51に供給された画像データを長期間保持できる。特にトランジスタ52AにOSトランジスタを用いると好適である。
 表示部93に表示する映像シーンが変わる場合など、直前の画像よりも明るさ、コントラスト、または色調などが大きく異なる画像が表示される場合がある。このような場合、第1区域29Aと、第1区域29Aよりも駆動周波数が低い区域の間で、画像が切り換わるタイミングにずれが生じるため、両区間の間で明るさ、コントラスト、または色調などが大きく異なり、実質的な表示品位が損なわれる恐れがある。このように映像シーンが変わる場合などでは、一旦、第1区域29A以外の区域も第1区域29Aと同じ駆動周波数で画像の書き換えを行ない、その後に第1区域29A以外の区域の駆動周波数を低下させればよい。
 注視点Gの変動量が一定量を越えたと判断した場合、第1区域29A以外の区域も第1区域29Aと同じ駆動周波数で画像の書き換えを行ない、変動量が一定量以内であると判断した場合に、第1区域29A以外の区域の駆動周波数を低下させてもよい。また、注視点Gの変動量が少ないと判断した場合、第1区域29A以外の区域の駆動周波数をさらに低下させてもよい。
 表示装置90Bが、画像データを一時的に保持する記憶装置であるフレームメモリを有さない場合、もしくは、表示部93全体に対して1つのフレームメモリを有する場合、第2駆動周波数および第3駆動周波数は、どちらも第1駆動周波数の整数分の1にする必要がある。
 複数の副表示部95それぞれに対応するフレームメモリを設けることで、第2駆動周波数および第3駆動周波数を第1駆動周波数の整数分の1に限らず、任意の値に設定できる。第2駆動周波数および第3駆動周波数を任意の値に設定することによって、駆動周波数の設定自由度を高めることができる。よって、実質的な表示品位の低下を低減できる。
 なお、表示部93に設定する区域は、第1区域29A、第2区域29B、および第3区域29Cの3つに限定されない。表示部93に4以上の区域を設定してもよい。表示部93に複数の区域を設定し、段階的に駆動周波数を低くすることで、実質的な表示品位の低下をより少なくすることができる。
 第1区域29Aに表示する画像に対して、前述したアップコンバート処理を行なってもよい。第1区域29Aにアップコンバート処理された画像を表示することで、表示品位を高めることができる。また、第1区域29A以外の区域に表示する画像に対して、前述したアップコンバート処理を行なってもよい。第1区域29A以外の区域にアップコンバート処理された画像を表示することで、第1区域29A以外の区域の駆動周波数を低下させた場合の実質的な表示品位の低下をより少なくすることができる。
 なお、第1区域29Aに表示する画像のアップコンバート処理を高精度なアルゴリズムで行ない、第1区域29A以外の区域に表示する画像のアップコンバート処理を低精度なアルゴリズムで行なってもよい。このような場合においても、第1区域29A以外の区域の駆動周波数を低下させた場合の実質的な表示品位の低下をより少なくすることができる。
 画像データの解像度が表示部93の解像度よりも大きい場合、もしくは、高速書き換えと消費電力の低減を優先させたい場合など、目的などに応じて第1区域29A以外の区域に表示する画像に、ダウンコンバート処理を行なってもよい。例えば、第1区域29A以外の区域に表示する画像の書き換えを数行おき、数列おき、または数画素おきに行うことにより、高速書き換えと消費電力の低減が実現できる。
 注視点を含む第1区域29Aに表示する画像の解像度よりも、第1区域29A以外の区域に表示する画像の解像度を小さくすることで、映像信号生成(レンダリング)時の負荷が軽減される。このような処理を、「フォービエイテッド・レンダリング(Foveated Rendering)」ともいう。第1区域29A以外の区域の駆動周波数の低減とフォービエイテッド・レンダリングを組み合わせて行うことで、表示品位の低下を抑えながら、さらなる消費電力の低減が実現できる。
 副表示部95毎に行う画像データの書き換えを、全ての副表示部95で同時に行うことで、高速書き換えが実現できる。すなわち、区画39毎に行う画像データの書き換えを、全ての区画39で同時に行うことで、高速書き換えが実現できる。
 一般に、ソースドライバ回路は、線順次駆動の場合、ゲートドライバ回路が1行分の画素を選択している間に、1行分の全ての画素に、同時に画像データを書き込む。例えば、表示部93が副表示部95に分割されておらず、解像度が4000×2000画素である場合、ゲートドライバ回路が1行分の画素を選択している間に、ソースドライバ回路は4000個の画素に画像データを書き込む必要がある。フレーム周波数が120Hzの場合、1フレームの時間は約8.3msecである。よって、ゲートドライバは2000行を約8.3msecで選択する必要があり、ゲート線1行が選択される時間、つまり、1画素当たりの画像データの書き込み時間は約4.17μsecとなる。すなわち、表示部の解像度が高くなるほど、また、フレーム周波数が高くなるほど、十分な画像データの書き換え時間の確保が難しくなる。
 本実施の形態で例示した表示装置90Bは、表示部93が行方向に4分割されている。よって、1つの副表示部95において、1画素当たりの画像データの書き込み時間を、表示部93が分割されていない場合より4倍長くできる。本発明の一態様によれば、フレーム周波数を240Hz、さらには360Hzにした場合でも画像データの書き換え時間の確保が容易になるため、表示品位の高い表示装置が実現できる。
 本実施の形態で例示した表示装置90Bは、表示部93が行方向に4分割されているため、ソースドライバ回路と画素回路を電気的に接続する配線SLの長さが4分の1になる。このため、配線SLの抵抗値および寄生容量がそれぞれ4分の1になり、画像データの書き込み(書き換え)に必要な時間を短くすることができる。
 加えて、本実施の形態で例示した表示装置90Bは、表示部93が列方向に8分割されているため、ゲートドライバ回路と画素回路を電気的に接続する配線GLの長さが8分の1になる。このため、配線GLの抵抗値および寄生容量がそれぞれ8分の1になり、信号の劣化および遅延が改善し、画像データの書き換え時間の確保が容易になる。
 本発明の一態様に係る表示装置90Bによれば、十分な画像データの書き込み時間の確保が容易であるため、表示画像の高速書き換えが実現できる。よって、表示品位の高い表示装置が実現できる。特に、動画表示に優れた表示装置が実現できる。
 ここで、本発明の一態様に係る表示装置90のシンクライアント(thin client)への適用について説明しておく。近年、サーバ側で主要な演算処理を実行し、クライアント側では限られた処理のみを行うシンクライアントが注目されている。シンクライアントの実行方式として、ネットワークブート方式、サーバベース方式、ブレードPC方式、およびデスクトップ仮想化(VDI)方式などが提唱されている。
 いずれの方式においても、シンクライアントでは、サーバからクライアントへ大量のデータが送信されるため、データ送信時の消費電力が大きくなる。クライアントとして本発明の一態様に係る表示装置90を含む電子装置を用いることで、データ送信時の省電力化が実現できる。
 なお、本発明の一態様に係る表示装置90Bでは、表示部93を32の副表示部95に分割する場合を例示した。ただし、本発明の一態様に係る表示装置90Bは、32分割に限らず、16分割、64分割、または128分割などにしてもよい。表示部93の分割数を増やすと、ユーザが感じる実質的な表示品位の低下をより少なくすることができる。
 本実施の形態で例示した構成例、およびそれらに対応する図面等は、少なくともその一部を他の構成例、または図面等と適宜組み合わせることができる。
(実施の形態6)
 本実施の形態では、本発明の一態様の電子機器について、図47及び図48を用いて説明する。
 本実施の形態の電子機器は、表示部に本発明の一態様の表示装置を有する。本発明の一態様の表示装置は、高精細化及び高解像度化が容易である。したがって、様々な電子機器の表示部に用いることができる。
 本発明の一態様の半導体装置は、電子機器の表示部以外に適用することもできる。例えば、電子機器の制御部等に、本発明の一態様の半導体装置を用いることで、低消費電力化が可能となり好ましい。
 電子機器として、例えば、テレビジョン装置、デスクトップ型もしくはノート型のパーソナルコンピュータ、コンピュータ用などのモニタ、デジタルサイネージ、パチンコ機などの大型ゲーム機などの比較的大きな画面を備える電子機器の他、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、などが挙げられる。
 特に、本発明の一態様の表示装置は、精細度を高めることが可能なため、比較的小さな表示部を有する電子機器に好適に用いることができる。このような電子機器として、例えば、腕時計型及びブレスレット型の情報端末機(ウェアラブル機器)、並びに、ヘッドマウントディスプレイなどのVR向け機器、メガネ型のAR向け機器、及び、MR向け機器など、頭部に装着可能なウェアラブル機器等が挙げられる。
 本発明の一態様の表示装置は、HD(画素数1280×720)、FHD(画素数1920×1080)、WQHD(画素数2560×1440)、WQXGA(画素数2560×1600)、4K(画素数3840×2160)、8K(画素数7680×4320)といった極めて高い解像度を有していることが好ましい。特に4K、8K、またはそれ以上の解像度とすることが好ましい。また、本発明の一態様の表示装置における画素密度(精細度)は、100ppi以上が好ましく、300ppi以上が好ましく、500ppi以上がより好ましく、1000ppi以上がより好ましく、2000ppi以上がより好ましく、3000ppi以上がより好ましく、5000ppi以上がより好ましく、7000ppi以上がさらに好ましい。このように高い解像度及び高い精細度の一方または双方を有する表示装置を用いることで、臨場感及び奥行き感などをより高めることが可能となる。また、本発明の一態様の表示装置の画面比率(アスペクト比)については、特に限定はない。例えば、表示装置は、1:1(正方形)、4:3、16:9、16:10など様々な画面比率に対応することができる。
 本実施の形態の電子機器は、センサ(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、においまたは赤外線を検知、検出、または測定する機能を含むもの)を有してもよい。
 本実施の形態の電子機器は、様々な機能を有することができる。例えば、様々な情報(静止画、動画、テキスト画像など)を表示部に表示する機能、タッチパネル機能、カレンダー、日付または時刻などを表示する機能、様々なソフトウェア(プログラム)を実行する機能、無線通信機能、記録媒体に記録されているプログラムまたはデータを読み出す機能等を有することができる。
 図47Aに示す電子機器6500は、スマートフォンとして用いることのできる携帯情報端末機である。
 電子機器6500は、筐体6501、表示部6502、電源ボタン6503、ボタン6504、スピーカ6505、マイク6506、カメラ6507、及び光源6508等を有する。表示部6502はタッチパネル機能を備える。
 表示部6502に、本発明の一態様の表示装置を適用することができる。
 図47Bは、筐体6501のマイク6506側の端部を含む断面概略図である。
 筐体6501の表示面側には透光性を有する保護部材6510が設けられ、筐体6501と保護部材6510に囲まれた空間内に、表示パネル6511、光学部材6512、タッチセンサパネル6513、プリント基板6517、バッテリ6518等が配置されている。
 保護部材6510には、表示パネル6511、光学部材6512、及びタッチセンサパネル6513が接着層(図示しない)により固定されている。
 表示部6502よりも外側の領域において、表示パネル6511の一部が折り返されており、当該折り返された部分にFPC6515が接続されている。FPC6515には、IC6516が実装されている。FPC6515は、プリント基板6517に設けられた端子に接続されている。
 表示パネル6511には本発明の一態様のフレキシブルディスプレイを適用することができる。そのため、極めて軽量な電子機器を実現できる。また、表示パネル6511が極めて薄いため、電子機器の厚さを抑えつつ、大容量のバッテリ6518を搭載することもできる。また、表示パネル6511の一部を折り返して、画素部の裏側にFPC6515との接続部を配置することにより、狭額縁の電子機器を実現できる。
 図47Cにテレビジョン装置の一例を示す。テレビジョン装置7100は、筐体7101に表示部7000が組み込まれている。ここでは、スタンド7103により筐体7101を支持した構成を示している。
 表示部7000に、本発明の一態様の表示装置を適用することができる。
 図47Cに示すテレビジョン装置7100の操作は、筐体7101が備える操作スイッチ、及び、別体のリモコン操作機7111により行うことができる。または、表示部7000にタッチセンサを備えていてもよく、指等で表示部7000に触れることでテレビジョン装置7100を操作してもよい。リモコン操作機7111は、当該リモコン操作機7111から出力する情報を表示する表示部を有してもよい。リモコン操作機7111が備える操作キーまたはタッチパネルにより、チャンネル及び音量の操作を行うことができ、表示部7000に表示される映像を操作することができる。
 なお、テレビジョン装置7100は、受信機及びモデムなどを備えた構成とする。受信機により一般のテレビ放送の受信を行うことができる。また、モデムを介して有線または無線による通信ネットワークに接続することにより、一方向(送信者から受信者)または双方向(送信者と受信者間、あるいは受信者間など)の情報通信を行うことも可能である。
 図47Dに、ノート型パーソナルコンピュータの一例を示す。ノート型パーソナルコンピュータ7200は、筐体7211、キーボード7212、ポインティングデバイス7213、外部接続ポート7214等を有する。筐体7211に、表示部7000が組み込まれている。
 表示部7000に、本発明の一態様の表示装置を適用することができる。
 図47E及び図47Fに、デジタルサイネージの一例を示す。
 図47Eに示すデジタルサイネージ7300は、筐体7301、表示部7000、及びスピーカ7303等を有する。さらに、LEDランプ、操作キー(電源スイッチ、または操作スイッチを含む)、接続端子、各種センサ、マイクロフォン等を有することができる。
 図47Fは円柱状の柱7401に取り付けられたデジタルサイネージ7400である。デジタルサイネージ7400は、柱7401の曲面に沿って設けられた表示部7000を有する。
 図47E及び図47Fにおいて、表示部7000に、本発明の一態様の表示装置を適用することができる。
 表示部7000が広いほど、一度に提供できる情報量を増やすことができる。また、表示部7000が広いほど、人の目につきやすく、例えば、広告の宣伝効果を高めることができる。
 表示部7000にタッチパネルを適用することで、表示部7000に画像または動画を表示するだけでなく、使用者が直感的に操作することができ、好ましい。また、路線情報もしくは交通情報などの情報を提供するための用途に用いる場合には、直感的な操作によりユーザビリティを高めることができる。
 図47E及び図47Fに示すように、デジタルサイネージ7300またはデジタルサイネージ7400は、使用者が所持するスマートフォン等の情報端末機7311または情報端末機7411と無線通信により連携可能であることが好ましい。例えば、表示部7000に表示される広告の情報を、情報端末機7311または情報端末機7411の画面に表示させることができる。また、情報端末機7311または情報端末機7411を操作することで、表示部7000の表示を切り替えることができる。
 デジタルサイネージ7300またはデジタルサイネージ7400に、情報端末機7311または情報端末機7411の画面を操作手段(コントローラ)としたゲームを実行させることもできる。これにより、不特定多数の使用者が同時にゲームに参加し、楽しむことができる。
 図48A乃至図48Gに示す電子機器は、筐体9000、表示部9001、スピーカ9003、操作キー9005(電源スイッチ、または操作スイッチを含む)、接続端子9006、センサ9007(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、においまたは赤外線を検知、検出、または測定する機能を含むもの)、マイクロフォン9008、等を有する。
 図48A乃至図48Gにおいて、表示部9001に、本発明の一態様の表示装置を適用することができる。
 図48A乃至図48Gに示す電子機器は、様々な機能を有する。例えば、様々な情報(静止画、動画、テキスト画像など)を表示部に表示する機能、タッチパネル機能、カレンダー、日付または時刻などを表示する機能、様々なソフトウェア(プログラム)によって処理を制御する機能、無線通信機能、記録媒体に記録されているプログラムまたはデータを読み出して処理する機能、等を有することができる。なお、電子機器の機能はこれらに限られず、様々な機能を有することができる。電子機器は、複数の表示部を有してもよい。また、電子機器にカメラ等を設け、静止画または動画を撮影し、記録媒体(外部またはカメラに内蔵)に保存する機能、撮影した画像を表示部に表示する機能、等を有してもよい。
 図48A乃至図48Gに示す電子機器の詳細について、以下説明を行う。
 図48Aは、携帯情報端末9101を示す斜視図である。携帯情報端末9101は、例えばスマートフォンとして用いることができる。なお、携帯情報端末9101は、スピーカ9003、接続端子9006、センサ9007等を設けてもよい。また、携帯情報端末9101は、文字及び画像情報をその複数の面に表示することができる。図48Aでは3つのアイコン9050を表示した例を示している。また、破線の矩形で示す情報9051を表示部9001の他の面に表示することもできる。情報9051の一例として、電子メール、SNS、電話などの着信の通知、電子メールまたはSNSなどの題名、送信者名、日時、時刻、バッテリの残量、電波強度などがある。または、情報9051が表示されている位置にはアイコン9050などを表示してもよい。
 図48Bは、携帯情報端末9102を示す斜視図である。携帯情報端末9102は、表示部9001の3面以上に情報を表示する機能を有する。ここでは、情報9052、情報9053、情報9054がそれぞれ異なる面に表示されている例を示す。例えば使用者は、洋服の胸ポケットに携帯情報端末9102を収納した状態で、携帯情報端末9102の上方から観察できる位置に表示された情報9053を確認することもできる。使用者は、携帯情報端末9102をポケットから取り出すことなく表示を確認し、例えば電話を受けるか否かを判断できる。
 図48Cは、タブレット端末9103を示す斜視図である。タブレット端末9103は、一例として、移動電話、電子メール、文章閲覧及び作成、音楽再生、インターネット通信、コンピュータゲーム等の種々のアプリケーションの実行が可能である。タブレット端末9103は、筐体9000の正面に表示部9001、カメラ9002、マイクロフォン9008、スピーカ9003を有し、筐体9000の側面には操作用のボタンとしての操作キー9005、底面には接続端子9006を有する。
 図48Dは、腕時計型の携帯情報端末9200を示す斜視図である。携帯情報端末9200は、例えばスマートウォッチ(登録商標)として用いることができる。また、表示部9001はその表示面が湾曲して設けられ、湾曲した表示面に沿って表示を行うことができる。また、携帯情報端末9200は、例えば無線通信可能なヘッドセットと相互通信することによって、ハンズフリーで通話することもできる。また、携帯情報端末9200は、接続端子9006により、他の情報端末と相互にデータ伝送を行うこと、及び、充電を行うこともできる。なお、充電動作は無線給電により行ってもよい。
 図48E乃至図48Gは、折り畳み可能な携帯情報端末9201を示す斜視図である。また、図48Eは携帯情報端末9201を展開した状態、図48Gは折り畳んだ状態、図48Fは図48Eと図48Gの一方から他方に変化する途中の状態の斜視図である。携帯情報端末9201は、折り畳んだ状態では可搬性に優れ、展開した状態では継ぎ目のない広い表示領域により表示の一覧性に優れる。携帯情報端末9201が有する表示部9001は、ヒンジ9055によって連結された3つの筐体9000に支持されている。例えば、表示部9001は、曲率半径0.1mm以上150mm以下で曲げることができる。
 本実施の形態は、他の実施の形態と適宜組み合わせることができる。
(実施の形態7)
 本実施の形態では、p行q列(pおよびqは、それぞれ2以上の整数)のマトリクス状に配置された複数の画素230を有する副表示部95の構成例について説明する。図49Aは、副表示部95を説明するブロック図である。副表示部95は、区画39に設けられているソースドライバ回路66およびゲートドライバ回路33と、電気的に接続される。
 図49Aでは、p行1列目の画素230を画素230[p,1]と示し、1行q列目の画素230を画素230[1,q]と示し、p行q列目の画素230を画素230[p,q]と示している。
 ゲートドライバ回路33に含まれる回路は、例えば走査線駆動回路として機能する。ソースドライバ回路66に含まれる回路は、例えば信号線駆動回路として機能する。
 例えば、画素230を構成するトランジスタにOSトランジスタを用い、駆動回路を構成するトランジスタにSiトランジスタを用いてもよい。OSトランジスタはオフ電流が小さいため、消費電力を低減できる。また、SiトランジスタはOSトランジスタよりも動作速度が速いため、駆動回路に用いると好適である。また、表示装置によっては、画素230を構成するトランジスタと駆動回路を構成するトランジスタの双方にOSトランジスタを用いてもよい。また、表示装置によっては、画素230を構成するトランジスタと駆動回路を構成するトランジスタの双方にSiトランジスタを用いてもよい。または、表示装置によっては、画素230を構成するトランジスタにSiトランジスタを用い、駆動回路を構成するトランジスタにOSトランジスタを用いてもよい。
 画素230を構成するトランジスタに、SiトランジスタとOSトランジスタの双方を用いてもよい。また、駆動回路を構成するトランジスタに、SiトランジスタとOSトランジスタの双方を用いてもよい。
 図49Aでは、各々が略平行に配設され、かつ、ゲートドライバ回路33によって電位が制御されるp本の配線GLと、各々が略平行に配設され、かつ、ソースドライバ回路66によって電位が制御されるq本の配線SLと、を示している。例えば、r行目(rは任意の数を示し、本実施の形態などでは1以上p以下の整数である。)に配置されている画素230は、r行目の配線GLを介してゲートドライバ回路33と電気的に接続される。また、s列目(sは任意の数を示し、本実施の形態などでは1以上q以下の整数である。)に配置されている画素230は、s列目の配線SLを介してソースドライバ回路66と電気的に接続される。図49Aでは、r行s列目の画素230を画素230[r,s]と示している。
 なお、1つの行に含まれる画素230と電気的に接続する配線GLは1本とは限らない。また、1つの列に含まれる画素230と電気的に接続する配線SLは1本とは限らない。また、配線GLと配線SLは一例であり、画素230と接続する配線は、配線GLと配線SLに限らない。
 赤色光を制御する画素230、緑色光を制御する画素230、および青色光を制御する画素230をストライプ状に配置し、これらをまとめて1つの画素240として機能させ、それぞれの画素230の発光量(発光輝度)を制御することで、フルカラー表示が実現できる。言い換えると、当該3つの画素230はそれぞれが副画素として機能する。すなわち、3つの副画素は、それぞれが赤色光、緑色光、または青色光の、発光量などを制御する(図49B1参照。)。なお、3つの副画素それぞれが制御する光の色は、赤(R)、緑(G)、青(B)の組み合わせに限らず、シアン(C)、マゼンタ(M)、黄(Y)であってもよい(図49B2参照。)。
 画素240を1920×1080のマトリクス状に配置すると、いわゆる2K解像度でフルカラー表示可能な表示部93を実現できる。また、例えば、画素240を3840×2160のマトリクス状に配置すると、いわゆる4K解像度でフルカラー表示可能な表示部93を実現できる。また、例えば、画素240を7680×4320のマトリクス状に配置すると、いわゆる8K解像度でフルカラー表示可能な表示部93を実現できる。画素240を増やすことで、16Kさらには32Kの解像度でフルカラー表示可能な表示部93を実現することも可能である。
 1つの画素240を構成する3つの画素230の配置は、デルタ配置でもよい(図49B3参照。)。具体的には、1つの画素240を構成する3つの画素230それぞれの中心点を結ぶ線が、三角形になるように配置してもよい。なお、画素230の配置は、ストライプ配置およびデルタ配置に限らない。画素230の配置を、ジグザグ配置、Sストライプ配置、ベイヤー配置、またはペンタイル配置にしてもよい。
 3つの副画素(画素230)それぞれの面積は同じでなくてもよい。発光色によって発光効率および信頼性などが異なる場合、発光色毎に副画素の面積を変えてもよい(図49B4参照。)。
 4つの副画素をまとめて1つの画素として機能させてもよい。例えば、赤色光、緑色光、青色光をそれぞれ制御する3つの副画素に、白色光を制御する副画素を加えてもよい(図49B5参照。)。白色光を制御する副画素を加えることで、表示領域の輝度を高めることができる。また、赤色光、緑色光、青色光をそれぞれ制御する3つの副画素に、黄色光を制御する副画素を加えてもよい(図49B6参照。)。また、シアン色光、マゼンタ色光、黄色光をそれぞれ制御する3つの副画素に、白色光を制御する副画素を加えてもよい(図49B7参照。)。
 1つの画素として機能させる副画素の数を増やし、赤、緑、青、シアン、マゼンタ、および黄などの光を制御する副画素を適宜組み合わせて用いることにより、中間調の再現性を高めることができる。よって、表示品位を高めることができる。
 本発明の一態様の表示装置は、さまざまな規格の色域を再現できる。例えば、テレビ放送で使われるPAL(Phase Alternating Line)規格およびNTSC(National Television System Committee)規格、パーソナルコンピュータ、デジタルカメラ、プリンタなどの電子装置に用いる表示装置で広く使われているsRGB(standard RGB)規格およびAdobe RGB規格、HDTV(High Definition Television、ハイビジョンともいう)で使われるITU−R BT.709(International Telecommunication Union Radiocommunication Sector Broadcasting Service(Television) 709)規格、デジタルシネマ映写で使われるDCI−P3(Digital Cinema Initiatives P3)規格、UHDTV(Ultra High Definition Television、スーパーハイビジョンともいう)で使われるITU−R BT.2020(REC.2020(Recommendation 2020))規格などの色域を再現することができる。
 1つの画素240に受光素子を含む画素237を設けてもよい。図50Aに示す画素240は、緑色の光を呈する画素230(G)、青色の光を呈する画素230(B)、赤色の光を呈する画素230(R)、および、受光素子を有する画素237(S)がストライプ状に配置されている。なお、本明細書などでは、画素237を「撮像画素」ともいう。
 画素237が有する受光素子は、可視光を検出する素子であることが好ましく、青色、紫色、青紫色、緑色、黄緑色、黄色、橙色、赤色などの色のうち一つまたは複数を検出する素子が好ましい。また、画素237が有する受光素子は、赤外光を検出する素子であってもよい。
 図50Aに示す画素240には、ストライプ配置が適用されている。なお、受光素子を有する画素237で特定の色の光を検出する場合は、当該色の光を呈する画素230を画素237の隣に配置することで検出精度を高めることができ、好ましい。
 図50Bに示す画素240には、3つの画素230と1つの画素237がマトリクス配置されている。図50Bでは、赤の光を呈する画素230が受光素子を有する画素237と行方向に隣接し、青の光を呈する画素230と緑の光を呈する画素230が行方向に隣接する例を示すが、これに限定されない。
 図50Cに示す画素240には、Sストライプ配置に画素237を追加した構成を有する。図50Cの画素240は、1つの縦長の画素230と、2つの横長の画素230と、1つの横長の画素237と、を有する。なお、縦長の画素230は、R、G、Sのいずれかであってもよく、横長の副画素の並び順にも限定はない。
 図50Dでは、画素240aと画素240bが交互に配置されている例を示す。画素240aは、青の光を呈する画素230、緑の光を呈する画素230、および受光素子を有する画素237を有する。また、画素240bは、赤の光を呈する画素230、緑の光を呈する画素230、および受光素子を有する画素237を有する。画素240aと画素240bを併せて1つの画素240として機能する。図50Dでは、画素240aと画素240bの双方が、緑の光を呈する画素230と画素237を有しているが、これに限定されない。画素237を、画素240aと画素240bの双方が有することで、撮像画素の精細度を高めることができる。
 図50Eに示すレイアウトとすることで、各副画素の開口率を高めることができ好ましい。また、図50Fでは、画素230および画素237の上面形状が、六角形である例を示している。
 図50Fに示す画素240は、横1列に画素230が配置され、その下に画素237が配置されている例である。
 図50Gに示す画素240は、横1列に画素230、および、画素230Xが配置され、その下に画素237が配置されている例である。
 画素230Xには、例えば、赤外光(IR)を呈する画素230を適用できる。すなわち、画素230Xは、赤外光(IR)を発する発光デバイス61を有する。この場合、画素237は、赤外光を検出する受光素子を有することが好ましい。例えば、可視光を発する画素230で画像を表示しながら、副画素Xが発する赤外光の反射光を画素237で検出できる。
 1つの画素240に複数の画素237を設けてもよい。この場合、複数の画素237で検出する光の波長域は同じであってもよく、異なっていてもよい。例えば、複数の画素237の一部が可視光を検出し、他の一部が赤外光を検出してもよい。
 画素237は全ての画素240に設けなくてもよい。一定の画素数毎に、画素237を含む画素240を設けてもよい。
 画素237を用いて、もしくは、画素237と前述したセンサ97を用いて、例えば、指紋、掌紋、虹彩、網膜、脈形状(静脈形状、動脈形状を含む)、または顔などを用いた個人認証のための情報を検出できる。また、画素237を用いて、もしくは、画素237とセンサ97を用いて、ユーザの瞬き回数、瞼の挙動、瞳孔の大きさ、体温、脈拍、血液中の酸素飽和度などを計測し、ユーザの疲労度および健康状態などを検出できる。
 ユーザの視線の動き、まばたきの回数、および、まばたきのリズムなどを用いて、電子装置の操作を実現できる。具体的には、画素237を用いて、もしくは、画素237とセンサ97を用いて、ユーザの視線の動き、まばたきの回数、および、まばたきのリズムなどの情報を検出し、これらの情報の一もしくは複数の組み合わせを電子装置の操作信号として用いればよい。例えば、まばたきをマウスのクリック動作に置き換えることも可能である。視線の動き、および、まばたきを検出することにより、ユーザは手に何も持たない状態で電子装置の入力操作を行なえる。よって、電子装置の操作性を高めることができる。
 例えば、実施の形態5に記載のメガネ型の電子装置150の表示装置90に複数の撮像画素(画素237)を設けることで、当該複数の撮像画素を視線検出部84として用いることができる。よって、電子装置の構成部品の数を減らすことができる。よって、電子装置の軽量化、生産性向上、およびコストダウンなどが実現できる。
<発光デバイスの構成例>
 本発明の一態様に係る表示装置に用いることができる発光デバイス61について説明する。
 図51Aに示すように、発光デバイス61は、一対の電極(導電層171、導電層177)の間に、EL層175を備える。EL層175は、層4420、発光層4411、層4430などの複数の層で構成することができる。層4420は、例えば電子注入性の高い物質を含む層(電子注入層)および電子輸送性の高い物質を含む層(電子輸送層)などを備えることができる。発光層4411は、例えば発光性の化合物を備える。層4430は、例えば正孔注入性の高い物質を含む層(正孔注入層)および正孔輸送性の高い物質を含む層(正孔輸送層)を備えることができる。
 一対の電極間に設けられた層4420、発光層4411および層4430を備える構成は単一の発光ユニットとして機能することができ、本明細書などでは図51Aの構成をシングル構造と呼ぶ。
 図51Bは、図51Aに示す発光デバイス61が備えるEL層175の変形例である。具体的には、図51Bに示す発光デバイス61は、導電層171上の層4430−1と、層4430−1上の層4430−2と、層4430−2上の発光層4411と、発光層4411上の層4420−1と、層4420−1上の層4420−2と、層4420−2上の導電層177と、を備える。例えば、導電層171を陽極とし、導電層177を陰極とした場合、層4430−1が正孔注入層として機能し、層4430−2が正孔輸送層として機能し、層4420−1が電子輸送層として機能し、層4420−2が電子注入層として機能する。または、導電層171を陰極とし、導電層177を陽極とした場合、層4430−1が電子注入層として機能し、層4430−2が電子輸送層として機能し、層4420−1が正孔輸送層として機能し、層4420−2が正孔注入層として機能する。このような層構造とすることで、発光層4411に効率よくキャリアを注入し、発光層4411内におけるキャリアの再結合の効率を高めることが可能となる。
 なお、図51Cに示すように層4420と層4430との間に複数の発光層(発光層4411、発光層4412、発光層4413)が設けられる構成も、シングル構造の一例である。
 図51Dに示すように、複数の発光ユニット(EL層175a、EL層175b)が中間層(電荷発生層)4440を介して直列に接続された構成を、本明細書などではタンデム構造またはスタック構造と呼ぶ。なお、タンデム構造とすることで、高輝度発光が可能な発光デバイスが実現できる。
 発光デバイス61を図51Dに示すタンデム構造にする場合、EL層175aとEL層175bそれぞれの発光色を同じにしてもよい。例えば、EL層175aおよびEL層175bの発光色を、どちらも緑色にしてもよい。
 なお、赤色光(R)を発する発光デバイス61、緑色光(G)を発する発光デバイス61、および青色光(B)を発する発光デバイス61をそれぞれ副画素として用いて、これら3つの副画素で1つの画素を構成することで、フルカラー表示が実現できる。表示部93がR、G、Bの3種類の副画素を含む場合、それぞれの発光デバイスをタンデム構造としてもよい。具体的には、Rの副画素のEL層175a、およびEL層175bは、それぞれ、赤色発光が可能な材料を有し、Gの副画素のEL層175a、およびEL層175bは、それぞれ、緑色発光が可能な材料を有し、Bの副画素のEL層175a、およびEL層175bは、それぞれ、青色発光が可能な材料を備える。言い換えると、発光層4411と発光層4412の材料が同じでもよい。EL層175aとEL層175bの発光色を同じにすることで、単位発光輝度あたりの電流密度を低減できる。よって、発光デバイス61の信頼性を高めることができる。
 発光デバイスの発光色は、EL層175を構成する材料によって、赤、緑、青、シアン、マゼンタ、黄または白などとすることができる。また、発光デバイスにマイクロキャビティ構造を付与することにより色純度をさらに高めることができる。
 発光層には、R(赤)、G(緑)、B(青)、Y(黄)、O(橙)などの発光を示す発光物質を2種類以上含んでもよい。白色の光を発する発光デバイスは、発光層に2種類以上の発光物質を含む構成とすることが好ましい。白色発光を得るには、2種類以上の発光物質の各々の発光が混合することにより白色色となるような発光物質を選択すればよい。例えば、第1の発光層の発光色と第2の発光層の発光色を補色の関係になるようにすることで、発光デバイス全体として白色発光する発光デバイスを得ることができる。また、発光層を3つ以上備える発光デバイスの場合も同様である。
 発光層には、R(赤)、G(緑)、B(青)、Y(黄)、O(橙)等の発光を示す発光物質を2種類以上含むことが好ましい。または、発光物質を2種類以上有し、それぞれの発光物質の発光は、R、G、Bのうち2以上の色のスペクトル成分を含むことが好ましい。また、発光物質として、近赤外光を発する物質を用いることもできる。
 発光物質として、蛍光を発する物質(蛍光材料)、燐光を発する物質(燐光材料)、熱活性化遅延蛍光を示す物質(熱活性化遅延蛍光(Thermally Activated Delayed Fluorescence:TADF)材料)などが挙げられる。発光物質として、有機化合物だけでなく、無機化合物(量子ドット材料など)を用いることができる。
 本実施の形態で例示した構成例、およびそれらに対応する図面等は、少なくともその一部を他の構成例、または図面等と適宜組み合わせることができる。
ANO:配線、BSL:バス配線、BW:バス配線、C31:容量素子、C41:容量素子、GL:配線、INV:インバータ回路、LAT:ラッチ回路、LIN:端子、MPG:導電層、MTCK:トランジスタ、ROUT:端子、SL:配線、SMP:端子、SNCL:配線、Tr31:トランジスタ、Tr33:トランジスタ、Tr35:トランジスタ、Tr36:トランジスタ、Tr41:トランジスタ、Tr43:トランジスタ、Tr45:トランジスタ、Tr47:トランジスタ、VCOM:配線、10A:半導体装置、10B:半導体装置、10:半導体装置、20A:トランジスタ、20a:トランジスタ、20B:トランジスタ、20b:トランジスタ、20:トランジスタ、21a:半導体層、21b:半導体層、21:半導体層、22:ゲート絶縁層、23:ゲート電極、24a:ソース電極、24b:ドレイン電極、26a:延伸部、26b:延伸部、26c:延伸部、28a:屈曲部、28b:屈曲部、29A:第1区域、29B:第2区域、29C:第3区域、30:開口、31:絶縁層、32:絶縁層、33:ゲートドライバ回路、34:レベルシフタ、35:増幅回路、36:検査回路、37:映像生成回路、38:映像分配回路、39:区画、40:機能回路、41:記憶装置、42a:色ムラ補正、42b:アップコンバート、42:GPU、43:EL補正回路、44:タイミングコントローラ、45:CPU、46:センサコントローラ、47:電源回路、48:温度センサ、49:輝度補正回路、50A:表示装置、50B:表示装置、51A:画素回路、51B:画素回路、51C:画素回路、51D:画素回路、51E:画素回路、51F:画素回路、51G:画素回路、51H:画素回路、51:画素回路、52A:トランジスタ、52B:トランジスタ、52C:トランジスタ、52D:トランジスタ、52:トランジスタ、53A:容量素子、53:容量素子、54:チャネル形成領域、55:画素回路群、59:区画、61:発光デバイス、62:層、63:トランジスタ、64:チャネル形成領域、65:駆動回路、66:ソースドライバ回路、67:デジタルアナログ変換回路、71:素子層、73:素子層、75:素子層、77:配線層、80:入出力回路、81:層、83:層、84:視線検出部、85:通信部、86:装着部、87:緩衝部材、88:レンズ、89:出力端子、90_L:表示装置、90_R:表示装置、90A:表示装置、90B:表示装置、90:表示装置、91:基板、92:基板、93:表示部、94:端子部、95:副表示部、97:センサ、99A:イヤフォン、99B:イヤフォン、100A:トランジスタ、100B:トランジスタ、100:トランジスタ、101:動き検出部、102:基板、103:演算部、104:導電層、105:筐体、106:絶縁層、107:接着層、108f:金属酸化物膜、108:半導体層、109:入力端子、110a:絶縁層、110af:絶縁膜、110b:絶縁層、110b1:絶縁層、110bf:絶縁膜、110c:絶縁層、110cf:絶縁膜、110:絶縁層、111:画素電極、112A:導電層、112a:導電層、112b:導電層、112bf:導電膜、113a:第1の層、113b:第2の層、113c:第3の層、114:共通層、115:共通電極、116:導電層、118a:マスク層、119:基板、121:絶縁層、123:絶縁層、125:絶縁層、126a:導電層、126b:導電層、126c:導電層、127:絶縁層、128:層、129a:導電層、129b:導電層、129c:導電層、130B:発光デバイス、130G:発光デバイス、130R:発光デバイス、130:発光デバイス、131:保護層、137:金属酸化物層、139:膜、140:接続部、141:開口、143:開口、145:開口、146a:延伸部、146b:延伸部、146c:延伸部、146:開口、147f:絶縁膜、147:絶縁層、148a:屈曲部、148b:屈曲部、149f:絶縁膜、149:絶縁層、150:電子装置、151:基板、152:基板、157:レジストマスク、159a:レジストマスク、159b:レジストマスク、159:レジストマスク、162:表示部、164:回路部、165:導電層、171:導電層、172:FPC、173:IC、175a:EL層、175b:EL層、175:EL層、177:導電層、182a:導電層、182b:導電層、182c:導電層、195:絶縁層、200A:トランジスタ、200B:トランジスタ、200C:トランジスタ、200D:トランジスタ、200E:トランジスタ、200:トランジスタ、204:導電層、208A:半導体層、208:半導体層、210:画素、212a:導電層、212b:導電層、216:導電層、230B:画素、230G:画素、230R:画素、230X:画素、230:画素、231:第1駆動回路部、232:第2駆動回路部、233:絶縁層、234:導電層、235:絶縁層、236:配線、237:画素、238:配線、240a:画素、240b:画素、240:画素、247:絶縁層、249:絶縁層、300:トランジスタ、310:基板、312:素子分離層、313:半導体領域、314a:低抵抗領域、314b:低抵抗領域、315:絶縁層、316:導電層、317:絶縁層、320:絶縁層、322:絶縁層、324:絶縁層、326:絶縁層、328:導電層、330:導電層、350:絶縁層、352:絶縁層、354:絶縁層、356:導電層、441:タイミングコントローラ、442:入出力回路、500:表示モジュール、501:プリント配線板、502:端子部、503:ワイヤ、504:FPC、505:接続部、512:絶縁層、514:導電層、574:絶縁層、581:絶縁層、592:絶縁層、594:絶縁層、596:導電層、598:絶縁層、599:絶縁層、4411:発光層、4412:発光層、4413:発光層、4420:層、4430:層、6500:電子機器、6501:筐体、6502:表示部、6503:電源ボタン、6504:ボタン、6505:スピーカ、6506:マイク、6507:カメラ、6508:光源、6510:保護部材、6511:表示パネル、6512:光学部材、6513:タッチセンサパネル、6515:FPC、6516:IC、6517:プリント基板、6518:バッテリ、7000:表示部、7100:テレビジョン装置、7101:筐体、7103:スタンド、7111:リモコン操作機、7200:ノート型パーソナルコンピュータ、7211:筐体、7212:キーボード、7213:ポインティングデバイス、7214:外部接続ポート、7300:デジタルサイネージ、7301:筐体、7303:スピーカ、7311:情報端末機、7400:デジタルサイネージ、7401:柱、7411:情報端末機、9000:筐体、9001:表示部、9002:カメラ、9003:スピーカ、9005:操作キー、9006:接続端子、9007:センサ、9008:マイクロフォン、9050:アイコン、9051:情報、9052:情報、9053:情報、9054:情報、9055:ヒンジ、9101:携帯情報端末、9102:携帯情報端末、9103:タブレット端末、9200:携帯情報端末、9201:携帯情報端末

Claims (16)

  1.  第1の絶縁層と、第2の絶縁層と、トランジスタと、を有し、
     前記トランジスタは、前記第1の絶縁層上に設けられ、
     前記トランジスタは、半導体層、ゲート絶縁層、第1のゲート電極、ソース電極、及びドレイン電極を有し、
     前記第2の絶縁層は、前記第1の絶縁層に達する開口を有し、
     前記ソース電極、及び前記ドレイン電極は、前記第2の絶縁層上に設けられ、
     前記半導体層は、前記第2の絶縁層の前記開口における側面、並びに前記ソース電極、及び前記ドレイン電極の側面に接して設けられ、
     前記ゲート絶縁層は、前記半導体層、前記ソース電極、及び前記ドレイン電極上に位置し、
     前記第1のゲート電極は、前記開口と重畳し、且つ前記ゲート絶縁層上に位置する、半導体装置。
  2.  第1の絶縁層と、第2の絶縁層と、トランジスタと、を有し、
     前記トランジスタは、前記第1の絶縁層上に設けられ、
     前記トランジスタは、半導体層、ゲート絶縁層、第1のゲート電極、ソース電極、及びドレイン電極を有し、
     前記第2の絶縁層は、前記第1の絶縁層に達する開口を有し、
     前記ソース電極、及び前記ドレイン電極は、前記第2の絶縁層上に設けられ、
     前記半導体層は、前記開口において前記第2の絶縁層の側面と接する第1の領域と、前記ソース電極の側面と接する第2の領域と、前記ドレイン電極の側面と接する第3の領域と、を有し、
     前記半導体層において、前記第1の領域は、前記第2の領域と前記第3の領域との間に位置し、
     前記ゲート絶縁層は、前記半導体層、前記ソース電極、及び前記ドレイン電極上に位置し、
     前記第1のゲート電極は、前記開口と重畳し、且つ前記ゲート絶縁層上に位置する、半導体装置。
  3.  第1の絶縁層と、第2の絶縁層と、トランジスタと、を有し、
     前記トランジスタは、前記第1の絶縁層上に設けられ、
     前記トランジスタは、半導体層、ゲート絶縁層、第1のゲート電極、ソース電極、及びドレイン電極を有し、
     前記第2の絶縁層は、前記第1の絶縁層に達する開口を有し、
     前記ソース電極、及び前記ドレイン電極は、前記第2の絶縁層上に設けられ、
     前記半導体層は、前記第2の絶縁層の前記開口における側面、前記第1の絶縁層の前記開口における上面、並びに前記ソース電極、及び前記ドレイン電極の側面に接して設けられ、
     前記ゲート絶縁層は、前記半導体層、前記ソース電極、及び前記ドレイン電極上に位置し、
     前記第1のゲート電極は、前記開口と重畳し、且つ前記ゲート絶縁層上に位置する、半導体装置。
  4.  請求項1乃至請求項3のいずれか一において、
     前記半導体層は、前記ソース電極の上面、及び前記ドレイン電極の上面の一方または双方と接する、半導体装置。
  5.  請求項1乃至請求項3のいずれか一において、
     前記第1の絶縁層と、前記ゲート絶縁層とは、前記開口の底部にて接する部分を有する、半導体装置。
  6.  請求項1乃至請求項3のいずれか一において、
     前記半導体層は、前記第2の絶縁層の上面に接する部分を有する、半導体装置。
  7.  請求項1乃至請求項3のいずれか一において、
     第2のゲート電極を有し、
     前記第2のゲート電極は、前記第2の絶縁層に覆われ、
     前記第2の絶縁層の一部は、前記第2のゲート電極の側面と、前記半導体層の間に位置する、半導体装置。
  8.  請求項7において、
     前記第1の絶縁層と、前記第2のゲート電極の間に、第3の絶縁層を有する、半導体装置。
  9.  請求項1乃至請求項3のいずれか一において、
     前記開口の輪郭形状が、円形、楕円形、角の丸い四角形、正多角形、正多角形以外の多角形、凹多角形、楕円形、角の丸い多角形、または直線と曲線とを組み合わせた閉曲線のいずれかである、半導体装置。
  10.  請求項1乃至請求項3のいずれか一において、
     前記開口は、複数の延伸部と、少なくとも一以上の屈曲部と、を有し、
     前記延伸部は、上面視において一方向に延伸された形状を有し、
     前記延伸部の一と、前記延伸部の他の一とは、前記屈曲部を介して接続される、半導体装置。
  11.  第1の絶縁層と、第2の絶縁層と、第1のトランジスタと、第2のトランジスタと、を有し、
     前記第1のトランジスタは、前記第1の絶縁層上に設けられ、
     前記第1のトランジスタは、第1の半導体層、ゲート絶縁層、第1のゲート電極、第1のソース電極、及び第1のドレイン電極を有し、
     前記第2の絶縁層は、前記第1の絶縁層に達する第1の開口を有し、
     前記第1のソース電極、及び前記第1のドレイン電極は、前記第2の絶縁層上に設けられ、
     前記第1の半導体層は、前記第2の絶縁層の前記第1の開口における側面、前記第1の絶縁層の前記第1の開口における上面、並びに前記第1のソース電極、及び前記第1のドレイン電極の側面に接して設けられ、
     前記ゲート絶縁層は、前記第1の半導体層、前記第1のソース電極、及び前記第1のドレイン電極上に位置し、
     前記第1のゲート電極は、前記第1の開口と重畳し、且つ前記ゲート絶縁層上に位置し、
     前記第2のトランジスタは、第2の半導体層、前記ゲート絶縁層、第2のゲート電極、第2のソース電極、及び第2のドレイン電極を有し、
     前記第2のソース電極と、前記第2のドレイン電極と、は異なる高さに位置し、
     前記第2の絶縁層は、前記第2のソース電極、及び前記第2のドレイン電極の一方に達する第2の開口を有し、
     前記第2のソース電極、及び前記第2のドレイン電極の他方は、前記第2の絶縁層上に設けられ、
     前記第2の半導体層は、前記第2の絶縁層の前記第2の開口における側面、前記第2のソース電極及び前記第2のドレイン電極の一方の上面、並びに前記第2のソース電極及び前記第2のドレイン電極の他方の側面に接して設けられ、
     前記ゲート絶縁層は、前記第2の半導体層、前記第2のソース電極、及び前記第2のドレイン電極上に位置し、
     前記第2のゲート電極は、前記第2の開口と重畳し、且つ前記ゲート絶縁層上に位置する、半導体装置。
  12.  請求項11において、
     前記第1の半導体層は、前記第1のソース電極の上面、及び前記第1のドレイン電極の上面の一方または双方と接する、半導体装置。
  13.  請求項11において、
     前記第1の絶縁層と、前記ゲート絶縁層とは、前記第1の開口の底部にて接する部分を有する、半導体装置。
  14.  請求項11において、
     前記第1の半導体層は、前記第2の絶縁層の上面に接する部分を有する、半導体装置。
  15.  請求項11において、
     前記第1の開口の輪郭形状が、円形、楕円形、角の丸い四角形、正多角形、正多角形以外の多角形、凹多角形、楕円形、角の丸い多角形、または直線と曲線とを組み合わせた閉曲線のいずれかである、半導体装置。
  16.  請求項11において、
     前記第1の開口は、複数の延伸部と、少なくとも一以上の屈曲部と、を有し、
     前記延伸部は、上面視において一方向に延伸された形状を有し、
     前記延伸部の一と、前記延伸部の他の一とは、前記屈曲部を介して接続される、半導体装置。
PCT/IB2023/062041 2022-12-07 2023-11-30 半導体装置 WO2024121683A1 (ja)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP2022-195942 2022-12-07
JP2022195942 2022-12-07
JP2022-197420 2022-12-09
JP2022197420 2022-12-09
JP2023007442 2023-01-20
JP2023-007442 2023-01-20

Publications (1)

Publication Number Publication Date
WO2024121683A1 true WO2024121683A1 (ja) 2024-06-13

Family

ID=91378639

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/IB2023/062041 WO2024121683A1 (ja) 2022-12-07 2023-11-30 半導体装置

Country Status (1)

Country Link
WO (1) WO2024121683A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012195574A (ja) * 2011-03-03 2012-10-11 Semiconductor Energy Lab Co Ltd 半導体記憶装置およびその作製方法
JP2015005738A (ja) * 2013-05-20 2015-01-08 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
JP2017167452A (ja) * 2016-03-18 2017-09-21 株式会社ジャパンディスプレイ 表示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012195574A (ja) * 2011-03-03 2012-10-11 Semiconductor Energy Lab Co Ltd 半導体記憶装置およびその作製方法
JP2015005738A (ja) * 2013-05-20 2015-01-08 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
JP2017167452A (ja) * 2016-03-18 2017-09-21 株式会社ジャパンディスプレイ 表示装置

Similar Documents

Publication Publication Date Title
TWI831743B (zh) 半導體裝置、顯示裝置以及半導體裝置的製造方法
CN111033757B (zh) 半导体装置及显示装置
WO2024121683A1 (ja) 半導体装置
WO2024141887A1 (ja) 半導体装置
WO2024141879A1 (ja) 半導体装置
JP2024019141A (ja) 半導体装置、及び、半導体装置の作製方法
WO2024201262A1 (ja) 半導体装置及び半導体装置の作製方法
WO2024161260A1 (ja) 半導体装置、及び、半導体装置の作製方法
WO2024141865A1 (ja) 半導体装置、及び、半導体装置の作製方法
JP2019054028A (ja) 半導体装置、及び表示装置
JP2024158715A (ja) 半導体装置、及び、半導体装置の作製方法
WO2024141883A1 (ja) 半導体装置
WO2024165961A1 (ja) 半導体装置、及びその作製方法
WO2023209493A1 (ja) 半導体装置及び半導体装置の作製方法
WO2024150098A1 (ja) 半導体装置、及びその作製方法
WO2024033737A1 (ja) タッチパネル、及びタッチパネルの作製方法
WO2024201263A1 (ja) 半導体装置、及び半導体装置の作製方法
WO2024134442A1 (ja) 半導体装置
WO2023228004A1 (ja) 半導体装置
WO2024042408A1 (ja) 半導体装置
WO2023199153A1 (ja) 半導体装置
WO2023203425A1 (ja) 半導体装置及び半導体装置の作製方法
WO2024047488A1 (ja) 半導体装置
WO2024074954A1 (ja) 半導体装置及び表示装置
WO2024018313A1 (ja) 表示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 23900142

Country of ref document: EP

Kind code of ref document: A1