[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

WO2023245569A1 - 显示器模组,显示器模组的驱动方法及计算机设备 - Google Patents

显示器模组,显示器模组的驱动方法及计算机设备 Download PDF

Info

Publication number
WO2023245569A1
WO2023245569A1 PCT/CN2022/100884 CN2022100884W WO2023245569A1 WO 2023245569 A1 WO2023245569 A1 WO 2023245569A1 CN 2022100884 W CN2022100884 W CN 2022100884W WO 2023245569 A1 WO2023245569 A1 WO 2023245569A1
Authority
WO
WIPO (PCT)
Prior art keywords
tft
gray
line port
transmission end
pixel circuit
Prior art date
Application number
PCT/CN2022/100884
Other languages
English (en)
French (fr)
Inventor
刘国辉
Original Assignee
闻泰通讯股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 闻泰通讯股份有限公司 filed Critical 闻泰通讯股份有限公司
Priority to PCT/CN2022/100884 priority Critical patent/WO2023245569A1/zh
Priority to CN202280001918.0A priority patent/CN115362492A/zh
Publication of WO2023245569A1 publication Critical patent/WO2023245569A1/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours

Definitions

  • the present disclosure relates to a display module, a driving method of the display module and computer equipment.
  • Micro-light emitting diode (Micro-LED) technology is developing rapidly in the display field.
  • Micro-LED In Micro-LED display technology, the Micro-LED used can achieve higher brightness and does not have the problem of screen burn-in. Therefore, more and more displays are using Micro-LED.
  • Micro-LED is a current-type light-emitting device, and its wavelength changes depending on the current density.
  • an active address driving (Active Matrix, AM) pixel circuit When driven, the LED's light emission will shift in wavelength in the low gray scale range, and there is a problem of unstable Micro-LED light emission in the low gray scale range.
  • AM Active Matrix
  • the driving circuit is electrically connected to each pixel circuit in the display light panel;
  • the driving circuit is further configured to drive the display light panel through active address driving AM mode when the gray-scale brightness of the pixel circuit is greater than the first gray-scale threshold.
  • the scan line port is configured to transmit a scan signal to the first transmission end
  • the voltage data line port is configured to transmit a first voltage signal to the second transmission end
  • the lighting duration control line port is configured to transmit a first voltage signal to the second transmission end.
  • the third transmission end transmits a duration signal
  • the compensation line port is configured to transmit a second voltage signal to the fourth transmission end.
  • the drain of the first TFT is electrically connected to the anode of the light-emitting diode, the cathode of the light-emitting diode is electrically connected to the source of the fourth TFT, and the drain of the fourth TFT is connected to the common ground. Electrically connected; the source of the first TFT is electrically connected to the power supply, the gate of the first TFT is electrically connected to the drain of the second TFT, and the gate of the first TFT is electrically connected to the power supply.
  • a first node is included between the drain electrode of the second TFT, a first end of the first capacitor is electrically connected to the first node, and a second node is included between the drain electrode of the first TFT and the light-emitting diode. node, the second end of the first capacitor is electrically connected to the second node, the second node is also electrically connected to the source of the third TFT, and the drain of the third TFT is connected to the reference
  • the voltage terminals are electrically connected;
  • the gate of the second TFT is the first transmission end of the pixel circuit
  • the source of the second TFT is the second transmission end of the pixel circuit
  • the gate of the fourth TFT is the pixel
  • the third transmission end of the circuit, the gate electrode of the third TFT is the fourth transmission end of the pixel circuit.
  • the driving circuit is further configured to adjust the first TFT, the second TFT, the third TFT and the fourth TFT. For working status;
  • the driving circuit is further configured to readjust the second voltage signal transmitted from the compensation line port to the second transmission end into a high-level signal, so that the voltage at the second node is released.
  • each display frame in the duration signal corresponds to N subframes, and the display time of the next subframe is twice that of the previous subframe, and N is an integer.
  • the driving circuit drives the display light panel through pulse width modulation (PWM);
  • the driving circuit drives the display light panel in an active address driving AM mode.
  • the driving circuit includes a compensation line port, and the compensation line port is electrically connected to the compensation transmission end of the pixel circuit;
  • the driving circuit performs voltage compensation on the pixel circuit through the compensation line port, so that the voltage between the gate and drain of the TFT connected to the light-emitting diode in the pixel circuit reaches the turn-on voltage.
  • a computer device which includes at least one display module as described in the above aspect.
  • Figure 4 is a method flow chart of a driving method for a display module provided by an exemplary embodiment of the present disclosure
  • FIG. 6 is a schematic structural diagram of a computer device provided by an exemplary embodiment of the present disclosure.
  • AM-LCD Active Matrix Liquid Crystal Display
  • AM-OLED Active matrix organic light emitting diode
  • Organic electroluminescent diodes have serious aging problems when they have large currents to achieve high brightness.
  • PM Passive Matrix, also known as passive addressing, passive addressing, passive drive, etc.
  • AM Active Matrix, also known as active addressing, active addressing, active driver, etc.
  • Micro-light emitting diode technology is developing faster and faster, and is increasingly used in displays. Micro-LEDs can achieve higher Brightness and no screen burn problem.
  • the advantages of Micro-LED are self-illumination, high contrast, fast response, wide viewing angle, power saving, stability and high brightness.
  • Micro-LED displays need to use a backplane to provide large current, and low-temperature polysilicon thin film transistors (LTPS TFTs) are more suitable for configuration into high-brightness Micro-LED displays due to their high mobility and stability. back panel.
  • LTPS TFTs low-temperature polysilicon thin film transistors
  • Micro-LED is a current-type light-emitting device, and its wavelength changes depending on the current density.
  • an active address driving (Active Matrix, AM) pixel circuit is used to drive, it will appear at low There is a wavelength shift in the light emission of LEDs in the gray scale range, and there is a problem of unstable light emission of Micro-LED in the low gray scale range.
  • the PWM driving method is used to drive the Micro-LED display, although the LED can be guaranteed to work in a stable light-emitting state , but the brightness cannot be increased.
  • the present disclosure provides a solution by combining the PWM driving method and the AM driving method.
  • the display module can flexibly emit light to avoid wavelength shift in the LED light emission in the low gray scale range.
  • the display light panel includes at least one pixel circuit; the driving circuit is electrically connected to each pixel circuit in the display light panel.
  • the drive circuit is configured to drive the display light panel through pulse width modulation PWM when the gray scale brightness of the pixel circuit is less than the first gray scale threshold; the drive circuit is also configured to drive the display light panel when the gray scale brightness of the pixel circuit is greater than the first gray scale threshold.
  • the display light panel is driven by active address driving AM mode.
  • the first grayscale threshold can be set in advance in the driving circuit by developers or operation and maintenance personnel.
  • the first gray-scale threshold can be 31.
  • the driving circuit drives the display light panel through PWM; when the gray-scale brightness of the pixel circuit is greater than 31, the driving circuit drives the display through AM. Light board.
  • the driving circuit in the display module of the present disclosure uses the PWM method to drive the display light panel when the display light panel displays each gray level brightness that is less than the first gray level threshold, and when the display light panel displays a brightness that is greater than the first gray level threshold.
  • the AM method is used to drive the display light panel to avoid the above-mentioned problems.
  • the display module of the present disclosure includes: a drive circuit and a display light panel.
  • the display light panel includes at least one pixel circuit; the drive circuit is electrically connected to each pixel circuit in the display light panel; the drive circuit configuration When the gray-scale brightness of the pixel circuit is less than the first gray-scale threshold, the display light panel is driven by pulse width modulation PWM; the driving circuit is also configured to drive the display light panel through the active mode when the gray-scale brightness of the pixel circuit is greater than the first gray-scale threshold.
  • the address selection drive AM method drives the display light panel.
  • the driving circuit in the display module adopts PWM driving mode in the lower gray scale range and AM driving mode in the higher gray scale range, thereby avoiding the problem that the display module is driven in the low gray scale range.
  • the phenomenon of wavelength shift occurs when emitting light, which improves the stability of the display module's light emission.
  • FIG. 2 shows a schematic structural diagram of a display module provided by an exemplary embodiment of the present disclosure.
  • the display module includes: a driving circuit 201 and a display light panel 202 .
  • the display light panel 202 includes at least one pixel circuit 203.
  • the pixel circuit 203 includes a first transmission terminal 203a, a second transmission terminal 203b, a third transmission terminal 203c and a fourth transmission terminal 203d;
  • the driving circuit 201 includes a scan line port 201a, The voltage data line port 201b, the lighting duration control line port 201c and the compensation line port 201d.
  • the driving circuit 201 is electrically connected to each pixel circuit in the display light panel 202.
  • the first transmission terminal 203a is electrically connected to the scan line port 201a
  • the second transmission terminal 203b is electrically connected to the voltage data line port 201b
  • the third transmission end 203c is electrically connected to the lighting duration control line port 201c
  • the fourth transmission end 203d is electrically connected to the compensation line port 201d.
  • the drive circuit is configured to drive the display light panel through pulse width modulation PWM when the gray scale brightness of the pixel circuit is less than the first gray scale threshold; the drive circuit is also configured to drive the display light panel when the gray scale brightness of the pixel circuit is greater than the first gray scale threshold.
  • the display light panel is driven through active address driving AM mode. For example, if the first gray scale threshold is 31 gray scale, then, within the 0-31 gray scale, the driving circuit drives the display light panel through PWM mode, and within the 32-255 gray scale, the driving circuit drives the display light panel through AM mode.
  • the signals transmitted by the ports of the above-mentioned driving circuit may be as follows: the scanning line port of the driving circuit is configured to transmit the scanning signal to the first transmission end, and the voltage data line port of the driving circuit is configured to transmit the first voltage signal to the second transmission end, The lighting duration control line port of the driving circuit is configured to transmit the duration signal to the third transmission end, and the compensation line port of the driving circuit is configured to transmit the second voltage signal to the fourth transmission end.
  • the pixel circuit 203 includes: a first TFT 204, a second TFT 205, a third TFT 206, a fourth TFT 207, a first capacitor 208 and a light emitting diode 209;
  • the drain of the first TFT 204 is electrically connected to the anode of the light-emitting diode 209, the cathode of the light-emitting diode 209 is electrically connected to the source of the fourth TFT 207, and the drain of the fourth TFT 207 is electrically connected to the common ground terminal VSS;
  • the source of the first TFT 204 is electrically connected to the power supply VDD, the gate of the first TFT 204 is electrically connected to the drain of the second TFT 205, and the gate of the first TFT 204 is electrically connected to the drain of the second TFT 205.
  • the driving circuit can be divided into three stages during the driving process.
  • the gray level brightness in the range of 0 to 31 gray levels is displayed through PWM driving (that is, less than or equal to the 31 gray level threshold).
  • the scan signal that the drive circuit can transmit to the first transmission end through the scan line port is a high-level signal;
  • the duration signal that the drive circuit transmits to the third port through the light-emitting duration control line port is a high-level signal;
  • the drive circuit can transmit through the compensation line port
  • the second voltage signal transmitted to the second transmission end is a low-level signal, thereby adjusting the first TFT, the second TFT and the fourth TFT to the working state, and adjusting the third TFT to the off state.
  • N 5, within the range less than the first gray scale threshold (0-31 gray scale), that is, when the driving circuit drives the display light panel through the PWM driving method, the scan transmitted through the scan line port to the first transmission end
  • the signal is a high-level signal
  • the duration signal transmitted to the third port through the lighting duration control line port is a high-level signal
  • the second voltage signal transmitted to the second transmission end through the compensation line port is a low-level signal, so that the third The first TFT, the second TFT and the fourth TFT are in the working state, and the third TFT is in the closed state.
  • the driving circuit is turned on in sequence through the scan line port to scan the pixel circuits of each row in the display light panel, and will need to be connected in some cases.
  • the pixel circuits that are lit within the subframe are lit.
  • the driver circuit can control the pixel circuit to light up in the subframes where the 1st subframe, 2nd subframe, 3rd subframe and 4th subframe are located.
  • the display brightness of the pixel circuit is these subframes.
  • the accumulation of brightness creates a brightness of 15 gray levels. That is, the driving circuit transmits high-level signals to the third transmission end of the pixel circuit through the light-emitting duration control line port in the 1st subframe, 2nd subframe, 3rd subframe and 4th subframe respectively, so that the pixel circuit
  • the display brightness is the accumulation of the brightness of these subframes.
  • the final accumulated control display duration T display T*(1+2+4+8 ), completes the brightness accumulation to achieve a display of 15 gray-scale brightness, where T is the unit light-emitting time of the pixel circuit, and the T can be preset by the developer in the drive circuit.
  • the display method of other 0-31 grayscale brightness is also similar, so I won’t go into details here.
  • the driving circuit can also adjust the current flowing through the LED in the pixel circuit through the voltage input from the voltage data line port.
  • the driving circuit drives the gray-scale brightness of the display pixel circuit of the display light panel to be less than the first gray-scale threshold
  • it is also configured to adjust the second voltage signal transmitted from the compensation line port to the second transmission end.
  • the duration signal transmitted from the light-emitting duration control line port to the third port to a low-level signal; so that the first TFT, the second TFT and the third TFT are in the working state, and the fourth TFT is in the closed state.
  • the first capacitor is configured to store the voltage of the first node G and the second node S; after a preset period of time, the driving circuit is also configured to gradually reduce the second voltage signal transmitted from the compensation line port to the second transmission end to The low-level signal is such that the voltage difference between the first node G and the second node S reaches the turn-on voltage of the first TFT.
  • the drive circuit when the gray-scale brightness of the pixel circuit is greater than the first gray-scale threshold, the drive circuit is further configured to adjust the first TFT, the second TFT, the third TFT and the fourth TFT to the working state; the drive circuit is also configured to The second voltage signal transmitted from the compensation line port to the second transmission end is readjusted into a high-level signal, so that the voltage at the second node is released.
  • the driving circuit can enter the third stage.
  • the driving circuit is further configured to adjust the first TFT, the second TFT, the third TFT and the fourth TFT to the working state. That is, the scan signal transmitted by the drive circuit to the first transmission end through the scan line port is a high-level signal; the duration signal transmitted by the drive circuit to the third port through the light-emitting duration control line port is a high-level signal; the signal transmitted to the third port through the compensation line port is a high-level signal.
  • the second voltage signal transmitted by the second transmission end is a high-level signal.
  • FIG. 3 shows a schematic structural diagram of a signal transmitted by a driving circuit within a display frame according to an exemplary embodiment of the present disclosure.
  • it includes the compensation line ports Scan(0) and Scan(n), the compensation line port Com-Vth and the emission duration control line port Emiting.
  • the signals transmitted by each port within 1 frame are shown in Figure 3.
  • the first stage within a display frame contains 5 subframes.
  • the display time of the next subframe is twice that of the previous subframe.
  • T represents the display time.
  • the display time of each subframe is T, T*2, T*4, T*8, T*16
  • the driving circuit drives through the PWM driving method in the first stage (State1) to complete 0-31 gray level brightness (ie, less than or equal to 31 gray level threshold), in the second stage (State2), the second voltage signal transmitted from the compensation line port to the second transmission end completes the compensation process for the pixel circuit, so that the first node and the second node in the pixel circuit The voltage difference between them reaches the turn-on voltage of the first TFT.
  • the display module of the present disclosure includes: a drive circuit and a display light panel.
  • the display light panel includes at least one pixel circuit; the drive circuit is electrically connected to each pixel circuit in the display light panel; the drive circuit configuration When the gray-scale brightness of the pixel circuit is less than the first gray-scale threshold, the display light panel is driven by pulse width modulation PWM; the driving circuit is also configured to drive the display light panel through the active mode when the gray-scale brightness of the pixel circuit is greater than the first gray-scale threshold.
  • the address selection drive AM method drives the display light panel.
  • the drive circuit includes a compensation line port, and the compensation line port is electrically connected to the compensation transmission end of the pixel circuit; before step 402, the drive circuit performs voltage compensation on the pixel circuit through the compensation line port, so that the pixel circuit matches the light emission The voltage between the gate and drain of the diode-connected TFT reaches the turn-on voltage.
  • the first grayscale threshold is 31.
  • the driver circuit drives the display light panel through pulse width modulation PWM.
  • the driving circuit drives the display light panel through active address driving AM mode.
  • other control steps performed by the driving circuit may refer to the description in the embodiment of FIG. 2 , and will not be described again here.
  • the second driving module 502 is configured to drive the display light panel through the active address driving AM mode when the gray-scale brightness of the pixel circuit is greater than the first gray-scale threshold.
  • the first adjustment module is configured such that the scan signal transmitted to the first transmission end through the scan line port is a high level signal, and the duration signal transmitted to the third port through the light emitting duration control line port is a high level signal. level signal, and the second voltage signal transmitted to the second transmission end through the compensation line port is a low-level signal, the first TFT, the second TFT and the fourth TFT are adjusted to the working state, and The third TFT is adjusted to a closed state.
  • One or more non-volatile storage media storing computer-readable instructions. When executed by one or more processors, the computer-readable instructions cause one or more processors to perform the following steps:
  • the driving circuit further includes a compensation line port, and the compensation line port is electrically connected to the compensation transmission end of the pixel circuit;:
  • the scan signal transmitted to the first transmission end through the scan line port is a high-level signal
  • the duration signal transmitted to the third port through the light-emitting duration control line port is a high-level signal
  • the scan signal transmitted to the second transmission end through the compensation line port The second voltage signal is a low-level signal, adjusting the first TFT, the second TFT and the fourth TFT to the working state, and adjusting the third TFT to the off state.
  • the following steps are also implemented: performing voltage compensation on the pixel circuit through the compensation line port, so that there is a gap between the gate and the drain of the TFT connected to the light-emitting diode in the pixel circuit.
  • the voltage reaches the turn-on voltage, including:
  • the second voltage signal transmitted from the compensation line port to the second transmission end is adjusted to a high-level signal, and the luminous duration control line port is adjusted to the third
  • the duration signal of port transmission is adjusted to a low-level signal; so that the first TFT, the second TFT and the third TFT are in the working state, and the fourth TFT is in the closed state;

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种显示器模组(100),显示器模组(100)的驱动方法及计算机设备(600),属于显示器技术领域。显示器模组(100)包括:驱动电路(101,201)以及显示灯板(102,202),显示灯板(102,202)包含至少一个像素电路(203);驱动电路(101,201)与显示灯板(102,202)中的每个像素电路(203)电性相连;在像素电路(203)的灰阶亮度小于第一灰阶阈值时,驱动电路(101,201)通过脉冲宽度调制 PWM 方式驱动显示灯板(102,202);在像素电路(203)的灰阶亮度大于第一灰阶阈值时,驱动电路(101,201)通过有源选址驱动AM 方式驱动显示灯板(102,202)。显示器模组(100)中的驱动电路(101,201)在较低灰阶范围内采用 PWM 驱动方式驱动,在较高灰阶范围内采用AM驱动方式驱动,从而避免了显示器模组(100)在低灰阶范围内发光时出现波长偏移的现象,提高了显示器模组(100)发光的稳定性。

Description

显示器模组,显示器模组的驱动方法及计算机设备 技术领域
本公开涉及显示器模组,显示器模组的驱动方法及计算机设备。
背景技术
随着显示器技术领域的快速发展,各种各样的计算机设备中都通过显示器来实现显示功能。其中,微型发光二极管(Micro-light emitting diode,Micro-LED)技术在显示器领域中发展迅速。
在Micro-LED显示技术中,采用的Micro-LED可以达到较高的亮度并且不存在烧屏问题,因此,应用Micro-LED的显示屏越来越多。其中,对于Micro-LED来说,Micro-LED是一种电流型的发光器件,它的波长变化取决于电流密度,在驱动过程中,若采用有源选址驱动(Active Matrix,AM)像素电路来驱动时,会在低灰阶范围内LED的发光出现波长偏移的现象,存在在低灰阶范围内Micro-LED发光不稳定的问题。
发明内容
(一)要解决的技术问题
在现有技术中,若采用有源选址驱动(Active Matrix,AM)像素电路来驱动时,会在低灰阶范围内LED的发光出现波长偏移的现象,存在在低灰阶范围内Micro-LED发光不稳定的问题。
(二)技术方案
根据本公开公开的各种实施例,提供一种显示器模组,显示器模组的驱动方法及计算机设备。
一种显示器模组,所述显示器模组包括驱动电路以及显示灯板,所述显示灯板包括中包含至少一个像素电路;
所述驱动电路与所述显示灯板中的每个像素电路电性相连;
所述驱动电路配置成在像素电路的灰阶亮度小于第一灰阶阈值 时,通过脉冲宽度调制PWM方式驱动所述显示灯板;
所述驱动电路还配置成在像素电路的灰阶亮度大于所述第一灰阶阈值时,通过有源选址驱动AM方式驱动所述显示灯板。
作为本公开实施例一种可选的实施方式,所述像素电路包括第一传输端,第二传输端,第三传输端以及第四传输端;
所述驱动电路包括扫描线端口,电压数据线端口,发光时长控制线端口以及补偿线端口;
所述第一传输端与所述扫描线端口电性相连,所述第二传输端与所述电压数据线端口电性相连,所述第三传输端与所述发光时长控制线端口电性相连,所述第四传输端与所述补偿线端口电性相连;
所述扫描线端口配置成向所述第一传输端传输扫描信号,所述电压数据线端口配置成向所述第二传输端传输第一电压信号,所述发光时长控制线端口配置成向所述第三传输端传输时长信号,所述补偿线端口配置成向所述第四传输端传输第二电压信号。
作为本公开实施例一种可选的实施方式,所述像素电路包括:第一薄膜晶体管TFT,第二TFT,第三TFT,第四TFT,第一电容以及发光二极管;
所述第一TFT的漏极与所述发光二极管的正极电性相连,所述发光二极管的负极与所述第四TFT的源极电性相连,所述第四TFT的漏极与公共接地端电性相连;所述第一TFT的源极与电源电性相连,所述第一TFT的栅极与所述第二TFT的漏极电性相连,所述第一TFT的栅极与所述第二TFT的漏极之间包括第一节点,所述第一电容的第一端与所述第一节点电性相连,所述第一TFT的漏极与所述发光二极管之间包括第二节点,所述第一电容的第二端与所述第二节点电性连接,所述第二节点还与所述第三TFT的源极电性相连,所述第三TFT的漏极与参考电压端电性相连;
所述第二TFT的栅极是所述像素电路的第一传输端,所述第二TFT的源极是所述像素电路的第二传输端,所述第四TFT的栅极是所述像素电路的第三传输端,所述第三TFT的栅极是所述像素电路的第四传输端。
作为本公开实施例一种可选的实施方式,所述驱动电路还配置成在所述像素电路的灰阶亮度小于第一灰阶阈值时,将所述第一TFT,第二TFT以及第四TFT调整为工作状态,将所述第三TFT调整为关闭状态;
其中,所述驱动电路通过所述扫描线端口向所述第一传输端传输的扫描信号是高电平信号;所述驱动电路通过所述发光时长控制线端口向所述第三端口传输的时长信号是高电平信号;所述驱动电路通过所述补偿线端口向所述第二传输端传输的第二电压信号是低电平信号。
作为本公开实施例一种可选的实施方式,所述驱动电路驱动所述显示灯板显示所述像素电路的灰阶亮度小于第一灰阶阈值时的各个灰阶亮度之后,还配置成将所述补偿线端口向所述第二传输端传输的第二电压信号调整为高电平信号,将所述发光时长控制线端口向所述第三端口传输的时长信号调整为低电平信号;以使得所述第一TFT,所述第二TFT以及所述第三TFT处于工作状态,所述第四TFT处于关闭状态;
所述第一电容配置成存储所述第一节点和所述第二节点的电压;
在预设时长之后,所述驱动电路还配置成将所述补偿线端口向所述第二传输端传输的第二电压信号逐渐降低至低电平信号,以使得所述第一节点与所述第二节点之间的电压差达到所述第一TFT的开启电压。
可选的,在所述像素电路的灰阶亮度大于所述第一灰阶阈值时,所述驱动电路还配置成将所述第一TFT,第二TFT,第三TFT以及第四TFT均调整为工作状态;
所述驱动电路还配置成将所述补偿线端口向所述第二传输端传输的第二电压信号重新调整为高电平信号,以使得对所述第二节点处的电压进行释放。
作为本公开实施例一种可选的实施方式,所述时长信号中每个显示帧对应N个子帧,且下一个子帧的显示时间是上一个子帧的一倍,N是整数。
另一个方面,本公开实施例提供了一种显示器模组的驱动方法,所述显示器模组包括驱动电路以及显示灯板,所述显示灯板包括中包含至少一个像素电路,所述方法由所述驱动电路执行,所述方法包括:
在像素电路的灰阶亮度小于第一灰阶阈值时,所述驱动电路通过脉冲宽度调制PWM方式驱动所述显示灯板;
在像素电路的灰阶亮度大于所述第一灰阶阈值时,所述驱动电路通过有源选址驱动AM方式驱动所述显示灯板。
作为本公开实施例一种可选的实施方式,所述驱动电路包括补偿线端口,所述补偿线端口与所述像素电路的补偿传输端电性相连;
在像素电路的灰阶亮度大于所述第一灰阶阈值时,所述驱动电路通过有源选址驱动AM方式驱动所述显示灯板之前,所述方法还包括:
所述驱动电路通过所述补偿线端口对所述像素电路进行电压补偿,以使得所述像素电路中与发光二极管相连的TFT的栅极与漏极之间的电压达到开启电压
一种计算机设备,所述计算机设备包括至少一个如上述一个方面所述的显示器模组。
本公开的其他特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本公开而了解。本公开的目的和其他优点在说明书、权利要求书以及附图中所特别指出的结构来实现和获得,本公开的一个或多个实施例的细节在下面的附图和描述中提出。
为使本公开的上述目的、特征和优点能更明显易懂,下文特举可选实施例,并配合所附附图,作详细说明如下。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用来解释本公开的原理。
为了更清楚地说明本公开实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前 提下,还可以根据这些附图获得其他的附图。
图1是本公开一示例性实施例提供的一种显示器模组的结构示意图;
图2是本公开一示例性实施例提供的一种显示器模组的结构示意图;
图3是本公开一示例性实施例涉及的一种显示帧内驱动电路传输的信号的结构示意图;
图4是本公开一示例性实施例提供的一种显示器模组的驱动方法的方法流程图;
图5是本公开一示例性实施例提供的显示器模组的驱动装置的结构框图;
图6是本公开一示例性实施例提供的一种计算机设备的结构示意图。
具体实施方式
为了能够更清楚地理解本公开的上述目的、特征和优点,下面将对本公开的方案进行进一步描述。需要说明的是,在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合。
在下面的描述中阐述了很多具体细节以便于充分理解本公开,但本公开还可以采用其他不同于在此描述的方式来实施;显然,说明书中的实施例只是本公开的一部分实施例,而不是全部的实施例。
本公开的说明书和权利要求书中的术语“第一”和“第二”等是用来区别不同的对象,而不是用来描述对象的特定顺序。例如,第一摄像头和第二摄像头是为了区别不同的摄像头,而不是为了描述摄像头的特定顺序。
在本公开实施例中,“示例性的”或者“例如”等词来表示作例子、例证或说明。本公开实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以 具体方式呈现相关概念,此外,在本公开实施例的描述中,除非另有说明,“多个”的含义是指两个或两个以上。
本公开提供的方案,可以在人们日常生活中使用的计算机设备中存在温度采集的应用场景中,为了便于理解,下面首先对本公开实施例涉及的一些名词以及应用架构进行简单介绍。
随着科技的不断进步,计算机设备在日常生活中的使用越来越频繁,人们可以使用这些计算机设备在日常生活中学习、娱乐、工作等。其中,显示器已经成为计算机设备中不可或缺的硬件组件之一。
目前,显示器的种类越来越多,比如,发光二极管(light emitting diode,LED)显示器,有源矩阵液晶显示器(Active Matrix Liquid Crystal Display,AM-LCD),有源矩阵有机发光二极管(Active Matrix Organic Light-Emitting Diode,,AM-OLED)显示器等。有源矩阵液晶显示器(AM-LCD)产品被广泛应配置成平板显示器市场。然而,AM-LCD产品存在响应时间慢、转换效率差、颜色饱和度低等主要缺点。因此,能够克服这些缺点的有源矩阵有机发光二极管(AM-OLED)备受关注。与AM-LCD相比,AM-OLED具有自发光型、高对比度、快速响应和宽视角等优点。有机电致发光二极管在具有大电流以达到高亮度时,存在严重的老化问题。其中,在显示器的驱动方式中,主要有以下两种驱动方式:无源选址驱动(PM:Passive Matrix,又称无源寻址、被动寻址、无源驱动等等)与有源选址驱动(AM:Active Matrix,又称有源寻址、主动寻址、有源驱动等)。
另一方面,微型发光二极管(Micro-light emitting diode,Micro-LED)技术的发展越来越快,在显示屏中应用也越来越多,微型发光二极管(Micro-LED)可以获得更高的亮度,且不存在烧屏问题。Micro-LED的优点是自发光型、高对比度、快速响应、宽视角、省电、稳定性和高亮度。其中,为了获得高亮度,Micro-LED显示器需要使用背板提供大电流,而低温多晶硅薄膜晶体管(LTPS TFTs)也由于具有高迁移率和稳定性,更适配置成高亮度Micro-led显示屏的背板。
但是,Micro-LED是一种电流型的发光器件,它的波长变化取决于电流密度,在驱动过程中,若采用有源选址驱动(Active Matrix,AM) 像素电路来驱动时,会在低灰阶范围内LED的发光出现波长偏移的现象,存在在低灰阶范围内Micro-LED发光不稳定的问题,若采用PWM驱动方式驱动Micro-LED显示,虽然可以保证LED工作在稳定发光状态,但是亮度无法提高。
为了提高显示器模组在低灰阶范围内发光的稳定性,而且不影响显示器模组在高灰阶范围内的显示亮度,本公开提供了一种解决方案,通过结合PWM驱动方式以及AM驱动方式,显示器模组可以灵活进行发光,避免在低灰阶范围内LED的发光出现波长偏移的现象。
请参考图1,其示出了本公开一示例性实施例提供的一种显示器模组的结构示意图。如图1所示,该显示器模组100包括:驱动电路101以及显示灯板102。
其中,显示灯板包括中包含至少一个像素电路;驱动电路与显示灯板中的每个像素电路电性相连。
驱动电路配置成在像素电路的灰阶亮度小于第一灰阶阈值时,通过脉冲宽度调制PWM方式驱动显示灯板;驱动电路还配置成在像素电路的灰阶亮度大于第一灰阶阈值时,通过有源选址驱动AM方式驱动显示灯板。其中,第一灰阶阈值可以由开发人员或者运维人员预先在驱动电路中设置。比如,第一灰阶阈值可以是31,在像素电路的灰阶亮度小于31时,驱动电路通过PWM方式驱动显示灯板;在像素电路的灰阶亮度大于31时,驱动电路通过AM方式驱动显示灯板。即,本公开的显示器模组中的驱动电路在显示灯板显示小于第一灰阶阈值的各个灰阶亮度时,采用PWM方式驱动显示灯板,在显示灯板显示大于第一灰阶阈值的各个灰阶亮度时,采用AM方式驱动显示灯板,避免上述存在的问题。
综上所述,本公开的显示器模组包括:驱动电路以及显示灯板,显示灯板包括中包含至少一个像素电路;驱动电路与显示灯板中的每个像素电路电性相连;驱动电路配置成在像素电路的灰阶亮度小于第一灰阶阈值时,通过脉冲宽度调制PWM方式驱动显示灯板;驱动电路还配置成在像素电路的灰阶亮度大于第一灰阶阈值时,通过有源选址驱动AM方式驱动显示灯板。在本公开中,显示器模组中的驱动电 路在较低灰阶范围内采用PWM驱动方式驱动,在较高灰阶范围内采用AM驱动方式驱动,从而避免了显示器模组在低灰阶范围内发光时出现波长偏移的现象,提高了显示器模组发光的稳定性。
在一种可能实现的方式中,本公开提供的显示器模组中的像素电路基于薄膜晶体管(Thin Film Transistor,TFT)以及发光二极管组合形成,形成的像素电路简单,可以减少电路的复杂程度。
以像素电路包含TFT以及发光二极管为例,请参考图2,其示出了本公开一示例性实施例提供的一种显示器模组的结构示意图。如图2所示,该显示器模组包括:驱动电路201以及显示灯板202。
其中,显示灯板202包括至少一个像素电路203,像素电路203包括第一传输端203a,第二传输端203b,第三传输端203c以及第四传输端203d;驱动电路201包括扫描线端口201a,电压数据线端口201b,发光时长控制线端口201c以及补偿线端口201d。
驱动电路201与显示灯板202中的每个像素电路电性相连,比如,第一传输端203a与扫描线端口201a电性相连,第二传输端203b与电压数据线端口201b电性相连,第三传输端203c与发光时长控制线端口201c电性相连,第四传输端203d与补偿线端口201d电性相连。
其中,驱动电路配置成在像素电路的灰阶亮度小于第一灰阶阈值时,通过脉冲宽度调制PWM方式驱动显示灯板;驱动电路还配置成在像素电路的灰阶亮度大于第一灰阶阈值时,通过有源选址驱动AM方式驱动显示灯板。比如,第一灰阶阈值是31灰阶,那么,在0-31灰阶内,驱动电路通过PWM方式驱动显示灯板,在32-255灰阶内,驱动电路通过AM方式驱动显示灯板。
其中,上述驱动电路的端口传输的信号可以如下:驱动电路的扫描线端口配置成向第一传输端传输扫描信号,驱动电路的电压数据线端口配置成向第二传输端传输第一电压信号,驱动电路的发光时长控制线端口配置成向第三传输端传输时长信号,驱动电路的补偿线端口配置成向第四传输端传输第二电压信号。
可选的,像素电路203包括:第一TFT 204,第二TFT 205,第三TFT 206,第四TFT 207,第一电容208以及发光二极管209;
第一TFT 204的漏极与发光二极管209的正极电性相连,发光二极管209的负极与第四TFT 207的源极电性相连,第四TFT 207的漏极与公共接地端VSS电性相连;第一TFT 204的源极与电源VDD电性相连,第一TFT 204的栅极与第二TFT 205的漏极电性相连,第一TFT 204的栅极与第二TFT 205的漏极之间包括第一节点G,第一电容208的第一端与第一节点G电性相连,第一TFT 204的漏极与发光二极管209之间包括第二节点S,第一电容208的第二端与第二节点S电性连接,第二节点S还与第三TFT 206的源极电性相连,第三TFT 206的漏极与参考电压端Vref电性相连;
其中,第二TFT 205的栅极是像素电路的第一传输端203a,第二TFT 205的源极是像素电路的第二传输端203b,第四TFT 207的栅极是像素电路的第三传输端203c,第三TFT 206的栅极是像素电路的第四传输端203d。
可选的,驱动电路在驱动过程中可以分为三个阶段,在第一阶段通过PWM驱动显示0至31灰阶范围内的灰阶亮度(即,小于等于31灰阶阈值),此时,驱动电路可以通过扫描线端口向第一传输端传输的扫描信号是高电平信号;驱动电路通过发光时长控制线端口向第三端口传输的时长信号是高电平信号;驱动电路通过补偿线端口向第二传输端传输的第二电压信号是低电平信号,从而将第一TFT,第二TFT以及第四TFT调整为工作状态,将第三TFT调整为关闭状态。
可选的,上述在像素电路的灰阶亮度小于第一灰阶阈值时,驱动电路发送的时长信号中每个显示帧中包含N个子帧,且下一个子帧的显示时间是上一个子帧的一倍,N是整数。比如,N=5,在小于第一灰阶阈值(0-31灰阶)内,即,驱动电路通过PWM驱动方式驱动显示灯板的过程中,通过扫描线端口向第一传输端传输的扫描信号是高电平信号,通过发光时长控制线端口向第三端口传输的时长信号是高电平信号,通过补偿线端口向第二传输端传输的第二电压信号是低电平信号,使得第一TFT,第二TFT以及第四TFT处于工作状态下,第三TFT处于关闭状态下,驱动电路通过扫描线端口依次开启对显示灯板中每一行的像素电路进行扫描,并将需要在某些子帧内点亮的像素电 路进行点亮。
比如显示15灰阶,驱动电路可以控制像素电路在第1个子帧,第2个子帧,第3个子帧以及第4个子帧所在的子帧进行点亮,像素电路的显示亮度是这几个子帧亮度的累积,从而形成15灰阶的亮度。即,驱动电路通过发光时长控制线端口对该像素电路的第三传输端在第1个子帧,第2个子帧,第3个子帧以及第4个子帧分别传输高电平信号,使得像素电路的显示亮度是这几个子帧亮度的累积,由于下一个子帧的显示时间是上一个子帧的一倍,因此,最终积累得到的控制显示时长T 显示=T*(1+2+4+8),完成亮度累积实现15灰阶亮度的显示,其中,T是像素电路的单位发光时间,该T可以由开发人员预先在驱动电路中设定。其他0-31灰阶亮度的显示方式也类似,此处不再赘述。其中,驱动电路还可以通过电压数据线端口输入的电压对流过像素电路中LED的电流进行调节。
可选的,驱动电路驱动显示灯板显示像素电路的灰阶亮度小于第一灰阶阈值时的各个灰阶亮度之后,还配置成将补偿线端口向第二传输端传输的第二电压信号调整为高电平信号,将发光时长控制线端口向第三端口传输的时长信号调整为低电平信号;以使得第一TFT,第二TFT以及第三TFT处于工作状态,第四TFT处于关闭状态;其中,第一电容配置成存储第一节点G和第二节点S的电压;在预设时长之后,驱动电路还配置成将补偿线端口向第二传输端传输的第二电压信号逐渐降低至低电平信号,以使得第一节点G与第二节点S之间的电压差达到第一TFT的开启电压。
比如,在上述第一阶段完成之后,驱动电路可以进入第二阶段,在第二阶段内,驱动电路可以将补偿线端口向第二传输端传输的第二电压信号调整为高电平信号,将发光时长控制线端口向第三端口传输的时长信号调整为低电平信号;以使得第一TFT,第二TFT以及第三TFT处于工作状态,第四TFT处于关闭状态。此时,补偿线端口和扫描线端口传输的均是高电平信号,第一TFT,第二TFT以及第三TFT均打开,第一电容两端写入电压V G=V Data以及V S=V Vref。其中,V G=代表第一节点G的电压,V S=代表第二节点S的电压。在预设时长之后, 驱动电路将补偿线端口向第二传输端传输的第二电压信号逐渐拉低至低电平信号,此时由于电空耦合效应,V G电压不变,V S处于悬空状态,V S会逐渐升高,直至V G-V S=Vth,之后保持V S稳定不变,完成内部电压的补偿过程。其中,Vth是第一TFT的开启电压。
可选的,在像素电路的灰阶亮度大于第一灰阶阈值时,驱动电路还配置成将第一TFT,第二TFT,第三TFT以及第四TFT均调整为工作状态;驱动电路还配置成将补偿线端口向第二传输端传输的第二电压信号重新调整为高电平信号,以使得对第二节点处的电压进行释放。
即,在上述补偿完成之后,驱动电路可以进入第三阶段,在第三阶段内,驱动电路还配置成将第一TFT,第二TFT,第三TFT以及第四TFT均调整为工作状态。即,驱动电路通过扫描线端口向第一传输端传输的扫描信号是高电平信号;驱动电路通过发光时长控制线端口向第三端口传输的时长信号是高电平信号;通过补偿线端口向第二传输端传输的第二电压信号是高电平信号。也就是说,扫描线端口继续保持高电平信号,驱动电路通过扫描端口对每行像素电路进行扫描,通过电压数据线端口写入32-255灰阶亮度的电压,实现大于第一灰阶阈值(32-255灰阶)时,通过有源选址驱动AM方式驱动显示灯板。
可选的,驱动电路还配置成将补偿线端口向第二传输端传输的第二电压信号重新调整为高电平信号,以使得对第二节点处的电压进行释放。即,在一个显示帧结束时,将补偿线端口向第二传输端传输的第二电压信号重新调整为高电平信号,使得像素电路可以清除第二节点S的电压,从而防止干扰下一帧的数据,完成AM data的显示。
下面,以上述第一灰阶阈值是31举例,对1帧内驱动电路传输的信号进行说明。请参考图3,其示出了本公开一示例性实施例涉及的一种显示帧内驱动电路传输的信号的结构示意图。在图3中,其中包含了补偿线端口Scan(0)和Scan(n),补偿线端口Com-Vth以及发光时长控制线端口Emiting,各个端口在1帧内传输的信号如图3所示。例如图3,在一个显示帧内的第一阶段中包含了5个子帧,下一个子帧的显示时间是上一个子帧的一倍,用T表示显示时间,各个子帧的显示时间分别为T,T*2,T*4,T*8,T*16,驱动电路在第一阶段(State1) 内通过PWM驱动方式进行驱动,完成0-31灰阶亮度(即,小于等于31灰阶阈值)的显示,在第二阶段(State2)内,通过补偿线端口向第二传输端传输的第二电压信号,完成对像素电路的补偿过程,使得像素电路中的第一节点与第二节点之间的电压差达到第一TFT的开启电压,在第三阶段(State3)内,通过AM驱动方式进行驱动,完成32-255灰阶亮度(即,大于31灰阶阈值)的显示,并在一个显示帧的预设时刻t1处,将补偿线端口向第二传输端传输的第二电压信号重新调整为高电平信号,释放第二节点的电压。其中该预设时刻t1可以是开发人员或者运维人员预先设置的。
综上所述,本公开的显示器模组包括:驱动电路以及显示灯板,显示灯板包括中包含至少一个像素电路;驱动电路与显示灯板中的每个像素电路电性相连;驱动电路配置成在像素电路的灰阶亮度小于第一灰阶阈值时,通过脉冲宽度调制PWM方式驱动显示灯板;驱动电路还配置成在像素电路的灰阶亮度大于第一灰阶阈值时,通过有源选址驱动AM方式驱动显示灯板。在本公开中,显示器模组中的驱动电路在较低灰阶范围内采用PWM驱动方式驱动,在较高灰阶范围内采用AM驱动方式驱动,从而避免了显示器模组在低灰阶范围内发光时出现波长偏移的现象,提高了显示器模组发光的稳定性。
另外,由于在像素电路的灰阶亮度小于第一灰阶阈值时,通过脉冲宽度调制PWM方式驱动显示灯板,显示亮度的曲线与灰阶值之间呈线性关系,在像素电路的灰阶亮度大于第一灰阶阈值时,通过AM方式驱动显示灯板,显示亮度的曲线与电压数据线端口的电压值相关,显示器模组显示的两个灰阶亮度范围之间的过渡更为平缓。
请参考图4,其示出了本公开一示例性实施例提供的一种显示器模组的驱动方法的方法流程图,该驱动方法可以应用在上述图1或者图2所示的显示器模组中,在图1或者图2所示的显示器模组中,显示器模组包括驱动电路以及显示灯板,显示灯板包括中包含至少一个像素电路,该方法由驱动电路执行,如图4所示,该方法可以包括如下几个步骤:
步骤401,在像素电路的灰阶亮度小于第一灰阶阈值时,驱动电路 通过脉冲宽度调制PWM方式驱动显示灯板。
步骤402,在像素电路的灰阶亮度大于第一灰阶阈值时,驱动电路通过有源选址驱动AM方式驱动显示灯板。
可选的,驱动电路包括补偿线端口,补偿线端口与像素电路的补偿传输端电性相连;在步骤402之前,驱动电路通过补偿线端口对像素电路进行电压补偿,以使得像素电路中与发光二极管相连的TFT的栅极与漏极之间的电压达到开启电压。
以0-255灰阶亮度范围为例,第一灰阶阈值是31,在31灰阶以下的亮度范围内,驱动电路通过脉冲宽度调制PWM方式驱动显示灯板,在31灰阶以上的亮度范围内(32-255),驱动电路通过有源选址驱动AM方式驱动显示灯板。可选的,驱动电路执行的其他控制步骤可以参照上述图2实施例中的描述,此处不再赘述。
在一种可能实现的方式中,在驱动电路通过PWM方式驱动显示灯板的过程中,通过扫描线端口向第一传输端传输的扫描信号是高电平信号,通过发光时长控制线端口向第三端口传输的时长信号是高电平信号,以及通过补偿线端口向第二传输端传输的第二电压信号是低电平信号,将第一TFT,第二TFT以及第四TFT调整为工作状态,将第三TFT调整为关闭状态。即,该过程中驱动电路执行的控制步骤相当于上述图2实施例中第一阶段的描述,此处不再赘述。
在一种可能实现的方式中,驱动电路通过补偿线端口对像素电路进行电压补偿,以使得像素电路中与发光二极管相连的TFT的栅极与漏极之间的电压达到开启电压的方式可以如下:在驱动电路通过PWM方式驱动显示灯板的过程中,在驱动显示灯板显示小于第一灰阶阈值的各个灰阶亮度之后,将补偿线端口向第二传输端传输的第二电压信号调整为高电平信号,将发光时长控制线端口向第三端口传输的时长信号调整为低电平信号;以使得第一TFT,第二TFT以及第三TFT处于工作状态,第四TFT处于关闭状态;在预设时长之后,将补偿线端口向第二传输端传输的第二电压信号逐渐降低至低电平信号,以使得第一节点与第二节点之间的电压差达到第一TFT的开启电压。即,该过程中驱动电路执行的控制步骤相当于上述图2实施例中第二阶段的 描述,即,驱动电路的补偿过程可以参照上述图2实施例中驱动电路驱动过程的第二阶段,此处不再赘述。
在一种可能实现的方式中,在驱动电路通过PWM方式驱动显示灯板的过程中,在像素电路的灰阶亮度大于第一灰阶阈值时,将第一TFT,第二TFT,第三TFT以及第四TFT均调整为工作状态;将补偿线端口向第二传输端传输的第二电压信号重新调整为高电平信号,以使得对第二节点处的电压进行释放。即,该过程中驱动电路执行的控制步骤相当于上述图2实施例中第三阶段的描述,此处不再赘述。
综上所述,本公开的显示器模组包括:驱动电路以及显示灯板,显示灯板包括中包含至少一个像素电路;驱动电路与显示灯板中的每个像素电路电性相连;在像素电路的灰阶亮度小于第一灰阶阈值时,驱动电路通过脉冲宽度调制PWM方式驱动显示灯板;在像素电路的灰阶亮度大于第一灰阶阈值时,驱动电路通过有源选址驱动AM方式驱动显示灯板。在本公开中,显示器模组中的驱动电路在较低灰阶范围内采用PWM驱动方式驱动,在较高灰阶范围内采用AM驱动方式驱动,从而避免了显示器模组在低灰阶范围内发光时出现波长偏移的现象,提高了显示器模组发光的稳定性。
下述为本公开装置实施例,可以配置成执行本公开方法实施例。对于本公开装置实施例中未披露的细节,请参照本公开方法实施例。
请参考图5,其示出了本公开一示例性实施例提供的显示器模组的驱动装置的结构框图。该显示器模组的驱动装置500可以配置成显示器模组中,以执行图4所示实施例提供的方法中由显示器模组执行的全部或者部分步骤。该显示器模组的驱动装置500包括:
第一驱动模块501,配置成在像素电路的灰阶亮度小于第一灰阶阈值时,所述驱动电路通过脉冲宽度调制PWM方式驱动所述显示灯板;
第二驱动模块502,配置成在像素电路的灰阶亮度大于所述第一灰阶阈值时,所述驱动电路通过有源选址驱动AM方式驱动所述显示灯板。
综上所述,本公开的显示器模组包括:驱动电路以及显示灯板,显示灯板包括中包含至少一个像素电路;驱动电路与显示灯板中的每 个像素电路电性相连;在像素电路的灰阶亮度小于第一灰阶阈值时,驱动电路通过脉冲宽度调制PWM方式驱动显示灯板;在像素电路的灰阶亮度大于第一灰阶阈值时,驱动电路通过有源选址驱动AM方式驱动显示灯板。在本公开中,显示器模组中的驱动电路在较低灰阶范围内采用PWM驱动方式驱动,在较高灰阶范围内采用AM驱动方式驱动,从而避免了显示器模组在低灰阶范围内发光时出现波长偏移的现象,提高了显示器模组发光的稳定性。
作为本公开实施例一种可选的实施方式,所述驱动电路还包括补偿线端口,所述补偿线端口与所述像素电路的补偿传输端电性相连;所述装置还包括:
第一补偿模块,配置成通过所述补偿线端口对所述像素电路进行电压补偿,以使得所述像素电路中与发光二极管相连的TFT的栅极与漏极之间的电压达到开启电压。
作为本公开实施例一种可选的实施方式,所述装置还包括:
第一调整模块,配置成通过所述扫描线端口向所述第一传输端传输的扫描信号是高电平信号,通过所述发光时长控制线端口向所述第三端口传输的时长信号是高电平信号,以及通过所述补偿线端口向所述第二传输端传输的第二电压信号是低电平信号,将所述第一TFT,第二TFT以及第四TFT调整为工作状态,将所述第三TFT调整为关闭状态。
作为本公开实施例一种可选的实施方式,所述第一补偿模块,还配置成,
在驱动所述显示灯板显示小于所述第一灰阶阈值的各个灰阶亮度之后,将所述补偿线端口向所述第二传输端传输的第二电压信号调整为高电平信号,将所述发光时长控制线端口向所述第三端口传输的时长信号调整为低电平信号;以使得所述第一TFT,所述第二TFT以及所述第三TFT处于工作状态,所述第四TFT处于关闭状态;
在预设时长之后,将所述补偿线端口向所述第二传输端传输的第二电压信号逐渐降低至低电平信号,以使得所述第一节点与所述第二节点之间的电压差达到所述第一TFT的开启电压。
作为本公开实施例一种可选的实施方式,所述装置还包括:
第二调整模块,配置成在像素电路的灰阶亮度大于所述第一灰阶阈值时,将所述第一TFT,第二TFT,第三TFT以及第四TFT均调整为工作状态;将所述补偿线端口向所述第二传输端传输的第二电压信号重新调整为高电平信号,以使得对所述第二节点处的电压进行释放。
图6是本公开一示例性实施例提供的一种计算机设备的结构示意图。如图6所示,计算机设备600包括中央处理单元(Central Processing Unit,CPU)601、包括随机存取存储器(Random Access Memory,RAM)602和只读存储器(Read Only Memory,ROM)603的系统存储器604,以及连接系统存储器604和中央处理单元601的系统总线605。所述计算机设备600还包括帮助计算机内的各个器件之间传输信息的基本传输/输出系统(Input/Output System,I/O系统)606,和配置成存储操作系统612、应用程序613和其他程序模块614的大容量存储设备607。
所述基本传输/输出系统606包括有配置成显示信息的显示器606和配置成用户传输信息的诸如鼠标、键盘之类的传输设备609。其中所述显示器606和传输设备609都通过连接到系统总线605的传输输出控制器610连接到中央处理单元601。所述基本传输/输出系统606还可以包括传输输出控制器610以配置成接收和处理来自键盘、鼠标、或电子触控笔等多个其他设备的传输。类似地,传输输出控制器610还提供输出到显示屏、打印机或其他类型的输出设备。
所述大容量存储设备607通过连接到系统总线605的大容量存储控制器(未示出)连接到中央处理单元601。所述大容量存储设备607及其相关联的计算机可读介质为计算机设备600提供非易失性存储。也就是说,所述大容量存储设备607可以包括诸如硬盘或者CD-ROM(Compact Disc Read-Only Memory,只读光盘)驱动器之类的计算机可读介质(未示出)。
所述计算机可读介质可以包括计算机存储介质和通信介质。计算机存储介质包括以配置成存储诸如计算机可读指令、数据结构、程序模块或其他数据等信息的任何方法或技术实现的易失性和非易失性、可移动和不可移动介质。计算机存储介质包括RAM、ROM、EPROM (Erasable Programmable Read Only Memory,可擦除可编程只读存储器)、EEPROM(Electrically Erasable Programmable Read-Only Memory,带电可擦可编程只读存储器)、闪存或其他固态存储其技术,CD-ROM、DVD(Digital Video Disc,高密度数字视频光盘)或其他光学存储、磁带盒、磁带、磁盘存储或其他磁性存储设备。当然,本领域技术人员可知所述计算机存储介质不局限于上述几种。上述的系统存储器604和大容量存储设备607可以统称为存储器。
计算机设备600可以通过连接在所述系统总线605上的网络接口单元611连接到互联网或者其它网络设备。所述存储器还包括一个或者一个以上的程序,所述一个或者一个以上程序存储于存储器中。
可选的,本公开提供的上述计算机设备中可以包括至少一个如上述图1或者图2实施例所示的显示器模组。
可选的,在本公开中,显示器模组中的驱动电路可以设置在柔性电路板FPC上,并与PCB结合,各个像素电路在Micro LED灯板中,显示过程可以参考图2或者图3中的工作原理,此处不再赘述。
本实施例提供的计算机设备,可以实现上述方法实施例提供的预览图像的显示方法,其实现原理与技术效果类似,此处不再赘述。
一个或多个存储有计算机可读指令的非易失性存储介质,计算机可读指令被一个或多个处理器执行时,使得一个或多个处理器执行以下步骤:
在像素电路的灰阶亮度小于第一灰阶阈值时,驱动电路通过脉冲宽度调制PWM方式驱动显示灯板;
在像素电路的灰阶亮度大于第一灰阶阈值时,驱动电路通过有源选址驱动AM方式驱动显示灯板。
在一个实施例中,计算机可读指令被处理器执行时还实现以下步骤:驱动电路还包括补偿线端口,补偿线端口与像素电路的补偿传输端电性相连;:
通过补偿线端口对像素电路进行电压补偿,以使得像素电路中与发光二极管相连的TFT的栅极与漏极之间的电压达到开启电压。
在一个实施例中,计算机可读指令被处理器执行时还实现以下步 骤::
通过扫描线端口向第一传输端传输的扫描信号是高电平信号,通过发光时长控制线端口向第三端口传输的时长信号是高电平信号,以及通过补偿线端口向第二传输端传输的第二电压信号是低电平信号,将第一TFT,第二TFT以及第四TFT调整为工作状态,将第三TFT调整为关闭状态。
在一个实施例中,计算机可读指令被处理器执行时还实现以下步骤:通过补偿线端口对像素电路进行电压补偿,以使得像素电路中与发光二极管相连的TFT的栅极与漏极之间的电压达到开启电压,包括:
在驱动显示灯板显示小于第一灰阶阈值的各个灰阶亮度之后,将补偿线端口向第二传输端传输的第二电压信号调整为高电平信号,将发光时长控制线端口向第三端口传输的时长信号调整为低电平信号;以使得第一TFT,第二TFT以及第三TFT处于工作状态,第四TFT处于关闭状态;
在预设时长之后,将补偿线端口向第二传输端传输的第二电压信号逐渐降低至低电平信号,以使得第一节点与第二节点之间的电压差达到第一TFT的开启电压。
在一个实施例中,计算机可读指令被处理器执行时还实现以下步骤:在像素电路的灰阶亮度大于第一灰阶阈值时,将第一TFT,第二TFT,第三TFT以及第四TFT均调整为工作状态;
将补偿线端口向第二传输端传输的第二电压信号重新调整为高电平信号,以使得对第二节点处的电压进行释放。
以上对本公开实施例公开的一种显示器模组及计算机设备进行了举例介绍,本文中应用了个例对本公开的原理及实施方式进行了阐述,以上实施例的说明只是配置成帮助理解本公开的方法及其核心思想;同时,对于本领域的一般技术人员,依据本公开的思想,在实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本公开的限制。
工业实用性
本公开提供的显示器模组,可以在较低灰阶范围内采用PWM驱动方式驱动,在较高灰阶范围内采用AM驱动方式驱动,可以避免显示器模组在低灰阶范围内发光时出现波长偏移的现象,提高了显示器模组发光的稳定性,具有很强的工业实用性。

Claims (16)

  1. 一种显示器模组,其特征在于,所述显示器模组包括驱动电路以及显示灯板,所述显示灯板包括中包含至少一个像素电路;
    所述驱动电路与所述显示灯板中的每个像素电路电性相连,所述驱动电路配置成驱动所述显示灯板;
    所述驱动电路还配置成在像素电路的灰阶亮度小于第一灰阶阈值时,通过脉冲宽度调制PWM方式驱动所述显示灯板;
    所述驱动电路还配置成在像素电路的灰阶亮度大于所述第一灰阶阈值时,通过有源选址驱动AM方式驱动所述显示灯板。
  2. 根据权利要求1所述的显示器模组,其特征在于,所述像素电路包括第一传输端,第二传输端,第三传输端以及第四传输端;
    所述驱动电路包括扫描线端口,电压数据线端口,发光时长控制线端口以及补偿线端口;
    所述第一传输端与所述扫描线端口电性相连,所述第二传输端与所述电压数据线端口电性相连,所述第三传输端与所述发光时长控制线端口电性相连,所述第四传输端与所述补偿线端口电性相连;
    所述扫描线端口配置成向所述第一传输端传输扫描信号,所述电压数据线端口配置成向所述第二传输端传输第一电压信号,所述发光时长控制线端口配置成向所述第三传输端传输时长信号,所述补偿线端口配置成向所述第四传输端传输第二电压信号。
  3. 根据权利要求2所述的显示器模组,其特征在于,所述像素电路包括:第一TFT,第二TFT,第三TFT,第四TFT,第一电容以及发光二极管;
    所述第一TFT的漏极与所述发光二极管的正极电性相连,所述发光二极管的负极与所述第四TFT的源极电性相连,所述第四TFT的漏极与公共接地端电性相连;所述第一TFT的源极与电源电性相连,所述第一TFT的栅极与所述第二TFT的漏极电性相连,所述第一TFT的栅极与所述第二TFT的漏极之间包括第一节点,所述第一电容的第一端与所述第一节点电性相连,所述第一TFT的漏极与所述发光二极 管之间包括第二节点,所述第一电容的第二端与所述第二节点电性连接,所述第二节点还与所述第三TFT的源极电性相连,所述第三TFT的漏极与参考电压端电性相连;
    所述第二TFT的栅极是所述像素电路的第一传输端,所述第二TFT的源极是所述像素电路的第二传输端,所述第四TFT的栅极是所述像素电路的第三传输端,所述第三TFT的栅极是所述像素电路的第四传输端。
  4. 根据权利要求3所述的显示器模组,其特征在于,所述驱动电路还配置成在像素电路的灰阶亮度小于所述第一灰阶阈值时,将所述第一TFT,第二TFT以及第四TFT调整为工作状态,将所述第三TFT调整为关闭状态;
    其中,所述驱动电路通过所述扫描线端口向所述第一传输端传输的扫描信号是高电平信号;所述驱动电路通过所述发光时长控制线端口向所述第三端口传输的时长信号是高电平信号;所述驱动电路通过所述补偿线端口向所述第二传输端传输的第二电压信号是低电平信号。
  5. 根据权利要求4所述的显示器模组,其特征在于,所述驱动电路驱动所述显示灯板显示小于所述第一灰阶阈值的各个灰阶亮度之后,还配置成将所述补偿线端口向所述第二传输端传输的第二电压信号调整为高电平信号,将所述发光时长控制线端口向所述第三端口传输的时长信号调整为低电平信号;以使得所述第一TFT,所述第二TFT以及所述第三TFT处于工作状态,所述第四TFT处于关闭状态;
    所述第一电容配置成存储所述第一节点和所述第二节点的电压;
    在预设时长之后,所述驱动电路还配置成将所述补偿线端口向所述第二传输端传输的第二电压信号逐渐降低至低电平信号,以使得所述第一节点与所述第二节点之间的电压差达到所述第一TFT的开启电压。
  6. 根据权利要求5所述的显示器模组,其特征在于,所述驱动电路还配置成在像素电路的灰阶亮度大于所述第一灰阶阈值时,将所述第一TFT,第二TFT,第三TFT以及第四TFT均调整为工作状态;
    所述驱动电路还配置成将所述补偿线端口向所述第二传输端传输的第二电压信号重新调整为高电平信号,以使得对所述第二节点处的电压进行释放。
  7. 根据权利要求1至6任一所述的显示器模组,其特征在于,在像素电路的灰阶亮度小于第一灰阶阈值时,所述驱动电路发送的所述时长信号中每个显示帧中包含N个子帧,且下一个子帧的显示时间是上一个子帧的一倍,N是整数。
  8. 一种计算机设备,其特征在于,所述计算机设备中包含至少一个如权利要求1至7任一所述的显示器模组。
  9. 一种显示器模组的驱动方法,其特征在于,所述显示器模组包括驱动电路以及显示灯板,所述显示灯板包括中包含至少一个像素电路,所述方法由所述驱动电路执行,所述方法包括:
    在像素电路的灰阶亮度小于第一灰阶阈值时,所述驱动电路通过脉冲宽度调制PWM方式驱动所述显示灯板;
    在像素电路的灰阶亮度大于所述第一灰阶阈值时,所述驱动电路通过有源选址驱动AM方式驱动所述显示灯板。
  10. 根据权利要求9所述的方法,其特征在于,所述驱动电路还包括补偿线端口,所述补偿线端口与所述像素电路的补偿传输端电性相连;所述方法还包括:
    通过所述补偿线端口对所述像素电路进行电压补偿,以使得所述像素电路中与发光二极管相连的TFT的栅极与漏极之间的电压达到开启电压。
  11. 根据权利要求10所述的方法,其特征在于,所述方法还包括:
    通过所述扫描线端口向所述第一传输端传输的扫描信号是高电平信号,通过所述发光时长控制线端口向所述第三端口传输的时长信号是高电平信号,以及通过所述补偿线端口向所述第二传输端传输的第二电压信号是低电平信号,将所述第一TFT,第二TFT以及第四TFT调整为工作状态,将所述第三TFT调整为关闭状态。
  12. 根据权利要求11所述的方法,其特征在于,所述通过所述补偿线端口对所述像素电路进行电压补偿,以使得所述像素电路中与发 光二极管相连的TFT的栅极与漏极之间的电压达到开启电压,包括:
    在驱动所述显示灯板显示小于所述第一灰阶阈值的各个灰阶亮度之后,将所述补偿线端口向所述第二传输端传输的第二电压信号调整为高电平信号,将所述发光时长控制线端口向所述第三端口传输的时长信号调整为低电平信号;以使得所述第一TFT,所述第二TFT以及所述第三TFT处于工作状态,所述第四TFT处于关闭状态;
    在预设时长之后,将所述补偿线端口向所述第二传输端传输的第二电压信号逐渐降低至低电平信号,以使得所述第一节点与所述第二节点之间的电压差达到所述第一TFT的开启电压。
  13. 根据权利要12所述的方法,其特征在于,所述方法还包括:
    在像素电路的灰阶亮度大于所述第一灰阶阈值时,将所述第一TFT,第二TFT,第三TFT以及第四TFT均调整为工作状态;
    将所述补偿线端口向所述第二传输端传输的第二电压信号重新调整为高电平信号,以使得对所述第二节点处的电压进行释放。
  14. 一种显示器模组的驱动装置,其特征在于,所述显示器模组包括驱动电路以及显示灯板,所述显示灯板包括中包含至少一个像素电路,所述装置配置成所述驱动电路中,所述装置包括:
    第一驱动模块,配置成在像素电路的灰阶亮度小于第一灰阶阈值时,所述驱动电路通过脉冲宽度调制PWM方式驱动所述显示灯板;
    第二驱动模块,配置成在像素电路的灰阶亮度大于所述第一灰阶阈值时,所述驱动电路通过有源选址驱动AM方式驱动所述显示灯板。
  15. 一种计算机设备,包括:存储器和一个或多个处理器,所述存储器中存储有计算机可读指令;所述计算机可读指令被所述一个或多个处理器执行时,使得所述一个或多个处理器执行权利要求8-13任一项所述的显示器模组的驱动方法的步骤。
  16. 一个或多个存储有计算机可读指令的非易失性计算机可读存储介质,所述计算机可读指令被一个或多个处理器执行时,使得所述一个或多个处理器执行权利要求8-13任一项所述的显示器模组的驱动方法的步骤。
PCT/CN2022/100884 2022-06-23 2022-06-23 显示器模组,显示器模组的驱动方法及计算机设备 WO2023245569A1 (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
PCT/CN2022/100884 WO2023245569A1 (zh) 2022-06-23 2022-06-23 显示器模组,显示器模组的驱动方法及计算机设备
CN202280001918.0A CN115362492A (zh) 2022-06-23 2022-06-23 显示器模组,显示器模组的驱动方法及计算机设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2022/100884 WO2023245569A1 (zh) 2022-06-23 2022-06-23 显示器模组,显示器模组的驱动方法及计算机设备

Publications (1)

Publication Number Publication Date
WO2023245569A1 true WO2023245569A1 (zh) 2023-12-28

Family

ID=84008433

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2022/100884 WO2023245569A1 (zh) 2022-06-23 2022-06-23 显示器模组,显示器模组的驱动方法及计算机设备

Country Status (2)

Country Link
CN (1) CN115362492A (zh)
WO (1) WO2023245569A1 (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111951718A (zh) * 2019-05-17 2020-11-17 群创光电股份有限公司 显示装置
CN113066423A (zh) * 2019-12-31 2021-07-02 Tcl集团股份有限公司 Led显示驱动控制方法及装置
CN113270071A (zh) * 2021-05-28 2021-08-17 长沙惠科光电有限公司 外部补偿像素电路及显示面板
CN114038400A (zh) * 2021-10-21 2022-02-11 重庆康佳光电技术研究院有限公司 发光二极管驱动电路及方法、显示面板及其驱动方法
CN114373420A (zh) * 2022-01-14 2022-04-19 深圳市华星光电半导体显示技术有限公司 一种显示面板驱动方法、显示驱动电路及显示面板
CN114566115A (zh) * 2022-02-21 2022-05-31 深圳市华星光电半导体显示技术有限公司 像素驱动电路及显示面板

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111951718A (zh) * 2019-05-17 2020-11-17 群创光电股份有限公司 显示装置
CN113066423A (zh) * 2019-12-31 2021-07-02 Tcl集团股份有限公司 Led显示驱动控制方法及装置
CN113270071A (zh) * 2021-05-28 2021-08-17 长沙惠科光电有限公司 外部补偿像素电路及显示面板
CN114038400A (zh) * 2021-10-21 2022-02-11 重庆康佳光电技术研究院有限公司 发光二极管驱动电路及方法、显示面板及其驱动方法
CN114373420A (zh) * 2022-01-14 2022-04-19 深圳市华星光电半导体显示技术有限公司 一种显示面板驱动方法、显示驱动电路及显示面板
CN114566115A (zh) * 2022-02-21 2022-05-31 深圳市华星光电半导体显示技术有限公司 像素驱动电路及显示面板

Also Published As

Publication number Publication date
CN115362492A (zh) 2022-11-18

Similar Documents

Publication Publication Date Title
US11335241B2 (en) Sub pixel circuit, pixel circuit, driving method thereof, display module and display device
WO2020118814A1 (zh) 像素驱动电路、显示装置及驱动方法
WO2019237735A1 (zh) 像素电路及其驱动方法、显示面板和显示装置
TWI462080B (zh) 主動式有機發光二極體電路及其操作方法
WO2022226951A1 (zh) 像素电路及其驱动方法、显示装置
US11961461B2 (en) Pixel circuit
TWI483232B (zh) 有機發光二極體顯示器以及其驅動方法
WO2016107363A1 (zh) 像素电路及其驱动方法和有源矩阵有机发光显示装置
WO2023035321A1 (zh) 像素电路及显示面板
TWI493524B (zh) 發光顯示器的畫素驅動電路及相關裝置與方法
WO2022062614A1 (zh) 像素驱动电路、显示面板和显示装置
CN109064973B (zh) 显示方法和显示装置
TW201519196A (zh) 像素結構及其驅動方法
WO2020187158A1 (zh) 像素驱动电路和显示面板及其驱动方法、显示装置
US11769443B2 (en) Pixel circuit and display panel comprising working stages
WO2023115533A1 (zh) 像素电路以及显示面板
WO2023246040A1 (zh) 显示器模组及计算机设备
US20230186838A1 (en) Display panel and display device
CN114783358B (zh) 像素驱动电路及其控制方法、显示面板
US11783760B2 (en) Pixel circuit and display panel
WO2018157619A1 (zh) 一种像素驱动电路及其驱动方法、显示装置
WO2024124902A1 (zh) 像素驱动电路、方法和显示面板
WO2023245569A1 (zh) 显示器模组,显示器模组的驱动方法及计算机设备
WO2020006854A1 (zh) 一种像素驱动电路及显示面板
WO2022133800A1 (zh) 移位寄存器及其驱动方法、栅极驱动器、显示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22947340

Country of ref document: EP

Kind code of ref document: A1