[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

TWI758464B - 含矽間隔物的選擇性形成 - Google Patents

含矽間隔物的選擇性形成 Download PDF

Info

Publication number
TWI758464B
TWI758464B TW107113503A TW107113503A TWI758464B TW I758464 B TWI758464 B TW I758464B TW 107113503 A TW107113503 A TW 107113503A TW 107113503 A TW107113503 A TW 107113503A TW I758464 B TWI758464 B TW I758464B
Authority
TW
Taiwan
Prior art keywords
silicon
containing material
forming
substrate
semiconductor structure
Prior art date
Application number
TW107113503A
Other languages
English (en)
Other versions
TW201903885A (zh
Inventor
高拉夫 塔瑞加
吉鏞 李
Original Assignee
美商微材料有限責任公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商微材料有限責任公司 filed Critical 美商微材料有限責任公司
Publication of TW201903885A publication Critical patent/TW201903885A/zh
Application granted granted Critical
Publication of TWI758464B publication Critical patent/TWI758464B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32357Generation remote from the workpiece, e.g. down-stream
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/32Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78684Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising semiconductor materials of Group IV not being silicon, or alloys including an element of the group IV, e.g. Ge, SiN alloys, SiC alloys
    • H01L29/78687Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising semiconductor materials of Group IV not being silicon, or alloys including an element of the group IV, e.g. Ge, SiN alloys, SiC alloys with a multilayer structure or superlattice structure

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Nanotechnology (AREA)
  • Analytical Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

可以執行處理方法來形成可包括奈米線結構的半導體結構。該方法可以包括以下步驟:在處理腔室的遠端電漿區域中形成含氟前驅物的電漿。該方法可以包括以下步驟:使半導體基板與電漿的流出物接觸,而半導體基板可以容納在處理腔室的處理區域中。該方法可以包括以下步驟:從半導體基板選擇性橫向凹陷含矽材料。該方法可以進一步包括以下步驟:隨後相鄰於含矽材料而沉積間隔物材料。間隔物材料可以相對於暴露於基板上的閘極形成物與奈米線材料的暴露區域而選擇性沉積於含矽材料上。

Description

含矽間隔物的選擇性形成
本技術係關於半導體系統、處理、及裝備。更具體而言,本技術係關於用於在半導體裝置上選擇性蝕刻及選擇性沉積材料層的系統及方法。
可能藉由在基板表面上產生錯綜複雜圖案化的材料層的處理來製成積體電路。在基板上產生圖案化的材料需要用於移除暴露的材料的控制方法。化學蝕刻係用於多種目的,包括將光抗蝕劑中的圖案轉移到底下的層中、減薄層、或減薄已呈現於表面上的特徵的橫向尺寸。通常期望具有蝕刻一種材料比另一種更快的蝕刻處理,以促進例如圖案轉移處理或單獨材料移除。據說這種蝕刻處理對於第一材料具有選擇性。由於材料、電路、及處理的多樣性,已開發對多種材料具有選擇性的蝕刻處理。然而,通常使用毯覆塗層或保形填充而繼續跨越基板來執行沉積處理。
隨著裝置尺寸在下一代裝置中持續縮小,當形成於特定層中的材料只有幾奈米時,選擇性可以發揮更大的作用(特別是當材料為電晶體形成中的關鍵時)。各種材料之間已開發許多不同的蝕刻處理選擇性,但是標準選擇性可能不再適用於當前及未來的裝置規模。此外,基於形成及保護跨越裝置的特徵的各種關鍵尺寸所需的屏蔽、形成、及移除操作的數量,處理的佇列時間繼續增加,同時在基板上的其他處執行圖案化及形成。
因此,需要一種可用於生產高品質的裝置及結構改善的系統及方法。本技術解決了這些及其他需求。
可以執行處理方法來形成可包括奈米線結構的半導體結構。該方法可以包括以下步驟:在處理腔室的遠端電漿區域中形成含氟前驅物的電漿。該方法可以包括以下步驟:使半導體基板與電漿的流出物接觸,而半導體基板可以容納在處理腔室的處理區域中。該方法可以包括以下步驟:從半導體基板選擇性橫向凹陷含矽材料。該方法可以進一步包括以下步驟:隨後相鄰於含矽材料而沉積間隔物材料。間隔物材料可以相對於暴露於基板上的閘極形成物與奈米線材料的暴露區域而選擇性沉積於含矽材料上。
在一些實施例中,蝕刻可以在第一處理腔室中執行,而沉積可以在第二處理腔室中執行。該方法可以包括以下步驟:將半導體基板從第一處理腔室轉移到第二處理腔室,而轉移可以在不破壞真空的情況下執行。含矽材料可以包括鍺化矽。閘極形成物可以包括暴露的介電材料,而奈米線材料可以包括矽。間隔物材料可以包括金屬氮化物或金屬氧化物。該方法可以在不進行活性離子蝕刻操作的情況下執行。可以利用含矽材料相對於閘極形成物與奈米線材料大於或約10:1的選擇性來執行蝕刻。可以利用含矽材料相對於閘極形成物與奈米線材料大於或約2:1的選擇性來執行沉積。選擇性沉積間隔物材料之步驟可以包括以下步驟:在含矽材料上形成自組裝單層。自組裝單層可以與用於形成間隔物材料的一或更多個前驅物相互作用。
本技術亦可包括一種形成半導體基板的方法。該方法可以包括以下步驟:相對於第二含矽材料橫向蝕刻第一含矽材料。第一含矽材料與第二含矽材料可以彼此垂直設置,而第一含矽材料可以垂直地定位於第二含矽材料的二個區域之間。該方法可以包括以下步驟:在藉由第二含矽材料的二個區域之間的橫向蝕刻而限定的凹部內形成間隔物材料。該方法亦可以包括以下步驟:選擇性使間隔物材料凹陷,以分離單獨的間隔物。
在一些實施例中,第二含矽材料包含矽。間隔物材料可以選自含碳材料、含氮材料、及含氧材料所組成的群組。第一含矽材料可以從閘極形成物的兩側而部分凹陷。第一含矽材料可以包括鍺化矽。蝕刻可以在第一處理腔室中執行,而沉積可以在第二處理腔室中執行。該方法亦可以包括以下步驟:將半導體基板從第一處理腔室轉移到第二處理腔室,而轉移可以在不破壞真空的情況下執行。該方法可以在不進行活性離子蝕刻操作的情況下執行。可以利用第一含矽材料相對於第二含矽材料大於或約10:1的選擇性來執行蝕刻。可以利用第一含矽材料相對於第二含矽材料大於或約2:1的選擇性來執行沉積。
這樣的技術可以提供優於習知系統及技術的許多益處。舉例而言,處理可以藉由利用不包括活性離子蝕刻的技術來保護關鍵尺寸,並提供改善的選擇性。此外,藉由執行選擇性操作,可以執行更少的屏蔽及移除操作,這可以顯著減少製造佇列時間。結合以下描述及隨附圖式,更詳細地描述這些及其他實施例以及其許多優點及特徵。
本發明的技術包括用於小節距特徵的半導體處理的系統及部件。在傳統閘極四周及其他電晶體結構中,可以在具有待維護的相似或不同材料的結構旁邊形成並蝕刻基板上的材料。舉例而言,因為蓋層與間隔物可以由類似的材料形成(例如,氮化矽),所以用於移除這些層的蝕刻處理可能無法提供相對於其他關鍵特徵的足夠的選擇性。在各種凹陷處理期間,多個臨界尺寸的大小可能造成負載效應,而蝕刻超過材料的預計可用性。舉例而言,傳統處理可以包括遮罩層,隨後是允許打開間隙填充層的結構的活性離子蝕刻(「RIE」)處理。儘管RIE蝕刻係為相對各向異性處理,但是RIE蝕刻仍可能具有造成側壁損失的選擇性。儘管可能考慮對於形成期間的此損失進行預算(例如,利用材料的過度形成),但是因為所蝕刻的結構內的區域具有不同的尺寸,因此針對一個區域的損失量的計算可能並不適合針對更大區域的損失量。因此,儘管在預算的一個區段中可能出現5nm的損失,但是仍可能出現6-7nm的較大區段的損失,而造成可能在後續操作期間延長的製造期間的不匹配。
此外,RIE處理產生蝕刻副產物或聚合物殘留物(通常利用灰化及濕式蝕刻處理移除)。灰化處理會影響含碳材料,因此若利用RIE凹陷的材料本身包括碳,則灰化處理可能清除所維護的材料中的碳。此外,濕式蝕刻經常將側壁保護層過度蝕刻而超過臨界尺寸(這會造成相鄰電晶體層的形成及間隔問題),並進一步蝕刻低k氮化物間隔物以及層間介電氧化物。通常利用各向異性蝕刻進行金屬材料與介電質的移除,除非形成附加屏蔽或保護層,否則可能進一步減少其他區域中的蓋材料與間隔物材料的暴露區域。由於這種RIE移除的選擇性可能在10:1的範圍內,因此所需的屏蔽量可能很大。
在利用跨越半導體基板上的所有暴露區域的材料的毯覆塗層或材料的共形發展的習知技術中,可以進行遮罩材料與其他材料層二者的沉積。這些類型的沉積可能需要進一步的圖案化與移除操作,這會顯著增加裝置製造的佇列時間。在RIE移除的附加操作及缺陷與習知沉積中使用的多種操作之間,單獨裝置層的佇列時間可能增加幾小時。
本技術藉由修改用於移除及形成的處理而克服這些問題。藉由利用在特定裝備中執行的選擇性蝕刻處理,可以使用該等處理,以利用比習知RIE更高的選擇性來蝕刻,這可允許先前可能無法的附加圖案化操作,並且可以為關鍵特徵尺寸提供額外的保護。此外,藉由在特定裝備中執行選擇性沉積操作,可以在結構形成中利用減少的屏蔽、圖案化、及移除操作。相較於利用RIE與標準沉積的習知處理,這些處理可以節省數小時,並且可以保護沉積材料免於RIE清除,以產生改善的結構。
儘管其餘的揭示將常規地識別利用所揭示的技術的特定的蝕刻及沉積處理,但應理解,系統及方法同樣適用於所描述的腔室中可能發生的各種其他的蝕刻、沉積、及清潔處理。因此,該技術不應視為受限於僅能用於所述的蝕刻及沉積處理。本揭示將論述可以與本技術一起使用的一個可能的系統及腔室,以在根據本技術的示例性處理序列的所描述操作之前執行某些移除及沉積操作。
第1圖圖示根據實施例的沉積、蝕刻、烘焙、及固化腔室的處理系統100的一個實施例的頂視平面圖。在圖式中,一對前開式聯合晶圓盒(FOUP)102供應各種尺寸的基板,各種尺寸的基板係由機器臂104接收,並在放置到位於串聯區段109a-c中的基板處理腔室108a-f中之一者之前,放置到低壓托持區域106中。第二機器臂110可用於將基板晶圓從托持區域106運輸到基板處理腔室108a-f並返回。除了循環層沉積(CLD)、原子層沉積(ALD)、化學氣相沉積(CVD)、物理氣相沉積(PVD)、濕式蝕刻、預清潔、脫氣、定向、及其他基板處理之外,可以配備每一基板處理腔室108a-f,以執行包括本文所述的乾式蝕刻處理及選擇性沉積的大量基板處理操作。
基板處理腔室108a-f可包括用於沉積、退火、固化、及/或蝕刻基板晶圓上的介電膜的一或更多個系統部件。在一個配置中,可以使用兩對處理腔室(例如,108c-d與108e-f),以在基板上沉積介電材料或含金屬材料,而第三對處理腔室(例如108a-b)可以用於蝕刻所沉積的介電質。在另一配置中,所有三對腔室(例如,108a-f)可經配置以蝕刻基板上的介電膜。可以在與不同實施例中所示的製造系統分離的腔室中執行所述的任何一或更多個處理。
在一些實施例中,腔室具體包括如下所述的至少一個蝕刻腔室以及如下所述的至少一個沉積腔室。藉由包括這些腔室並組合工廠介面的處理側,可以在受控環境中執行以下所述的所有蝕刻及沉積處理。舉例而言,在托持區域106的處理側可以維持真空環境,而使得在實施例中的所有腔室及轉移均維持在真空下。此舉亦可限制水蒸氣及其他空氣成分接觸處理中的基板。應理解,系統100可以考慮用於介電膜的沉積、蝕刻、退火、及固化腔室的附加配置。
第2A圖圖示在處理腔室內具有分隔的電漿產生區域的示例性處理腔室系統200的橫截面圖。在膜蝕刻期間(例如,氮化鈦、氮化鉭、鎢、鈷、氧化鋁、氧化鎢、矽、多晶矽、氧化矽、氮化矽、氮氧化矽、碳氧化矽等),處理氣體可以通過氣體入口組件205流入第一電漿區域215。遠端電漿系統(RPS)201可以可選擇地包括在系統中,並且可以處理隨後行進通過氣體入口組件205的第一氣體。入口組件205可以包括二或更多個不同的氣體供應通道,其中若包括第二通道(未圖示),則第二通道可以繞過RPS 201。
圖示冷卻板203、面板217、離子抑制器223、噴淋頭225、及具有基板255設置其上的基板支撐件265,且每一者可以根據實施例而被包括。台座265可以具有熱交換通道,熱交換流體流經熱交換通道以控制基板的溫度,可在處理操作期間操作基板的溫度,以加熱及/或冷卻基板或晶圓。亦可以使用嵌入式電阻加熱器元件而電阻加熱可以包含鋁、陶瓷、或其組合的台座265的晶圓支撐盤,以實現相對高的溫度,例如從高達或約100℃至高於或約1100℃的溫度。
面板217可以是金字塔形、圓錐形、或具有窄的頂部部分擴展到寬的底部部分的其他類似結構。如圖所示,附加地,面板217可以是平坦的,並包括用於分配處理氣體的複數個貫通通道。取決於RPS 201的使用,電漿產生氣體及/或電漿激發物質可以穿過面板217中如第2B圖所示的複數個孔洞,以更均勻地遞送到第一電漿區域215中。
示例性配置可以包括使氣體入口組件205通入藉由面板217從第一電漿區域215分隔的氣體供應區域258,而使得氣體/物質流經面板217中的孔洞而進入第一電漿區域215。可以選擇結構及操作特徵,以防止來自第一電漿區域215的電漿大量回流到供應區域258、氣體入口組件205、及流體供應系統210中。圖示面板217或者腔室的導電頂部部分以及噴淋頭225具有位於特徵之間的絕緣環220,其允許相對於噴淋頭225及/或離子抑制器223而將AC電位施加到面板217。絕緣環220可以定位於面板217與噴淋頭225及/或離子抑制器223之間,以讓電容耦合電漿(CCP)能夠在第一電漿區域中形成。附加地,擋板(未圖示)可以位於第一電漿區域215中,或者另外與氣體入口組件205耦接,以影響流體通過氣體入口組件205進入區域的流動。
離子抑制器223可以包含限定貫穿結構的複數個孔隙的板狀或其他幾何形狀,複數個孔隙經配置以抑制離開第一電漿區域215的離子帶電物質的遷移,同時允許不帶電荷的中性或自由基物質穿過離子抑制器223進入抑制器與噴淋頭之間的活性氣體遞送區域。在實施例中,離子抑制器223可以包含具有各種孔隙配置的多孔板。這些不帶電荷的物質可以包括利用較少的活性載氣運輸通過孔隙的高活性物質。如上所述,離子物質通過孔洞的遷移可能減少,並在一些情況下完全抑制。控制穿過離子抑制器223的離子物質的量可以有利地提供對於與底下的晶圓基板接觸的氣體混合物的增加控制,這又可以增加對氣體混合物的沉積及/或蝕刻特性的控制。舉例而言,氣體混合物的離子濃度的調整可以顯著改變其蝕刻選擇性,例如,SiNx:SiOx蝕刻率、Si:SiOx蝕刻率等。在執行沉積的可替代實施例中,亦可以平移介電材料的共形流動式沉積的平衡。
離子抑制器223中的複數個孔隙可經配置以控制活性氣體(亦即,離子、自由基、及/或中性物質)通過離子抑制器223。舉例而言,可以控制孔洞的高寬比、或孔洞直徑對長度的比、及/或孔洞的幾何形狀,而使得穿過離子抑制器223的活性氣體中的離子帶電物質的流動減少。離子抑制器223中的孔洞可以包括面對電漿激發區域215的錐形部分以及面對噴淋頭225的圓柱形部分。圓柱形部分可以成形及定尺寸,以控制傳到噴淋頭225的離子物質的流動。作為控制離子物質通過抑制器的流動的附加手段,亦可以將可調整的電偏壓施加到離子抑制器223。
離子抑制器223可以用於減少或消除從電漿產生區域行進到基板的離子帶電物質的量。不帶電的中性及自由基物質仍然可以穿過離子抑制器中的開口而與基板反應。應注意,在實施例中,可以不執行在環繞基板的反應區域中的離子帶電物質的完全消除。在某些情況下,離子物質意欲到達基板,以執行蝕刻及/或沉積處理。在這些情況下,離子抑制器可以幫助將反應區域中的離子物質濃度控制在有助於處理的層級處。
與離子抑制器223組合的噴淋頭225可以允許電漿存在於第一電漿區域215中,以避免在基板處理區域233中直接激發氣體,同時仍允許激發物質從腔室電漿區域215行進到基板處理區域233。以此方式,腔室可經配置以防止電漿接觸蝕刻中的基板255。此舉可以有利地保護基板上圖案化的各種複雜結構及膜,若直接與所產生的電漿接觸,則各種複雜結構及膜可能損傷、移位、或以其他方式彎曲。此外,當允許電漿接觸基板或接近基板層級時,可能增加氧化物物質蝕刻的速率。因此,若材料的暴露區域為氧化物,則可以藉由遠離基板維持電漿來進一步保護此材料。
處理系統可以進一步包括與處理腔室電耦接的功率供應器240,以提供電功率到面板217、離子抑制器223、噴淋頭225、及/或台座265,以在第一電漿區域215或處理區域233中產生電漿。取決於所執行的處理,功率供應器可經配置以向腔室遞送可調整量的功率。這種配置可以允許可調諧電漿用於執行中的處理。與通常呈現為具有開啟或關閉功能的遠端電漿單元不同,可調諧電漿可經配置以向電漿區域215遞送特定量的功率。此舉又可以允許形成特定的電漿特性,而使得前驅物可以利用特定方式解離,以增強由這些前驅物產生的蝕刻輪廓。
可以在噴淋頭225上方的腔室電漿區域215或噴淋頭225下方的基板處理區域233中激發電漿。在實施例中,形成於基板處理區域233中的電漿可以是利用作為電極的台座形成的DC偏壓電漿。電漿可以存在於腔室電漿區域215中,以從例如含氟前驅物或其他前驅物的流入產生自由基前驅物。典型地,在射頻(RF)範圍中的AC電壓可以施加於處理腔室的導電頂部部分(例如,面板217)與噴淋頭225及/或離子抑制器223之間,以在沉積期間激發腔室電漿區域215中的電漿。RF功率供應器可以產生13.56MHz的高RF頻率,但亦可以單獨產生其他頻率或與13.56MHz頻率組合產生其他頻率。
第2B圖圖示影響通過面板217的處理氣體分佈的特徵的詳細視圖253。如第2A圖及第2B圖所示,面板217、冷卻板203、及氣體入口組件205相交,以限定氣體供應區域258,其中處理氣體可以從氣體入口205遞送進入氣體供應區域258。氣體可以填充氣體供應區域258,並通過面板217中的孔隙259流到第一電漿區域215。孔隙259可經配置以基本上單向的方式引導流動,而使得處理氣體可以流入處理區域233中,但是在穿過面板217之後可以被部分或完全防止回流到氣體供應區域258中。
氣體分配組件(例如,用於處理腔室區段200中的噴淋頭225)可以指稱為雙通道噴淋頭(DCSH),並附加地在第3圖所述的實施例中詳細說明。雙通道噴淋頭可以提供蝕刻處理,以允許在處理區域233之外分離蝕刻劑,以在遞送到處理區域之前提供與腔室部件及彼此間的受限的相互作用。
噴淋頭225可以包含上板214及下板216。這些板可以彼此耦接,以限定這些板之間的容積218。板的耦接可以提供通過上及下板的第一流體通道219以及通過下板216的第二流體通道221。所形成的通道可經配置以提供從容積218單獨經由第二流體通道221通過下板216的流體出入口,而第一流體通道219可以流體隔離於板與第二流體通道221之間的容積218。容積218可以通過氣體分配組件225的一側流體出入。
第3圖係為根據實施例的與處理腔室一起使用的噴淋頭325的底視圖。噴淋頭325可以對應於第2A圖所示的噴淋頭225。通孔365(圖示第一流體通道219的視圖)可以具有複數種形狀及配置,以控制及影響前驅物通過噴淋頭225的流動。小孔洞375(圖示第二流體通道221的視圖)可以基本均勻地分佈在噴淋頭的表面上(即使在通孔365中),並且可以有助於前驅物在離開噴淋頭時提供比其他配置更均勻的混合。
轉到第4圖,圖示根據本技術的一或更多個實施例的原子層沉積系統400或反應器的示意性橫截面圖。系統400可以包括裝載閘腔室10與處理腔室20。處理腔室20通常可以是可密封的外殼,其可以在真空或至少低壓下操作。處理腔室20可以藉由隔離閥15與裝載閘腔室10隔離。隔離閥15可以將處理腔室20與裝載閘腔室10密封於關閉位置,並可允許在打開位置時將基板60從裝載閘腔室10通過閥轉移至處理腔室20,反之亦然。
系統400可包括氣體分配板30,氣體分配板30能夠跨越基板60分配一或更多種氣體。氣體分配板30可以是該領域具有通常知識者已知的任何合適的分配板,且所述之特定氣體分配板不應視為限制本技術之範疇。氣體分配板30之輸出面可以面向基板60的第一表面61。
氣體分配板30可以包括複數個氣體埠與複數個真空埠,複數個氣體埠經配置以傳送一或更多個氣體流到基板60,而複數個真空埠係設置於每一氣體埠之間,並經配置以傳送氣體流到處理腔室20之外。如第4圖所示,氣體分配板30可以包括第一前驅物注射器420、第二前驅物注射器430、及吹掃氣體注射器440。注射器420、430、440可藉由系統電腦(未圖示)(例如,主機)控制,或藉由腔室特定控制器(例如,可程式化邏輯控制器)控制。前驅物注射器420可經配置以將化合物A的活性前驅物之連續或脈衝流通過複數個氣體埠425注射進入處理腔室20。前驅物注射器430可經配置以將化合物B的活性前驅物之連續或脈衝流通過複數個氣體埠435注射進入處理腔室20。吹掃氣體注射器440可經配置以將無活性或吹掃氣體之連續或脈衝流通過複數個氣體埠445注射進入處理腔室20。吹掃氣體可經配置以從處理腔室20移除活性材料及活性副產物。吹掃氣體典型係為惰性氣體,例如,氮氣、氬氣、及氦氣。氣體埠445可設置於氣體埠425及氣體埠435之間,以從化合物B之前軀物分離化合物A之前驅物,藉此避免前驅物之間的交叉汙染。
在另一態樣中,在將前驅物注射進入處理腔室20之前,遠端電漿源(未圖示)可連接至前驅物注射器420及前驅物注射器430。可以藉由將電場施加到遠端電漿源內的化合物來產生活性物質之電漿。可以使用能夠活化所意欲化合物的任何功率源。舉例而言,使用DC、射頻、及微波型放電技術的功率源可以使用。若使用RF功率源,則可以電容性或電感性耦接。亦可以藉由熱基礎技術、氣體解離技術、高強度光源(例如,紫外光源)、或暴露於x射線源來產生活化。
系統400可以進一步包括連接至處理腔室20的泵送系統450。泵送系統450大致上可經配置以通過一或更多個真空埠455將氣體流抽空到處理腔室20之外。真空埠455可設置於每一氣體埠之間,以在氣體流與基板表面反應之後將氣體流抽空到處理腔室20之外,並進一步限制前驅物之間的交叉汙染。
系統400可包括設置於處理腔室20上並在每一埠之間的複數個分區460。每一分區的下部可以延伸靠近基板60的第一表面61(例如,距離第一表面61約0.5mm或更多)。以此方式,分區460的下部可以從基板表面分離一距離,該距離足以允許氣體流在氣體流與基板表面反應之後,流動環繞下部而朝向真空埠455。箭頭498指示氣體流的方向。由於分區460可操作而作為對於氣體流的物理阻隔,所以分區460亦可限制前驅物之間的交叉汙染。所示之配置僅為說明性,且不應視為限制本技術之範疇。該領域具有通常知識者將理解,所示之氣體分配系統僅為一種可能的分配系統,並且可以採用其他類型的噴淋頭。
在操作中,可以將基板60(例如,藉由機器人)遞送到裝載閘腔室10,並可放置於梭子65上。在隔離閥15打開之後,梭子65可以沿著軌道70移動。一旦梭子65進入處理腔室20,隔離閥15就可以關閉,以將處理腔室20密封。然後,梭子65可以移動通過處理腔室20,以進行處理。在一個實施例中,梭子65可以在線性路徑中移動通過腔室。
隨著基板60移動通過處理腔室20,基板60的第一表面61可以重複暴露於來自氣體埠425的化合物A的前驅物及來自氣體埠435的化合物B的前驅物,其間具有來自氣體埠445的吹掃氣體。吹掃氣體的注入可經設計以在將基板表面61暴露至下一個前驅物之前,移除來自先前前驅物的未反應材料。在對各種氣體流的每一次暴露之後,氣體流可以藉由泵送系統450通過真空埠455抽空。由於在每一氣體埠的兩側可以設置真空埠,所以氣體流可以通過在兩側的真空埠455抽空。因此,氣體流可以從各別氣體埠垂直向下朝向基板60的第一表面61流動,跨越第一表面410且環繞分區460之下部,而最後向上朝向真空埠455流動。以此方式,每一氣體可以跨越基板表面61均勻地分佈。亦可在暴露至各種氣體流時旋轉基板60。基板的旋轉可以對於防止在所形成的層中形成條帶是有用的。基板的旋轉可以是連續或是分開的步驟。
可以藉由例如從氣體埠出來的每一氣體的流動速率及基板60的移動速率來決定基板表面61暴露至每一氣體的程度。在一個實施例中,每一氣體的流動速率可經配置,而不會從基板表面61移除所吸收的前驅物。每一分區之間的寬度、設置於處理腔室20上的氣體埠之數量、及基板可能來回傳遞的次數亦可決定基板表面61暴露至各種氣體的程度。因此,沉積膜的數量與品質可藉由變化上述因子來最佳化。
在另一實施例中,系統400可以包括前驅物注入器420與前驅物注入器430,而沒有吹掃氣體注入器440。因此,隨著基板60移動通過處理腔室20,基板表面61可以交替地暴露於化合物A的前驅物與化合物B的前驅物,而不會暴露於其間的吹掃氣體。
第4圖所示的實施例具有在基板上方的氣體分配板30。儘管已經針對此直立定向描述及圖示實施例,但應理解,相反的定向亦是可能的。在那種情況下,基板60的第一表面61可以面朝下,而朝向基板流動的氣體可以引導朝上。在一或更多個實施例中,至少一個輻射熱源90可以定位成加熱基板的第二側。
在一些實施例中,梭子65可以是用於承載基板60的基座66。通常,基座66可以是有助於跨越基板形成均勻溫度的載體。基座66可以相對於第4圖的佈置在裝載閘腔室10與處理腔室20之間在左到右及右到左的兩個方向上移動。基座66可以具有用於承載基板60的頂表面67。基座66可以是經加熱的基座,而使得基板60可以加熱以用於處理。作為實例,可以藉由設置在基座66下方的輻射熱源90、加熱板、電阻線圈、或其他加熱裝置來加熱基座66。儘管圖示為橫向轉換,但系統400的實施例亦可用於旋轉式系統,其中輪狀物可以順時針或逆時針旋轉,以連續加工位於所示氣體分配系統下方的一或更多個基板。應類似地理解,附加修改係包括在本技術中。
第5圖圖示形成半導體結構的方法500,其中許多操作可以執行於例如前述腔室200及400中。方法500可以包括在開始該方法之前的一或更多個操作,其包括前端處理、沉積、蝕刻、研磨、清潔、或可以在所述操作之前執行的任何其他操作。該方法可以包括圖式中所示的多個可選擇操作,其可以或可以不特別與根據本技術的方法相關聯。舉例而言,為了提供更廣泛的結構形成範圍而描述許多操作,但是對於該技術而言並非關鍵,或者可以藉由替代方法來執行,這將在下面進一步論述。方法500描述第6A圖至第6C圖中示意性圖示的操作,將結合方法500的操作而描述其說明。應理解,第6圖僅圖示局部示意圖,而基板可以包含任何數量的具有如圖式中所示的態樣的電晶體區段。
方法500可以涉及可選擇的操作,以將半導體結構發展到特定製造操作。如第6A圖所示,半導體結構可以表示發生某些電晶體形成操作之後的裝置。這些材料可能已經在先前操作中形成,並且可能已經拋光到特定高度,而暴露基板的頂部與側表面上的材料中之每一者。可以執行方法500的操作,以限制或消除屏蔽操作,限制或消除包括灰化及清潔的RIE處理,以及可以減少用於形成奈米線結構的處理佇列時間。
如圖所示,結構600可以包括由矽或一些其他半導體基板材料製成或含有矽或一些其他半導體基板材料的基板601。結構600可以具有形成為覆蓋基板601的多個電晶體結構。舉例而言,可以在基板601上形成虛閘極材料605,虛閘極材料605可以稍後在處理中移除,以產生金屬閘極。虛閘極605可以具有形成為覆蓋虛閘極605的蓋材料607。此外,介電材料609可以形成於虛閘極605周圍。介電材料609可以毯覆在結構上,然後圖案化成所圖示的結構,或者介電材料609可以選擇性沉積在蓋材料607與虛閘極605周圍。
在一些實施例中,虛閘極可以是多晶矽或含矽材料。蓋材料607可以是介電材料,以及例如可以是氮化矽。介電材料609亦可以是氮化矽,或者可以是氧化物(例如,氧化矽)。如圖所示,結構600可以是N-MOS區域,而儘管未圖示,類似的P-MOS區域亦可以與結構相關聯。下面論述的幾個操作可以在結構的一側上執行,而另一側保持被屏蔽,或者可以選擇性執行而不需要屏蔽。若在二個區域上使用屏蔽,則可以利用移除及重新形成來切換屏蔽,然後可以在其他結構上執行類似的操作,其他結構可以在暴露區域內具有選擇性。這些選項將在下面進一步描述,但應理解,可以在其他區域之前處理任一區域,而這些方法不受所描述的實例的限制。
可以在基板601的源極/汲極區域上垂直形成多層材料,以用於發展根據本技術的奈米線。層可以包括至少一層第一含矽材料611以及至少一層第二含矽材料613,並且可以包括材料的交替層。如第6A圖所示,在源極及汲極上存在每一部分的三個層,但應理解,可以存在少於三個(例如,每一者的二個或一個層),以及多於三個(例如,每一者的4個、5個、6個、7個、10個、或更多個層)。如圖所示,在實施例中,層613可以是與基板材料601相同的材料,或者包括與基板材料601相同的材料。
取決於所描述的操作包括在N-MOS區域還是P-MOS區域中,第一含矽材料與第二含矽材料可以取決於所形成的特定奈米線結構而不同。舉例而言,在所示結構的N-MOS側,奈米線可以由矽形成,而因此第二含矽材料613可以是矽或者可以包括矽,而第一含矽材料611可以是例如具有第一鍺含量的鍺化矽。然而,在結構的P-MOS側上(未圖示但可為類似的),奈米線可以由例如鍺化矽形成或包括鍺化矽,而因此第二含矽材料可以是具有高於第一鍺含量的第二鍺含量的鍺化矽,而第一含矽材料可以是例如矽。
如第6B圖所示,可以在第一含矽材料上執行橫向蝕刻操作。可以等向性執行橫向蝕刻,以從閘極結構的兩側(例如,在虛閘極605的兩側上)移除第一含矽材料,並且可以不完全移除第一含矽材料。橫向蝕刻可以如前所述在腔室200中執行,或者在能夠執行類似蝕刻操作的不同腔室中執行。一旦定位於半導體處理腔室的處理區域內,該方法可以包括在操作505處在處理腔室的遠端電漿區域中形成含氟前驅物的電漿。遠端電漿區域可以與處理區域流體耦合,但是可以物理分隔,以將電漿限制在基板層級處,這可能損傷暴露的結構或材料。電漿的流出物可以流入處理區域,在處理區域中可以在操作510處與半導體基板接觸。
隨後,橫向蝕刻可以在操作515處執行,以形成限定於材料的各層之間的凹部617。舉例而言,凹部617可以形成於第二含矽材料613的每一層之間以及基板601上方。凹部617亦可以形成於閘極結構的每一側上或是第一含矽材料611的殘留部分的每一側上。凹部的長度在實施例中可以小於或約10nm,而在實施例中可以小於或約8nm、小於或約6nm、小於或約4nm、在約3nm與約8nm之間、或者在約5nm與約7nm之間。處理可以維持一定量的第一含矽材料,第一含矽材料可以位於與虛閘極材料垂直對準,且可以由尺寸的特徵可以與虛閘極材料類似或稍大。
舉例而言,第一含矽材料可以維持與虛閘極相等的寬度,該寬度可以大於或約10nm、大於或約20nm、大於或約30nm、大於或約40nm、大於或約50nm、大於或約60nm、大於或約70nm、大於或約80nm、大於或約90nm、或更大。此外,第一含矽材料的寬度可以稍微大於虛閘極的寬度,並且可以在虛閘極的每一側上多出多達0.5nm或約0.5nm,並且可以在每一側上多出多達1nm或約1nm、在每一側上多出多達2nm或約2nm,在每一側上多出多達3nm或約3nm,在每一側上多出多達4nm或約4nm,在每一側上多出多達5nm或約5nm,在每一側上多出多達6nm或約6nm,在每一側上多出多達7nm或約7nm、或更多。
橫向蝕刻處理可以相對於第二含矽材料613(可以是矽)而選擇性移除第一含矽材料611(可以是鍺化矽)。在實施例中,操作可以具有大於或約50:1的相對於第二含矽材料的第一含矽材料的選擇性,這可以允許第一含矽材料凹陷,而基本上維持或大致上維持第二含矽材料。在一些實施例中,第二含矽材料可以在橫向蝕刻操作515期間蝕刻少於或約1nm,並且可以蝕刻少於或約0.8nm、少於或約0.6nm、少於或約0.4nm、少於或約0.2nm、少於或約0.1nm、或更少。
在可選擇的操作520處,可以將基板從蝕刻腔室轉移到沉積腔室。轉移可以在真空下進行,而兩個腔室可以都駐留在相同集群工具上,以允許轉移發生在受控環境中。舉例而言,可以在轉移期間維持真空條件,並且可以在不破壞真空的情況下進行轉移。一旦在沉積腔室中(例如,上述腔室400),則在操作525處,可以相鄰於凹陷的含矽材料611而形成或沉積間隔物材料。如第6C圖所示,間隔物材料620可以直接形成在凹陷的含矽材料611上或與凹陷的含矽材料611接觸。此橫向沉積可以是定時沉積,以在凹部617內形成間隔物材料620,同時限制在其他暴露表面上的形成。間隔物材料620可以形成於含矽材料周圍,以及形成於先前形成的凹部617內。間隔物材料620可以層疊於第二含矽材料的區域之間,並且可以完全填充凹部617,以接觸限定於第二含矽材料的各層之間的第一含矽材料的其餘部分。
在實施例中,間隔物材料620可以是含矽材料,並且可以是或包括氮化矽、碳化矽、碳氧化矽、或包括摻碳氧化矽、多孔材料、或具有低介電常數的特徵的其他材料的低k材料。沉積操作可以是選擇性沉積,其中間隔物材料相對於暴露的第二含矽材料613、蓋材料607、及介電材料609而優先形成於含矽材料611上。相對於可以包括附加屏蔽操作的習知技術,操作525可以直接執行後續蝕刻操作515。
儘管可以進行基板的轉移,但是在選擇性蝕刻與選擇性沉積之間可以不執行其他基板處理。如將在下面進一步詳細解釋,選擇性沉積可以包括多個操作,儘管在實施例中可以執行操作之間的基板轉移,但是可以直接在一組蝕刻操作之後執行整個沉積處理。由於毯覆沉積或間隔物材料620的形成可能需要額外的屏蔽及移除技術,藉由根據方法500執行選擇性蝕刻及選擇性沉積,佇列時間可以比習知技術顯著降低。方法500可以不利用任何RIE操作,這可減少聚合物堆積以及與RIE相關聯的必要的灰化及清潔操作。此外,如下面進一步解釋,可以利用比RIE更高或高得多的選擇性執行蝕刻,這可以減少閘極間隔物上的關鍵尺寸損失,並且可以減少或消除閘極間隔物與接觸介電質的屏蔽。
儘管習知技術可以毯覆間隔物材料,然後執行RIE操作,但是具有相對低的選擇性的這樣的處理可能蝕刻側壁、底下的基板、及所沉積的材料。此外,當在間隔物材料內使用含碳材料時,利用RIE執行的灰化可能從所形成的介電質中清除碳,這將增加材料的介電常數,而破壞形成之目的。藉由不執行間隔物材料的RIE後續沉積,間隔物材料的碳含量可以保留,這可以維持材料的較低的介電常數。在一些實施例中,可以在沉積之後藉由將基板轉移回到蝕刻腔室來執行輕微的回蝕操作。後續的乾式蝕刻可以清潔間隔物的側壁,以確保在操作530處的足夠的分隔,而蝕刻的選擇性可以是其他處所描述的任一者,以確保基本上維持所有其他暴露的材料。
可以在處理中利用各種材料,而蝕刻及沉積可以對於多個部件具有選擇性。因此,本技術可以不限於單組材料。舉例而言,第一含矽材料611可以是如上所述的幾種物質,而在實施例中可以包括含碳材料。介電材料609可以包括絕緣材料,並且可以包括含矽材料、含氧材料、含碳材料、或這些材料的一些組合(例如,氧化矽或氮化矽)。蓋材料607亦可以包括絕緣材料,並且也可以包括含矽材料、含氧材料、含碳材料、或這些材料的一些組合(例如,氧化矽或氮化矽)。
類似地,儘管可以取決相對於所形成或移除的其他材料而使用的材料來調整選擇性蝕刻與沉積操作,但是可以在其他實施例中類似地使用其他的絕緣材料。在實施例中,蓋材料607與介電材料609可以是相同的材料,或者可以是不同的材料。舉例而言,在一個實施例中,介電材料可為氧化矽或可以包括氧化矽,而蓋材料可為氮化矽或可以包括氮化矽。
蝕刻操作可以涉及與特定含氟前驅物一起的附加前驅物。在一些實施例中,可以使用三氟化氮來產生電漿流出物。亦可以利用附加或可替代的含氟前驅物。舉例而言,含氟前驅物可以流入遠端電漿區域,而含氟前驅物可以包括選自原子氟、雙原子氟、四氟化碳、三氟化溴、三氟化氯、三氟化氮、氟化氫、六氟化硫、及二氟化氙的群組的至少一個前驅物。遠端電漿區域可以在與處理腔室不同的模組內或在處理腔室內的隔間內。如第2圖所示,RPS單元201與第一電漿區域215二者可以作為遠端電漿區域。RPS可以允許電漿流出物解離而不會損傷其他腔室部件,而第一電漿區域215可以提供到基板的較短路徑長度,在此期間可能發生重組。附加前驅物亦可以遞送到遠端電漿區域,以增強含氟前驅物(例如,其他含碳前驅物、含氫前驅物、或含氧前驅物)。
在實施例中,蝕刻操作可以在低於約10Torr的情況下執行,以及在實施例中可以在低於或約5Torr的情況下執行。在實施例中,處理亦可以在低於約100℃的溫度下執行,並且可以在低於約50℃的情況下執行。隨著在腔室200或此腔室的變體中執行,或者在能夠執行類似操作的不同腔室中執行,處理可以移除對於第二含矽材料613、蓋材料607、及介電材料609具有選擇性的第一含矽材料611的部分。
當執行本方法時,相對於暴露於基板的表面上的其他部件的第一含矽材料的蝕刻選擇性可以是大於或約10:1、大於或約20:1、大於或約50:1、或是大於或約100:1、或更大,以用於形成於基板上的各種材料,並可以暴露於電漿流出物。因此,取決於特徵尺寸,可以從基板的表面移除第一含矽材料,同時其他暴露材料可以減少小於1nm。舉例而言,從一個閘極區段到第二閘極區段的特徵寬度可以在約50nm與約70nm之間,並且可以向下延伸到約20nm與約30nm之間。在如上所述的實施例中,用於第一含矽材料611的橫向凹陷的深度可以小於或約50nm,並且可以小於或約40nm、小於或約30nm、小於或約20nm、小於或約10nm、或更少。由於此蝕刻深度,可以移除最小量的其他暴露材料,該最小量可以小於或約3nm、小於或約1nm、小於或約0.5nm,或者材料可以基本上或大致上維持不變。因此,相對於其他暴露材料的第一含矽材料蝕刻的特徵可以是用於每一結構的材料的上述選擇性中之任一者。
可以在能夠沉積且能夠原子層沉積的腔室(包括上述的腔室400)中執行選擇性沉積。沉積可以預設為在相對於另一絕緣材料或另一半導體材料的半導體材料上選擇性沉積絕緣材料。舉例而言,間隔物材料620可以基本上形成於第一含矽材料611上,同時最小限度地形成於或限制於第二含矽材料613上或是暴露的蓋材料607或介電材料609上。可以藉由多種操作來執行選擇性沉積,該多種操作可以包括形成自組裝單層以促進選擇性沉積,或者可以包括主動抑制在其他介電材料上形成介電質。
可以在結構的區域上形成自組裝單層,以調諧沉積。舉例而言,可以在結構上形成第一自組裝單層,然後從第一含矽材料611移除第一自組裝單層。單層可以維持於第二含矽材料613與暴露的頂表面上。單層可以具有可能排斥或無法與後來遞送的前驅物相互作用的封端部分。舉例而言,在實施例中,封端部分可以是疏水性,並且可以利用含氫部分(例如,甲基)封端,含氫部分可以不與附加前驅物相互作用。第二自組裝單層可以形成在第一含矽材料611上,第一含矽材料611可以是親水性或與用於產生間隔物材料620的一或更多個前驅物反應。因為材料可以與第一自組裝單層排斥,或者可以選擇性拉伸到材料,所以可以在第一含矽材料611上選擇性形成第二自組裝單層。第二自組裝單層可以利用氫氧基或其他親水部分封端,或是利用特別與用於形成間隔物材料620的附加前驅物相互作用的部分封端。
然後,可以利用二或更多個前驅物執行原子層沉積,以開發間隔物材料620。沉積的前驅物可以包括多個前驅物,多個前驅物包括含矽前驅物與經配置以與封端第二自組裝單層(而非第一自組裝單層)的部分相互作用的前驅物。舉例而言,當使用親水性及疏水性封端單層時,原子層沉積前驅物中之一者可以包括水。以此方式,沉積可能不會形成於可以是疏水性的第一自組裝單層上。若間隔物材料包括氧化物(例如,氧化矽或碳氧化矽),則用於原子層沉積的前驅物可以包括含矽前驅物以及水。然後,在與水的半反應期間,水可能無法與形成在第二含矽材料與介電材料上的第一自組裝單層相互作用,而因此沉積將不在第一自組裝單層上形成。以此方式, 可以在第一含矽材料611上選擇性形成間隔物材料620,而不會形成可以化學蝕刻的遮罩層。
在間隔物材料620已經形成合適的厚度之後,可以將第一自組裝單層暴露到UV光,並從基板移除第一自組裝單層。因此,第一自組裝單層可以直接在含矽的選擇性蝕刻之後形成,或者在轉移到附加腔室之後但在附加處理操作之前形成,而在結構上可以不利用需要化學移除或蝕刻的附加屏蔽層。類似地,在選擇性沉積之後,可以不需要蝕刻間隔物材料620(亦可能需要附加屏蔽),以確保在含矽材料上選擇性形成間隔物材料620。以此方式,可以排除習知形成中使用的多個操作,這可以顯著減少佇列時間(例如,幾個小時)。
實施例亦可以利用抑制劑,以在第一含矽材料611上選擇性形成間隔物材料620,而不在蓋材料607與介電材料609上形成間隔物材料620。舉例而言,可以跨越基板的表面施加所噴塗的抑制劑,其可以沿著基板的頂表面施加,且可以不穿透到基板的凹陷部分內。抑制劑可以是任何數量的材料,材料的特徵可以是矽氧烷主鏈(例如,矽氧烷)或四氟乙烯主鏈(例如,PTFE),以及其他油性或表面活性劑材料。可以跨越基板的表面施加材料,以覆蓋蓋材料607與介電材料609的暴露部分。藉由使用噴塗或塗覆應用,可以不將材料施加於基板的凹陷部分內,並且可以不接觸第一含矽材料611。然後,可以例如藉由原子層沉積或其他氣相沉積或物理沉積機制來形成間隔物材料620。
抑制劑材料可以防止在第一含矽材料611可以正常形成或沉積的材料的黏附或吸附。隨後形成間隔物材料620,並可以將移除劑施加到基板上,以移除抑制劑材料。移除劑可以是濕式蝕刻劑、反應物、或表面活性劑清潔劑,其可以移除讓底下的閘極結構暴露的殘留抑制劑材料。因此,抑制劑可以直接在選擇性蝕刻之後施加,或者在基板轉移之後,但在影響基板的其他處理操作之前施加。利用抑制劑可以允許在限定區域中形成間隔物材料,而不需要經由隨後的毯覆膜的圖案化及/或蝕刻限定。藉由移除先前及後續的圖案化操作,處理可以進一步減少習知處理的佇列時間。
抑制劑亦可以是可以中和基板的表面或使基板的表面呈現惰性的電漿應用的產物。舉例而言,改性電漿可以由一或更多個前驅物形成,該前驅物可以包括惰性前驅物。可以將電漿施加到基板的表面,該電漿可以改變基板的頂表面,且可以不穿透到基板的凹陷部分內。舉例而言,含氮前驅物(可以是氮)可以遞送到產生電漿的處理腔室的電漿處理區域。電漿流出物(可以包括含氮電漿流出物)可以遞送到基板,並且可以沿著頂表面而沿著基板的暴露部分形成氮化表面(可以包括蓋材料607與介電材料609)。
電漿流出物在基板的凹陷部分內可能不遞送或者可能不流動,而可以維持第一含矽材料611的純的或未反應的表面。然後,可以利用一或更多種沉積技術形成間隔物材料620,沉積技術可以包括原子層沉積或其他氣相或物理沉積。舉例而言,可以利用原子層沉積技術,而隨後利用電漿流出物處理。在沉積的每一循環之後,含氮電漿可以重新施加到基板的表面區域上(例如,在蓋材料607與介電材料609上)。以此方式,蓋材料607與介電材料609的表面可以鈍化,以防止或限制那些區域上的間隔物材料620的形成。利用在基板的非凹陷部分上的這些電漿流出物可以允許在限定區域中形成間隔物材料,而不需要經由後續的毯覆膜的圖案化及/或蝕刻限定。藉由移除先前及後續的圖案化操作,處理可以進一步減少習知處理的佇列時間。此外,沉積可以發生在第一與第二含矽材料兩者上,但是可以在第一含矽材料上以更快的速率發生,這可以允許類似於先前描述的後續蝕刻,然後從第二含矽材料的外部移除過量的間隔物材料。
相對於一或更多個其他半導體、介電質、或絕緣區域,這些技術中之任一者可以在含半導體區域上選擇性沉積或形成介電或絕緣材料。選擇性可以是完整的,亦即,間隔物材料僅在第一含矽材料611或中間層上形成,而間隔物材料可以完全不在蓋材料607及介電材料609上形成。在其他實施例中,選擇性可能不是完整的,而含半導體材料上的沉積相對於介電或絕緣材料的比率可以是大於約2:1。選擇性亦可以大於或約5:1、大於或約10:1、大於或約15:1、大於或約20:1、大於或約25:1、大於或約30:1、大於或約35:1、大於或約40:1、大於或約45:1、大於或約50:1、大於或約75:1、大於或約100:1、大於或約200:1、或更多。間隔物材料可以形成為前述的厚度,厚度可以小於或約50nm,並且可以小於或約40nm、小於或約30nm、小於或約20nm、小於或約10nm、小於或約5nm、或更少。因此,低於50:1的選擇性可以是可接受的,以完全沉積間隔物材料620,同時在蓋材料607與介電材料609上形成有限量的材料或基本上沒有形成材料。
沉積操作可以在前述的任何溫度或壓力下執行,並可以在大於或約50℃的溫度下執行,且可以在大於或約100℃、大於或約150℃、大於或約200℃、大於或約200℃、大於或約250℃、大於或約300℃、大於或約350℃、大於或約400℃、大於或約450℃、大於或約500℃、大於或約600℃、大於或約700℃、大於或約800℃、或更高的溫度下執行。舉例而言,在原子層沉積操作期間,可以使用大於或約400℃的溫度,以活化前驅物,以在材料層形成時彼此相互作用。
可以在沒有任何RIE處理或相關聯處理的情況下執行方法500,這可以更好地維持間隔物材料的組分,並保持間隔物材料的低k值。類似地,該方法藉由移除可以在習知處理中的形成之前、期間、或之後所執行的許多圖案化及移除操作而可以減少佇列時間。相較於習知技術,藉由利用本技術,可以利用更多的選擇性形成及移除來執行製造,這可以保護所形成的材料,並且可以比習知處理減少數小時的佇列時間。
在先前描述中,為了解釋之目的,已經闡述許多細節,以提供對於本技術的各種實施例的理解。然而,對於該領域具有通常知識者顯而易見的是,可以在沒有這些細節中之一些或在具有附加細節的情況下實施某些實施例。
已揭示幾個實施例,但應理解,該領域具有通常知識者可以在不悖離實施例的精神的情況下使用各種修改、替代構造、及等同物。此外,為了避免不必要地模糊本技術,並未描述許多已知的處理及元件。因此,上面的描述不應視為限制本技術之範疇。
當提供值的範圍時,應理解,除非上下文另有明確說明,亦具體揭示該範圍的上限與下限之間的每一中間值到下限單位的最小部分。包括在所述範圍中的任何所述值或未敘述的中間值之間的任何較窄範圍以及所述範圍中的任何其他所述或中間值。除非所述範圍具有任何具體排除限制,這些較小範圍的上限與下限可以獨立地包括在範圍中或排除在外,而上限與下限中之任一者或二者都包括或都不包括在較小範圍中的每一範圍亦包括在本技術內。在所述範圍包括一或二個限制的情況下,則亦包括排除這些所包括限制中的一或二者的範圍。
如本文及隨附專利申請範圍中所使用,除非上下文另有明確說明,否則單數形式「一」、「一個」、及「該」包括複數指稱。因此,舉例而言,指稱「一層」包括複數個這樣的層,而指稱「前驅物」包括指稱該領域具有通常知識者已知的一或更多個前驅物及其等同物等等。
此外,在本說明書及以下請求項中使用詞語「包含」、「所包含」、「含有」、「所含有」、「包括」、及「所包括」時,意欲在指定所述特徵、整體、部件、或操作的存在,但是不排除一或更多個其他特徵、整體、部件、操作、動作、或群組的存在或附加。
10‧‧‧裝載閘腔室15‧‧‧隔離閥20‧‧‧處理腔室30‧‧‧氣體分配板60‧‧‧基板61‧‧‧第一表面65‧‧‧梭子70‧‧‧軌道90‧‧‧輻射熱源100‧‧‧處理系統102‧‧‧前開式聯合晶圓盒104‧‧‧機器臂106‧‧‧托持區域108a‧‧‧處理腔室108b‧‧‧處理腔室108c‧‧‧處理腔室108d‧‧‧處理腔室108e‧‧‧處理腔室108f‧‧‧處理腔室109a‧‧‧串聯區段109b‧‧‧串聯區段109c‧‧‧串聯區段110‧‧‧第二機器臂200‧‧‧腔室201‧‧‧RPS單元203‧‧‧冷卻板205‧‧‧氣體入口組件210‧‧‧流體供應系統214‧‧‧上板215‧‧‧第一電漿區域216‧‧‧下板217‧‧‧面板218‧‧‧容積219‧‧‧第一流體通道220‧‧‧絕緣環221‧‧‧第二流體通道223‧‧‧離子抑制器225‧‧‧噴淋頭233‧‧‧基板處理區域240‧‧‧功率供應器253‧‧‧詳細視圖255‧‧‧基板258‧‧‧氣體供應區域259‧‧‧孔隙265‧‧‧台座325‧‧‧噴淋頭365‧‧‧通孔375‧‧‧小孔洞400‧‧‧腔室420‧‧‧注射器425‧‧‧氣體埠430‧‧‧注射器435‧‧‧氣體埠440‧‧‧注射器445‧‧‧氣體埠450‧‧‧泵送系統455‧‧‧真空埠460‧‧‧分區498‧‧‧箭頭500‧‧‧方法505‧‧‧操作510‧‧‧操作515‧‧‧操作520‧‧‧操作525‧‧‧操作530‧‧‧操作600‧‧‧結構601‧‧‧基板605‧‧‧虛閘極材料607‧‧‧蓋材料609‧‧‧介電材料611‧‧‧第一含矽材料613‧‧‧第二含矽材料617‧‧‧凹部620‧‧‧間隔物材料
可以藉由參照說明書及圖式的其餘部分來實現所揭示的技術的本質及優點的進一步理解。
第1圖圖示根據本技術的實施例的示例性處理系統的頂視平面圖。
第2A圖圖示根據本技術的實施例的示例性處理腔室的示意性橫截面圖。
第2B圖圖示根據本技術的實施例的示例性噴淋頭的詳細視圖。
第3圖圖示根據本技術的實施例的示例性噴淋頭的底視平面圖。
第4圖圖示根據本技術的實施例的示例性處理腔室的示意性橫截面圖。
第5圖圖示根據本技術的實施例的形成半導體結構的方法中的所選擇操作。
第6A圖至第6C圖圖示根據本技術的實施例的示例性基板的示意性橫截面圖。
圖式中的幾個係包括作為示意圖。應理解,圖式僅用於說明目的,而除非特別聲明具有標度,否則不應視為比例。此外,作為示意圖,圖式係提供為幫助理解,並且可能不包括相較於實際表示的所有態樣或資訊,並且可能包括用於說明目的之誇大材料。
在隨附圖式中,類似的部件及/或特徵可以具有相同的元件符號。此外,相同類型的各種部件可以藉由在元件符號後利用字母來區分,以區分類似部件。若在說明書中僅使用最前面的元件符號,則該描述係適用於具有相同最前面的元件符號的任何一個類似部件,而與字母無關。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無
611‧‧‧第一含矽材料
613‧‧‧第二含矽材料
620‧‧‧間隔物材料

Claims (17)

  1. 一種形成一半導體結構的方法,該方法包含以下步驟:在一處理腔室的一遠端電漿區域中形成一含氟前驅物的一電漿;使一半導體基板與該電漿的流出物接觸,其中該半導體基板係容納在該處理腔室的一處理區域中;從該半導體基板選擇性橫向凹陷一含矽材料;以及隨後相鄰於該含矽材料而沉積一間隔物材料,其中該間隔物材料相對於一閘極形成物與一奈米線材料的暴露區域而選擇性沉積在該含矽材料上,其中該方法係在並未進行一活性離子蝕刻操作的情況下執行。
  2. 如請求項1所述之形成一半導體結構的方法,其中該蝕刻步驟係在一第一處理腔室中執行,以及該沉積步驟係在一第二處理腔室中執行。
  3. 如請求項2所述之形成一半導體結構的方法,進一步包含以下步驟:將該半導體基板從該第一處理腔室轉移到該第二處理腔室,且其中該轉移步驟係以在不破壞真空的情況下執行。
  4. 如請求項1所述之形成一半導體結構的方法,其中該含矽材料包含鍺化矽。
  5. 如請求項1所述之形成一半導體結構的方法,其中該閘極形成物包含一暴露的介電材料,且其中該奈米線材料包含矽。
  6. 如請求項1所述之形成一半導體結構的方法,其中該間隔物材料包含一金屬氮化物或一金屬氧化物。
  7. 如請求項1所述之形成一半導體結構的方法,其中利用該含矽材料相對於該閘極形成物與該奈米線材料大於或約10:1的一選擇性而執行該蝕刻步驟。
  8. 如請求項1所述之形成一半導體結構的方法,其中利用該含矽材料相對於該閘極形成物與該奈米線材料大於或約2:1的一選擇性而執行該沉積。
  9. 如請求項1所述之形成一半導體結構的方法,其中選擇性沉積該間隔物材料之步驟包含以下步驟:在該含矽材料上形成一自組裝單層,其中該自組裝單層與用於形成該間隔物材料的一或更多個前驅物相互作用。
  10. 一種形成一半導體結構的方法,該方法包含以下步驟:相對於一第二含矽材料橫向蝕刻一第一含矽材料,其中該第一含矽材料與該第二含矽材料彼此垂直設置,且其中該第一含矽材料係垂直定位於該第二含矽材料 的二個區域之間;在藉由該第二含矽材料的該二個區域之間的該橫向蝕刻而限定的一凹部內形成一間隔物材料;以及選擇性使該間隔物材料凹陷,以分離單獨的間隔物,其中該蝕刻步驟係在一第一處理腔室中執行,以及該沉積步驟係在一第二處理腔室中執行,其中將該半導體基板從該第一處理腔室轉移到該第二處理腔室,且其中該轉移步驟係以在不破壞真空的情況下執行。
  11. 如請求項10所述之形成一半導體結構的方法,其中該第二含矽材料包含矽。
  12. 如請求項11所述之形成一半導體結構的方法,其中該間隔物材料係選自一含碳材料、一含氮材料、及一含氧材料所組成的群組。
  13. 如請求項10所述之形成一半導體結構的方法,其中該第一含矽材料係從一閘極形成物的兩側而部分凹陷。
  14. 如請求項10所述之形成一半導體結構的方法,其中該第一含矽材料包含鍺化矽。
  15. 如請求項10所述之形成一半導體結構的方法,其中該方法係在並未進行一活性離子蝕刻操作 的情況下執行。
  16. 如請求項10所述之形成一半導體結構的方法,其中利用該第一含矽材料相對於該第二含矽材料大於或約10:1的一選擇性而執行該蝕刻步驟。
  17. 如請求項10所述之形成一半導體結構的方法,其中利用該第一含矽材料相對於該第二含矽材料大於或約2:1的一選擇性而執行該沉積步骤。
TW107113503A 2017-04-20 2018-04-20 含矽間隔物的選擇性形成 TWI758464B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201762487734P 2017-04-20 2017-04-20
US62/487,734 2017-04-20

Publications (2)

Publication Number Publication Date
TW201903885A TW201903885A (zh) 2019-01-16
TWI758464B true TWI758464B (zh) 2022-03-21

Family

ID=63856131

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107113503A TWI758464B (zh) 2017-04-20 2018-04-20 含矽間隔物的選擇性形成

Country Status (2)

Country Link
TW (1) TWI758464B (zh)
WO (1) WO2018195428A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11348803B2 (en) 2019-05-20 2022-05-31 Applied Materials, Inc. Formation of bottom isolation

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150372118A1 (en) * 2014-06-19 2015-12-24 Applied Materials, Inc. Method for fabricating vertically stacked nanowires for semiconductor applications
US20160111513A1 (en) * 2014-06-23 2016-04-21 Stmicroelectronics, Inc. Multi-channel gate-all-around fet
US20160155800A1 (en) * 2014-11-07 2016-06-02 Globalfoundries Inc. Fabricating stacked nanowire, field-effect transistors

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100481209B1 (ko) * 2002-10-01 2005-04-08 삼성전자주식회사 다중 채널을 갖는 모스 트랜지스터 및 그 제조방법
US10170608B2 (en) * 2015-06-30 2019-01-01 International Business Machines Corporation Internal spacer formation from selective oxidation for fin-first wire-last replacement gate-all-around nanowire FET

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150372118A1 (en) * 2014-06-19 2015-12-24 Applied Materials, Inc. Method for fabricating vertically stacked nanowires for semiconductor applications
US20160111513A1 (en) * 2014-06-23 2016-04-21 Stmicroelectronics, Inc. Multi-channel gate-all-around fet
US20160155800A1 (en) * 2014-11-07 2016-06-02 Globalfoundries Inc. Fabricating stacked nanowire, field-effect transistors

Also Published As

Publication number Publication date
TW201903885A (zh) 2019-01-16
WO2018195428A1 (en) 2018-10-25

Similar Documents

Publication Publication Date Title
US10573527B2 (en) Gas-phase selective etching systems and methods
TWI775839B (zh) 具有選擇性阻隔層的結構
TWI790265B (zh) 改良之金屬接觸定位結構
TWI705529B (zh) 空氣間隙形成處理
JP7401593B2 (ja) 空隙を形成するためのシステム及び方法
TWI785783B (zh) 用於選擇性金屬化合物移除之系統及方法
TW202044375A (zh) 底部隔離之形成
TWI751326B (zh) 自對準通孔處理流程
TWI758464B (zh) 含矽間隔物的選擇性形成
TWI778048B (zh) 形成半導體結構的方法
TWI774754B (zh) 自對準觸點與閘極處理流程
TW202244981A (zh) 用於移除含氮化物膜的系統及方法
TWI798215B (zh) 選擇性側壁間隔物
TWI782981B (zh) 子鰭片至絕緣體矽之轉換
US20240282585A1 (en) Treatments to improve etched silicon-and-germanium-containing material surface roughness
TWI837885B (zh) 高深寬比特徵中的金屬沉積及蝕刻
US20240290623A1 (en) Processing methods to improve etched silicon-and-germanium-containing material surface roughness