TWI696339B - 切換式電源供應電路及其中之疊接電晶體電路 - Google Patents
切換式電源供應電路及其中之疊接電晶體電路 Download PDFInfo
- Publication number
- TWI696339B TWI696339B TW108117560A TW108117560A TWI696339B TW I696339 B TWI696339 B TW I696339B TW 108117560 A TW108117560 A TW 108117560A TW 108117560 A TW108117560 A TW 108117560A TW I696339 B TWI696339 B TW I696339B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- transistor
- voltage
- current
- field effect
- Prior art date
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Abstract
疊接電晶體電路,包含:第一預設導通電晶體,與矽場效電晶體串聯於電流流入端與電流流出端之間;第二預設導通電晶體,其汲極耦接於該電流流入端,用以提供供應電流;電壓調節電路,用以根據供應電流產生一供應電壓;以及控制電路,用以根據輸入訊號控制矽場效電晶體之切換,以控制電流流入端與電流流出端之間的電流路徑,其中控制電路包括至少一主動元件,控制電路以供應電壓為電源以控制主動元件。
Description
本發明係有關一種疊接電晶體電路,特別是指一種以預設導通電晶體產生電流源及供應電壓予控制電路的疊接電晶體電路。本發明也有關於應用疊接電晶體電路之切換式電源供應電路。
與本案相關的前案有:美國專利申請 US 2017/0005583 A1 以及美國專利US8598937B2。
第1圖中,美國專利US20140146428A1揭示一種先前技術之疊接(cascoded)電晶體電路(疊接電晶體電路1),其中氮化鎵電晶體10與矽MOS電晶體12串聯,以控制電流路徑,本先前技術中,包括了分立電容器C1與二極體D1或D2,用以儲存電荷,以供應控制MOS電晶體12的控制電路所需的電源。
第1圖中所示之先前技術,其缺點在於,以分立電容器C1提供電源,因此,至少需要3個由不同基板所構成的晶粒以組成疊接電晶體電路1,其製程複雜,成本較高且尺寸較大,此外,由於其充電來源來自MOS電晶體12的汲極,或是控制MOS電晶體12的切換訊號,因此,分立電容器C1所提供的電源的漣波會較大。再者,由於MOS電晶體12的寄生電容較大,因此,在疊接電晶體電路1切換時,MOS電晶體12的汲極會有較大的突波。
本發明相較於第1圖之先前技術,僅需較少的晶粒以組成疊接電晶體電路,製程較為簡單,成本較低且尺寸較小,此外,由於相關控制電路的電源來源穩定,電源的漣波會較小。本發明也有效改善了前述突波的問題。
一種疊接(cascoded)電晶體電路,包含:第一預設導通(normally-ON)電晶體,其汲極耦接於該疊接電晶體電路的一電流流入端;一電流源電路,包括至少一與該第一預設導通電晶體同類型的電晶體,該電流源電路的第一端耦接於該電流流入端,該電流源電路用以通過該電流源電路的第二端提供一供應電流;一電壓調節電路,耦接於該電流源電路的該第二端,用以根據該供應電流產生一供應電壓,其中該供應電壓大致上調節於一預設電壓值;一矽場效電晶體,其汲極耦接於該第一預設導通電晶體之源極,其源極耦接於該疊接電晶體電路的一電流流出端;以及一控制電路,用以根據通過該疊接電晶體電路的一訊號輸入端所接收的輸入訊號控制該矽場效電晶體之切換,以控制該電流流入端與該電流流出端之間的電流路徑,其中該控制電路包括至少一主動元件,該控制電路以該供應電壓為電源以控制該主動元件。
在一較佳實施例中,該電流源電路包括第二預設導通電晶體,其汲極耦接於該電流流入端,其源極耦接於該電流源電路的該第二端,其閘極之耦接方式如以下之一:(1) 其閘極耦接於該電流流出端;(2) 其閘極耦接於該第二預設導通電晶體的源極;或者(3) 其閘極耦接於一預設偏壓;使得該第二預設導通電晶體提供該供應電流;其中該第一預設導通電晶體與該第二預設導通電晶體形成於第一半導體基板。
在一較佳實施例中,該第一預設導通電晶體與該第二預設導通電晶體皆為氮化鎵電晶體,或是皆為碳化矽電晶體。
在一較佳實施例中,該第一預設導通電晶體的閘極耦接於該電流流出端。
在一較佳實施例中,該電壓調節電路包括一齊納二極體或是一分路調節電路(shunt regulator)。
在一較佳實施例中,該矽場效電晶體為一預設不導通(normally-OFF)電晶體。
在一較佳實施例中,該控制電路包括以下保護操作的至少之一:(1) 根據該矽場效電晶體的汲極電壓而判斷是否進行一過高電壓保護;(2) 根據該矽場效電晶體的電流而判斷是否進行一過高電流保護;或者(3) 根據一溫度而判斷是否進行一過高溫度保護。
在一較佳實施例中,該疊接電晶體電路不包括分立的電容器。
在一較佳實施例中,該矽場效電晶體、電壓調節電路以及該控制電路形成於第二半導體基板。
在一較佳實施例中,所述之疊接電晶體電路更包括一電壓限制電路,並聯於該矽場效電晶體,用以限制該矽場效電晶體的汲極電壓,其中該電壓限制電路包括一電壓控制電壓源,用以根據該矽場效電晶體的汲極電壓而調整該電壓控制電壓源的電壓大小,以限制該矽場效電晶體的汲極電壓不超過一電壓限值,或者,該電壓限制電路包括一電壓控制電流源,用以根據該矽場效電晶體的汲極電壓而調整該電壓控制電流源的電流大小,以限制該矽場效電晶體的汲極電壓不超過一電壓限值。
在一較佳實施例中,該矽場效電晶體、電壓調節電路以及該控制電路形成於第二半導體基板;其中該第一半導體基板與該第二半導體基板整合封裝於一積體電路封裝中。
就另一個觀點言,本發明也提供了一種切換式電源供應電路,包含:如第1項所述之該疊接電晶體電路;以及一電感器或是一變壓器,耦接於該疊接電晶體電路;其中該疊接電晶體電路用以切換該電感器或是該變壓器,以轉換一輸入電源而產生一輸出電源。
就另一個觀點言,本發明也提供了一種疊接電晶體電路,包含:第一預設導通(normally-ON)電晶體,其汲極耦接於該疊接電晶體電路的一電流流入端; 一矽場效電晶體,其汲極耦接於該第一預設導通電晶體之源極,其源極耦接於該疊接電晶體電路的一電流流出端;以及一電壓限制電路,並聯於該矽場效電晶體,用以限制該矽場效電晶體的汲極電壓,其中該電壓限制電路包括以下之一:(1) 該電壓限制電路包括一電壓控制電壓源,用以根據該矽場效電晶體的汲極電壓而調整該電壓控制電壓源的電壓大小,以限制該矽場效電晶體的汲極電壓不超過一電壓限值;或者(2)該電壓限制電路包括一電壓控制電流源,用以根據該矽場效電晶體的汲極電壓而調整該電壓控制電流源的電流大小,以限制該矽場效電晶體的汲極電壓不超過一電壓限值。
底下藉由具體實施例詳加說明,當更容易瞭解本發明之目的、技術內容、特點及其所達成之功效。
本發明中的圖式均屬示意,主要意在表示各電路間之耦接關係,以及各訊號波形之間之關係,至於電路、訊號波形與頻率則並未依照比例繪製。
第2圖顯示本發明之疊接電晶體電路之一實施例示意圖。如第2圖所示,在一實施例中,疊接(cascoded)電晶體電路100包含第一預設導通(normally-ON)電晶體HT1,電流源電路11,電壓調節電路21,矽場效電晶體MT3以及控制電路22。
第一預設導通電晶體HT1的汲極耦接於疊接電晶體電路100的電流流入端NH,電流源電路11的第一端耦接於電流流入端NH,電流源電路11用以通過電流源電路11的第二端提供供應電流IS;在一實施例中,電流源電路11包括至少一與第一預設導通電晶體HT1同類型的電晶體,其具體實施例容後詳述。
電壓調節電路21耦接於電流源電路11的第二端,用以根據供應電流IS產生供應電壓VDD,其中供應電壓VDD大致上調節於一預設電壓值。矽場效電晶體MT3的汲極耦接於第一預設導通電晶體HT1之源極,矽場效電晶體MT3的源極耦接於疊接電晶體電路100的電流流出端NL,換言之,矽場效電晶體MT3與第一預設導通電晶體HT1互相串聯,用以控制疊接電晶體電路100的電流流入端NH與電流流出端NL之間的電流路徑。
控制電路22,用以根據通過疊接電晶體電路100的訊號輸入端NS所接收的輸入訊號SI,產生控制訊號CTL以控制矽場效電晶體MT3之切換,以控制電流流入端NH與電流流出端NL之間的電流路徑,其中控制電路22包括至少一主動元件,控制電路22以供應電壓VDD為電源以控制主動元件,其具體實施例容後詳述。
第3A圖至第3C圖顯示本發明之疊接電晶體電路之數種實施例示意圖。如第3A圖所示,在一實施例中,電流源電路11包括第二預設導通電晶體HT2,在一實施例中,第二預設導通電晶體HT2與第一預設導通電晶體HT1為同類型的電晶體。舉例而言,在一實施例中,第一預設導通電晶體HT1與第二預設導通電晶體HT2皆為氮化鎵(GaN)電晶體,在另一實施例中,第一預設導通電晶體HT1與第二預設導通電晶體HT2皆為碳化矽(SiC)電晶體,此類型的電晶體一般又稱為高電子遷移率電晶體(HEMT – High Electron Mobility Transistor)。在一較佳實施例中,預設導通電晶體(在本實施例中為第一預設導通電晶體HT1與第二預設導通電晶體HT2,下同)為具有蕭特基形式的閘極結構(Schottky gate)的電晶體。在另一較佳實施例中,預設導通電晶體為空乏型(depletion)電晶體。
需說明的是,本文中所提之「預設導通」一詞,係指在預設導通電晶體的閘源極電壓為0情況下為導通。就另一觀點而言,「預設導通電晶體」係指其導通電壓閾值為負值(在汲源極電流隨閘源極電壓升高而升高的情況下)的電晶體。
請繼續參閱第3A圖,第二預設導通電晶體HT2的汲極耦接於電流流入端NH,其源極耦接於電流源電路11的第二端,本實施例中, 其閘極耦G2接於電流流出端NL;在其他實施例中,第二預設導通電晶體HT2的閘極G2,可耦接於第二預設導通電晶體HT2的源極(如第3B圖),或者第二預設導通電晶體HT2的閘極G2可耦接於預設偏壓VB(如第3C圖),其中預設偏壓VB可由疊接電晶體電路100內部產生,或是接收自疊接電晶體電路100的外部。上述各種閘極的控制方式,皆可使第二預設導通電晶體HT2於電流流出端NL提供供應電流IS。
請繼續參閱第3A圖,在一實施例中,第一預設導通電晶體HT1與第二預設導通電晶體HT2形成於同一半導體基板(例如圖中所示的第一半導體基板10)。在一實施例中,矽場效電晶體MT3、電壓調節電路21以及控制電路22形成於第二半導體基板20。在一實施例中,第一半導體基板10與第二半導體基板20整合封裝於一積體電路封裝110中。
請繼續參閱第3A圖,在一實施例中,第一預設導通電晶體HT1的閘極G1耦接於電流流出端NL,在第二預設導通電晶體HT2控制為導通的情況下,由於第一預設導通電晶體HT1的閘源極電壓大致上為0,因此,第一預設導通電晶體HT1在第二預設導通電晶體HT2控制為導通的情況下也是導通的。
第4A圖顯示本發明之疊接電晶體電路中,電壓調節電路之一實施例示意圖。如第4A圖所示,在一實施例中,電壓調節電路21包括齊納二極體DZ,齊納二極體DZ根據前述電流源電路11所提供的供應電流IS而產生供應電壓VDD。
第4B圖顯示本發明之疊接電晶體電路中,電壓調節電路之另一實施例示意圖。如第4B圖所示,在一實施例中,電壓調節電路21包括分路調節電路(shunt regulator)211,分路調節電路211根據前述電流源電路11所提供的供應電流IS而產生供應電壓VDD。請參閱第4C圖,第4C圖顯示本發明之疊接電晶體電路中,電壓調節電路之一具體實施例示意圖。如第4B圖所示,本實施例中,分路調節電路211包括放大電路A1,用以根據供應電壓VDD與參考訊號的差值而控制放大電晶體M21,以產生供應電壓VDD,其中供應電流IS與放大電晶體M21的電流輸入端耦接。需說明的是,在一實施例中,如圖中所示,放大電晶體M21的電流輸出端耦接於接地電位,在一實施例中,接地電位電性連接於疊接電晶體電路100的電流流出端NL。
請繼續參閱第2圖,在一實施例中,矽場效電晶體MT3為預設不導通(normally-OFF)電晶體。在一較佳實施例中,矽場效電晶體MT3為N型MOS(Metal Oxide Silicon) 電晶體,在一較佳實施例中,矽場效電晶體MT3為加強型(enhancement mode) NMOS電晶體。
需說明的是,本文中所提之「預設不導通」一詞,係指在預設不導通電晶體的閘源極電壓為0情況下為不導通。
第5A圖至第5C圖顯示本發明之疊接電晶體電路中,控制電路22之數種保護操作的實施例示意圖。如第5A圖所示,本實施例中,控制電路22包括比較電路221,用以根據矽場效電晶體MT3的汲極電壓VD3而判斷是否進行過高電壓保護。具體而言,比較電路221比較矽場效電晶體MT3的汲極電壓VD3與電壓閾值VTV,而判斷是否進行過高電壓保護。
如第5B圖所示,本實施例中,控制電路22’包括比較電路222,用以根據矽場效電晶體MT3的電流ID3而判斷是否進行過高電流保護。具體而言,比較電路222比較矽場效電晶體MT3的汲極電流ID3與電流閾值VTC,而判斷是否進行過高電流保護。
如第5C圖所示,本實施例中,控制電路22”包括比較電路223,用以根據溫度訊號ST而判斷是否進行過高溫度保護。具體而言,比較電路223比較溫度訊號ST與溫度閾值VTT,而判斷是否進行過高溫度保護。需說明的是,溫度訊號ST示意疊接電晶體電路100操作時之溫度,感測疊接電晶體電路100操作時之溫度為本領域中具有通常知識者所熟知,在此不予贅述。
在一實施例中,上述的保護操作中,當判斷為需進行保護操作時,控制電路(22、22’、22”)控制矽場效電晶體MT3為關斷,以切斷電流流入端NH與電流流出端NL之間的電流路徑。
需說明的是,上述的比較電路中,包含至少一主動元件,以前述的供應電壓VDD為電源,而進行上述的保護操作。舉例而言,比較電路例如可包含由電晶體(對應於主動元件)所組成的差動對,以前述的供應電壓VDD為電源,而進行上述的訊號比較進而判斷是否進行前述的保護操作。
第6A圖至第6C圖顯示本發明之疊接電晶體電路之實施例示意圖。由於第一預設導通電晶體HT1的寄生電容通常遠小於矽場效電晶體MT3的寄生電容,因此,在疊接電晶體電路101切換時,矽場效電晶體MT3的汲極可能會有較大的突波。為了解決這個問題,如第6A圖所示,本實施例中,疊接電晶體電路101包括電壓限制電路23,並聯於矽場效電晶體MT3,用以限制矽場效電晶體MT3的汲極電壓VD3。具體而言,如第6B圖所示,在一實施例中,電壓限制電路23包括電壓控制電壓源231,用以根據矽場效電晶體MT3的汲極電壓而調整電壓控制電壓源231的電壓大小,以限制矽場效電晶體MT3的汲極電壓不超過電壓限值。如第6C圖所示,在另一實施例中,電壓限制電路23包括電壓控制電流源232,用以根據矽場效電晶體MT3的汲極電壓而調整電壓控制電流源232的電流大小,以限制矽場效電晶體MT3的汲極電壓不超過電壓限值。
根據本發明,藉由例如以第二預設導通電晶體HT2所構成的電流源電路11,以及電壓調節電路21的協同操作,提供了控制電路22所需的供應電壓VDD,相較於前述的先前技術而言,本案的疊接電晶體電路(如疊接電晶體電路100),較佳地不包括用以提供供應電壓VDD用途的分立的電容器。所述的「分立」的電容器係指,形成於不同於第一半導體基板10與第二半導體基板20的基板上的電容器。
在一實施例中,前述的電壓調節電路21還可包括一源極追隨器,耦接於分路調節電路211的輸出端,可進一步降低供應電壓VDD的漣波,亦可因此降低電容器的需求。
就另一觀點而言,在一實施例中,本案的疊接電晶體電路100中,不包括大於等於1000pF以上,用以提供供應電壓VDD用途的電容器,在另一實施例中,本案的疊接電晶體電路100不包括大於等於100pF以上,用以提供供應電壓VDD用途的電容器。
第7A圖至第7B圖顯示本發明之疊接電晶體電路,其應用於切換式電源供應電路的實施例示意圖。如第7A圖所示,在一實施例中,切換式電源供應電路200包含如疊接電晶體電路(例如對應於前述的疊接電晶體電路100),耦接於電感器210,其中疊接電晶體電路100用以切換電感器210,以轉換輸入電源VIN而產生輸出電源VOUT。具體而言,切換式電源供應電路200可為例如但不限於降壓型、升壓型、升降壓型,或是反流式的切換式電源供應電路,而疊接電晶體電路100則可對應於上述各種切換式電源供應電路中的功率開關。
如第7B圖所示,在一實施例中,切換式電源供應電路200包含如疊接電晶體電路(例如對應於前述的疊接電晶體電路100),耦接於變壓器220,其中疊接電晶體電路100用以切換變壓器220,以轉換輸入電源VIN而產生輸出電源VOUT。具體而言,切換式電源供應電路200可為例如但不限於返馳式切換式電源供應電路,而疊接電晶體電路100則可對應於上述返馳式切換式電源供應電路中的一次側或二次側功率開關。
以上已針對較佳實施例來說明本發明,唯以上所述者,僅係為使熟悉本技術者易於了解本發明的內容而已,並非用來限定本發明之權利範圍。所說明之各個實施例,並不限於單獨應用,亦可以組合應用,舉例而言,兩個或以上之實施例可以組合運用,而一實施例中之部分組成亦可用以取代另一實施例中對應之組成部件。此外,在本發明之相同精神下,熟悉本技術者可以思及各種等效變化以及各種組合,舉例而言,前述之實施例中,係以初始化階段或顯示畫面間隔中之一段時間做為測試階段,但如其它形式的顯示間隔,例如,本發明所稱「根據某訊號進行處理或運算或產生某輸出結果」,不限於根據該訊號的本身,亦包含於必要時,將該訊號進行電壓電流轉換、電流電壓轉換、及/或比例轉換等,之後根據轉換後的訊號進行處理或運算產生某輸出結果。由此可知,在本發明之相同精神下,熟悉本技術者可以思及各種等效變化以及各種組合,其組合方式甚多,在此不一一列舉說明。因此,本發明的範圍應涵蓋上述及其他所有等效變化。
10:第一半導體基板
100, 101:疊接電晶體電路
11:電流源電路
110:積體電路封裝
20:第二半導體基板
200:切換式電源供應電路
21:電壓調節電路
210:電感器
211:分路調節電路
22, 22’, 22”:控制電路
220:變壓器
221, 222, 223:比較電路
23:電壓限制電路
231:電壓控制電壓源
232:電壓控制電流源
A1:放大電路
CTL:控制訊號
DZ:齊納二極體
G1, G2:閘極
HT1:第一預設導通(normally-ON)電晶體
HT2:第二預設導通電晶體
ID3:汲極電流
IS:供應電流
M21:放大電晶體
MT3:矽場效電晶體
NH:電流流入端
NL:電流流出端
NS:訊號輸入端
SI:輸入訊號
ST:溫度訊號
VB:預設偏壓
VD3:汲極電壓
VDD:供應電壓
VIN:輸入電源
VTC:電流閾值
VTT:溫度閾值
VTV:電壓閾值
第1圖顯示一種先前技術之疊接電晶體電路之示意圖。
第2圖顯示本發明之疊接電晶體電路之一實施例示意圖。
第3A圖至第3C圖顯示本發明之疊接電晶體電路之數種實施例示意圖。
第4A圖顯示本發明之疊接電晶體電路中,電壓調節電路之一實施例示意圖。
第4B圖顯示本發明之疊接電晶體電路中,電壓調節電路之一實施例示意圖。
第4C圖顯示本發明之疊接電晶體電路中,電壓調節電路之一具體實施例示意圖。
第5A圖至第5C圖顯示本發明之疊接電晶體電路中,控制電路22之數種實施例示意圖。
第6A圖至第6C圖顯示本發明之疊接電晶體電路之一實施例示意圖。
第7A圖至第7B圖顯示本發明之疊接電晶體電路,其應用於切換式電源供應電路的實施例示意圖。
無
10:第一半導體基板
100:疊接電晶體電路
11:電流源電路
110:積體電路封裝
20:第二半導體基板
21:電壓調節電路
22:控制電路
CTL:控制訊號
G1,G2:閘極
HT1:第一預設導通(normally-ON)電晶體
HT2:第二預設導通電晶體
IS:供應電流
MT3:矽場效電晶體
NH:電流流入端
NL:電流流出端
NS:訊號輸入端
SI:輸入訊號
VDD:供應電壓
Claims (12)
- 一種疊接(cascoded)電晶體電路,包含:第一預設導通(normally-ON)電晶體,其汲極耦接於該疊接電晶體電路的一電流流入端;一電流源電路,包括至少一與該第一預設導通電晶體同類型的電晶體,該電流源電路的第一端耦接於該電流流入端,該電流源電路用以通過該電流源電路的第二端提供一供應電流;一電壓調節電路,耦接於該電流源電路的該第二端,用以根據該供應電流產生一供應電壓,其中該供應電壓大致上調節於一預設電壓值;一矽場效電晶體,其汲極耦接於該第一預設導通電晶體之源極,其源極耦接於該疊接電晶體電路的一電流流出端;以及一控制電路,用以根據該疊接電晶體電路的一訊號輸入端所接收的輸入訊號控制該矽場效電晶體之切換,以控制該電流流入端與該電流流出端之間的電流路徑,其中該控制電路包括至少一主動元件,該控制電路以該供應電壓為電源以控制該主動元件。
- 如申請專利範圍第1項所述之疊接電晶體電路,其中該電流源電路包括第二預設導通電晶體,其汲極耦接於該電流流入端,其源極耦接於該電流源電路的該第二端,其閘極之耦接方式如以下之一:(1)其閘極耦接於該電流流出端;(2)其閘極耦接於該第二預設導通電晶體的源極;或者(3)其閘極耦接於一預設偏壓; 使得該第二預設導通電晶體提供該供應電流;其中該第一預設導通電晶體與該第二預設導通電晶體形成於第一半導體基板。
- 如申請專利範圍第1項所述之疊接電晶體電路,其中該第一預設導通電晶體與該第二預設導通電晶體皆為氮化鎵電晶體,或是皆為碳化矽電晶體。
- 如申請專利範圍第1項所述之疊接電晶體電路,其中該第一預設導通電晶體的閘極耦接於該電流流出端。
- 如申請專利範圍第1項所述之疊接電晶體電路,其中該電壓調節電路包括一齊納二極體或是一分路調節電路(shunt regulator)。
- 如申請專利範圍第1項所述之疊接電晶體電路,其中該矽場效電晶體為一預設不導通(normally-OFF)電晶體。
- 如申請專利範圍第1項所述之疊接電晶體電路,其中該控制電路包括以下保護操作的至少之一:(1)根據該矽場效電晶體的汲極電壓而判斷是否進行一過高電壓保護;(2)根據該矽場效電晶體的電流而判斷是否進行一過高電流保護;或者(3)根據一溫度而判斷是否進行一過高溫度保護。
- 如申請專利範圍第1項所述之疊接電晶體電路,其中該疊接電晶體電路不包括分立的電容器。
- 如申請專利範圍第1項所述之疊接電晶體電路,其中該矽場效電晶體、電壓調節電路以及該控制電路形成於第二半導體基板。
- 如申請專利範圍第1項所述之疊接電晶體電路,更包括一電壓限制電路,並聯於該矽場效電晶體,用以限制該矽場效電晶體的汲極電壓,其中該電壓限制電路包括一電壓控制電壓源,用以根據該矽場效電晶體的汲極電壓而調整該電壓控制電壓源的電壓大小,以限制該矽場效電晶體的汲極電壓不超過一電壓限值,或者,該電壓限制電路包括一電壓控制電流源,用以根據該矽場效電晶體的汲極電壓而調整該電壓控制電流源的電流大小,以限制該矽場效電晶體的汲極電壓不超過一電壓限值。
- 如申請專利範圍第2項所述之疊接電晶體電路,其中該矽場效電晶體、電壓調節電路以及該控制電路形成於第二半導體基板;其中該第一半導體基板與該第二半導體基板整合封裝於一積體電路封裝中。
- 一種切換式電源供應電路,包含:如第1項所述之該疊接電晶體電路;以及一電感器或是一變壓器,耦接於該疊接電晶體電路;其中該疊接電晶體電路用以切換該電感器或是該變壓器,以轉換一輸入電源而產生一輸出電源。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108117560A TWI696339B (zh) | 2019-05-21 | 2019-05-21 | 切換式電源供應電路及其中之疊接電晶體電路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108117560A TWI696339B (zh) | 2019-05-21 | 2019-05-21 | 切換式電源供應電路及其中之疊接電晶體電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI696339B true TWI696339B (zh) | 2020-06-11 |
TW202044737A TW202044737A (zh) | 2020-12-01 |
Family
ID=72176315
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108117560A TWI696339B (zh) | 2019-05-21 | 2019-05-21 | 切換式電源供應電路及其中之疊接電晶體電路 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI696339B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114157119A (zh) * | 2020-08-21 | 2022-03-08 | 立锜科技股份有限公司 | 电源路径开关电路 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI810702B (zh) * | 2021-11-05 | 2023-08-01 | 國立陽明交通大學 | 功率模組 |
TWI802096B (zh) * | 2021-11-23 | 2023-05-11 | 新唐科技股份有限公司 | 電晶體元件 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201106786A (en) * | 2009-08-05 | 2011-02-16 | Advanced Connectek Inc | Constant current device and application thereof |
TW201405271A (zh) * | 2012-07-24 | 2014-02-01 | Green Solution Tech Co Ltd | 回授偵測電路 |
JP2014187059A (ja) * | 2013-03-21 | 2014-10-02 | Toshiba Corp | 半導体装置 |
TWM501069U (zh) * | 2014-10-07 | 2015-05-11 | Richtek Technology Corp | 發光元件驅動晶片 |
US20170288662A1 (en) * | 2016-03-31 | 2017-10-05 | Infineon Technologies Ag | System and Method for a High-Side Power Switch |
-
2019
- 2019-05-21 TW TW108117560A patent/TWI696339B/zh active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201106786A (en) * | 2009-08-05 | 2011-02-16 | Advanced Connectek Inc | Constant current device and application thereof |
TW201405271A (zh) * | 2012-07-24 | 2014-02-01 | Green Solution Tech Co Ltd | 回授偵測電路 |
JP2014187059A (ja) * | 2013-03-21 | 2014-10-02 | Toshiba Corp | 半導体装置 |
TWM501069U (zh) * | 2014-10-07 | 2015-05-11 | Richtek Technology Corp | 發光元件驅動晶片 |
US20170288662A1 (en) * | 2016-03-31 | 2017-10-05 | Infineon Technologies Ag | System and Method for a High-Side Power Switch |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114157119A (zh) * | 2020-08-21 | 2022-03-08 | 立锜科技股份有限公司 | 电源路径开关电路 |
Also Published As
Publication number | Publication date |
---|---|
TW202044737A (zh) | 2020-12-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Kaufmann et al. | A monolithic GaN-IC with integrated control loop for 400-V offline buck operation achieving 95.6% peak efficiency | |
US9035625B2 (en) | Common cascode routing bus for high-efficiency DC-to-DC conversion | |
US8531226B2 (en) | Bridge circuit providing a polarity insensitive power connection | |
US10079542B2 (en) | High voltage current source with short circuit protection | |
TWI696339B (zh) | 切換式電源供應電路及其中之疊接電晶體電路 | |
US20070131938A1 (en) | Merged and Isolated Power MESFET Devices | |
US20110304360A1 (en) | Diode circuit | |
CN110419015B (zh) | 用于使用浮动带隙参考和温度补偿进行负输出电压有源箝位的方法和设备 | |
Kao et al. | Fully integrated GaN-on-silicon gate driver and GaN switch with temperature-compensated fast turn-on technique for achieving switching frequency of 50 MHz and slew rate of 118.3 V/Ns | |
US11336191B1 (en) | Power supply device with low loss | |
US11469718B2 (en) | Amplifier circuit | |
US20240364232A1 (en) | Synchronous bootstrap half bridge rectifier | |
TWI655817B (zh) | 保護電路、放大器及切換電源供應裝置 | |
Basler | Extended monolithic integration levels for highly functional GaN power ics | |
US20230318466A1 (en) | Power supply device for suppressing noise | |
CN216718968U (zh) | 一种可编程控制芯片及其驱动电路 | |
JP2019161920A (ja) | 半導体スイッチ制御回路、インテリジェントパワーモジュール、スイッチング電源装置及び半導体スイッチの制御方法 | |
US20230110867A1 (en) | Gate bias circuit for a driver monolithically integrated with a gan power fet | |
US7508188B2 (en) | On-chip current sensing methods and systems | |
US12130311B2 (en) | Current sense circuitry | |
US20240203981A1 (en) | GaN Die Having a Main GaN Power Transistor and a GaN Current Sense Transistor | |
US12081132B2 (en) | Power supply device with high efficiency | |
US20230198388A1 (en) | Systems and methods for improving efficiency in a power converter using cascode power stages | |
US12126263B2 (en) | Power conversion circuit, power module, converter, and inverter | |
US20240297581A1 (en) | Power stage circuit with pull-down circuitry for reducing power losses |