TWI676351B - 電容器電路及電容式倍增濾波器 - Google Patents
電容器電路及電容式倍增濾波器 Download PDFInfo
- Publication number
- TWI676351B TWI676351B TW107144235A TW107144235A TWI676351B TW I676351 B TWI676351 B TW I676351B TW 107144235 A TW107144235 A TW 107144235A TW 107144235 A TW107144235 A TW 107144235A TW I676351 B TWI676351 B TW I676351B
- Authority
- TW
- Taiwan
- Prior art keywords
- terminal
- transistor
- coupled
- capacitor circuit
- capacitor
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1458—Double balanced arrangements, i.e. where both input signals are differential
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H11/12—Frequency selective two-port networks using amplifiers with feedback
- H03H11/1213—Frequency selective two-port networks using amplifiers with feedback using transistor amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H11/12—Frequency selective two-port networks using amplifiers with feedback
- H03H11/126—Frequency selective two-port networks using amplifiers with feedback using a single operational amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/46—One-port networks
- H03H11/48—One-port networks simulating reactances
- H03H11/483—Simulating capacitance multipliers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D2200/00—Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
- H03D2200/0041—Functional aspects of demodulators
- H03D2200/0047—Offset of DC voltage or frequency
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/54—Circuits using the same frequency for two directions of communication
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/14—Two-way operation using the same type of signal, i.e. duplex
- H04L5/1461—Suppression of signals in the return path, i.e. bidirectional control circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Networks Using Active Elements (AREA)
Abstract
電容器電路包括第一端、第一至第二參考電壓端、第一至
第三電流源、第一至第三電晶體以及電容器。第一至第三電流源的第一端耦接第一參考電壓端。第一電流源的第二端耦接電容器電路的第一端。第一至第三電晶體的第一端分別耦接第一至第三電流源的第二端,第一至第三電晶體的第二端耦接第二參考電壓端。第二電晶體的控制端耦接其第一端及第一電晶體的控制端。第三電晶體的第一端更耦接第一電晶體的第一端,其控制端耦接第二電晶體的控制端。電容器的兩端分別耦接第一電流源的第二端及第一電晶體的控制端。
Description
本發明是有關於一種信號混頻技術,且特別是有關於一種電容器電路及電容式倍增濾波器。
在通訊系統中,信號必須進行上變頻(up conversion)或下變頻(down conversion)後才能進行信號傳播和處理。這種變頻步驟在傳統上稱為混頻,是接收和發射信號鏈必不可少的過程。並且,隨看無線通訊標準的不斷演進,現行較為先進的通訊系統(如,5G通訊)採用全雙工技術,接收器與發射器能夠在同一頻段上同時接收和發射信號,以期提高無線網路的傳輸能力。
然而,在接收器與發射器同時啟動的情況下,當接收器內部的混頻器所接收的信號(如,需做混頻的信號與用來做混頻的信號)具有相近頻率的部分時,將會產生直流偏置(DC offset),使得經由混頻器輸出的信號具有直流部分,導致信號無法有效地接收,因而降低通訊系統的性能。
本發明的電容器電路包括第一端、參考電壓端、第一至第三電晶體以及第一電容器。第一電晶體包括第一端用以耦接第一電流源及所述電容器電路的所述第一端,以及第二端耦接所述參考電壓端。第二電晶體包括第一端用以耦接第二電流源,第二端耦接所述參考電壓端,以及控制端耦接所述第二電晶體的所述第一端及所述第一電晶體的控制端。第三電晶體包括第一端用以耦接第三電流源及所述第一電晶體的所述第一端,第二端耦接所述參考電壓端,以及控制端耦接所述第二電晶體的所述控制端。第一電容器包括第一端耦接所述電容器電路的所述第一端,以及第二端耦接所述第一電晶體的所述控制端。
本發明的電容器電路包括第一端、參考電壓端、第一至第七電晶體以及第一電容器。第一電晶體包括第一端用以耦接第一電流源及所述電容器電路的所述第一端。第二電晶體包括第一端用以耦接第二電流源,以及控制端耦接所述第一電晶體的控制端。第三電晶體包括第一端用以耦接第三電流源及所述第一電晶體的所述第一端,以及控制端耦接所述第二電晶體的所述控制端。第四電晶體包括第一端耦接所述第一電晶體的第二端,以及第二端耦接所述參考電壓端。第五電晶體包括第一端耦接所述第二電晶體的第二端,第二端耦接所述參考電壓端,以及控制端耦接所述第二電晶體的所述第一端及所述第四電晶體的控制端。第六電晶體包
括第一端耦接所述第三電晶體的第二端,第二端耦接所述參考電壓端,以及控制端耦接所述第五電晶體的所述控制端。第七電晶體包括第一端用以耦接第四電流源,第二端耦接所述參考電壓端,以及控制端耦接所述第七電晶體的所述第一端及所述第三電晶體的所述控制端。第一電容器包括第一端耦接所述電容器電路的所述第一端,以及第二端耦接所述第一電晶體的所述控制端。
本發明的電容式倍增濾波器包括電容器模組、第一至第三電阻以及緩衝器。電容器模組包括如上述之電容器電路作為第一電容器電路。第一電阻包括第一端耦接所述電容式倍增濾波器的第一輸入端。第二電阻包括第一端耦接所述第一電阻的第二端。第三電阻包括第一端耦接所述第一電阻的所述第二端及所述第二電阻的所述第一端,以及第二端耦接所述電容式倍增濾波器的第一輸出端。緩衝器包括第一接收端耦接所述第二電阻的第二端及所述第一電容器電路的第一端,以及第一輸出端耦接所述第三電阻的所述第二端。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
100、200、300、400、600‧‧‧混頻模組
110‧‧‧混頻器
120、121、1201、1201’、1202‧‧‧直流偏置電路
130‧‧‧濾波器
140、1401、1401’、1402、1402’‧‧‧控制器
250‧‧‧類比-數位轉換器
260‧‧‧數位信號處理器
370‧‧‧放大器
441、441’、642‧‧‧控制電路
480‧‧‧低噪音放大器
510、510’‧‧‧比較器
520、520’‧‧‧計數器
530、530’‧‧‧暫存器
540、540’‧‧‧數位-類比轉換器
550‧‧‧多工器
910、910’‧‧‧電容器模組
930、930’‧‧‧電容式倍增濾波器
1000、1010、1020、C1、C2‧‧‧電容器電路
AMP‧‧‧信號的振幅
B‧‧‧緩衝器
Clock‧‧‧時脈信號
CT‧‧‧數值
CCS1、CCS2、CCS3、CCS4‧‧‧可控電流源
CS、CS1、CS2、CS3、CS4‧‧‧電流源
Cf‧‧‧電容器
I1、I1×a‧‧‧電流值
M1~M7‧‧‧電晶體
N1、N2‧‧‧電容器電路的第一端
RS‧‧‧比較結果
R、R1~R6‧‧‧電阻
SIN、SIN1、SIN2‧‧‧輸入信號
SLO、SLO1、SLO2‧‧‧本地振盪信號
SD‧‧‧數位輸出信號
S1、S11、S12、S2、S21、S22、S3、S31、S32‧‧‧信號
S2’、S21’、S22’‧‧‧經放大的信號
SW1、SW2、SW3、SW4‧‧‧開關
T、T1‧‧‧時間
Vref‧‧‧預定電壓
Val1、IDAC_DATA‧‧‧校正數值
V1、V2‧‧‧參考電壓端
圖1繪示本發明一實施例的混頻模組的方塊圖。
圖2繪示本發明另一實施例的混頻模組的方塊圖。
圖3繪示本發明另一實施例的混頻模組的方塊圖。
圖4繪示本發明一實施例的混頻模組的詳細方塊圖。
圖5A繪示本發明一實施例中控制器的詳細方塊圖。
圖5B繪示本發明另一實施例中控制器的詳細方塊圖。
圖5C繪示本發明另一實施例中控制器的詳細方塊圖。
圖5D繪示本發明另一實施例中控制器的詳細方塊圖。
圖6繪示本發明另一實施例的混頻模組的詳細方塊圖。
圖7A至圖7C分別說明不同實施例中直流偏置電路的細部電路示意圖。
圖8A至圖8B說明不同實施例中濾波器的細部電路示意圖。
圖9A至圖9C說明不同實施例中電容器電路的細部電路示意圖。
圖10繪示本發明一實施例經混頻模組的信號的波形圖。
圖1繪示本發明一實施例的混頻模組的方塊圖。請參照圖1,混頻模組100包括混頻器110、至少一直流偏置電路120、濾波器130以及控制器140。混頻器110耦接直流偏置電路120,且直流偏置電路120耦接濾波器130以及控制器140。
在本發明實施例中,混頻器110對輸入信號SIN進行混頻以產生信號S1。具體而言,在一些實施例中,混頻器110接收本地振盪信號SLO以對輸入信號SIN進行混頻。直流偏置電路
120基於信號S1產生信號S2。濾波器130濾除信號S2中的交流部分,並且依據信號S2中的直流部分產生信號S3。控制器140基於信號S3控制直流偏置電路120以減少信號S1中的直流部分。詳細來說,控制器140是基於信號S3產生控制信號SC,以控制直流偏置電路120減少信號S1中的直流部分以產生信號S2。本實施例的混頻模組100藉由直流偏置電路120調整混頻後的輸入信號(信號S1)中的直流部分,使得經調整的混頻後的輸入信號(信號S2)中的直流部分被減少。因此,混頻模組100得以輸出準確的信號而提高整個系統的性能。
圖2繪示本發明另一實施例的混頻模組的方塊圖。請參照圖2,圖2的混頻模組200與圖1的混頻模組100不同之處在於,混頻模組200還可選擇性地包括類比-數位轉換器250以及數位信號處理器260。類比-數位轉換器250耦接於直流偏置電路120與數位信號處理器260之間。類比-數位轉換器250接收信號S2,並且將信號S2轉換為數位輸出信號SD。數位信號處理器260接收數位輸出信號SD,基於數位輸出信號SD產生校正數值Val1,並將校正數值Val1輸出至控制器140。在本實施例中,控制器140是基於信號S3或校正數值Val1產生控制信號SC,以控制直流偏置電路120。
圖3繪示本發明另一實施例的混頻模組的方塊圖。請參照圖3,圖3的混頻模組300與圖1的混頻模組100不同之處在於,混頻模組300還可選擇性地包括至少一放大器370。放大器
370耦接於直流偏置電路120與濾波器130之間。放大器370將信號S2進行放大,並且輸出經放大的信號S2’至濾波器130。放大器370例如為中頻(intermediate frequency;IF)放大器,而本發明並不限制放大器370的類型。在一些實施例中,混頻模組300包括多個串聯的放大器,藉由使用多個具有較小增益值的放大器達到與使用一個放大器相同的放大效果。舉例而言,將增益值為2的放大器以及增益值為5的放大器串聯以達到增益值為10的放大器的放大效果。
在一些實施例中,混頻模組300還可選擇性地包括圖2的混頻模組200中的類比-數位轉換器250以及數位信號處理器260。在本實施例中,放大器370進一步耦接於直流偏置電路120與類比-數位轉換器250之間。類比-數位轉換器250接收經放大的信號S2’,並且將經放大的信號S2’轉換為數位輸出信號SD。隨後,數位信號處理器260接收數位輸出信號SD,基於數位輸出信號SD產生校正數值Val1,並將校正數值Val1輸出至控制器140。
在此需特別說明的是,混頻模組可應用於單端電路或雙端電路。當應用於單端電路時,混頻器例如為單平衡混頻器(single balanced mixer);當應用於雙端電路時,混頻器例如為雙平衡混頻器(double balanced mixer)。本發明不限制混頻器的類型。此外,在一些實施例中,濾波器例如為低通濾波器(low pass filter),且低通濾波器例如為電容式倍增濾波器(capacitive multiple filter),而本發明不限制濾波器的類型。在一些實施例中,數位信號處理器
例如為應用於數位信號處理(digital signal processing;DSP)的基頻電路(baseband circuit),本發明並不加以限制。
圖4繪示本發明一實施例的混頻模組的詳細方塊圖。圖4是以混頻模組應用於雙端電路為例。請參照圖4,圖4的混頻模組400與圖3的混頻模組300不同之處在於,混頻模組400還包括直流偏置電路121以及低噪音放大器480。
在本實施例中,輸入信號SIN包括一對差動信號,分別為輸入信號SIN1以及輸入信號SIN2。本地振盪信號SLO包括一對差動信號,分別為本地振盪信號SLO1以及本地振盪信號SLO2。信號S1包括一對差動信號,分別為信號S11以及信號S12。信號S2包括一對差動信號,分別為信號S21以及信號S22。經放大的信號S2’包括一對差動信號,分別為經放大的信號S21’以及經放大的信號S22’。信號S3包括一對差動信號,分別為信號S31以及信號S32。控制信號SC包括一對差動信號,分別為控制信號SC11以及控制信號SC12。然而,在一些實施例中,輸入信號SIN、本地振盪信號SLO、信號S1至S3、控制信號SC可為一單端信號,本發明並不加以限制。
具體而言,低噪音放大器480耦接混頻器110,用以產生輸入信號SIN1及SIN2。混頻器110接收本地振盪信號SLO1及SLO2以對輸入信號SIN1及SIN2進行混頻來產生信號S11及S12。直流偏置電路120及121分別基於信號S11及S12產生信號S21及S22。放大器370將信號S21及S22進行放大,並且輸出經放
大的信號S21’及S22’至濾波器130及類比-數位轉換器250。濾波器130濾除經放大的信號S21’及S22’中的交流部分,並且依據經放大的信號S21’及S22’中的直流部分產生信號S31及S32。類比-數位轉換器250將經放大的信號S21’及S22’轉換為數位輸出信號SD。數位信號處理器260接收數位輸出信號SD,基於數位輸出信號SD產生校正數值Val1,並輸出至控制器140。控制器140基於信號S31至S32或校正數值Val1分別控制直流偏置電路120及121,以減少信號S11及S12中的直流部分以產生信號S21及S22。
在本實施例中,混頻模組400中的控制器140包括控制電路441,用以對直流偏置電路120及121進行粗調操作,以減少信號S11及S12中的直流部分。具體來說,控制電路441基於信號S31至S32或校正數值Val1產生控制信號SC11及SC12,接著直流偏置電路120及121基於控制信號SC11及SC12減少信號S11及S12中的直流部分。
在此將以圖5A至圖5D說明控制器140進行粗調操作的細部動作,圖5A繪示本發明一實施例中控制器的詳細方塊圖。特別是,當混頻模組應用於單端電路時,適用於圖5A的控制器1401。請參照圖5A,控制器1401中的控制電路441包括比較器510、計數器520、暫存器530以及數位-類比轉換器540。暫存器530耦接比較器510、計數器520及數位-類比轉換器540。
在本發明實施例中,比較器510比較濾波器130所輸出
的信號S3與一預定電壓Vref以產生比較結果RS。計數器520接收時脈信號Clock以計數數值CT。暫存器530依據比較結果RS以及數值CT產生校正數值IDAC_DATA。數位-類比轉換器540將校正數值IDAC_DATA轉換為控制信號SC。在本實施例中,控制電路441例如為可執行二分搜尋法(binary search)來產生控制信號SC的硬體元件,暫存器530例如為循續漸近式暫存器(successive approximation register),本發明並不加以限制。在本實施例中,預定電壓Vref例如為共模電壓(common mode voltage),本發明並不加以限制。在一些實施例中,控制電路441的比較器510可直接比較濾波器130所輸出的信號S3與預定電壓Vref以產生控制信號SC。
圖5B繪示本發明另一實施例中控制器的詳細方塊圖。特別是,當混頻模組應用於雙端電路時,適用於圖5B的控制器1401’。請參照圖5B,圖5B的控制器1401’與圖5A的控制器1401不同之處在於,控制器1401’中,控制電路441’的比較器510’比較信號S31與S32以產生比較結果RS。也就是說,比較器510’接收的信號S3包括一對差動信號。計數器520’接收時脈信號Clock以計數數值CT。暫存器530’依據比較結果RS以及數值CT產生校正數值IDAC_DATA。數位-類比轉換器540’將校正數值IDAC_DATA轉換為控制信號SC11及SC12。在一些實施例中,控制電路441’的比較器510’可直接比較信號S31與S32以產生控制信號SC11及SC12。
在一些實施例中,數位-類比轉換器540及540’例如為電流型數位-類比轉換器,且控制信號SC、SC11及SC12包括電流控制信號。在其他實施例中,數位-類比轉換器540及540’也可以為電壓型數位-類比轉換器,且控制信號SC、SC11及SC12包括電壓控制信號,本發明並不限制數位-類比轉換器的類型。
圖5C繪示本發明另一實施例中控制器的詳細方塊圖。特別是,當混頻模組應用於單端電路,且混頻模組包括類比-數位轉換器250以及數位信號處理器260時,適用於圖5C的控制器1402。請參照圖5C,圖5C的控制器1402與圖5A的控制器1401不同之處在於,圖5C的控制器1402還包括多工器(multiplexer;MUX)550。在本發明實施例中,控制電路441可基於信號S3產生校正數值IDAC_DATA。多工器550的輸出端耦接控制電路441的數位輸入端。多工器550的第一端接收控制電路441所輸出的校正數值IDAC_DATA,多工器550的第二端接收數位信號處理器260所輸出的校正數值Val1,多工器550的控制端(圖未示)受控於數位信號處理器260。數位信號處理器260控制多工器550選擇校正數值Val1與IDAC_DATA的其中之一作為輸出至控制電路441。控制電路441基於多工器550的輸出產生控制信號SC。具體而言,當數位信號處理器260判斷校正數值IDAC_DATA超出一預設範圍時,數位信號處理器260控制多工器550選擇校正數值Val1作為輸出;當數位信號處理器260判斷校正數值IDAC_DATA未超出預設範圍時,數位信號處理器260控制多工器550選擇校正數
值IDAC_DATA作為輸出。在一些實施例中,數位信號處理器260也可控制多工器550直接選擇校正數值Val1作為輸出,而不需再進行校正數值IDAC_DATA是否超出預設範圍的判斷。
圖5D繪示本發明另一實施例中控制器的詳細方塊圖。特別是,當混頻模組應用於雙端電路,且混頻模組包括類比-數位轉換器250以及數位信號處理器260時,適用於圖5D的控制器1402’。請參照圖5D,圖5D的控制器1402’與圖5C的控制器1402不同之處在於控制器1402’中的控制電路441’,控制電路441’的電路結構及功用與圖5B的控制電路441’相近似,在此不予贅述。
圖6繪示本發明另一實施例的混頻模組的詳細方塊圖。圖6的混頻模組600與圖4的混頻模組400不同之處在於,圖6的混頻模組600中的控制器140還包括控制電路642,用以對直流偏置電路120及121進行細調操作。換言之,圖6的控制器140可對直流偏置電路120及121進行粗調及細調操作,以減少信號S11及S12中的直流部分。然而,在一些實施例中,混頻模組600中的控制器140也可僅包括控制電路642而僅對直流偏置電路120及121進行細調操作。此外,在一些實施例中,當混頻模組應用於單端電路時,控制器140亦可選擇性地包括控制電路441及/或642。
請參照圖6,在本發明實施例中,控制器140中的控制電路441及642分別對直流偏置電路120及121進行粗調及細調操作。在本發明實施例中,控制器140還基於信號S31及S32產生
控制信號SC2,控制信號SC2包括一對差動信號,分別為控制信號SC21以及控制信號SC22。細調操作是控制電路642基於信號S31及S32產生控制信號SC21及SC22,而使得直流偏置電路120及121還基於控制信號SC21及SC22減少信號S11及S12中的直流部分。在本實施例中,直流偏置電路120是受控於經結合的控制信號SC11及SC21,直流偏置電路121是受控於經結合的控制信號SC12及SC22,本發明並不加以限制。在一些實施例中,控制電路642包括跨導放大器(transconductance amplifier),本發明並不加以限制。
圖7A至圖7C將分別說明不同實施例中直流偏置電路120及/或121的細部電路示意圖。需特別注意的是,圖7A至圖7C是以直流偏置電路受控於控制器140產生的控制信號SC為例。
圖7A繪示本發明一實施例的直流偏置電路的電路圖。請參照圖7A,在本發明實施例中,直流偏置電路1201包括可控電流源CCS1、可控電流源CCS2以及電阻R。可控電流源CCS1的第一端耦接參考電壓端V1,可控電流源CCS2的第二端耦接參考電壓端V2,電阻R的第一端與第二端分別耦接可控電流源CCS1的第二端以及可控電流源CCS2的第一端,且電阻R的第一端與第二端的其中之一還耦接混頻器110的輸出端,用以接收信號S1;電阻R的第一端與第二端的其中之另一還耦接濾波器130或放大器370,用以產生信號S2。可控電流源CCS1及CCS2受控於控制器140。在本發明實施例中,透過調整可控電流源CCS1及CCS2
的電流值以在電阻R的第一端與第二端之間產生壓降,藉由此壓降補償信號S1中的直流偏置,以減少信號S1中的直流部分。
圖7B繪示本發明另一實施例的直流偏置電路的電路圖,圖7B的直流偏置電路1201’與圖7A的直流偏置電路1201不同之處在於,直流偏置電路1201’還包括可控電流源CCS3及可控電流源CCS4。可控電流源CCS3的第一端耦接參考電壓端V1,可控電流源CCS4的第二端耦接參考電壓端V2。電阻R的第一端與第二端還分別耦接可控電流源CCS4的第一端以及可控電流源CCS3的第二端。可控電流源CCS3及CCS4受控於控制器140。在本發明實施例中,透過調整可控電流源CCS1至CCS4的電流值以在電阻R的第一端與第二端之間產生壓降,藉由此壓降補償信號S1中的直流偏置,以減少信號S1中的直流部分。
圖7C繪示本發明另一實施例的直流偏置電路的電路圖。請參照圖7C,在本發明實施例中,直流偏置電路1202包括電流源CS、開關SW1、開關SW2、開關SW3、開關SW4以及電阻R。電流源CS的第一端耦接參考電壓端V1,開關SW1及SW3的第一端耦接電流源CS的第二端,開關SW2及SW4的第二端耦接參考電壓端V2,電阻R的第一端耦接開關SW1的第二端及開關SW4的第一端,電阻R的第二端耦接開關SW3的第二端及開關SW2的第一端,且電阻R的第一端與第二端的其中之一還耦接混頻器110的輸出端,用以接收信號S1;電阻R的第一端與第二端的其中之另一還耦接濾波器130或放大器370,用以產生信號S2。開
關SW1至SW4受控於控制器140。在本發明實施例中,透過調整開關SW1至SW4的導通狀態以在電阻R的第一端與第二端之間產生壓降,藉由此壓降補償信號S1中的直流偏置,以減少信號S1中的直流部分。在本發明實施例中,可透過在控制器140的輸出端耦接一反相器,使開關SW1、SW2與開關SW3、SW4所接收的控制信號互為反相(如圖7C是以SC與表示控制信號互為反相)。在一些實施例中,直流偏置電路1202可包括電流源CS以及電阻R。電流源CS的第一端與第二端分別耦接於參考電壓端V1與V2之間。電阻R的第一端與第二端分別耦接於電流源CS的第二端與參考電壓端V2之間,且電阻R的第一端與第二端的其中之一還耦接混頻器110的輸出端,用以接收信號S1;電阻R的第一端與第二端的其中之另一還耦接濾波器130或放大器370,用以產生信號S2。控制器140用以調整電阻R的第一端與第二端之間的壓降。
在一些實施例中,上述直流偏置電路1201至1202中的參考電壓端V1例如為用以接收供電電壓,參考電壓端V2例如為用以接收接地電壓,本發明並不加以限制。
圖8A至圖8B將說明不同實施例中濾波器130的細部電路示意圖。需特別注意的是,圖8A至圖8B是以濾波器為低通濾波器,且低通濾波器為電容式倍增濾波器為例。
圖8A繪示本發明一實施例的電容式倍增濾波器的電路圖。特別是,當混頻模組應用於單端電路時,適用於圖8A的電容
式倍增濾波器930。請參照圖8A,在本發明實施例中,電容式倍增濾波器930包括電容器模組910、電阻R1、電阻R2、電阻R3以及緩衝器(buffer)B。電容器模組910包括電容器電路C1。電容器電路C1將於圖9A至圖9C中詳細描述。在此先行說明電容式倍增濾波器930的電路連接關係。在本實施例中,電阻R1的第一端耦接電容式倍增濾波器930的第一輸入端。電阻R2的第一端耦接電阻R1的第二端。電阻R3的第一端耦接電阻R1的第二端以及電阻R2的第一端,電阻R3的第二端耦接電容式倍增濾波器930的第一輸出端。緩衝器B的第一接收端耦接電阻R2的第二端及電容器電路C1的第一端N1,緩衝器B的第一輸出端耦接電阻R3的第二端。電容器電路C1的第二端耦接參考電壓端V2。電容式倍增濾波器930的第一輸入端用以接收信號S2或經放大的信號S2’,電容式倍增濾波器930的第一輸出端用以輸出信號S3。
圖8B繪示本發明另一實施例的電容式倍增濾波器的電路圖。特別是,當混頻模組應用於雙端電路時,適用於圖8B的電容式倍增濾波器930’。
請參照圖8B,在本發明實施例中,圖8B的電容式倍增濾波器930’與圖8A的電容式倍增濾波器930不同之處在於,緩衝器B還包括第二接收端以及第二輸出端,電容式倍增濾波器930’還包括第二輸入端、第二輸出端、電阻R4、電阻R5以及電阻R6,且電容式倍增濾波器930’中的電容器模組910’還包括另一電容器電路C2,電容器電路C2相同於電容器電路C1,電容器電路C1
與C2將於圖9A至圖9C中詳細描述。在此,先說明電容式倍增濾波器930’的電路連接關係。在本實施例中,電阻R4的第一端耦接電容式倍增濾波器930’的第二輸入端。電阻R5的第一端耦接電阻R4的第二端。電阻R6的第一端耦接電阻R4的第二端以及電阻R5的第一端,電阻R6的第二端耦接電容式倍增濾波器930’的第一輸出端。緩衝器B的第二接收端耦接電阻R5的第二端及電容器電路C2的第一端N2,緩衝器B的第一輸出端耦接電容式倍增濾波器930’的第一輸出端,緩衝器B的第二輸出端耦接電阻R3的第二端。電阻R3的第二端耦接電容式倍增濾波器930’的第二輸出端。電容器電路C2的第二端耦接參考電壓端V2。電容式倍增濾波器930’的第一輸入端用以接收信號S21或經放大的信號S21’,電容式倍增濾波器930’的第二輸入端用以接收信號S22或經放大的信號S22’。電容式倍增濾波器930’的第一輸出端用以輸出信號S31,電容式倍增濾波器930’的第二輸出端用以輸出信號S32。
圖8B中,電容器模組910’的電容器電路C1與C2具有相同的等效電容值Ceff,且電容器模組910’的等效電路為電容器電路C1與C2串聯,使得電容器模組910’的等效電容值Cm約等於(1/2)×Ceff。
圖9A至圖9C將說明不同實施例中電容器電路C1與C2的細部電路示意圖。
圖9A繪示本發明一實施例的電容器電路C1與C2的細部電路示意圖。請參照圖9A,在本發明實施例中,電容器電路1000
包括第一端N1/N2、參考電壓端V2、電晶體M1、電晶體M2、電晶體M3、電容器Cf。電晶體M1的第一端用以耦接電流源CS1及電容器電路的第一端N1/N2,電晶體M1的第二端耦接參考電壓端V2。電晶體M2的第一端用以耦接電流源CS2,電晶體M2的第二端耦接參考電壓端V2,電晶體M2的控制端耦接電晶體M2的第一端及電晶體M1的控制端。電晶體M3的第一端用以耦接電流源CS3及電晶體M1的第一端,電晶體M3的第二端耦接參考電壓端V2,電晶體M3的控制端耦接電晶體M2的控制端。電容器Cf的第一端耦接電容器電路的第一端N1/N2,電容器Cf的第二端耦接電晶體M1的控制端。在本實施例中,電晶體M1至M3的第二端作為電容器電路的第二端。
在本實施例中,電流源CS1與CS2產生電流值為I1的電流(如圖是以I1表示),且電流源CS3產生電流值為I1乘以倍數a的電流(如圖是以I1×a表示)。流經電晶體M1及流經電容器Cf的小信號電流為電流值為Ic的電流,流經電晶體M3的小信號電流為電流值為Ic×a的電流。電晶體M1與M2具備相同的通道寬長比(channel width-to-length ratio),且電晶體M3的通道寬長比為電晶體M1的通道寬長比乘以倍數a的數值。基於上述條件,使得電容器電路1000的等效電容值約等於(2+a)×C,其中C為電容器Cf的電容值。
圖9B繪示本發明另一實施例的電容器電路C1與C2的細部電路示意圖。圖9B的電容器電路1010利用三個疊接(cascode)
電路所配置而成。
請參照圖9B,在本發明實施例中,圖9B的電容器電路1010與圖9A的電容器電路1000不同之處在於,電容器電路1010還包括電晶體M4、電晶體M5以及電晶體M6。電晶體M4的第一端與第二端分別耦接於電晶體M1的第二端與參考電壓端V2之間。電晶體M5的第一端與第二端分別耦接於電晶體M2的第二端與參考電壓端V2之間,電晶體M5的控制端耦接電晶體M5的第一端及電晶體M4的控制端。電晶體M6的第一端與第二端分別耦接於電晶體M3的第二端與參考電壓端V2之間,電晶體M6的控制端耦接電晶體M5的控制端。在本實施例中,電晶體M4至M6的第二端作為電容器電路的第二端。
在本實施例中,電流源CS1與CS2產生電流值為I1的電流(如圖是以I1表示),且電流源CS3產生電流值為I1乘以倍數a的電流(如圖是以I1×a表示)。流經電晶體M1及流經電容器Cf的小信號電流為電流值為Ic的電流,流經電晶體M3的小信號電流為電流值為Ic×a的電流。電晶體M1、M2、M4以及M5具備相同的通道寬長比,電晶體M3與M6具備相同的通道寬長比,且電晶體M3的通道寬長比為電晶體M1的通道寬長比乘以倍數a的數值。基於上述條件,使得電容器電路1010的等效電容值約等於(2+a)×C,其中C為電容器Cf的電容值。
圖9C繪示本發明另一實施例的電容器電路C1與C2的細部電路示意圖。請參照圖9C,在本發明實施例中,電容器電路
1020包括第一端N1/N2、參考電壓端V2、電晶體M1至M7以及電容器Cf。電晶體M1的第一端用以耦接電流源CS1及電容器電路的第一端N1/N2。電晶體M2的第一端用以耦接電流源CS2,電晶體M2的控制端耦接電晶體M1的控制端。電晶體M3的第一端用以耦接電流源CS3及電晶體M1的第一端,電晶體M3的控制端耦接電晶體M2的控制端。電晶體M4的第一端耦接電晶體M1的第二端,電晶體M4的第二端耦接參考電壓端V2。電晶體M5的第一端耦接電晶體M2的第二端,電晶體M5的第二端耦接參考電壓端V2,電晶體M5的控制端耦接電晶體M2的第一端及電晶體M4的控制端。電晶體M6的第一端耦接電晶體M3的第二端,電晶體M6的第二端耦接參考電壓端V2,電晶體M6的控制端耦接電晶體M5的控制端。電晶體M7的第一端用以耦接電流源CS4,電晶體M7的第二端耦接參考電壓端V2,電晶體M7的控制端耦接電晶體M7的第一端及電晶體M3的控制端。電容器Cf的第一端耦接電容器電路的第一端N1/N2,電容器Cf的第二端耦接電晶體M1的控制端。在本實施例中,電晶體M4至M7的第二端作為電容器電路的第二端。
在本實施例中,電流源CS1、CS2與CS4產生電流值為I1的電流(如圖是以I1表示),且電流源CS3產生電流值為I1乘以倍數a的電流(如圖是以I1×a表示)。流經電晶體M1的小信號電流為電流值為Ic×n的電流,流經電容器Cf及流經電晶體M7的小信號電流為電流值為Ic的電流,流經電晶體M3的小信號電流
為電流值為Ic×n×a的電流。電晶體M1、M2、M4與M5具備相同的通道寬長比,電晶體M3與M6具備相同的通道寬長比,且電晶體M3的通道寬長比為電晶體M1的通道寬長比乘以倍數a的數值。電晶體M7的通道寬長比為電晶體M1的通道寬長比乘以倍數k的數值。基於上述條件,使得電容器電路1020的等效電容值約等於(1+n+a×n)×C,其中C為電容器Cf的電容值,n為倍數k的函數值。在一些實施例中,n約等於1,k約等於0.25,本發明並不加以限制。
值得注意的是,此經特殊設計的電路結構所建構的電容器電路1000、1010或1020,所提供的等效電容值與倍數a有關,因此相較於相同電容值的單顆電容器能提供較大的等效電容值,並具有較小的面積,從而降低混頻模組、電容器電路及電容式倍增濾波器的設計面積。且採用上述電容器電路1000、1010或1020的電容式倍增濾波器,相較於僅將單顆電容器耦接於緩衝器的第一接收端與參考電壓端(如圖8A中的參考電壓端V2)之間或僅將單顆電容器耦接於緩衝器的第一接收端與第二接收端之間的電容式倍增濾波器,可具有較大的時間常數(time constant)。此外,採用上述電容器電路1000、1010或1020的電容式倍增濾波器皆可應用於低頻,用以將中頻信號濾掉。應用本實施例者亦可將電容器電路1000、1010或1020應用至其他電子設備或不同技術領域的信號濾波設備中,本發明不限制電容器電路1000、1010或1020的應用領域。
在一些實施例中,上述電流源CS1至CS4可設置於電容器電路1000至1020的內部或外部,電流源CS1至CS4各自的第一端分別耦接參考電壓端V1,電流源CS1至CS4各自的第二端分別耦接對應的電晶體M1至M3及M7。在一些實施例中,當於單端電路應用時,上述電容器電路C1、C2、1000至1020中的參考電壓端V2例如為用以接收共模電壓;當於雙端電路應用時,參考電壓端V2例如為用以接收接地電壓,本發明並不加以限制。在一些實施例中,參考電壓端V1例如為用以接收供電電壓,本發明並不加以限制。在一些實施例中,電晶體M1至M7例如為P型金氧半導體電晶體(PMOS)、N型金氧半導體電晶體(NMOS)或雙極性接面型電晶體(BJT),本發明並不加以限制。
圖10繪示本發明一實施例經混頻模組的信號的波形圖。需特別注意的是,為便於觀察信號S1中的直流部分,此處將以經放大的信號S21’、S22’以及信號S31、S32進行說明。
請同時參照圖6及圖10,圖10呈現採用本發明實施例的混頻模組600時,經放大的信號S21’、S22’以及信號S31、S32的波形圖。圖10的橫軸為時間T,縱軸為信號的振幅AMP。如圖10所示,在時間T1之前,控制器140中的控制電路441對直流偏置電路120及121進行粗調操作,在時間T1時,控制器140中的控制電路642開始對直流偏置電路120及121進行細調操作,從而減少經放大的信號S21’、S22’以及信號S31、S32中的直流部分。應用本實施例者可依其需求調整進行粗調操作及進行細調操作的
時間。
綜上所述,本發明實施例所提供的混頻模組、電容器電路及電容式倍增濾波器藉由直流偏置電路調整混頻後的輸入信號中的直流部分,使得經調整的混頻後的輸入信號中的直流部分被減少。因此,混頻模組得以輸出準確的信號而提高整個系統的性能。另一方面,本發明實施例利用經特殊設計的電路結構所建構的電容器電路,相較於相同電容值的單顆電容器能提供較大的等效電容值,並具有較小的面積,從而降低混頻模組、電容器電路及電容式倍增濾波器的設計面積。此外,本發明實施例的電容式倍增濾波器包括上述的電容器電路,因此可具有較大的時間常數,並可應用於低頻。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
Claims (16)
- 一種電容器電路,包括:一第一端;一參考電壓端;一第一電晶體,包括一第一端用以耦接一第一電流源及所述電容器電路的所述第一端,以及一第二端耦接所述參考電壓端;一第二電晶體,包括一第一端用以耦接一第二電流源,一第二端耦接所述參考電壓端,以及一控制端耦接所述第二電晶體的所述第一端及所述第一電晶體的一控制端;一第三電晶體,包括一第一端用以耦接一第三電流源及所述第一電晶體的所述第一端,一第二端耦接所述參考電壓端,以及一控制端耦接所述第二電晶體的所述控制端;以及一第一電容器,包括一第一端耦接所述電容器電路的所述第一端,以及一第二端耦接所述第一電晶體的所述控制端;其中所述第一電流源與所述第二電流源產生具有一第一電流值的一第一電流,且所述第三電流源產生具有一第二電流值的一第二電流,其中所述第二電流值為所述第一電流值乘以一第一倍數的數值。
- 如申請專利範圍第1項所述的電容器電路,其中所述參考電壓端用以接收一共模電壓或一接地電壓。
- 如申請專利範圍第1項所述的電容器電路,其中所述第一電晶體與所述第二電晶體具備相同的通道寬長比,且所述第三電晶體的通道寬長比為所述第一電晶體的所述通道寬長比乘以所述第一倍數的數值。
- 如申請專利範圍第3項所述的電容器電路,其中所述電容器電路的等效電容值等於(2+a)×C,其中,C為所述第一電容器的電容值,a為所述第一倍數。
- 如申請專利範圍第1項所述的電容器電路,還包括:一第四電晶體,包括一第一端與一第二端,分別耦接於所述第一電晶體的所述第二端與所述參考電壓端之間;一第五電晶體,包括一第一端與一第二端,分別耦接於所述第二電晶體的所述第二端與所述參考電壓端之間,以及一控制端耦接所述第五電晶體的所述第一端及所述第四電晶體的一控制端;以及一第六電晶體,包括一第一端與一第二端,分別耦接於所述第三電晶體的所述第二端與所述參考電壓端之間,以及一控制端耦接所述第五電晶體的所述控制端。
- 如申請專利範圍第5項所述的電容器電路,其中所述參考電壓端用以接收一共模電壓或一接地電壓。
- 如申請專利範圍第5項所述的電容器電路,其中所述第一電晶體、所述第二電晶體、所述第四電晶體以及所述第五電晶體具備相同的通道寬長比,所述第三電晶體與所述第六電晶體具備相同的通道寬長比,且所述第三電晶體的所述通道寬長比為所述第一電晶體的所述通道寬長比乘以所述第一倍數的數值。
- 如申請專利範圍第7項所述的電容器電路,其中所述電容器電路的等效電容值等於(2+a)×C,其中,C為所述第一電容器的電容值,a為所述第一倍數。
- 一種電容器電路,包括:一第一端;一參考電壓端;一第一電晶體,包括一第一端用以耦接一第一電流源及所述電容器電路的所述第一端;一第二電晶體,包括一第一端用以耦接一第二電流源,以及一控制端耦接所述第一電晶體的一控制端;一第三電晶體,包括一第一端用以耦接一第三電流源及所述第一電晶體的所述第一端,以及一控制端耦接所述第二電晶體的所述控制端;一第四電晶體,包括一第一端耦接所述第一電晶體的一第二端,以及一第二端耦接所述參考電壓端;一第五電晶體,包括一第一端耦接所述第二電晶體的一第二端,一第二端耦接所述參考電壓端,以及一控制端耦接所述第二電晶體的所述第一端及所述第四電晶體的一控制端;一第六電晶體,包括一第一端耦接所述第三電晶體的一第二端,一第二端耦接所述參考電壓端,以及一控制端耦接所述第五電晶體的所述控制端;一第七電晶體,包括一第一端用以耦接一第四電流源,一第二端耦接所述參考電壓端,以及一控制端耦接所述第七電晶體的所述第一端及所述第三電晶體的所述控制端;以及一第一電容器,包括一第一端耦接所述電容器電路的所述第一端,以及一第二端耦接所述第一電晶體的所述控制端。
- 如申請專利範圍第9項所述的電容器電路,其中所述第一電流源、所述第二電流源與所述第四電流源產生具有一第一電流值的一第一電流,且所述第三電流源產生具有一第二電流值的一第二電流,其中所述第二電流值為所述第一電流值乘以一第一倍數的數值。
- 如申請專利範圍第10項所述的電容器電路,其中所述第一電晶體、所述第二電晶體、所述第四電晶體以及所述第五電晶體具備相同的通道寬長比,所述第三電晶體與所述第六電晶體具備相同的通道寬長比,且所述第三電晶體的所述通道寬長比為所述第一電晶體的所述通道寬長比乘以所述第一倍數的數值。
- 如申請專利範圍第11項所述的電容器電路,其中所述第七電晶體的通道寬長比為所述第一電晶體的所述通道寬長比乘以一第二倍數的數值。
- 如申請專利範圍第12項所述的電容器電路,其中所述電容器電路的等效電容值等於(1+n+a×n)×C,其中,C為所述第一電容器的電容值,a為所述第一倍數,n為所述第二倍數的函數值。
- 如申請專利範圍第9項所述的電容器電路,其中所述參考電壓端用以接收一共模電壓或一接地電壓。
- 一種電容式倍增濾波器,包括:一電容器模組,包括如申請專利範圍第1、5或9項其中之一所述之一電容器電路作為一第一電容器電路;一第一電阻,包括一第一端耦接所述電容式倍增濾波器的一第一輸入端;一第二電阻,包括一第一端耦接所述第一電阻的一第二端;一第三電阻,包括一第一端耦接所述第一電阻的所述第二端以及所述第二電阻的所述第一端,以及一第二端耦接所述電容式倍增濾波器的一第一輸出端;以及一緩衝器,包括一第一接收端耦接所述第二電阻的一第二端及所述第一電容器電路的一第一端,以及一第一輸出端耦接所述第三電阻的所述第二端。
- 如申請專利範圍第15項所述的電容式倍增濾波器,其中上述電容器模組還包括如申請專利範圍第1、5或9項其中之一所述之另一電容器電路作為一第二電容器電路;所述緩衝器還包括一第二接收端以及一第二輸出端;所述的電容式倍增濾波器還包括:一第二輸入端;一第二輸出端;一第四電阻,包括一第一端耦接所述電容式倍增濾波器的所述第二輸入端;一第五電阻,包括一第一端耦接所述第四電阻的一第二端;以及一第六電阻,包括一第一端耦接所述第四電阻的所述第二端以及所述第五電阻的所述第一端,以及一第二端耦接所述電容式倍增濾波器的所述第二輸出端,其中所述緩衝器的所述第二接收端耦接所述第五電阻的一第二端及所述第二電容器電路的一第一端,所述緩衝器的所述第二輸出端耦接所述第六電阻的所述第二端。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107144235A TWI676351B (zh) | 2018-12-07 | 2018-12-07 | 電容器電路及電容式倍增濾波器 |
CN201910033714.5A CN111294012B (zh) | 2018-12-07 | 2019-01-14 | 电容器电路及电容倍增式滤波器 |
US16/579,877 US10911026B2 (en) | 2018-12-07 | 2019-09-24 | Capacitor circuit and capacitive multiple filter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107144235A TWI676351B (zh) | 2018-12-07 | 2018-12-07 | 電容器電路及電容式倍增濾波器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI676351B true TWI676351B (zh) | 2019-11-01 |
TW202023190A TW202023190A (zh) | 2020-06-16 |
Family
ID=69188761
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107144235A TWI676351B (zh) | 2018-12-07 | 2018-12-07 | 電容器電路及電容式倍增濾波器 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10911026B2 (zh) |
CN (1) | CN111294012B (zh) |
TW (1) | TWI676351B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI813286B (zh) * | 2022-05-12 | 2023-08-21 | 立積電子股份有限公司 | 聲波裝置及其製造方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11971735B2 (en) * | 2019-11-01 | 2024-04-30 | Texas Instruments Incorporated | Low area frequency compensation circuit and method |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6778004B1 (en) * | 2002-12-20 | 2004-08-17 | Cypress Semiconductor Corporation | Decoupling capacitor multiplier |
TW200518453A (en) * | 2003-09-15 | 2005-06-01 | Samsung Electronics Co Ltd | Capacitance multiplier |
US7466175B2 (en) * | 2006-12-29 | 2008-12-16 | Motorola, Inc. | Capacitance multiplier circuit |
WO2009013697A1 (en) * | 2007-07-24 | 2009-01-29 | Koninklijke Philips Electronics N.V. | A shift register circuit having threshold voltage compensation |
US9461622B2 (en) * | 2014-05-02 | 2016-10-04 | Nxp B.V. | Capacitance multiplier and method |
CN107508583A (zh) * | 2017-08-31 | 2017-12-22 | 电子科技大学 | 基于电流型电容倍增的长延时电路 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3605032A (en) * | 1970-05-04 | 1971-09-14 | Nasa | Active rc networks |
US3891938A (en) * | 1974-07-19 | 1975-06-24 | Northern Electric Co | Functionally tunable active low-pass filter |
FR2595527B1 (fr) * | 1986-03-04 | 1988-05-13 | Cit Alcatel | Circuit multiplicateur de capacite, notamment pour joncteur electronique |
US5724653A (en) | 1994-12-20 | 1998-03-03 | Lucent Technologies Inc. | Radio receiver with DC offset correction circuit |
US6498929B1 (en) | 1996-06-21 | 2002-12-24 | Kabushiki Kaisha Toshiba | Receiver having DC offset decreasing function and communication system using the same |
US5961215A (en) * | 1997-09-26 | 1999-10-05 | Advanced Micro Devices, Inc. | Temperature sensor integral with microprocessor and methods of using same |
US6148047A (en) | 1998-05-06 | 2000-11-14 | Philips Electronics North America Corporation | DC offset compensation for zero if quadrature demodulator |
TW405314B (en) | 1998-08-28 | 2000-09-11 | Ind Tech Res Inst | Device for eliminating DC offset utilizing noise regulation technique and its method |
JP2002232271A (ja) | 2001-02-01 | 2002-08-16 | Fujitsu Ltd | Dcオフセットキャンセル回路、光−電気パルス変換回路、及びパルス整形回路 |
KR100474085B1 (ko) | 2003-02-07 | 2005-03-10 | 인티그런트 테크놀로지즈(주) | 디씨 오프셋 보상 회로 및 방법과 이를 이용한 신호 처리장치 |
EP1517445A2 (en) * | 2003-09-15 | 2005-03-23 | Samsung Electronics Co., Ltd. | Capacitance multiplier |
US7215266B2 (en) | 2004-05-21 | 2007-05-08 | Wionics Research | Hybrid DC offset cancellation scheme for wireless receiver |
US8204466B2 (en) | 2004-05-21 | 2012-06-19 | Realtek Semiconductor Corp. | Dynamic AC-coupled DC offset correction |
KR100574470B1 (ko) | 2004-06-21 | 2006-04-27 | 삼성전자주식회사 | 전류증폭결합기를 포함하는 선형 혼합기회로 |
JP2006060456A (ja) | 2004-08-19 | 2006-03-02 | Matsushita Electric Ind Co Ltd | Dcオフセットキャリブレーションシステム |
US7307460B2 (en) * | 2005-12-12 | 2007-12-11 | Xilinx, Inc. | Method and apparatus for capacitance multiplication within a phase locked loop |
TWI277109B (en) * | 2006-01-19 | 2007-03-21 | Ind Tech Res Inst | Capacitor multiplier |
US7642498B2 (en) * | 2007-04-04 | 2010-01-05 | Aptina Imaging Corporation | Capacitor multipler circuits and the applications thereof to attenuate row-wise temporal noise in image sensors |
US7598793B1 (en) * | 2008-03-21 | 2009-10-06 | Qualcomm Incorporated | Capacitance multiplier circuit |
WO2010113527A1 (ja) | 2009-04-03 | 2010-10-07 | パナソニック株式会社 | 2次歪補正受信機及び2次歪補正方法 |
US8634793B2 (en) | 2010-05-10 | 2014-01-21 | Csr Technology Inc. | IP2 calibration measurement and signal generation |
US8664973B2 (en) * | 2012-08-06 | 2014-03-04 | Broadcom Corporation | Common mode termination with C-multiplier circuit |
DE102013104485A1 (de) | 2013-05-02 | 2014-11-06 | Infineon Technologies Ag | Eine vorrichtung und ein verfahren zum bearbeiten eines empfangssignals und eine mischereinheit |
US9484871B1 (en) * | 2014-05-16 | 2016-11-01 | Marvell International Ltd. | Complex bandpass filter having a transfer function with two poles |
US10484213B2 (en) | 2017-10-31 | 2019-11-19 | Finisar Corporation | DC offset cancellation and crosspoint control circuit |
-
2018
- 2018-12-07 TW TW107144235A patent/TWI676351B/zh active
-
2019
- 2019-01-14 CN CN201910033714.5A patent/CN111294012B/zh active Active
- 2019-09-24 US US16/579,877 patent/US10911026B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6778004B1 (en) * | 2002-12-20 | 2004-08-17 | Cypress Semiconductor Corporation | Decoupling capacitor multiplier |
TW200518453A (en) * | 2003-09-15 | 2005-06-01 | Samsung Electronics Co Ltd | Capacitance multiplier |
US7466175B2 (en) * | 2006-12-29 | 2008-12-16 | Motorola, Inc. | Capacitance multiplier circuit |
WO2009013697A1 (en) * | 2007-07-24 | 2009-01-29 | Koninklijke Philips Electronics N.V. | A shift register circuit having threshold voltage compensation |
US9461622B2 (en) * | 2014-05-02 | 2016-10-04 | Nxp B.V. | Capacitance multiplier and method |
CN107508583A (zh) * | 2017-08-31 | 2017-12-22 | 电子科技大学 | 基于电流型电容倍增的长延时电路 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI813286B (zh) * | 2022-05-12 | 2023-08-21 | 立積電子股份有限公司 | 聲波裝置及其製造方法 |
Also Published As
Publication number | Publication date |
---|---|
US20200186129A1 (en) | 2020-06-11 |
CN111294012A (zh) | 2020-06-16 |
CN111294012B (zh) | 2023-05-02 |
US10911026B2 (en) | 2021-02-02 |
TW202023190A (zh) | 2020-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9893728B2 (en) | Wideband highly-linear low output impedance D2S buffer circuit | |
KR101739921B1 (ko) | 수신기 내 오프셋 보상 | |
EP2804313B1 (en) | Transconductance amplifier | |
US20020111152A1 (en) | Low noise mixer circuit with improved gain | |
US8594583B2 (en) | Apparatus and method for radio frequency reception with temperature and frequency independent gain | |
US8169266B2 (en) | Mixer circuits and methods | |
US10348260B2 (en) | Amplifier circuit and filter | |
US8441313B2 (en) | Current-mode analog baseband apparatus | |
US9178549B2 (en) | High performance, low cost receiver front end | |
US9503022B2 (en) | Balanced up-conversion mixer | |
TWI676351B (zh) | 電容器電路及電容式倍增濾波器 | |
US9923532B2 (en) | System and method to directly couple to analog to digital converter having lower voltage reference | |
US9503053B1 (en) | Active balun for wideband applications | |
CN107408927B (zh) | 适用于噪声抑制的放大器 | |
TWI811577B (zh) | 偵測器電路及用於偵測本地振盪器洩漏及影像音調的方法 | |
WO2008154827A1 (en) | Frequency mixer | |
TWI692197B (zh) | 混頻模組 | |
US11606069B2 (en) | Single-ended-to-differential amplifier and radio frequency receiver | |
US20070092038A1 (en) | Blocker performance in a radio receiver | |
US20090115518A1 (en) | Differential amplifier with input stage inverting common-mode signals | |
JP6349242B2 (ja) | 受信装置及びその歪み抑圧方法、半導体装置並びに電子機器 | |
JP2007508768A (ja) | 相互コンダクタンス回路 | |
TW202044759A (zh) | 訊號處理電路 | |
KR20160011900A (ko) | 저잡음 증폭기 |