[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

TWI673711B - 記憶體裝置 - Google Patents

記憶體裝置 Download PDF

Info

Publication number
TWI673711B
TWI673711B TW107135120A TW107135120A TWI673711B TW I673711 B TWI673711 B TW I673711B TW 107135120 A TW107135120 A TW 107135120A TW 107135120 A TW107135120 A TW 107135120A TW I673711 B TWI673711 B TW I673711B
Authority
TW
Taiwan
Prior art keywords
transistor
terminal
voltage
latch
data signal
Prior art date
Application number
TW107135120A
Other languages
English (en)
Other versions
TW202015051A (zh
Inventor
中岡裕司
Original Assignee
華邦電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 華邦電子股份有限公司 filed Critical 華邦電子股份有限公司
Priority to TW107135120A priority Critical patent/TWI673711B/zh
Application granted granted Critical
Publication of TWI673711B publication Critical patent/TWI673711B/zh
Publication of TW202015051A publication Critical patent/TW202015051A/zh

Links

Landscapes

  • Static Random-Access Memory (AREA)
  • Dram (AREA)

Abstract

一種記憶體裝置,包括資料接收器、閂鎖驅動器以及電壓偏移器。資料接收器操作在第一電壓,用以接收致能信號、參考信號以及輸入資料信號,並依據第一電壓輸出內部資料信號。閂鎖驅動器接收寫入選擇信號以及內部資料信號,並依據第一電壓閂鎖內部資料信號,以及依據第二電壓輸出至少一閂鎖資料信號。電壓偏移器依據第二電壓接收至少一閂鎖資料信號,並依據至少一閂鎖資料信號以產生至少一輸出資料信號,其中電壓偏移器依據第一電壓設定至少一輸出資料信號的電壓值,其中第一電壓的電壓值大於第二電壓的電壓值。

Description

記憶體裝置
本發明是有關於一種記憶體裝置,且特別是有關於一種可提昇操作速度並且降低功率消耗的記憶體裝置。
在習知的低功率雙倍資料速率4X(low power double data rate 4X,LPDDR4X)的標準的半導體記憶體裝置中,出於降低功率消耗的目的,會設計使記憶體裝置中資料接收器具有較低的操作電壓(例如是0.6伏特),而記憶體裝置的周遭電路則會設計具有較高的操作電壓(例如是1.1伏特)。
然而,當以較低的操作電壓來驅動記憶體裝置的資料接收器時,會因電壓太低而導致記憶體裝置速度下降的問題,此外,由於記憶體裝置的其他周遭電路均是以較高的操作電壓來進行驅動,會使得記憶體裝置的降低功率消耗效果不顯著。因此,如何對記憶體裝置的資料接收器及周遭電路進行設計則成為一個重要的課題。
本發明提供一種記憶體裝置,可藉由不同電壓值的操作電壓來分別驅動資料接收器及其他周遭電路,藉此提升記憶體裝置的操作速度,並達到降低記憶體裝置功率消耗之目的。
本發明的記憶體裝置,包括資料接收器、閂鎖驅動器以及電壓偏移器。資料接收器操作在第一電壓,用以接收致能信號、參考信號以及輸入資料信號,並依據第一電壓輸出內部資料信號。閂鎖驅動器耦接至資料接收器,用以接收寫入選擇信號以及內部資料信號,並依據第一電壓閂鎖內部資料信號,以及依據第二電壓輸出至少一閂鎖資料信號。電壓偏移器耦接至閂鎖驅動器,依據第二電壓接收至少一閂鎖資料信號,並依據至少一閂鎖資料信號以產生至少一輸出資料信號,其中電壓偏移器依據第一電壓設定至少一輸出資料信號的電壓值,其中,第一電壓的電壓值大於第二電壓的電壓值。
基於上述,本發明藉由電壓值較大的第一電壓來驅動資料接收器,並透過將閂鎖驅動器及電壓偏移器分級驅動的方式,分別以第一電壓驅動閂鎖驅動器來閂鎖內部資料信號,再以電壓值較小的第二電壓驅動閂鎖驅動器以輸出至少一閂鎖資料信號,接著分別以第二電壓來驅動電壓偏移器來接收至少一閂鎖資料信號,再透過第一電壓來驅動電壓偏移器以設定至少一輸出資料信號的電壓值,藉此提升記憶體裝置的操作速度,並達到降低記憶體裝置功率消耗之目的。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
請參照圖1,圖1繪示本發明一實施例的記憶體裝置的電路方塊示意圖。記憶體裝置100包括資料接收器110、閂鎖驅動器120以及電壓偏移(level shift)器130。資料接收器110操作於第一電壓V1,會接收致能信號En、參考信號Ref以及輸入資料信號Din,並且資料接收器110會依據第一電壓V1來輸出內部資料信號IDS至閂鎖驅動器120。閂鎖驅動器120耦接至資料接收器110,操作於第一電壓V1及第二電壓V2,並且會接收重置信號Reset、寫入選擇信號WDQS以及來自資料接收器110的內部資料信號IDS,其中,閂鎖驅動器120可依據重置信號Reset進行重置操作,並且可依據寫入選擇信號WDQS來進行寫入操作。
接著,閂鎖驅動器120會依據第一電壓V1來對內部資料信號IDS進行閂鎖,並且在閂鎖內部資料信號IDS後,依據第二電壓V2來輸出至少一閂鎖資料信號(例如是閂鎖資料信號LDS)至電壓偏移器130,需要注意的是,為簡化說明,本實施例僅繪示一個閂鎖資料信號LDS以作為示範性實施例,然本領域具通常知識者可依據實際應用時的需求,調整閂鎖資料信號的數量,本發明對此並不加以限制。
電壓偏移器130耦接至閂鎖驅動器120,操作於第一電壓V1及第二電壓V2,會依據第二電壓V2來接收閂鎖資料信號LDS,並且依據閂鎖資料信號LDS來產生至少一輸出資料信號(例如是輸出資料信號ODS),其中電壓偏移器130會依據第一電壓來設定輸出資料信號ODS的電壓值,在此請注意,為簡化說明,本實施例同樣僅繪示一個輸出資料信號ODS作為示範性實施例,然本發明對輸出資料信號的數量並不加以限制。
值得一提的是,在本實施例中,第一電壓V1的電壓值會大於第二電壓V2的電壓值,亦即本實施例是以不同電壓值的第一電壓V1及第二電壓V2來分別驅動資料接收器110、閂鎖驅動器120以及電壓偏移器130以進行多個動作。如此一來,便可透過提供電壓值較大的第一電壓V1來操作資料接收器110,達到提升記憶體裝置100操作速度的目的。此外,亦透過對閂鎖驅動器120以及電壓偏移器130分級驅動的方式,以電壓值較大的第一電壓V1來驅動閂鎖驅動器120,藉此來接收並閂鎖內部資料信號IDS,並以電壓值較小的第二電壓V2來驅動閂鎖驅動器120以輸出閂鎖資料信號LDS,再以電壓值較小的第二電壓V2來驅動電壓偏移器130,以接收閂鎖資料信號LDS,並以電壓值較大的第一電壓V1來驅動電壓偏移器130以設定輸出資料信號ODS,藉此達到降低記憶體裝置100的功率消耗之目的。
請參照圖2,圖2繪示本發明另一實施例的記憶體裝置的電路方塊示意圖。記憶體裝置200包括資料接收器210、閂鎖驅動器220以及電壓偏移器230。資料接收器210操作在第一電壓V1,會接收致能信號En、參考信號Ref以及輸入資料信號Din,並依據第一電壓V1來輸出內部資料信號IDS。詳細來說明,資料接收器210包括電晶體T1~T6以及反向電路210a。電晶體T1的第一端接收第一電壓V1,電晶體T1的控制端接收致能信號En,電晶體T1的第二端耦接至電晶體T2的第一端。電晶體T2的第一端耦接至電晶體T1的第二端,電晶體T2的控制端接收參考信號Ref,電晶體T2的第二端耦接至電晶體T3的第一端。電晶體T3的第一端耦接至電晶體T2的第二端,電晶體T3的控制端與第一端相互耦接,電晶體T3的第二端接收接地電壓GND。
電晶體T4的第一端耦接至電晶體T1的第二端,電晶體T4的控制端接收輸入資料信號Din,電晶體T4的第二端耦接至電晶體T5的第一端。電晶體T5的第一端耦接至電晶體T4的第二端,電晶體T5的控制端耦接至電晶體T3的控制端,電晶體T5的第二端接收接地電壓GND,其中,電晶體T1可形成一電流源,電晶體T2、T4可形成一差動對,電晶體T3、T5則可形成一主動負載,亦即在本實施例中,電晶體T1~T5可形成一差動放大器。電晶體T6的第一端耦接至電晶體T5的第一端,電晶體T6的控制端接收致能信號En,電晶體T6的第二端接收接地電壓GND。反向電路210a耦接至電晶體T6的第一端,並用以輸出內部資料信號IDS。
進一步來說明,反向電路210a中包括電晶體T7~T8。電晶體T7的第一端接收第一電壓V1,電晶體T7的控制端耦接至電晶體T6的第一端,並且電晶體T7的第二端會輸出內部資料信號IDS。電晶體T8的第一端耦接至電晶體T7的第二端,電晶體T8的控制端耦接至電晶體T7的控制端,電晶體T8的第二端會接收接地電壓GND。
值得一提的是,本實施例的反向電路210a可以本領域具通常知識者所熟知的其他記憶體裝置電路的反向電路的架構來據以實施,本發明對此並不加以限制。
此外,閂鎖驅動器220包括第一閂鎖驅動電路221以及第二閂鎖驅動電路222。第一閂鎖驅動電路221耦接至資料接收器210,操作於第一電壓V1及第二電壓V2,會接收重置信號Reset、寫入選擇信號WDQS以及內部資料信號IDS,並且依據第一電壓V1閂鎖來自資料接收器210的內部資料信號IDS,以及依據第二電壓V2輸出至少一閂鎖資料信號中的一個閂鎖資料信號(例如是第一閂鎖資料信號LDS1)。而第二閂鎖驅動電路222則同樣耦接至資料接收器210,並且同樣操作於第一電壓V1及第二電壓V2,會接收重置信號Reset、寫入選擇信號WDQS以及內部資料信號IDS,以依據第一電壓V1閂鎖來自資料接收器210的內部資料信號IDS,並依據第二電壓V2輸出至少一閂鎖資料信號中的一個閂鎖資料信號(例如是第二閂鎖資料信號LDS2),其中第一閂鎖驅動電路221及第二閂鎖驅動電路222會依據重置信號Reset進行重置操作。此外,第一閂鎖驅動電路221及第二閂鎖驅動電路222會分別依據寫入選擇信號WDQS進行寫入操作,其中,第一閂鎖驅動電路221所接收的寫入選擇信號WDQS與第二閂鎖驅動電路222所接收的寫入選擇信號WDQS呈現反向。
此外,本發明另有提到,本實施例的第一閂鎖資料信號LDS1例如是奇通道信號,而第二閂鎖資料信號LDS2則例如是偶通道信號,如此一來,可藉由在記憶體裝置中準備奇通道及偶通道兩個路徑,使記憶體裝置在時脈信號上升及下降時皆能傳輸資料,亦即在一個時脈週期內可傳輸兩次資料,以提升記憶體裝置的操作速度。
另一方面,電壓偏移器230包括第一電壓偏移電路231以及第二電壓偏移電路232。第一電壓偏移電路231耦接至第一閂鎖驅動電路221,操作於第一電壓V1及第二電壓V2,會依據第二電壓V2來接收第一閂鎖資料信號LDS1,並依據第一閂鎖資料信號LDS1來產生至少一輸出資料信號中的一個輸出資料信號(例如是第一輸出資料信號ODS1),其中第一電壓偏移電路231會依據第一電壓V1來設定第一輸出資料信號ODS1的電壓值。相對地,第二電壓偏移電路232則耦接至第二閂鎖驅動電路222,依據第二電壓V2來接收第二閂鎖資料信號LDS2,並且會依據第二閂鎖資料信號LDS2來產生至少一輸出資料信號中的一個輸出資料信號(例如是第二閂鎖資料信號ODS2),其中第二輸出資料信號ODS2的電壓值由第二電壓偏移電路232依據第一電壓V1來設定。
接著,詳細來說明關於第一閂鎖驅動電路221以及第二閂鎖驅動電路222的內部電路結構,為方便說明,在此僅繪示第一閂鎖驅動電路221的內部電路結構,並以第一閂鎖驅動電路221作為示範性實施例來進行說明,請同步參照圖2及圖3,圖3繪示本發明圖2實施例的閂鎖驅動電路的內部電路結構示意圖。第一閂鎖驅動電路221包括閂鎖電路221a以及驅動電路221b。閂鎖電路221a耦接至資料接收器210,用以接收重置信號Reset、寫入選擇信號WDQS以及內部資料信號IDS,會依據第一電壓V1來對內部資料信號IDS進行閂鎖。驅動電路221b耦接至閂鎖電路221a,會依據第二電壓V2來輸出第一閂鎖資料信號LDS1。
進一步來說,閂鎖電路221a包括反向器INV1~INV4、傳輸閘TC1~TC2以及閂鎖器IVC1~ IVC2。反向器INV1的輸入端接收寫入選擇信號WDQS,反向器INV1的輸出端耦接至反向器INV2的輸入端,並輸出反向寫入選擇信號。反向器INV2的輸入端耦接至反向器INV1的輸出端,反向器INV2的輸出端耦接至傳輸閘TC1的P通道控制端。反向器INV3的輸入端接收內部資料信號IDS,反向器INV3的輸出端耦接至傳輸閘TC1的輸入端,並輸出反向內部資料信號。傳輸閘TC1的N通道控制端耦接至反向器INV1的輸出端,傳輸閘TC1的P通道控制端耦接至反向器INV2的輸出端,傳輸閘TC1的輸入端耦接至反向器INV3的輸出端,以及傳輸閘TC1的輸出端耦接至閂鎖器IVC1的輸入端,其中,傳輸閘TC1接收反向內部資料信號,並且會受控於反向寫入選擇信號以被導通或被斷開。
閂鎖器IVC1的輸入端耦接至傳輸閘TC1的輸出端,閂鎖器IVC1的輸出端耦接至傳輸閘TC2的輸入端,用以對反向內部資料信號進行閂鎖。傳輸閘TC2的P通道控制端耦接至反向器INV1的輸出端,傳輸閘TC2的N通道控制端耦接至反向器INV2的輸出端,傳輸閘TC2的輸入端耦接至閂鎖器IVC1的輸出端,以及傳輸閘TC2的輸出端耦接至閂鎖器IVC2的輸入端,其中,傳輸閘TC2接收閂鎖器IVC1中的信號,並且會受控於反向寫入選擇信號以被導通或被斷開。反向器INV4的輸入端接收重置信號Reset,反向器INV4的輸出端耦接至閂鎖器IVC2的輸入端,以輸出反向重置信號。閂鎖器IVC2的輸入端耦接至傳輸閘TC2的輸出端,閂鎖器IVC2的輸出端耦接至驅動電路221b,會閂鎖來自閂鎖器IVC1中的信號以及反向重置信號。
詳細來說明閂鎖電路221a中各元件間的作動方式。於閂鎖電路221a中,反向器INV3會接收內部資料信號IDS,以產生反向內部資料信號,而反向器INV4則會接收重置信號Reset,以產生反向重置信號。當寫入選擇信號WDQS為邏輯低準位(例如是0)時,反向器INV1會接收寫入選擇信號WDQS,以產生為邏輯高準位(例如是1)的反向寫入選擇信號,此時傳輸閘TC1會受控於為邏輯高準位的反向寫入選擇信號而被導通,接收反向內部資料信號並傳輸至閂鎖器IVC1以進行閂鎖,此時傳輸閘TC2受控於反向寫入選擇信號而被斷開。
接著,當寫入選擇信號WDQS轉態為邏輯高準位(即1)時,則反向寫入選擇信號會轉態為邏輯低準位(即0),此時傳輸閘TC1會受控於為邏輯低準位的反向寫入選擇信號而被斷開,而傳輸閘TC2則受控於為邏輯低準位的反向寫入選擇信號而被導通,以接收閂鎖器IVC1中的資料並傳輸至閂鎖器IVC2,使閂鎖器IVC2對閂鎖器IVC1中的資料以及反向重置信號進行閂鎖,以輸出一反向第一閂鎖資料信號至驅動電路221b。
此外,本發明另有提到,閂鎖器IVC1中包括反向器INV5~ INV6,反向器INV5的輸入端耦接至傳輸閘TC1的輸出端,反向器INV5的輸出端耦接至傳輸閘TC2的輸入端。反向器INV6的輸入端耦接至反向器INV5的輸出端,反向器INV6的輸出端耦接至反向器INV5的輸入端。閂鎖器IVC2則包括反向器INV7以及反及閘NAND1。反及閘NAND1的第一端耦接至傳輸閘TC2的輸出端,反及閘NAND1的第二端耦接至反向器INV4的輸出端,反及閘NAND1的輸出端則與反向器INV7的輸入端相互耦接,並且反向器INV7的輸出端耦接至反及閘NAND1的第一端。
另一方面,驅動電路221b包括電晶體T9a~T10a。電晶體T9a的第一端接收第二電壓V2,電晶體T9a的控制端耦接至閂鎖電路221a中閂鎖器IVC2的輸出端,電晶體T9a的第二端則輸出第一閂鎖資料信號LDS1。電晶體T10a的第一端耦接至電晶體T9a的第二端,電晶體T10a的控制端同樣耦接至閂鎖電路221a中閂鎖器IVC2的輸出端,並且電晶體T10a的第二端接收接地電壓GND,如此一來,驅動電路221b在接收到反向第一閂鎖資料信號後,便會依據第二電壓V2來輸出第一閂鎖資料信號LDS1,其中,本實施例的驅動電路221b的電晶體T9a為P型電晶體,電晶體T10a為N型電晶體。此外,本實施例的第二閂鎖驅動電路222的內部電路結構及元件作動方式與第一閂鎖驅動電路221相類似,故本領域具通常知識者可依據前述關於第一閂鎖驅動電路221實施方式的說明,來實現本實施例第二閂鎖驅動電路222的內部電路結構,在此不重複贅述。
值得一提的是,請同步參照圖2及圖4,圖4繪示本發明圖2實施例的閂鎖驅動電路的另一實施方式的內部電路結構示意圖。與前述圖3實施例不同的地方在於,本實施例的閂鎖電路221a更包括反向器INVa,並且本實施例的驅動電路221b中電晶體T9b及電晶體T10b均為N型電晶體。詳細來說明,反向器INVa的輸入端耦接至閂鎖器IVC2的輸出端,並且反向器INVa的輸出端耦接至驅動電路221b中電晶體T9b的控制端,其中,反向器INVa接收來自閂鎖器IVC2的反向第一閂鎖資料信號以傳輸第一閂鎖資料信號LDS1至電晶體T9b的控制端。如此一來,本實施例的驅動電路221b可藉由使用為N型電晶體的電晶體T9b、T10b,來增加驅動電路221b的驅動能力並提升操作速度。除此之外,驅動電路221b中的電晶體T9b會因基體效應(Body effect),而使得驅動電路221b的第一閂鎖資料信號LDS1的電壓值最高可實質上等於第二電壓V2的電壓值減去電晶體T9b的閾值電壓的電壓值,藉此達到省電及降低功率消耗的效果。相對的,本實施例的第二閂鎖驅動電路222中的閂鎖電路同樣可包括反向器INVa,並且驅動電路中的電晶體同樣可以均替換為N型電晶體,本領域具通常知識者可依據前述關於閂鎖電路221a及驅動電路221b實施方式的說明,實現本實施例第二閂鎖驅動電路222的內部電路結構,在此不重複贅述。
此外,本實施例的閂鎖電路221a及驅動電路221b的其餘電路結構及作動方式與圖3實施例相類似,在此不重複贅述。
接著,詳細來說明關於第一電壓偏移電路231以及第二電壓偏移電路232的內部電路結構,為方便說明,在此同樣僅繪示第一電壓偏移電路231的內部電路結構,並以第一電壓偏移電路231作為示範性實施例來進行說明,請同步參照圖2及圖5,圖5繪示本發明圖2實施例的電壓偏移電路的內部電路結構示意圖。第一電壓偏移電路231包括第一輸入電路231a以及第一輸出設定電路231b,第一輸入電路231a耦接至第一閂鎖驅動電路221,會依據第二電壓V2來接收第一閂鎖資料信號LDS1。第一輸出設定電路231b則耦接至第一輸入電路231a,並依據第一閂鎖資料信號LDS1來產生第一輸出資料信號ODS1,其中第一輸出設定電路231b會依據第一電壓V1來設定第一輸出資料信號ODS1的電壓值。
進一步來說,本實施例的第一輸入電路231a包括反向器INV9、INV10。反向器INV9的輸入端耦接至第一閂鎖驅動電路221,並且會接收第一閂鎖資料信號LDS1,反向器INV9的輸出端耦接至第一輸出設定電路231b。反向器INV10的輸入端耦接至反向器INV9的輸出端,並且反向器INV10的輸出端耦接至第一輸出設定電路231b。
另一方面,第一輸出設定電路231b包括電晶體T11~T16。電晶體T11的第一端接收第一電壓V1,電晶體T11的控制端耦接至電晶體T14的第一端,電晶體T11的第二端耦接至電晶體T13的控制端。電晶體T12的第一端耦接至電晶體T11的第二端,電晶體T12的控制端耦接至第一輸入電路231a中反向器INV9的輸出端,電晶體T12的第二端接收接地電壓GND。電晶體T13的第一端接收第一電壓V1,電晶體T13的控制端耦接至電晶體T11的第二端,電晶體T13的第二端耦接至電晶體T11的控制端。電晶體T14的第一端耦接至電晶體T13的第二端,電晶體T14的控制端耦接至第一輸入電路231a中反向器INV10的輸出端,電晶體T14的第二端接收接地電壓GND。電晶體T15的第一端接收第一電壓V1,電晶體T15的控制端耦接至電晶體T13的第二端,電晶體T15的第二端耦接至電晶體T16的第一端,並輸出第一輸出資料信號ODS1。電晶體T16的第一端耦接至電晶體T15的第二端,電晶體T16的控制端耦接至電晶體T15的控制端,電晶體T16的第二端接收接地電壓GND。
此外,需要注意的是,本實施例的第二電壓偏移電路232的內部電路結構與第一電壓偏移電路231的內部電路結構相類似,故本領域具通常知識者可依據前述關於第一電壓偏移電路231實施方式的說明,來實現本實施例第二電壓偏移電路232的內部電路結構,在此不重複贅述。
基於上述說明,本實施例可藉由提供較大電壓值的第一電壓V1來操作資料接收器210的方式,來提升記憶體裝置200的操作速度,並且在閂鎖驅動器220中,分別提供不同電壓值的第一電壓V1及第二電壓V2至第一閂鎖驅動電路221及第二閂鎖驅動電路222中的閂鎖電路及驅動電路,以分級驅動其電路動作,並且在電壓偏移器230中,分別提供不同電壓值的第一電壓V1及第二電壓V2至第一電壓偏移電路231及第二電壓偏移電路232中的輸入電路及輸出設定電路,分級驅動其電路動作,據此達到降低記憶體裝置200的功率消耗之目的。
綜上所述,本發明透過具有較大電壓值的第一電壓來驅動資料接收器,以提升記憶體裝置的操作速度,並且會以第一電壓驅動閂鎖驅動器來閂鎖內部資料信號,並且以具有較小電壓值的第二電壓驅動閂鎖驅動器來輸出至少一閂鎖資料信號,接著以第二電壓來驅動電壓偏移器以接收至少一閂鎖資料信號,再透過第一電壓驅動電壓偏移器來輸出至少一輸出資料信號,藉此透過分級驅動的方式,來達到降低記憶體裝置的功率消耗之目的。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。 [產業利用性]
本發明透過兩個不同電壓值的第一電壓及第二電壓來分別驅動記憶體裝置中的資料接收器、閂鎖驅動器以及電壓偏移器,以依據第一電壓及第二電壓來進行不同的操作,進而提升記憶體裝置的操作速度,並可實現記憶體裝置的低功率消耗性能。
100、200‧‧‧記憶體裝置
110、210‧‧‧資料接收器
120、220‧‧‧閂鎖驅動器
130、230‧‧‧電壓偏移器
210a‧‧‧反向電路
221、222‧‧‧閂鎖驅動電路
221a‧‧‧閂鎖電路
221b‧‧‧驅動電路
231、232‧‧‧電壓偏移電路
231a‧‧‧第一輸入電路
231b‧‧‧第一輸出設定電路
Din‧‧‧輸入資料信號
En‧‧‧致能信號
GND‧‧‧接地電壓
IDS‧‧‧內部資料信號
INV1~INV7、INV9~INV10、INVa‧‧‧反向器
IVC1、IVC2‧‧‧閂鎖器
LDS、LDS1、LDS2‧‧‧閂鎖資料信號
NAND1‧‧‧反及閘
ODS、ODS1、ODS2‧‧‧輸出資料信號
Ref‧‧‧參考信號
Reset‧‧‧重置信號
T1~T8、T9a、T9b、T10a、T10b、T11~T16‧‧‧電晶體
TC1、TC2‧‧‧傳輸閘
V1‧‧‧第一電壓
V2‧‧‧第二電壓
WDQS‧‧‧寫入選擇信號
圖1繪示本發明一實施例的記憶體裝置的電路方塊示意圖。 圖2繪示本發明另一實施例的記憶體裝置的電路方塊示意圖。 圖3繪示本發明圖2實施例的閂鎖驅動電路的內部電路結構示意圖。 圖4繪示本發明圖2實施例的閂鎖驅動電路的另一實施方式的內部電路結構示意圖。 圖5繪示本發明圖2實施例的電壓偏移電路的內部電路結構示意圖。

Claims (16)

  1. 一種記憶體裝置,包括:一資料接收器,操作在一第一電壓,用以接收一致能信號、一參考信號以及一輸入資料信號,並依據該第一電壓輸出一內部資料信號;一閂鎖驅動器,耦接至該資料接收器,用以接收一寫入選擇信號以及該內部資料信號,並依據該第一電壓閂鎖該內部資料信號,以及依據一第二電壓輸出至少一閂鎖資料信號;以及一電壓偏移器,耦接至該閂鎖驅動器,依據該第二電壓接收該至少一閂鎖資料信號,並依據該至少一閂鎖資料信號以產生至少一輸出資料信號,其中該電壓偏移器依據該第一電壓設定該至少一輸出資料信號的電壓值,其中,該第一電壓的電壓值大於該第二電壓的電壓值。
  2. 如申請專利範圍第1項所述的記憶體裝置,其中該閂鎖驅動器更接收一重置信號,以進行重置操作。
  3. 如申請專利範圍第2項所述的記憶體裝置,其中該資料接收器包括:一第一電晶體,其第一端接收該第一電壓,該第一電晶體的控制端接收該致能信號;一第二電晶體,其第一端耦接至該第一電晶體的第二端,該第二電晶體的控制端接收該參考信號;一第三電晶體,其第一端耦接至該第二電晶體的第二端,該 第三電晶體的控制端耦接至該第三電晶體的第一端,該第三電晶體的第二端接收一接地電壓;一第四電晶體,其第一端耦接至該第一電晶體的第二端,該第四電晶體的控制端接收該輸入資料信號;一第五電晶體,其第一端耦接至該第四電晶體的第二端,該第五電晶體的控制端耦接至該第三電晶體的控制端,該第五電晶體的第二端接收該接地電壓;一第六電晶體,其第一端耦接至該第五電晶體的第一端,該第六電晶體的控制端接收該致能信號,該第六電晶體的第二端接收該接地電壓;以及一反向電路,耦接至該第六電晶體的第一端,用以輸出該內部資料信號。
  4. 如申請專利範圍第3項所述的記憶體裝置,其中該反向電路包括:一第七電晶體,其第一端接收該第一電壓,該第七電晶體的控制端耦接至該第六電晶體的第一端,該第七電晶體的第二端輸出該內部資料信號;以及一第八電晶體,其第一端耦接至該第七電晶體的第二端,該第八電晶體的控制端耦接至該第七電晶體的控制端,該第八電晶體的第二端接收該接地電壓。
  5. 如申請專利範圍第2項所述的記憶體裝置,其中該閂鎖驅動器包括: 一第一閂鎖驅動電路,耦接至該資料接收器,接收該重置信號、該寫入選擇信號以及該內部資料信號,並依據該第一電壓閂鎖該內部資料信號,以及依據該第二電壓輸出該至少一閂鎖資料信號中的一第一閂鎖資料信號;以及一第二閂鎖驅動電路,耦接至該資料接收器,接收該重置信號、該寫入選擇信號以及該內部資料信號,並依據該第一電壓閂鎖該內部資料信號,以及依據該第二電壓輸出該至少一閂鎖資料信號中的一第二閂鎖資料信號。
  6. 如申請專利範圍第5項所述的記憶體裝置,其中該第一閂鎖資料信號為一奇通道信號,該第二閂鎖資料信號為一偶通道信號。
  7. 如申請專利範圍第5項所述的記憶體裝置,其中該第一閂鎖驅動電路及該第二閂鎖驅動電路中的每一包括:一閂鎖電路,耦接至該資料接收器,接收該重置信號、該寫入選擇信號以及該內部資料信號,並依據該第一電壓閂鎖該內部資料信號;以及一驅動電路,耦接至該閂鎖電路,其中,該第一閂鎖驅動電路中的驅動電路依據該第二電壓輸出該第一閂鎖資料信號,其中,該第二閂鎖驅動電路中的驅動電路依據該第二電壓輸出該第二閂鎖資料信號。
  8. 如申請專利範圍第7項所述的記憶體裝置,其中該閂鎖電路包括:一第一傳輸閘,接收一反向內部資料信號,並且受控於一反向寫入選擇信號以被導通或斷開,;一第一閂鎖器,耦接至該第一傳輸閘,用以閂鎖該反向內部資料信號;一第二傳輸閘,耦接至該第一閂鎖器,用以接收該第一閂鎖器中的信號,並且受控於該反向寫入選擇信號以被導通或斷開;以及一第二閂鎖器,耦接至該第二傳輸閘,用以閂鎖該第一閂鎖器中的信號以及一反向重置信號。
  9. 如申請專利範圍第8項所述的記憶體裝置,其中該第一閂鎖器包括:一第一反向器,其輸入端耦接至該第一傳輸閘的輸出端,該第一反向器的輸出端耦接至該第二傳輸閘的輸入端;以及一第二反向器,其輸入端耦接至該第一反向器的輸出端,該第二反向器的輸出端耦接至該第一反向器的輸入端,其中該第二閂鎖器包括:一第一反及閘,該第一反及閘的第一端耦接至該第二傳輸閘的輸出端,該第一反及閘的第二端接收該反向重置信號;以及一第三反向器,其輸入端耦接至該第一反及閘的輸出 端,該第三反向器的輸出端耦接至該第一反及閘的第一端。
  10. 如申請專利範圍第9項所述的記憶體裝置,其中該閂鎖電路更包括:一第四反向器,其輸入端耦接至該第二閂鎖器的輸出端,該第四反向器的輸出端耦接至該驅動電路。
  11. 如申請專利範圍第7項所述的記憶體裝置,其中該驅動電路包括:一第一電晶體,其第一端接收該第二電壓,該第一電晶體的控制端耦接至該閂鎖電路;以及一第二電晶體,其第一端耦接至該第一電晶體的第二端,該第二電晶體的控制端耦接至該閂鎖電路,該第二電晶體的第二端接收該接地電壓,其中,該第一閂鎖驅動電路的驅動電路中的第一電晶體的第二端輸出該第一閂鎖資料信號,其中,該第二閂鎖驅動電路的驅動電路中的第一電晶體的第二端輸出該第二閂鎖資料信號。
  12. 如申請專利範圍第11項所述的記憶體裝置,其中該第一電晶體為P型或N型電晶體,該第二電晶體為N型電晶體。
  13. 如申請專利範圍第5項所述的記憶體裝置,其中該電壓偏移器包括:一第一電壓偏移電路,耦接至該第一閂鎖驅動電路,依據該第二電壓接收該第一閂鎖資料信號,並依據該第一閂鎖資料信號 以產生該至少一輸出資料信號中的一第一輸出資料信號,其中該第一電壓偏移電路依據該第一電壓設定該第一輸出資料信號的電壓值;以及一第二電壓偏移電路,耦接至該第二閂鎖驅動電路,依據該第二電壓接收該第二閂鎖資料信號,並依據該第二閂鎖資料信號以產生該至少一輸出資料信號中的一第二輸出資料信號,其中該第二電壓偏移電路依據該第一電壓設定該第二輸出資料信號的電壓值。
  14. 如申請專利範圍第13項所述的記憶體裝置,其中該第一電壓偏移電路包括:一第一輸入電路,耦接至該第一閂鎖驅動電路,依據該第二電壓接收該第一閂鎖資料信號;以及一第一輸出設定電路,耦接至該第一輸入電路,依據該第一閂鎖資料信號以產生該第一輸出資料信號,其中該第一輸出設定電路依據該第一電壓設定該第一輸出資料信號的電壓值,其中該第二電壓偏移電路包括:一第二輸入電路,耦接至該第二閂鎖驅動電路,依據該第二電壓接收該第二閂鎖資料信號;以及一第二輸出設定電路,耦接至該第二輸入電路,依據該第二閂鎖資料信號以產生該第二輸出資料信號,其中該第二輸出設定電路依據該第一電壓設定該第二輸出資料信號的電壓值。
  15. 如申請專利範圍第14項所述的記憶體裝置,其中該第一輸入電路以及該第二輸入電路中的每一包括:一第一反向器以及一第二反向器,該第二反向器的輸入端與該第一反向器的輸出端相互耦接,其中,該第一輸入電路的第一反向器的輸入端接收該第一閂鎖資料信號,該第一輸入電路的第一反向器的輸出端以及第二反向器的輸出端耦接至該第一輸出設定電路,其中,該第二輸入電路的第一反向器的輸入端接收該第二閂鎖資料信號,該第二輸入電路的第一反向器的輸出端以及第二反向器的輸出端耦接至該第二輸出設定電路。
  16. 如申請專利範圍第15項所述的記憶體裝置,其中該第一輸出設定電路以及該第二輸出設定電路中的每一包括:一第一電晶體,其第一端接收該第一電壓;一第二電晶體,其第一端耦接至該第一電晶體的第二端,該第二電晶體的第二端接收該接地電壓;一第三電晶體,其第一端接收該第一電壓,該第三電晶體的控制端耦接至該第一電晶體的第二端,該第三電晶體的第二端耦接至該第一電晶體的控制端;一第四電晶體,其第一端耦接至該第三電晶體的第二端,該第四電晶體的第二端接收該接地電壓;一第五電晶體,其第一端接收該第一電壓,該第五電晶體的控制端耦接至該第三電晶體的第二端;以及 一第六電晶體,其第一端耦接至該第五電晶體的第二端,該第六電晶體的控制端耦接至該第五電晶體的控制端,該第六電晶體的第二端接收該接地電壓,其中,該第一輸出設定電路中的第二電晶體的控制端以及第四電晶體的控制端耦接至該第一輸入電路,並且該第一輸出設定電路中的第五電晶體的第二端產生該第一輸出資料信號,其中,該第二輸出設定電路中的第二電晶體的控制端以及第四電晶體的控制端耦接至該第二輸入電路,並且該第二輸出設定電路中的第五電晶體的第二端產生該第二輸出資料信號。
TW107135120A 2018-10-04 2018-10-04 記憶體裝置 TWI673711B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW107135120A TWI673711B (zh) 2018-10-04 2018-10-04 記憶體裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107135120A TWI673711B (zh) 2018-10-04 2018-10-04 記憶體裝置

Publications (2)

Publication Number Publication Date
TWI673711B true TWI673711B (zh) 2019-10-01
TW202015051A TW202015051A (zh) 2020-04-16

Family

ID=69023483

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107135120A TWI673711B (zh) 2018-10-04 2018-10-04 記憶體裝置

Country Status (1)

Country Link
TW (1) TWI673711B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5345419A (en) * 1993-02-10 1994-09-06 At&T Bell Laboratories Fifo with word line match circuits for flag generation
US6995598B2 (en) * 2003-02-13 2006-02-07 Texas Instruments Incorporated Level shifter circuit including a set/reset circuit
US20110134704A1 (en) * 2009-12-07 2011-06-09 Ju Yeab Lee Nonvolatile memory device and method of operating the same
TW201342390A (zh) * 2012-01-17 2013-10-16 Qualcomm Inc 雙電壓域記憶體緩衝器及相關系統及方法
EP2457323B1 (en) * 2009-07-22 2015-05-06 1/6 Qualcomm Incorporated Level shifters and high voltage logic circuits
US20160182053A1 (en) * 2014-12-23 2016-06-23 International Business Machines Corporation Level-shifting latch
US20180241396A1 (en) * 2016-11-18 2018-08-23 Texas Instruments Incorporated High voltage level shifter with short propagation delay

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5345419A (en) * 1993-02-10 1994-09-06 At&T Bell Laboratories Fifo with word line match circuits for flag generation
US6995598B2 (en) * 2003-02-13 2006-02-07 Texas Instruments Incorporated Level shifter circuit including a set/reset circuit
EP2457323B1 (en) * 2009-07-22 2015-05-06 1/6 Qualcomm Incorporated Level shifters and high voltage logic circuits
US20110134704A1 (en) * 2009-12-07 2011-06-09 Ju Yeab Lee Nonvolatile memory device and method of operating the same
TW201342390A (zh) * 2012-01-17 2013-10-16 Qualcomm Inc 雙電壓域記憶體緩衝器及相關系統及方法
US20160182053A1 (en) * 2014-12-23 2016-06-23 International Business Machines Corporation Level-shifting latch
US20180241396A1 (en) * 2016-11-18 2018-08-23 Texas Instruments Incorporated High voltage level shifter with short propagation delay

Also Published As

Publication number Publication date
TW202015051A (zh) 2020-04-16

Similar Documents

Publication Publication Date Title
TWI439051B (zh) 準位轉換正反器及其操作方法
KR101651886B1 (ko) 레벨 시프터를 포함하는 감지 증폭기
TWI693794B (zh) 準位移位電路及操作準位移位器的方法
CN107181482B (zh) 输入输出接收电路
WO2018233316A1 (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
JP2002300010A (ja) 半導体記憶保持装置
JP2006287797A (ja) レベル変換回路
TWI472155B (zh) 電壓開關電路
JP2006054886A (ja) ロー漏洩電流を持つレベルシフタ
WO2017008488A1 (zh) 移位寄存单元、移位寄存器、栅极驱动电路和显示装置
KR100801031B1 (ko) 레벨 쉬프팅 회로 및 레벨 쉬프팅 방법
JP4870391B2 (ja) レベルシフタ及びレベルシフティング方法
TW202010256A (zh) 轉壓器
TWI673711B (zh) 記憶體裝置
US6437604B1 (en) Clocked differential cascode voltage switch with pass gate logic
KR20220085266A (ko) 전원 도메인 변경 회로와 그의 동작 방법
KR102128171B1 (ko) 메모리 디바이스
CN111145800B (zh) 存储器装置
TWI455484B (zh) 電位轉換電路
JP6697521B2 (ja) メモリデバイス
WO2012165599A1 (ja) レベルシフト回路
CN107181481B (zh) 输入输出接收电路
CN110971228B (zh) 一种高速时钟驱动电路
JPH05122049A (ja) 出力バツフア回路
TWI630794B (zh) 位準移位電路及整合電路