[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

SU940298A2 - Integrating analogue-code converter - Google Patents

Integrating analogue-code converter Download PDF

Info

Publication number
SU940298A2
SU940298A2 SU803222667A SU3222667A SU940298A2 SU 940298 A2 SU940298 A2 SU 940298A2 SU 803222667 A SU803222667 A SU 803222667A SU 3222667 A SU3222667 A SU 3222667A SU 940298 A2 SU940298 A2 SU 940298A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
integrator
input
controlled
interference
Prior art date
Application number
SU803222667A
Other languages
Russian (ru)
Inventor
Анатолий Борисович Андреев
Александр Иванович Федонин
Владимир Михайлович Фролов
Лев Дмитриевич Гарин
Original Assignee
Пензенский Филиал Всесоюзного Научно-Исследовательского Технологического Института Приборостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Филиал Всесоюзного Научно-Исследовательского Технологического Института Приборостроения filed Critical Пензенский Филиал Всесоюзного Научно-Исследовательского Технологического Института Приборостроения
Priority to SU803222667A priority Critical patent/SU940298A2/en
Application granted granted Critical
Publication of SU940298A2 publication Critical patent/SU940298A2/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

(5) ИНТЕГРИРУЮЩИЙ ПРЕОБРАЗОВАТЕЛЬ АНАЛОГ-КОД(5) INTEGRATING ANALOG-CODE CONVERTER

Claims (1)

Изобретение относитс  к цифровой электроизмерительной технике и может быть использовано в составе информационно-измерительных систем автомати ческого контрол  радиоэлектронных элементов, их узлов и технологических процессов. По основному авт. св. № 8095бО известен преобразователь, содержащий источник образцового напр жени , два резистора, два ключа, интегратор на основе усилител  посто нного тока с конденсатором в цепи отрицательной обратной св зи, повторитель напр жени , второй конденсатор, второй усилитель посто нного тока, компаратор, кодирующее устройство, генератор тактовых импульсов -/J, Недостатком известного преобразовател   вл етс  низка  точность, обусловленна  тем, что на результат его преобразовани  оказывает а и ииё помеха, аддитивна  с входным сигнало Цель изобретени  - повышение точности устройства. Поставленна  цель достигаетс  тем, что в известное устройство дополни- . тельно введены узел выделени  помехи и управл емый интегратор, причем первый управл ющий вход управл емого интегратора соединен с выходом генератора тактовых импульсов, второй управл ющий вход управл емого интегратора подключен к выходу компаратора , второй вход которого соединен с выходом управл емого интегратора , сигнальный вход которого подсоединен к выходу узла выделени  помехи , вход которого подключен к входной клемме. На фиг. 1 представлена структурна  схема устройства; на фиг. 2 временные диаграммы, по сн ющие рабо. ту устройства. Преобразователь содержит истх)Чник 1 образцового напр жени , первый и второй резисторы 2 и 3, первый и второй ключи 4 и 5, интегратор 6 на основе усилител  7 посто нного тока с конденсатором 8 в цепи отрицательной обратной св зи, повторитель 9 напр жени , второй конденсатор 10,. второй усилитель П посто нного тока, компаратор 12, кодирующее устройство 13, генератор } тактовых импульсов, узел 15 выделени  помехи, управл емый интегратор 16. На временных диаграммах 17 - входной сигнал устройства,  вл ющийс  суммой полезного сигнала Uy и помехи Un(t); 18 - выходной сигнал генератора тактовых импульсов; 19 - изменение напр жени  на выходе управл емого интегратора 16; 20 - изменение напр жени  на выходе усилител  11 посто н-ного тока; 21 - изменение напр жени  на выходе интегратора 6; 22 - входной сигнал кодирующего устройства 13Устройство работает следующим образом . К моменту времени ti на выходе управл емого интегратора 16 сформирует с  напр жение, обусловленное вли нием помехи Uy, (t) за врем  t -t - 4-1 ujt)dt, f, где T- посто нна  интегрировани  управл емого интегратора 16. Принцип действи  предлагаемого устройства до момента времени t не отличаетс  от алгоритма работы извес ного устройства. В момент времени t, выходное напр жение интегратора 6 достигает зна 84 чени  напр жени , сформированного управл емым интегратором 16, т. е. ±JU P соблюдении равенства tr R2C8 функци  преобразовани  устройства и R3 где Т - период тактовых импульсов; К - коэффициент преобразовани  кодирующего устройства 13, т. е. в устройстве вли ние помехи U(t) не сказываетс  на результат преобразовани . Таким образом, предлагаемое устройство  вл етс  более точным, по сравнению с известным. Формула изобретени  Интегрирующий преобразователь аналог-код по авт. св. № 809560, отличающийс  тем, что, с целью повышени  точности, в него дополнительно введены узел выделени  помехи и управл емый интегратор, при чем первый управл ющий вход управл емого интегратора соединен с выходом генератора тактовых импульсов, второй управл ющий вход управл емого интегратора подключен к выходу компаратора , второй вход которого соединен с быходом управл емого интегратора, сигнальный вход которого соединен с выходом узла выделени  помехи, вход которого подключен к входной клемме. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 809560, кл. Н 03 К 13/20, 1979 (прототип).The invention relates to digital electrical engineering and can be used as a part of information-measuring systems for automatic control of radioelectronic elements, their units and technological processes. According to the main author. St. No. 8095bO, a converter containing a source of reference voltage, two resistors, two switches, an integrator based on a DC amplifier with a capacitor in a negative feedback circuit, a voltage follower, a second capacitor, a second DC amplifier, a comparator, a coder, is known. , the clock pulse generator - / J. A disadvantage of the known converter is the low accuracy due to the fact that the result of its conversion is provided by a and its interference, additive with the input signal. shadows - increase the accuracy of the device. The goal is achieved by the fact that in the known device an additional. Interference node and controlled integrator are entered, the first control input of the controlled integrator is connected to the output of the clock generator, the second control input of the controlled integrator is connected to the output of the comparator, the second input of which is connected to the output of the controlled integrator connected to the output of an interference node whose input is connected to an input terminal. FIG. 1 shows a block diagram of the device; in fig. 2 timing diagrams explaining the work. that device. The converter contains a reference voltage equal to 1, the first and second resistors 2 and 3, the first and second switches 4 and 5, the integrator 6 based on the DC amplifier 7 with a capacitor 8 in the negative feedback circuit, the voltage follower 9, the second capacitor 10 ,. the second DC amplifier P, comparator 12, encoder 13, clock generator}, interference extraction node 15, controlled by integrator 16. On time diagrams 17, the input signal of the device, which is the sum of the useful signal Uy and the noise Un (t) ; 18 - output signal of the clock pulse generator; 19 — voltage variation at the output of the controlled integrator 16; 20 - voltage variation at the output of the DC amplifier 11; 21 - voltage variation at the output of the integrator 6; 22 - input signal coding device 13 The device operates as follows. By the time ti, the output of the controlled integrator 16 will form a voltage due to the influence of the interference Uy, (t) during the time t -t - 4-1 ujt) dt, f, where T is the integration constant of the controlled integrator 16. The principle of operation of the proposed device up to time point t does not differ from the operation of a well-known device. At time t, the output voltage of the integrator 6 reaches the value 84 of the voltage generated by the controlled integrator 16, i.e. ± JU P respect for the equality tr R2C8 device conversion function and R3 where T is the period of clock pulses; K is the conversion factor of the encoder 13, i.e., in the device, the influence of the U (t) interference does not affect the result of the conversion. Thus, the proposed device is more accurate than the known one. Claims of the invention Integrating converter analog-code according to the author. St. No. 809560, characterized in that, in order to increase accuracy, an interference elimination unit and a controlled integrator are additionally introduced into it, the first control input of the controlled integrator is connected to the output of the clock generator, the second control input of the controlled integrator is connected to the output of the comparator, the second input of which is connected to the bypass of the controlled integrator, the signal input of which is connected to the output of the interfering node, the input of which is connected to the input terminal. Sources of information taken into account during the examination 1. USSR Author's Certificate No. 809560, cl. H 03 K 13/20, 1979 (prototype). f f сгэгsgg 1414 Т T гg 1212 пP гg UxUx Ux+ Un(i}Ux + Un (i}
SU803222667A 1980-12-24 1980-12-24 Integrating analogue-code converter SU940298A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803222667A SU940298A2 (en) 1980-12-24 1980-12-24 Integrating analogue-code converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803222667A SU940298A2 (en) 1980-12-24 1980-12-24 Integrating analogue-code converter

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU809560A Addition SU163968A1 (en)

Publications (1)

Publication Number Publication Date
SU940298A2 true SU940298A2 (en) 1982-06-30

Family

ID=20933717

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803222667A SU940298A2 (en) 1980-12-24 1980-12-24 Integrating analogue-code converter

Country Status (1)

Country Link
SU (1) SU940298A2 (en)

Similar Documents

Publication Publication Date Title
KR850005747A (en) Time Discrete Filter Device for Interpolation
YU46796B (en) PROCEDURE FOR CONVERTING AN ELECTRICAL SIGNAL INTO PROPORTIONAL FREQUENCY
SU940298A2 (en) Integrating analogue-code converter
SE8105853L (en) DEVICE FOR DIGITALIZATION OF ANALOGUE SIGNAL
SU1553990A1 (en) Functional generator
SU911560A1 (en) Function generator
JPS55123774A (en) Operator
JPS57106221A (en) Analogue-digital converter
SU924601A1 (en) Low-frequency digital frequency meter
SU515066A1 (en) Constant voltage converter
SU434593A1 (en) FOLLOWING INTEGRATING ANALOG-DIGITAL CONVERTER
SU668088A1 (en) Non-electric value-to-time interval converter
SU1018207A2 (en) Controlled sawtooth voltage generator
SU374621A1 (en) TIME-PULSE FUNCTIONAL CONVERTER
SU1347150A1 (en) Pulse generator
SU636630A1 (en) Square rooting arrangement
SU782152A1 (en) Integrating analogue-digital converter
SU1483638A1 (en) Voltage-to-time-interval converter
SU440785A1 (en) The converter is the average value of the alternating voltage in the time interval
SU1046930A2 (en) Integrating voltage-to-time-interval converter
SU1125725A1 (en) Digital control device for pulse d.c. converter
SU721913A2 (en) Ac voltage-to-code converter
SU1451865A1 (en) Code-to-voltage converter
SU815864A1 (en) Method of cyclic amplyfying of slowly varying signals
SU380244A1 (en) Converter for converting parameters of complicated electric circuits into time interval