[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

SU928613A2 - Frequency detector - Google Patents

Frequency detector Download PDF

Info

Publication number
SU928613A2
SU928613A2 SU802963850A SU2963850A SU928613A2 SU 928613 A2 SU928613 A2 SU 928613A2 SU 802963850 A SU802963850 A SU 802963850A SU 2963850 A SU2963850 A SU 2963850A SU 928613 A2 SU928613 A2 SU 928613A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
frequency detector
frequency
amplitude
Prior art date
Application number
SU802963850A
Other languages
Russian (ru)
Inventor
Сергей Александрович Косарев
Анатолий Николаевич Дебальчук
Анатолий Иванович Черный
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU802963850A priority Critical patent/SU928613A2/en
Application granted granted Critical
Publication of SU928613A2 publication Critical patent/SU928613A2/en

Links

Landscapes

  • Amplifiers (AREA)

Description

Изобретение относится к радиотехнике и может использоваться в радиоприемниках импульсных частотномодулированных сигналов.The invention relates to radio engineering and can be used in radios of pulsed frequency-modulated signals.

По основному авт. св. № 391699 известен частотный детектор, содержащий два сумматора, одни из входов которых подключены к источнику входного сигнала через фазовращатели, а другие - через линию задержки, при этом выход каждого сумматора подключен ко входу блока вычитания через последовательно соединенные усилитель и амплитудный детектор, а между выходами амплитудных детекторов включен сумматор, выход которого соединен с управляющими входами усилителей [il.According to the main author. St. No. 391699, a frequency detector is known that contains two adders, one of the inputs of which is connected to the input source through phase shifters, and the other through a delay line, while the output of each adder is connected to the input of the subtraction unit through a series-connected amplifier and amplitude detector, and between the outputs amplitude detectors included adder, the output of which is connected to the control inputs of the amplifiers [il.

У известного частотного детектора влияние изменения амплитуды входного сигнала на выходной снижено за счет автоматической регулировки коэффициентов усиления регулируемых усилителей.In a known frequency detector, the influence of changing the amplitude of the input signal on the output is reduced due to automatic adjustment of the gain of adjustable amplifiers.

Однако недостатком известного частотного детектора является сильное искажение вершины выходного импульса при детектировании импульсных частотно-модулированных сигна* лов. Это вызвано переходным процессом, возникающим в цепях автоматической регулировки усиления при поступлении на вход устройства очередного радиоимпульса.However, a disadvantage of the known frequency detector is the strong distortion of the top of the output pulse when detecting pulsed frequency-modulated signals *. This is caused by a transient process that occurs in the automatic gain control circuits when the next radio pulse arrives at the device input.

Целью изобретения является уменьшение искажений при детектировании импульсных частотно-модулированных сигналов.The aim of the invention is to reduce distortion in the detection of pulsed frequency-modulated signals.

Поставленная цель достигается тем, что в известный частотный детектор введены два конденсатора, подключенные параллельно входам блока вычитания, два ключа, включенные между вым ходами амплитудных детекторов и входами блока вычитания, и блок управления, вход которого соединен с источником входного сигнала, а выход с управляющими входами ключей.The goal is achieved in that the known frequency detector two capacitors connected in parallel to the inputs of the subtractor introduced, two keys included between you m passages amplitude detectors and the inputs of the subtracting unit, and a control unit whose input is connected to the input source and the output with control key inputs.

На фиг. 1 приведена структурная электрическая схема частотного детектора1, на фиг. 2 ~ диаграммы, поясняющие работу частотного детектора.In FIG. 1 is a structural electrical diagram of a frequency detector 1 , FIG. 2 ~ diagrams explaining the operation of the frequency detector.

Частотный детектор содержит фазовращатели 1 и 2, линию задержки 3, сумматоры 4 и 5, усилители 6 и 7 с регулируемыми коэффициентами усиления, амплитудные детекторы 8 и 9, ключи 10 и 11, конденсаторы 12 и 13, сумматор 14, блок 15 вычитания, блок 16 управления и источник 17 входного сигнала.The frequency detector contains phase shifters 1 and 2, delay line 3, adders 4 and 5, amplifiers 6 and 7 with adjustable gain, amplitude detectors 8 and 9, keys 10 and 11, capacitors 12 and 13, adder 14, subtraction block 15, block 16 controls and an input source 17.

Частотный детектор работает следующим образом.The frequency detector operates as follows.

Импульсный частотно-модулированный сигнал (фиг. 2а) от источника 17 входного сигнала поступает через формирователи 1 и 2 на одни входы сумматоров 4 и 5, на другие входы которых этот же сигнал поступает через линию задержки 3· Фазовращатели 1 и 2 вносят равные, но противоположные по знаку фазовые сдвиги. Высокочастотный сигнал с выходов сумматоров 4 и 5 передается через усилители 6 и 7 на амплитудные детекторы 8 и 9· Выходные сигналы амплитудных детекторов 8 и 9 (фиг. 25 и 2Ь) во время действия управляющих импульсов (фиг. 2г), вырабатываемых блоком 16 управления, поступают на конденсаторы 13 и 12 и на входы сумматора 14 и блока 15 вычитания. Выходной . сигнал блока 15 вычитания (фиг. 23.) является выходным сигналом частотного детектора.. Блок 16 управления может быть выполнен в виде последовательно соединенных амплитудного детектора, аналогичного амплитудному детектору 8, линии задержки и одновибратора. Как видно из фиг. 23, в выходном сигнале частотного детектора отсутствуют искаже- The pulse frequency-modulated signal (Fig. 2a) from the source 17 of the input signal is supplied through the drivers 1 and 2 to one input of the adders 4 and 5, to the other inputs of which the same signal comes through the delay line 3 · Phase shifters 1 and 2 introduce equal but phase shifts opposite in sign. The high-frequency signal from the outputs of the adders 4 and 5 is transmitted through amplifiers 6 and 7 to the amplitude detectors 8 and 9. The output signals of the amplitude detectors 8 and 9 (Fig. 25 and 2b) during the action of the control pulses (Fig. 2d) generated by the control unit 16 arrive at the capacitors 13 and 12 and at the inputs of the adder 14 and the subtraction unit 15. Day off. the signal of the subtraction unit 15 (Fig. 23.) is the output signal of the frequency detector .. The control unit 16 can be made in the form of a series-connected amplitude detector similar to amplitude detector 8, a delay line, and a single-shot. As can be seen from FIG. 23, in the output signal of the frequency detector are missing -

928613 4 ния, вызванные переходным процессом. Это происходит потому, что в паузах между управляющими импульсами, вырабатываемыми блоком 16, на конденса5 торах 12 и 13 происходит запоминание уровня выходных напряжений ампли тудных детекторов 8 и 9, благодаря чему выходное напряжение сумматора 14 (фиг. 2е) остается неизменным ,0 (при неизменной амплитуде входного сигнала) а, следовательно, и коэффициенты усиления усилителей 6 и 7 в этом случае остаются также неизменными (фиг . 2%) .928613 4 caused by a transient. This is because in the pauses between the control pulses generated by block 16, the capacitors 5 of the tori 12 and 13 memorize the level of the output voltages of the amplitude detectors 8 and 9, so that the output voltage of the adder 14 (Fig. 2f) remains unchanged, 0 ( at a constant amplitude of the input signal) and, consequently, the amplification factors of amplifiers 6 and 7 in this case also remain unchanged (Fig. 2%).

15 Таким образом, введение в частотный детектор двух конденсаторов, двух ключей и блока управления, позволяет уменьшить искажения выходного сигнала при детектировании им20 пульсных частотно-модулированных сигналов. Выходные импульсы имеют плоскую вершину. 15 Thus, the introduction of two capacitors, two keys and a control unit into the frequency detector, allows to reduce the distortion of the output signal when it detects 20 pulse frequency-modulated signals. Output pulses have a flat top.

Claims (1)

Изобретение относитс  к радиотехнике и может использоватьс  в радиоприемниках импульсных частотномодулированных сигналов. По основному авт. св. № 391699 известен частотный детектор, содержа щий два сумматора, одни из входов которых подключены к источнику входного сигнала через фазовращатели, а другие - через линию задержки, при этом выход каждого сумматора подключен ко входу блока вычитани  через последовательно соединенные усилитель и амплитудный детектор, а между выходами амплитудных детекторов включен сумматор, выход которого сое динен с управл ющими входами усилителей 111, У известного частотного детектора вли ние изменени  амплитуды входного сигнала на выходной снижено за счет автоматической регулировки коэффициентов усилени  регулируемых Згсилителей. Однако недостатком известного частотного детектора  вл етс  сильное искажение вершины выходного импульса при детектировании импульсных частотно-модулированных сигналов . Это вызвано переходным процессом , возникающим в цеп х автоматической регулировки усилени  при поступлении на вход устройства очередного радиоимпульса. Целью изобретени   вл етс  уменьшение искажений при детектировании импульсных частотно-модулированных сигналов. Поставленна  цель достигаетс  тем, что в известный частотный детектор введены два конденсатора, подключенные параллельно входам блока вычитани , два ключа, включенные между выходами амплитудных детекторов и входами блока вычитани , и блок управлени , вход которого соединен с источником входного сигнала, а выход с управл ющими входами ключей. На фиг. 1 приведена структурна  электрическа  схема частотного де тектора, на фиг. 2 - диаграммы, по  н ющие работу частотного детектора. Частотный .детектор содержит фазо вращатели 1 и 2, линию задержки 3 сумматоры -4 и 5 усилители 6 и 7 с регулируемыми коэффициентами усилени , амплитудные детекторы 8 и 9 ключи 10 и 11, конденсаторы 12 и 13, сумматор k, блок 15 вычитани , блок 16 управлени  и источник 17 входного сигнала. Частотный детектор работает следующим образом. Импульсный частотно-модулированный сигнал (фиг. 2а) от источника 17 входного сигнала поступает через формирователи 1 и 2 на одни входы сумматоров 4 и 5) на другие входы которых этот же сигнал поступает через линию задержки 3- Фазовращате ли 1 и 2 внос т равные, но противоположные по знаку фазовые сдвиги. Высокочастотный сигнал с выходов сумматоров 4 и 5 передаетс  через усилители 6 и 7 на амплитудные дете торы В и 9 Вь1ходные сигналы амплитудных детекторов 8 и 9 (фиг. 25 и 2Ь) во врем  действи  управл ющих и пульсов (фиг. 21) , вырабатываемых блоком 16 управлени , поступают на конденсаторы 13 и 12 и на входы сум матора 1 и блока 15 вычитани . Выходной . сигнал блока 15 вычитани  (фиг. 2Д)  вл етс  выходным сигналом частотного детектора. Блок 1б управлени  может быть выполнен в виде последовательно соединенных ам плитудного детектора, аналогичного амплитудному детектору 8, линии задержки и одновибратора. Как видно из фиг. 23, в выходном сигнале час тотного детектора отсутствуют искаж 4 ни , вызванные переходным процессом. Это происходит потому, что в паузах между управл ющими импульсами, выра15атываемыми блоком 16, на конденсаторах 12 и 13 происходит запоминание уровн  выходных напр жений амплитудных детекторов 8 и 9. благодар  чему выходное напр жение сумматора Н (фиг. 2е) остаетс  неизменным (при неизменной амплитуде входного сигнала) а, следовательно, и коэффициенты усилени  усилителей 6 и 7 в этом случае остаютс  также неизменными (фиг. ) . Таким образом, введение в частотный детектор двух конденсаторов, двух ключей и блока управлени , позвол ет уменьшить искажени  выходного сигнала при детектировании импульсных частотно-модулированных сигналов . Выходные импульсы имеют плоскую вершину. Формула изобретени  Частотный детектор по авт. св. № 391699. отличающийс  тем, что, с целью уменьшени  искажеНИИ при детектировании импульсных частотно-модулированных сигналов, в него введены два конденсатора.подключенные параллельно входам блока вычитани , два ключа, включенные между выходами амплитудных детекторови входами блока вычитани , и блок управлени , вход которого соединен с источником входного сигнала, а выход - с управл ющими входами ключей. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР f 391699, кл. Н 03 D 3/02, 1972 (прототип).The invention relates to radio engineering and can be used in radio receivers of pulsed frequency-modulated signals. According to the main author. St. No. 391699 a frequency detector is known containing two adders, one of the inputs of which is connected to the input source through phase shifters and the other through a delay line, the output of each adder being connected to the input of the subtractor through a series-connected amplifier and amplitude detector, and between the outputs of the amplitude detectors include an adder, the output of which is connected to the control inputs of the amplifiers 111. For a known frequency detector, the influence of a change in the amplitude of the input signal on the output decreases by automatically adjusting the gain adjustable Zgsiliteley. However, a disadvantage of the known frequency detector is a strong distortion of the top of the output pulse when detecting pulsed frequency modulated signals. This is caused by the transient process that occurs in the automatic gain control circuit when the next radio pulse arrives at the device input. The aim of the invention is to reduce distortion in the detection of pulsed frequency-modulated signals. The goal is achieved by introducing two capacitors connected in parallel to the inputs of the subtractor, two keys connected between the outputs of the amplitude detectors and the inputs of the subtracting unit and the control unit whose input is connected to the input source, and the output controlling key entries. FIG. 1 shows a structural electrical circuit of a frequency detector, FIG. 2 - diagrams showing the operation of the frequency detector. Frequency detector contains phase rotators 1 and 2, delay line 3 adders -4 and 5 amplifiers 6 and 7 with adjustable gain factors, amplitude detectors 8 and 9 keys 10 and 11, capacitors 12 and 13, adder k, subtraction unit 15, unit 16 controls and 17 input source. Frequency detector works as follows. Pulsed frequency-modulated signal (Fig. 2a) from input source 17 goes through shaper 1 and 2 to one inputs of adders 4 and 5) to other inputs of which the same signal goes through delay line 3- Phase spreads 1 and 2 make equal but opposite in sign phase shifts. The high-frequency signal from the outputs of adders 4 and 5 is transmitted through amplifiers 6 and 7 to amplitude detectors B and 9 B output signals of amplitude detectors 8 and 9 (Fig. 25 and 2b) during the action of the control and pulses (Fig. 21) produced by the unit 16 controls are supplied to the capacitors 13 and 12 and to the inputs of the sum of the matrix 1 and the subtraction unit 15. Output The signal from subtractor 15 (FIG. 2D) is the output of the frequency detector. The control unit 1b can be made in the form of a series-connected amplitude detector, similar to the amplitude detector 8, a delay line and a one-shot. As can be seen from FIG. 23, in the output signal of the frequency detector there are no distortion 4 nor caused by the transition process. This occurs because, in the pauses between the control pulses exported by block 16, capacitors 12 and 13 memorize the level of the output voltages of the amplitude detectors 8 and 9. As a result, the output voltage of the adder H (Fig. 2e) remains unchanged (with no change the amplitude of the input signal, and, therefore, the gains of amplifiers 6 and 7 in this case also remain unchanged (Fig.). Thus, the introduction of two capacitors, two switches and a control unit into the frequency detector makes it possible to reduce the distortion of the output signal when detecting pulsed frequency-modulated signals. Output pulses have a flat top. The invention of the frequency detector according to ed. St. No. 391699. characterized in that, in order to reduce distortion, when detecting pulsed frequency-modulated signals, two capacitors are inserted into it. Connected parallel to the inputs of the subtraction unit, two keys connected between the outputs of the amplitude detectors and the inputs of the subtraction unit, connected to the input source and the output to the control inputs of the keys. Sources of information taken into account in the examination 1. USSR author's certificate f 391699, cl. H 03 D 3/02, 1972 (prototype).
SU802963850A 1980-08-07 1980-08-07 Frequency detector SU928613A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802963850A SU928613A2 (en) 1980-08-07 1980-08-07 Frequency detector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802963850A SU928613A2 (en) 1980-08-07 1980-08-07 Frequency detector

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU391699 Addition

Publications (1)

Publication Number Publication Date
SU928613A2 true SU928613A2 (en) 1982-05-15

Family

ID=20911051

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802963850A SU928613A2 (en) 1980-08-07 1980-08-07 Frequency detector

Country Status (1)

Country Link
SU (1) SU928613A2 (en)

Similar Documents

Publication Publication Date Title
US4420694A (en) Muting circuit
KR20010104192A (en) Ultra-linear feedforward rf power amplifier
GB1246209A (en) Improvements in or relating to high frequency power amplifying arrangements
JPS5685909A (en) Automatic following type nonlinear compensation system
SU928613A2 (en) Frequency detector
GB1398786A (en) Multisignal transmission apparatus
SU1294301A3 (en) Power amplifier
GB2237463A (en) Automatic volume control system responding to ambient noise
JPS5640340A (en) Fm receiver
US4691357A (en) Stereophonic receiving circuit providing improved switching characteristics between stereophonic and monaural modes
DE3174653D1 (en) Ghost reduction circuit arrangement for a television receiver
GB1459227A (en) Electronic circuitry and in particular to circuitry for the cross feed cancellation of second order distortion
US4280101A (en) Stereophonic signal demodulation circuit
JPS6413802A (en) Level adjusting circuit
SU1131020A1 (en) Frequency discriminator
SU559408A1 (en) Device for adding stereo signals
SU809492A1 (en) Amplifier
SU1117459A1 (en) Optical radiation receiving device
SU653750A1 (en) Device for suppression of parasite phase modulation
SU1467772A1 (en) Modulator of stereo phonic signal
SU324956A1 (en) Method of automatic adjustment of amplitude and phase of compensating signal in radio receivers with suppression of correlated interferences by two-channel compensation method
GB1152360A (en) Improvements in and relating to Tuning of High Frequency Amplifiers
SU581596A1 (en) Television signal low frequency noise compensator
SU646414A1 (en) Phase variation amplifier
JPS5585199A (en) Processing circuit for stereo signal