[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

SU894878A1 - Multichannel pulse counter - Google Patents

Multichannel pulse counter Download PDF

Info

Publication number
SU894878A1
SU894878A1 SU802865189A SU2865189A SU894878A1 SU 894878 A1 SU894878 A1 SU 894878A1 SU 802865189 A SU802865189 A SU 802865189A SU 2865189 A SU2865189 A SU 2865189A SU 894878 A1 SU894878 A1 SU 894878A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
elements
output
flip
Prior art date
Application number
SU802865189A
Other languages
Russian (ru)
Inventor
Юрий Викторович Гладков
Евгений Александрович Евсеев
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU802865189A priority Critical patent/SU894878A1/en
Application granted granted Critical
Publication of SU894878A1 publication Critical patent/SU894878A1/en

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

(54) МНОГОКАНАЛЬНЫЙ СЧЕТЧИК ИМПУЛЬСОВ(54) MULTI-CHANNEL PULSES COUNTER

Изобретение относитс  к вычислительной технике и может быть использовано дл  подсчета суммарного количества импульсов, следующих по нескольким информационным каналам. Известен многоканальный счетчик импульсов, содержащий запоминающие :  чейки, элементы ИЛИ и элементы И 1 Недостаток такого устройства низка  точность счета, что св зано с потерей информации в случае совпадени  импульсов опроса запоминающих  чеек с импульсами счета, а также не достаточна  пропускна  способность, обусловленна  прин тым в устройстве режимом обслуживани  потока входных импульсов, при котором информаци  входных каналов считываетс  не в.пор дке ее поступлени  на входы устрой ства, а в пор дке номеров каналов. Известен также многоканальный сче чик импульсов, содержащий запоминающие  чейки, элементы И, элементы ИЛИ генератор импульсов опроса, распреде литель, элемент НЕТ, элемент задержк и индикатор, причем выходы запоминащих  чеек соединены с первыми входам первых элементов и и входами первого элемента ИЛИ, выход которого соедине с первым пр мым входом элемента НЕТ, второй пр мой вход которого соединен с выходом генератора импульсов опроса. Выход элемента НЕТ соединен с входом распределител , а инверсный вход соединен с выходом второго элемента ИЛИ, входом элемента задержки и входом ин-. дикатора. Выходы распределител  соединены со вторыми входами первых элементов И, выходы которых соединены со входами второго элемента ИЛИ и с перг выми входами вторых элементов И, вто-, рые входы которых соединены с выхог дом элемента задержки, а выходы вторых элементов И подк.пючены к .установочным входам запоминагадих  чеек 2j, Недостаток известного многоканального счетчика импульсов - низкое быстродействие, что св зано с поиском входного канала путем последовательного опроса всех входных каналов, в том числе и каналов, по которым входна  информаци  отсутствует. Задержка входных импульсов от момента Их поступлени  до записи в индикатор , котора  определ етс  временем поиска данного канала, приводит к по влению дополнительной динамической погрешности счета, искажающей результат в процессе счета входных импульсов.The invention relates to computing and can be used to count the total number of pulses that follow several information channels. A multichannel pulse counter is known, which contains memory: cells, elements OR, and elements AND 1 The disadvantage of such a device is low counting accuracy, which is associated with loss of information in case of interrogation pulses of memory cells with counting pulses, and the throughput due to received in the device by the service mode of the flow of input pulses, in which the information of the input channels is read not in the order of its arrival at the inputs of the device, but in the order of the channel numbers. A multichannel pulse counter is also known, which contains memory cells, AND elements, OR elements, a polling pulse generator, a distributor, a NO element, a delay element and an indicator, and the memory cell outputs are connected to the first inputs of the first elements and the inputs of the first OR element, whose output connected to the first direct input of the element NO, the second direct input of which is connected to the output of the polling pulse generator. The output of the element NO is connected to the input of the distributor, and the inverse input is connected to the output of the second element OR, the input of the delay element and the input in-. the dictator. The outputs of the distributor are connected to the second inputs of the first AND elements, the outputs of which are connected to the inputs of the second OR element and to the first inputs of the second AND elements, the second or second inputs of which are connected to the output of the delay element, and the outputs of the second And elements connect to. to the installation inputs of memory cells 2j. The disadvantage of the known multichannel pulse counter is low speed, which is connected with the search for an input channel by sequentially polling all input channels, including the channels for which the input info Rmatsy is absent. The delay of the input pulses from the moment they arrive before being written to the indicator, which is determined by the search time of this channel, leads to the appearance of an additional dynamic counting error, which distorts the result in the counting process of the input pulses.

Цель изобретени  - повьшение бысродействи  и точности счета.The purpose of the invention is to improve the speed and accuracy of the account.

Дл  достижени  этой цели в многоканальный счетчик импульсов, содержащий генератор управл ющих импульсов , многовходовой элемент ИЛИ, выход которого подключен ко входу индикатора, и N каналов счета, кеокдый из которых состоит из запоминающего триггера, элементов И и ИЛИ и в котором выход первого элемента И соединен с R-входом запоминшсицего триггера и с первым входом элемента ИЛИ, а выход второго элемента И, кроме последнего кан.ала счета, подключен к первым входам первого и втрого элементов И последующего канала счета, при этом первые входы первого и второго элементов И первого канала счета подключены к пр мому выходу генератора управл  Ш1их импульсов , введены D-триггер, многовходовой элемент И и в каждый канал счета RS-триггер, S и R-входы которого соединены соответственно с пр мым и инверсным выходами запоминающего триггера, пр мой выход - со вторым входом первого элемента И, выход которого подключен ко входу многовходового элемента ИЛИ, а инверсный выход - со вторым входом элемента ИЛИ и со вторым входом второго элемента И, при этом тактовые входы каждого RS-триггера объединены и подключены к инверсному выходу генератора управл ющих импульсов , дополнительные S-входы объединены и подключены к выходу D-триггера, В-вход которого соединен с выходом Многовходового элемента и, а С-вход - с пр мьш выходом генератора управл кжцих импульсов.To achieve this goal, a multichannel pulse counter, containing a control pulse generator, a multi-input element OR, the output of which is connected to the indicator input, and N counting channels, some of which consist of a memory trigger, elements AND and OR, and in which the output of the first element AND connected to the R input of the trigger memory and to the first input of the OR element, and the output of the second element AND, besides the last channel of the count, is connected to the first inputs of the first and second elements AND of the subsequent counting channel, with the first the first and second elements of the first channel of the counting channel are connected to the forward output of the generator of controllable pulses, a D-flip-flop is entered, a multiple-input And element and an RS flip-flop in each counting channel, the S and R inputs of which are connected respectively to the direct and inverse outputs memory trigger, direct output - with the second input of the first element AND, the output of which is connected to the input of the multi-input element OR, and the inverse output - with the second input of the element OR and with the second input of the second element AND, with clock inputs of each RS-trigger about edineny and connected to the inverse output of the generator control pulses, additional S-inputs are combined and connected to the output of D-flip-flop, the B-input of which is connected to the output member and the multi-input, C-input and - with a direct output of the generator is controlled msh kzhtsih pulses.

На чертеже представлена структурна  электрическа  схема многоканального счетчика импульсов.The drawing shows a structural electrical circuit of a multi-channel pulse counter.

Счетчик илшульсов содержит запоминающие триггеры 1, RS-триггвры 2, элементы И 3, элементы И 4, элементы ИЛИ 5, генератор б управл ющих импульсов, многовходовой элемент ИЛИ 7, индикатор 8, многовходовой элемент 9 И.и О-триггер 10The Illyhulsov counter contains memory triggers 1, RS-triggers 2, elements AND 3, elements AND 4, elements OR 5, generator b of control pulses, a multi-input element OR 7, an indicator 8, a multi-input element 9 I. And O-trigger 10

Инверсные выходы запоминающих триггеров 1 подключены к R-входам RS-триггеров 2 соответствующего канала, а пр 1Ф{е входы запоминающих триггеров 1 подключены к S-входам RS-триггеров 2, дополнительные S-входы которых объединены и подключены к выходу О-триггера 10. С-входы триггеров 2 объединены и подключены к инверсному выходу генератора 6 управл ющих импульсов. Пр мой выдсод генератора 6 подключен к С-входу 0-триггера 10 и к первым вход&м элементов И 3 и 4 первого .канала. Выходы элементов И 3 подключены к первым входам элементов ИЛИ 5 и к Я-входам запоминак цих триггеров 1 соответствующего канала и через элемент ИЛИ 7 - ко входу индикатора 8. Выходы элементов И 4 каждого канала подключены к первым входам элементов И 3 и 4 последуюе Щего канала. Вторые входы элементов 3 И соединены с пр мыми выходами соответствукадих RS-триггеров 2, инверсные выходы которых соединены с вторыми входами соответствующихThe inverse outputs of memory triggers 1 are connected to the R-inputs of RS-flip-flops 2 of the corresponding channel, and pr 1F {e inputs of memory-triggers 1 are connected to S-inputs of RS-flip-flops 2, the additional S-inputs of which are combined and connected to the output of O-flip-flop 10 The C-inputs of the flip-flops 2 are combined and connected to the inverse output of the generator 6 control pulses. The direct output of the generator 6 is connected to the C input of the 0 flip-flop 10 and to the first input & m of elements 3 and 4 of the first channel. The outputs of the AND 3 elements are connected to the first inputs of the OR 5 elements and to the I-memories of triggering triggers 1 of the corresponding channel and through the OR 7 element to the input of the indicator 8. The outputs of the AND 4 elements of each channel are connected to the first inputs of the AND 3 and 4 elements of the subsequent channel. The second inputs of the elements 3 And connected to the direct outputs of the respective numerical RS-flip-flops 2, the inverse outputs of which are connected to the second inputs of the corresponding

элементов И 4 и ИЛИ 5. Выходы элементов ИЛИ 5 подключены через многовходовой элемент И 9 к входу Dтриггера 10.elements AND 4 and OR 5. The outputs of the elements OR 5 are connected through a multi-input element AND 9 to the input of the D trigger 10.

Многоканальный счетчик импульсов работает следующим образом.Multichannel pulse counter works as follows.

В исходном состо нии на пр мых выходах запоминающих триггеров 1 и RS-триггеров 2 - нулевые потенциалы. На выходах элементов ИЛИ 5 многовходового элемента И 9 и В-триггера In the initial state, the direct outputs of the memory triggers 1 and the RS-flip-flops 2 are zero potentials. At the outputs of the elements OR 5 multi-input element And 9 and B-trigger

0 10 - единичные потенциалы. При приходе одного или нескольких импульсов счета на входы запоминающих триггеров 1 последние устанавливаютс  в единичное состо ние. При этом единичные сигналы с пр мых выходов переключающихс  триггеров 1 поступают на S-входы соответствук цих RSтриггеров 2, на дополнительные Sвходы которых подаетс  единичный0 10 - single potentials. When one or several count pulses arrive at the inputs of memory triggers 1, the latter are set to one. In this case, single signals from the direct outputs of the switching flip-flops 1 are fed to the S-inputs of the corresponding RS-triggers 2, to the additional S-inputs of which a single

Q сигнал с выхода 0-триггера 10.С поступлением на С-входы триггеров 2 импульса с инверсного выхода генератора б триггер   2 тех каналов, по которых поступили входные импульe сы, переключаютс  в единичное состо ние . При этом на выходах соответствующих элементов ИЛИ 5 по вл ютс  нулевые сигналы, закрывающие многовходовой элемент И 9, нулевой сигнал с выхода которого, поступает на информационный вход D-триггера 10, подготавлива  его к переключению в нулевое, состо ние. По окончании импульса с инверсного выхода генератора 6 перезапись информации наИЗ- РИГгеры 2The Q signal from the output of the 0-flip-flop 10. With the arrival at the C-inputs of the flip-flops 2 pulses from the inverted output of the generator b, the flip-flop 2 of those channels through which the input pulses are received is switched to one state. In this case, at the outputs of the corresponding elements OR 5, zero signals appear that cover the multi-input element AND 9, the zero signal from the output of which arrives at the information input of the D-flip-flop 10, preparing it for switching to zero. At the end of the pulse from the inverse output of the generator 6, overwriting the information on IZ-RIGGER 2

5 прекраицаетс . Импульс с пр мого выхода генератора 6 поступает на С-вход Ь-триггера 10, переключа  его в нулевое состо ние. При этом нулевой сигнал с выхода триггера 10 подаетс  иа дополнительные S-входы триггеров 2, блокиру  цепи перезаписи, приход щие позже единичных информационных сигналов с запоминакадих триггеров . 1 наRS-триггеры 2. .Одновременe но сигнал с пр мого выхода генератора б поступает на опрос по первому входу элемента И 3 первого канала и на опрос по первому входу на цепочку последовательно соединенных элементов И 4, на вторые входы кото0 ,рых подаютс  сигналы с инверсных-выходов RS-триггеров 2.5 ceases. The impulse from the direct output of the generator 6 goes to the C input of the L flip-flop 10, switching it to the zero state. In this case, the zero signal from the output of the trigger 10 is supplied to the additional S-inputs of the triggers 2, blocking the rewriting circuit, which comes after the single information signals from the memorized triggers. 1 наRS-triggers 2. At the same time, the signal from the direct output of the generator b is fed to the survey on the first input of the element I 3 of the first channel and on the survey on the first input on a chain of series-connected elements I 4, the second inputs of which are fed from inverse outputs of RS-flip-flops 2.

Claims (2)

1.Авторское свидетельство СССР 370622, кл. G Об М 3/08, 1971.1. Authors certificate of the USSR 370622, cl. G On M 3/08, 1971. 2.Авторское свидетельство СССР № 570206, кл. Н 03 К 23/02, 1976 (прототип),2. USSR author's certificate number 570206, cl. H 03 K 23/02, 1976 (prototype),
SU802865189A 1980-01-07 1980-01-07 Multichannel pulse counter SU894878A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802865189A SU894878A1 (en) 1980-01-07 1980-01-07 Multichannel pulse counter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802865189A SU894878A1 (en) 1980-01-07 1980-01-07 Multichannel pulse counter

Publications (1)

Publication Number Publication Date
SU894878A1 true SU894878A1 (en) 1981-12-30

Family

ID=20870312

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802865189A SU894878A1 (en) 1980-01-07 1980-01-07 Multichannel pulse counter

Country Status (1)

Country Link
SU (1) SU894878A1 (en)

Similar Documents

Publication Publication Date Title
GB1386183A (en) Pulse signal handling circuit arrangements
SU894878A1 (en) Multichannel pulse counter
SU864584A1 (en) Multichannel pulse counter
SU911718A2 (en) Pulse duration discriminator
SU570206A1 (en) Multichannel pulse counter
SU790231A1 (en) Pulse train monitoring device
SU987859A1 (en) Binary signal combinations detector
SU785978A1 (en) Device for tolerance checking of pulse repetition frequency
SU1092731A1 (en) Multichannel pulse counter
SU579640A1 (en) Displacement-to-code converter
SU1280600A1 (en) Information input device
SU658753A1 (en) Arrangement for quality control of discrete communication channels
SU651339A1 (en) Maximum number determining arrangement
SU923000A1 (en) Repetition frequency multiplier
SU1014153A1 (en) Multi-channel pulse counter
SU596944A1 (en) Pulse-frequency multiplier/divider
SU847504A1 (en) Device for obtaining difference frequency of pulses
SU762202A1 (en) Multichannel pulse counter
SU767966A1 (en) Device for measuring duration of transitory process
SU1091191A1 (en) Device for simulating probabilistic graph
SU1211721A1 (en) Multiplying-dividing device
SU612236A1 (en) Information input arrangement
SU1628730A1 (en) Multichannel counter of pulses
SU731583A1 (en) Multichannel device for coding information
SU930751A1 (en) Pulse train discriminating device