SU886253A1 - Frequency synthesizer - Google Patents
Frequency synthesizer Download PDFInfo
- Publication number
- SU886253A1 SU886253A1 SU792795991A SU2795991A SU886253A1 SU 886253 A1 SU886253 A1 SU 886253A1 SU 792795991 A SU792795991 A SU 792795991A SU 2795991 A SU2795991 A SU 2795991A SU 886253 A1 SU886253 A1 SU 886253A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- frequency
- detector
- zero
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
(54) СИНТЕЗАТОР ЧАСТОТ(54) FREQUENCY SYNTHESIZER
, II
относитс к радкотехг вике и может быть ис опьзовано в аппа ратуре различного назначени . belongs to the radocotech and can be used in the equipment for various purposes.
Известен синтезатор частот, содержащий пос едоватепьно соединенные управл емый генератор, делитель частоты с переменным коэфф|шиентом делени , фаг эовый петектор и первый фш1ьтр нижних частот, а тавже поспедовательно соединенные детектор нулевых биений и фор .мирователь разностной частдаты и последовательно соединенные реверсивный счетчик, преобразователь код-напр жение и управл ющий элемент, выход которого соединен с управл ющим -входом .управл емого генератора, а также эталонный генерат чз, выход которого подключен к другому входу фазового детектора и к одному йЭ входов детектора нулевых биений, другой вход которого подключен к выходу целител частоты с nepeMeHHbnvf коэффициентом еле ни A frequency synthesizer is known, which contains a separately connected controlled oscillator, a frequency divider with a variable division factor, a phage detector and the first low pass, and a successively connected zero beat detector and differential frequency generator and successively connected reversing counter, converter the code-voltage and the control element, the output of which is connected to the control-input of the controlled generator, as well as the reference generator chz, the output of which is connected to another phase detector and one of the ZE inputs of the zero-beat detector, the other input of which is connected to the output of the frequency target with a nepeMeHHbnvf coefficient
Шнако в иавёстком синтезаторе частот недостаточно высока спектральна чистота выходного С11гыала.In the frequency lab synthesizer in Sawako, the spectral purity of the output C11 is not high enough.
Цепь изобретени - улучшение спектральной чистоты выходного.сигнала.The circuit of the invention is the improvement of the spectral purity of the output signal.
Дл достижени указанной цели в снн-. тезаторе частот, содержащем последовательно соединенные управл емый генератор , делитель частоты с переменным коэффициентом делени , фазовый детектор To achieve this goal in snn-. a frequency generator containing a series-connected controlled oscillator, a frequency divider with a variable division factor, a phase detector
10 и первый фильтр НИЖНИХ частот, а также поснедовательно соединенные детектор нулевых биений и формирователь разност ой частоты и последовательно соединенные реверсивный счетчик, преобразова- . 10 and the first filter of the LOW frequencies, as well as sequentially connected zero-beat detector and differential frequency shaper and a series-connected reversible counter, are transformed.
15 Tejjb код-напр жение и ухфавл юший эле мент, выход которого соединен с угфавл ютим входом управл емого генератора, а также эталонный генератор, выход которого подключен к другому входу фазо20 вого детектора и k одному из входов детектора нулевых биений, другой вход которого подключен к аыходу делител частоты с переменным коэффициентом делени .15 Tejjb code-voltage and keyframe element, the output of which is connected to the ugflula input of the controlled generator, as well as the reference generator, the output of which is connected to another input of the phase detector and k to one of the inputs of the zero beat detector, the other input of which is connected To the output frequency divider with a variable division factor.
между другим выходом детектора нулевых биений и ДРУГИМ входом управл ющего элемента включены последовательно соединенные второй фильтр нижних частот, компаратор и электронное реле,а между выхадом формировател разностной частоты и входом реверсиБНого счетчика введены последовательно соединенные датчик времени и элемент И, второй и третий входы которого соединены соответст , венно с выходом формировател разностной частоты и со выходом компаратора , первый БЫхоа которого соединен с другим входом реверсивного счетчика, а другой вход электронного репе подключен к выходу первого фильтра Нйжи х частот.between the other output of the zero-beat detector and the OTHER input of the control element are connected in series the second low-pass filter, a comparator and an electronic relay, and between the output of the differential frequency former and the input of the reversible counter, the serially connected time sensor and the And element, the second and third inputs of which are connected correspondingly, with the output of a differential frequency rapper and with the output of a comparator, the first of which is connected to another input of the reversible counter, and the other input d e turnip connected to the output of the first filter x Nyzhi frequencies.
На фиг. 1 приведена структурна электрическа схема синтезатора частот; на фиг. 2 - зависимость отношени частоты колебаний управл емого генератора и выходного напр жени системы ЧАП во-времен .FIG. 1 shows a structural electrical circuit of a frequency synthesizer; in fig. 2 - dependence of the ratio of the oscillation frequency of the controlled generator and the output voltage of the CHAP system over time.
Синтезатор частот содержит управл емый генератор 1, делитель 2 частоты с переменным коэ4зфи,1шентом дйпенн (ДПКД), фазовый детектор 3, детектор 4 нулевых биений, фйрмирователь S разностной частоты, реверсивный счетчик 6, преобразователь 7 код-напр жение, управл ющий элеменг 8, эталонный генератор 9, первый и второй фильтры 10 Kgli нт них частот (ФНЧ); компаратор 12, электронное реле 13, датчик 14 времени, элемент И15,The frequency synthesizer contains a controlled oscillator 1, a divider 2 frequencies with variable coefficient, 1 step dypenn (DCPD), phase detector 3, detector 4 zero beat, variable frequency drive S, reversible counter 6, code-voltage converter 7, control element 8 , the reference generator 9, the first and second filters 10 Kgli nt these frequencies (LPF); comparator 12, electronic relay 13, time sensor 14, element I15,
Синтезатор частоты включает систему ФАПЧ в составе: эталонный генератор 9, фазовый детектор 3, ДПКД 2, ФНЧ 10, электронное реле 13 и управл ющий эле-г мент 8, а тшсже систему ЧАП в составе: детектор 4 нулевых биений, формирователь 5 разностной частоты, датчик 14 времени, элемент И15, реверсивный счет чик 6, преобразователь, 7 код - напр )вв ние, ФНЧ 11 и компаратор 12,The frequency synthesizer includes a PLL system consisting of: a reference generator 9, a phase detector 3, DPKD 2, a low-pass filter 10, an electronic relay 13 and a control element 8, and a TAP system consisting of: a detector of 4 zero beats, a frequency difference generator 5 , time sensor 14, element I15, reversible counter 6, converter, 7 code - for example, LPF 11 and comparator 12,
Синтезатор частот работает следующим образом.The frequency synthesizer works as follows.
Если частота колебаний управл емого генератора 1 находитс в пределах допуска , с первого выхода компаратора 12 на управл ющий вход электронного реле 13 подаетс логический О, размыкающий его, и система ФАПЧ отключена. При этом период следовани импульсов 1/й. на выходе формировател 5 превышает величину1/й$., соответственно, превышает длительность выходного импульса датчика 14 времени, котора выбираетс равной-f/if p,а начало импульса соответствует заднему фронту импульсов сIf the oscillation frequency of the controlled oscillator 1 is within tolerance, from the first output of the comparator 12 to the control input of the electronic relay 13 is supplied a logical O, which opens it, and the PLL system is turned off. In this case, the period of the following pulses is 1 / d. at the output of the imaging unit 5 exceeds the magnitude of 1 / d $., respectively, exceeds the duration of the output pulse of the sensor 14 time, which is chosen equal to -f / if p, and the beginning of the pulse corresponds to the trailing edge of the pulses c
формировател 5, Таким образом, к моменту .прихода очередного импульса с формировател 5 импульс датчика 14 времени заканчиваетс и да элемент И15 подаетс shaper 5; Thus, by the time of the arrival of the next pulse from shaper 5, the pulse of time sensor 14 ends and yes the element I15 is fed
логический О. В результате импульсы с формировател 5 не проход т на реверсивный счётчик 6. Необходимо отметить, что со второго выхода компаратора 12 на третий вход элемента И15 поступаетlogical O. As a result, pulses from the driver 5 are not passed to the reversible counter 6. It should be noted that from the second output of the comparator 12 to the third input of the element I15 comes
логическа 1.logical 1.
Если1/й становитс меньше (/Л5д,,.„на вход реверсивного счетчика 6 подаетс импульс и на выходе преобразовател 7 код-напр жение напр жение измен етс If 1 / d becomes less ((L5d, ..), the input of the reversible counter 6 is given a pulse, and at the output of the converter 7, the code-voltage is changed
5 на одну ступен (вниз или вверх в зависимости от .1зна1са.д, т.е. в зависимости от того, просуммирован импульс реверсивным/йчетчиком 6 или вычтен). Таким образом, частота управл емого генератора 1 снова вводитс в пределы допуска.5 by one step (up or down, depending on .1 Signed 1с.д, ie, depending on whether the pulse is summed up with a reversing / meter 6 or subtracted). Thus, the frequency of the controlled oscillator 1 is reintroduced within tolerance.
В том случае, когда отклонение частоты управл емого генератора 1 превышает йЕхо; I на первом выходе компаратора 12 по вл етс логическа 1, дающа разрешение работы системе ФАПЧ, и одновременно на втором выходе комйаратора 12 - логический О, который не позвол ет проходить импульсам с формировател 5 через элемент И15 на реверсивный счетчик 6. Логическа 1 с компаратора 12 подаетс также на установочный вход реверсивного счетчика 6, при этом система реверсивный счетчик 6-преобразователь 7 код-напр жение устанавливаетс .в положение,соответствующее средней ступени выходного напр жени .In the case when the frequency deviation of the controlled oscillator 1 exceeds iEho; I at the first output of the comparator 12 appears logical 1, allowing the PLL to work, and at the same time at the second output of the communicator 12, logical O, which does not allow pulses from the driver 5 to pass through the I15 element to the reversible counter 6. Logical 1 from the comparator 12 is also supplied to the installation input of the reversible counter 6, wherein the system of the reversible counter 6-converter 7 code-voltage is set to the position corresponding to the middle stage of the output voltage.
Улучшение чистоты спектра выходного сигнала синтезатора - решение одной из многих задач проблем электромагнитной совместимости РЭА. Учитыва , например, требовани к современным радиоприемникам по избирательности (12О Дб и более), а также массовое применение синтезаторов частоты как гетеродинов приемников, можно утверждать , что предлагаемый синтезатор один из вариантов улучшени технических параметров приемо-перецающей аппарагуры .Improving the purity of the synthesizer output spectrum is one of the many challenges for EMC electromagnetic compatibility problems. Taking into account, for example, the requirements for modern radio receivers in terms of selectivity (12O dB and more), as well as the massive use of frequency synthesizers as local oscillators of receivers, it can be argued that the proposed synthesizer is one of the options for improving the technical parameters of receiving and transmitting equipment.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792795991A SU886253A1 (en) | 1979-07-17 | 1979-07-17 | Frequency synthesizer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792795991A SU886253A1 (en) | 1979-07-17 | 1979-07-17 | Frequency synthesizer |
Publications (1)
Publication Number | Publication Date |
---|---|
SU886253A1 true SU886253A1 (en) | 1981-11-30 |
Family
ID=20840522
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792795991A SU886253A1 (en) | 1979-07-17 | 1979-07-17 | Frequency synthesizer |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU886253A1 (en) |
-
1979
- 1979-07-17 SU SU792795991A patent/SU886253A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU886253A1 (en) | Frequency synthesizer | |
US3863174A (en) | Frequency synthesizer having phase-locked loop including sample and hold circuit frequency converter | |
SU1552376A1 (en) | Frequency synthesizer | |
SU1305846A1 (en) | Digital frequency synthesizer shaft turn angle-to-digital converter | |
SU511668A1 (en) | Device for phase locked loop | |
SU1233292A1 (en) | Synchronizing device | |
SU661715A1 (en) | Synthesizer of a given frequency range | |
SU1713102A1 (en) | Phase-lock loop | |
SU1510079A1 (en) | Generator synchronizing device | |
SU1146800A2 (en) | Digital frequency synthesizer | |
SU1283964A1 (en) | Frequency synthesizer | |
SU801261A1 (en) | Frequency synthesizer | |
SU1700752A1 (en) | Frequency synthesizer | |
SU1506552A2 (en) | Frequency synthesizer | |
SU623247A1 (en) | Digital frequency synthesizer | |
SU1352615A1 (en) | Digital phase detector | |
SU1628203A1 (en) | Frequency synthesizer | |
SU1474838A1 (en) | Frequency synthesizer | |
SU785943A1 (en) | Frequency synthesizer | |
SU1336073A1 (en) | Device for transmitting the telemetering signals | |
SU1109912A2 (en) | Digital frequency synthesizer | |
SU801262A1 (en) | Device for automatic tuning of frequency | |
SU1095345A1 (en) | Frequency multiplier | |
SU1218464A1 (en) | Frequency synthesizer | |
SU886251A1 (en) | Frequency synthesizer |