SU875471A1 - Self-checking storage - Google Patents
Self-checking storage Download PDFInfo
- Publication number
- SU875471A1 SU875471A1 SU802886628A SU2886628A SU875471A1 SU 875471 A1 SU875471 A1 SU 875471A1 SU 802886628 A SU802886628 A SU 802886628A SU 2886628 A SU2886628 A SU 2886628A SU 875471 A1 SU875471 A1 SU 875471A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- register
- information
- drive
- Prior art date
Links
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Description
. , 1, . . , one, .
Изобретение относитс к запоминающим устройствам.This invention relates to memory devices.
Известно устройство, содерйсгицее накопитель, подключенный к входному и выходному регистрам, выходы которых подсоединены ко входам блока кон трол A device is known that contains a drive connected to the input and output registers, the outputs of which are connected to the inputs of the control unit.
Недостатком этого устройства вл етс невысока скорость работы.The disadvantage of this device is low speed.
Наиболее близким к предлагаемому техническим решением вл етс запрмиHcuotaee устройство с самоконтролем, содержащее накопитель, входной и вЫходнс й регистры, блок контрол , элемент задержки и блок управлени . В этом эапоминакхцем устройстве выходы регистров соединены с блоком контрол , выход которого подключен ко входу накопител , св занному с контрольным разр дом накопител и к счетным входам входного регистра, вход элемента задержки подключен, к выходу накопител , а его выход - к счетным входам выходного регистра числа,Closest to the proposed technical solution is a self-monitoring Hutotaee device containing a drive, input and outgoing registers, a control unit, a delay element, and a control unit. In this device, the register outputs are connected to the control unit, the output of which is connected to the accumulator input connected with the control bit of the accumulator and to the counting inputs of the input register, the input of the delay element is connected to the output of the accumulator, and its output - to the counting inputs of the output register numbers
В этом устройстве при контрольной записи информации в чейку накопител из-за отсутстви функциональной св зи выхода блока контрол с входом блока управлени необходима органи .заци 3-х циклов: запись, считываниеIn this device, in the control recording of information in the accumulator cell, due to the lack of a functional connection between the output of the control unit and the input of the control unit, it is necessary to organize 3 cycles: writing, reading
и запись (инвертированной информации и 1 в контрольном разр де ли неинвертированной информации и О в контрольном разр де), а при считывании записанных кодов чисел из накопител необходим один цикл считыва: ни 23 .and writing (inverted information and 1 in the check bit of non-inverted information and O in the check bit), and reading the written codes of numbers from the drive requires one read cycle: not 23.
Однако вследствие того, что в этом запоминающем устройстве отсутствует However, due to the fact that in this storage device is missing
10 разделение искаикенных и правильных кодов считываемых чисел, то возможно использование.устройства только в . двух режиуах : режим контрольной записи и режим считывани . Кроме того, 10 the separation of distorted and correct codes of readable numbers, it is possible to use. Devices only. two modes: control record mode and read mode. Besides,
15 это запоминающее устройство из-за дополнительного блока контрол , вл етс относительно сложным и малонадежным . . . . / . .15, this storage device, due to the additional control unit, is relatively complex and unreliable. . . . /. .
Цель изобретени - повышение быстродействи и надежности устройства.The purpose of the invention is to increase the speed and reliability of the device.
2020
Поставленна цель достигаетс тем что в запоминающее устройство с автономным контролем, содержащее накопитель , входной и выходной регистры, The goal is achieved by the fact that in a memory device with autonomous control, containing a drive, input and output registers,
25 элемент задержки и блок управлени , причем один из входов накопител подключен к выходу входного регистра, а выходы соедклены соответственно с Одним из входов вьисодного регистра и входом элемента задержки, выход кото-;25 is a delay element and a control unit, with one of the accumulator inputs connected to the output of the input register, and the outputs are connected respectively to one of the inputs in the register register and the input of the delay element whose output is;
30thirty
рого подключен к другому входу выходного регистра, одни из выходов блока управлени подключены соответственно к управл ющим входам входного и выходного регистров и накопител , введены длемент ЗАПРЕТ и элемент И, причем, первый вход элемента И и управл ющий вход элемента ЗАПРЕТ подключены к ругому выходу блока управлени , выход выходного регистра подключен ко входу блока управлени , второму вхоу элемента И, одному из входов входного регистра и другому входу накопиел , информационный вход элементаconnected to another input of the output register, one of the outputs of the control unit are connected respectively to the control inputs of the input and output registers and the accumulator, the BAN element and the AND element are entered, the first input of the AND element and the control input of the BAN element connected to the other output of the block control, the output of the output register is connected to the input of the control unit, the second input element I, one of the inputs of the input register and the other input of the accumulator, the information input of the element
АПРЕТ соеЛ1инен с выходом входного реегистра , а выход - с другим входомAPRET is connected with the output of the input register, and the output with another input
выходного регистра, выход элемента И вл етс выходом устройства.output register, output element AND is the output device.
На .чертеже изображена функциональна схема устройства.The drawing shows a functional diagram of the device.
Запоминающее устройство с автономным контролем содержит накопитель 1, ВХОДВ.ОЙ 2 и выходной 3 регистры, блок 4 управлени , элемент 5 задержки, . элемент 6 ЗАПРЕТ, элемент И 7.The storage device with autonomous control contains drive 1, INPUT 2 and output 3 registers, control block 4, delay element 5,. element 6 BAN, element AND 7.
Накопитель 1 подключен к входному 2 и выходному 3 регистрам, информационный ВХОДэлемента б ЗАПРЕТ подключен к выходу входного регистра 2, , управл квдий вход - к выходу блока 4 управлени и первому входу элемента И 7, а выход - к счетному входу выходного регистра 3, выход которого в свою очередь подключен ко входу накопител , св занному с контрольным разр дом накопител 1, к счетному входу входного регистра 2, ко входу блока 4 управлени и второму входу элемента И 7, выход которого вл етс выходом устройства.Drive 1 is connected to input 2 and output 3 registers, information INPUT element b BANCH is connected to the output of input register 2, the control input is connected to the output of control unit 4 and the first input of AND 7, and the output is to the counting input of output register 3, output which, in turn, is connected to the accumulator input connected with the control bit of accumulator 1, to the count input of input register 2, to the input of control unit 4 and the second input of AND 7, the output of which is the output of the device.
У(зтройство работает следующим образом .U (the device works as follows.
Код числа, подлежащий записи, поступает на регистр 2. В режиме контрольной запйси код числа записываетс в накопитель 1 и считываетс на регистр 3.-Информаци кода числа со входного регистра 2 поступает через элемент 6 ЗАПРЕТ также на счетный вход выходного регистра 3. При этом запись считываемой информации с накопител 1 в регистр 3 числа происходит по переднему фронту сигнала считывани , а запись информации с выхода входного регистра 2 - по заднему фронту этого сигнала. Если считываема и эаписываема информаци на выходе и входе накопител 1 отличаютс между собой,The code of the number to be written enters the register 2. In the check-up mode, the code of the number is written to accumulator 1 and read into register 3. The information of the number code from the input register 2 is fed through the BAN element 6 also to the count input of the output register 3. At the same time The read information from accumulator 1 is written to the 3-digit register on the leading edge of the read signal, and the recording of information from the output of the input register 2 on the trailing edge of this signal. If the read and writeable information on the output and input of drive 1 is different,
то на выходе выходного регистра 3 по вл етс сигнал 1, свидетельствующий об отрицательном результате сравнени , которое осуществл ет выходной регистр 3.then the output of the output register 3 will be a signal 1, indicating a negative result of the comparison, which is carried out by the output register 3.
Этот сигнал поступает на счетный вход регистра 2, осуществл инвер .тирование кода записываемого числа, .на вход накопител 1 и на вход блока 4управлени .This signal is fed to the counting input of register 2 by inverting the code of the number being written, to the input of accumulator 1 and to the input of the control unit 4.
Запись инвертируемого числа в накопитель и 1 в его контрольном разр де происходит по одному и тому же адресу, определ емому блоком 4 управлени .The inverted number is written to the accumulator and 1 in its test bit at the same address, which is determined by the control unit 4.
При считывании информации из нако пител 1 код числа записываетс на регистр 3. В том случае, когда в контрольном разр де по спрашиваемому адресу содержитс ,, код числа в регистре 3 инвертируетс сигналом, поступающим с выхода накопител через элемент 5 задержки на счетный вход выходного регистра 3. При этом происходит восстановление правильной информации.When reading information from accumulator 1, the code of the number is written to register 3. In the case when the check digit of the requested address contains, the code of the number in register 3 is inverted by a signal from the output of the accumulator through the delay element 5 to the counting input of the output register 3. At the same time, correct information is restored.
Блок 4 управл ет работой устройства с автономным контролем в следу{одих режимах:Unit 4 controls the operation of the device with autonomous control in the wake {one mode:
а)режим контрольной записи, который состоит из 2 циклов: записи и считывани при исправной чейке накопител и из трех циклов: запись, считывание и запись (инвертированной информации и 1 в контрольном разр де ) при неисправной чейке накопител ;a) a control recording mode, which consists of 2 cycles: writing and reading with a healthy cell of the accumulator and three cycles: writing, reading and writing (inverted information and 1 in the control bit) with a faulty cell of the accumulator;
б)режим считывани записанной .в накопитель информации (необходим один цикл считывани );b) the read mode of the recorded information storage device (one read cycle is required);
в)режим записи - считывани , который совмещает два предыдущих режима работы.c) write - read mode, which combines the two previous modes of operation.
На вход блока управлени подаетс признак ошибки при сравнении кодов записываемого числа в режиме контрольной записи.The input of the control unit is indicated by an error sign when comparing the codes of the recorded number in the control record mode.
Признак завершени режима контрольной записи вырабатываетс блоком 4 управлени после двух циклов: запись -и считывание при отсутствии ошибки сравнени кб ов записываемого и считываемого числа на выходе выходного регистра 3 или после трех циклов: запись, считывание и запись (инвертированной информации и 1 в контрольном разр де), при наличии сигнала ошибки на выходе выходного регистра 3.The sign of completion of the control recording mode is generated by the control unit 4 after two cycles: writing and reading, when there is no comparison error, of the written and readable number at the output of the output register 3 or after three cycles: writing, reading and writing (inverted information and 1) de), in the presence of an error signal at the output of the output register 3.
Пример . Пусть код числа, подлежащий записи в накопитель 1, имеет .вид 01010, а чейки пам ти накопител имеют неисправности вида в neisBOM разр де и 1-«-О в четвертом разр де. Тогда информаци , считанна с накопител 1 и записанна на выходной регистр 3 в режиме контрольной записи будет иметь вид 11000.An example. Let the code of the number to be written to the drive 1 have .View 01010, and the drive memory cells have faults of the type in neisBOM bit and 1 - “- O in the fourth bit. Then the information read from accumulator 1 and written to output register 3 in the record control mode will be 11000.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802886628A SU875471A1 (en) | 1980-02-20 | 1980-02-20 | Self-checking storage |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802886628A SU875471A1 (en) | 1980-02-20 | 1980-02-20 | Self-checking storage |
Publications (1)
Publication Number | Publication Date |
---|---|
SU875471A1 true SU875471A1 (en) | 1981-10-23 |
Family
ID=20879492
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802886628A SU875471A1 (en) | 1980-02-20 | 1980-02-20 | Self-checking storage |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU875471A1 (en) |
-
1980
- 1980-02-20 SU SU802886628A patent/SU875471A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU875471A1 (en) | Self-checking storage | |
SU824319A1 (en) | Self-checking storage | |
SU1483494A2 (en) | Memory with error detection | |
SU1019492A1 (en) | Buffer storage with self check | |
SU1034070A1 (en) | Memory device having error detection | |
SU951399A1 (en) | Device for recording data to memory device | |
SU970475A1 (en) | Memory having error detection and correction capability | |
SU767845A1 (en) | Self-test memory | |
SU645208A1 (en) | Self-checking storage | |
SU1164791A1 (en) | Storage with error detection | |
SU942164A1 (en) | Self-shecking storage device | |
SU1265860A1 (en) | Storage with self-check | |
SU955197A1 (en) | Memory device having error detection | |
SU452860A1 (en) | Autonomous control storage device | |
SU1608754A1 (en) | Memory with self-check | |
SU881876A1 (en) | Error detecting storage device | |
SU618798A1 (en) | Arrangement for checking permanent storage memory units | |
SU1251188A1 (en) | Storage with self-checking | |
SU922880A1 (en) | Self-checking storage device | |
SU1081669A1 (en) | Storage with self-check | |
SU875470A1 (en) | Self-checking storage | |
SU1280458A1 (en) | Buffer storage | |
SU970480A1 (en) | Self-checking memory device | |
SU842977A1 (en) | Self-checking storage device | |
SU875461A1 (en) | Storage device |