[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

SU875471A1 - Self-checking storage - Google Patents

Self-checking storage Download PDF

Info

Publication number
SU875471A1
SU875471A1 SU802886628A SU2886628A SU875471A1 SU 875471 A1 SU875471 A1 SU 875471A1 SU 802886628 A SU802886628 A SU 802886628A SU 2886628 A SU2886628 A SU 2886628A SU 875471 A1 SU875471 A1 SU 875471A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
register
information
drive
Prior art date
Application number
SU802886628A
Other languages
Russian (ru)
Inventor
Валентин Данилович Комаров
Original Assignee
Калужский Завод Автомотоэлектрооборудования Им.60-Летия Октября
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Калужский Завод Автомотоэлектрооборудования Им.60-Летия Октября filed Critical Калужский Завод Автомотоэлектрооборудования Им.60-Летия Октября
Priority to SU802886628A priority Critical patent/SU875471A1/en
Application granted granted Critical
Publication of SU875471A1 publication Critical patent/SU875471A1/en

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

. , 1, . . , one, .

Изобретение относитс  к запоминающим устройствам.This invention relates to memory devices.

Известно устройство, содерйсгицее накопитель, подключенный к входному и выходному регистрам, выходы которых подсоединены ко входам блока кон трол  A device is known that contains a drive connected to the input and output registers, the outputs of which are connected to the inputs of the control unit.

Недостатком этого устройства  вл етс  невысока  скорость работы.The disadvantage of this device is low speed.

Наиболее близким к предлагаемому техническим решением  вл етс  запрмиHcuotaee устройство с самоконтролем, содержащее накопитель, входной и вЫходнс й регистры, блок контрол , элемент задержки и блок управлени . В этом эапоминакхцем устройстве выходы регистров соединены с блоком контрол , выход которого подключен ко входу накопител , св занному с контрольным разр дом накопител  и к счетным входам входного регистра, вход элемента задержки подключен, к выходу накопител , а его выход - к счетным входам выходного регистра числа,Closest to the proposed technical solution is a self-monitoring Hutotaee device containing a drive, input and outgoing registers, a control unit, a delay element, and a control unit. In this device, the register outputs are connected to the control unit, the output of which is connected to the accumulator input connected with the control bit of the accumulator and to the counting inputs of the input register, the input of the delay element is connected to the output of the accumulator, and its output - to the counting inputs of the output register numbers

В этом устройстве при контрольной записи информации в  чейку накопител  из-за отсутстви  функциональной св зи выхода блока контрол  с входом блока управлени  необходима органи .заци  3-х циклов: запись, считываниеIn this device, in the control recording of information in the accumulator cell, due to the lack of a functional connection between the output of the control unit and the input of the control unit, it is necessary to organize 3 cycles: writing, reading

и запись (инвертированной информации и 1 в контрольном разр де ли неинвертированной информации и О в контрольном разр де), а при считывании записанных кодов чисел из накопител  необходим один цикл считыва: ни  23 .and writing (inverted information and 1 in the check bit of non-inverted information and O in the check bit), and reading the written codes of numbers from the drive requires one read cycle: not 23.

Однако вследствие того, что в этом запоминающем устройстве отсутствует However, due to the fact that in this storage device is missing

10 разделение искаикенных и правильных кодов считываемых чисел, то возможно использование.устройства только в . двух режиуах : режим контрольной записи и режим считывани . Кроме того, 10 the separation of distorted and correct codes of readable numbers, it is possible to use. Devices only. two modes: control record mode and read mode. Besides,

15 это запоминающее устройство из-за дополнительного блока контрол ,  вл етс  относительно сложным и малонадежным . . . . / . .15, this storage device, due to the additional control unit, is relatively complex and unreliable. . . . /. .

Цель изобретени  - повышение быстродействи  и надежности устройства.The purpose of the invention is to increase the speed and reliability of the device.

2020

Поставленна  цель достигаетс  тем что в запоминающее устройство с автономным контролем, содержащее накопитель , входной и выходной регистры, The goal is achieved by the fact that in a memory device with autonomous control, containing a drive, input and output registers,

25 элемент задержки и блок управлени , причем один из входов накопител  подключен к выходу входного регистра, а выходы соедклены соответственно с Одним из входов вьисодного регистра и входом элемента задержки, выход кото-;25 is a delay element and a control unit, with one of the accumulator inputs connected to the output of the input register, and the outputs are connected respectively to one of the inputs in the register register and the input of the delay element whose output is;

30thirty

рого подключен к другому входу выходного регистра, одни из выходов блока управлени  подключены соответственно к управл ющим входам входного и выходного регистров и накопител , введены длемент ЗАПРЕТ и элемент И, причем, первый вход элемента И и управл ющий вход элемента ЗАПРЕТ подключены к ругому выходу блока управлени , выход выходного регистра подключен ко входу блока управлени , второму вхоу элемента И, одному из входов входного регистра и другому входу накопиел , информационный вход элементаconnected to another input of the output register, one of the outputs of the control unit are connected respectively to the control inputs of the input and output registers and the accumulator, the BAN element and the AND element are entered, the first input of the AND element and the control input of the BAN element connected to the other output of the block control, the output of the output register is connected to the input of the control unit, the second input element I, one of the inputs of the input register and the other input of the accumulator, the information input of the element

АПРЕТ соеЛ1инен с выходом входного реегистра , а выход - с другим входомAPRET is connected with the output of the input register, and the output with another input

выходного регистра, выход элемента И  вл етс  выходом устройства.output register, output element AND is the output device.

На .чертеже изображена функциональна  схема устройства.The drawing shows a functional diagram of the device.

Запоминающее устройство с автономным контролем содержит накопитель 1, ВХОДВ.ОЙ 2 и выходной 3 регистры, блок 4 управлени , элемент 5 задержки, . элемент 6 ЗАПРЕТ, элемент И 7.The storage device with autonomous control contains drive 1, INPUT 2 and output 3 registers, control block 4, delay element 5,. element 6 BAN, element AND 7.

Накопитель 1 подключен к входному 2 и выходному 3 регистрам, информационный ВХОДэлемента б ЗАПРЕТ подключен к выходу входного регистра 2, , управл квдий вход - к выходу блока 4 управлени  и первому входу элемента И 7, а выход - к счетному входу выходного регистра 3, выход которого в свою очередь подключен ко входу накопител , св занному с контрольным разр дом накопител  1, к счетному входу входного регистра 2, ко входу блока 4 управлени  и второму входу элемента И 7, выход которого  вл етс  выходом устройства.Drive 1 is connected to input 2 and output 3 registers, information INPUT element b BANCH is connected to the output of input register 2, the control input is connected to the output of control unit 4 and the first input of AND 7, and the output is to the counting input of output register 3, output which, in turn, is connected to the accumulator input connected with the control bit of accumulator 1, to the count input of input register 2, to the input of control unit 4 and the second input of AND 7, the output of which is the output of the device.

У(зтройство работает следующим образом .U (the device works as follows.

Код числа, подлежащий записи, поступает на регистр 2. В режиме контрольной запйси код числа записываетс  в накопитель 1 и считываетс  на регистр 3.-Информаци  кода числа со входного регистра 2 поступает через элемент 6 ЗАПРЕТ также на счетный вход выходного регистра 3. При этом запись считываемой информации с накопител  1 в регистр 3 числа происходит по переднему фронту сигнала считывани , а запись информации с выхода входного регистра 2 - по заднему фронту этого сигнала. Если считываема  и эаписываема  информаци  на выходе и входе накопител  1 отличаютс  между собой,The code of the number to be written enters the register 2. In the check-up mode, the code of the number is written to accumulator 1 and read into register 3. The information of the number code from the input register 2 is fed through the BAN element 6 also to the count input of the output register 3. At the same time The read information from accumulator 1 is written to the 3-digit register on the leading edge of the read signal, and the recording of information from the output of the input register 2 on the trailing edge of this signal. If the read and writeable information on the output and input of drive 1 is different,

то на выходе выходного регистра 3 по вл етс  сигнал 1, свидетельствующий об отрицательном результате сравнени , которое осуществл ет выходной регистр 3.then the output of the output register 3 will be a signal 1, indicating a negative result of the comparison, which is carried out by the output register 3.

Этот сигнал поступает на счетный вход регистра 2, осуществл   инвер .тирование кода записываемого числа, .на вход накопител  1 и на вход блока 4управлени .This signal is fed to the counting input of register 2 by inverting the code of the number being written, to the input of accumulator 1 and to the input of the control unit 4.

Запись инвертируемого числа в накопитель и 1 в его контрольном разр де происходит по одному и тому же адресу, определ емому блоком 4 управлени .The inverted number is written to the accumulator and 1 in its test bit at the same address, which is determined by the control unit 4.

При считывании информации из нако пител  1 код числа записываетс  на регистр 3. В том случае, когда в контрольном разр де по спрашиваемому адресу содержитс ,, код числа в регистре 3 инвертируетс  сигналом, поступающим с выхода накопител  через элемент 5 задержки на счетный вход выходного регистра 3. При этом происходит восстановление правильной информации.When reading information from accumulator 1, the code of the number is written to register 3. In the case when the check digit of the requested address contains, the code of the number in register 3 is inverted by a signal from the output of the accumulator through the delay element 5 to the counting input of the output register 3. At the same time, correct information is restored.

Блок 4 управл ет работой устройства с автономным контролем в следу{одих режимах:Unit 4 controls the operation of the device with autonomous control in the wake {one mode:

а)режим контрольной записи, который состоит из 2 циклов: записи и считывани  при исправной  чейке накопител  и из трех циклов: запись, считывание и запись (инвертированной информации и 1 в контрольном разр де ) при неисправной  чейке накопител ;a) a control recording mode, which consists of 2 cycles: writing and reading with a healthy cell of the accumulator and three cycles: writing, reading and writing (inverted information and 1 in the control bit) with a faulty cell of the accumulator;

б)режим считывани  записанной .в накопитель информации (необходим один цикл считывани );b) the read mode of the recorded information storage device (one read cycle is required);

в)режим записи - считывани , который совмещает два предыдущих режима работы.c) write - read mode, which combines the two previous modes of operation.

На вход блока управлени  подаетс  признак ошибки при сравнении кодов записываемого числа в режиме контрольной записи.The input of the control unit is indicated by an error sign when comparing the codes of the recorded number in the control record mode.

Признак завершени  режима контрольной записи вырабатываетс  блоком 4 управлени  после двух циклов: запись -и считывание при отсутствии ошибки сравнени  кб ов записываемого и считываемого числа на выходе выходного регистра 3 или после трех циклов: запись, считывание и запись (инвертированной информации и 1 в контрольном разр де), при наличии сигнала ошибки на выходе выходного регистра 3.The sign of completion of the control recording mode is generated by the control unit 4 after two cycles: writing and reading, when there is no comparison error, of the written and readable number at the output of the output register 3 or after three cycles: writing, reading and writing (inverted information and 1) de), in the presence of an error signal at the output of the output register 3.

Пример . Пусть код числа, подлежащий записи в накопитель 1, имеет .вид 01010, а  чейки пам ти накопител  имеют неисправности вида в neisBOM разр де и 1-«-О в четвертом разр де. Тогда информаци , считанна  с накопител  1 и записанна  на выходной регистр 3 в режиме контрольной записи будет иметь вид 11000.An example. Let the code of the number to be written to the drive 1 have .View 01010, and the drive memory cells have faults of the type in neisBOM bit and 1 - “- O in the fourth bit. Then the information read from accumulator 1 and written to output register 3 in the record control mode will be 11000.

Claims (2)

Так как вид записываемого числа (Q1010) сохран етс  на входном регистре 2 и поступает через элемент 6 ЗАПРЕТ также на счетный вход выходного регистра 3, то информаци  на выходном регистре 3 будет иметь вид 10010. Вдинищл на выходе выходного регистра 3 свидетельствуют о наличии ошибок в работе запоминающего устройства . Сигнал 1 с выхода выходного регистра 3 поступает на счетный вход .входного регистра 2, осуществл   инвертирование кода записываемого числа , на вход накопител  1 и на вход блока 4 управлени . Информаци  на входном регистре и мен етс  на 10101 и в таком виде раписываетс  в накопитель 1. Запись инвертируемого числ в накопитель и 1 в его контрольном разр де происходит по одному и тому же адресу. При считывании информации из накопител  1 код числа записываетс  на выходной регистр 3. При считывании информации по адресу, где были неисправности  чейки пам ти в первом () и в четвертом () разр дах накопител  1, на выходном регистре записываетс  10101 и,так как в контрольном разр де по спрашиваемому адресу содержитс  1, код числа в .выходном регистре инвертируетс  сигналом , поступающим с выхода накопител  через элемент 5 задержки на счетный вход выходного регистра 3. Запись информации со входного регистра 2 в выходнЬй 3 при этом блокируетс  элементом б ЗАПРЕТ. Вьщача считываемого кода числа производитс  через элемент И 7, на один вход которого подаетс  сигнал признака завершени  режима контрольной записи, а на другой - код числа считываемой информации с выходного регистра. Если в  чейках пам ти накопител  1нет неисправностей, на выходе регистра 3 в режиме контрольной записи будут все нули. Так, например, с выхода накопител  1 записываетс  на выходном регистре 3 код числа 01010 и така  же информаци  (01010) поступает на счетный вход выходного регистра 3 с выхода входного регистра 2через элемент б ЗАПРЕТ. Видно, .что на выходе выходного регистра 3 будут все нули (О), в результате чего не происходит инвертирование кода записываемого числа на входном регистре и записи 1 в контрольный разр д на копител  1. При считывании информации из нако пител  1 на выходной регистр 3 не происходит инвертирование кода считы ваемого числа. Выдача кода считываемого числа происходит через элемент И 7. Таким образом предлагаемое устрой ство обладает свойством осуществл ть самоконтроль и коррекцию информации, записываемой в накопитель. В то же врем , облада  теми же свойствами, что и известное устройство, оно отли чаетс  дополнительными свойствами и возможност ми, а именно: а)более высоким быстродействием за счет того, что в режиме контроль ной записи известному устройству всегда необходимо 3 цикла: запись, , считывание и запись, а в описанном запоминающем устройстве может быть 2 цикла: запись и считывание при исправных  чейках накопител  или 3 цикла: запись, считывание и запись в случае неисправности  чейки накопител . Таким образом, описанное устройство обладает быстродействием в 1,5 раза выше, чем известное; б)большей областью применени , так как устройство позвол ет организовать еще един режим работы: запись - считывание, что важно, например , при построении ЭВМ, в большей надежностью за счет исключени  из устройства специального блока контрол  информации. , Формула изобретени  Запоминакицее устройство с автономным контролем, содержащее накопитель, входной и выходной регистры,.элемент задержки и блок управлени , причем один из входов накопител  подключен к выходу входного регистра, а выходы соединены соответственно с одним из . входов выходного регистра и входом элемента задержки, выход которого подключен к другому входу выходного регистра, одни из выходов блока управлени  подключены соответственно к управл ющим входам входного и вьдходного регистров и накопител , отличающеес  тем, что, с целью повышени  быстродействи  и надежности устройства, оно содержит элемент ЗАПРЕТ и элемент И, причем первый вход элемента И и управл ющий вход элемента ЗАПРЕТ подключены к другому выходу блока управлени , выход выходного регистра подключен ко. входу блока управлени , второму входу элемента И, одному из входов входного регистра и другому входу накопител , информационный вход элемента ЗАПРЕТ соединен с выходом-входного регистра, а выход - с другим входом выходного регистра, выход элемента И  вл етс  выходом устройства. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство ССРР № 367460, кл.а 11 С 29/00, 1971. Since the type of the recorded number (Q1010) is stored on the input register 2 and enters through the BANNER element 6 also to the counting input of the output register 3, the information on the output register 3 will look like 10010. At the output of the output register 3, there are errors in operation of the storage device. The signal 1 from the output of the output register 3 is fed to the counting input of the input register 2, inverting the code of the recorded number, to the input of the accumulator 1 and to the input of the control unit 4. The information in the input register is changed to 10101 and in this form is written into the drive 1. The inverted number is written to the drive and 1 in its check bit occurs at the same address. When reading information from accumulator 1, the number code is written to the output register 3. When reading information at the address where there were malfunctions of the memory cell in the first () and fourth () bits of the accumulator 1, 10101 is written on the output register and, as the check bit at the requested address contains 1, the code of the number in the output register is inverted by a signal coming from the drive through the delay element 5 to the count input of the output register 3. Recording information from the input register 2 to output 3 is blocked Subject B BAN. The reading of the number code is made through the AND 7 element, to one input of which a signal is sent indicating the completion of the check record mode, and to the other - the code of the number of read information from the output register. If there are no faults in the memory cells of the accumulator 1, the output of register 3 in the control record mode will be all zeros. Thus, for example, from the output of accumulator 1, the code of the number 01010 and the same information (01010) are written to the output register 3, and the same information (01010) is fed to the counting input of the output register 3 from the output of the input register 2 through the element b. It can be seen that at the output of the output register 3 there will be all zeros (O), as a result of which the code of the recorded number on the input register and writing 1 to the check digit on the drive 1 are not inverted. When reading information from the drive 1 to the output register 3 the code of the readable number is not inverted. The issuance of the code of the readable number occurs through the element And 7. Thus, the proposed device has the property to carry out self-control and correction of the information written to the drive. At the same time, having the same properties as the known device, it differs with additional properties and capabilities, namely: a) higher speed due to the fact that in the monitoring recording mode, the known device always needs 3 cycles: recording ,, reading and writing, and in the described storage device there can be 2 cycles: writing and reading when the drive cells are in good order or 3 cycles: writing, reading and writing in case of a drive cell fault. Thus, the described device has a speed of 1.5 times higher than the known; b) a larger area of application, since the device allows organizing one more mode of operation: writing - reading, which is important, for example, when building a computer, in greater reliability due to exclusion of a special information control unit from the device. The invention is a self-monitoring control device comprising a drive, input and output registers, a delay element and a control unit, one of the drive inputs connected to the output of the input register and the outputs connected to one of them. the inputs of the output register and the input of the delay element, the output of which is connected to another input of the output register, one of the outputs of the control unit are connected respectively to the control inputs of the input and output registers and accumulator, characterized in that, in order to improve the speed and reliability of the device, it contains the BANGE element and the AND element, the first input of the AND element and the control input of the BANGE element are connected to another output of the control unit, the output of the output register is connected to. the input of the control unit, the second input of the AND element, one of the inputs of the input register and the other input of the accumulator; the information input of the BAN element is connected to the output-input register, and the output is connected to another input of the output register; the output of the AND element is the output of the device. Sources of information taken into account in the examination 1. The author's certificate of SSRR № 367460, C. a 11 C 29/00, 1971. 2.Авторское свидетельство СССР № 497639, кл.а 11 С 29/00, 1974 (прототип).2. USSR author's certificate number 497639, cl. 11 C 29/00, 1974 (prototype). 5f5f 66
SU802886628A 1980-02-20 1980-02-20 Self-checking storage SU875471A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802886628A SU875471A1 (en) 1980-02-20 1980-02-20 Self-checking storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802886628A SU875471A1 (en) 1980-02-20 1980-02-20 Self-checking storage

Publications (1)

Publication Number Publication Date
SU875471A1 true SU875471A1 (en) 1981-10-23

Family

ID=20879492

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802886628A SU875471A1 (en) 1980-02-20 1980-02-20 Self-checking storage

Country Status (1)

Country Link
SU (1) SU875471A1 (en)

Similar Documents

Publication Publication Date Title
SU875471A1 (en) Self-checking storage
SU824319A1 (en) Self-checking storage
SU1483494A2 (en) Memory with error detection
SU1019492A1 (en) Buffer storage with self check
SU1034070A1 (en) Memory device having error detection
SU951399A1 (en) Device for recording data to memory device
SU970475A1 (en) Memory having error detection and correction capability
SU767845A1 (en) Self-test memory
SU645208A1 (en) Self-checking storage
SU1164791A1 (en) Storage with error detection
SU942164A1 (en) Self-shecking storage device
SU1265860A1 (en) Storage with self-check
SU955197A1 (en) Memory device having error detection
SU452860A1 (en) Autonomous control storage device
SU1608754A1 (en) Memory with self-check
SU881876A1 (en) Error detecting storage device
SU618798A1 (en) Arrangement for checking permanent storage memory units
SU1251188A1 (en) Storage with self-checking
SU922880A1 (en) Self-checking storage device
SU1081669A1 (en) Storage with self-check
SU875470A1 (en) Self-checking storage
SU1280458A1 (en) Buffer storage
SU970480A1 (en) Self-checking memory device
SU842977A1 (en) Self-checking storage device
SU875461A1 (en) Storage device