[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

SU788399A1 - Устройство дл контрол качества канала св зи - Google Patents

Устройство дл контрол качества канала св зи Download PDF

Info

Publication number
SU788399A1
SU788399A1 SU792717164A SU2717164A SU788399A1 SU 788399 A1 SU788399 A1 SU 788399A1 SU 792717164 A SU792717164 A SU 792717164A SU 2717164 A SU2717164 A SU 2717164A SU 788399 A1 SU788399 A1 SU 788399A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
trigger
decoder
Prior art date
Application number
SU792717164A
Other languages
English (en)
Inventor
Леонид Павлович Коричнев
Алексей Николаевич Котовский
Виктор Николаевич Лагуткин
Original Assignee
Рязанский Радиотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанский Радиотехнический Институт filed Critical Рязанский Радиотехнический Институт
Priority to SU792717164A priority Critical patent/SU788399A1/ru
Application granted granted Critical
Publication of SU788399A1 publication Critical patent/SU788399A1/ru

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)

Description

1
Изобретение относитс  к технике электросв зи и может использоватьс  дл  оперативного и достоверного контрол  состо ни  телеграфных и телефонных каналов при передаче дискретной информации.
Известно устройство дл  контрол  качества канала св зи, содержащее реверсивный счетчик, на вход сложени  которого подан сигнал ошибки, первый, второй и третий триггеры, на объединенные первые входы которых подан сигнал установки в исходное состо ние, первый элемент И, первый вход которого соединен с первым выходом первого триггера, второй вход которого соединен с выходом первого блока анализа, второй и третий элементы И, объединенные первые входы которых соединены с выходом второго триггера, элемент ИЛИ и второй блок анализа 1.
Однако известное устройство имеет низкую точность контрол .
Цель изобретени  - повышение точности контрол .
Дл  этого в устройство дл  контрол  качества канала св зи, содержащее реверсивный счетчик, на вход сложени  которого подан сигнал ошибки, первый, второй и третий триггеры, на объединенные первые входы которых подан сигнал установки в исходное состо ние, первый элемент И, первый вход которого соединен с первым выходом первого триггера, второй вход которого соединен с выходом первого блока анализа, второй и третий элементы И, объединенные первые входы которых соединены с выходом второго триггера, элемент ИЛИ и второй блок анализа, введены формирователь временных интервалов, первый и второй дополнительные элементы ИЛИ, первый и второй блоки включени , дешифратор зон отсчета, регистры сдвига по числу зон отсчета, дешифратор состо ний и блок индикации, при этом выходы разр дов реверсивного счетчи15 ка через последовательно соединенные дешифратор зон отсчета и первый блок включени  соединены с информационными входами соответствующих регистров сдвига, выходы разр дов которых соединены с соот2Q ветствуюшими входами дешифратора состо ний , первый и второй выходы которого соединены соответственно с первым и вторым входами блока индикации, выходы разр дов реверсивного счетчика через второй блок включени , управл ющий вход которого соединен с выходом второго триггера соединены с соответствующими входами первого блока анализа, выход второго элемента И, на второй вход которого поданы импульсы тактовой частоты, соединен через формирователь временных интервалов с первым входом элемента ИЛИ, с объединенными продвигающими входами регистров сдвига и со входом опроса дещифратора зон отсчета, выходы которого соединены с соответствующими входами второго блока анализа, выход которого соединен с первым входом первого дополнительного элемента ИЛИ и с объединенными вторыми входами третьего триггера, элемента ИЛИ и формировател  временных интервалов, второй выход которого соединен со входом вычитани  реверсивного счетчика, вход обнулени  и выход браковки канала которого соединены соответственно с выходом элемента ИЛИ и с первым входом второго дополнительного элемента ИЛИ, второй вход и выход которого соединены соответственно со вторым выходом дещифратора состо ний и со вторым входом первого элемента И, выход которого соединен со вторым входом второго триггера , с третьим входом элемента ИЛИ и со вторым входом первого дополнительного элемента ИЛИ, выход которого соединен с объединенными входами обнулени  регистров сдвига, а выход третьего триггера соединен со вторым входом третьего элемента И, выход которого соединен с управл ющим входом первого блока включени . На чертеже представлена структурна  электрическа  схема предложенного устройства . Устройство дл  контрол  качества канала св зи содержит реверсивный счетчик 1, первый, второй и третий триггеры 2-4, первый , второй и третий элементы И 5-7, первый и второй блоки 8, 9 анализа, элемент ИЛИ 10, формирователь 11 временных интервалов , первый и второй дополнительные элементы ИЛИ 12, 13 первый и второй блоки 14, 15 включени , дешифратор 16 зон отсчета, три регистра 17-19 сдвига, дешифратор 20 состо ний, блок 21 индикации. Устройство работает следующим обраЕсли основные функциональные узлы устройства дл  контрол  качества канала исправ ны, сигнал «окончание перестройки радиосредств , поступающий с внещней аппаратуры перестройки на первый вход триггеров 2-4 устанавливает последние в единичное состо ние. Сигнал с выхода второго триггера 3, подаваемый на вход управлени  второго блока 15 включени  разрешает подключение двоичнЬ1х элементов реверсивного счетчика 1 к первому блоку 8 анализа исправного состо ни  счетчика, а сигнал с выхода третьего триггера 4 через третий элемент И 7, второй вход которого соединен с выходом второго триггера 3, подаетс  на вход управлени  первого блока 14 включени , в результате чего информационные входы регистров 17-19 сдвига оказываютс  подключенными к соответствующим выходам дещифратора 20 состо ний. Сигнал с выхода второго триггера 3, подаваемый на первый вход второго элемента И 6, разрешает прохождение импульсов тактовой частоты с синхронного распределител  приема через второй элемент И 6 на информационный вход формировател  11 временных интервалов. В случае исправности дещифратора 20 состо ний сигнал нулевого уровн , снимаемый с выхода второго блока 9 анализа на вход управлени  формировател  11 временных интервалов , разрешает прохождение периодической последовательности импульсов с периодом Та с выхода от формировател  11 временных интервалов на в.ход опроса дешифратора 20 состо ний и продвигающие входы регистров 17-19 сдвигали запрещает формирование периодической последовательности импульсов на другом выходе формировател  11 временных интервалов. В результате этого на вход вычитани  реверсивного счетчика 1 не поступает сигналов, вследствие чего он работает как суммирующий. Сигналы «ощибка поступают на вход сложени  реверсивного счетчика 1, который производит подсчет количества поступающих ошибок за периоды, определ емые сигналами , следующими с формировател  временных интервалов (с периодом Та). По сигналам с рыхода формировател  11 временных интервалов, следующих с периодом Тд. через элемент ИЛИ 10 на вход установки нулевого состо ни  реверсивного счетчика 1 и непосредственно на вход опроса дещифратора 16 зонотсчета, дешифратор зон отсчета периодически фиксирует состо ни  реверсивного счётчика 1 и выдает на выход одной из зон «единицу, при этом на выходах других зон - нули. Информаци  о состо нии канала за данный период Та с выходов зон поступает на входы записи соответствующих регистров 17-19 сдвига и продвигаетс  по ним с той же периодической последовательностью , поступающей с формировател  11 временных интервалов. Выходы каждого разр да всех регистров подключены ко входам дешифратора 20 состо ний. Дешифратор 20 состо ний выдает рещение о качестве канала, которое отображаетс  на блоке индикации (с учетом результатов нескольких измерений, в данном случае трех). В случае, если качество канала хуже нормы, сигнал «браковка канала, снимаемый с выхода дешифратора 20 состо ний через второй дополнительный элемент ИЛИ 13, подаетс  на первый вход первого элемента И 5, на второй вход которого подаетс  сигнал единичного уровн  с выхода первого триггера 2, в результате чего на выходе первого элемента И 5 по вл етс  сигнал «браковка канала, поступающий на внещнюю аппаратуру перестройки радиосредств, на второй вход второго триггера 3, через первый дополнительный элемент ИЛИ 12, на вход установки нулевого состо ни  регистров 17-19 сдвига, а через элемент ИЛИ 10 - на вход установки нулевого состо ни  реверсивного счетчика 1. Тем самым устройство приводитс  в исходное состо ние и подготавливаетс  к оценке качества канала на новой рабочей волне.
В случае неисправности основных узлов, предложенное устройство дл  контрол  соето ни  дискретного канала св зи работает иначе.
Если неисправен дешифратор 16 зон отсчета , второй блок 9 анализа, подключенный к информационным выходам дешифратора 16, выдает сигнал, поступаюший непосредственно на второй вход третьего триггера 4, на вход управлени  формировател  11 временных интервалов, на первый вход элемента ИЛИ 10, на первый вход первого дополнительного элемента ИЛИ 12, а также на внешнюю аппаратуру, сигнализиру  о происшедшей неисправности. При подаче сигнала с выхода третьего триггера 4 через третий элемент И 7 на вход управлени  первого блока 14 включени  последний отключает информационные входы регистров 17- 19 сдвига от выходов неисправного дешифратора 16 зон отсчета, тем самым отключа  неисправный узел устройства, а сигнал с вьГхода второго блока 9 анализа через первый дополнительн-ый элемент ИЛИ 12 устанавливает регистры 17-19 сдвига в нулевое состо ние. Тем самым исключаетс  возможность ложной оценки качества канала св зи. При подаче сигнала, с выхода второго блока 9 анализа исправного состо ни  дешифратора через элемент ИЛИ 10 на вход установки нулевого состо ни  реверсивного счетчика 1 последний приводитс  в нулевое состо ние. Тем самым устройство подготавливаетс  дл  контрол  качества канала только реверсивным счетчиком 1. По сигналу, поступившему с выхода второго блока 9 на вход управлени  формировател  11 временных интервалов, отключаетс  выход формировател  и разрешаетс  прохождение импульсов с выхода формировател  11 на вход вычитани  реверсивного счетчика 1. В этом случае решение о непригодности канала дл  работы вырабатываетс  реверсивным счетчиком 1, на вход сложени  которого поступают сигналы «ошибка, а на вход вычитани  с выхода формировател  11 временных интервалов - последовательность импульсов с синхронного распределител  приема, частота поступлени  которых определ етс  предельно допустимым ухудшением состо ни  дискретного канала св зи. В случае, если качество канала св зи хуже нормы, на выходе реверсивного счетчика 1 по вл етс  сигнал «браковка канала, который через последовательно соединенные
второй дополнительный элемент ИЛИ 13 и первый элемент И 5 поступает на внешнюю аппаратуру перестройки радиосредств. Если неисправен реверсивный счетчик 1, первый блок 8 анализа, подключенный к информационным выходам реверсивного счетчика 1, выдает сигнал, поступаюш,ий на второй вход первого триггера 2, устанавлива  последний в нулевое состо ние. Сигнал «авари  устройства с выхода первого триггера 2 поступает на внешнюю аппаратуру, сигнализиру  о выходе устройства из стро . Сигнал нулевого уровн , снимаемый с выхода первого триггера 2, блокирует прохождение сигнала «браковка канала через первый элемент И 5 на внешнюю аппаратуру перестройки радиосредств, тем самым исключаетс  возможность ложной оценки качества канала св зи.
Таким образом, предложенное устройство позвол ет исключить ложную оценку качества дискретного канала св зи в случае неисправности основных функциональных узлов устройства; повысить надежность функционировани  устройства путем переключени  режимов его работы.

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  качества канала св зи, содержащее реверсивный счетчик , на вход сложени  которого подан сигнал ошибки, первый. Второй и третий триггеры , на объединенные первые входы которых подан сигнал установки в исходное состо ние , первый элемент И, первый вход которого соединен с первым выходом первого триггера, второй вход которого соединен с выходом первого блока анализа, второй и третий элементы И, объединенные первые входы которых соединены с выходом, второго триггера, элемент ИЛИ и второй блок анализа, отличающеес  тем, что, с целью повышени  точности контрол , в него введены формирователь временных интервалов , первый и второй дополнительные элементы ИЛИ, первый и второй блоки включени , дешифратор зон отсчета, регистры сдвига по числу зон отсчета, дешифратор состо ний и блок индикации, при этом выходы разр дов реверсивного счетчика через последовательно соединенные дешифратор зон отсчета и первый блок включени  соединены с информационными входами соответствуюших регистров сдвига, выходы разр дов которых соединены с соответствующими входами дешифратора состо ний, первый и второй выходы которого соединены соответственно с первым и вторым входами блока индикации, выходы разр дов реверсивного счетчика через второй блок включени , управл ющий вход которого соединен с выходом второго триггера, соединены с соответствующими входами первого блока анализа, выход второго элемента И, на второй вход которого поданы импульсы тактовой частоты, соединен через формирователь временных интервалов с первым входом элемента ИЛИ, с объединенными продвигающими входами регистров сдвига и со входом опроса дешифратора зон отсчета, выходы которого соединены с соответствующими входами второго блока анализа, выход которого соединен с первым входом первого дополнительного элемента ИЛИ и с объединенными вторыми входами третьего триггера, элемента ИЛИ и формировател  временных интервалов, второй выход которого соединен со входом вычитани  реверсивного счетчика, вход обнулени  и выход браковки канала которого соединены соответственно с выходом элемента ИЛИ и с первым входом второго дополнительного элемента ИЛИ, второй вход и выход которого соединены соответственно со вторым выходом дешифратора состо ний и со вторым входом первого элемента И, выход которого соединен со вторым входом второго триггера, с третьим входом элемента ИЛИ и со вторым входом первого дополнительного элемента ИЛИ, выход которого соединен с объединенными входами обнулени  регистров сдвига, а выход третьего триггера соединен со вторым входом третьего элемента И, выход которого соединен с управл ющим входом первого блока включени . ,, , Источники информации, прин тые во внимание при экспертизе 1- Авторское свидетельство СССР по за вке № 2663800/18-09, кл. Н 04 В 3/46, 25.08.78 (прототип).
SU792717164A 1979-01-29 1979-01-29 Устройство дл контрол качества канала св зи SU788399A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792717164A SU788399A1 (ru) 1979-01-29 1979-01-29 Устройство дл контрол качества канала св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792717164A SU788399A1 (ru) 1979-01-29 1979-01-29 Устройство дл контрол качества канала св зи

Publications (1)

Publication Number Publication Date
SU788399A1 true SU788399A1 (ru) 1980-12-15

Family

ID=20807022

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792717164A SU788399A1 (ru) 1979-01-29 1979-01-29 Устройство дл контрол качества канала св зи

Country Status (1)

Country Link
SU (1) SU788399A1 (ru)

Similar Documents

Publication Publication Date Title
US5917870A (en) Synchronization monitoring in a network element
SU788399A1 (ru) Устройство дл контрол качества канала св зи
GB1122472A (en) Systems for testing components of logic circuits
US4296495A (en) Device for measuring the quality of a digital radio link
SU573888A1 (ru) Устройство дл оперативного контрол каналов св зи
SU1120333A1 (ru) Устройство дл контрол коммутации информационных каналов
SU1040617A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых трактах передачи информации
SU409394A1 (ru) Устройство проверки тракта системы связи с импульсно-кодовой модуляцией
SU1298750A1 (ru) Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках
SU1172037A1 (ru) Устройство дл контрол оборудовани радиорелейных станций
SU1177920A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых системах передачи
SU879789A1 (ru) Устройство дл контрол работоспособности видеорегенератора цифровой системы св зи
SU951741A1 (ru) Устройство дл предсказани состо ни дискретного канала св зи
SU1241494A1 (ru) Устройство телеконтрол линейных трактов цифровых систем передачи
SU1408538A1 (ru) Устройство дл контрол качества дискретного канала св зи
SU649144A1 (ru) Устройство дл контрол состо ни канала св зи
SU1095425A1 (ru) Устройство контрол многоканальных систем радиосв зи
SU1734219A1 (ru) Устройство диагностики состо ни аппаратуры цифровых систем передачи
SU1764177A1 (ru) Устройство дл автоматического переключени телеграфных каналов св зи
SU575782A1 (ru) Устройство контрол качества канала св зи
SU1540022A2 (ru) Устройство дл автоматического переключени телеграфных каналов св зи
SU562926A1 (ru) Устройство дл контрол достоверности информации, передаваемой по проводным каналам св зи
SU1264353A1 (ru) Устройство контрол дискретных каналов
SU828432A1 (ru) Устройство дл автоматического пере-КлючЕНи ТЕлЕгРАфНыХ КАНАлОВ СВ зи
RU1824645C (ru) Устройство дл сигнализации