SU646280A2 - Устройство дл контрол микроэлектронных логических схем - Google Patents
Устройство дл контрол микроэлектронных логических схемInfo
- Publication number
- SU646280A2 SU646280A2 SU772474411A SU2474411A SU646280A2 SU 646280 A2 SU646280 A2 SU 646280A2 SU 772474411 A SU772474411 A SU 772474411A SU 2474411 A SU2474411 A SU 2474411A SU 646280 A2 SU646280 A2 SU 646280A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- unit
- outputs
- signals
- circuit
- Prior art date
Links
Landscapes
- Testing Of Individual Semiconductor Devices (AREA)
- Tests Of Electronic Circuits (AREA)
Description
Изобретение относитс к контрольноизмерительной технике, в частности к технике программируемых тестовых исг пытаний микроэлектронных логических схем,может быть использовано дл регулировки , контрол правильности функционировани и контрол электрических параметров микроэлектронньтх логических схем вычислительной техники.
Известно устройство дл контрол микроэлектронных логических схем, содержащее блок управлени , входной, выходной и запоминающий регистры, npoiv. раммируемый блок питани , амплитудный селектор, цифровой блок сравнени , формирователь входных сигналов, блок запуска , индикации, цифропечатаю- щий блок, блок ввода и вывода, временной селектор, управл емый элемент за« держки l .
Недостатком этого устройства вл ет с возможность выхода его из стро или повреждени провер емой микроэлектронной логической схемы в случае, если к
выходам формирователей входных сигналов устройства подключаютс выходы провер емой схемы.
С целью повьпцени надежности, в известное устройство дл контрол микроэлектронных логических схем по авт. св. № 273342 ввейен блок ковггрол ; коммутаторов входов, цричем его информацио шые входы соответственно соединены с выходами блока формирователей входных сигналов, управл ющий вход соединен с одним из Выходов блока управлени , первый выход - с одним из управал ющих входов блока формирователей входных сигналов, а его второй выходс одним из входов цифропечатающего блока.
На чертеже приведена структурна электрическа схема предлагаемого устройства .
Устройство содержит блок ввода 1, блок управлени 2, входной регистр. 3, выходной регистр 4, программируемый блок питани 5, блок формирователей
Claims (1)
- 646280 входных сигналов 6, амнлитудный селектор 7, управл емый элемент задерж-v ки 8, блок запуска 9, временной селектор 10, запоминающий регистр 11, цифровой блок сравнени 12, блок индикации 13, выводной блок 14, цифропечатающий блок 15, блок контрол коммутаторов ВХОДОВ 16.,. Работает устройство следующим образом . После включени напр жени питаш сигнал из. блока управле ш 2 запрей аетцо вленйё сигналов на выходах блока формирователей входных сигналов 6, а блок йонтрол коммутаторов входов 16 по сигналу из блока управлени 2 определ ет, вл ютс ли подключенные lO выходам блока формирователей (входных сигналов 6 выводы МЛС ее входами . Отличить вход микроэлектронной логи ческой схемы 17 от выхода можно Яо ве личине напр жени на выводе, тока отдава .емогр в нагрузку, входному сопротивлению и т.п..Пусть , например, провер ема микроэлектронна логическа схема 17 состоит из интегральных микросхем. В функци блока контрол коммутаторов входов 16 входит измерение напр жени на выводах схемь 17. Если это напр жение хот бы на одном Выводе превышает напр жение на вх:ода1Х интегральньгх микросхем или. меньше, чем это напр жение, это значит, что ко входу блока формирователей входных сигналов 6 ошибочно гаодключен не вход схемы 17, и поэтому блок контрол коммутатороввходов 16 запрещает формирование сигналов на вы- ходах блока формирователей входных сиг налов 6, а на блоке индикации 13 индицируютс номера выводов микроэлектронных логических схем, напр жение на которых не соответствует вхо з:ному напр жению интегральйых микросхем. Если напр жение на выводах схемы 17 соответствует напр жению, нормальному дл схемы 17 блок йонтррп коммутаторов входов 16 разрешает поступление сигналов с выходов блока формирователей входных сигналов 6 на входы провер емой схемы 17. Таким образом, блок контрол комму таторов входов 16 предотвращает коротк .ое замыкание выходов блока формирователей входньис сигналов 6 на выходы провер емой схемы 17. ,.,.-sK-rr-- -.--- Далее в устройство вводитс тестова программа проверки данной схемы 1 Эта программа с помощью блока ввода 1 и блока управлени 2 записывает во входной 3 и выходной 4 регистры информацию , которую необходимо подать на входы схемы 17 и котора должна быть на выходах исправной МЛС. Эта же программа устанавливает на программируемом блоке питани 5 требуемое напр жение питани схемы 17J на амплитудном селекторе 7 - допустимые уровни логического О и 1 выходных сигналов на управл емом элементе задержки 8 - пределы временной селекции выходных сигналов. . На блоке формирователей входных сигналов 6 - уровни логического О и 1 сигналов, подаваемых на входы МЛС117. ч:, .-: - После этого из блока управлени 2 в блок запуска 9 поступает сигнал, разрещающий сч1ттывание информации со входного регистра 3 в блок формирователей входных игналов 6. С блока запуска 9 на 5травл емый элемент задержки 8 поступает сигнал начала отсчета времени совпадающий по времени с изйеНением сигналов на выходах блока форкшрователей выходных сигналов 6, который с элемента задержки 8 в качестве аапрётающегЬ с.йгнала поступает на всё входы многоканального Временного селектора 10. . .. :....-. .... Сигналы на выходах провер емой схемы 17 прЯ1вл ютс с нёк)эторой задерж- .. кой, завис щей от схемы 17. Через временной селектор 10 в амплитудный селектор 7 lipоход; ттолько те сигналы со схемы 17, которые по вл ютс раньше : прихода запрёщ эдёго сдгнала с элемента задержки S на временной селектор 1О. Сигйалы,. прощёдшиё через временной селектор , подвергаютс амплитудному контролю в амплитудном селекторе 7. Сигналы, удовлетвор ющие требова .ки м по амплитуде и времени, записываютс в запоминающий регистр 11. И нформаци J запис.анна в запоминающем регистре 11, вводитс в цифровойёлок сравнени 12, где сравниваетс с требуемой рёалсцией дл заданного теста . Результаты сравнени вывод тр на бло1с индикации 13 ина выводной блок 14 и далее - на цифропечатающий блок 15,.. . Таким образом, введеный всхему блок контрол коммутаторов входов обеспечивает защиту выходов блока форми рователей от коротких замыканий на вы ходы провер емой: микроэлектронной л гической схемы, предотвращает выход v.3 стро блока контрол и провер емой микроэлектронной логической схемы. Формула изобретени Устройство дл контрол микррэлектронных логических схем по авт.св. № 273342, отл. ичающеее тем, что, с целью повышени его надежности , в него введен блок контрол О коммутаторов входов, причем его информационные входы соединены соответственно с выходами блока форкгарователей входных сигналов, управл хшшй вход соединен с одним из выхоаов блока управлени , первый выход - с одним из управл ющих входов блока формирователей входных сигналов, а его второй выход - с одним иа входов цифрсу печатающего блока. Источники информации, прин тые во внимание при экспертизе 1. Автбрское сввдетёльствр СССР N 273342, Н 03 К 17/Ор, 197О.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772474411A SU646280A2 (ru) | 1977-04-14 | 1977-04-14 | Устройство дл контрол микроэлектронных логических схем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772474411A SU646280A2 (ru) | 1977-04-14 | 1977-04-14 | Устройство дл контрол микроэлектронных логических схем |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU273342 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU646280A2 true SU646280A2 (ru) | 1979-02-05 |
Family
ID=20704276
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772474411A SU646280A2 (ru) | 1977-04-14 | 1977-04-14 | Устройство дл контрол микроэлектронных логических схем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU646280A2 (ru) |
-
1977
- 1977-04-14 SU SU772474411A patent/SU646280A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4926425A (en) | System for testing digital circuits | |
SU646280A2 (ru) | Устройство дл контрол микроэлектронных логических схем | |
US20050216808A1 (en) | Method and circuit arrangement for testing electrical modules | |
SU808997A1 (ru) | Устройство дл контрол разоб-щЕННыХ цЕпЕй элЕКТРичЕСКОгО MOH-ТАжА | |
SU559244A1 (ru) | Устройство дл контрол монтажных схем | |
SU700844A1 (ru) | Устройство дл автоматической проверки правильности электромонтажа | |
SU578628A1 (ru) | Устройство дл контрол разобщенных цепей электрического монтажа | |
SU921112A1 (ru) | Коммутатор | |
JP2003302444A (ja) | 試験装置 | |
SU1626214A1 (ru) | Устройство дл контрол монтажа электрических соединений | |
JPS6050306B2 (ja) | アナログ入力装置の診断装置 | |
SU911376A1 (ru) | Устройство дл контрол правильности электрического монтажа радиоэлектронных изделий | |
KR0176619B1 (ko) | 멀티플렉서의 릴레이 검사 방법 | |
US5130648A (en) | Instrument for checking the operational state of an ic-circuit | |
SU834616A1 (ru) | Устройство дл контрол релейнойКОММуТАциОННОй элЕКТРОАппАРАТуРы | |
SU1051466A1 (ru) | Устройство дл контрол электрических цепей | |
SU1002987A1 (ru) | Устройство дл проверки исправности электрического монтажа | |
SU1308956A1 (ru) | Устройство параметрического контрол интегральных схем | |
SU1117542A2 (ru) | Устройство дл автоматического контрол электрических параметров монтажных жгутов | |
SU1018055A1 (ru) | Устройство дл контрол электрических цепей | |
SU796916A1 (ru) | Устройство дл контрол блокапАМ Ти | |
SU824082A1 (ru) | Устройство дл контрол электрическогоМОНТАжА | |
SU777847A2 (ru) | Устройство дл испытани аппаратов, имеющих клавиатуру или кнопки | |
SU830405A1 (ru) | Устройство дл проверки монтажа | |
SU1654823A1 (ru) | Устройство дл контрол цифровых блоков |