[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

SU513503A1 - Logical element - Google Patents

Logical element

Info

Publication number
SU513503A1
SU513503A1 SU2080480A SU2080480A SU513503A1 SU 513503 A1 SU513503 A1 SU 513503A1 SU 2080480 A SU2080480 A SU 2080480A SU 2080480 A SU2080480 A SU 2080480A SU 513503 A1 SU513503 A1 SU 513503A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
transistors
emitters
collector
bases
Prior art date
Application number
SU2080480A
Other languages
Russian (ru)
Inventor
Валентин Иванович Лебедев
Олег Борисович Скворцов
Original Assignee
Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт filed Critical Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт
Priority to SU2080480A priority Critical patent/SU513503A1/en
Application granted granted Critical
Publication of SU513503A1 publication Critical patent/SU513503A1/en

Links

Landscapes

  • Bipolar Integrated Circuits (AREA)

Description

3 |элеменга. Эмиттеры p-n-jl транзисторов 6-8 подключены к положительной шине источника питани , а базы - к точ .е соединени  эмиттеров транзисторов 1-3. Коллектор транзистора 6 подсоединен кбаэетран истора 1, коллектор транзистора 7 - к ба зе транзистора 2, а коллектор транзистора 8 - к базе транзистора 3. Эмиттер и коллектор транзистора 9 п -р - п типа присоединены соответственно к отрицательной шине источника питани  и к точке соединиНИН эмиттеров транзисторов 1 - 3, а б&за соединена , через и.-р-к транзистор 11 в диодном включении с положительной шиной 10 источника питани , причем эмиттер этого транзистора соединен с базой . транзистора 9, а база и коллектор подсоединены к положительной шине. Работает логический элемент следуюшим образом. Пусть логической единице соответствует более положительное значение входного потенциала . Если на базах транзисторов 1 и 2 - низкий потенциал, соответствующий логическому нулю, транзисторы закрыты и весь коллекторный ток транзистора 8 попадает п базу транзистора 3, что обеспечи вает его отпирание, В этом случае на инеерсном выходе логического элемента поте циал соответствует логической единице, а на пр мом выходе, соединенном с коллекто ром транзистора 3 - логическо лу нулю. Если теперь на один или оба входа логичес кого элемента подать сигнал, соответствую щий логической единице к-р-к транзистор. база которого соединена со входом, на кот рый подаетс  логическа  единица, открывае3 | elemenga. The emitters of pn-jl transistors 6-8 are connected to the positive power supply bus, and the bases to the exact connection of the emitters of transistors 1-3. The collector of transistor 6 is connected to a kbaetran of source 1, the collector of transistor 7 is connected to the base of transistor 2, and the collector of transistor 8 is connected to the base of transistor 3. The emitter and collector of transistor 9 n -p are of the power supply and the connection point emitters of transistors 1–3, and b & are connected, via an ip-rc transistor 11 in diode switching on with a positive bus 10 of the power supply, and the emitter of this transistor is connected to the base. transistor 9, and the base and the collector are connected to the positive bus. The logical element works as follows. Let the logical unit correspond to a more positive value of the input potential. If at the bases of transistors 1 and 2 there is a low potential corresponding to a logical zero, the transistors are closed and the entire collector current of transistor 8 hits п the base of transistor 3, which ensures its unlocking, in this case, on the inertial output of the logic element, the potential corresponds to a logical one, at the direct output, connected to the collector of the transistor 3, is logical zero. If now to one or both inputs of a logic element to give a signal corresponding to a logical unit of the kp transistor. the base of which is connected to the input to which a logical unit is supplied, open

с , и потенциал точки соединени  коллекторов транзисторов 1 и 2 падает до уровн , соответствующего логическому нулю. При этом коллекторный ток транзистора 8 почти полностью ответвл етс  в открывающийс  транзистор, что вызывает запирание транзистора 3, Благодар  подключению эмиттеров транзисторов 1 - 3 к коллектору транзистора 9, образующего генератор тока, вc, and the potential of the junction point of the collectors of transistors 1 and 2 drops to a level corresponding to a logical zero. At the same time, the collector current of the transistor 8 almost completely branches off to the opening transistor, which causes the transistor 3 to close, due to the connection of the emitters of the transistors 1 - 3 to the collector of the transistor 9 forming the current generator

источника питани ,power source

2. Логический элемент по п, 1, отличающийс  тем, что в качестве источника тока использован к. -р - и. транзистор , эмиттер которого соединен с отрицательной щиной источника питани , коллекторус выходом источника тока, а база через транзистор в диодном включении - с положительной шиной источника питани , I 03 Алогическом элементе наблюдаетс  гистер&зис , что позвол ет получить выигрыш в помехоустойчивости дл  сигналов отрицательной пол рности, а наличие пр мого и инверсного выхода обеспечивает получение пр мой и инверсной функции входных сигналов .2. A logical element according to claim 1, characterized in that K is used as the current source. a transistor whose emitter is connected to a negative power supply source, a collector output of a current source, and a base through a transistor in a diode connection with a positive power supply busbar, I 03 The alogical element observes a hister & signal, which allows a gain in noise immunity for negative field signals direct and inverse outputs provide the direct and inverse functions of the input signals.

Claims (1)

Формула изобретени  1. Логический элемент, содержащий И -J) - Н транзисторы, коллекторы которых подключены к инверсному выходу, а базы - ко входак элемента, и р-к-р транзисторы, коллекторы которых соединены с базами соответствующих и. транзисторов, эмиттерыс положительной шиной источника питани , а базы объединены и подключены к объединенным эмиттерам и -р - и. транзисторов, отличающийс  тем, что, с целью повышени  помехоустойчивости и расширени  функциональных-возможностей-, в него введены дополнительные rv-p-и, транзисторы и источник тока, причем база дополнительного p-ia-p .транзистора соединена с объединенными базами -и-р транзисторов, база дополнительного и-р-п транзистора соединена с инверсным выходом элемента и коллектором дополнительногор-Н-р транзистора , коллектор дополнительного rtp-n. транзистора подсоединен к пр мому выходу элемента , эмиттер - к объединенным эмиттерам К - - и. транзисторов, а эмиттер дополните ль ногор - г -р транзистора - к положительной шине источника питани , причем эмиттеры П-р-н транзисторов подключены через источник тока к отрицательной шине Claims 1. Logic element containing AND -J) - H transistors, the collectors of which are connected to the inverse output, and the bases - to the input element, and p-to-p transistors, the collectors of which are connected to the bases of the corresponding and. transistors, emitters with a positive power supply bus, and the bases are combined and connected to the combined emitters and -p - and. transistors, characterized in that, in order to improve noise immunity and enhance functionality-capabilities, additional rv-p-i, transistors and current source are introduced into it, the base of the additional p-ia-p .transistor being connected to the combined bases - and p transistors, the base of the additional ipn transistor is connected to the inverse output of the element and the collector of the complementary-Hp transistor, the collector of the additional rtp-n. the transistor is connected to the forward output of the element, the emitter is connected to the combined emitters K - - and. transistors, and the emitter is added to the nogor - rr transistor - to the positive bus of the power source, and the emitters of the Pn transistors are connected via a current source to the negative bus
SU2080480A 1974-12-02 1974-12-02 Logical element SU513503A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2080480A SU513503A1 (en) 1974-12-02 1974-12-02 Logical element

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2080480A SU513503A1 (en) 1974-12-02 1974-12-02 Logical element

Publications (1)

Publication Number Publication Date
SU513503A1 true SU513503A1 (en) 1976-05-05

Family

ID=20602374

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2080480A SU513503A1 (en) 1974-12-02 1974-12-02 Logical element

Country Status (1)

Country Link
SU (1) SU513503A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2513478C1 (en) * 2012-09-11 2014-04-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Two-input "and" logic gate with multidigit internal signal presentation

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2513478C1 (en) * 2012-09-11 2014-04-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Two-input "and" logic gate with multidigit internal signal presentation

Similar Documents

Publication Publication Date Title
SU513503A1 (en) Logical element
SU149629A1 (en) Inverter
SU645280A1 (en) Transistor logic element-based inverter
SU459849A1 (en) Pulse selector by duration
SU509988A1 (en) Device for generating and matching signals
SU1767695A2 (en) Bipolar pulse former
SU661804A1 (en) Inverter
SU450363A2 (en) Diode transistor logic element
SU721797A1 (en) Comparator
SU953730A2 (en) Integral injection logic element
SU420124A1 (en) COMPOUND COMPLEX INVERTOR P 1 LR-WL • If '^' OErpTnnk ^ vulk cLu ^ * 1, g sua
SU1262719A1 (en) Matching device
SU993477A1 (en) Buffer logic ttl-device
SU424304A1 (en) PULSE GENERATOR
SU1026289A1 (en) Reversive multivibrator
SU362486A1 (en) DYNAMIC LOGIC DEVICE
SU681538A1 (en) Limiting amplifier
SU712970A1 (en) Wiring or circuit
SU1596435A1 (en) Pulser
SU563711A1 (en) Nanosecond pulse shaper
SU841053A1 (en) Storage cell for shift register
SU570989A1 (en) Pulse generator
SU391708A1 (en) DYNAMIC ELEMENT
SU416879A1 (en)
SU559381A1 (en) Integral dynamic element