SU436351A1 - POSSIBLE DEVICE - Google Patents
POSSIBLE DEVICEInfo
- Publication number
- SU436351A1 SU436351A1 SU1879218A SU1879218A SU436351A1 SU 436351 A1 SU436351 A1 SU 436351A1 SU 1879218 A SU1879218 A SU 1879218A SU 1879218 A SU1879218 A SU 1879218A SU 436351 A1 SU436351 A1 SU 436351A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- counter
- output
- circuit
- pulse
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
1one
Изобретение относитс к области вычислительной техники и может быть использовано, например, в специализированных ЭВМ дл статистической обработки данных.The invention relates to the field of computer technology and can be used, for example, in specialized computers for statistical data processing.
Известные множительные устройства, содержащие веро тностные двоичные алименты, схемы совпадени и счетчики, имеют тот недостаток , что фиксируемый в оконечном счетчике результат характеризуетс высокой дисперсией , вследствие чего точность вычислений при заданном времени невысока или, напротив , при заданной точности велико врем вычислени .The known multiplying devices, containing probabilistic binary alimony, coincidence schemes and counters, have the disadvantage that the result recorded in the final counter is characterized by high dispersion, as a result of which the computation accuracy is low for a given time or, on the contrary, the computation time is large.
С целью увеличени точности и быстродействи в предлагаемом множительном устройстве один из веро тностных элементов заменен схемой число-импульсного кодировани сомножител , тем самым дисперси выходного импульсного потока уменьшаетс в среднем в полтора раза, а погрешность, или врем вычислений, уменьшаетс более, чем в два раза . Данное устройство позвол ет также умножать импульсный поток на число, т. е. уменьшать плотность потока в заданное число раз. На чертеже показана функциональна схема множительного устройства.In order to increase accuracy and speed in the proposed multiplying device, one of the probabilistic elements is replaced by a number-pulse coding scheme of the multiplier, thereby dispersing the output pulse stream is reduced by an average of one and a half, and the error, or the computation time, is reduced more than twice . This device also allows you to multiply the pulse flow by a number, i.e., reduce the flux density by a specified number of times. The drawing shows a functional diagram of the multiplying device.
Оно содержит схемы «И 1, 2, 3, схемы «ИЛИ 4, 5, 6, веро тностный двоичный элемент 7, на вход настройки которого по шине 8 поступает код первого сомнол ител ; счетчики 9, 10, 11, генератор 12 тактовых импульсов . Множительное устройство имеет выходы 13, 14 и входы 15, 16, 17. Множительное устройство работает следуюшим образом.It contains the schemes “AND 1, 2, 3, the schemes“ OR 4, 5, 6, a probabilistic binary element 7, to the input of which through the bus 8 the code of the first somnol is received; counters 9, 10, 11, generator 12 clock pulses. The multiplying device has outputs 13, 14 and inputs 15, 16, 17. The multiplying device operates as follows.
По шине 8 подаетс один из сомножителей , по входу 16 - другой сомножитель, который записываетс в счетчике 9 в дополнительном коде. После подачи запускающего импульса по входу 17 открываетс схема «И 2 и сигналы с генератора 12 тактовых импульсов поступают на вход тактовых импульсов веро тностного двоичного элемента 7. Количество подаваемых на двоичный элемент 7 импульсовBus 8 is fed to one of the factors, and input 16 is another factor, which is recorded in counter 9 in the additional code. After the trigger pulse is applied, input 17 opens the circuit "AND 2" and signals from the generator 12 clock pulses arrive at the clock pulse input of the probabilistic binary element 7. The number of pulses fed to the binary element 7
равно числу Ь, однако на вход счетчика 10 с выхода элемента 7 поступают не все возбуждающие импульсы, их в среднем будет аЬ, так как каждый из возбуждающих импульсов проходит к счетчику 10 с веро тностью, равной а.is equal to the number b, however, not all excitation pulses arrive at the input of counter 10 from the output of element 7, they will on average be ab, since each of the excitation pulses passes to counter 10 with a probability equal to a.
Подачу ровно b возбуждающих импульсов обеспечивает счетчик 9. После его переполнени импульс по цепи обратной св зи снова списывает в счетчик 9 число b в дополнительном коде, и одновременно поступает на счетчик 11 числа испытаний. Коэффициент делени счетчика И может измен тьс в зависимости от требуемой точности вычислени . После переполнени счетчика 11 процесс вычислени заканчиваетс , импульсы с генератораA counter 9 delivers exactly b excitation pulses. After its overflow, the pulse on the feedback circuit again writes the number b in the additional code to counter 9 and simultaneously enters the test number 11 at the same time. The division factor of the AND counter may vary depending on the required accuracy of the calculation. After the counter 11 is full, the calculation process ends, the pulses from the generator
тактовых импульсов перекрываютс схемойclock pulses overlap circuit
«И 2 и со счетчика 10 через схему «И 3 списываетс на выход 14 результат умножени . Множительное устройство позвол ет уменьшать нлотность импульсного потока в заданное число раз (в а раз), где а может принимать любое значение, т. е. осуществл ть умножение импульсного потока на число а (). При этом из схемы множительного устройства можно исключить число-импульсный преобразователь, состо щий из схем «И 1, 2, схем «ИЛИ 5, 6, счетчиков 9, 11 и генератора 12. В этом случае импульсный поток подают на вход 15, разреженный поток снимают с выхода 13, а его плотность в численном виде - с выхода счетчика 10."And 2 and from counter 10 through the scheme" And 3 is written off to output 14 the result of multiplication. The multiplier device allows reducing the pulse flux density by a specified number of times (a times), where a can take any value, i.e., multiply the pulse flow by a (a). In this case, a number-pulse converter consisting of AND schemes 1, 2, OR schemes 5, 6, counters 9, 11 and generator 12 can be excluded from the multiplying device circuit. In this case, the pulse flow is fed to input 15, the rarefied flow removed from exit 13, and its density in numerical form - from the output of the counter 10.
Предмет изобретени Subject invention
Множительное устройство, содержащее веро тностный двоичный элемент, входы настройки и тактовых импульсов которого соединены соответственно с первым входом устройства и через первую схему «ИЛИ с информационным входом устройства и выходом первой схемы «И, а выход веро тностного двоичного элемента подключен к первому счетчику и первому выходу устройства, отличающеес тем, что, с целью увеличени точности и быстродействи устройства, его второй вход через вторую схему «И соединен с установочными входами второго счетчика, вход сложени которого подключен к выходу первой схемы «И, входы которой соединены с генератором тактовых импульсов и выходом третьего счетчика, вход сложени которого через вторую схему «ИЛИ соединен с выходом второго счетчика, входом первой схемыA multiplying device containing a probabilistic binary element whose tuning and clock inputs are connected respectively to the first input of the device and through the first OR circuit to the information input of the device and the output of the first AND circuit, and the output of the probabilistic binary element is connected to the first counter and the first the output of the device, characterized in that, in order to increase the accuracy and speed of the device, its second input is connected through the second circuit "And to the installation inputs of the second counter, the input is complex and which is connected to the output of the first circuit "AND, whose inputs are connected to the clock generator and the output of the third counter, the input of which is connected via the second circuit" OR to the output of the second counter, the input of the first circuit
5 «ИЛИ и входом третьей схемы «ИЛИ, другой вход которой соединен со входом сброса третьего счетчика и входом управлени устройства , выход третьей схемы «ИЛИ подключен ко второму входу второй схемы «И,5 "OR and the input of the third circuit" OR, the other input of which is connected to the reset input of the third counter and the control input of the device, the output of the third circuit "OR is connected to the second input of the second circuit" AND
0 а выход первого и второй выход второго счетчика подключены ко входам третьей схемы «И, выход которой соединен со вторым выходом устройства.0 and the output of the first and second output of the second counter are connected to the inputs of the third AND circuit, the output of which is connected to the second output of the device.
/J/ J
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1879218A SU436351A1 (en) | 1973-01-15 | 1973-01-15 | POSSIBLE DEVICE |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1879218A SU436351A1 (en) | 1973-01-15 | 1973-01-15 | POSSIBLE DEVICE |
Publications (1)
Publication Number | Publication Date |
---|---|
SU436351A1 true SU436351A1 (en) | 1974-07-15 |
Family
ID=20541333
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1879218A SU436351A1 (en) | 1973-01-15 | 1973-01-15 | POSSIBLE DEVICE |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU436351A1 (en) |
-
1973
- 1973-01-15 SU SU1879218A patent/SU436351A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3947673A (en) | Apparatus for comparing two binary signals | |
SU436351A1 (en) | POSSIBLE DEVICE | |
SU1275439A1 (en) | Device for normalizing number in interval-modular code | |
SU372543A1 (en) | FREQUENCY-PULSE MONITORING SYSTEM | |
SU1325471A1 (en) | Evenly distributed random number generator | |
SU450162A1 (en) | Tunable phase-pulse multi-stable element | |
SU1315972A1 (en) | Dividing device | |
SU1667055A1 (en) | Device for modulo m multiplication | |
SU955053A1 (en) | Division device | |
SU1667050A1 (en) | Module for boolean function logic transformation | |
SU1383345A1 (en) | Logarithmic converter | |
SU1187162A1 (en) | Device for calculating tangent value | |
SU1427360A1 (en) | Dividing device | |
SU1383346A1 (en) | Logarithmic converter | |
SU1010729A1 (en) | Rate scaler with variable countdown ratio | |
SU1180926A1 (en) | Device for calculating coefficients of expansion of function into a series | |
SU600575A2 (en) | Logarithming device | |
SU590732A1 (en) | Parallel binary-decimal squaring device | |
SU1168928A1 (en) | Device for multiplying numbers by constant coefficient | |
SU767766A1 (en) | Device for determining data parity | |
SU830375A1 (en) | Binary number comparing device | |
SU840902A1 (en) | Computer | |
SU771672A1 (en) | Device for computing logarithmic functions | |
SU415676A1 (en) | DIGITAL DIFFERENTIAL ANALYZER | |
SU1259253A1 (en) | Calculating device |